Cleanup SerailIO drivers to have a device path and use PCD settings for various stuff...
[mirror_edk2.git] / BeagleBoardPkg / Sec / Sec.c
1 /** @file\r
2   C Entry point for the SEC. First C code after the reset vector.\r
3 \r
4   Copyright (c) 2008-2009, Apple Inc. All rights reserved.\r
5   \r
6   All rights reserved. This program and the accompanying materials\r
7   are licensed and made available under the terms and conditions of the BSD License\r
8   which accompanies this distribution.  The full text of the license may be found at\r
9   http://opensource.org/licenses/bsd-license.php\r
10 \r
11   THE PROGRAM IS DISTRIBUTED UNDER THE BSD LICENSE ON AN "AS IS" BASIS,\r
12   WITHOUT WARRANTIES OR REPRESENTATIONS OF ANY KIND, EITHER EXPRESS OR IMPLIED.\r
13 \r
14 **/\r
15 \r
16 #include <PiPei.h>\r
17 \r
18 #include <Library/DebugLib.h>\r
19 #include <Library/PrePiLib.h>\r
20 #include <Library/PcdLib.h>\r
21 #include <Library/IoLib.h>\r
22 #include <Library/OmapLib.h>\r
23 #include <Library/ArmLib.h>\r
24 #include <Library/PeCoffGetEntryPointLib.h>\r
25 \r
26 #include <Ppi/GuidedSectionExtraction.h>\r
27 #include <Guid/LzmaDecompress.h>\r
28 #include <Omap3530/Omap3530.h>\r
29 \r
30 #include "LzmaDecompress.h"\r
31 \r
32 VOID\r
33 EFIAPI \r
34 _ModuleEntryPoint(\r
35   VOID\r
36   );\r
37 \r
38 CHAR8 *\r
39 DeCygwinPathIfNeeded (\r
40   IN  CHAR8   *Name\r
41   );\r
42 \r
43 VOID\r
44 PadConfiguration (\r
45   VOID\r
46   );\r
47 \r
48 VOID\r
49 ClockInit (\r
50   VOID\r
51   );\r
52 \r
53 VOID\r
54 TimerInit (\r
55   VOID\r
56   )\r
57 {\r
58   UINTN  Timer            = FixedPcdGet32(PcdBeagleFreeTimer);\r
59   UINT32 TimerBaseAddress = TimerBase(Timer);\r
60 \r
61   // Set source clock for GPT3 & GPT4 to SYS_CLK\r
62   MmioOr32(CM_CLKSEL_PER, CM_CLKSEL_PER_CLKSEL_GPT3_SYS \r
63                           | CM_CLKSEL_PER_CLKSEL_GPT4_SYS);\r
64 \r
65   // Set count & reload registers\r
66   MmioWrite32 (TimerBaseAddress + GPTIMER_TCRR, 0x00000000);\r
67   MmioWrite32 (TimerBaseAddress + GPTIMER_TLDR, 0x00000000);\r
68 \r
69   // Disable interrupts\r
70   MmioWrite32 (TimerBaseAddress + GPTIMER_TIER, TIER_TCAR_IT_DISABLE | TIER_OVF_IT_DISABLE | TIER_MAT_IT_DISABLE);\r
71 \r
72   // Start Timer\r
73   MmioWrite32 (TimerBaseAddress + GPTIMER_TCLR, TCLR_AR_AUTORELOAD | TCLR_ST_ON);\r
74 \r
75   //Disable OMAP Watchdog timer (WDT2)\r
76   MmioWrite32 (WDTIMER2_BASE + WSPR, 0xAAAA);\r
77   DEBUG ((EFI_D_ERROR, "Magic delay to disable watchdog timers properly.\n"));\r
78   MmioWrite32 (WDTIMER2_BASE + WSPR, 0x5555);\r
79 }\r
80 \r
81 VOID\r
82 UartInit (\r
83   VOID\r
84   )\r
85 {\r
86   UINTN   Uart            = FixedPcdGet32(PcdBeagleConsoleUart);\r
87   UINT32  UartBaseAddress = UartBase(Uart);\r
88 \r
89   // Set MODE_SELECT=DISABLE before trying to initialize or modify DLL, DLH registers.\r
90   MmioWrite32 (UartBaseAddress + UART_MDR1_REG, UART_MDR1_MODE_SELECT_DISABLE);\r
91 \r
92   // Put device in configuration mode.\r
93   MmioWrite32 (UartBaseAddress + UART_LCR_REG, UART_LCR_DIV_EN_ENABLE);\r
94 \r
95   // Programmable divisor N = 48Mhz/16/115200 = 26\r
96   MmioWrite32 (UartBaseAddress + UART_DLL_REG, 3000000/FixedPcdGet64 (PcdUartDefaultBaudRate)); // low divisor\r
97   MmioWrite32 (UartBaseAddress + UART_DLH_REG,  0); // high divisor\r
98 \r
99   // Enter into UART operational mode.\r
100   MmioWrite32 (UartBaseAddress + UART_LCR_REG, UART_LCR_DIV_EN_DISABLE | UART_LCR_CHAR_LENGTH_8);\r
101 \r
102   // Force DTR and RTS output to active\r
103   MmioWrite32 (UartBaseAddress + UART_MCR_REG, UART_MCR_RTS_FORCE_ACTIVE | UART_MCR_DTR_FORCE_ACTIVE);\r
104 \r
105   // Clear & enable fifos\r
106   MmioWrite32 (UartBaseAddress + UART_FCR_REG, UART_FCR_TX_FIFO_CLEAR | UART_FCR_RX_FIFO_CLEAR | UART_FCR_FIFO_ENABLE);  \r
107 \r
108   // Restore MODE_SELECT \r
109   MmioWrite32 (UartBaseAddress + UART_MDR1_REG, UART_MDR1_MODE_SELECT_UART_16X);\r
110 }\r
111 \r
112 VOID\r
113 InitCache (\r
114   IN  UINT32  MemoryBase,\r
115   IN  UINT32  MemoryLength\r
116   );\r
117 \r
118 EFI_STATUS\r
119 EFIAPI\r
120 ExtractGuidedSectionLibConstructor (\r
121   VOID\r
122   );\r
123 \r
124 EFI_STATUS\r
125 EFIAPI\r
126 LzmaDecompressLibConstructor (\r
127   VOID\r
128   );\r
129 \r
130 /**\r
131   If the build is done on cygwin the paths are cygpaths. \r
132   /cygdrive/c/tmp.txt vs c:\tmp.txt so we need to convert\r
133   them to work with RVD commands\r
134 \r
135   This is just code to help print out RVD symbol load command.\r
136   If you build with cygwin paths aren't compatible with RVD.\r
137 \r
138   @param  Name  Path to convert if needed\r
139 \r
140 **/\r
141 CHAR8 *\r
142 SecDeCygwinPathIfNeeded (\r
143   IN  CHAR8   *Name\r
144   )\r
145 {\r
146   CHAR8   *Ptr;\r
147   UINTN   Index;\r
148   UINTN   Len;\r
149   \r
150   Ptr = AsciiStrStr (Name, "/cygdrive/");\r
151   if (Ptr == NULL) {\r
152     return Name;\r
153   }\r
154   \r
155   Len = AsciiStrLen (Ptr);\r
156   \r
157   // convert "/cygdrive" to spaces\r
158   for (Index = 0; Index < 9; Index++) {\r
159     Ptr[Index] = ' ';\r
160   }\r
161 \r
162   // convert /c to c:\r
163   Ptr[9]  = Ptr[10];\r
164   Ptr[10] = ':';\r
165   \r
166   // switch path seperators\r
167   for (Index = 11; Index < Len; Index++) {\r
168     if (Ptr[Index] == '/') {\r
169       Ptr[Index] = '\\' ;\r
170     }\r
171   }\r
172 \r
173   return Name;\r
174 }\r
175 \r
176 \r
177 VOID\r
178 CEntryPoint (\r
179   IN  VOID  *MemoryBase,\r
180   IN  UINTN MemorySize,\r
181   IN  VOID  *StackBase,\r
182   IN  UINTN StackSize\r
183   )\r
184 {\r
185   VOID *HobBase;\r
186 \r
187   //Set up Pin muxing.\r
188   PadConfiguration ();\r
189 \r
190   // Set up system clocking\r
191   ClockInit ();\r
192 \r
193   // Build a basic HOB list\r
194   HobBase      = (VOID *)(UINTN)(FixedPcdGet32(PcdEmbeddedFdBaseAddress) + FixedPcdGet32(PcdEmbeddedFdSize));\r
195   CreateHobList (MemoryBase, MemorySize, HobBase, StackBase);\r
196 \r
197   // Enable program flow prediction, if supported.\r
198   ArmEnableBranchPrediction ();\r
199 \r
200   // Initialize CPU cache\r
201   InitCache ((UINT32)MemoryBase, (UINT32)MemorySize);\r
202 \r
203   // Add memory allocation hob for relocated FD\r
204   BuildMemoryAllocationHob (FixedPcdGet32(PcdEmbeddedFdBaseAddress), FixedPcdGet32(PcdEmbeddedFdSize), EfiBootServicesData);\r
205 \r
206   // Add the FVs to the hob list\r
207   BuildFvHob (PcdGet32(PcdFlashFvMainBase), PcdGet32(PcdFlashFvMainSize));\r
208 \r
209   // Start talking\r
210   UartInit ();\r
211   DEBUG ((EFI_D_ERROR, "UART Enabled\n"));\r
212 \r
213   DEBUG_CODE_BEGIN ();\r
214     //\r
215     // On a debug build print out information about the SEC. This is really info about\r
216     // the PE/COFF file we are currently running from. Useful for loading symbols in a\r
217     // debugger. Remember our image is really part of the FV.\r
218     //\r
219     RETURN_STATUS       Status;\r
220     EFI_PEI_FV_HANDLE   VolumeHandle;\r
221     EFI_PEI_FILE_HANDLE FileHandle;\r
222     VOID                *PeCoffImage;\r
223     UINT32              Offset;\r
224     CHAR8               *FilePath;\r
225
226     FfsAnyFvFindFirstFile (EFI_FV_FILETYPE_SECURITY_CORE, &VolumeHandle, &FileHandle);
227     Status = FfsFindSectionData (EFI_SECTION_TE, FileHandle, &PeCoffImage);
228     if (EFI_ERROR (Status)) {
229       // Usually is a TE (PI striped down PE/COFF), but could be a full PE/COFF
230       Status = FfsFindSectionData (EFI_SECTION_PE32, FileHandle, &PeCoffImage);
231     }
232     if (!EFI_ERROR (Status)) {
233       Offset = PeCoffGetSizeOfHeaders (PeCoffImage);\r
234       FilePath = PeCoffLoaderGetPdbPointer (PeCoffImage);
235       if (FilePath != NULL) {
236       
237         // 
238         // In general you should never have to use #ifdef __CC_ARM in the code. It
239         // is hidden in the away in the MdePkg. But here we would like to print differnt things
240         // for different toolchains. 
241         //
242 #ifdef __CC_ARM
243         // Print out the command for the RVD debugger to load symbols for this image
244         DEBUG ((EFI_D_ERROR, "load /a /ni /np %a &0x%08x\n", SecDeCygwinPathIfNeeded (FilePath), (CHAR8 *)PeCoffImage + Offset));
245 #elif __GNUC__\r
246         // This may not work correctly if you generate PE/COFF directlyas then the Offset would not be required
247         DEBUG ((EFI_D_ERROR, "add-symbol-file %a 0x%08x\n", FilePath, PeCoffImage + Offset));
248 #else\r
249         DEBUG ((EFI_D_ERROR, "SEC starts at 0x%08x with an entry point at 0x%08x %a\n", PeCoffImage, _ModuleEntryPoint, FilePath));
250 #endif\r
251       }\r
252     }
253
254    \r
255   DEBUG_CODE_END ();\r
256 \r
257 \r
258 \r
259   // Start up a free running time so that the timer lib will work\r
260   TimerInit ();\r
261 \r
262   // SEC phase needs to run library constructors by hand.\r
263   ExtractGuidedSectionLibConstructor ();\r
264   LzmaDecompressLibConstructor ();\r
265 \r
266   // Build HOBs to pass up our version of stuff the DXE Core needs to save space\r
267   BuildPeCoffLoaderHob ();\r
268   BuildExtractSectionHob (\r
269     &gLzmaCustomDecompressGuid,\r
270     LzmaGuidedSectionGetInfo,\r
271     LzmaGuidedSectionExtraction\r
272     );\r
273 \r
274   DecompressFirstFv ();\r
275 \r
276   // Load the DXE Core and transfer control to it\r
277   LoadDxeCoreFromFv (NULL, 0);\r
278   \r
279   // DXE Core should always load and never return\r
280   ASSERT (FALSE);\r
281 }\r
282 \r