]> git.proxmox.com Git - mirror_edk2.git/blobdiff - IntelFspWrapperPkg/Library/BaseFspApiLib/FspApiLib.c
IntelFspWrapperPkg: Refine casting expression result to bigger size
[mirror_edk2.git] / IntelFspWrapperPkg / Library / BaseFspApiLib / FspApiLib.c
index 162d244665dc3b1ea1fdda8e3291c4c3224a7454..accd6e495e448ea37f4668587f2825687a3c47c6 100644 (file)
@@ -1,7 +1,7 @@
 /** @file\r
   Provide FSP API related function.\r
 \r
-  Copyright (c) 2014 - 2015, Intel Corporation. All rights reserved.<BR>\r
+  Copyright (c) 2014 - 2017, Intel Corporation. All rights reserved.<BR>\r
   This program and the accompanying materials\r
   are licensed and made available under the terms and conditions of the BSD License\r
   which accompanies this distribution.  The full text of the license may be found at\r
@@ -98,7 +98,7 @@ CallFspInit (
   EFI_STATUS          Status;\r
   BOOLEAN             InterruptState;\r
 \r
-  FspInitApi = (FSP_INIT)(UINTN)(FspHeader->ImageBase + FspHeader->FspInitEntryOffset);\r
+  FspInitApi = (FSP_INIT)((UINTN)FspHeader->ImageBase + FspHeader->FspInitEntryOffset);\r
   InterruptState = SaveAndDisableInterrupts ();\r
   Status = Execute32BitCode ((UINTN)FspInitApi, (UINTN)FspInitParams);\r
   SetInterruptState (InterruptState);\r
@@ -125,7 +125,7 @@ CallFspNotifyPhase (
   EFI_STATUS          Status;\r
   BOOLEAN             InterruptState;\r
 \r
-  NotifyPhaseApi = (FSP_NOTIFY_PHASE)(UINTN)(FspHeader->ImageBase + FspHeader->NotifyPhaseEntryOffset);\r
+  NotifyPhaseApi = (FSP_NOTIFY_PHASE)((UINTN)FspHeader->ImageBase + FspHeader->NotifyPhaseEntryOffset);\r
   InterruptState = SaveAndDisableInterrupts ();\r
   Status = Execute32BitCode ((UINTN)NotifyPhaseApi, (UINTN)NotifyPhaseParams);\r
   SetInterruptState (InterruptState);\r
@@ -152,7 +152,7 @@ CallFspMemoryInit (
   EFI_STATUS          Status;\r
   BOOLEAN             InterruptState;\r
 \r
-  FspMemoryInitApi = (FSP_MEMORY_INIT)(UINTN)(FspHeader->ImageBase + FspHeader->FspMemoryInitEntryOffset);\r
+  FspMemoryInitApi = (FSP_MEMORY_INIT)((UINTN)FspHeader->ImageBase + FspHeader->FspMemoryInitEntryOffset);\r
   InterruptState = SaveAndDisableInterrupts ();\r
   Status = Execute32BitCode ((UINTN)FspMemoryInitApi, (UINTN)FspMemoryInitParams);\r
   SetInterruptState (InterruptState);\r
@@ -179,7 +179,7 @@ CallTempRamExit (
   EFI_STATUS          Status;\r
   BOOLEAN             InterruptState;\r
 \r
-  TempRamExitApi = (FSP_TEMP_RAM_EXIT)(UINTN)(FspHeader->ImageBase + FspHeader->TempRamExitEntryOffset);\r
+  TempRamExitApi = (FSP_TEMP_RAM_EXIT)((UINTN)FspHeader->ImageBase + FspHeader->TempRamExitEntryOffset);\r
   InterruptState = SaveAndDisableInterrupts ();\r
   Status = Execute32BitCode ((UINTN)TempRamExitApi, (UINTN)TempRamExitParam);\r
   SetInterruptState (InterruptState);\r
@@ -206,7 +206,7 @@ CallFspSiliconInit (
   EFI_STATUS          Status;\r
   BOOLEAN             InterruptState;\r
 \r
-  FspSiliconInitApi = (FSP_SILICON_INIT)(UINTN)(FspHeader->ImageBase + FspHeader->FspSiliconInitEntryOffset);\r
+  FspSiliconInitApi = (FSP_SILICON_INIT)((UINTN)FspHeader->ImageBase + FspHeader->FspSiliconInitEntryOffset);\r
   InterruptState = SaveAndDisableInterrupts ();\r
   Status = Execute32BitCode ((UINTN)FspSiliconInitApi, (UINTN)FspSiliconInitParam);\r
   SetInterruptState (InterruptState);\r