]> git.proxmox.com Git - mirror_qemu.git/commit
target/arm: Avoid bogus NSACR traps on M-profile without Security Extension
authorPeter Maydell <peter.maydell@linaro.org>
Thu, 1 Aug 2019 10:57:42 +0000 (11:57 +0100)
committerPeter Maydell <peter.maydell@linaro.org>
Fri, 2 Aug 2019 16:18:16 +0000 (17:18 +0100)
commit02ac2f7f613b47f6a5b397b20ab0e6b2e7fb89fa
tree58acff7c744d2891259085cfefca910586519e12
parent9bcf2dfa163f67b0fec6ee0fe88ad5dc5d69dc59
target/arm: Avoid bogus NSACR traps on M-profile without Security Extension

In Arm v8.0 M-profile CPUs without the Security Extension and also in
v7M CPUs, there is no NSACR register. However, the code we have to handle
the FPU does not always check whether the ARM_FEATURE_M_SECURITY bit
is set before testing whether env->v7m.nsacr permits access to the
FPU. This means that for a CPU with an FPU but without the Security
Extension we would always take a bogus fault when trying to stack
the FPU registers on an exception entry.

We could fix this by adding extra feature bit checks for all uses,
but it is simpler to just make the internal value of nsacr 0xcff
("all non-secure accesses allowed"), since this is not guest
visible when the Security Extension is not present. This allows
us to continue to follow the Arm ARM pseudocode which takes a
similar approach. (In particular, in the v8.1 Arm ARM the register
is documented as reading as 0xcff in this configuration.)

Fixes: https://bugs.launchpad.net/qemu/+bug/1838475
Signed-off-by: Peter Maydell <peter.maydell@linaro.org>
Reviewed-by: Damien Hedde <damien.hedde@greensocs.com>
Message-id: 20190801105742.20036-1-peter.maydell@linaro.org
target/arm/cpu.c