]> git.proxmox.com Git - mirror_ubuntu-hirsute-kernel.git/commit
net: phy: micrel: kszphy_resume(): add delay after genphy_resume() before accessing...
authorOleksij Rempel <o.rempel@pengutronix.de>
Fri, 3 Apr 2020 07:53:25 +0000 (09:53 +0200)
committerDavid S. Miller <davem@davemloft.net>
Fri, 3 Apr 2020 23:04:24 +0000 (16:04 -0700)
commit6110dff776f7fa65c35850ef65b41d3b39e2fac2
tree8f9b1d0f380c456dbb7bbb0800a79ac02a2d1668
parenta8eab6d35e22f4f21471f16147be79529cd6aaf7
net: phy: micrel: kszphy_resume(): add delay after genphy_resume() before accessing PHY registers

After the power-down bit is cleared, the chip internally triggers a
global reset. According to the KSZ9031 documentation, we have to wait at
least 1ms for the reset to finish.

If the chip is accessed during reset, read will return 0xffff, while
write will be ignored. Depending on the system performance and MDIO bus
speed, we may or may not run in to this issue.

This bug was discovered on an iMX6QP system with KSZ9031 PHY and
attached PHY interrupt line. If IRQ was used, the link status update was
lost. In polling mode, the link status update was always correct.

The investigation showed, that during a read-modify-write access, the
read returned 0xffff (while the chip was still in reset) and
corresponding write hit the chip _after_ reset and triggered (due to the
0xffff) another reset in an undocumented bit (register 0x1f, bit 1),
resulting in the next write being lost due to the new reset cycle.

This patch fixes the issue by adding a 1...2 ms sleep after the
genphy_resume().

Fixes: 836384d2501d ("net: phy: micrel: Add specific suspend")
Signed-off-by: Oleksij Rempel <o.rempel@pengutronix.de>
Reviewed-by: Andrew Lunn <andrew@lunn.ch>
Reviewed-by: Florian Fainelli <f.fainelli@gmail.com>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/phy/micrel.c