]> git.proxmox.com Git - mirror_ubuntu-focal-kernel.git/commitdiff
Merge tag 'sh-pinmux' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc
authorLinus Torvalds <torvalds@linux-foundation.org>
Thu, 21 Feb 2013 23:00:16 +0000 (15:00 -0800)
committerLinus Torvalds <torvalds@linux-foundation.org>
Thu, 21 Feb 2013 23:00:16 +0000 (15:00 -0800)
Pull sh-mobile pinctrl conversion from Arnd Bergmann:
 "This is another cleanup series, containing the move of the Renesas
  SH-Mobile pin controller code from arch/arm/mach-shmobile over to the
  generic pinctrl subsystem, changing it over to the common interfaces
  in the process.

  Based on agreement between Olof, Paul Mundt, Linus Walleij and Simon,
  we're merging this large branch of pinctrl conversion through arm-soc,
  even though it contains the corresponding conversions for arch/sh.
  Main reason for this is tight dependencies (that will now mostly be
  broken) between the arch/sh and mach-shmobile implementations.

  There will be more of this in 3.10 to do device-tree bindings, but
  this is the initial conversion."

* tag 'sh-pinmux' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc: (81 commits)
  sh-pfc: sh_pfc_probe() sizeof() fix
  sh-pfc: Move sh_pfc.h from include/linux/ to driver directory
  sh-pfc: Remove pinmux_info definition
  sh: Remove unused sh_pfc_register_info() function
  sh: shx3: pinmux: Use driver-provided pinmux info
  sh: sh7786: pinmux: Use driver-provided pinmux info
  sh: sh7785: pinmux: Use driver-provided pinmux info
  sh: sh7757: pinmux: Use driver-provided pinmux info
  sh: sh7734: pinmux: Use driver-provided pinmux info
  sh: sh7724: pinmux: Use driver-provided pinmux info
  sh: sh7723: pinmux: Use driver-provided pinmux info
  sh: sh7722: pinmux: Use driver-provided pinmux info
  sh: sh7720: pinmux: Use driver-provided pinmux info
  sh: sh7269: pinmux: Use driver-provided pinmux info
  sh: sh7264: pinmux: Use driver-provided pinmux info
  sh: sh7203: pinmux: Use driver-provided pinmux info
  ARM: shmobile: sh73a0: Use driver-provided pinmux info
  ARM: shmobile: sh7372: Use driver-provided pinmux info
  ARM: shmobile: r8a7779: Use driver-provided pinmux info
  ARM: shmobile: r8a7740: Use driver-provided pinmux info
  ...

62 files changed:
arch/arm/Kconfig
arch/arm/mach-shmobile/Makefile
arch/arm/mach-shmobile/pfc-r8a7740.c [deleted file]
arch/arm/mach-shmobile/pfc-r8a7779.c [deleted file]
arch/arm/mach-shmobile/pfc-sh7372.c [deleted file]
arch/arm/mach-shmobile/pfc-sh73a0.c [deleted file]
arch/arm/mach-shmobile/setup-r8a7740.c
arch/arm/mach-shmobile/setup-r8a7779.c
arch/arm/mach-shmobile/setup-sh7372.c
arch/arm/mach-shmobile/setup-sh73a0.c
arch/sh/Kconfig
arch/sh/include/asm/gpio.h
arch/sh/include/cpu-common/cpu/pfc.h [new file with mode: 0644]
arch/sh/include/cpu-sh4/cpu/sh7723.h
arch/sh/include/cpu-sh4/cpu/sh7786.h
arch/sh/kernel/cpu/Makefile
arch/sh/kernel/cpu/pfc.c [new file with mode: 0644]
arch/sh/kernel/cpu/sh2a/pinmux-sh7203.c
arch/sh/kernel/cpu/sh2a/pinmux-sh7264.c
arch/sh/kernel/cpu/sh2a/pinmux-sh7269.c
arch/sh/kernel/cpu/sh3/pinmux-sh7720.c
arch/sh/kernel/cpu/sh4a/pinmux-sh7722.c
arch/sh/kernel/cpu/sh4a/pinmux-sh7723.c
arch/sh/kernel/cpu/sh4a/pinmux-sh7724.c
arch/sh/kernel/cpu/sh4a/pinmux-sh7734.c
arch/sh/kernel/cpu/sh4a/pinmux-sh7757.c
arch/sh/kernel/cpu/sh4a/pinmux-sh7785.c
arch/sh/kernel/cpu/sh4a/pinmux-sh7786.c
arch/sh/kernel/cpu/sh4a/pinmux-shx3.c
drivers/pinctrl/Kconfig
drivers/pinctrl/Makefile
drivers/pinctrl/sh-pfc/Kconfig [new file with mode: 0644]
drivers/pinctrl/sh-pfc/Makefile [new file with mode: 0644]
drivers/pinctrl/sh-pfc/core.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/core.h [new file with mode: 0644]
drivers/pinctrl/sh-pfc/gpio.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-r8a7740.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-r8a7779.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7203.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7264.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7269.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7372.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh73a0.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7720.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7722.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7723.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7724.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7734.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7757.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7785.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-sh7786.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pfc-shx3.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/pinctrl.c [new file with mode: 0644]
drivers/pinctrl/sh-pfc/sh_pfc.h [new file with mode: 0644]
drivers/sh/Kconfig
drivers/sh/Makefile
drivers/sh/pfc/Kconfig [deleted file]
drivers/sh/pfc/Makefile [deleted file]
drivers/sh/pfc/core.c [deleted file]
drivers/sh/pfc/gpio.c [deleted file]
drivers/sh/pfc/pinctrl.c [deleted file]
include/linux/sh_pfc.h [deleted file]

index c038431f2567591aac314644dfa20e1f005aa6f2..482ba91e73a7d33e06b53c78d8d8c26d1089be2f 100644 (file)
@@ -698,6 +698,7 @@ config ARCH_SHMOBILE
        select MULTI_IRQ_HANDLER
        select NEED_MACH_MEMORY_H
        select NO_IOPORT
+       select PINCTRL
        select PM_GENERIC_DOMAINS if PM
        select SPARSE_IRQ
        help
index 0b7147928aa3ef0d0638afde9296edf5fe043a43..a1e931337d41c82b0350a50066cc05dd5f9da7c6 100644 (file)
@@ -19,13 +19,6 @@ smp-$(CONFIG_ARCH_SH73A0)    += smp-sh73a0.o
 smp-$(CONFIG_ARCH_R8A7779)     += smp-r8a7779.o
 smp-$(CONFIG_ARCH_EMEV2)       += smp-emev2.o
 
-# Pinmux setup
-pfc-y                          :=
-pfc-$(CONFIG_ARCH_SH7372)      += pfc-sh7372.o
-pfc-$(CONFIG_ARCH_SH73A0)      += pfc-sh73a0.o
-pfc-$(CONFIG_ARCH_R8A7740)     += pfc-r8a7740.o
-pfc-$(CONFIG_ARCH_R8A7779)     += pfc-r8a7779.o
-
 # IRQ objects
 obj-$(CONFIG_ARCH_SH7372)      += entry-intc.o
 obj-$(CONFIG_ARCH_R8A7740)     += entry-intc.o
@@ -51,4 +44,3 @@ obj-$(CONFIG_MACH_KZM9G)      += board-kzm9g.o
 
 # Framework support
 obj-$(CONFIG_SMP)              += $(smp-y)
-obj-$(CONFIG_GENERIC_GPIO)     += $(pfc-y)
diff --git a/arch/arm/mach-shmobile/pfc-r8a7740.c b/arch/arm/mach-shmobile/pfc-r8a7740.c
deleted file mode 100644 (file)
index 134d1b9..0000000
+++ /dev/null
@@ -1,2617 +0,0 @@
-/*
- * R8A7740 processor support
- *
- * Copyright (C) 2011  Renesas Solutions Corp.
- * Copyright (C) 2011  Kuninori Morimoto <kuninori.morimoto.gx@renesas.com>
- *
- * This program is free software; you can redistribute it and/or
- * modify it under the terms of the GNU General Public License as
- * published by the Free Software Foundation; version 2 of the
- * License.
- *
- * This program is distributed in the hope that it will be useful,
- * but WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
- * GNU General Public License for more details.
- *
- * You should have received a copy of the GNU General Public License
- * along with this program; if not, write to the Free Software
- * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
- */
-#include <linux/init.h>
-#include <linux/kernel.h>
-#include <linux/sh_pfc.h>
-#include <mach/r8a7740.h>
-#include <mach/irqs.h>
-
-#define CPU_ALL_PORT(fn, pfx, sfx)                                     \
-       PORT_10(fn, pfx, sfx),          PORT_90(fn, pfx, sfx),          \
-       PORT_10(fn, pfx##10, sfx),      PORT_90(fn, pfx##1, sfx),       \
-       PORT_10(fn, pfx##20, sfx),                                      \
-       PORT_1(fn, pfx##210, sfx),      PORT_1(fn, pfx##211, sfx)
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       /* PORT0_DATA -> PORT211_DATA */
-       PINMUX_DATA_BEGIN,
-       PORT_ALL(DATA),
-       PINMUX_DATA_END,
-
-       /* PORT0_IN -> PORT211_IN */
-       PINMUX_INPUT_BEGIN,
-       PORT_ALL(IN),
-       PINMUX_INPUT_END,
-
-       /* PORT0_IN_PU -> PORT211_IN_PU */
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PORT_ALL(IN_PU),
-       PINMUX_INPUT_PULLUP_END,
-
-       /* PORT0_IN_PD -> PORT211_IN_PD */
-       PINMUX_INPUT_PULLDOWN_BEGIN,
-       PORT_ALL(IN_PD),
-       PINMUX_INPUT_PULLDOWN_END,
-
-       /* PORT0_OUT -> PORT211_OUT */
-       PINMUX_OUTPUT_BEGIN,
-       PORT_ALL(OUT),
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PORT_ALL(FN_IN),        /* PORT0_FN_IN -> PORT211_FN_IN */
-       PORT_ALL(FN_OUT),       /* PORT0_FN_OUT -> PORT211_FN_OUT */
-       PORT_ALL(FN0),          /* PORT0_FN0 -> PORT211_FN0 */
-       PORT_ALL(FN1),          /* PORT0_FN1 -> PORT211_FN1 */
-       PORT_ALL(FN2),          /* PORT0_FN2 -> PORT211_FN2 */
-       PORT_ALL(FN3),          /* PORT0_FN3 -> PORT211_FN3 */
-       PORT_ALL(FN4),          /* PORT0_FN4 -> PORT211_FN4 */
-       PORT_ALL(FN5),          /* PORT0_FN5 -> PORT211_FN5 */
-       PORT_ALL(FN6),          /* PORT0_FN6 -> PORT211_FN6 */
-       PORT_ALL(FN7),          /* PORT0_FN7 -> PORT211_FN7 */
-
-       MSEL1CR_31_0,   MSEL1CR_31_1,
-       MSEL1CR_30_0,   MSEL1CR_30_1,
-       MSEL1CR_29_0,   MSEL1CR_29_1,
-       MSEL1CR_28_0,   MSEL1CR_28_1,
-       MSEL1CR_27_0,   MSEL1CR_27_1,
-       MSEL1CR_26_0,   MSEL1CR_26_1,
-       MSEL1CR_16_0,   MSEL1CR_16_1,
-       MSEL1CR_15_0,   MSEL1CR_15_1,
-       MSEL1CR_14_0,   MSEL1CR_14_1,
-       MSEL1CR_13_0,   MSEL1CR_13_1,
-       MSEL1CR_12_0,   MSEL1CR_12_1,
-       MSEL1CR_9_0,    MSEL1CR_9_1,
-       MSEL1CR_7_0,    MSEL1CR_7_1,
-       MSEL1CR_6_0,    MSEL1CR_6_1,
-       MSEL1CR_5_0,    MSEL1CR_5_1,
-       MSEL1CR_4_0,    MSEL1CR_4_1,
-       MSEL1CR_3_0,    MSEL1CR_3_1,
-       MSEL1CR_2_0,    MSEL1CR_2_1,
-       MSEL1CR_0_0,    MSEL1CR_0_1,
-
-       MSEL3CR_15_0,   MSEL3CR_15_1, /* Trace / Debug ? */
-       MSEL3CR_6_0,    MSEL3CR_6_1,
-
-       MSEL4CR_19_0,   MSEL4CR_19_1,
-       MSEL4CR_18_0,   MSEL4CR_18_1,
-       MSEL4CR_15_0,   MSEL4CR_15_1,
-       MSEL4CR_10_0,   MSEL4CR_10_1,
-       MSEL4CR_6_0,    MSEL4CR_6_1,
-       MSEL4CR_4_0,    MSEL4CR_4_1,
-       MSEL4CR_1_0,    MSEL4CR_1_1,
-
-       MSEL5CR_31_0,   MSEL5CR_31_1, /* irq/fiq output */
-       MSEL5CR_30_0,   MSEL5CR_30_1,
-       MSEL5CR_29_0,   MSEL5CR_29_1,
-       MSEL5CR_27_0,   MSEL5CR_27_1,
-       MSEL5CR_25_0,   MSEL5CR_25_1,
-       MSEL5CR_23_0,   MSEL5CR_23_1,
-       MSEL5CR_21_0,   MSEL5CR_21_1,
-       MSEL5CR_19_0,   MSEL5CR_19_1,
-       MSEL5CR_17_0,   MSEL5CR_17_1,
-       MSEL5CR_15_0,   MSEL5CR_15_1,
-       MSEL5CR_14_0,   MSEL5CR_14_1,
-       MSEL5CR_13_0,   MSEL5CR_13_1,
-       MSEL5CR_12_0,   MSEL5CR_12_1,
-       MSEL5CR_11_0,   MSEL5CR_11_1,
-       MSEL5CR_10_0,   MSEL5CR_10_1,
-       MSEL5CR_8_0,    MSEL5CR_8_1,
-       MSEL5CR_7_0,    MSEL5CR_7_1,
-       MSEL5CR_6_0,    MSEL5CR_6_1,
-       MSEL5CR_5_0,    MSEL5CR_5_1,
-       MSEL5CR_4_0,    MSEL5CR_4_1,
-       MSEL5CR_3_0,    MSEL5CR_3_1,
-       MSEL5CR_2_0,    MSEL5CR_2_1,
-       MSEL5CR_0_0,    MSEL5CR_0_1,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-
-       /* IRQ */
-       IRQ0_PORT2_MARK,        IRQ0_PORT13_MARK,
-       IRQ1_MARK,
-       IRQ2_PORT11_MARK,       IRQ2_PORT12_MARK,
-       IRQ3_PORT10_MARK,       IRQ3_PORT14_MARK,
-       IRQ4_PORT15_MARK,       IRQ4_PORT172_MARK,
-       IRQ5_PORT0_MARK,        IRQ5_PORT1_MARK,
-       IRQ6_PORT121_MARK,      IRQ6_PORT173_MARK,
-       IRQ7_PORT120_MARK,      IRQ7_PORT209_MARK,
-       IRQ8_MARK,
-       IRQ9_PORT118_MARK,      IRQ9_PORT210_MARK,
-       IRQ10_MARK,
-       IRQ11_MARK,
-       IRQ12_PORT42_MARK,      IRQ12_PORT97_MARK,
-       IRQ13_PORT64_MARK,      IRQ13_PORT98_MARK,
-       IRQ14_PORT63_MARK,      IRQ14_PORT99_MARK,
-       IRQ15_PORT62_MARK,      IRQ15_PORT100_MARK,
-       IRQ16_PORT68_MARK,      IRQ16_PORT211_MARK,
-       IRQ17_MARK,
-       IRQ18_MARK,
-       IRQ19_MARK,
-       IRQ20_MARK,
-       IRQ21_MARK,
-       IRQ22_MARK,
-       IRQ23_MARK,
-       IRQ24_MARK,
-       IRQ25_MARK,
-       IRQ26_PORT58_MARK,      IRQ26_PORT81_MARK,
-       IRQ27_PORT57_MARK,      IRQ27_PORT168_MARK,
-       IRQ28_PORT56_MARK,      IRQ28_PORT169_MARK,
-       IRQ29_PORT50_MARK,      IRQ29_PORT170_MARK,
-       IRQ30_PORT49_MARK,      IRQ30_PORT171_MARK,
-       IRQ31_PORT41_MARK,      IRQ31_PORT167_MARK,
-
-       /* Function */
-
-       /* DBGT */
-       DBGMDT2_MARK,   DBGMDT1_MARK,   DBGMDT0_MARK,
-       DBGMD10_MARK,   DBGMD11_MARK,   DBGMD20_MARK,
-       DBGMD21_MARK,
-
-       /* FSI-A */
-       FSIAISLD_PORT0_MARK,    /* FSIAISLD Port 0/5 */
-       FSIAISLD_PORT5_MARK,
-       FSIASPDIF_PORT9_MARK,   /* FSIASPDIF Port 9/18 */
-       FSIASPDIF_PORT18_MARK,
-       FSIAOSLD1_MARK, FSIAOSLD2_MARK, FSIAOLR_MARK,
-       FSIAOBT_MARK,   FSIAOSLD_MARK,  FSIAOMC_MARK,
-       FSIACK_MARK,    FSIAILR_MARK,   FSIAIBT_MARK,
-
-       /* FSI-B */
-       FSIBCK_MARK,
-
-       /* FMSI */
-       FMSISLD_PORT1_MARK, /* FMSISLD Port 1/6 */
-       FMSISLD_PORT6_MARK,
-       FMSIILR_MARK,   FMSIIBT_MARK,   FMSIOLR_MARK,   FMSIOBT_MARK,
-       FMSICK_MARK,    FMSOILR_MARK,   FMSOIBT_MARK,   FMSOOLR_MARK,
-       FMSOOBT_MARK,   FMSOSLD_MARK,   FMSOCK_MARK,
-
-       /* SCIFA0 */
-       SCIFA0_SCK_MARK,        SCIFA0_CTS_MARK,        SCIFA0_RTS_MARK,
-       SCIFA0_RXD_MARK,        SCIFA0_TXD_MARK,
-
-       /* SCIFA1 */
-       SCIFA1_CTS_MARK,        SCIFA1_SCK_MARK,        SCIFA1_RXD_MARK,
-       SCIFA1_TXD_MARK,        SCIFA1_RTS_MARK,
-
-       /* SCIFA2 */
-       SCIFA2_SCK_PORT22_MARK, /* SCIFA2_SCK Port 22/199 */
-       SCIFA2_SCK_PORT199_MARK,
-       SCIFA2_RXD_MARK,        SCIFA2_TXD_MARK,
-       SCIFA2_CTS_MARK,        SCIFA2_RTS_MARK,
-
-       /* SCIFA3 */
-       SCIFA3_RTS_PORT105_MARK, /* MSEL5CR_8_0 */
-       SCIFA3_SCK_PORT116_MARK,
-       SCIFA3_CTS_PORT117_MARK,
-       SCIFA3_RXD_PORT174_MARK,
-       SCIFA3_TXD_PORT175_MARK,
-
-       SCIFA3_RTS_PORT161_MARK, /* MSEL5CR_8_1 */
-       SCIFA3_SCK_PORT158_MARK,
-       SCIFA3_CTS_PORT162_MARK,
-       SCIFA3_RXD_PORT159_MARK,
-       SCIFA3_TXD_PORT160_MARK,
-
-       /* SCIFA4 */
-       SCIFA4_RXD_PORT12_MARK, /* MSEL5CR[12:11] = 00 */
-       SCIFA4_TXD_PORT13_MARK,
-
-       SCIFA4_RXD_PORT204_MARK, /* MSEL5CR[12:11] = 01 */
-       SCIFA4_TXD_PORT203_MARK,
-
-       SCIFA4_RXD_PORT94_MARK, /* MSEL5CR[12:11] = 10 */
-       SCIFA4_TXD_PORT93_MARK,
-
-       SCIFA4_SCK_PORT21_MARK, /* SCIFA4_SCK Port 21/205 */
-       SCIFA4_SCK_PORT205_MARK,
-
-       /* SCIFA5 */
-       SCIFA5_TXD_PORT20_MARK, /* MSEL5CR[15:14] = 00 */
-       SCIFA5_RXD_PORT10_MARK,
-
-       SCIFA5_RXD_PORT207_MARK, /* MSEL5CR[15:14] = 01 */
-       SCIFA5_TXD_PORT208_MARK,
-
-       SCIFA5_TXD_PORT91_MARK, /* MSEL5CR[15:14] = 10 */
-       SCIFA5_RXD_PORT92_MARK,
-
-       SCIFA5_SCK_PORT23_MARK, /* SCIFA5_SCK Port 23/206 */
-       SCIFA5_SCK_PORT206_MARK,
-
-       /* SCIFA6 */
-       SCIFA6_SCK_MARK,        SCIFA6_RXD_MARK,        SCIFA6_TXD_MARK,
-
-       /* SCIFA7 */
-       SCIFA7_TXD_MARK,        SCIFA7_RXD_MARK,
-
-       /* SCIFAB */
-       SCIFB_SCK_PORT190_MARK, /* MSEL5CR_17_0 */
-       SCIFB_RXD_PORT191_MARK,
-       SCIFB_TXD_PORT192_MARK,
-       SCIFB_RTS_PORT186_MARK,
-       SCIFB_CTS_PORT187_MARK,
-
-       SCIFB_SCK_PORT2_MARK, /* MSEL5CR_17_1 */
-       SCIFB_RXD_PORT3_MARK,
-       SCIFB_TXD_PORT4_MARK,
-       SCIFB_RTS_PORT172_MARK,
-       SCIFB_CTS_PORT173_MARK,
-
-       /* LCD0 */
-       LCDC0_SELECT_MARK,
-
-       LCD0_D0_MARK,   LCD0_D1_MARK,   LCD0_D2_MARK,   LCD0_D3_MARK,
-       LCD0_D4_MARK,   LCD0_D5_MARK,   LCD0_D6_MARK,   LCD0_D7_MARK,
-       LCD0_D8_MARK,   LCD0_D9_MARK,   LCD0_D10_MARK,  LCD0_D11_MARK,
-       LCD0_D12_MARK,  LCD0_D13_MARK,  LCD0_D14_MARK,  LCD0_D15_MARK,
-       LCD0_D16_MARK,  LCD0_D17_MARK,
-       LCD0_DON_MARK,  LCD0_VCPWC_MARK,        LCD0_VEPWC_MARK,
-       LCD0_DCK_MARK,  LCD0_VSYN_MARK, /* for RGB */
-       LCD0_HSYN_MARK, LCD0_DISP_MARK, /* for RGB */
-       LCD0_WR_MARK,   LCD0_RD_MARK,   /* for SYS */
-       LCD0_CS_MARK,   LCD0_RS_MARK,   /* for SYS */
-
-       LCD0_D21_PORT158_MARK,  LCD0_D23_PORT159_MARK, /* MSEL5CR_6_1 */
-       LCD0_D22_PORT160_MARK,  LCD0_D20_PORT161_MARK,
-       LCD0_D19_PORT162_MARK,  LCD0_D18_PORT163_MARK,
-       LCD0_LCLK_PORT165_MARK,
-
-       LCD0_D18_PORT40_MARK,   LCD0_D22_PORT0_MARK, /* MSEL5CR_6_0 */
-       LCD0_D23_PORT1_MARK,    LCD0_D21_PORT2_MARK,
-       LCD0_D20_PORT3_MARK,    LCD0_D19_PORT4_MARK,
-       LCD0_LCLK_PORT102_MARK,
-
-       /* LCD1 */
-       LCDC1_SELECT_MARK,
-
-       LCD1_D0_MARK,   LCD1_D1_MARK,   LCD1_D2_MARK,   LCD1_D3_MARK,
-       LCD1_D4_MARK,   LCD1_D5_MARK,   LCD1_D6_MARK,   LCD1_D7_MARK,
-       LCD1_D8_MARK,   LCD1_D9_MARK,   LCD1_D10_MARK,  LCD1_D11_MARK,
-       LCD1_D12_MARK,  LCD1_D13_MARK,  LCD1_D14_MARK,  LCD1_D15_MARK,
-       LCD1_D16_MARK,  LCD1_D17_MARK,  LCD1_D18_MARK,  LCD1_D19_MARK,
-       LCD1_D20_MARK,  LCD1_D21_MARK,  LCD1_D22_MARK,  LCD1_D23_MARK,
-       LCD1_DON_MARK,  LCD1_VCPWC_MARK,
-       LCD1_LCLK_MARK, LCD1_VEPWC_MARK,
-
-       LCD1_DCK_MARK,  LCD1_VSYN_MARK, /* for RGB */
-       LCD1_HSYN_MARK, LCD1_DISP_MARK, /* for RGB */
-       LCD1_RS_MARK,   LCD1_CS_MARK,   /* for SYS */
-       LCD1_RD_MARK,   LCD1_WR_MARK,   /* for SYS */
-
-       /* RSPI */
-       RSPI_SSL0_A_MARK,       RSPI_SSL1_A_MARK,       RSPI_SSL2_A_MARK,
-       RSPI_SSL3_A_MARK,       RSPI_CK_A_MARK,         RSPI_MOSI_A_MARK,
-       RSPI_MISO_A_MARK,
-
-       /* VIO CKO */
-       VIO_CKO1_MARK, /* needs fixup */
-       VIO_CKO2_MARK,
-       VIO_CKO_1_MARK,
-       VIO_CKO_MARK,
-
-       /* VIO0 */
-       VIO0_D0_MARK,   VIO0_D1_MARK,   VIO0_D2_MARK,   VIO0_D3_MARK,
-       VIO0_D4_MARK,   VIO0_D5_MARK,   VIO0_D6_MARK,   VIO0_D7_MARK,
-       VIO0_D8_MARK,   VIO0_D9_MARK,   VIO0_D10_MARK,  VIO0_D11_MARK,
-       VIO0_D12_MARK,  VIO0_VD_MARK,   VIO0_HD_MARK,   VIO0_CLK_MARK,
-       VIO0_FIELD_MARK,
-
-       VIO0_D13_PORT26_MARK, /* MSEL5CR_27_0 */
-       VIO0_D14_PORT25_MARK,
-       VIO0_D15_PORT24_MARK,
-
-       VIO0_D13_PORT22_MARK, /* MSEL5CR_27_1 */
-       VIO0_D14_PORT95_MARK,
-       VIO0_D15_PORT96_MARK,
-
-       /* VIO1 */
-       VIO1_D0_MARK,   VIO1_D1_MARK,   VIO1_D2_MARK,   VIO1_D3_MARK,
-       VIO1_D4_MARK,   VIO1_D5_MARK,   VIO1_D6_MARK,   VIO1_D7_MARK,
-       VIO1_VD_MARK,   VIO1_HD_MARK,   VIO1_CLK_MARK,  VIO1_FIELD_MARK,
-
-       /* TPU0 */
-       TPU0TO0_MARK,   TPU0TO1_MARK,   TPU0TO3_MARK,
-       TPU0TO2_PORT66_MARK, /* TPU0TO2 Port 66/202 */
-       TPU0TO2_PORT202_MARK,
-
-       /* SSP1 0 */
-       STP0_IPD0_MARK, STP0_IPD1_MARK, STP0_IPD2_MARK, STP0_IPD3_MARK,
-       STP0_IPD4_MARK, STP0_IPD5_MARK, STP0_IPD6_MARK, STP0_IPD7_MARK,
-       STP0_IPEN_MARK, STP0_IPCLK_MARK,        STP0_IPSYNC_MARK,
-
-       /* SSP1 1 */
-       STP1_IPD1_MARK, STP1_IPD2_MARK, STP1_IPD3_MARK, STP1_IPD4_MARK,
-       STP1_IPD5_MARK, STP1_IPD6_MARK, STP1_IPD7_MARK, STP1_IPCLK_MARK,
-       STP1_IPSYNC_MARK,
-
-       STP1_IPD0_PORT186_MARK, /* MSEL5CR_23_0 */
-       STP1_IPEN_PORT187_MARK,
-
-       STP1_IPD0_PORT194_MARK, /* MSEL5CR_23_1 */
-       STP1_IPEN_PORT193_MARK,
-
-       /* SIM */
-       SIM_RST_MARK,   SIM_CLK_MARK,
-       SIM_D_PORT22_MARK, /* SIM_D  Port 22/199 */
-       SIM_D_PORT199_MARK,
-
-       /* SDHI0 */
-       SDHI0_D0_MARK,  SDHI0_D1_MARK,  SDHI0_D2_MARK,  SDHI0_D3_MARK,
-       SDHI0_CD_MARK,  SDHI0_WP_MARK,  SDHI0_CMD_MARK, SDHI0_CLK_MARK,
-
-       /* SDHI1 */
-       SDHI1_D0_MARK,  SDHI1_D1_MARK,  SDHI1_D2_MARK,  SDHI1_D3_MARK,
-       SDHI1_CD_MARK,  SDHI1_WP_MARK,  SDHI1_CMD_MARK, SDHI1_CLK_MARK,
-
-       /* SDHI2 */
-       SDHI2_D0_MARK,  SDHI2_D1_MARK,  SDHI2_D2_MARK,  SDHI2_D3_MARK,
-       SDHI2_CLK_MARK, SDHI2_CMD_MARK,
-
-       SDHI2_CD_PORT24_MARK, /* MSEL5CR_19_0 */
-       SDHI2_WP_PORT25_MARK,
-
-       SDHI2_WP_PORT177_MARK, /* MSEL5CR_19_1 */
-       SDHI2_CD_PORT202_MARK,
-
-       /* MSIOF2 */
-       MSIOF2_TXD_MARK,        MSIOF2_RXD_MARK,        MSIOF2_TSCK_MARK,
-       MSIOF2_SS2_MARK,        MSIOF2_TSYNC_MARK,      MSIOF2_SS1_MARK,
-       MSIOF2_MCK1_MARK,       MSIOF2_MCK0_MARK,       MSIOF2_RSYNC_MARK,
-       MSIOF2_RSCK_MARK,
-
-       /* KEYSC */
-       KEYIN4_MARK,    KEYIN5_MARK,    KEYIN6_MARK,    KEYIN7_MARK,
-       KEYOUT0_MARK,   KEYOUT1_MARK,   KEYOUT2_MARK,   KEYOUT3_MARK,
-       KEYOUT4_MARK,   KEYOUT5_MARK,   KEYOUT6_MARK,   KEYOUT7_MARK,
-
-       KEYIN0_PORT43_MARK, /* MSEL4CR_18_0 */
-       KEYIN1_PORT44_MARK,
-       KEYIN2_PORT45_MARK,
-       KEYIN3_PORT46_MARK,
-
-       KEYIN0_PORT58_MARK, /* MSEL4CR_18_1 */
-       KEYIN1_PORT57_MARK,
-       KEYIN2_PORT56_MARK,
-       KEYIN3_PORT55_MARK,
-
-       /* VOU */
-       DV_D0_MARK,     DV_D1_MARK,     DV_D2_MARK,     DV_D3_MARK,
-       DV_D4_MARK,     DV_D5_MARK,     DV_D6_MARK,     DV_D7_MARK,
-       DV_D8_MARK,     DV_D9_MARK,     DV_D10_MARK,    DV_D11_MARK,
-       DV_D12_MARK,    DV_D13_MARK,    DV_D14_MARK,    DV_D15_MARK,
-       DV_CLK_MARK,    DV_VSYNC_MARK,  DV_HSYNC_MARK,
-
-       /* MEMC */
-       MEMC_AD0_MARK,  MEMC_AD1_MARK,  MEMC_AD2_MARK,  MEMC_AD3_MARK,
-       MEMC_AD4_MARK,  MEMC_AD5_MARK,  MEMC_AD6_MARK,  MEMC_AD7_MARK,
-       MEMC_AD8_MARK,  MEMC_AD9_MARK,  MEMC_AD10_MARK, MEMC_AD11_MARK,
-       MEMC_AD12_MARK, MEMC_AD13_MARK, MEMC_AD14_MARK, MEMC_AD15_MARK,
-       MEMC_CS0_MARK,  MEMC_INT_MARK,  MEMC_NWE_MARK,  MEMC_NOE_MARK,
-
-       MEMC_CS1_MARK, /* MSEL4CR_6_0 */
-       MEMC_ADV_MARK,
-       MEMC_WAIT_MARK,
-       MEMC_BUSCLK_MARK,
-
-       MEMC_A1_MARK, /* MSEL4CR_6_1 */
-       MEMC_DREQ0_MARK,
-       MEMC_DREQ1_MARK,
-       MEMC_A0_MARK,
-
-       /* MMC */
-       MMC0_D0_PORT68_MARK,    MMC0_D1_PORT69_MARK,    MMC0_D2_PORT70_MARK,
-       MMC0_D3_PORT71_MARK,    MMC0_D4_PORT72_MARK,    MMC0_D5_PORT73_MARK,
-       MMC0_D6_PORT74_MARK,    MMC0_D7_PORT75_MARK,    MMC0_CLK_PORT66_MARK,
-       MMC0_CMD_PORT67_MARK,   /* MSEL4CR_15_0 */
-
-       MMC1_D0_PORT149_MARK,   MMC1_D1_PORT148_MARK,   MMC1_D2_PORT147_MARK,
-       MMC1_D3_PORT146_MARK,   MMC1_D4_PORT145_MARK,   MMC1_D5_PORT144_MARK,
-       MMC1_D6_PORT143_MARK,   MMC1_D7_PORT142_MARK,   MMC1_CLK_PORT103_MARK,
-       MMC1_CMD_PORT104_MARK,  /* MSEL4CR_15_1 */
-
-       /* MSIOF0 */
-       MSIOF0_SS1_MARK,        MSIOF0_SS2_MARK,        MSIOF0_RXD_MARK,
-       MSIOF0_TXD_MARK,        MSIOF0_MCK0_MARK,       MSIOF0_MCK1_MARK,
-       MSIOF0_RSYNC_MARK,      MSIOF0_RSCK_MARK,       MSIOF0_TSCK_MARK,
-       MSIOF0_TSYNC_MARK,
-
-       /* MSIOF1 */
-       MSIOF1_RSCK_MARK,       MSIOF1_RSYNC_MARK,
-       MSIOF1_MCK0_MARK,       MSIOF1_MCK1_MARK,
-
-       MSIOF1_SS2_PORT116_MARK,        MSIOF1_SS1_PORT117_MARK,
-       MSIOF1_RXD_PORT118_MARK,        MSIOF1_TXD_PORT119_MARK,
-       MSIOF1_TSYNC_PORT120_MARK,
-       MSIOF1_TSCK_PORT121_MARK,       /* MSEL4CR_10_0 */
-
-       MSIOF1_SS1_PORT67_MARK,         MSIOF1_TSCK_PORT72_MARK,
-       MSIOF1_TSYNC_PORT73_MARK,       MSIOF1_TXD_PORT74_MARK,
-       MSIOF1_RXD_PORT75_MARK,
-       MSIOF1_SS2_PORT202_MARK,        /* MSEL4CR_10_1 */
-
-       /* GPIO */
-       GPO0_MARK,      GPI0_MARK,      GPO1_MARK,      GPI1_MARK,
-
-       /* USB0 */
-       USB0_OCI_MARK,  USB0_PPON_MARK, VBUS_MARK,
-
-       /* USB1 */
-       USB1_OCI_MARK,  USB1_PPON_MARK,
-
-       /* BBIF1 */
-       BBIF1_RXD_MARK,         BBIF1_TXD_MARK,         BBIF1_TSYNC_MARK,
-       BBIF1_TSCK_MARK,        BBIF1_RSCK_MARK,        BBIF1_RSYNC_MARK,
-       BBIF1_FLOW_MARK,        BBIF1_RX_FLOW_N_MARK,
-
-       /* BBIF2 */
-       BBIF2_TXD2_PORT5_MARK, /* MSEL5CR_0_0 */
-       BBIF2_RXD2_PORT60_MARK,
-       BBIF2_TSYNC2_PORT6_MARK,
-       BBIF2_TSCK2_PORT59_MARK,
-
-       BBIF2_RXD2_PORT90_MARK, /* MSEL5CR_0_1 */
-       BBIF2_TXD2_PORT183_MARK,
-       BBIF2_TSCK2_PORT89_MARK,
-       BBIF2_TSYNC2_PORT184_MARK,
-
-       /* BSC / FLCTL / PCMCIA */
-       CS0_MARK,       CS2_MARK,       CS4_MARK,
-       CS5B_MARK,      CS6A_MARK,
-       CS5A_PORT105_MARK, /* CS5A PORT 19/105 */
-       CS5A_PORT19_MARK,
-       IOIS16_MARK, /* ? */
-
-       A0_MARK,        A1_MARK,        A2_MARK,        A3_MARK,
-       A4_FOE_MARK,    /* share with FLCTL */
-       A5_FCDE_MARK,   /* share with FLCTL */
-       A6_MARK,        A7_MARK,        A8_MARK,        A9_MARK,
-       A10_MARK,       A11_MARK,       A12_MARK,       A13_MARK,
-       A14_MARK,       A15_MARK,       A16_MARK,       A17_MARK,
-       A18_MARK,       A19_MARK,       A20_MARK,       A21_MARK,
-       A22_MARK,       A23_MARK,       A24_MARK,       A25_MARK,
-       A26_MARK,
-
-       D0_NAF0_MARK,   D1_NAF1_MARK,   D2_NAF2_MARK,   /* share with FLCTL */
-       D3_NAF3_MARK,   D4_NAF4_MARK,   D5_NAF5_MARK,   /* share with FLCTL */
-       D6_NAF6_MARK,   D7_NAF7_MARK,   D8_NAF8_MARK,   /* share with FLCTL */
-       D9_NAF9_MARK,   D10_NAF10_MARK, D11_NAF11_MARK, /* share with FLCTL */
-       D12_NAF12_MARK, D13_NAF13_MARK, D14_NAF14_MARK, /* share with FLCTL */
-       D15_NAF15_MARK,                                 /* share with FLCTL */
-       D16_MARK,       D17_MARK,       D18_MARK,       D19_MARK,
-       D20_MARK,       D21_MARK,       D22_MARK,       D23_MARK,
-       D24_MARK,       D25_MARK,       D26_MARK,       D27_MARK,
-       D28_MARK,       D29_MARK,       D30_MARK,       D31_MARK,
-
-       WE0_FWE_MARK,   /* share with FLCTL */
-       WE1_MARK,
-       WE2_ICIORD_MARK,        /* share with PCMCIA */
-       WE3_ICIOWR_MARK,        /* share with PCMCIA */
-       CKO_MARK,       BS_MARK,        RDWR_MARK,
-       RD_FSC_MARK,    /* share with FLCTL */
-       WAIT_PORT177_MARK, /* WAIT Port 90/177 */
-       WAIT_PORT90_MARK,
-
-       FCE0_MARK,      FCE1_MARK,      FRB_MARK, /* FLCTL */
-
-       /* IRDA */
-       IRDA_FIRSEL_MARK,       IRDA_IN_MARK,   IRDA_OUT_MARK,
-
-       /* ATAPI */
-       IDE_D0_MARK,    IDE_D1_MARK,    IDE_D2_MARK,    IDE_D3_MARK,
-       IDE_D4_MARK,    IDE_D5_MARK,    IDE_D6_MARK,    IDE_D7_MARK,
-       IDE_D8_MARK,    IDE_D9_MARK,    IDE_D10_MARK,   IDE_D11_MARK,
-       IDE_D12_MARK,   IDE_D13_MARK,   IDE_D14_MARK,   IDE_D15_MARK,
-       IDE_A0_MARK,    IDE_A1_MARK,    IDE_A2_MARK,    IDE_CS0_MARK,
-       IDE_CS1_MARK,   IDE_IOWR_MARK,  IDE_IORD_MARK,  IDE_IORDY_MARK,
-       IDE_INT_MARK,           IDE_RST_MARK,           IDE_DIRECTION_MARK,
-       IDE_EXBUF_ENB_MARK,     IDE_IODACK_MARK,        IDE_IODREQ_MARK,
-
-       /* RMII */
-       RMII_CRS_DV_MARK,       RMII_RX_ER_MARK,        RMII_RXD0_MARK,
-       RMII_RXD1_MARK,         RMII_TX_EN_MARK,        RMII_TXD0_MARK,
-       RMII_MDC_MARK,          RMII_TXD1_MARK,         RMII_MDIO_MARK,
-       RMII_REF50CK_MARK,      /* for RMII */
-       RMII_REF125CK_MARK,     /* for GMII */
-
-       /* GEther */
-       ET_TX_CLK_MARK, ET_TX_EN_MARK,  ET_ETXD0_MARK,  ET_ETXD1_MARK,
-       ET_ETXD2_MARK,  ET_ETXD3_MARK,
-       ET_ETXD4_MARK,  ET_ETXD5_MARK, /* for GEther */
-       ET_ETXD6_MARK,  ET_ETXD7_MARK, /* for GEther */
-       ET_COL_MARK,    ET_TX_ER_MARK,  ET_RX_CLK_MARK, ET_RX_DV_MARK,
-       ET_ERXD0_MARK,  ET_ERXD1_MARK,  ET_ERXD2_MARK,  ET_ERXD3_MARK,
-       ET_ERXD4_MARK,  ET_ERXD5_MARK, /* for GEther */
-       ET_ERXD6_MARK,  ET_ERXD7_MARK, /* for GEther */
-       ET_RX_ER_MARK,  ET_CRS_MARK,            ET_MDC_MARK,    ET_MDIO_MARK,
-       ET_LINK_MARK,   ET_PHY_INT_MARK,        ET_WOL_MARK,    ET_GTX_CLK_MARK,
-
-       /* DMA0 */
-       DREQ0_MARK,     DACK0_MARK,
-
-       /* DMA1 */
-       DREQ1_MARK,     DACK1_MARK,
-
-       /* SYSC */
-       RESETOUTS_MARK,         RESETP_PULLUP_MARK,     RESETP_PLAIN_MARK,
-
-       /* IRREM */
-       IROUT_MARK,
-
-       /* SDENC */
-       SDENC_CPG_MARK,         SDENC_DV_CLKI_MARK,
-
-       /* HDMI */
-       HDMI_HPD_MARK, HDMI_CEC_MARK,
-
-       /* DEBUG */
-       EDEBGREQ_PULLUP_MARK,   /* for JTAG */
-       EDEBGREQ_PULLDOWN_MARK,
-
-       TRACEAUD_FROM_VIO_MARK, /* for TRACE/AUD */
-       TRACEAUD_FROM_LCDC0_MARK,
-       TRACEAUD_FROM_MEMC_MARK,
-
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       /* specify valid pin states for each pin in GPIO mode */
-
-       /* I/O and Pull U/D */
-       PORT_DATA_IO_PD(0),             PORT_DATA_IO_PD(1),
-       PORT_DATA_IO_PD(2),             PORT_DATA_IO_PD(3),
-       PORT_DATA_IO_PD(4),             PORT_DATA_IO_PD(5),
-       PORT_DATA_IO_PD(6),             PORT_DATA_IO(7),
-       PORT_DATA_IO(8),                PORT_DATA_IO(9),
-
-       PORT_DATA_IO_PD(10),            PORT_DATA_IO_PD(11),
-       PORT_DATA_IO_PD(12),            PORT_DATA_IO_PU_PD(13),
-       PORT_DATA_IO_PD(14),            PORT_DATA_IO_PD(15),
-       PORT_DATA_IO_PD(16),            PORT_DATA_IO_PD(17),
-       PORT_DATA_IO(18),               PORT_DATA_IO_PU(19),
-
-       PORT_DATA_IO_PU_PD(20),         PORT_DATA_IO_PD(21),
-       PORT_DATA_IO_PU_PD(22),         PORT_DATA_IO(23),
-       PORT_DATA_IO_PU(24),            PORT_DATA_IO_PU(25),
-       PORT_DATA_IO_PU(26),            PORT_DATA_IO_PU(27),
-       PORT_DATA_IO_PU(28),            PORT_DATA_IO_PU(29),
-
-       PORT_DATA_IO_PU(30),            PORT_DATA_IO_PD(31),
-       PORT_DATA_IO_PD(32),            PORT_DATA_IO_PD(33),
-       PORT_DATA_IO_PD(34),            PORT_DATA_IO_PU(35),
-       PORT_DATA_IO_PU(36),            PORT_DATA_IO_PD(37),
-       PORT_DATA_IO_PU(38),            PORT_DATA_IO_PD(39),
-
-       PORT_DATA_IO_PU_PD(40),         PORT_DATA_IO_PD(41),
-       PORT_DATA_IO_PD(42),            PORT_DATA_IO_PU_PD(43),
-       PORT_DATA_IO_PU_PD(44),         PORT_DATA_IO_PU_PD(45),
-       PORT_DATA_IO_PU_PD(46),         PORT_DATA_IO_PU_PD(47),
-       PORT_DATA_IO_PU_PD(48),         PORT_DATA_IO_PU_PD(49),
-
-       PORT_DATA_IO_PU_PD(50),         PORT_DATA_IO_PD(51),
-       PORT_DATA_IO_PD(52),            PORT_DATA_IO_PD(53),
-       PORT_DATA_IO_PD(54),            PORT_DATA_IO_PU_PD(55),
-       PORT_DATA_IO_PU_PD(56),         PORT_DATA_IO_PU_PD(57),
-       PORT_DATA_IO_PU_PD(58),         PORT_DATA_IO_PU_PD(59),
-
-       PORT_DATA_IO_PU_PD(60),         PORT_DATA_IO_PD(61),
-       PORT_DATA_IO_PD(62),            PORT_DATA_IO_PD(63),
-       PORT_DATA_IO_PD(64),            PORT_DATA_IO_PD(65),
-       PORT_DATA_IO_PU_PD(66),         PORT_DATA_IO_PU_PD(67),
-       PORT_DATA_IO_PU_PD(68),         PORT_DATA_IO_PU_PD(69),
-
-       PORT_DATA_IO_PU_PD(70),         PORT_DATA_IO_PU_PD(71),
-       PORT_DATA_IO_PU_PD(72),         PORT_DATA_IO_PU_PD(73),
-       PORT_DATA_IO_PU_PD(74),         PORT_DATA_IO_PU_PD(75),
-       PORT_DATA_IO_PU_PD(76),         PORT_DATA_IO_PU_PD(77),
-       PORT_DATA_IO_PU_PD(78),         PORT_DATA_IO_PU_PD(79),
-
-       PORT_DATA_IO_PU_PD(80),         PORT_DATA_IO_PU_PD(81),
-       PORT_DATA_IO(82),               PORT_DATA_IO_PU_PD(83),
-       PORT_DATA_IO(84),               PORT_DATA_IO_PD(85),
-       PORT_DATA_IO_PD(86),            PORT_DATA_IO_PD(87),
-       PORT_DATA_IO_PD(88),            PORT_DATA_IO_PD(89),
-
-       PORT_DATA_IO_PD(90),            PORT_DATA_IO_PU_PD(91),
-       PORT_DATA_IO_PU_PD(92),         PORT_DATA_IO_PU_PD(93),
-       PORT_DATA_IO_PU_PD(94),         PORT_DATA_IO_PU_PD(95),
-       PORT_DATA_IO_PU_PD(96),         PORT_DATA_IO_PU_PD(97),
-       PORT_DATA_IO_PU_PD(98),         PORT_DATA_IO_PU_PD(99),
-
-       PORT_DATA_IO_PU_PD(100),        PORT_DATA_IO(101),
-       PORT_DATA_IO_PU(102),           PORT_DATA_IO_PU_PD(103),
-       PORT_DATA_IO_PU(104),           PORT_DATA_IO_PU(105),
-       PORT_DATA_IO_PU_PD(106),        PORT_DATA_IO(107),
-       PORT_DATA_IO(108),              PORT_DATA_IO(109),
-
-       PORT_DATA_IO(110),              PORT_DATA_IO(111),
-       PORT_DATA_IO(112),              PORT_DATA_IO(113),
-       PORT_DATA_IO_PU_PD(114),        PORT_DATA_IO(115),
-       PORT_DATA_IO_PD(116),           PORT_DATA_IO_PD(117),
-       PORT_DATA_IO_PD(118),           PORT_DATA_IO_PD(119),
-
-       PORT_DATA_IO_PD(120),           PORT_DATA_IO_PD(121),
-       PORT_DATA_IO_PD(122),           PORT_DATA_IO_PD(123),
-       PORT_DATA_IO_PD(124),           PORT_DATA_IO(125),
-       PORT_DATA_IO(126),              PORT_DATA_IO(127),
-       PORT_DATA_IO(128),              PORT_DATA_IO(129),
-
-       PORT_DATA_IO(130),              PORT_DATA_IO(131),
-       PORT_DATA_IO(132),              PORT_DATA_IO(133),
-       PORT_DATA_IO(134),              PORT_DATA_IO(135),
-       PORT_DATA_IO(136),              PORT_DATA_IO(137),
-       PORT_DATA_IO(138),              PORT_DATA_IO(139),
-
-       PORT_DATA_IO(140),              PORT_DATA_IO(141),
-       PORT_DATA_IO_PU(142),           PORT_DATA_IO_PU(143),
-       PORT_DATA_IO_PU(144),           PORT_DATA_IO_PU(145),
-       PORT_DATA_IO_PU(146),           PORT_DATA_IO_PU(147),
-       PORT_DATA_IO_PU(148),           PORT_DATA_IO_PU(149),
-
-       PORT_DATA_IO_PU(150),           PORT_DATA_IO_PU(151),
-       PORT_DATA_IO_PU(152),           PORT_DATA_IO_PU(153),
-       PORT_DATA_IO_PU(154),           PORT_DATA_IO_PU(155),
-       PORT_DATA_IO_PU(156),           PORT_DATA_IO_PU(157),
-       PORT_DATA_IO_PD(158),           PORT_DATA_IO_PD(159),
-
-       PORT_DATA_IO_PU_PD(160),        PORT_DATA_IO_PD(161),
-       PORT_DATA_IO_PD(162),           PORT_DATA_IO_PD(163),
-       PORT_DATA_IO_PD(164),           PORT_DATA_IO_PD(165),
-       PORT_DATA_IO_PU(166),           PORT_DATA_IO_PU(167),
-       PORT_DATA_IO_PU(168),           PORT_DATA_IO_PU(169),
-
-       PORT_DATA_IO_PU(170),           PORT_DATA_IO_PU(171),
-       PORT_DATA_IO_PD(172),           PORT_DATA_IO_PD(173),
-       PORT_DATA_IO_PD(174),           PORT_DATA_IO_PD(175),
-       PORT_DATA_IO_PU(176),           PORT_DATA_IO_PU_PD(177),
-       PORT_DATA_IO_PU(178),           PORT_DATA_IO_PD(179),
-
-       PORT_DATA_IO_PD(180),           PORT_DATA_IO_PU(181),
-       PORT_DATA_IO_PU(182),           PORT_DATA_IO(183),
-       PORT_DATA_IO_PD(184),           PORT_DATA_IO_PD(185),
-       PORT_DATA_IO_PD(186),           PORT_DATA_IO_PD(187),
-       PORT_DATA_IO_PD(188),           PORT_DATA_IO_PD(189),
-
-       PORT_DATA_IO_PD(190),           PORT_DATA_IO_PD(191),
-       PORT_DATA_IO_PD(192),           PORT_DATA_IO_PU_PD(193),
-       PORT_DATA_IO_PU_PD(194),        PORT_DATA_IO_PD(195),
-       PORT_DATA_IO_PU_PD(196),        PORT_DATA_IO_PD(197),
-       PORT_DATA_IO_PU_PD(198),        PORT_DATA_IO_PU_PD(199),
-
-       PORT_DATA_IO_PU_PD(200),        PORT_DATA_IO_PU(201),
-       PORT_DATA_IO_PU_PD(202),        PORT_DATA_IO(203),
-       PORT_DATA_IO_PU_PD(204),        PORT_DATA_IO_PU_PD(205),
-       PORT_DATA_IO_PU_PD(206),        PORT_DATA_IO_PU_PD(207),
-       PORT_DATA_IO_PU_PD(208),        PORT_DATA_IO_PD(209),
-
-       PORT_DATA_IO_PD(210),           PORT_DATA_IO_PD(211),
-
-       /* Port0 */
-       PINMUX_DATA(DBGMDT2_MARK,               PORT0_FN1),
-       PINMUX_DATA(FSIAISLD_PORT0_MARK,        PORT0_FN2,      MSEL5CR_3_0),
-       PINMUX_DATA(FSIAOSLD1_MARK,             PORT0_FN3),
-       PINMUX_DATA(LCD0_D22_PORT0_MARK,        PORT0_FN4,      MSEL5CR_6_0),
-       PINMUX_DATA(SCIFA7_RXD_MARK,            PORT0_FN6),
-       PINMUX_DATA(LCD1_D4_MARK,               PORT0_FN7),
-       PINMUX_DATA(IRQ5_PORT0_MARK,            PORT0_FN0,      MSEL1CR_5_0),
-
-       /* Port1 */
-       PINMUX_DATA(DBGMDT1_MARK,               PORT1_FN1),
-       PINMUX_DATA(FMSISLD_PORT1_MARK,         PORT1_FN2,      MSEL5CR_5_0),
-       PINMUX_DATA(FSIAOSLD2_MARK,             PORT1_FN3),
-       PINMUX_DATA(LCD0_D23_PORT1_MARK,        PORT1_FN4,      MSEL5CR_6_0),
-       PINMUX_DATA(SCIFA7_TXD_MARK,            PORT1_FN6),
-       PINMUX_DATA(LCD1_D3_MARK,               PORT1_FN7),
-       PINMUX_DATA(IRQ5_PORT1_MARK,            PORT1_FN0,      MSEL1CR_5_1),
-
-       /* Port2 */
-       PINMUX_DATA(DBGMDT0_MARK,               PORT2_FN1),
-       PINMUX_DATA(SCIFB_SCK_PORT2_MARK,       PORT2_FN2,      MSEL5CR_17_1),
-       PINMUX_DATA(LCD0_D21_PORT2_MARK,        PORT2_FN4,      MSEL5CR_6_0),
-       PINMUX_DATA(LCD1_D2_MARK,               PORT2_FN7),
-       PINMUX_DATA(IRQ0_PORT2_MARK,            PORT2_FN0,      MSEL1CR_0_1),
-
-       /* Port3 */
-       PINMUX_DATA(DBGMD21_MARK,               PORT3_FN1),
-       PINMUX_DATA(SCIFB_RXD_PORT3_MARK,       PORT3_FN2,      MSEL5CR_17_1),
-       PINMUX_DATA(LCD0_D20_PORT3_MARK,        PORT3_FN4,      MSEL5CR_6_0),
-       PINMUX_DATA(LCD1_D1_MARK,               PORT3_FN7),
-
-       /* Port4 */
-       PINMUX_DATA(DBGMD20_MARK,               PORT4_FN1),
-       PINMUX_DATA(SCIFB_TXD_PORT4_MARK,       PORT4_FN2,      MSEL5CR_17_1),
-       PINMUX_DATA(LCD0_D19_PORT4_MARK,        PORT4_FN4,      MSEL5CR_6_0),
-       PINMUX_DATA(LCD1_D0_MARK,               PORT4_FN7),
-
-       /* Port5 */
-       PINMUX_DATA(DBGMD11_MARK,               PORT5_FN1),
-       PINMUX_DATA(BBIF2_TXD2_PORT5_MARK,      PORT5_FN2,      MSEL5CR_0_0),
-       PINMUX_DATA(FSIAISLD_PORT5_MARK,        PORT5_FN4,      MSEL5CR_3_1),
-       PINMUX_DATA(RSPI_SSL0_A_MARK,           PORT5_FN6),
-       PINMUX_DATA(LCD1_VCPWC_MARK,            PORT5_FN7),
-
-       /* Port6 */
-       PINMUX_DATA(DBGMD10_MARK,               PORT6_FN1),
-       PINMUX_DATA(BBIF2_TSYNC2_PORT6_MARK,    PORT6_FN2,      MSEL5CR_0_0),
-       PINMUX_DATA(FMSISLD_PORT6_MARK,         PORT6_FN4,      MSEL5CR_5_1),
-       PINMUX_DATA(RSPI_SSL1_A_MARK,           PORT6_FN6),
-       PINMUX_DATA(LCD1_VEPWC_MARK,            PORT6_FN7),
-
-       /* Port7 */
-       PINMUX_DATA(FSIAOLR_MARK,               PORT7_FN1),
-
-       /* Port8 */
-       PINMUX_DATA(FSIAOBT_MARK,               PORT8_FN1),
-
-       /* Port9 */
-       PINMUX_DATA(FSIAOSLD_MARK,              PORT9_FN1),
-       PINMUX_DATA(FSIASPDIF_PORT9_MARK,       PORT9_FN2,      MSEL5CR_4_0),
-
-       /* Port10 */
-       PINMUX_DATA(FSIAOMC_MARK,               PORT10_FN1),
-       PINMUX_DATA(SCIFA5_RXD_PORT10_MARK,     PORT10_FN3,     MSEL5CR_14_0,   MSEL5CR_15_0),
-       PINMUX_DATA(IRQ3_PORT10_MARK,           PORT10_FN0,     MSEL1CR_3_0),
-
-       /* Port11 */
-       PINMUX_DATA(FSIACK_MARK,                PORT11_FN1),
-       PINMUX_DATA(FSIBCK_MARK,                PORT11_FN2),
-       PINMUX_DATA(IRQ2_PORT11_MARK,           PORT11_FN0,     MSEL1CR_2_0),
-
-       /* Port12 */
-       PINMUX_DATA(FSIAILR_MARK,               PORT12_FN1),
-       PINMUX_DATA(SCIFA4_RXD_PORT12_MARK,     PORT12_FN2,     MSEL5CR_12_0,   MSEL5CR_11_0),
-       PINMUX_DATA(LCD1_RS_MARK,               PORT12_FN6),
-       PINMUX_DATA(LCD1_DISP_MARK,             PORT12_FN7),
-       PINMUX_DATA(IRQ2_PORT12_MARK,           PORT12_FN0,     MSEL1CR_2_1),
-
-       /* Port13 */
-       PINMUX_DATA(FSIAIBT_MARK,               PORT13_FN1),
-       PINMUX_DATA(SCIFA4_TXD_PORT13_MARK,     PORT13_FN2,     MSEL5CR_12_0,   MSEL5CR_11_0),
-       PINMUX_DATA(LCD1_RD_MARK,               PORT13_FN7),
-       PINMUX_DATA(IRQ0_PORT13_MARK,           PORT13_FN0,     MSEL1CR_0_0),
-
-       /* Port14 */
-       PINMUX_DATA(FMSOILR_MARK,               PORT14_FN1),
-       PINMUX_DATA(FMSIILR_MARK,               PORT14_FN2),
-       PINMUX_DATA(VIO_CKO1_MARK,              PORT14_FN3),
-       PINMUX_DATA(LCD1_D23_MARK,              PORT14_FN7),
-       PINMUX_DATA(IRQ3_PORT14_MARK,           PORT14_FN0,     MSEL1CR_3_1),
-
-       /* Port15 */
-       PINMUX_DATA(FMSOIBT_MARK,               PORT15_FN1),
-       PINMUX_DATA(FMSIIBT_MARK,               PORT15_FN2),
-       PINMUX_DATA(VIO_CKO2_MARK,              PORT15_FN3),
-       PINMUX_DATA(LCD1_D22_MARK,              PORT15_FN7),
-       PINMUX_DATA(IRQ4_PORT15_MARK,           PORT15_FN0,     MSEL1CR_4_0),
-
-       /* Port16 */
-       PINMUX_DATA(FMSOOLR_MARK,               PORT16_FN1),
-       PINMUX_DATA(FMSIOLR_MARK,               PORT16_FN2),
-
-       /* Port17 */
-       PINMUX_DATA(FMSOOBT_MARK,               PORT17_FN1),
-       PINMUX_DATA(FMSIOBT_MARK,               PORT17_FN2),
-
-       /* Port18 */
-       PINMUX_DATA(FMSOSLD_MARK,               PORT18_FN1),
-       PINMUX_DATA(FSIASPDIF_PORT18_MARK,      PORT18_FN2,     MSEL5CR_4_1),
-
-       /* Port19 */
-       PINMUX_DATA(FMSICK_MARK,                PORT19_FN1),
-       PINMUX_DATA(CS5A_PORT19_MARK,           PORT19_FN7,     MSEL5CR_2_1),
-       PINMUX_DATA(IRQ10_MARK,                 PORT19_FN0),
-
-       /* Port20 */
-       PINMUX_DATA(FMSOCK_MARK,                PORT20_FN1),
-       PINMUX_DATA(SCIFA5_TXD_PORT20_MARK,     PORT20_FN3,     MSEL5CR_15_0,   MSEL5CR_14_0),
-       PINMUX_DATA(IRQ1_MARK,                  PORT20_FN0),
-
-       /* Port21 */
-       PINMUX_DATA(SCIFA1_CTS_MARK,            PORT21_FN1),
-       PINMUX_DATA(SCIFA4_SCK_PORT21_MARK,     PORT21_FN2,     MSEL5CR_10_0),
-       PINMUX_DATA(TPU0TO1_MARK,               PORT21_FN4),
-       PINMUX_DATA(VIO1_FIELD_MARK,            PORT21_FN5),
-       PINMUX_DATA(STP0_IPD5_MARK,             PORT21_FN6),
-       PINMUX_DATA(LCD1_D10_MARK,              PORT21_FN7),
-
-       /* Port22 */
-       PINMUX_DATA(SCIFA2_SCK_PORT22_MARK,     PORT22_FN1,     MSEL5CR_7_0),
-       PINMUX_DATA(SIM_D_PORT22_MARK,          PORT22_FN4,     MSEL5CR_21_0),
-       PINMUX_DATA(VIO0_D13_PORT22_MARK,       PORT22_FN7,     MSEL5CR_27_1),
-
-       /* Port23 */
-       PINMUX_DATA(SCIFA1_RTS_MARK,            PORT23_FN1),
-       PINMUX_DATA(SCIFA5_SCK_PORT23_MARK,     PORT23_FN3,     MSEL5CR_13_0),
-       PINMUX_DATA(TPU0TO0_MARK,               PORT23_FN4),
-       PINMUX_DATA(VIO_CKO_1_MARK,             PORT23_FN5),
-       PINMUX_DATA(STP0_IPD2_MARK,             PORT23_FN6),
-       PINMUX_DATA(LCD1_D7_MARK,               PORT23_FN7),
-
-       /* Port24 */
-       PINMUX_DATA(VIO0_D15_PORT24_MARK,       PORT24_FN1,     MSEL5CR_27_0),
-       PINMUX_DATA(VIO1_D7_MARK,               PORT24_FN5),
-       PINMUX_DATA(SCIFA6_SCK_MARK,            PORT24_FN6),
-       PINMUX_DATA(SDHI2_CD_PORT24_MARK,       PORT24_FN7,     MSEL5CR_19_0),
-
-       /* Port25 */
-       PINMUX_DATA(VIO0_D14_PORT25_MARK,       PORT25_FN1,     MSEL5CR_27_0),
-       PINMUX_DATA(VIO1_D6_MARK,               PORT25_FN5),
-       PINMUX_DATA(SCIFA6_RXD_MARK,            PORT25_FN6),
-       PINMUX_DATA(SDHI2_WP_PORT25_MARK,       PORT25_FN7,     MSEL5CR_19_0),
-
-       /* Port26 */
-       PINMUX_DATA(VIO0_D13_PORT26_MARK,       PORT26_FN1,     MSEL5CR_27_0),
-       PINMUX_DATA(VIO1_D5_MARK,               PORT26_FN5),
-       PINMUX_DATA(SCIFA6_TXD_MARK,            PORT26_FN6),
-
-       /* Port27 - Port39 Function */
-       PINMUX_DATA(VIO0_D7_MARK,               PORT27_FN1),
-       PINMUX_DATA(VIO0_D6_MARK,               PORT28_FN1),
-       PINMUX_DATA(VIO0_D5_MARK,               PORT29_FN1),
-       PINMUX_DATA(VIO0_D4_MARK,               PORT30_FN1),
-       PINMUX_DATA(VIO0_D3_MARK,               PORT31_FN1),
-       PINMUX_DATA(VIO0_D2_MARK,               PORT32_FN1),
-       PINMUX_DATA(VIO0_D1_MARK,               PORT33_FN1),
-       PINMUX_DATA(VIO0_D0_MARK,               PORT34_FN1),
-       PINMUX_DATA(VIO0_CLK_MARK,              PORT35_FN1),
-       PINMUX_DATA(VIO_CKO_MARK,               PORT36_FN1),
-       PINMUX_DATA(VIO0_HD_MARK,               PORT37_FN1),
-       PINMUX_DATA(VIO0_FIELD_MARK,            PORT38_FN1),
-       PINMUX_DATA(VIO0_VD_MARK,               PORT39_FN1),
-
-       /* Port38 IRQ */
-       PINMUX_DATA(IRQ25_MARK,                 PORT38_FN0),
-
-       /* Port40 */
-       PINMUX_DATA(LCD0_D18_PORT40_MARK,       PORT40_FN4,     MSEL5CR_6_0),
-       PINMUX_DATA(RSPI_CK_A_MARK,             PORT40_FN6),
-       PINMUX_DATA(LCD1_LCLK_MARK,             PORT40_FN7),
-
-       /* Port41 */
-       PINMUX_DATA(LCD0_D17_MARK,              PORT41_FN1),
-       PINMUX_DATA(MSIOF2_SS1_MARK,            PORT41_FN2),
-       PINMUX_DATA(IRQ31_PORT41_MARK,          PORT41_FN0,     MSEL1CR_31_1),
-
-       /* Port42 */
-       PINMUX_DATA(LCD0_D16_MARK,              PORT42_FN1),
-       PINMUX_DATA(MSIOF2_MCK1_MARK,           PORT42_FN2),
-       PINMUX_DATA(IRQ12_PORT42_MARK,          PORT42_FN0,     MSEL1CR_12_1),
-
-       /* Port43 */
-       PINMUX_DATA(LCD0_D15_MARK,              PORT43_FN1),
-       PINMUX_DATA(MSIOF2_MCK0_MARK,           PORT43_FN2),
-       PINMUX_DATA(KEYIN0_PORT43_MARK,         PORT43_FN3,     MSEL4CR_18_0),
-       PINMUX_DATA(DV_D15_MARK,                PORT43_FN6),
-
-       /* Port44 */
-       PINMUX_DATA(LCD0_D14_MARK,              PORT44_FN1),
-       PINMUX_DATA(MSIOF2_RSYNC_MARK,          PORT44_FN2),
-       PINMUX_DATA(KEYIN1_PORT44_MARK,         PORT44_FN3,     MSEL4CR_18_0),
-       PINMUX_DATA(DV_D14_MARK,                PORT44_FN6),
-
-       /* Port45 */
-       PINMUX_DATA(LCD0_D13_MARK,              PORT45_FN1),
-       PINMUX_DATA(MSIOF2_RSCK_MARK,           PORT45_FN2),
-       PINMUX_DATA(KEYIN2_PORT45_MARK,         PORT45_FN3,     MSEL4CR_18_0),
-       PINMUX_DATA(DV_D13_MARK,                PORT45_FN6),
-
-       /* Port46 */
-       PINMUX_DATA(LCD0_D12_MARK,              PORT46_FN1),
-       PINMUX_DATA(KEYIN3_PORT46_MARK,         PORT46_FN3,     MSEL4CR_18_0),
-       PINMUX_DATA(DV_D12_MARK,                PORT46_FN6),
-
-       /* Port47 */
-       PINMUX_DATA(LCD0_D11_MARK,              PORT47_FN1),
-       PINMUX_DATA(KEYIN4_MARK,                PORT47_FN3),
-       PINMUX_DATA(DV_D11_MARK,                PORT47_FN6),
-
-       /* Port48 */
-       PINMUX_DATA(LCD0_D10_MARK,              PORT48_FN1),
-       PINMUX_DATA(KEYIN5_MARK,                PORT48_FN3),
-       PINMUX_DATA(DV_D10_MARK,                PORT48_FN6),
-
-       /* Port49 */
-       PINMUX_DATA(LCD0_D9_MARK,               PORT49_FN1),
-       PINMUX_DATA(KEYIN6_MARK,                PORT49_FN3),
-       PINMUX_DATA(DV_D9_MARK,                 PORT49_FN6),
-       PINMUX_DATA(IRQ30_PORT49_MARK,          PORT49_FN0,     MSEL1CR_30_1),
-
-       /* Port50 */
-       PINMUX_DATA(LCD0_D8_MARK,               PORT50_FN1),
-       PINMUX_DATA(KEYIN7_MARK,                PORT50_FN3),
-       PINMUX_DATA(DV_D8_MARK,                 PORT50_FN6),
-       PINMUX_DATA(IRQ29_PORT50_MARK,          PORT50_FN0,     MSEL1CR_29_1),
-
-       /* Port51 */
-       PINMUX_DATA(LCD0_D7_MARK,               PORT51_FN1),
-       PINMUX_DATA(KEYOUT0_MARK,               PORT51_FN3),
-       PINMUX_DATA(DV_D7_MARK,                 PORT51_FN6),
-
-       /* Port52 */
-       PINMUX_DATA(LCD0_D6_MARK,               PORT52_FN1),
-       PINMUX_DATA(KEYOUT1_MARK,               PORT52_FN3),
-       PINMUX_DATA(DV_D6_MARK,                 PORT52_FN6),
-
-       /* Port53 */
-       PINMUX_DATA(LCD0_D5_MARK,               PORT53_FN1),
-       PINMUX_DATA(KEYOUT2_MARK,               PORT53_FN3),
-       PINMUX_DATA(DV_D5_MARK,                 PORT53_FN6),
-
-       /* Port54 */
-       PINMUX_DATA(LCD0_D4_MARK,               PORT54_FN1),
-       PINMUX_DATA(KEYOUT3_MARK,               PORT54_FN3),
-       PINMUX_DATA(DV_D4_MARK,                 PORT54_FN6),
-
-       /* Port55 */
-       PINMUX_DATA(LCD0_D3_MARK,               PORT55_FN1),
-       PINMUX_DATA(KEYOUT4_MARK,               PORT55_FN3),
-       PINMUX_DATA(KEYIN3_PORT55_MARK,         PORT55_FN4,     MSEL4CR_18_1),
-       PINMUX_DATA(DV_D3_MARK,                 PORT55_FN6),
-
-       /* Port56 */
-       PINMUX_DATA(LCD0_D2_MARK,               PORT56_FN1),
-       PINMUX_DATA(KEYOUT5_MARK,               PORT56_FN3),
-       PINMUX_DATA(KEYIN2_PORT56_MARK,         PORT56_FN4,     MSEL4CR_18_1),
-       PINMUX_DATA(DV_D2_MARK,                 PORT56_FN6),
-       PINMUX_DATA(IRQ28_PORT56_MARK,          PORT56_FN0,     MSEL1CR_28_1),
-
-       /* Port57 */
-       PINMUX_DATA(LCD0_D1_MARK,               PORT57_FN1),
-       PINMUX_DATA(KEYOUT6_MARK,               PORT57_FN3),
-       PINMUX_DATA(KEYIN1_PORT57_MARK,         PORT57_FN4,     MSEL4CR_18_1),
-       PINMUX_DATA(DV_D1_MARK,                 PORT57_FN6),
-       PINMUX_DATA(IRQ27_PORT57_MARK,          PORT57_FN0,     MSEL1CR_27_1),
-
-       /* Port58 */
-       PINMUX_DATA(LCD0_D0_MARK,               PORT58_FN1),
-       PINMUX_DATA(KEYOUT7_MARK,               PORT58_FN3),
-       PINMUX_DATA(KEYIN0_PORT58_MARK,         PORT58_FN4,     MSEL4CR_18_1),
-       PINMUX_DATA(DV_D0_MARK,                 PORT58_FN6),
-       PINMUX_DATA(IRQ26_PORT58_MARK,          PORT58_FN0,     MSEL1CR_26_1),
-
-       /* Port59 */
-       PINMUX_DATA(LCD0_VCPWC_MARK,            PORT59_FN1),
-       PINMUX_DATA(BBIF2_TSCK2_PORT59_MARK,    PORT59_FN2,     MSEL5CR_0_0),
-       PINMUX_DATA(RSPI_MOSI_A_MARK,           PORT59_FN6),
-
-       /* Port60 */
-       PINMUX_DATA(LCD0_VEPWC_MARK,            PORT60_FN1),
-       PINMUX_DATA(BBIF2_RXD2_PORT60_MARK,     PORT60_FN2,     MSEL5CR_0_0),
-       PINMUX_DATA(RSPI_MISO_A_MARK,           PORT60_FN6),
-
-       /* Port61 */
-       PINMUX_DATA(LCD0_DON_MARK,              PORT61_FN1),
-       PINMUX_DATA(MSIOF2_TXD_MARK,            PORT61_FN2),
-
-       /* Port62 */
-       PINMUX_DATA(LCD0_DCK_MARK,              PORT62_FN1),
-       PINMUX_DATA(LCD0_WR_MARK,               PORT62_FN4),
-       PINMUX_DATA(DV_CLK_MARK,                PORT62_FN6),
-       PINMUX_DATA(IRQ15_PORT62_MARK,          PORT62_FN0,     MSEL1CR_15_1),
-
-       /* Port63 */
-       PINMUX_DATA(LCD0_VSYN_MARK,             PORT63_FN1),
-       PINMUX_DATA(DV_VSYNC_MARK,              PORT63_FN6),
-       PINMUX_DATA(IRQ14_PORT63_MARK,          PORT63_FN0,     MSEL1CR_14_1),
-
-       /* Port64 */
-       PINMUX_DATA(LCD0_HSYN_MARK,             PORT64_FN1),
-       PINMUX_DATA(LCD0_CS_MARK,               PORT64_FN4),
-       PINMUX_DATA(DV_HSYNC_MARK,              PORT64_FN6),
-       PINMUX_DATA(IRQ13_PORT64_MARK,          PORT64_FN0,     MSEL1CR_13_1),
-
-       /* Port65 */
-       PINMUX_DATA(LCD0_DISP_MARK,             PORT65_FN1),
-       PINMUX_DATA(MSIOF2_TSCK_MARK,           PORT65_FN2),
-       PINMUX_DATA(LCD0_RS_MARK,               PORT65_FN4),
-
-       /* Port66 */
-       PINMUX_DATA(MEMC_INT_MARK,              PORT66_FN1),
-       PINMUX_DATA(TPU0TO2_PORT66_MARK,        PORT66_FN3,     MSEL5CR_25_0),
-       PINMUX_DATA(MMC0_CLK_PORT66_MARK,       PORT66_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(SDHI1_CLK_MARK,             PORT66_FN6),
-
-       /* Port67 - Port73 Function1 */
-       PINMUX_DATA(MEMC_CS0_MARK,              PORT67_FN1),
-       PINMUX_DATA(MEMC_AD8_MARK,              PORT68_FN1),
-       PINMUX_DATA(MEMC_AD9_MARK,              PORT69_FN1),
-       PINMUX_DATA(MEMC_AD10_MARK,             PORT70_FN1),
-       PINMUX_DATA(MEMC_AD11_MARK,             PORT71_FN1),
-       PINMUX_DATA(MEMC_AD12_MARK,             PORT72_FN1),
-       PINMUX_DATA(MEMC_AD13_MARK,             PORT73_FN1),
-
-       /* Port67 - Port73 Function2 */
-       PINMUX_DATA(MSIOF1_SS1_PORT67_MARK,     PORT67_FN2,     MSEL4CR_10_1),
-       PINMUX_DATA(MSIOF1_RSCK_MARK,           PORT68_FN2),
-       PINMUX_DATA(MSIOF1_RSYNC_MARK,          PORT69_FN2),
-       PINMUX_DATA(MSIOF1_MCK0_MARK,           PORT70_FN2),
-       PINMUX_DATA(MSIOF1_MCK1_MARK,           PORT71_FN2),
-       PINMUX_DATA(MSIOF1_TSCK_PORT72_MARK,    PORT72_FN2,     MSEL4CR_10_1),
-       PINMUX_DATA(MSIOF1_TSYNC_PORT73_MARK,   PORT73_FN2,     MSEL4CR_10_1),
-
-       /* Port67 - Port73 Function4 */
-       PINMUX_DATA(MMC0_CMD_PORT67_MARK,       PORT67_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(MMC0_D0_PORT68_MARK,        PORT68_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(MMC0_D1_PORT69_MARK,        PORT69_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(MMC0_D2_PORT70_MARK,        PORT70_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(MMC0_D3_PORT71_MARK,        PORT71_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(MMC0_D4_PORT72_MARK,        PORT72_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(MMC0_D5_PORT73_MARK,        PORT73_FN4,     MSEL4CR_15_0),
-
-       /* Port67 - Port73 Function6 */
-       PINMUX_DATA(SDHI1_CMD_MARK,             PORT67_FN6),
-       PINMUX_DATA(SDHI1_D0_MARK,              PORT68_FN6),
-       PINMUX_DATA(SDHI1_D1_MARK,              PORT69_FN6),
-       PINMUX_DATA(SDHI1_D2_MARK,              PORT70_FN6),
-       PINMUX_DATA(SDHI1_D3_MARK,              PORT71_FN6),
-       PINMUX_DATA(SDHI1_CD_MARK,              PORT72_FN6),
-       PINMUX_DATA(SDHI1_WP_MARK,              PORT73_FN6),
-
-       /* Port67 - Port71 IRQ */
-       PINMUX_DATA(IRQ20_MARK,                 PORT67_FN0),
-       PINMUX_DATA(IRQ16_PORT68_MARK,          PORT68_FN0,     MSEL1CR_16_0),
-       PINMUX_DATA(IRQ17_MARK,                 PORT69_FN0),
-       PINMUX_DATA(IRQ18_MARK,                 PORT70_FN0),
-       PINMUX_DATA(IRQ19_MARK,                 PORT71_FN0),
-
-       /* Port74 */
-       PINMUX_DATA(MEMC_AD14_MARK,             PORT74_FN1),
-       PINMUX_DATA(MSIOF1_TXD_PORT74_MARK,     PORT74_FN2,     MSEL4CR_10_1),
-       PINMUX_DATA(MMC0_D6_PORT74_MARK,        PORT74_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(STP1_IPD7_MARK,             PORT74_FN6),
-       PINMUX_DATA(LCD1_D21_MARK,              PORT74_FN7),
-
-       /* Port75 */
-       PINMUX_DATA(MEMC_AD15_MARK,             PORT75_FN1),
-       PINMUX_DATA(MSIOF1_RXD_PORT75_MARK,     PORT75_FN2,     MSEL4CR_10_1),
-       PINMUX_DATA(MMC0_D7_PORT75_MARK,        PORT75_FN4,     MSEL4CR_15_0),
-       PINMUX_DATA(STP1_IPD6_MARK,             PORT75_FN6),
-       PINMUX_DATA(LCD1_D20_MARK,              PORT75_FN7),
-
-       /* Port76 - Port80 Function */
-       PINMUX_DATA(SDHI0_CMD_MARK,             PORT76_FN1),
-       PINMUX_DATA(SDHI0_D0_MARK,              PORT77_FN1),
-       PINMUX_DATA(SDHI0_D1_MARK,              PORT78_FN1),
-       PINMUX_DATA(SDHI0_D2_MARK,              PORT79_FN1),
-       PINMUX_DATA(SDHI0_D3_MARK,              PORT80_FN1),
-
-       /* Port81 */
-       PINMUX_DATA(SDHI0_CD_MARK,              PORT81_FN1),
-       PINMUX_DATA(IRQ26_PORT81_MARK,          PORT81_FN0,     MSEL1CR_26_0),
-
-       /* Port82 - Port88 Function */
-       PINMUX_DATA(SDHI0_CLK_MARK,             PORT82_FN1),
-       PINMUX_DATA(SDHI0_WP_MARK,              PORT83_FN1),
-       PINMUX_DATA(RESETOUTS_MARK,             PORT84_FN1),
-       PINMUX_DATA(USB0_PPON_MARK,             PORT85_FN1),
-       PINMUX_DATA(USB0_OCI_MARK,              PORT86_FN1),
-       PINMUX_DATA(USB1_PPON_MARK,             PORT87_FN1),
-       PINMUX_DATA(USB1_OCI_MARK,              PORT88_FN1),
-
-       /* Port89 */
-       PINMUX_DATA(DREQ0_MARK,                 PORT89_FN1),
-       PINMUX_DATA(BBIF2_TSCK2_PORT89_MARK,    PORT89_FN2,     MSEL5CR_0_1),
-       PINMUX_DATA(RSPI_SSL3_A_MARK,           PORT89_FN6),
-
-       /* Port90 */
-       PINMUX_DATA(DACK0_MARK,                 PORT90_FN1),
-       PINMUX_DATA(BBIF2_RXD2_PORT90_MARK,     PORT90_FN2,     MSEL5CR_0_1),
-       PINMUX_DATA(RSPI_SSL2_A_MARK,           PORT90_FN6),
-       PINMUX_DATA(WAIT_PORT90_MARK,           PORT90_FN7,     MSEL5CR_2_1),
-
-       /* Port91 */
-       PINMUX_DATA(MEMC_AD0_MARK,              PORT91_FN1),
-       PINMUX_DATA(BBIF1_RXD_MARK,             PORT91_FN2),
-       PINMUX_DATA(SCIFA5_TXD_PORT91_MARK,     PORT91_FN3,     MSEL5CR_15_1,   MSEL5CR_14_0),
-       PINMUX_DATA(LCD1_D5_MARK,               PORT91_FN7),
-
-       /* Port92 */
-       PINMUX_DATA(MEMC_AD1_MARK,              PORT92_FN1),
-       PINMUX_DATA(BBIF1_TSYNC_MARK,           PORT92_FN2),
-       PINMUX_DATA(SCIFA5_RXD_PORT92_MARK,     PORT92_FN3,     MSEL5CR_15_1,   MSEL5CR_14_0),
-       PINMUX_DATA(STP0_IPD1_MARK,             PORT92_FN6),
-       PINMUX_DATA(LCD1_D6_MARK,               PORT92_FN7),
-
-       /* Port93 */
-       PINMUX_DATA(MEMC_AD2_MARK,              PORT93_FN1),
-       PINMUX_DATA(BBIF1_TSCK_MARK,            PORT93_FN2),
-       PINMUX_DATA(SCIFA4_TXD_PORT93_MARK,     PORT93_FN3,     MSEL5CR_12_1,   MSEL5CR_11_0),
-       PINMUX_DATA(STP0_IPD3_MARK,             PORT93_FN6),
-       PINMUX_DATA(LCD1_D8_MARK,               PORT93_FN7),
-
-       /* Port94 */
-       PINMUX_DATA(MEMC_AD3_MARK,              PORT94_FN1),
-       PINMUX_DATA(BBIF1_TXD_MARK,             PORT94_FN2),
-       PINMUX_DATA(SCIFA4_RXD_PORT94_MARK,     PORT94_FN3,     MSEL5CR_12_1,   MSEL5CR_11_0),
-       PINMUX_DATA(STP0_IPD4_MARK,             PORT94_FN6),
-       PINMUX_DATA(LCD1_D9_MARK,               PORT94_FN7),
-
-       /* Port95 */
-       PINMUX_DATA(MEMC_CS1_MARK,              PORT95_FN1,     MSEL4CR_6_0),
-       PINMUX_DATA(MEMC_A1_MARK,               PORT95_FN1,     MSEL4CR_6_1),
-
-       PINMUX_DATA(SCIFA2_CTS_MARK,            PORT95_FN2),
-       PINMUX_DATA(SIM_RST_MARK,               PORT95_FN4),
-       PINMUX_DATA(VIO0_D14_PORT95_MARK,       PORT95_FN7,     MSEL5CR_27_1),
-       PINMUX_DATA(IRQ22_MARK,                 PORT95_FN0),
-
-       /* Port96 */
-       PINMUX_DATA(MEMC_ADV_MARK,              PORT96_FN1,     MSEL4CR_6_0),
-       PINMUX_DATA(MEMC_DREQ0_MARK,            PORT96_FN1,     MSEL4CR_6_1),
-
-       PINMUX_DATA(SCIFA2_RTS_MARK,            PORT96_FN2),
-       PINMUX_DATA(SIM_CLK_MARK,               PORT96_FN4),
-       PINMUX_DATA(VIO0_D15_PORT96_MARK,       PORT96_FN7,     MSEL5CR_27_1),
-       PINMUX_DATA(IRQ23_MARK,                 PORT96_FN0),
-
-       /* Port97 */
-       PINMUX_DATA(MEMC_AD4_MARK,              PORT97_FN1),
-       PINMUX_DATA(BBIF1_RSCK_MARK,            PORT97_FN2),
-       PINMUX_DATA(LCD1_CS_MARK,               PORT97_FN6),
-       PINMUX_DATA(LCD1_HSYN_MARK,             PORT97_FN7),
-       PINMUX_DATA(IRQ12_PORT97_MARK,          PORT97_FN0,     MSEL1CR_12_0),
-
-       /* Port98 */
-       PINMUX_DATA(MEMC_AD5_MARK,              PORT98_FN1),
-       PINMUX_DATA(BBIF1_RSYNC_MARK,           PORT98_FN2),
-       PINMUX_DATA(LCD1_VSYN_MARK,             PORT98_FN7),
-       PINMUX_DATA(IRQ13_PORT98_MARK,          PORT98_FN0,     MSEL1CR_13_0),
-
-       /* Port99 */
-       PINMUX_DATA(MEMC_AD6_MARK,              PORT99_FN1),
-       PINMUX_DATA(BBIF1_FLOW_MARK,            PORT99_FN2),
-       PINMUX_DATA(LCD1_WR_MARK,               PORT99_FN6),
-       PINMUX_DATA(LCD1_DCK_MARK,              PORT99_FN7),
-       PINMUX_DATA(IRQ14_PORT99_MARK,          PORT99_FN0,     MSEL1CR_14_0),
-
-       /* Port100 */
-       PINMUX_DATA(MEMC_AD7_MARK,              PORT100_FN1),
-       PINMUX_DATA(BBIF1_RX_FLOW_N_MARK,       PORT100_FN2),
-       PINMUX_DATA(LCD1_DON_MARK,              PORT100_FN7),
-       PINMUX_DATA(IRQ15_PORT100_MARK,         PORT100_FN0,    MSEL1CR_15_0),
-
-       /* Port101 */
-       PINMUX_DATA(FCE0_MARK,                  PORT101_FN1),
-
-       /* Port102 */
-       PINMUX_DATA(FRB_MARK,                   PORT102_FN1),
-       PINMUX_DATA(LCD0_LCLK_PORT102_MARK,     PORT102_FN4,    MSEL5CR_6_0),
-
-       /* Port103 */
-       PINMUX_DATA(CS5B_MARK,                  PORT103_FN1),
-       PINMUX_DATA(FCE1_MARK,                  PORT103_FN2),
-       PINMUX_DATA(MMC1_CLK_PORT103_MARK,      PORT103_FN3,    MSEL4CR_15_1),
-
-       /* Port104 */
-       PINMUX_DATA(CS6A_MARK,                  PORT104_FN1),
-       PINMUX_DATA(MMC1_CMD_PORT104_MARK,      PORT104_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(IRQ11_MARK,                 PORT104_FN0),
-
-       /* Port105 */
-       PINMUX_DATA(CS5A_PORT105_MARK,          PORT105_FN1,    MSEL5CR_2_0),
-       PINMUX_DATA(SCIFA3_RTS_PORT105_MARK,    PORT105_FN4,    MSEL5CR_8_0),
-
-       /* Port106 */
-       PINMUX_DATA(IOIS16_MARK,                PORT106_FN1),
-       PINMUX_DATA(IDE_EXBUF_ENB_MARK,         PORT106_FN6),
-
-       /* Port107 - Port115 Function */
-       PINMUX_DATA(WE3_ICIOWR_MARK,            PORT107_FN1),
-       PINMUX_DATA(WE2_ICIORD_MARK,            PORT108_FN1),
-       PINMUX_DATA(CS0_MARK,                   PORT109_FN1),
-       PINMUX_DATA(CS2_MARK,                   PORT110_FN1),
-       PINMUX_DATA(CS4_MARK,                   PORT111_FN1),
-       PINMUX_DATA(WE1_MARK,                   PORT112_FN1),
-       PINMUX_DATA(WE0_FWE_MARK,               PORT113_FN1),
-       PINMUX_DATA(RDWR_MARK,                  PORT114_FN1),
-       PINMUX_DATA(RD_FSC_MARK,                PORT115_FN1),
-
-       /* Port116 */
-       PINMUX_DATA(A25_MARK,                   PORT116_FN1),
-       PINMUX_DATA(MSIOF0_SS2_MARK,            PORT116_FN2),
-       PINMUX_DATA(MSIOF1_SS2_PORT116_MARK,    PORT116_FN3,    MSEL4CR_10_0),
-       PINMUX_DATA(SCIFA3_SCK_PORT116_MARK,    PORT116_FN4,    MSEL5CR_8_0),
-       PINMUX_DATA(GPO1_MARK,                  PORT116_FN5),
-
-       /* Port117 */
-       PINMUX_DATA(A24_MARK,                   PORT117_FN1),
-       PINMUX_DATA(MSIOF0_SS1_MARK,            PORT117_FN2),
-       PINMUX_DATA(MSIOF1_SS1_PORT117_MARK,    PORT117_FN3,    MSEL4CR_10_0),
-       PINMUX_DATA(SCIFA3_CTS_PORT117_MARK,    PORT117_FN4,    MSEL5CR_8_0),
-       PINMUX_DATA(GPO0_MARK,                  PORT117_FN5),
-
-       /* Port118 */
-       PINMUX_DATA(A23_MARK,                   PORT118_FN1),
-       PINMUX_DATA(MSIOF0_MCK1_MARK,           PORT118_FN2),
-       PINMUX_DATA(MSIOF1_RXD_PORT118_MARK,    PORT118_FN3,    MSEL4CR_10_0),
-       PINMUX_DATA(GPI1_MARK,                  PORT118_FN5),
-       PINMUX_DATA(IRQ9_PORT118_MARK,          PORT118_FN0,    MSEL1CR_9_0),
-
-       /* Port119 */
-       PINMUX_DATA(A22_MARK,                   PORT119_FN1),
-       PINMUX_DATA(MSIOF0_MCK0_MARK,           PORT119_FN2),
-       PINMUX_DATA(MSIOF1_TXD_PORT119_MARK,    PORT119_FN3,    MSEL4CR_10_0),
-       PINMUX_DATA(GPI0_MARK,                  PORT119_FN5),
-       PINMUX_DATA(IRQ8_MARK,                  PORT119_FN0),
-
-       /* Port120 */
-       PINMUX_DATA(A21_MARK,                   PORT120_FN1),
-       PINMUX_DATA(MSIOF0_RSYNC_MARK,          PORT120_FN2),
-       PINMUX_DATA(MSIOF1_TSYNC_PORT120_MARK,  PORT120_FN3,    MSEL4CR_10_0),
-       PINMUX_DATA(IRQ7_PORT120_MARK,          PORT120_FN0,    MSEL1CR_7_1),
-
-       /* Port121 */
-       PINMUX_DATA(A20_MARK,                   PORT121_FN1),
-       PINMUX_DATA(MSIOF0_RSCK_MARK,           PORT121_FN2),
-       PINMUX_DATA(MSIOF1_TSCK_PORT121_MARK,   PORT121_FN3,    MSEL4CR_10_0),
-       PINMUX_DATA(IRQ6_PORT121_MARK,          PORT121_FN0,    MSEL1CR_6_0),
-
-       /* Port122 */
-       PINMUX_DATA(A19_MARK,                   PORT122_FN1),
-       PINMUX_DATA(MSIOF0_RXD_MARK,            PORT122_FN2),
-
-       /* Port123 */
-       PINMUX_DATA(A18_MARK,                   PORT123_FN1),
-       PINMUX_DATA(MSIOF0_TSCK_MARK,           PORT123_FN2),
-
-       /* Port124 */
-       PINMUX_DATA(A17_MARK,                   PORT124_FN1),
-       PINMUX_DATA(MSIOF0_TSYNC_MARK,          PORT124_FN2),
-
-       /* Port125 - Port141 Function */
-       PINMUX_DATA(A16_MARK,                   PORT125_FN1),
-       PINMUX_DATA(A15_MARK,                   PORT126_FN1),
-       PINMUX_DATA(A14_MARK,                   PORT127_FN1),
-       PINMUX_DATA(A13_MARK,                   PORT128_FN1),
-       PINMUX_DATA(A12_MARK,                   PORT129_FN1),
-       PINMUX_DATA(A11_MARK,                   PORT130_FN1),
-       PINMUX_DATA(A10_MARK,                   PORT131_FN1),
-       PINMUX_DATA(A9_MARK,                    PORT132_FN1),
-       PINMUX_DATA(A8_MARK,                    PORT133_FN1),
-       PINMUX_DATA(A7_MARK,                    PORT134_FN1),
-       PINMUX_DATA(A6_MARK,                    PORT135_FN1),
-       PINMUX_DATA(A5_FCDE_MARK,               PORT136_FN1),
-       PINMUX_DATA(A4_FOE_MARK,                PORT137_FN1),
-       PINMUX_DATA(A3_MARK,                    PORT138_FN1),
-       PINMUX_DATA(A2_MARK,                    PORT139_FN1),
-       PINMUX_DATA(A1_MARK,                    PORT140_FN1),
-       PINMUX_DATA(CKO_MARK,                   PORT141_FN1),
-
-       /* Port142 - Port157 Function1 */
-       PINMUX_DATA(D15_NAF15_MARK,             PORT142_FN1),
-       PINMUX_DATA(D14_NAF14_MARK,             PORT143_FN1),
-       PINMUX_DATA(D13_NAF13_MARK,             PORT144_FN1),
-       PINMUX_DATA(D12_NAF12_MARK,             PORT145_FN1),
-       PINMUX_DATA(D11_NAF11_MARK,             PORT146_FN1),
-       PINMUX_DATA(D10_NAF10_MARK,             PORT147_FN1),
-       PINMUX_DATA(D9_NAF9_MARK,               PORT148_FN1),
-       PINMUX_DATA(D8_NAF8_MARK,               PORT149_FN1),
-       PINMUX_DATA(D7_NAF7_MARK,               PORT150_FN1),
-       PINMUX_DATA(D6_NAF6_MARK,               PORT151_FN1),
-       PINMUX_DATA(D5_NAF5_MARK,               PORT152_FN1),
-       PINMUX_DATA(D4_NAF4_MARK,               PORT153_FN1),
-       PINMUX_DATA(D3_NAF3_MARK,               PORT154_FN1),
-       PINMUX_DATA(D2_NAF2_MARK,               PORT155_FN1),
-       PINMUX_DATA(D1_NAF1_MARK,               PORT156_FN1),
-       PINMUX_DATA(D0_NAF0_MARK,               PORT157_FN1),
-
-       /* Port142 - Port149 Function3 */
-       PINMUX_DATA(MMC1_D7_PORT142_MARK,       PORT142_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(MMC1_D6_PORT143_MARK,       PORT143_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(MMC1_D5_PORT144_MARK,       PORT144_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(MMC1_D4_PORT145_MARK,       PORT145_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(MMC1_D3_PORT146_MARK,       PORT146_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(MMC1_D2_PORT147_MARK,       PORT147_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(MMC1_D1_PORT148_MARK,       PORT148_FN3,    MSEL4CR_15_1),
-       PINMUX_DATA(MMC1_D0_PORT149_MARK,       PORT149_FN3,    MSEL4CR_15_1),
-
-       /* Port158 */
-       PINMUX_DATA(D31_MARK,                   PORT158_FN1),
-       PINMUX_DATA(SCIFA3_SCK_PORT158_MARK,    PORT158_FN2,    MSEL5CR_8_1),
-       PINMUX_DATA(RMII_REF125CK_MARK,         PORT158_FN3),
-       PINMUX_DATA(LCD0_D21_PORT158_MARK,      PORT158_FN4,    MSEL5CR_6_1),
-       PINMUX_DATA(IRDA_FIRSEL_MARK,           PORT158_FN5),
-       PINMUX_DATA(IDE_D15_MARK,               PORT158_FN6),
-
-       /* Port159 */
-       PINMUX_DATA(D30_MARK,                   PORT159_FN1),
-       PINMUX_DATA(SCIFA3_RXD_PORT159_MARK,    PORT159_FN2,    MSEL5CR_8_1),
-       PINMUX_DATA(RMII_REF50CK_MARK,          PORT159_FN3),
-       PINMUX_DATA(LCD0_D23_PORT159_MARK,      PORT159_FN4,    MSEL5CR_6_1),
-       PINMUX_DATA(IDE_D14_MARK,               PORT159_FN6),
-
-       /* Port160 */
-       PINMUX_DATA(D29_MARK,                   PORT160_FN1),
-       PINMUX_DATA(SCIFA3_TXD_PORT160_MARK,    PORT160_FN2,    MSEL5CR_8_1),
-       PINMUX_DATA(LCD0_D22_PORT160_MARK,      PORT160_FN4,    MSEL5CR_6_1),
-       PINMUX_DATA(VIO1_HD_MARK,               PORT160_FN5),
-       PINMUX_DATA(IDE_D13_MARK,               PORT160_FN6),
-
-       /* Port161 */
-       PINMUX_DATA(D28_MARK,                   PORT161_FN1),
-       PINMUX_DATA(SCIFA3_RTS_PORT161_MARK,    PORT161_FN2,    MSEL5CR_8_1),
-       PINMUX_DATA(ET_RX_DV_MARK,              PORT161_FN3),
-       PINMUX_DATA(LCD0_D20_PORT161_MARK,      PORT161_FN4,    MSEL5CR_6_1),
-       PINMUX_DATA(IRDA_IN_MARK,               PORT161_FN5),
-       PINMUX_DATA(IDE_D12_MARK,               PORT161_FN6),
-
-       /* Port162 */
-       PINMUX_DATA(D27_MARK,                   PORT162_FN1),
-       PINMUX_DATA(SCIFA3_CTS_PORT162_MARK,    PORT162_FN2,    MSEL5CR_8_1),
-       PINMUX_DATA(LCD0_D19_PORT162_MARK,      PORT162_FN4,    MSEL5CR_6_1),
-       PINMUX_DATA(IRDA_OUT_MARK,              PORT162_FN5),
-       PINMUX_DATA(IDE_D11_MARK,               PORT162_FN6),
-
-       /* Port163 */
-       PINMUX_DATA(D26_MARK,                   PORT163_FN1),
-       PINMUX_DATA(MSIOF2_SS2_MARK,            PORT163_FN2),
-       PINMUX_DATA(ET_COL_MARK,                PORT163_FN3),
-       PINMUX_DATA(LCD0_D18_PORT163_MARK,      PORT163_FN4,    MSEL5CR_6_1),
-       PINMUX_DATA(IROUT_MARK,                 PORT163_FN5),
-       PINMUX_DATA(IDE_D10_MARK,               PORT163_FN6),
-
-       /* Port164 */
-       PINMUX_DATA(D25_MARK,                   PORT164_FN1),
-       PINMUX_DATA(MSIOF2_TSYNC_MARK,          PORT164_FN2),
-       PINMUX_DATA(ET_PHY_INT_MARK,            PORT164_FN3),
-       PINMUX_DATA(LCD0_RD_MARK,               PORT164_FN4),
-       PINMUX_DATA(IDE_D9_MARK,                PORT164_FN6),
-
-       /* Port165 */
-       PINMUX_DATA(D24_MARK,                   PORT165_FN1),
-       PINMUX_DATA(MSIOF2_RXD_MARK,            PORT165_FN2),
-       PINMUX_DATA(LCD0_LCLK_PORT165_MARK,     PORT165_FN4,    MSEL5CR_6_1),
-       PINMUX_DATA(IDE_D8_MARK,                PORT165_FN6),
-
-       /* Port166 - Port171 Function1 */
-       PINMUX_DATA(D21_MARK,                   PORT166_FN1),
-       PINMUX_DATA(D20_MARK,                   PORT167_FN1),
-       PINMUX_DATA(D19_MARK,                   PORT168_FN1),
-       PINMUX_DATA(D18_MARK,                   PORT169_FN1),
-       PINMUX_DATA(D17_MARK,                   PORT170_FN1),
-       PINMUX_DATA(D16_MARK,                   PORT171_FN1),
-
-       /* Port166 - Port171 Function3 */
-       PINMUX_DATA(ET_ETXD5_MARK,              PORT166_FN3),
-       PINMUX_DATA(ET_ETXD4_MARK,              PORT167_FN3),
-       PINMUX_DATA(ET_ETXD3_MARK,              PORT168_FN3),
-       PINMUX_DATA(ET_ETXD2_MARK,              PORT169_FN3),
-       PINMUX_DATA(ET_ETXD1_MARK,              PORT170_FN3),
-       PINMUX_DATA(ET_ETXD0_MARK,              PORT171_FN3),
-
-       /* Port166 - Port171 Function6 */
-       PINMUX_DATA(IDE_D5_MARK,                PORT166_FN6),
-       PINMUX_DATA(IDE_D4_MARK,                PORT167_FN6),
-       PINMUX_DATA(IDE_D3_MARK,                PORT168_FN6),
-       PINMUX_DATA(IDE_D2_MARK,                PORT169_FN6),
-       PINMUX_DATA(IDE_D1_MARK,                PORT170_FN6),
-       PINMUX_DATA(IDE_D0_MARK,                PORT171_FN6),
-
-       /* Port167 - Port171 IRQ */
-       PINMUX_DATA(IRQ31_PORT167_MARK,         PORT167_FN0,    MSEL1CR_31_0),
-       PINMUX_DATA(IRQ27_PORT168_MARK,         PORT168_FN0,    MSEL1CR_27_0),
-       PINMUX_DATA(IRQ28_PORT169_MARK,         PORT169_FN0,    MSEL1CR_28_0),
-       PINMUX_DATA(IRQ29_PORT170_MARK,         PORT170_FN0,    MSEL1CR_29_0),
-       PINMUX_DATA(IRQ30_PORT171_MARK,         PORT171_FN0,    MSEL1CR_30_0),
-
-       /* Port172 */
-       PINMUX_DATA(D23_MARK,                   PORT172_FN1),
-       PINMUX_DATA(SCIFB_RTS_PORT172_MARK,     PORT172_FN2,    MSEL5CR_17_1),
-       PINMUX_DATA(ET_ETXD7_MARK,              PORT172_FN3),
-       PINMUX_DATA(IDE_D7_MARK,                PORT172_FN6),
-       PINMUX_DATA(IRQ4_PORT172_MARK,          PORT172_FN0,    MSEL1CR_4_1),
-
-       /* Port173 */
-       PINMUX_DATA(D22_MARK,                   PORT173_FN1),
-       PINMUX_DATA(SCIFB_CTS_PORT173_MARK,     PORT173_FN2,    MSEL5CR_17_1),
-       PINMUX_DATA(ET_ETXD6_MARK,              PORT173_FN3),
-       PINMUX_DATA(IDE_D6_MARK,                PORT173_FN6),
-       PINMUX_DATA(IRQ6_PORT173_MARK,          PORT173_FN0,    MSEL1CR_6_1),
-
-       /* Port174 */
-       PINMUX_DATA(A26_MARK,                   PORT174_FN1),
-       PINMUX_DATA(MSIOF0_TXD_MARK,            PORT174_FN2),
-       PINMUX_DATA(ET_RX_CLK_MARK,             PORT174_FN3),
-       PINMUX_DATA(SCIFA3_RXD_PORT174_MARK,    PORT174_FN4,    MSEL5CR_8_0),
-
-       /* Port175 */
-       PINMUX_DATA(A0_MARK,                    PORT175_FN1),
-       PINMUX_DATA(BS_MARK,                    PORT175_FN2),
-       PINMUX_DATA(ET_WOL_MARK,                PORT175_FN3),
-       PINMUX_DATA(SCIFA3_TXD_PORT175_MARK,    PORT175_FN4,    MSEL5CR_8_0),
-
-       /* Port176 */
-       PINMUX_DATA(ET_GTX_CLK_MARK,            PORT176_FN3),
-
-       /* Port177 */
-       PINMUX_DATA(WAIT_PORT177_MARK,          PORT177_FN1,    MSEL5CR_2_0),
-       PINMUX_DATA(ET_LINK_MARK,               PORT177_FN3),
-       PINMUX_DATA(IDE_IOWR_MARK,              PORT177_FN6),
-       PINMUX_DATA(SDHI2_WP_PORT177_MARK,      PORT177_FN7,    MSEL5CR_19_1),
-
-       /* Port178 */
-       PINMUX_DATA(VIO0_D12_MARK,              PORT178_FN1),
-       PINMUX_DATA(VIO1_D4_MARK,               PORT178_FN5),
-       PINMUX_DATA(IDE_IORD_MARK,              PORT178_FN6),
-
-       /* Port179 */
-       PINMUX_DATA(VIO0_D11_MARK,              PORT179_FN1),
-       PINMUX_DATA(VIO1_D3_MARK,               PORT179_FN5),
-       PINMUX_DATA(IDE_IORDY_MARK,             PORT179_FN6),
-
-       /* Port180 */
-       PINMUX_DATA(VIO0_D10_MARK,              PORT180_FN1),
-       PINMUX_DATA(TPU0TO3_MARK,               PORT180_FN4),
-       PINMUX_DATA(VIO1_D2_MARK,               PORT180_FN5),
-       PINMUX_DATA(IDE_INT_MARK,               PORT180_FN6),
-       PINMUX_DATA(IRQ24_MARK,                 PORT180_FN0),
-
-       /* Port181 */
-       PINMUX_DATA(VIO0_D9_MARK,               PORT181_FN1),
-       PINMUX_DATA(VIO1_D1_MARK,               PORT181_FN5),
-       PINMUX_DATA(IDE_RST_MARK,               PORT181_FN6),
-
-       /* Port182 */
-       PINMUX_DATA(VIO0_D8_MARK,               PORT182_FN1),
-       PINMUX_DATA(VIO1_D0_MARK,               PORT182_FN5),
-       PINMUX_DATA(IDE_DIRECTION_MARK,         PORT182_FN6),
-
-       /* Port183 */
-       PINMUX_DATA(DREQ1_MARK,                 PORT183_FN1),
-       PINMUX_DATA(BBIF2_TXD2_PORT183_MARK,    PORT183_FN2,    MSEL5CR_0_1),
-       PINMUX_DATA(ET_TX_EN_MARK,              PORT183_FN3),
-
-       /* Port184 */
-       PINMUX_DATA(DACK1_MARK,                 PORT184_FN1),
-       PINMUX_DATA(BBIF2_TSYNC2_PORT184_MARK,  PORT184_FN2,    MSEL5CR_0_1),
-       PINMUX_DATA(ET_TX_CLK_MARK,             PORT184_FN3),
-
-       /* Port185 - Port192 Function1 */
-       PINMUX_DATA(SCIFA1_SCK_MARK,            PORT185_FN1),
-       PINMUX_DATA(SCIFB_RTS_PORT186_MARK,     PORT186_FN1,    MSEL5CR_17_0),
-       PINMUX_DATA(SCIFB_CTS_PORT187_MARK,     PORT187_FN1,    MSEL5CR_17_0),
-       PINMUX_DATA(SCIFA0_SCK_MARK,            PORT188_FN1),
-       PINMUX_DATA(SCIFB_SCK_PORT190_MARK,     PORT190_FN1,    MSEL5CR_17_0),
-       PINMUX_DATA(SCIFB_RXD_PORT191_MARK,     PORT191_FN1,    MSEL5CR_17_0),
-       PINMUX_DATA(SCIFB_TXD_PORT192_MARK,     PORT192_FN1,    MSEL5CR_17_0),
-
-       /* Port185 - Port192 Function3 */
-       PINMUX_DATA(ET_ERXD0_MARK,              PORT185_FN3),
-       PINMUX_DATA(ET_ERXD1_MARK,              PORT186_FN3),
-       PINMUX_DATA(ET_ERXD2_MARK,              PORT187_FN3),
-       PINMUX_DATA(ET_ERXD3_MARK,              PORT188_FN3),
-       PINMUX_DATA(ET_ERXD4_MARK,              PORT189_FN3),
-       PINMUX_DATA(ET_ERXD5_MARK,              PORT190_FN3),
-       PINMUX_DATA(ET_ERXD6_MARK,              PORT191_FN3),
-       PINMUX_DATA(ET_ERXD7_MARK,              PORT192_FN3),
-
-       /* Port185 - Port192 Function6 */
-       PINMUX_DATA(STP1_IPCLK_MARK,            PORT185_FN6),
-       PINMUX_DATA(STP1_IPD0_PORT186_MARK,     PORT186_FN6,    MSEL5CR_23_0),
-       PINMUX_DATA(STP1_IPEN_PORT187_MARK,     PORT187_FN6,    MSEL5CR_23_0),
-       PINMUX_DATA(STP1_IPSYNC_MARK,           PORT188_FN6),
-       PINMUX_DATA(STP0_IPCLK_MARK,            PORT189_FN6),
-       PINMUX_DATA(STP0_IPD0_MARK,             PORT190_FN6),
-       PINMUX_DATA(STP0_IPEN_MARK,             PORT191_FN6),
-       PINMUX_DATA(STP0_IPSYNC_MARK,           PORT192_FN6),
-
-       /* Port193 */
-       PINMUX_DATA(SCIFA0_CTS_MARK,            PORT193_FN1),
-       PINMUX_DATA(RMII_CRS_DV_MARK,           PORT193_FN3),
-       PINMUX_DATA(STP1_IPEN_PORT193_MARK,     PORT193_FN6,    MSEL5CR_23_1), /* ? */
-       PINMUX_DATA(LCD1_D17_MARK,              PORT193_FN7),
-
-       /* Port194 */
-       PINMUX_DATA(SCIFA0_RTS_MARK,            PORT194_FN1),
-       PINMUX_DATA(RMII_RX_ER_MARK,            PORT194_FN3),
-       PINMUX_DATA(STP1_IPD0_PORT194_MARK,     PORT194_FN6,    MSEL5CR_23_1), /* ? */
-       PINMUX_DATA(LCD1_D16_MARK,              PORT194_FN7),
-
-       /* Port195 */
-       PINMUX_DATA(SCIFA1_RXD_MARK,            PORT195_FN1),
-       PINMUX_DATA(RMII_RXD0_MARK,             PORT195_FN3),
-       PINMUX_DATA(STP1_IPD3_MARK,             PORT195_FN6),
-       PINMUX_DATA(LCD1_D15_MARK,              PORT195_FN7),
-
-       /* Port196 */
-       PINMUX_DATA(SCIFA1_TXD_MARK,            PORT196_FN1),
-       PINMUX_DATA(RMII_RXD1_MARK,             PORT196_FN3),
-       PINMUX_DATA(STP1_IPD2_MARK,             PORT196_FN6),
-       PINMUX_DATA(LCD1_D14_MARK,              PORT196_FN7),
-
-       /* Port197 */
-       PINMUX_DATA(SCIFA0_RXD_MARK,            PORT197_FN1),
-       PINMUX_DATA(VIO1_CLK_MARK,              PORT197_FN5),
-       PINMUX_DATA(STP1_IPD5_MARK,             PORT197_FN6),
-       PINMUX_DATA(LCD1_D19_MARK,              PORT197_FN7),
-
-       /* Port198 */
-       PINMUX_DATA(SCIFA0_TXD_MARK,            PORT198_FN1),
-       PINMUX_DATA(VIO1_VD_MARK,               PORT198_FN5),
-       PINMUX_DATA(STP1_IPD4_MARK,             PORT198_FN6),
-       PINMUX_DATA(LCD1_D18_MARK,              PORT198_FN7),
-
-       /* Port199 */
-       PINMUX_DATA(MEMC_NWE_MARK,              PORT199_FN1),
-       PINMUX_DATA(SCIFA2_SCK_PORT199_MARK,    PORT199_FN2,    MSEL5CR_7_1),
-       PINMUX_DATA(RMII_TX_EN_MARK,            PORT199_FN3),
-       PINMUX_DATA(SIM_D_PORT199_MARK,         PORT199_FN4,    MSEL5CR_21_1),
-       PINMUX_DATA(STP1_IPD1_MARK,             PORT199_FN6),
-       PINMUX_DATA(LCD1_D13_MARK,              PORT199_FN7),
-
-       /* Port200 */
-       PINMUX_DATA(MEMC_NOE_MARK,              PORT200_FN1),
-       PINMUX_DATA(SCIFA2_RXD_MARK,            PORT200_FN2),
-       PINMUX_DATA(RMII_TXD0_MARK,             PORT200_FN3),
-       PINMUX_DATA(STP0_IPD7_MARK,             PORT200_FN6),
-       PINMUX_DATA(LCD1_D12_MARK,              PORT200_FN7),
-
-       /* Port201 */
-       PINMUX_DATA(MEMC_WAIT_MARK,             PORT201_FN1,    MSEL4CR_6_0),
-       PINMUX_DATA(MEMC_DREQ1_MARK,            PORT201_FN1,    MSEL4CR_6_1),
-
-       PINMUX_DATA(SCIFA2_TXD_MARK,            PORT201_FN2),
-       PINMUX_DATA(RMII_TXD1_MARK,             PORT201_FN3),
-       PINMUX_DATA(STP0_IPD6_MARK,             PORT201_FN6),
-       PINMUX_DATA(LCD1_D11_MARK,              PORT201_FN7),
-
-       /* Port202 */
-       PINMUX_DATA(MEMC_BUSCLK_MARK,           PORT202_FN1,    MSEL4CR_6_0),
-       PINMUX_DATA(MEMC_A0_MARK,               PORT202_FN1,    MSEL4CR_6_1),
-
-       PINMUX_DATA(MSIOF1_SS2_PORT202_MARK,    PORT202_FN2,    MSEL4CR_10_1),
-       PINMUX_DATA(RMII_MDC_MARK,              PORT202_FN3),
-       PINMUX_DATA(TPU0TO2_PORT202_MARK,       PORT202_FN4,    MSEL5CR_25_1),
-       PINMUX_DATA(IDE_CS0_MARK,               PORT202_FN6),
-       PINMUX_DATA(SDHI2_CD_PORT202_MARK,      PORT202_FN7,    MSEL5CR_19_1),
-       PINMUX_DATA(IRQ21_MARK,                 PORT202_FN0),
-
-       /* Port203 - Port208 Function1 */
-       PINMUX_DATA(SDHI2_CLK_MARK,             PORT203_FN1),
-       PINMUX_DATA(SDHI2_CMD_MARK,             PORT204_FN1),
-       PINMUX_DATA(SDHI2_D0_MARK,              PORT205_FN1),
-       PINMUX_DATA(SDHI2_D1_MARK,              PORT206_FN1),
-       PINMUX_DATA(SDHI2_D2_MARK,              PORT207_FN1),
-       PINMUX_DATA(SDHI2_D3_MARK,              PORT208_FN1),
-
-       /* Port203 - Port208 Function3 */
-       PINMUX_DATA(ET_TX_ER_MARK,              PORT203_FN3),
-       PINMUX_DATA(ET_RX_ER_MARK,              PORT204_FN3),
-       PINMUX_DATA(ET_CRS_MARK,                PORT205_FN3),
-       PINMUX_DATA(ET_MDC_MARK,                PORT206_FN3),
-       PINMUX_DATA(ET_MDIO_MARK,               PORT207_FN3),
-       PINMUX_DATA(RMII_MDIO_MARK,             PORT208_FN3),
-
-       /* Port203 - Port208 Function6 */
-       PINMUX_DATA(IDE_A2_MARK,                PORT203_FN6),
-       PINMUX_DATA(IDE_A1_MARK,                PORT204_FN6),
-       PINMUX_DATA(IDE_A0_MARK,                PORT205_FN6),
-       PINMUX_DATA(IDE_IODACK_MARK,            PORT206_FN6),
-       PINMUX_DATA(IDE_IODREQ_MARK,            PORT207_FN6),
-       PINMUX_DATA(IDE_CS1_MARK,               PORT208_FN6),
-
-       /* Port203 - Port208 Function7 */
-       PINMUX_DATA(SCIFA4_TXD_PORT203_MARK,    PORT203_FN7,    MSEL5CR_12_0,   MSEL5CR_11_1),
-       PINMUX_DATA(SCIFA4_RXD_PORT204_MARK,    PORT204_FN7,    MSEL5CR_12_0,   MSEL5CR_11_1),
-       PINMUX_DATA(SCIFA4_SCK_PORT205_MARK,    PORT205_FN7,    MSEL5CR_10_1),
-       PINMUX_DATA(SCIFA5_SCK_PORT206_MARK,    PORT206_FN7,    MSEL5CR_13_1),
-       PINMUX_DATA(SCIFA5_RXD_PORT207_MARK,    PORT207_FN7,    MSEL5CR_15_0,   MSEL5CR_14_1),
-       PINMUX_DATA(SCIFA5_TXD_PORT208_MARK,    PORT208_FN7,    MSEL5CR_15_0,   MSEL5CR_14_1),
-
-       /* Port209 */
-       PINMUX_DATA(VBUS_MARK,                  PORT209_FN1),
-       PINMUX_DATA(IRQ7_PORT209_MARK,          PORT209_FN0,    MSEL1CR_7_0),
-
-       /* Port210 */
-       PINMUX_DATA(IRQ9_PORT210_MARK,          PORT210_FN0,    MSEL1CR_9_1),
-       PINMUX_DATA(HDMI_HPD_MARK,              PORT210_FN1),
-
-       /* Port211 */
-       PINMUX_DATA(IRQ16_PORT211_MARK,         PORT211_FN0,    MSEL1CR_16_1),
-       PINMUX_DATA(HDMI_CEC_MARK,              PORT211_FN1),
-
-       /* LCDC select */
-       PINMUX_DATA(LCDC0_SELECT_MARK,                          MSEL3CR_6_0),
-       PINMUX_DATA(LCDC1_SELECT_MARK,                          MSEL3CR_6_1),
-
-       /* SDENC */
-       PINMUX_DATA(SDENC_CPG_MARK,                             MSEL4CR_19_0),
-       PINMUX_DATA(SDENC_DV_CLKI_MARK,                         MSEL4CR_19_1),
-
-       /* SYSC */
-       PINMUX_DATA(RESETP_PULLUP_MARK,                         MSEL4CR_4_0),
-       PINMUX_DATA(RESETP_PLAIN_MARK,                          MSEL4CR_4_1),
-
-       /* DEBUG */
-       PINMUX_DATA(EDEBGREQ_PULLDOWN_MARK,                     MSEL4CR_1_0),
-       PINMUX_DATA(EDEBGREQ_PULLUP_MARK,                       MSEL4CR_1_1),
-
-       PINMUX_DATA(TRACEAUD_FROM_VIO_MARK,                     MSEL5CR_30_0,   MSEL5CR_29_0),
-       PINMUX_DATA(TRACEAUD_FROM_LCDC0_MARK,                   MSEL5CR_30_0,   MSEL5CR_29_1),
-       PINMUX_DATA(TRACEAUD_FROM_MEMC_MARK,                    MSEL5CR_30_1,   MSEL5CR_29_0),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-
-       /* PORT */
-       GPIO_PORT_ALL(),
-
-       /* IRQ */
-       GPIO_FN(IRQ0_PORT2),    GPIO_FN(IRQ0_PORT13),
-       GPIO_FN(IRQ1),
-       GPIO_FN(IRQ2_PORT11),   GPIO_FN(IRQ2_PORT12),
-       GPIO_FN(IRQ3_PORT10),   GPIO_FN(IRQ3_PORT14),
-       GPIO_FN(IRQ4_PORT15),   GPIO_FN(IRQ4_PORT172),
-       GPIO_FN(IRQ5_PORT0),    GPIO_FN(IRQ5_PORT1),
-       GPIO_FN(IRQ6_PORT121),  GPIO_FN(IRQ6_PORT173),
-       GPIO_FN(IRQ7_PORT120),  GPIO_FN(IRQ7_PORT209),
-       GPIO_FN(IRQ8),
-       GPIO_FN(IRQ9_PORT118),  GPIO_FN(IRQ9_PORT210),
-       GPIO_FN(IRQ10),
-       GPIO_FN(IRQ11),
-       GPIO_FN(IRQ12_PORT42),  GPIO_FN(IRQ12_PORT97),
-       GPIO_FN(IRQ13_PORT64),  GPIO_FN(IRQ13_PORT98),
-       GPIO_FN(IRQ14_PORT63),  GPIO_FN(IRQ14_PORT99),
-       GPIO_FN(IRQ15_PORT62),  GPIO_FN(IRQ15_PORT100),
-       GPIO_FN(IRQ16_PORT68),  GPIO_FN(IRQ16_PORT211),
-       GPIO_FN(IRQ17),
-       GPIO_FN(IRQ18),
-       GPIO_FN(IRQ19),
-       GPIO_FN(IRQ20),
-       GPIO_FN(IRQ21),
-       GPIO_FN(IRQ22),
-       GPIO_FN(IRQ23),
-       GPIO_FN(IRQ24),
-       GPIO_FN(IRQ25),
-       GPIO_FN(IRQ26_PORT58),  GPIO_FN(IRQ26_PORT81),
-       GPIO_FN(IRQ27_PORT57),  GPIO_FN(IRQ27_PORT168),
-       GPIO_FN(IRQ28_PORT56),  GPIO_FN(IRQ28_PORT169),
-       GPIO_FN(IRQ29_PORT50),  GPIO_FN(IRQ29_PORT170),
-       GPIO_FN(IRQ30_PORT49),  GPIO_FN(IRQ30_PORT171),
-       GPIO_FN(IRQ31_PORT41),  GPIO_FN(IRQ31_PORT167),
-
-       /* Function */
-
-       /* DBGT */
-       GPIO_FN(DBGMDT2),       GPIO_FN(DBGMDT1),       GPIO_FN(DBGMDT0),
-       GPIO_FN(DBGMD10),       GPIO_FN(DBGMD11),       GPIO_FN(DBGMD20),
-       GPIO_FN(DBGMD21),
-
-       /* FSI-A */
-       GPIO_FN(FSIAISLD_PORT0),        /* FSIAISLD Port 0/5 */
-       GPIO_FN(FSIAISLD_PORT5),
-       GPIO_FN(FSIASPDIF_PORT9),       /* FSIASPDIF Port 9/18 */
-       GPIO_FN(FSIASPDIF_PORT18),
-       GPIO_FN(FSIAOSLD1),     GPIO_FN(FSIAOSLD2),     GPIO_FN(FSIAOLR),
-       GPIO_FN(FSIAOBT),       GPIO_FN(FSIAOSLD),      GPIO_FN(FSIAOMC),
-       GPIO_FN(FSIACK),        GPIO_FN(FSIAILR),       GPIO_FN(FSIAIBT),
-
-       /* FSI-B */
-       GPIO_FN(FSIBCK),
-
-       /* FMSI */
-       GPIO_FN(FMSISLD_PORT1), /* FMSISLD Port 1/6 */
-       GPIO_FN(FMSISLD_PORT6),
-       GPIO_FN(FMSIILR),       GPIO_FN(FMSIIBT),       GPIO_FN(FMSIOLR),
-       GPIO_FN(FMSIOBT),       GPIO_FN(FMSICK),        GPIO_FN(FMSOILR),
-       GPIO_FN(FMSOIBT),       GPIO_FN(FMSOOLR),       GPIO_FN(FMSOOBT),
-       GPIO_FN(FMSOSLD),       GPIO_FN(FMSOCK),
-
-       /* SCIFA0 */
-       GPIO_FN(SCIFA0_SCK),    GPIO_FN(SCIFA0_CTS),    GPIO_FN(SCIFA0_RTS),
-       GPIO_FN(SCIFA0_RXD),    GPIO_FN(SCIFA0_TXD),
-
-       /* SCIFA1 */
-       GPIO_FN(SCIFA1_CTS),    GPIO_FN(SCIFA1_SCK),
-       GPIO_FN(SCIFA1_RXD),    GPIO_FN(SCIFA1_TXD),    GPIO_FN(SCIFA1_RTS),
-
-       /* SCIFA2 */
-       GPIO_FN(SCIFA2_SCK_PORT22), /* SCIFA2_SCK Port 22/199 */
-       GPIO_FN(SCIFA2_SCK_PORT199),
-       GPIO_FN(SCIFA2_RXD),    GPIO_FN(SCIFA2_TXD),
-       GPIO_FN(SCIFA2_CTS),    GPIO_FN(SCIFA2_RTS),
-
-       /* SCIFA3 */
-       GPIO_FN(SCIFA3_RTS_PORT105), /* MSEL5CR_8_0 */
-       GPIO_FN(SCIFA3_SCK_PORT116),
-       GPIO_FN(SCIFA3_CTS_PORT117),
-       GPIO_FN(SCIFA3_RXD_PORT174),
-       GPIO_FN(SCIFA3_TXD_PORT175),
-
-       GPIO_FN(SCIFA3_RTS_PORT161), /* MSEL5CR_8_1 */
-       GPIO_FN(SCIFA3_SCK_PORT158),
-       GPIO_FN(SCIFA3_CTS_PORT162),
-       GPIO_FN(SCIFA3_RXD_PORT159),
-       GPIO_FN(SCIFA3_TXD_PORT160),
-
-       /* SCIFA4 */
-       GPIO_FN(SCIFA4_RXD_PORT12), /* MSEL5CR[12:11] = 00 */
-       GPIO_FN(SCIFA4_TXD_PORT13),
-
-       GPIO_FN(SCIFA4_RXD_PORT204), /* MSEL5CR[12:11] = 01 */
-       GPIO_FN(SCIFA4_TXD_PORT203),
-
-       GPIO_FN(SCIFA4_RXD_PORT94), /* MSEL5CR[12:11] = 10 */
-       GPIO_FN(SCIFA4_TXD_PORT93),
-
-       GPIO_FN(SCIFA4_SCK_PORT21), /* SCIFA4_SCK Port 21/205 */
-       GPIO_FN(SCIFA4_SCK_PORT205),
-
-       /* SCIFA5 */
-       GPIO_FN(SCIFA5_TXD_PORT20), /* MSEL5CR[15:14] = 00 */
-       GPIO_FN(SCIFA5_RXD_PORT10),
-
-       GPIO_FN(SCIFA5_RXD_PORT207), /* MSEL5CR[15:14] = 01 */
-       GPIO_FN(SCIFA5_TXD_PORT208),
-
-       GPIO_FN(SCIFA5_TXD_PORT91), /* MSEL5CR[15:14] = 10 */
-       GPIO_FN(SCIFA5_RXD_PORT92),
-
-       GPIO_FN(SCIFA5_SCK_PORT23), /* SCIFA5_SCK Port 23/206 */
-       GPIO_FN(SCIFA5_SCK_PORT206),
-
-       /* SCIFA6 */
-       GPIO_FN(SCIFA6_SCK),    GPIO_FN(SCIFA6_RXD),    GPIO_FN(SCIFA6_TXD),
-
-       /* SCIFA7 */
-       GPIO_FN(SCIFA7_TXD),    GPIO_FN(SCIFA7_RXD),
-
-       /* SCIFAB */
-       GPIO_FN(SCIFB_SCK_PORT190), /* MSEL5CR_17_0 */
-       GPIO_FN(SCIFB_RXD_PORT191),
-       GPIO_FN(SCIFB_TXD_PORT192),
-       GPIO_FN(SCIFB_RTS_PORT186),
-       GPIO_FN(SCIFB_CTS_PORT187),
-
-       GPIO_FN(SCIFB_SCK_PORT2), /* MSEL5CR_17_1 */
-       GPIO_FN(SCIFB_RXD_PORT3),
-       GPIO_FN(SCIFB_TXD_PORT4),
-       GPIO_FN(SCIFB_RTS_PORT172),
-       GPIO_FN(SCIFB_CTS_PORT173),
-
-       /* LCD0 */
-       GPIO_FN(LCD0_D0),       GPIO_FN(LCD0_D1),       GPIO_FN(LCD0_D2),
-       GPIO_FN(LCD0_D3),       GPIO_FN(LCD0_D4),       GPIO_FN(LCD0_D5),
-       GPIO_FN(LCD0_D6),       GPIO_FN(LCD0_D7),       GPIO_FN(LCD0_D8),
-       GPIO_FN(LCD0_D9),       GPIO_FN(LCD0_D10),      GPIO_FN(LCD0_D11),
-       GPIO_FN(LCD0_D12),      GPIO_FN(LCD0_D13),      GPIO_FN(LCD0_D14),
-       GPIO_FN(LCD0_D15),      GPIO_FN(LCD0_D16),      GPIO_FN(LCD0_D17),
-       GPIO_FN(LCD0_DON),      GPIO_FN(LCD0_VCPWC),    GPIO_FN(LCD0_VEPWC),
-       GPIO_FN(LCD0_DCK),      GPIO_FN(LCD0_VSYN),
-       GPIO_FN(LCD0_HSYN),     GPIO_FN(LCD0_DISP),
-       GPIO_FN(LCD0_WR),       GPIO_FN(LCD0_RD),
-       GPIO_FN(LCD0_CS),       GPIO_FN(LCD0_RS),
-
-       GPIO_FN(LCD0_D18_PORT163),      GPIO_FN(LCD0_D19_PORT162),
-       GPIO_FN(LCD0_D20_PORT161),      GPIO_FN(LCD0_D21_PORT158),
-       GPIO_FN(LCD0_D22_PORT160),      GPIO_FN(LCD0_D23_PORT159),
-       GPIO_FN(LCD0_LCLK_PORT165),     /* MSEL5CR_6_1 */
-
-       GPIO_FN(LCD0_D18_PORT40),       GPIO_FN(LCD0_D19_PORT4),
-       GPIO_FN(LCD0_D20_PORT3),        GPIO_FN(LCD0_D21_PORT2),
-       GPIO_FN(LCD0_D22_PORT0),        GPIO_FN(LCD0_D23_PORT1),
-       GPIO_FN(LCD0_LCLK_PORT102),     /* MSEL5CR_6_0 */
-
-       /* LCD1 */
-       GPIO_FN(LCD1_D0),       GPIO_FN(LCD1_D1),       GPIO_FN(LCD1_D2),
-       GPIO_FN(LCD1_D3),       GPIO_FN(LCD1_D4),       GPIO_FN(LCD1_D5),
-       GPIO_FN(LCD1_D6),       GPIO_FN(LCD1_D7),       GPIO_FN(LCD1_D8),
-       GPIO_FN(LCD1_D9),       GPIO_FN(LCD1_D10),      GPIO_FN(LCD1_D11),
-       GPIO_FN(LCD1_D12),      GPIO_FN(LCD1_D13),      GPIO_FN(LCD1_D14),
-       GPIO_FN(LCD1_D15),      GPIO_FN(LCD1_D16),      GPIO_FN(LCD1_D17),
-       GPIO_FN(LCD1_D18),      GPIO_FN(LCD1_D19),      GPIO_FN(LCD1_D20),
-       GPIO_FN(LCD1_D21),      GPIO_FN(LCD1_D22),      GPIO_FN(LCD1_D23),
-       GPIO_FN(LCD1_RS),       GPIO_FN(LCD1_RD),       GPIO_FN(LCD1_CS),
-       GPIO_FN(LCD1_WR),       GPIO_FN(LCD1_DCK),      GPIO_FN(LCD1_DON),
-       GPIO_FN(LCD1_VCPWC),    GPIO_FN(LCD1_LCLK),     GPIO_FN(LCD1_HSYN),
-       GPIO_FN(LCD1_VSYN),     GPIO_FN(LCD1_VEPWC),    GPIO_FN(LCD1_DISP),
-
-       /* RSPI */
-       GPIO_FN(RSPI_SSL0_A),   GPIO_FN(RSPI_SSL1_A),   GPIO_FN(RSPI_SSL2_A),
-       GPIO_FN(RSPI_SSL3_A),   GPIO_FN(RSPI_CK_A),     GPIO_FN(RSPI_MOSI_A),
-       GPIO_FN(RSPI_MISO_A),
-
-       /* VIO CKO */
-       GPIO_FN(VIO_CKO1),
-       GPIO_FN(VIO_CKO2),
-       GPIO_FN(VIO_CKO_1),
-       GPIO_FN(VIO_CKO),
-
-       /* VIO0 */
-       GPIO_FN(VIO0_D0),       GPIO_FN(VIO0_D1),       GPIO_FN(VIO0_D2),
-       GPIO_FN(VIO0_D3),       GPIO_FN(VIO0_D4),       GPIO_FN(VIO0_D5),
-       GPIO_FN(VIO0_D6),       GPIO_FN(VIO0_D7),       GPIO_FN(VIO0_D8),
-       GPIO_FN(VIO0_D9),       GPIO_FN(VIO0_D10),      GPIO_FN(VIO0_D11),
-       GPIO_FN(VIO0_D12),      GPIO_FN(VIO0_VD),       GPIO_FN(VIO0_HD),
-       GPIO_FN(VIO0_CLK),      GPIO_FN(VIO0_FIELD),
-
-       GPIO_FN(VIO0_D13_PORT26), /* MSEL5CR_27_0 */
-       GPIO_FN(VIO0_D14_PORT25),
-       GPIO_FN(VIO0_D15_PORT24),
-
-       GPIO_FN(VIO0_D13_PORT22), /* MSEL5CR_27_1 */
-       GPIO_FN(VIO0_D14_PORT95),
-       GPIO_FN(VIO0_D15_PORT96),
-
-       /* VIO1 */
-       GPIO_FN(VIO1_D0),       GPIO_FN(VIO1_D1),       GPIO_FN(VIO1_D2),
-       GPIO_FN(VIO1_D3),       GPIO_FN(VIO1_D4),       GPIO_FN(VIO1_D5),
-       GPIO_FN(VIO1_D6),       GPIO_FN(VIO1_D7),       GPIO_FN(VIO1_VD),
-       GPIO_FN(VIO1_HD),       GPIO_FN(VIO1_CLK),      GPIO_FN(VIO1_FIELD),
-
-       /* TPU0 */
-       GPIO_FN(TPU0TO0),       GPIO_FN(TPU0TO1),       GPIO_FN(TPU0TO3),
-       GPIO_FN(TPU0TO2_PORT66), /* TPU0TO2 Port 66/202 */
-       GPIO_FN(TPU0TO2_PORT202),
-
-       /* SSP1 0 */
-       GPIO_FN(STP0_IPD0),     GPIO_FN(STP0_IPD1),     GPIO_FN(STP0_IPD2),
-       GPIO_FN(STP0_IPD3),     GPIO_FN(STP0_IPD4),     GPIO_FN(STP0_IPD5),
-       GPIO_FN(STP0_IPD6),     GPIO_FN(STP0_IPD7),     GPIO_FN(STP0_IPEN),
-       GPIO_FN(STP0_IPCLK),    GPIO_FN(STP0_IPSYNC),
-
-       /* SSP1 1 */
-       GPIO_FN(STP1_IPD1),     GPIO_FN(STP1_IPD2),     GPIO_FN(STP1_IPD3),
-       GPIO_FN(STP1_IPD4),     GPIO_FN(STP1_IPD5),     GPIO_FN(STP1_IPD6),
-       GPIO_FN(STP1_IPD7),     GPIO_FN(STP1_IPCLK),    GPIO_FN(STP1_IPSYNC),
-
-       GPIO_FN(STP1_IPD0_PORT186), /* MSEL5CR_23_0 */
-       GPIO_FN(STP1_IPEN_PORT187),
-
-       GPIO_FN(STP1_IPD0_PORT194), /* MSEL5CR_23_1 */
-       GPIO_FN(STP1_IPEN_PORT193),
-
-       /* SIM */
-       GPIO_FN(SIM_RST),       GPIO_FN(SIM_CLK),
-       GPIO_FN(SIM_D_PORT22), /* SIM_D  Port 22/199 */
-       GPIO_FN(SIM_D_PORT199),
-
-       /* SDHI0 */
-       GPIO_FN(SDHI0_D0),      GPIO_FN(SDHI0_D1),      GPIO_FN(SDHI0_D2),
-       GPIO_FN(SDHI0_D3),      GPIO_FN(SDHI0_CD),      GPIO_FN(SDHI0_WP),
-       GPIO_FN(SDHI0_CMD),     GPIO_FN(SDHI0_CLK),
-
-       /* SDHI1 */
-       GPIO_FN(SDHI1_D0),      GPIO_FN(SDHI1_D1),      GPIO_FN(SDHI1_D2),
-       GPIO_FN(SDHI1_D3),      GPIO_FN(SDHI1_CD),      GPIO_FN(SDHI1_WP),
-       GPIO_FN(SDHI1_CMD),     GPIO_FN(SDHI1_CLK),
-
-       /* SDHI2 */
-       GPIO_FN(SDHI2_D0),      GPIO_FN(SDHI2_D1),      GPIO_FN(SDHI2_D2),
-       GPIO_FN(SDHI2_D3),      GPIO_FN(SDHI2_CLK),     GPIO_FN(SDHI2_CMD),
-
-       GPIO_FN(SDHI2_CD_PORT24), /* MSEL5CR_19_0 */
-       GPIO_FN(SDHI2_WP_PORT25),
-
-       GPIO_FN(SDHI2_WP_PORT177), /* MSEL5CR_19_1 */
-       GPIO_FN(SDHI2_CD_PORT202),
-
-       /* MSIOF2 */
-       GPIO_FN(MSIOF2_TXD),    GPIO_FN(MSIOF2_RXD),    GPIO_FN(MSIOF2_TSCK),
-       GPIO_FN(MSIOF2_SS2),    GPIO_FN(MSIOF2_TSYNC),  GPIO_FN(MSIOF2_SS1),
-       GPIO_FN(MSIOF2_MCK1),   GPIO_FN(MSIOF2_MCK0),   GPIO_FN(MSIOF2_RSYNC),
-       GPIO_FN(MSIOF2_RSCK),
-
-       /* KEYSC */
-       GPIO_FN(KEYIN4),        GPIO_FN(KEYIN5),
-       GPIO_FN(KEYIN6),        GPIO_FN(KEYIN7),
-       GPIO_FN(KEYOUT0),       GPIO_FN(KEYOUT1),       GPIO_FN(KEYOUT2),
-       GPIO_FN(KEYOUT3),       GPIO_FN(KEYOUT4),       GPIO_FN(KEYOUT5),
-       GPIO_FN(KEYOUT6),       GPIO_FN(KEYOUT7),
-
-       GPIO_FN(KEYIN0_PORT43), /* MSEL4CR_18_0 */
-       GPIO_FN(KEYIN1_PORT44),
-       GPIO_FN(KEYIN2_PORT45),
-       GPIO_FN(KEYIN3_PORT46),
-
-       GPIO_FN(KEYIN0_PORT58), /* MSEL4CR_18_1 */
-       GPIO_FN(KEYIN1_PORT57),
-       GPIO_FN(KEYIN2_PORT56),
-       GPIO_FN(KEYIN3_PORT55),
-
-       /* VOU */
-       GPIO_FN(DV_D0),         GPIO_FN(DV_D1),         GPIO_FN(DV_D2),
-       GPIO_FN(DV_D3),         GPIO_FN(DV_D4),         GPIO_FN(DV_D5),
-       GPIO_FN(DV_D6),         GPIO_FN(DV_D7),         GPIO_FN(DV_D8),
-       GPIO_FN(DV_D9),         GPIO_FN(DV_D10),        GPIO_FN(DV_D11),
-       GPIO_FN(DV_D12),        GPIO_FN(DV_D13),        GPIO_FN(DV_D14),
-       GPIO_FN(DV_D15),        GPIO_FN(DV_CLK),
-       GPIO_FN(DV_VSYNC),      GPIO_FN(DV_HSYNC),
-
-       /* MEMC */
-       GPIO_FN(MEMC_AD0),      GPIO_FN(MEMC_AD1),      GPIO_FN(MEMC_AD2),
-       GPIO_FN(MEMC_AD3),      GPIO_FN(MEMC_AD4),      GPIO_FN(MEMC_AD5),
-       GPIO_FN(MEMC_AD6),      GPIO_FN(MEMC_AD7),      GPIO_FN(MEMC_AD8),
-       GPIO_FN(MEMC_AD9),      GPIO_FN(MEMC_AD10),     GPIO_FN(MEMC_AD11),
-       GPIO_FN(MEMC_AD12),     GPIO_FN(MEMC_AD13),     GPIO_FN(MEMC_AD14),
-       GPIO_FN(MEMC_AD15),     GPIO_FN(MEMC_CS0),      GPIO_FN(MEMC_INT),
-       GPIO_FN(MEMC_NWE),      GPIO_FN(MEMC_NOE),      GPIO_FN(MEMC_CS1),
-       GPIO_FN(MEMC_A1),       GPIO_FN(MEMC_ADV),      GPIO_FN(MEMC_DREQ0),
-       GPIO_FN(MEMC_WAIT),     GPIO_FN(MEMC_DREQ1),    GPIO_FN(MEMC_BUSCLK),
-       GPIO_FN(MEMC_A0),
-
-       /* MMC */
-       GPIO_FN(MMC0_D0_PORT68),        GPIO_FN(MMC0_D1_PORT69),
-       GPIO_FN(MMC0_D2_PORT70),        GPIO_FN(MMC0_D3_PORT71),
-       GPIO_FN(MMC0_D4_PORT72),        GPIO_FN(MMC0_D5_PORT73),
-       GPIO_FN(MMC0_D6_PORT74),        GPIO_FN(MMC0_D7_PORT75),
-       GPIO_FN(MMC0_CLK_PORT66),
-       GPIO_FN(MMC0_CMD_PORT67),       /* MSEL4CR_15_0 */
-
-       GPIO_FN(MMC1_D0_PORT149),       GPIO_FN(MMC1_D1_PORT148),
-       GPIO_FN(MMC1_D2_PORT147),       GPIO_FN(MMC1_D3_PORT146),
-       GPIO_FN(MMC1_D4_PORT145),       GPIO_FN(MMC1_D5_PORT144),
-       GPIO_FN(MMC1_D6_PORT143),       GPIO_FN(MMC1_D7_PORT142),
-       GPIO_FN(MMC1_CLK_PORT103),
-       GPIO_FN(MMC1_CMD_PORT104),      /* MSEL4CR_15_1 */
-
-       /* MSIOF0 */
-       GPIO_FN(MSIOF0_SS1),    GPIO_FN(MSIOF0_SS2),    GPIO_FN(MSIOF0_RXD),
-       GPIO_FN(MSIOF0_TXD),    GPIO_FN(MSIOF0_MCK0),   GPIO_FN(MSIOF0_MCK1),
-       GPIO_FN(MSIOF0_RSYNC),  GPIO_FN(MSIOF0_RSCK),   GPIO_FN(MSIOF0_TSCK),
-       GPIO_FN(MSIOF0_TSYNC),
-
-       /* MSIOF1 */
-       GPIO_FN(MSIOF1_RSCK),   GPIO_FN(MSIOF1_RSYNC),
-       GPIO_FN(MSIOF1_MCK0),   GPIO_FN(MSIOF1_MCK1),
-
-       GPIO_FN(MSIOF1_SS2_PORT116),    GPIO_FN(MSIOF1_SS1_PORT117),
-       GPIO_FN(MSIOF1_RXD_PORT118),    GPIO_FN(MSIOF1_TXD_PORT119),
-       GPIO_FN(MSIOF1_TSYNC_PORT120),
-       GPIO_FN(MSIOF1_TSCK_PORT121),   /* MSEL4CR_10_0 */
-
-       GPIO_FN(MSIOF1_SS1_PORT67),     GPIO_FN(MSIOF1_TSCK_PORT72),
-       GPIO_FN(MSIOF1_TSYNC_PORT73),   GPIO_FN(MSIOF1_TXD_PORT74),
-       GPIO_FN(MSIOF1_RXD_PORT75),
-       GPIO_FN(MSIOF1_SS2_PORT202),    /* MSEL4CR_10_1 */
-
-       /* GPIO */
-       GPIO_FN(GPO0),  GPIO_FN(GPI0),
-       GPIO_FN(GPO1),  GPIO_FN(GPI1),
-
-       /* USB0 */
-       GPIO_FN(USB0_OCI),      GPIO_FN(USB0_PPON),     GPIO_FN(VBUS),
-
-       /* USB1 */
-       GPIO_FN(USB1_OCI),      GPIO_FN(USB1_PPON),
-
-       /* BBIF1 */
-       GPIO_FN(BBIF1_RXD),     GPIO_FN(BBIF1_TXD),     GPIO_FN(BBIF1_TSYNC),
-       GPIO_FN(BBIF1_TSCK),    GPIO_FN(BBIF1_RSCK),    GPIO_FN(BBIF1_RSYNC),
-       GPIO_FN(BBIF1_FLOW),    GPIO_FN(BBIF1_RX_FLOW_N),
-
-       /* BBIF2 */
-       GPIO_FN(BBIF2_TXD2_PORT5), /* MSEL5CR_0_0 */
-       GPIO_FN(BBIF2_RXD2_PORT60),
-       GPIO_FN(BBIF2_TSYNC2_PORT6),
-       GPIO_FN(BBIF2_TSCK2_PORT59),
-
-       GPIO_FN(BBIF2_RXD2_PORT90), /* MSEL5CR_0_1 */
-       GPIO_FN(BBIF2_TXD2_PORT183),
-       GPIO_FN(BBIF2_TSCK2_PORT89),
-       GPIO_FN(BBIF2_TSYNC2_PORT184),
-
-       /* BSC / FLCTL / PCMCIA */
-       GPIO_FN(CS0),   GPIO_FN(CS2),   GPIO_FN(CS4),
-       GPIO_FN(CS5B),  GPIO_FN(CS6A),
-       GPIO_FN(CS5A_PORT105), /* CS5A PORT 19/105 */
-       GPIO_FN(CS5A_PORT19),
-       GPIO_FN(IOIS16), /* ? */
-
-       GPIO_FN(A0),    GPIO_FN(A1),    GPIO_FN(A2),    GPIO_FN(A3),
-       GPIO_FN(A4_FOE),        GPIO_FN(A5_FCDE),       /* share with FLCTL */
-       GPIO_FN(A6),    GPIO_FN(A7),    GPIO_FN(A8),    GPIO_FN(A9),
-       GPIO_FN(A10),   GPIO_FN(A11),   GPIO_FN(A12),   GPIO_FN(A13),
-       GPIO_FN(A14),   GPIO_FN(A15),   GPIO_FN(A16),   GPIO_FN(A17),
-       GPIO_FN(A18),   GPIO_FN(A19),   GPIO_FN(A20),   GPIO_FN(A21),
-       GPIO_FN(A22),   GPIO_FN(A23),   GPIO_FN(A24),   GPIO_FN(A25),
-       GPIO_FN(A26),
-
-       GPIO_FN(D0_NAF0),       GPIO_FN(D1_NAF1),       /* share with FLCTL */
-       GPIO_FN(D2_NAF2),       GPIO_FN(D3_NAF3),       /* share with FLCTL */
-       GPIO_FN(D4_NAF4),       GPIO_FN(D5_NAF5),       /* share with FLCTL */
-       GPIO_FN(D6_NAF6),       GPIO_FN(D7_NAF7),       /* share with FLCTL */
-       GPIO_FN(D8_NAF8),       GPIO_FN(D9_NAF9),       /* share with FLCTL */
-       GPIO_FN(D10_NAF10),     GPIO_FN(D11_NAF11),     /* share with FLCTL */
-       GPIO_FN(D12_NAF12),     GPIO_FN(D13_NAF13),     /* share with FLCTL */
-       GPIO_FN(D14_NAF14),     GPIO_FN(D15_NAF15),     /* share with FLCTL */
-       GPIO_FN(D16),   GPIO_FN(D17),   GPIO_FN(D18),   GPIO_FN(D19),
-       GPIO_FN(D20),   GPIO_FN(D21),   GPIO_FN(D22),   GPIO_FN(D23),
-       GPIO_FN(D24),   GPIO_FN(D25),   GPIO_FN(D26),   GPIO_FN(D27),
-       GPIO_FN(D28),   GPIO_FN(D29),   GPIO_FN(D30),   GPIO_FN(D31),
-
-       GPIO_FN(WE0_FWE),       /* share with FLCTL */
-       GPIO_FN(WE1),
-       GPIO_FN(WE2_ICIORD),    /* share with PCMCIA */
-       GPIO_FN(WE3_ICIOWR),    /* share with PCMCIA */
-       GPIO_FN(CKO),   GPIO_FN(BS),    GPIO_FN(RDWR),
-       GPIO_FN(RD_FSC),        /* share with FLCTL */
-       GPIO_FN(WAIT_PORT177), /* WAIT Port 90/177 */
-       GPIO_FN(WAIT_PORT90),
-
-       GPIO_FN(FCE0),  GPIO_FN(FCE1),  GPIO_FN(FRB), /* FLCTL */
-
-       /* IRDA */
-       GPIO_FN(IRDA_FIRSEL),   GPIO_FN(IRDA_IN),       GPIO_FN(IRDA_OUT),
-
-       /* ATAPI */
-       GPIO_FN(IDE_D0),        GPIO_FN(IDE_D1),        GPIO_FN(IDE_D2),
-       GPIO_FN(IDE_D3),        GPIO_FN(IDE_D4),        GPIO_FN(IDE_D5),
-       GPIO_FN(IDE_D6),        GPIO_FN(IDE_D7),        GPIO_FN(IDE_D8),
-       GPIO_FN(IDE_D9),        GPIO_FN(IDE_D10),       GPIO_FN(IDE_D11),
-       GPIO_FN(IDE_D12),       GPIO_FN(IDE_D13),       GPIO_FN(IDE_D14),
-       GPIO_FN(IDE_D15),       GPIO_FN(IDE_A0),        GPIO_FN(IDE_A1),
-       GPIO_FN(IDE_A2),        GPIO_FN(IDE_CS0),       GPIO_FN(IDE_CS1),
-       GPIO_FN(IDE_IOWR),      GPIO_FN(IDE_IORD),      GPIO_FN(IDE_IORDY),
-       GPIO_FN(IDE_INT),       GPIO_FN(IDE_RST),       GPIO_FN(IDE_DIRECTION),
-       GPIO_FN(IDE_EXBUF_ENB), GPIO_FN(IDE_IODACK),    GPIO_FN(IDE_IODREQ),
-
-       /* RMII */
-       GPIO_FN(RMII_CRS_DV),   GPIO_FN(RMII_RX_ER),    GPIO_FN(RMII_RXD0),
-       GPIO_FN(RMII_RXD1),     GPIO_FN(RMII_TX_EN),    GPIO_FN(RMII_TXD0),
-       GPIO_FN(RMII_MDC),      GPIO_FN(RMII_TXD1),     GPIO_FN(RMII_MDIO),
-       GPIO_FN(RMII_REF50CK),  GPIO_FN(RMII_REF125CK), /* for GMII */
-
-       /* GEther */
-       GPIO_FN(ET_TX_CLK),     GPIO_FN(ET_TX_EN),      GPIO_FN(ET_ETXD0),
-       GPIO_FN(ET_ETXD1),      GPIO_FN(ET_ETXD2),      GPIO_FN(ET_ETXD3),
-       GPIO_FN(ET_ETXD4),      GPIO_FN(ET_ETXD5), /* for GEther */
-       GPIO_FN(ET_ETXD6),      GPIO_FN(ET_ETXD7), /* for GEther */
-       GPIO_FN(ET_COL),        GPIO_FN(ET_TX_ER),      GPIO_FN(ET_RX_CLK),
-       GPIO_FN(ET_RX_DV),      GPIO_FN(ET_ERXD0),      GPIO_FN(ET_ERXD1),
-       GPIO_FN(ET_ERXD2),      GPIO_FN(ET_ERXD3),
-       GPIO_FN(ET_ERXD4),      GPIO_FN(ET_ERXD5), /* for GEther */
-       GPIO_FN(ET_ERXD6),      GPIO_FN(ET_ERXD7), /* for GEther */
-       GPIO_FN(ET_RX_ER),      GPIO_FN(ET_CRS),        GPIO_FN(ET_MDC),
-       GPIO_FN(ET_MDIO),       GPIO_FN(ET_LINK),       GPIO_FN(ET_PHY_INT),
-       GPIO_FN(ET_WOL),        GPIO_FN(ET_GTX_CLK),
-
-       /* DMA0 */
-       GPIO_FN(DREQ0), GPIO_FN(DACK0),
-
-       /* DMA1 */
-       GPIO_FN(DREQ1), GPIO_FN(DACK1),
-
-       /* SYSC */
-       GPIO_FN(RESETOUTS),
-
-       /* IRREM */
-       GPIO_FN(IROUT),
-
-       /* LCDC */
-       GPIO_FN(LCDC0_SELECT),
-       GPIO_FN(LCDC1_SELECT),
-
-       /* SDENC */
-       GPIO_FN(SDENC_CPG),
-       GPIO_FN(SDENC_DV_CLKI),
-
-       /* HDMI */
-       GPIO_FN(HDMI_HPD),
-       GPIO_FN(HDMI_CEC),
-
-       /* SYSC */
-       GPIO_FN(RESETP_PULLUP),
-       GPIO_FN(RESETP_PLAIN),
-
-       /* DEBUG */
-       GPIO_FN(EDEBGREQ_PULLDOWN),
-       GPIO_FN(EDEBGREQ_PULLUP),
-
-       GPIO_FN(TRACEAUD_FROM_VIO),
-       GPIO_FN(TRACEAUD_FROM_LCDC0),
-       GPIO_FN(TRACEAUD_FROM_MEMC),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       PORTCR(0,       0xe6050000), /* PORT0CR */
-       PORTCR(1,       0xe6050001), /* PORT1CR */
-       PORTCR(2,       0xe6050002), /* PORT2CR */
-       PORTCR(3,       0xe6050003), /* PORT3CR */
-       PORTCR(4,       0xe6050004), /* PORT4CR */
-       PORTCR(5,       0xe6050005), /* PORT5CR */
-       PORTCR(6,       0xe6050006), /* PORT6CR */
-       PORTCR(7,       0xe6050007), /* PORT7CR */
-       PORTCR(8,       0xe6050008), /* PORT8CR */
-       PORTCR(9,       0xe6050009), /* PORT9CR */
-       PORTCR(10,      0xe605000a), /* PORT10CR */
-       PORTCR(11,      0xe605000b), /* PORT11CR */
-       PORTCR(12,      0xe605000c), /* PORT12CR */
-       PORTCR(13,      0xe605000d), /* PORT13CR */
-       PORTCR(14,      0xe605000e), /* PORT14CR */
-       PORTCR(15,      0xe605000f), /* PORT15CR */
-       PORTCR(16,      0xe6050010), /* PORT16CR */
-       PORTCR(17,      0xe6050011), /* PORT17CR */
-       PORTCR(18,      0xe6050012), /* PORT18CR */
-       PORTCR(19,      0xe6050013), /* PORT19CR */
-       PORTCR(20,      0xe6050014), /* PORT20CR */
-       PORTCR(21,      0xe6050015), /* PORT21CR */
-       PORTCR(22,      0xe6050016), /* PORT22CR */
-       PORTCR(23,      0xe6050017), /* PORT23CR */
-       PORTCR(24,      0xe6050018), /* PORT24CR */
-       PORTCR(25,      0xe6050019), /* PORT25CR */
-       PORTCR(26,      0xe605001a), /* PORT26CR */
-       PORTCR(27,      0xe605001b), /* PORT27CR */
-       PORTCR(28,      0xe605001c), /* PORT28CR */
-       PORTCR(29,      0xe605001d), /* PORT29CR */
-       PORTCR(30,      0xe605001e), /* PORT30CR */
-       PORTCR(31,      0xe605001f), /* PORT31CR */
-       PORTCR(32,      0xe6050020), /* PORT32CR */
-       PORTCR(33,      0xe6050021), /* PORT33CR */
-       PORTCR(34,      0xe6050022), /* PORT34CR */
-       PORTCR(35,      0xe6050023), /* PORT35CR */
-       PORTCR(36,      0xe6050024), /* PORT36CR */
-       PORTCR(37,      0xe6050025), /* PORT37CR */
-       PORTCR(38,      0xe6050026), /* PORT38CR */
-       PORTCR(39,      0xe6050027), /* PORT39CR */
-       PORTCR(40,      0xe6050028), /* PORT40CR */
-       PORTCR(41,      0xe6050029), /* PORT41CR */
-       PORTCR(42,      0xe605002a), /* PORT42CR */
-       PORTCR(43,      0xe605002b), /* PORT43CR */
-       PORTCR(44,      0xe605002c), /* PORT44CR */
-       PORTCR(45,      0xe605002d), /* PORT45CR */
-       PORTCR(46,      0xe605002e), /* PORT46CR */
-       PORTCR(47,      0xe605002f), /* PORT47CR */
-       PORTCR(48,      0xe6050030), /* PORT48CR */
-       PORTCR(49,      0xe6050031), /* PORT49CR */
-       PORTCR(50,      0xe6050032), /* PORT50CR */
-       PORTCR(51,      0xe6050033), /* PORT51CR */
-       PORTCR(52,      0xe6050034), /* PORT52CR */
-       PORTCR(53,      0xe6050035), /* PORT53CR */
-       PORTCR(54,      0xe6050036), /* PORT54CR */
-       PORTCR(55,      0xe6050037), /* PORT55CR */
-       PORTCR(56,      0xe6050038), /* PORT56CR */
-       PORTCR(57,      0xe6050039), /* PORT57CR */
-       PORTCR(58,      0xe605003a), /* PORT58CR */
-       PORTCR(59,      0xe605003b), /* PORT59CR */
-       PORTCR(60,      0xe605003c), /* PORT60CR */
-       PORTCR(61,      0xe605003d), /* PORT61CR */
-       PORTCR(62,      0xe605003e), /* PORT62CR */
-       PORTCR(63,      0xe605003f), /* PORT63CR */
-       PORTCR(64,      0xe6050040), /* PORT64CR */
-       PORTCR(65,      0xe6050041), /* PORT65CR */
-       PORTCR(66,      0xe6050042), /* PORT66CR */
-       PORTCR(67,      0xe6050043), /* PORT67CR */
-       PORTCR(68,      0xe6050044), /* PORT68CR */
-       PORTCR(69,      0xe6050045), /* PORT69CR */
-       PORTCR(70,      0xe6050046), /* PORT70CR */
-       PORTCR(71,      0xe6050047), /* PORT71CR */
-       PORTCR(72,      0xe6050048), /* PORT72CR */
-       PORTCR(73,      0xe6050049), /* PORT73CR */
-       PORTCR(74,      0xe605004a), /* PORT74CR */
-       PORTCR(75,      0xe605004b), /* PORT75CR */
-       PORTCR(76,      0xe605004c), /* PORT76CR */
-       PORTCR(77,      0xe605004d), /* PORT77CR */
-       PORTCR(78,      0xe605004e), /* PORT78CR */
-       PORTCR(79,      0xe605004f), /* PORT79CR */
-       PORTCR(80,      0xe6050050), /* PORT80CR */
-       PORTCR(81,      0xe6050051), /* PORT81CR */
-       PORTCR(82,      0xe6050052), /* PORT82CR */
-       PORTCR(83,      0xe6050053), /* PORT83CR */
-
-       PORTCR(84,      0xe6051054), /* PORT84CR */
-       PORTCR(85,      0xe6051055), /* PORT85CR */
-       PORTCR(86,      0xe6051056), /* PORT86CR */
-       PORTCR(87,      0xe6051057), /* PORT87CR */
-       PORTCR(88,      0xe6051058), /* PORT88CR */
-       PORTCR(89,      0xe6051059), /* PORT89CR */
-       PORTCR(90,      0xe605105a), /* PORT90CR */
-       PORTCR(91,      0xe605105b), /* PORT91CR */
-       PORTCR(92,      0xe605105c), /* PORT92CR */
-       PORTCR(93,      0xe605105d), /* PORT93CR */
-       PORTCR(94,      0xe605105e), /* PORT94CR */
-       PORTCR(95,      0xe605105f), /* PORT95CR */
-       PORTCR(96,      0xe6051060), /* PORT96CR */
-       PORTCR(97,      0xe6051061), /* PORT97CR */
-       PORTCR(98,      0xe6051062), /* PORT98CR */
-       PORTCR(99,      0xe6051063), /* PORT99CR */
-       PORTCR(100,     0xe6051064), /* PORT100CR */
-       PORTCR(101,     0xe6051065), /* PORT101CR */
-       PORTCR(102,     0xe6051066), /* PORT102CR */
-       PORTCR(103,     0xe6051067), /* PORT103CR */
-       PORTCR(104,     0xe6051068), /* PORT104CR */
-       PORTCR(105,     0xe6051069), /* PORT105CR */
-       PORTCR(106,     0xe605106a), /* PORT106CR */
-       PORTCR(107,     0xe605106b), /* PORT107CR */
-       PORTCR(108,     0xe605106c), /* PORT108CR */
-       PORTCR(109,     0xe605106d), /* PORT109CR */
-       PORTCR(110,     0xe605106e), /* PORT110CR */
-       PORTCR(111,     0xe605106f), /* PORT111CR */
-       PORTCR(112,     0xe6051070), /* PORT112CR */
-       PORTCR(113,     0xe6051071), /* PORT113CR */
-       PORTCR(114,     0xe6051072), /* PORT114CR */
-
-       PORTCR(115,     0xe6052073), /* PORT115CR */
-       PORTCR(116,     0xe6052074), /* PORT116CR */
-       PORTCR(117,     0xe6052075), /* PORT117CR */
-       PORTCR(118,     0xe6052076), /* PORT118CR */
-       PORTCR(119,     0xe6052077), /* PORT119CR */
-       PORTCR(120,     0xe6052078), /* PORT120CR */
-       PORTCR(121,     0xe6052079), /* PORT121CR */
-       PORTCR(122,     0xe605207a), /* PORT122CR */
-       PORTCR(123,     0xe605207b), /* PORT123CR */
-       PORTCR(124,     0xe605207c), /* PORT124CR */
-       PORTCR(125,     0xe605207d), /* PORT125CR */
-       PORTCR(126,     0xe605207e), /* PORT126CR */
-       PORTCR(127,     0xe605207f), /* PORT127CR */
-       PORTCR(128,     0xe6052080), /* PORT128CR */
-       PORTCR(129,     0xe6052081), /* PORT129CR */
-       PORTCR(130,     0xe6052082), /* PORT130CR */
-       PORTCR(131,     0xe6052083), /* PORT131CR */
-       PORTCR(132,     0xe6052084), /* PORT132CR */
-       PORTCR(133,     0xe6052085), /* PORT133CR */
-       PORTCR(134,     0xe6052086), /* PORT134CR */
-       PORTCR(135,     0xe6052087), /* PORT135CR */
-       PORTCR(136,     0xe6052088), /* PORT136CR */
-       PORTCR(137,     0xe6052089), /* PORT137CR */
-       PORTCR(138,     0xe605208a), /* PORT138CR */
-       PORTCR(139,     0xe605208b), /* PORT139CR */
-       PORTCR(140,     0xe605208c), /* PORT140CR */
-       PORTCR(141,     0xe605208d), /* PORT141CR */
-       PORTCR(142,     0xe605208e), /* PORT142CR */
-       PORTCR(143,     0xe605208f), /* PORT143CR */
-       PORTCR(144,     0xe6052090), /* PORT144CR */
-       PORTCR(145,     0xe6052091), /* PORT145CR */
-       PORTCR(146,     0xe6052092), /* PORT146CR */
-       PORTCR(147,     0xe6052093), /* PORT147CR */
-       PORTCR(148,     0xe6052094), /* PORT148CR */
-       PORTCR(149,     0xe6052095), /* PORT149CR */
-       PORTCR(150,     0xe6052096), /* PORT150CR */
-       PORTCR(151,     0xe6052097), /* PORT151CR */
-       PORTCR(152,     0xe6052098), /* PORT152CR */
-       PORTCR(153,     0xe6052099), /* PORT153CR */
-       PORTCR(154,     0xe605209a), /* PORT154CR */
-       PORTCR(155,     0xe605209b), /* PORT155CR */
-       PORTCR(156,     0xe605209c), /* PORT156CR */
-       PORTCR(157,     0xe605209d), /* PORT157CR */
-       PORTCR(158,     0xe605209e), /* PORT158CR */
-       PORTCR(159,     0xe605209f), /* PORT159CR */
-       PORTCR(160,     0xe60520a0), /* PORT160CR */
-       PORTCR(161,     0xe60520a1), /* PORT161CR */
-       PORTCR(162,     0xe60520a2), /* PORT162CR */
-       PORTCR(163,     0xe60520a3), /* PORT163CR */
-       PORTCR(164,     0xe60520a4), /* PORT164CR */
-       PORTCR(165,     0xe60520a5), /* PORT165CR */
-       PORTCR(166,     0xe60520a6), /* PORT166CR */
-       PORTCR(167,     0xe60520a7), /* PORT167CR */
-       PORTCR(168,     0xe60520a8), /* PORT168CR */
-       PORTCR(169,     0xe60520a9), /* PORT169CR */
-       PORTCR(170,     0xe60520aa), /* PORT170CR */
-       PORTCR(171,     0xe60520ab), /* PORT171CR */
-       PORTCR(172,     0xe60520ac), /* PORT172CR */
-       PORTCR(173,     0xe60520ad), /* PORT173CR */
-       PORTCR(174,     0xe60520ae), /* PORT174CR */
-       PORTCR(175,     0xe60520af), /* PORT175CR */
-       PORTCR(176,     0xe60520b0), /* PORT176CR */
-       PORTCR(177,     0xe60520b1), /* PORT177CR */
-       PORTCR(178,     0xe60520b2), /* PORT178CR */
-       PORTCR(179,     0xe60520b3), /* PORT179CR */
-       PORTCR(180,     0xe60520b4), /* PORT180CR */
-       PORTCR(181,     0xe60520b5), /* PORT181CR */
-       PORTCR(182,     0xe60520b6), /* PORT182CR */
-       PORTCR(183,     0xe60520b7), /* PORT183CR */
-       PORTCR(184,     0xe60520b8), /* PORT184CR */
-       PORTCR(185,     0xe60520b9), /* PORT185CR */
-       PORTCR(186,     0xe60520ba), /* PORT186CR */
-       PORTCR(187,     0xe60520bb), /* PORT187CR */
-       PORTCR(188,     0xe60520bc), /* PORT188CR */
-       PORTCR(189,     0xe60520bd), /* PORT189CR */
-       PORTCR(190,     0xe60520be), /* PORT190CR */
-       PORTCR(191,     0xe60520bf), /* PORT191CR */
-       PORTCR(192,     0xe60520c0), /* PORT192CR */
-       PORTCR(193,     0xe60520c1), /* PORT193CR */
-       PORTCR(194,     0xe60520c2), /* PORT194CR */
-       PORTCR(195,     0xe60520c3), /* PORT195CR */
-       PORTCR(196,     0xe60520c4), /* PORT196CR */
-       PORTCR(197,     0xe60520c5), /* PORT197CR */
-       PORTCR(198,     0xe60520c6), /* PORT198CR */
-       PORTCR(199,     0xe60520c7), /* PORT199CR */
-       PORTCR(200,     0xe60520c8), /* PORT200CR */
-       PORTCR(201,     0xe60520c9), /* PORT201CR */
-       PORTCR(202,     0xe60520ca), /* PORT202CR */
-       PORTCR(203,     0xe60520cb), /* PORT203CR */
-       PORTCR(204,     0xe60520cc), /* PORT204CR */
-       PORTCR(205,     0xe60520cd), /* PORT205CR */
-       PORTCR(206,     0xe60520ce), /* PORT206CR */
-       PORTCR(207,     0xe60520cf), /* PORT207CR */
-       PORTCR(208,     0xe60520d0), /* PORT208CR */
-       PORTCR(209,     0xe60520d1), /* PORT209CR */
-
-       PORTCR(210,     0xe60530d2), /* PORT210CR */
-       PORTCR(211,     0xe60530d3), /* PORT211CR */
-
-       { PINMUX_CFG_REG("MSEL1CR", 0xe605800c, 32, 1) {
-                       MSEL1CR_31_0,   MSEL1CR_31_1,
-                       MSEL1CR_30_0,   MSEL1CR_30_1,
-                       MSEL1CR_29_0,   MSEL1CR_29_1,
-                       MSEL1CR_28_0,   MSEL1CR_28_1,
-                       MSEL1CR_27_0,   MSEL1CR_27_1,
-                       MSEL1CR_26_0,   MSEL1CR_26_1,
-                       0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       MSEL1CR_16_0,   MSEL1CR_16_1,
-                       MSEL1CR_15_0,   MSEL1CR_15_1,
-                       MSEL1CR_14_0,   MSEL1CR_14_1,
-                       MSEL1CR_13_0,   MSEL1CR_13_1,
-                       MSEL1CR_12_0,   MSEL1CR_12_1,
-                       0, 0, 0, 0,
-                       MSEL1CR_9_0,    MSEL1CR_9_1,
-                       0, 0,
-                       MSEL1CR_7_0,    MSEL1CR_7_1,
-                       MSEL1CR_6_0,    MSEL1CR_6_1,
-                       MSEL1CR_5_0,    MSEL1CR_5_1,
-                       MSEL1CR_4_0,    MSEL1CR_4_1,
-                       MSEL1CR_3_0,    MSEL1CR_3_1,
-                       MSEL1CR_2_0,    MSEL1CR_2_1,
-                       0, 0,
-                       MSEL1CR_0_0,    MSEL1CR_0_1,
-               }
-       },
-       { PINMUX_CFG_REG("MSEL3CR", 0xE6058020, 32, 1) {
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       MSEL3CR_15_0,   MSEL3CR_15_1,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       MSEL3CR_6_0,    MSEL3CR_6_1,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       }
-       },
-       { PINMUX_CFG_REG("MSEL4CR", 0xE6058024, 32, 1) {
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       MSEL4CR_19_0,   MSEL4CR_19_1,
-                       MSEL4CR_18_0,   MSEL4CR_18_1,
-                       0, 0, 0, 0,
-                       MSEL4CR_15_0,   MSEL4CR_15_1,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       MSEL4CR_10_0,   MSEL4CR_10_1,
-                       0, 0, 0, 0, 0, 0,
-                       MSEL4CR_6_0,    MSEL4CR_6_1,
-                       0, 0,
-                       MSEL4CR_4_0,    MSEL4CR_4_1,
-                       0, 0, 0, 0,
-                       MSEL4CR_1_0,    MSEL4CR_1_1,
-                       0, 0,
-               }
-       },
-       { PINMUX_CFG_REG("MSEL5CR", 0xE6058028, 32, 1) {
-                       MSEL5CR_31_0,   MSEL5CR_31_1,
-                       MSEL5CR_30_0,   MSEL5CR_30_1,
-                       MSEL5CR_29_0,   MSEL5CR_29_1,
-                       0, 0,
-                       MSEL5CR_27_0,   MSEL5CR_27_1,
-                       0, 0,
-                       MSEL5CR_25_0,   MSEL5CR_25_1,
-                       0, 0,
-                       MSEL5CR_23_0,   MSEL5CR_23_1,
-                       0, 0,
-                       MSEL5CR_21_0,   MSEL5CR_21_1,
-                       0, 0,
-                       MSEL5CR_19_0,   MSEL5CR_19_1,
-                       0, 0,
-                       MSEL5CR_17_0,   MSEL5CR_17_1,
-                       0, 0,
-                       MSEL5CR_15_0,   MSEL5CR_15_1,
-                       MSEL5CR_14_0,   MSEL5CR_14_1,
-                       MSEL5CR_13_0,   MSEL5CR_13_1,
-                       MSEL5CR_12_0,   MSEL5CR_12_1,
-                       MSEL5CR_11_0,   MSEL5CR_11_1,
-                       MSEL5CR_10_0,   MSEL5CR_10_1,
-                       0, 0,
-                       MSEL5CR_8_0,    MSEL5CR_8_1,
-                       MSEL5CR_7_0,    MSEL5CR_7_1,
-                       MSEL5CR_6_0,    MSEL5CR_6_1,
-                       MSEL5CR_5_0,    MSEL5CR_5_1,
-                       MSEL5CR_4_0,    MSEL5CR_4_1,
-                       MSEL5CR_3_0,    MSEL5CR_3_1,
-                       MSEL5CR_2_0,    MSEL5CR_2_1,
-                       0, 0,
-                       MSEL5CR_0_0,    MSEL5CR_0_1,
-               }
-       },
-       { },
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PORTL031_000DR", 0xe6054800, 32) {
-               PORT31_DATA,    PORT30_DATA,    PORT29_DATA,    PORT28_DATA,
-               PORT27_DATA,    PORT26_DATA,    PORT25_DATA,    PORT24_DATA,
-               PORT23_DATA,    PORT22_DATA,    PORT21_DATA,    PORT20_DATA,
-               PORT19_DATA,    PORT18_DATA,    PORT17_DATA,    PORT16_DATA,
-               PORT15_DATA,    PORT14_DATA,    PORT13_DATA,    PORT12_DATA,
-               PORT11_DATA,    PORT10_DATA,    PORT9_DATA,     PORT8_DATA,
-               PORT7_DATA,     PORT6_DATA,     PORT5_DATA,     PORT4_DATA,
-               PORT3_DATA,     PORT2_DATA,     PORT1_DATA,     PORT0_DATA }
-       },
-       { PINMUX_DATA_REG("PORTL063_032DR", 0xe6054804, 32) {
-               PORT63_DATA,    PORT62_DATA,    PORT61_DATA,    PORT60_DATA,
-               PORT59_DATA,    PORT58_DATA,    PORT57_DATA,    PORT56_DATA,
-               PORT55_DATA,    PORT54_DATA,    PORT53_DATA,    PORT52_DATA,
-               PORT51_DATA,    PORT50_DATA,    PORT49_DATA,    PORT48_DATA,
-               PORT47_DATA,    PORT46_DATA,    PORT45_DATA,    PORT44_DATA,
-               PORT43_DATA,    PORT42_DATA,    PORT41_DATA,    PORT40_DATA,
-               PORT39_DATA,    PORT38_DATA,    PORT37_DATA,    PORT36_DATA,
-               PORT35_DATA,    PORT34_DATA,    PORT33_DATA,    PORT32_DATA }
-       },
-       { PINMUX_DATA_REG("PORTL095_064DR", 0xe6054808, 32) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PORT83_DATA,    PORT82_DATA,    PORT81_DATA,    PORT80_DATA,
-               PORT79_DATA,    PORT78_DATA,    PORT77_DATA,    PORT76_DATA,
-               PORT75_DATA,    PORT74_DATA,    PORT73_DATA,    PORT72_DATA,
-               PORT71_DATA,    PORT70_DATA,    PORT69_DATA,    PORT68_DATA,
-               PORT67_DATA,    PORT66_DATA,    PORT65_DATA,    PORT64_DATA }
-       },
-       { PINMUX_DATA_REG("PORTD095_064DR", 0xe6055808, 32) {
-               PORT95_DATA,    PORT94_DATA,    PORT93_DATA,    PORT92_DATA,
-               PORT91_DATA,    PORT90_DATA,    PORT89_DATA,    PORT88_DATA,
-               PORT87_DATA,    PORT86_DATA,    PORT85_DATA,    PORT84_DATA,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_DATA_REG("PORTD127_096DR", 0xe605580c, 32) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0,              PORT114_DATA,   PORT113_DATA,   PORT112_DATA,
-               PORT111_DATA,   PORT110_DATA,   PORT109_DATA,   PORT108_DATA,
-               PORT107_DATA,   PORT106_DATA,   PORT105_DATA,   PORT104_DATA,
-               PORT103_DATA,   PORT102_DATA,   PORT101_DATA,   PORT100_DATA,
-               PORT99_DATA,    PORT98_DATA,    PORT97_DATA,    PORT96_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR127_096DR", 0xe605680C, 32) {
-               PORT127_DATA,   PORT126_DATA,   PORT125_DATA,   PORT124_DATA,
-               PORT123_DATA,   PORT122_DATA,   PORT121_DATA,   PORT120_DATA,
-               PORT119_DATA,   PORT118_DATA,   PORT117_DATA,   PORT116_DATA,
-               PORT115_DATA,   0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_DATA_REG("PORTR159_128DR", 0xe6056810, 32) {
-               PORT159_DATA,   PORT158_DATA,   PORT157_DATA,   PORT156_DATA,
-               PORT155_DATA,   PORT154_DATA,   PORT153_DATA,   PORT152_DATA,
-               PORT151_DATA,   PORT150_DATA,   PORT149_DATA,   PORT148_DATA,
-               PORT147_DATA,   PORT146_DATA,   PORT145_DATA,   PORT144_DATA,
-               PORT143_DATA,   PORT142_DATA,   PORT141_DATA,   PORT140_DATA,
-               PORT139_DATA,   PORT138_DATA,   PORT137_DATA,   PORT136_DATA,
-               PORT135_DATA,   PORT134_DATA,   PORT133_DATA,   PORT132_DATA,
-               PORT131_DATA,   PORT130_DATA,   PORT129_DATA,   PORT128_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR191_160DR", 0xe6056814, 32) {
-               PORT191_DATA,   PORT190_DATA,   PORT189_DATA,   PORT188_DATA,
-               PORT187_DATA,   PORT186_DATA,   PORT185_DATA,   PORT184_DATA,
-               PORT183_DATA,   PORT182_DATA,   PORT181_DATA,   PORT180_DATA,
-               PORT179_DATA,   PORT178_DATA,   PORT177_DATA,   PORT176_DATA,
-               PORT175_DATA,   PORT174_DATA,   PORT173_DATA,   PORT172_DATA,
-               PORT171_DATA,   PORT170_DATA,   PORT169_DATA,   PORT168_DATA,
-               PORT167_DATA,   PORT166_DATA,   PORT165_DATA,   PORT164_DATA,
-               PORT163_DATA,   PORT162_DATA,   PORT161_DATA,   PORT160_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR223_192DR", 0xe6056818, 32) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0,                           PORT209_DATA,   PORT208_DATA,
-               PORT207_DATA,   PORT206_DATA,   PORT205_DATA,   PORT204_DATA,
-               PORT203_DATA,   PORT202_DATA,   PORT201_DATA,   PORT200_DATA,
-               PORT199_DATA,   PORT198_DATA,   PORT197_DATA,   PORT196_DATA,
-               PORT195_DATA,   PORT194_DATA,   PORT193_DATA,   PORT192_DATA }
-       },
-       { PINMUX_DATA_REG("PORTU223_192DR", 0xe6057818, 32) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PORT211_DATA,   PORT210_DATA, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { },
-};
-
-static struct pinmux_irq pinmux_irqs[] = {
-       PINMUX_IRQ(evt2irq(0x0200), PORT2_FN0,   PORT13_FN0),   /* IRQ0A */
-       PINMUX_IRQ(evt2irq(0x0220), PORT20_FN0),                /* IRQ1A */
-       PINMUX_IRQ(evt2irq(0x0240), PORT11_FN0,  PORT12_FN0),   /* IRQ2A */
-       PINMUX_IRQ(evt2irq(0x0260), PORT10_FN0,  PORT14_FN0),   /* IRQ3A */
-       PINMUX_IRQ(evt2irq(0x0280), PORT15_FN0,  PORT172_FN0),  /* IRQ4A */
-       PINMUX_IRQ(evt2irq(0x02A0), PORT0_FN0,   PORT1_FN0),    /* IRQ5A */
-       PINMUX_IRQ(evt2irq(0x02C0), PORT121_FN0, PORT173_FN0),  /* IRQ6A */
-       PINMUX_IRQ(evt2irq(0x02E0), PORT120_FN0, PORT209_FN0),  /* IRQ7A */
-       PINMUX_IRQ(evt2irq(0x0300), PORT119_FN0),               /* IRQ8A */
-       PINMUX_IRQ(evt2irq(0x0320), PORT118_FN0, PORT210_FN0),  /* IRQ9A */
-       PINMUX_IRQ(evt2irq(0x0340), PORT19_FN0),                /* IRQ10A */
-       PINMUX_IRQ(evt2irq(0x0360), PORT104_FN0),               /* IRQ11A */
-       PINMUX_IRQ(evt2irq(0x0380), PORT42_FN0,  PORT97_FN0),   /* IRQ12A */
-       PINMUX_IRQ(evt2irq(0x03A0), PORT64_FN0,  PORT98_FN0),   /* IRQ13A */
-       PINMUX_IRQ(evt2irq(0x03C0), PORT63_FN0,  PORT99_FN0),   /* IRQ14A */
-       PINMUX_IRQ(evt2irq(0x03E0), PORT62_FN0,  PORT100_FN0),  /* IRQ15A */
-       PINMUX_IRQ(evt2irq(0x3200), PORT68_FN0,  PORT211_FN0),  /* IRQ16A */
-       PINMUX_IRQ(evt2irq(0x3220), PORT69_FN0),                /* IRQ17A */
-       PINMUX_IRQ(evt2irq(0x3240), PORT70_FN0),                /* IRQ18A */
-       PINMUX_IRQ(evt2irq(0x3260), PORT71_FN0),                /* IRQ19A */
-       PINMUX_IRQ(evt2irq(0x3280), PORT67_FN0),                /* IRQ20A */
-       PINMUX_IRQ(evt2irq(0x32A0), PORT202_FN0),               /* IRQ21A */
-       PINMUX_IRQ(evt2irq(0x32C0), PORT95_FN0),                /* IRQ22A */
-       PINMUX_IRQ(evt2irq(0x32E0), PORT96_FN0),                /* IRQ23A */
-       PINMUX_IRQ(evt2irq(0x3300), PORT180_FN0),               /* IRQ24A */
-       PINMUX_IRQ(evt2irq(0x3320), PORT38_FN0),                /* IRQ25A */
-       PINMUX_IRQ(evt2irq(0x3340), PORT58_FN0,  PORT81_FN0),   /* IRQ26A */
-       PINMUX_IRQ(evt2irq(0x3360), PORT57_FN0,  PORT168_FN0),  /* IRQ27A */
-       PINMUX_IRQ(evt2irq(0x3380), PORT56_FN0,  PORT169_FN0),  /* IRQ28A */
-       PINMUX_IRQ(evt2irq(0x33A0), PORT50_FN0,  PORT170_FN0),  /* IRQ29A */
-       PINMUX_IRQ(evt2irq(0x33C0), PORT49_FN0,  PORT171_FN0),  /* IRQ30A */
-       PINMUX_IRQ(evt2irq(0x33E0), PORT41_FN0,  PORT167_FN0),  /* IRQ31A */
-};
-
-static struct pinmux_info r8a7740_pinmux_info = {
-       .name           = "r8a7740_pfc",
-       .reserved_id    = PINMUX_RESERVED,
-       .data           = { PINMUX_DATA_BEGIN,
-                           PINMUX_DATA_END },
-       .input          = { PINMUX_INPUT_BEGIN,
-                           PINMUX_INPUT_END },
-       .input_pu       = { PINMUX_INPUT_PULLUP_BEGIN,
-                           PINMUX_INPUT_PULLUP_END },
-       .input_pd       = { PINMUX_INPUT_PULLDOWN_BEGIN,
-                           PINMUX_INPUT_PULLDOWN_END },
-       .output         = { PINMUX_OUTPUT_BEGIN,
-                           PINMUX_OUTPUT_END },
-       .mark           = { PINMUX_MARK_BEGIN,
-                           PINMUX_MARK_END },
-       .function       = { PINMUX_FUNCTION_BEGIN,
-                           PINMUX_FUNCTION_END },
-
-       .first_gpio     = GPIO_PORT0,
-       .last_gpio      = GPIO_FN_TRACEAUD_FROM_MEMC,
-
-       .gpios          = pinmux_gpios,
-       .cfg_regs       = pinmux_config_regs,
-       .data_regs      = pinmux_data_regs,
-
-       .gpio_data      = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-
-       .gpio_irq       = pinmux_irqs,
-       .gpio_irq_size  = ARRAY_SIZE(pinmux_irqs),
-};
-
-void r8a7740_pinmux_init(void)
-{
-       register_pinmux(&r8a7740_pinmux_info);
-}
diff --git a/arch/arm/mach-shmobile/pfc-r8a7779.c b/arch/arm/mach-shmobile/pfc-r8a7779.c
deleted file mode 100644 (file)
index 9513234..0000000
+++ /dev/null
@@ -1,2645 +0,0 @@
-/*
- * r8a7779 processor support - PFC hardware block
- *
- * Copyright (C) 2011  Renesas Solutions Corp.
- * Copyright (C) 2011  Magnus Damm
- *
- * This program is free software; you can redistribute it and/or modify
- * it under the terms of the GNU General Public License as published by
- * the Free Software Foundation; version 2 of the License.
- *
- * This program is distributed in the hope that it will be useful,
- * but WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
- * GNU General Public License for more details.
- *
- * You should have received a copy of the GNU General Public License
- * along with this program; if not, write to the Free Software
- * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
- */
-#include <linux/init.h>
-#include <linux/kernel.h>
-#include <linux/sh_pfc.h>
-#include <linux/ioport.h>
-#include <mach/r8a7779.h>
-
-#define CPU_32_PORT(fn, pfx, sfx)                              \
-       PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),        \
-       PORT_10(fn, pfx##2, sfx), PORT_1(fn, pfx##30, sfx),     \
-       PORT_1(fn, pfx##31, sfx)
-
-#define CPU_32_PORT6(fn, pfx, sfx)                             \
-       PORT_1(fn, pfx##0, sfx), PORT_1(fn, pfx##1, sfx),       \
-       PORT_1(fn, pfx##2, sfx), PORT_1(fn, pfx##3, sfx),       \
-       PORT_1(fn, pfx##4, sfx), PORT_1(fn, pfx##5, sfx),       \
-       PORT_1(fn, pfx##6, sfx), PORT_1(fn, pfx##7, sfx),       \
-       PORT_1(fn, pfx##8, sfx)
-
-#define CPU_ALL_PORT(fn, pfx, sfx)                             \
-       CPU_32_PORT(fn, pfx##_0_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_1_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_2_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_3_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_4_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_5_, sfx),                         \
-       CPU_32_PORT6(fn, pfx##_6_, sfx)
-
-#define _GP_GPIO(pfx, sfx) PINMUX_GPIO(GPIO_GP##pfx, GP##pfx##_DATA)
-#define _GP_DATA(pfx, sfx) PINMUX_DATA(GP##pfx##_DATA, GP##pfx##_FN,   \
-                                      GP##pfx##_IN, GP##pfx##_OUT)
-
-#define _GP_INOUTSEL(pfx, sfx) GP##pfx##_IN, GP##pfx##_OUT
-#define _GP_INDT(pfx, sfx) GP##pfx##_DATA
-
-#define GP_ALL(str)    CPU_ALL_PORT(_PORT_ALL, GP, str)
-#define PINMUX_GPIO_GP_ALL()   CPU_ALL_PORT(_GP_GPIO, , unused)
-#define PINMUX_DATA_GP_ALL()   CPU_ALL_PORT(_GP_DATA, , unused)
-
-
-#define PORT_10_REV(fn, pfx, sfx)                              \
-       PORT_1(fn, pfx##9, sfx), PORT_1(fn, pfx##8, sfx),       \
-       PORT_1(fn, pfx##7, sfx), PORT_1(fn, pfx##6, sfx),       \
-       PORT_1(fn, pfx##5, sfx), PORT_1(fn, pfx##4, sfx),       \
-       PORT_1(fn, pfx##3, sfx), PORT_1(fn, pfx##2, sfx),       \
-       PORT_1(fn, pfx##1, sfx), PORT_1(fn, pfx##0, sfx)
-
-#define CPU_32_PORT_REV(fn, pfx, sfx)                                  \
-       PORT_1(fn, pfx##31, sfx), PORT_1(fn, pfx##30, sfx),             \
-       PORT_10_REV(fn, pfx##2, sfx), PORT_10_REV(fn, pfx##1, sfx),     \
-       PORT_10_REV(fn, pfx, sfx)
-
-#define GP_INOUTSEL(bank) CPU_32_PORT_REV(_GP_INOUTSEL, _##bank##_, unused)
-#define GP_INDT(bank) CPU_32_PORT_REV(_GP_INDT, _##bank##_, unused)
-
-#define PINMUX_IPSR_DATA(ipsr, fn) PINMUX_DATA(fn##_MARK, FN_##ipsr, FN_##fn)
-#define PINMUX_IPSR_MODSEL_DATA(ipsr, fn, ms) PINMUX_DATA(fn##_MARK, FN_##ms, \
-                                                         FN_##ipsr, FN_##fn)
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       GP_ALL(DATA), /* GP_0_0_DATA -> GP_6_8_DATA */
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       GP_ALL(IN), /* GP_0_0_IN -> GP_6_8_IN */
-       PINMUX_INPUT_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       GP_ALL(OUT), /* GP_0_0_OUT -> GP_6_8_OUT */
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       GP_ALL(FN), /* GP_0_0_FN -> GP_6_8_FN */
-
-       /* GPSR0 */
-       FN_AVS1, FN_AVS2, FN_IP0_7_6, FN_A17,
-       FN_A18, FN_A19, FN_IP0_9_8, FN_IP0_11_10,
-       FN_IP0_13_12, FN_IP0_15_14, FN_IP0_18_16, FN_IP0_22_19,
-       FN_IP0_24_23, FN_IP0_25, FN_IP0_27_26, FN_IP1_1_0,
-       FN_IP1_3_2, FN_IP1_6_4, FN_IP1_10_7, FN_IP1_14_11,
-       FN_IP1_18_15, FN_IP0_5_3, FN_IP0_30_28, FN_IP2_18_16,
-       FN_IP2_21_19, FN_IP2_30_28, FN_IP3_2_0, FN_IP3_11_9,
-       FN_IP3_14_12, FN_IP3_22_21, FN_IP3_26_24, FN_IP3_31_29,
-
-       /* GPSR1 */
-       FN_IP4_1_0, FN_IP4_4_2, FN_IP4_7_5, FN_IP4_10_8,
-       FN_IP4_11, FN_IP4_12, FN_IP4_13, FN_IP4_14,
-       FN_IP4_15, FN_IP4_16, FN_IP4_19_17, FN_IP4_22_20,
-       FN_IP4_23, FN_IP4_24, FN_IP4_25, FN_IP4_26,
-       FN_IP4_27, FN_IP4_28, FN_IP4_31_29, FN_IP5_2_0,
-       FN_IP5_3, FN_IP5_4, FN_IP5_5, FN_IP5_6,
-       FN_IP5_7, FN_IP5_8, FN_IP5_10_9, FN_IP5_12_11,
-       FN_IP5_14_13, FN_IP5_16_15, FN_IP5_20_17, FN_IP5_23_21,
-
-       /* GPSR2 */
-       FN_IP5_27_24, FN_IP8_20, FN_IP8_22_21, FN_IP8_24_23,
-       FN_IP8_27_25, FN_IP8_30_28, FN_IP9_1_0, FN_IP9_3_2,
-       FN_IP9_4, FN_IP9_5, FN_IP9_6, FN_IP9_7,
-       FN_IP9_9_8, FN_IP9_11_10, FN_IP9_13_12, FN_IP9_15_14,
-       FN_IP9_18_16, FN_IP9_21_19, FN_IP9_23_22, FN_IP9_25_24,
-       FN_IP9_27_26, FN_IP9_29_28, FN_IP10_2_0, FN_IP10_5_3,
-       FN_IP10_8_6, FN_IP10_11_9, FN_IP10_14_12, FN_IP10_17_15,
-       FN_IP10_20_18, FN_IP10_23_21, FN_IP10_25_24, FN_IP10_28_26,
-
-       /* GPSR3 */
-       FN_IP10_31_29, FN_IP11_2_0, FN_IP11_5_3, FN_IP11_8_6,
-       FN_IP11_11_9, FN_IP11_14_12, FN_IP11_17_15, FN_IP11_20_18,
-       FN_IP11_23_21, FN_IP11_26_24, FN_IP11_29_27, FN_IP12_2_0,
-       FN_IP12_5_3, FN_IP12_8_6, FN_IP12_11_9, FN_IP12_14_12,
-       FN_IP12_17_15, FN_IP7_16_15, FN_IP7_18_17, FN_IP7_28_27,
-       FN_IP7_30_29, FN_IP7_20_19, FN_IP7_22_21, FN_IP7_24_23,
-       FN_IP7_26_25, FN_IP1_20_19, FN_IP1_22_21, FN_IP1_24_23,
-       FN_IP5_28, FN_IP5_30_29, FN_IP6_1_0, FN_IP6_3_2,
-
-       /* GPSR4 */
-       FN_IP6_5_4, FN_IP6_7_6, FN_IP6_8, FN_IP6_11_9,
-       FN_IP6_14_12, FN_IP6_17_15, FN_IP6_19_18, FN_IP6_22_20,
-       FN_IP6_24_23, FN_IP6_26_25, FN_IP6_30_29, FN_IP7_1_0,
-       FN_IP7_3_2, FN_IP7_6_4, FN_IP7_9_7, FN_IP7_12_10,
-       FN_IP7_14_13, FN_IP2_7_4, FN_IP2_11_8, FN_IP2_15_12,
-       FN_IP1_28_25, FN_IP2_3_0, FN_IP8_3_0, FN_IP8_7_4,
-       FN_IP8_11_8, FN_IP8_15_12, FN_USB_PENC0, FN_USB_PENC1,
-       FN_IP0_2_0, FN_IP8_17_16, FN_IP8_18, FN_IP8_19,
-
-       /* GPSR5 */
-       FN_A1, FN_A2, FN_A3, FN_A4,
-       FN_A5, FN_A6, FN_A7, FN_A8,
-       FN_A9, FN_A10, FN_A11, FN_A12,
-       FN_A13, FN_A14, FN_A15, FN_A16,
-       FN_RD, FN_WE0, FN_WE1, FN_EX_WAIT0,
-       FN_IP3_23, FN_IP3_27, FN_IP3_28, FN_IP2_22,
-       FN_IP2_23, FN_IP2_24, FN_IP2_25, FN_IP2_26,
-       FN_IP2_27, FN_IP3_3, FN_IP3_4, FN_IP3_5,
-
-       /* GPSR6 */
-       FN_IP3_6, FN_IP3_7, FN_IP3_8, FN_IP3_15,
-       FN_IP3_16, FN_IP3_17, FN_IP3_18, FN_IP3_19,
-       FN_IP3_20,
-
-       /* IPSR0 */
-       FN_RD_WR, FN_FWE, FN_ATAG0, FN_VI1_R7,
-       FN_HRTS1, FN_RX4_C,
-       FN_CS1_A26, FN_HSPI_TX2, FN_SDSELF_B,
-       FN_CS0, FN_HSPI_CS2_B,
-       FN_CLKOUT, FN_TX3C_IRDA_TX_C, FN_PWM0_B,
-       FN_A25, FN_SD1_WP, FN_MMC0_D5, FN_FD5,
-       FN_HSPI_RX2, FN_VI1_R3, FN_TX5_B, FN_SSI_SDATA7_B,
-       FN_CTS0_B,
-       FN_A24, FN_SD1_CD, FN_MMC0_D4, FN_FD4,
-       FN_HSPI_CS2, FN_VI1_R2, FN_SSI_WS78_B,
-       FN_A23, FN_FCLE, FN_HSPI_CLK2, FN_VI1_R1,
-       FN_A22, FN_RX5_D, FN_HSPI_RX2_B, FN_VI1_R0,
-       FN_A21, FN_SCK5_D, FN_HSPI_CLK2_B,
-       FN_A20, FN_TX5_D, FN_HSPI_TX2_B,
-       FN_A0, FN_SD1_DAT3, FN_MMC0_D3, FN_FD3,
-       FN_BS, FN_SD1_DAT2, FN_MMC0_D2, FN_FD2,
-       FN_ATADIR0, FN_SDSELF, FN_HCTS1, FN_TX4_C,
-       FN_USB_PENC2, FN_SCK0, FN_PWM1, FN_PWMFSW0,
-       FN_SCIF_CLK, FN_TCLK0_C,
-
-       /* IPSR1 */
-       FN_EX_CS0, FN_RX3_C_IRDA_RX_C, FN_MMC0_D6,
-       FN_FD6, FN_EX_CS1, FN_MMC0_D7, FN_FD7,
-       FN_EX_CS2, FN_SD1_CLK, FN_MMC0_CLK, FN_FALE,
-       FN_ATACS00, FN_EX_CS3, FN_SD1_CMD, FN_MMC0_CMD,
-       FN_FRE, FN_ATACS10, FN_VI1_R4, FN_RX5_B,
-       FN_HSCK1, FN_SSI_SDATA8_B, FN_RTS0_B_TANS_B, FN_SSI_SDATA9,
-       FN_EX_CS4, FN_SD1_DAT0, FN_MMC0_D0, FN_FD0,
-       FN_ATARD0, FN_VI1_R5, FN_SCK5_B, FN_HTX1,
-       FN_TX2_E, FN_TX0_B, FN_SSI_SCK9, FN_EX_CS5,
-       FN_SD1_DAT1, FN_MMC0_D1, FN_FD1, FN_ATAWR0,
-       FN_VI1_R6, FN_HRX1, FN_RX2_E, FN_RX0_B,
-       FN_SSI_WS9, FN_MLB_CLK, FN_PWM2, FN_SCK4,
-       FN_MLB_SIG, FN_PWM3, FN_TX4, FN_MLB_DAT,
-       FN_PWM4, FN_RX4, FN_HTX0, FN_TX1,
-       FN_SDATA, FN_CTS0_C, FN_SUB_TCK, FN_CC5_STATE2,
-       FN_CC5_STATE10, FN_CC5_STATE18, FN_CC5_STATE26, FN_CC5_STATE34,
-
-       /* IPSR2 */
-       FN_HRX0, FN_RX1, FN_SCKZ, FN_RTS0_C_TANS_C,
-       FN_SUB_TDI, FN_CC5_STATE3, FN_CC5_STATE11, FN_CC5_STATE19,
-       FN_CC5_STATE27, FN_CC5_STATE35, FN_HSCK0, FN_SCK1,
-       FN_MTS, FN_PWM5, FN_SCK0_C, FN_SSI_SDATA9_B,
-       FN_SUB_TDO, FN_CC5_STATE0, FN_CC5_STATE8, FN_CC5_STATE16,
-       FN_CC5_STATE24, FN_CC5_STATE32, FN_HCTS0, FN_CTS1,
-       FN_STM, FN_PWM0_D, FN_RX0_C, FN_SCIF_CLK_C,
-       FN_SUB_TRST, FN_TCLK1_B, FN_CC5_OSCOUT, FN_HRTS0,
-       FN_RTS1_TANS, FN_MDATA, FN_TX0_C, FN_SUB_TMS,
-       FN_CC5_STATE1, FN_CC5_STATE9, FN_CC5_STATE17, FN_CC5_STATE25,
-       FN_CC5_STATE33, FN_DU0_DR0, FN_LCDOUT0, FN_DREQ0,
-       FN_GPS_CLK_B, FN_AUDATA0, FN_TX5_C, FN_DU0_DR1,
-       FN_LCDOUT1, FN_DACK0, FN_DRACK0, FN_GPS_SIGN_B,
-       FN_AUDATA1, FN_RX5_C, FN_DU0_DR2, FN_LCDOUT2,
-       FN_DU0_DR3, FN_LCDOUT3, FN_DU0_DR4, FN_LCDOUT4,
-       FN_DU0_DR5, FN_LCDOUT5, FN_DU0_DR6, FN_LCDOUT6,
-       FN_DU0_DR7, FN_LCDOUT7, FN_DU0_DG0, FN_LCDOUT8,
-       FN_DREQ1, FN_SCL2, FN_AUDATA2,
-
-       /* IPSR3 */
-       FN_DU0_DG1, FN_LCDOUT9, FN_DACK1, FN_SDA2,
-       FN_AUDATA3, FN_DU0_DG2, FN_LCDOUT10, FN_DU0_DG3,
-       FN_LCDOUT11, FN_DU0_DG4, FN_LCDOUT12, FN_DU0_DG5,
-       FN_LCDOUT13, FN_DU0_DG6, FN_LCDOUT14, FN_DU0_DG7,
-       FN_LCDOUT15, FN_DU0_DB0, FN_LCDOUT16, FN_EX_WAIT1,
-       FN_SCL1, FN_TCLK1, FN_AUDATA4, FN_DU0_DB1,
-       FN_LCDOUT17, FN_EX_WAIT2, FN_SDA1, FN_GPS_MAG_B,
-       FN_AUDATA5, FN_SCK5_C, FN_DU0_DB2, FN_LCDOUT18,
-       FN_DU0_DB3, FN_LCDOUT19, FN_DU0_DB4, FN_LCDOUT20,
-       FN_DU0_DB5, FN_LCDOUT21, FN_DU0_DB6, FN_LCDOUT22,
-       FN_DU0_DB7, FN_LCDOUT23, FN_DU0_DOTCLKIN, FN_QSTVA_QVS,
-       FN_TX3_D_IRDA_TX_D, FN_SCL3_B, FN_DU0_DOTCLKOUT0, FN_QCLK,
-       FN_DU0_DOTCLKOUT1, FN_QSTVB_QVE, FN_RX3_D_IRDA_RX_D, FN_SDA3_B,
-       FN_SDA2_C, FN_DACK0_B, FN_DRACK0_B, FN_DU0_EXHSYNC_DU0_HSYNC,
-       FN_QSTH_QHS, FN_DU0_EXVSYNC_DU0_VSYNC, FN_QSTB_QHE,
-       FN_DU0_EXODDF_DU0_ODDF_DISP_CDE, FN_QCPV_QDE, FN_CAN1_TX,
-       FN_TX2_C, FN_SCL2_C, FN_REMOCON,
-
-       /* IPSR4 */
-       FN_DU0_DISP, FN_QPOLA, FN_CAN_CLK_C, FN_SCK2_C,
-       FN_DU0_CDE, FN_QPOLB, FN_CAN1_RX, FN_RX2_C,
-       FN_DREQ0_B, FN_SSI_SCK78_B, FN_SCK0_B, FN_DU1_DR0,
-       FN_VI2_DATA0_VI2_B0, FN_PWM6, FN_SD3_CLK, FN_TX3_E_IRDA_TX_E,
-       FN_AUDCK, FN_PWMFSW0_B, FN_DU1_DR1, FN_VI2_DATA1_VI2_B1,
-       FN_PWM0, FN_SD3_CMD, FN_RX3_E_IRDA_RX_E, FN_AUDSYNC,
-       FN_CTS0_D, FN_DU1_DR2, FN_VI2_G0, FN_DU1_DR3,
-       FN_VI2_G1, FN_DU1_DR4, FN_VI2_G2, FN_DU1_DR5,
-       FN_VI2_G3, FN_DU1_DR6, FN_VI2_G4, FN_DU1_DR7,
-       FN_VI2_G5, FN_DU1_DG0, FN_VI2_DATA2_VI2_B2, FN_SCL1_B,
-       FN_SD3_DAT2, FN_SCK3_E, FN_AUDATA6, FN_TX0_D,
-       FN_DU1_DG1, FN_VI2_DATA3_VI2_B3, FN_SDA1_B, FN_SD3_DAT3,
-       FN_SCK5, FN_AUDATA7, FN_RX0_D, FN_DU1_DG2,
-       FN_VI2_G6, FN_DU1_DG3, FN_VI2_G7, FN_DU1_DG4,
-       FN_VI2_R0, FN_DU1_DG5, FN_VI2_R1, FN_DU1_DG6,
-       FN_VI2_R2, FN_DU1_DG7, FN_VI2_R3, FN_DU1_DB0,
-       FN_VI2_DATA4_VI2_B4, FN_SCL2_B, FN_SD3_DAT0, FN_TX5,
-       FN_SCK0_D,
-
-       /* IPSR5 */
-       FN_DU1_DB1, FN_VI2_DATA5_VI2_B5, FN_SDA2_B, FN_SD3_DAT1,
-       FN_RX5, FN_RTS0_D_TANS_D, FN_DU1_DB2, FN_VI2_R4,
-       FN_DU1_DB3, FN_VI2_R5, FN_DU1_DB4, FN_VI2_R6,
-       FN_DU1_DB5, FN_VI2_R7, FN_DU1_DB6, FN_SCL2_D,
-       FN_DU1_DB7, FN_SDA2_D, FN_DU1_DOTCLKIN, FN_VI2_CLKENB,
-       FN_HSPI_CS1, FN_SCL1_D, FN_DU1_DOTCLKOUT, FN_VI2_FIELD,
-       FN_SDA1_D, FN_DU1_EXHSYNC_DU1_HSYNC, FN_VI2_HSYNC,
-       FN_VI3_HSYNC, FN_DU1_EXVSYNC_DU1_VSYNC, FN_VI2_VSYNC, FN_VI3_VSYNC,
-       FN_DU1_EXODDF_DU1_ODDF_DISP_CDE, FN_VI2_CLK, FN_TX3_B_IRDA_TX_B,
-       FN_SD3_CD, FN_HSPI_TX1, FN_VI1_CLKENB, FN_VI3_CLKENB,
-       FN_AUDIO_CLKC, FN_TX2_D, FN_SPEEDIN, FN_GPS_SIGN_D,
-       FN_DU1_DISP, FN_VI2_DATA6_VI2_B6, FN_TCLK0, FN_QSTVA_B_QVS_B,
-       FN_HSPI_CLK1, FN_SCK2_D, FN_AUDIO_CLKOUT_B, FN_GPS_MAG_D,
-       FN_DU1_CDE, FN_VI2_DATA7_VI2_B7, FN_RX3_B_IRDA_RX_B,
-       FN_SD3_WP, FN_HSPI_RX1, FN_VI1_FIELD, FN_VI3_FIELD,
-       FN_AUDIO_CLKOUT, FN_RX2_D, FN_GPS_CLK_C, FN_GPS_CLK_D,
-       FN_AUDIO_CLKA, FN_CAN_TXCLK, FN_AUDIO_CLKB, FN_USB_OVC2,
-       FN_CAN_DEBUGOUT0, FN_MOUT0,
-
-       /* IPSR6 */
-       FN_SSI_SCK0129, FN_CAN_DEBUGOUT1, FN_MOUT1, FN_SSI_WS0129,
-       FN_CAN_DEBUGOUT2, FN_MOUT2, FN_SSI_SDATA0, FN_CAN_DEBUGOUT3,
-       FN_MOUT5, FN_SSI_SDATA1, FN_CAN_DEBUGOUT4, FN_MOUT6,
-       FN_SSI_SDATA2, FN_CAN_DEBUGOUT5, FN_SSI_SCK34, FN_CAN_DEBUGOUT6,
-       FN_CAN0_TX_B, FN_IERX, FN_SSI_SCK9_C, FN_SSI_WS34,
-       FN_CAN_DEBUGOUT7, FN_CAN0_RX_B, FN_IETX, FN_SSI_WS9_C,
-       FN_SSI_SDATA3, FN_PWM0_C, FN_CAN_DEBUGOUT8, FN_CAN_CLK_B,
-       FN_IECLK, FN_SCIF_CLK_B, FN_TCLK0_B, FN_SSI_SDATA4,
-       FN_CAN_DEBUGOUT9, FN_SSI_SDATA9_C, FN_SSI_SCK5, FN_ADICLK,
-       FN_CAN_DEBUGOUT10, FN_SCK3, FN_TCLK0_D, FN_SSI_WS5,
-       FN_ADICS_SAMP, FN_CAN_DEBUGOUT11, FN_TX3_IRDA_TX, FN_SSI_SDATA5,
-       FN_ADIDATA, FN_CAN_DEBUGOUT12, FN_RX3_IRDA_RX, FN_SSI_SCK6,
-       FN_ADICHS0, FN_CAN0_TX, FN_IERX_B,
-
-       /* IPSR7 */
-       FN_SSI_WS6, FN_ADICHS1, FN_CAN0_RX, FN_IETX_B,
-       FN_SSI_SDATA6, FN_ADICHS2, FN_CAN_CLK, FN_IECLK_B,
-       FN_SSI_SCK78, FN_CAN_DEBUGOUT13, FN_IRQ0_B, FN_SSI_SCK9_B,
-       FN_HSPI_CLK1_C, FN_SSI_WS78, FN_CAN_DEBUGOUT14, FN_IRQ1_B,
-       FN_SSI_WS9_B, FN_HSPI_CS1_C, FN_SSI_SDATA7, FN_CAN_DEBUGOUT15,
-       FN_IRQ2_B, FN_TCLK1_C, FN_HSPI_TX1_C, FN_SSI_SDATA8,
-       FN_VSP, FN_IRQ3_B, FN_HSPI_RX1_C, FN_SD0_CLK,
-       FN_ATACS01, FN_SCK1_B, FN_SD0_CMD, FN_ATACS11,
-       FN_TX1_B, FN_CC5_TDO, FN_SD0_DAT0, FN_ATADIR1,
-       FN_RX1_B, FN_CC5_TRST, FN_SD0_DAT1, FN_ATAG1,
-       FN_SCK2_B, FN_CC5_TMS, FN_SD0_DAT2, FN_ATARD1,
-       FN_TX2_B, FN_CC5_TCK, FN_SD0_DAT3, FN_ATAWR1,
-       FN_RX2_B, FN_CC5_TDI, FN_SD0_CD, FN_DREQ2,
-       FN_RTS1_B_TANS_B, FN_SD0_WP, FN_DACK2, FN_CTS1_B,
-
-       /* IPSR8 */
-       FN_HSPI_CLK0, FN_CTS0, FN_USB_OVC0, FN_AD_CLK,
-       FN_CC5_STATE4, FN_CC5_STATE12, FN_CC5_STATE20, FN_CC5_STATE28,
-       FN_CC5_STATE36, FN_HSPI_CS0, FN_RTS0_TANS, FN_USB_OVC1,
-       FN_AD_DI, FN_CC5_STATE5, FN_CC5_STATE13, FN_CC5_STATE21,
-       FN_CC5_STATE29, FN_CC5_STATE37, FN_HSPI_TX0, FN_TX0,
-       FN_CAN_DEBUG_HW_TRIGGER, FN_AD_DO, FN_CC5_STATE6, FN_CC5_STATE14,
-       FN_CC5_STATE22, FN_CC5_STATE30, FN_CC5_STATE38, FN_HSPI_RX0,
-       FN_RX0, FN_CAN_STEP0, FN_AD_NCS, FN_CC5_STATE7,
-       FN_CC5_STATE15, FN_CC5_STATE23, FN_CC5_STATE31, FN_CC5_STATE39,
-       FN_FMCLK, FN_RDS_CLK, FN_PCMOE, FN_BPFCLK,
-       FN_PCMWE, FN_FMIN, FN_RDS_DATA, FN_VI0_CLK,
-       FN_MMC1_CLK, FN_VI0_CLKENB, FN_TX1_C, FN_HTX1_B,
-       FN_MT1_SYNC, FN_VI0_FIELD, FN_RX1_C, FN_HRX1_B,
-       FN_VI0_HSYNC, FN_VI0_DATA0_B_VI0_B0_B, FN_CTS1_C, FN_TX4_D,
-       FN_MMC1_CMD, FN_HSCK1_B, FN_VI0_VSYNC, FN_VI0_DATA1_B_VI0_B1_B,
-       FN_RTS1_C_TANS_C, FN_RX4_D, FN_PWMFSW0_C,
-
-       /* IPSR9 */
-       FN_VI0_DATA0_VI0_B0, FN_HRTS1_B, FN_MT1_VCXO, FN_VI0_DATA1_VI0_B1,
-       FN_HCTS1_B, FN_MT1_PWM, FN_VI0_DATA2_VI0_B2, FN_MMC1_D0,
-       FN_VI0_DATA3_VI0_B3, FN_MMC1_D1, FN_VI0_DATA4_VI0_B4, FN_MMC1_D2,
-       FN_VI0_DATA5_VI0_B5, FN_MMC1_D3, FN_VI0_DATA6_VI0_B6, FN_MMC1_D4,
-       FN_ARM_TRACEDATA_0, FN_VI0_DATA7_VI0_B7, FN_MMC1_D5,
-       FN_ARM_TRACEDATA_1, FN_VI0_G0, FN_SSI_SCK78_C, FN_IRQ0,
-       FN_ARM_TRACEDATA_2, FN_VI0_G1, FN_SSI_WS78_C, FN_IRQ1,
-       FN_ARM_TRACEDATA_3, FN_VI0_G2, FN_ETH_TXD1, FN_MMC1_D6,
-       FN_ARM_TRACEDATA_4, FN_TS_SPSYNC0, FN_VI0_G3, FN_ETH_CRS_DV,
-       FN_MMC1_D7, FN_ARM_TRACEDATA_5, FN_TS_SDAT0, FN_VI0_G4,
-       FN_ETH_TX_EN, FN_SD2_DAT0_B, FN_ARM_TRACEDATA_6, FN_VI0_G5,
-       FN_ETH_RX_ER, FN_SD2_DAT1_B, FN_ARM_TRACEDATA_7, FN_VI0_G6,
-       FN_ETH_RXD0, FN_SD2_DAT2_B, FN_ARM_TRACEDATA_8, FN_VI0_G7,
-       FN_ETH_RXD1, FN_SD2_DAT3_B, FN_ARM_TRACEDATA_9,
-
-       /* IPSR10 */
-       FN_VI0_R0, FN_SSI_SDATA7_C, FN_SCK1_C, FN_DREQ1_B,
-       FN_ARM_TRACEDATA_10, FN_DREQ0_C, FN_VI0_R1, FN_SSI_SDATA8_C,
-       FN_DACK1_B, FN_ARM_TRACEDATA_11, FN_DACK0_C, FN_DRACK0_C,
-       FN_VI0_R2, FN_ETH_LINK, FN_SD2_CLK_B, FN_IRQ2,
-       FN_ARM_TRACEDATA_12, FN_VI0_R3, FN_ETH_MAGIC, FN_SD2_CMD_B,
-       FN_IRQ3, FN_ARM_TRACEDATA_13, FN_VI0_R4, FN_ETH_REFCLK,
-       FN_SD2_CD_B, FN_HSPI_CLK1_B, FN_ARM_TRACEDATA_14, FN_MT1_CLK,
-       FN_TS_SCK0, FN_VI0_R5, FN_ETH_TXD0, FN_SD2_WP_B, FN_HSPI_CS1_B,
-       FN_ARM_TRACEDATA_15, FN_MT1_D, FN_TS_SDEN0, FN_VI0_R6,
-       FN_ETH_MDC, FN_DREQ2_C, FN_HSPI_TX1_B, FN_TRACECLK,
-       FN_MT1_BEN, FN_PWMFSW0_D, FN_VI0_R7, FN_ETH_MDIO,
-       FN_DACK2_C, FN_HSPI_RX1_B, FN_SCIF_CLK_D, FN_TRACECTL,
-       FN_MT1_PEN, FN_VI1_CLK, FN_SIM_D, FN_SDA3,
-       FN_VI1_HSYNC, FN_VI3_CLK, FN_SSI_SCK4, FN_GPS_SIGN_C,
-       FN_PWMFSW0_E, FN_VI1_VSYNC, FN_AUDIO_CLKOUT_C, FN_SSI_WS4,
-       FN_SIM_CLK, FN_GPS_MAG_C, FN_SPV_TRST, FN_SCL3,
-
-       /* IPSR11 */
-       FN_VI1_DATA0_VI1_B0, FN_SD2_DAT0, FN_SIM_RST, FN_SPV_TCK,
-       FN_ADICLK_B, FN_VI1_DATA1_VI1_B1, FN_SD2_DAT1, FN_MT0_CLK,
-       FN_SPV_TMS, FN_ADICS_B_SAMP_B, FN_VI1_DATA2_VI1_B2, FN_SD2_DAT2,
-       FN_MT0_D, FN_SPVTDI, FN_ADIDATA_B, FN_VI1_DATA3_VI1_B3,
-       FN_SD2_DAT3, FN_MT0_BEN, FN_SPV_TDO, FN_ADICHS0_B,
-       FN_VI1_DATA4_VI1_B4, FN_SD2_CLK, FN_MT0_PEN, FN_SPA_TRST,
-       FN_HSPI_CLK1_D, FN_ADICHS1_B, FN_VI1_DATA5_VI1_B5, FN_SD2_CMD,
-       FN_MT0_SYNC, FN_SPA_TCK, FN_HSPI_CS1_D, FN_ADICHS2_B,
-       FN_VI1_DATA6_VI1_B6, FN_SD2_CD, FN_MT0_VCXO, FN_SPA_TMS,
-       FN_HSPI_TX1_D, FN_VI1_DATA7_VI1_B7, FN_SD2_WP, FN_MT0_PWM,
-       FN_SPA_TDI, FN_HSPI_RX1_D, FN_VI1_G0, FN_VI3_DATA0,
-       FN_DU1_DOTCLKOUT1, FN_TS_SCK1, FN_DREQ2_B, FN_TX2,
-       FN_SPA_TDO, FN_HCTS0_B, FN_VI1_G1, FN_VI3_DATA1,
-       FN_SSI_SCK1, FN_TS_SDEN1, FN_DACK2_B, FN_RX2, FN_HRTS0_B,
-
-       /* IPSR12 */
-       FN_VI1_G2, FN_VI3_DATA2, FN_SSI_WS1, FN_TS_SPSYNC1,
-       FN_SCK2, FN_HSCK0_B, FN_VI1_G3, FN_VI3_DATA3,
-       FN_SSI_SCK2, FN_TS_SDAT1, FN_SCL1_C, FN_HTX0_B,
-       FN_VI1_G4, FN_VI3_DATA4, FN_SSI_WS2, FN_SDA1_C,
-       FN_SIM_RST_B, FN_HRX0_B, FN_VI1_G5, FN_VI3_DATA5,
-       FN_GPS_CLK, FN_FSE, FN_TX4_B, FN_SIM_D_B,
-       FN_VI1_G6, FN_VI3_DATA6, FN_GPS_SIGN, FN_FRB,
-       FN_RX4_B, FN_SIM_CLK_B, FN_VI1_G7, FN_VI3_DATA7,
-       FN_GPS_MAG, FN_FCE, FN_SCK4_B,
-
-       FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
-       FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
-       FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2,
-       FN_SEL_SCIF3_3, FN_SEL_SCIF3_4,
-       FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2,
-       FN_SEL_SCIF2_3, FN_SEL_SCIF2_4,
-       FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2,
-       FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, FN_SEL_SCIF0_3,
-       FN_SEL_SSI9_0, FN_SEL_SSI9_1, FN_SEL_SSI9_2,
-       FN_SEL_SSI8_0, FN_SEL_SSI8_1, FN_SEL_SSI8_2,
-       FN_SEL_SSI7_0, FN_SEL_SSI7_1, FN_SEL_SSI7_2,
-       FN_SEL_VI0_0, FN_SEL_VI0_1,
-       FN_SEL_SD2_0, FN_SEL_SD2_1,
-       FN_SEL_INT3_0, FN_SEL_INT3_1,
-       FN_SEL_INT2_0, FN_SEL_INT2_1,
-       FN_SEL_INT1_0, FN_SEL_INT1_1,
-       FN_SEL_INT0_0, FN_SEL_INT0_1,
-       FN_SEL_IE_0, FN_SEL_IE_1,
-       FN_SEL_EXBUS2_0, FN_SEL_EXBUS2_1, FN_SEL_EXBUS2_2,
-       FN_SEL_EXBUS1_0, FN_SEL_EXBUS1_1,
-       FN_SEL_EXBUS0_0, FN_SEL_EXBUS0_1, FN_SEL_EXBUS0_2,
-
-       FN_SEL_TMU1_0, FN_SEL_TMU1_1, FN_SEL_TMU1_2,
-       FN_SEL_TMU0_0, FN_SEL_TMU0_1, FN_SEL_TMU0_2, FN_SEL_TMU0_3,
-       FN_SEL_SCIF_0, FN_SEL_SCIF_1, FN_SEL_SCIF_2, FN_SEL_SCIF_3,
-       FN_SEL_CANCLK_0, FN_SEL_CANCLK_1, FN_SEL_CANCLK_2,
-       FN_SEL_CAN0_0, FN_SEL_CAN0_1,
-       FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1,
-       FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1,
-       FN_SEL_PWMFSW_0, FN_SEL_PWMFSW_1, FN_SEL_PWMFSW_2,
-       FN_SEL_PWMFSW_3, FN_SEL_PWMFSW_4,
-       FN_SEL_ADI_0, FN_SEL_ADI_1,
-       FN_SEL_GPS_0, FN_SEL_GPS_1, FN_SEL_GPS_2, FN_SEL_GPS_3,
-       FN_SEL_SIM_0, FN_SEL_SIM_1,
-       FN_SEL_HSPI2_0, FN_SEL_HSPI2_1,
-       FN_SEL_HSPI1_0, FN_SEL_HSPI1_1, FN_SEL_HSPI1_2, FN_SEL_HSPI1_3,
-       FN_SEL_I2C3_0, FN_SEL_I2C3_1,
-       FN_SEL_I2C2_0, FN_SEL_I2C2_1, FN_SEL_I2C2_2, FN_SEL_I2C2_3,
-       FN_SEL_I2C1_0, FN_SEL_I2C1_1, FN_SEL_I2C1_2, FN_SEL_I2C1_3,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       AVS1_MARK, AVS2_MARK, A17_MARK, A18_MARK,
-       A19_MARK,
-
-       RD_WR_MARK, FWE_MARK, ATAG0_MARK, VI1_R7_MARK,
-       HRTS1_MARK, RX4_C_MARK,
-       CS1_A26_MARK, HSPI_TX2_MARK, SDSELF_B_MARK,
-       CS0_MARK, HSPI_CS2_B_MARK,
-       CLKOUT_MARK, TX3C_IRDA_TX_C_MARK, PWM0_B_MARK,
-       A25_MARK, SD1_WP_MARK, MMC0_D5_MARK, FD5_MARK,
-       HSPI_RX2_MARK, VI1_R3_MARK, TX5_B_MARK, SSI_SDATA7_B_MARK, CTS0_B_MARK,
-       A24_MARK, SD1_CD_MARK, MMC0_D4_MARK, FD4_MARK,
-       HSPI_CS2_MARK, VI1_R2_MARK, SSI_WS78_B_MARK,
-       A23_MARK, FCLE_MARK, HSPI_CLK2_MARK, VI1_R1_MARK,
-       A22_MARK, RX5_D_MARK, HSPI_RX2_B_MARK, VI1_R0_MARK,
-       A21_MARK, SCK5_D_MARK, HSPI_CLK2_B_MARK,
-       A20_MARK, TX5_D_MARK, HSPI_TX2_B_MARK,
-       A0_MARK, SD1_DAT3_MARK, MMC0_D3_MARK, FD3_MARK,
-       BS_MARK, SD1_DAT2_MARK, MMC0_D2_MARK, FD2_MARK,
-       ATADIR0_MARK, SDSELF_MARK, HCTS1_MARK, TX4_C_MARK,
-       USB_PENC2_MARK, SCK0_MARK, PWM1_MARK, PWMFSW0_MARK,
-       SCIF_CLK_MARK, TCLK0_C_MARK,
-
-       EX_CS0_MARK, RX3_C_IRDA_RX_C_MARK, MMC0_D6_MARK,
-       FD6_MARK, EX_CS1_MARK, MMC0_D7_MARK, FD7_MARK,
-       EX_CS2_MARK, SD1_CLK_MARK, MMC0_CLK_MARK, FALE_MARK,
-       ATACS00_MARK, EX_CS3_MARK, SD1_CMD_MARK, MMC0_CMD_MARK,
-       FRE_MARK, ATACS10_MARK, VI1_R4_MARK, RX5_B_MARK,
-       HSCK1_MARK, SSI_SDATA8_B_MARK, RTS0_B_TANS_B_MARK, SSI_SDATA9_MARK,
-       EX_CS4_MARK, SD1_DAT0_MARK, MMC0_D0_MARK, FD0_MARK,
-       ATARD0_MARK, VI1_R5_MARK, SCK5_B_MARK, HTX1_MARK,
-       TX2_E_MARK, TX0_B_MARK, SSI_SCK9_MARK, EX_CS5_MARK,
-       SD1_DAT1_MARK, MMC0_D1_MARK, FD1_MARK, ATAWR0_MARK,
-       VI1_R6_MARK, HRX1_MARK, RX2_E_MARK, RX0_B_MARK,
-       SSI_WS9_MARK, MLB_CLK_MARK, PWM2_MARK, SCK4_MARK,
-       MLB_SIG_MARK, PWM3_MARK, TX4_MARK, MLB_DAT_MARK,
-       PWM4_MARK, RX4_MARK, HTX0_MARK, TX1_MARK,
-       SDATA_MARK, CTS0_C_MARK, SUB_TCK_MARK, CC5_STATE2_MARK,
-       CC5_STATE10_MARK, CC5_STATE18_MARK, CC5_STATE26_MARK, CC5_STATE34_MARK,
-
-       HRX0_MARK, RX1_MARK, SCKZ_MARK, RTS0_C_TANS_C_MARK,
-       SUB_TDI_MARK, CC5_STATE3_MARK, CC5_STATE11_MARK, CC5_STATE19_MARK,
-       CC5_STATE27_MARK, CC5_STATE35_MARK, HSCK0_MARK, SCK1_MARK,
-       MTS_MARK, PWM5_MARK, SCK0_C_MARK, SSI_SDATA9_B_MARK,
-       SUB_TDO_MARK, CC5_STATE0_MARK, CC5_STATE8_MARK, CC5_STATE16_MARK,
-       CC5_STATE24_MARK, CC5_STATE32_MARK, HCTS0_MARK, CTS1_MARK,
-       STM_MARK, PWM0_D_MARK, RX0_C_MARK, SCIF_CLK_C_MARK,
-       SUB_TRST_MARK, TCLK1_B_MARK, CC5_OSCOUT_MARK, HRTS0_MARK,
-       RTS1_TANS_MARK, MDATA_MARK, TX0_C_MARK, SUB_TMS_MARK,
-       CC5_STATE1_MARK, CC5_STATE9_MARK, CC5_STATE17_MARK, CC5_STATE25_MARK,
-       CC5_STATE33_MARK, DU0_DR0_MARK, LCDOUT0_MARK, DREQ0_MARK,
-       GPS_CLK_B_MARK, AUDATA0_MARK, TX5_C_MARK, DU0_DR1_MARK,
-       LCDOUT1_MARK, DACK0_MARK, DRACK0_MARK, GPS_SIGN_B_MARK,
-       AUDATA1_MARK, RX5_C_MARK, DU0_DR2_MARK, LCDOUT2_MARK,
-       DU0_DR3_MARK, LCDOUT3_MARK, DU0_DR4_MARK, LCDOUT4_MARK,
-       DU0_DR5_MARK, LCDOUT5_MARK, DU0_DR6_MARK, LCDOUT6_MARK,
-       DU0_DR7_MARK, LCDOUT7_MARK, DU0_DG0_MARK, LCDOUT8_MARK,
-       DREQ1_MARK, SCL2_MARK, AUDATA2_MARK,
-
-       DU0_DG1_MARK, LCDOUT9_MARK, DACK1_MARK, SDA2_MARK,
-       AUDATA3_MARK, DU0_DG2_MARK, LCDOUT10_MARK, DU0_DG3_MARK,
-       LCDOUT11_MARK, DU0_DG4_MARK, LCDOUT12_MARK, DU0_DG5_MARK,
-       LCDOUT13_MARK, DU0_DG6_MARK, LCDOUT14_MARK, DU0_DG7_MARK,
-       LCDOUT15_MARK, DU0_DB0_MARK, LCDOUT16_MARK, EX_WAIT1_MARK,
-       SCL1_MARK, TCLK1_MARK, AUDATA4_MARK, DU0_DB1_MARK,
-       LCDOUT17_MARK, EX_WAIT2_MARK, SDA1_MARK, GPS_MAG_B_MARK,
-       AUDATA5_MARK, SCK5_C_MARK, DU0_DB2_MARK, LCDOUT18_MARK,
-       DU0_DB3_MARK, LCDOUT19_MARK, DU0_DB4_MARK, LCDOUT20_MARK,
-       DU0_DB5_MARK, LCDOUT21_MARK, DU0_DB6_MARK, LCDOUT22_MARK,
-       DU0_DB7_MARK, LCDOUT23_MARK, DU0_DOTCLKIN_MARK, QSTVA_QVS_MARK,
-       TX3_D_IRDA_TX_D_MARK, SCL3_B_MARK, DU0_DOTCLKOUT0_MARK, QCLK_MARK,
-       DU0_DOTCLKOUT1_MARK, QSTVB_QVE_MARK, RX3_D_IRDA_RX_D_MARK, SDA3_B_MARK,
-       SDA2_C_MARK, DACK0_B_MARK, DRACK0_B_MARK, DU0_EXHSYNC_DU0_HSYNC_MARK,
-       QSTH_QHS_MARK, DU0_EXVSYNC_DU0_VSYNC_MARK, QSTB_QHE_MARK,
-       DU0_EXODDF_DU0_ODDF_DISP_CDE_MARK, QCPV_QDE_MARK, CAN1_TX_MARK,
-       TX2_C_MARK, SCL2_C_MARK, REMOCON_MARK,
-
-       DU0_DISP_MARK, QPOLA_MARK, CAN_CLK_C_MARK, SCK2_C_MARK,
-       DU0_CDE_MARK, QPOLB_MARK, CAN1_RX_MARK, RX2_C_MARK,
-       DREQ0_B_MARK, SSI_SCK78_B_MARK, SCK0_B_MARK, DU1_DR0_MARK,
-       VI2_DATA0_VI2_B0_MARK, PWM6_MARK, SD3_CLK_MARK, TX3_E_IRDA_TX_E_MARK,
-       AUDCK_MARK, PWMFSW0_B_MARK, DU1_DR1_MARK, VI2_DATA1_VI2_B1_MARK,
-       PWM0_MARK, SD3_CMD_MARK, RX3_E_IRDA_RX_E_MARK, AUDSYNC_MARK,
-       CTS0_D_MARK, DU1_DR2_MARK, VI2_G0_MARK, DU1_DR3_MARK,
-       VI2_G1_MARK, DU1_DR4_MARK, VI2_G2_MARK, DU1_DR5_MARK,
-       VI2_G3_MARK, DU1_DR6_MARK, VI2_G4_MARK, DU1_DR7_MARK,
-       VI2_G5_MARK, DU1_DG0_MARK, VI2_DATA2_VI2_B2_MARK, SCL1_B_MARK,
-       SD3_DAT2_MARK, SCK3_E_MARK, AUDATA6_MARK, TX0_D_MARK,
-       DU1_DG1_MARK, VI2_DATA3_VI2_B3_MARK, SDA1_B_MARK, SD3_DAT3_MARK,
-       SCK5_MARK, AUDATA7_MARK, RX0_D_MARK, DU1_DG2_MARK,
-       VI2_G6_MARK, DU1_DG3_MARK, VI2_G7_MARK, DU1_DG4_MARK,
-       VI2_R0_MARK, DU1_DG5_MARK, VI2_R1_MARK, DU1_DG6_MARK,
-       VI2_R2_MARK, DU1_DG7_MARK, VI2_R3_MARK, DU1_DB0_MARK,
-       VI2_DATA4_VI2_B4_MARK, SCL2_B_MARK, SD3_DAT0_MARK, TX5_MARK,
-       SCK0_D_MARK,
-
-       DU1_DB1_MARK, VI2_DATA5_VI2_B5_MARK, SDA2_B_MARK, SD3_DAT1_MARK,
-       RX5_MARK, RTS0_D_TANS_D_MARK, DU1_DB2_MARK, VI2_R4_MARK,
-       DU1_DB3_MARK, VI2_R5_MARK, DU1_DB4_MARK, VI2_R6_MARK,
-       DU1_DB5_MARK, VI2_R7_MARK, DU1_DB6_MARK, SCL2_D_MARK,
-       DU1_DB7_MARK, SDA2_D_MARK, DU1_DOTCLKIN_MARK, VI2_CLKENB_MARK,
-       HSPI_CS1_MARK, SCL1_D_MARK, DU1_DOTCLKOUT_MARK, VI2_FIELD_MARK,
-       SDA1_D_MARK, DU1_EXHSYNC_DU1_HSYNC_MARK, VI2_HSYNC_MARK,
-       VI3_HSYNC_MARK, DU1_EXVSYNC_DU1_VSYNC_MARK, VI2_VSYNC_MARK,
-       VI3_VSYNC_MARK, DU1_EXODDF_DU1_ODDF_DISP_CDE_MARK, VI2_CLK_MARK,
-       TX3_B_IRDA_TX_B_MARK, SD3_CD_MARK, HSPI_TX1_MARK, VI1_CLKENB_MARK,
-       VI3_CLKENB_MARK, AUDIO_CLKC_MARK, TX2_D_MARK, SPEEDIN_MARK,
-       GPS_SIGN_D_MARK, DU1_DISP_MARK, VI2_DATA6_VI2_B6_MARK, TCLK0_MARK,
-       QSTVA_B_QVS_B_MARK, HSPI_CLK1_MARK, SCK2_D_MARK, AUDIO_CLKOUT_B_MARK,
-       GPS_MAG_D_MARK, DU1_CDE_MARK, VI2_DATA7_VI2_B7_MARK,
-       RX3_B_IRDA_RX_B_MARK, SD3_WP_MARK, HSPI_RX1_MARK, VI1_FIELD_MARK,
-       VI3_FIELD_MARK, AUDIO_CLKOUT_MARK, RX2_D_MARK, GPS_CLK_C_MARK,
-       GPS_CLK_D_MARK, AUDIO_CLKA_MARK, CAN_TXCLK_MARK, AUDIO_CLKB_MARK,
-       USB_OVC2_MARK, CAN_DEBUGOUT0_MARK, MOUT0_MARK,
-
-       SSI_SCK0129_MARK, CAN_DEBUGOUT1_MARK, MOUT1_MARK, SSI_WS0129_MARK,
-       CAN_DEBUGOUT2_MARK, MOUT2_MARK, SSI_SDATA0_MARK, CAN_DEBUGOUT3_MARK,
-       MOUT5_MARK, SSI_SDATA1_MARK, CAN_DEBUGOUT4_MARK, MOUT6_MARK,
-       SSI_SDATA2_MARK, CAN_DEBUGOUT5_MARK, SSI_SCK34_MARK,
-       CAN_DEBUGOUT6_MARK, CAN0_TX_B_MARK, IERX_MARK, SSI_SCK9_C_MARK,
-       SSI_WS34_MARK, CAN_DEBUGOUT7_MARK, CAN0_RX_B_MARK, IETX_MARK,
-       SSI_WS9_C_MARK, SSI_SDATA3_MARK, PWM0_C_MARK, CAN_DEBUGOUT8_MARK,
-       CAN_CLK_B_MARK, IECLK_MARK, SCIF_CLK_B_MARK, TCLK0_B_MARK,
-       SSI_SDATA4_MARK, CAN_DEBUGOUT9_MARK, SSI_SDATA9_C_MARK, SSI_SCK5_MARK,
-       ADICLK_MARK, CAN_DEBUGOUT10_MARK, SCK3_MARK, TCLK0_D_MARK,
-       SSI_WS5_MARK, ADICS_SAMP_MARK, CAN_DEBUGOUT11_MARK, TX3_IRDA_TX_MARK,
-       SSI_SDATA5_MARK, ADIDATA_MARK, CAN_DEBUGOUT12_MARK, RX3_IRDA_RX_MARK,
-       SSI_SCK6_MARK, ADICHS0_MARK, CAN0_TX_MARK, IERX_B_MARK,
-
-       SSI_WS6_MARK, ADICHS1_MARK, CAN0_RX_MARK, IETX_B_MARK,
-       SSI_SDATA6_MARK, ADICHS2_MARK, CAN_CLK_MARK, IECLK_B_MARK,
-       SSI_SCK78_MARK, CAN_DEBUGOUT13_MARK, IRQ0_B_MARK, SSI_SCK9_B_MARK,
-       HSPI_CLK1_C_MARK, SSI_WS78_MARK, CAN_DEBUGOUT14_MARK, IRQ1_B_MARK,
-       SSI_WS9_B_MARK, HSPI_CS1_C_MARK, SSI_SDATA7_MARK, CAN_DEBUGOUT15_MARK,
-       IRQ2_B_MARK, TCLK1_C_MARK, HSPI_TX1_C_MARK, SSI_SDATA8_MARK,
-       VSP_MARK, IRQ3_B_MARK, HSPI_RX1_C_MARK, SD0_CLK_MARK,
-       ATACS01_MARK, SCK1_B_MARK, SD0_CMD_MARK, ATACS11_MARK,
-       TX1_B_MARK, CC5_TDO_MARK, SD0_DAT0_MARK, ATADIR1_MARK,
-       RX1_B_MARK, CC5_TRST_MARK, SD0_DAT1_MARK, ATAG1_MARK,
-       SCK2_B_MARK, CC5_TMS_MARK, SD0_DAT2_MARK, ATARD1_MARK,
-       TX2_B_MARK, CC5_TCK_MARK, SD0_DAT3_MARK, ATAWR1_MARK,
-       RX2_B_MARK, CC5_TDI_MARK, SD0_CD_MARK, DREQ2_MARK,
-       RTS1_B_TANS_B_MARK, SD0_WP_MARK, DACK2_MARK, CTS1_B_MARK,
-
-       HSPI_CLK0_MARK, CTS0_MARK, USB_OVC0_MARK, AD_CLK_MARK,
-       CC5_STATE4_MARK, CC5_STATE12_MARK, CC5_STATE20_MARK, CC5_STATE28_MARK,
-       CC5_STATE36_MARK, HSPI_CS0_MARK, RTS0_TANS_MARK, USB_OVC1_MARK,
-       AD_DI_MARK, CC5_STATE5_MARK, CC5_STATE13_MARK, CC5_STATE21_MARK,
-       CC5_STATE29_MARK, CC5_STATE37_MARK, HSPI_TX0_MARK, TX0_MARK,
-       CAN_DEBUG_HW_TRIGGER_MARK, AD_DO_MARK, CC5_STATE6_MARK,
-       CC5_STATE14_MARK, CC5_STATE22_MARK, CC5_STATE30_MARK,
-       CC5_STATE38_MARK, HSPI_RX0_MARK, RX0_MARK, CAN_STEP0_MARK,
-       AD_NCS_MARK, CC5_STATE7_MARK, CC5_STATE15_MARK, CC5_STATE23_MARK,
-       CC5_STATE31_MARK, CC5_STATE39_MARK, FMCLK_MARK, RDS_CLK_MARK,
-       PCMOE_MARK, BPFCLK_MARK, PCMWE_MARK, FMIN_MARK, RDS_DATA_MARK,
-       VI0_CLK_MARK, MMC1_CLK_MARK, VI0_CLKENB_MARK, TX1_C_MARK, HTX1_B_MARK,
-       MT1_SYNC_MARK, VI0_FIELD_MARK, RX1_C_MARK, HRX1_B_MARK,
-       VI0_HSYNC_MARK, VI0_DATA0_B_VI0_B0_B_MARK, CTS1_C_MARK, TX4_D_MARK,
-       MMC1_CMD_MARK, HSCK1_B_MARK, VI0_VSYNC_MARK, VI0_DATA1_B_VI0_B1_B_MARK,
-       RTS1_C_TANS_C_MARK, RX4_D_MARK, PWMFSW0_C_MARK,
-
-       VI0_DATA0_VI0_B0_MARK, HRTS1_B_MARK, MT1_VCXO_MARK,
-       VI0_DATA1_VI0_B1_MARK, HCTS1_B_MARK, MT1_PWM_MARK,
-       VI0_DATA2_VI0_B2_MARK, MMC1_D0_MARK, VI0_DATA3_VI0_B3_MARK,
-       MMC1_D1_MARK, VI0_DATA4_VI0_B4_MARK, MMC1_D2_MARK,
-       VI0_DATA5_VI0_B5_MARK, MMC1_D3_MARK, VI0_DATA6_VI0_B6_MARK,
-       MMC1_D4_MARK, ARM_TRACEDATA_0_MARK, VI0_DATA7_VI0_B7_MARK,
-       MMC1_D5_MARK, ARM_TRACEDATA_1_MARK, VI0_G0_MARK, SSI_SCK78_C_MARK,
-       IRQ0_MARK, ARM_TRACEDATA_2_MARK, VI0_G1_MARK, SSI_WS78_C_MARK,
-       IRQ1_MARK, ARM_TRACEDATA_3_MARK, VI0_G2_MARK, ETH_TXD1_MARK,
-       MMC1_D6_MARK, ARM_TRACEDATA_4_MARK, TS_SPSYNC0_MARK, VI0_G3_MARK,
-       ETH_CRS_DV_MARK, MMC1_D7_MARK, ARM_TRACEDATA_5_MARK, TS_SDAT0_MARK,
-       VI0_G4_MARK, ETH_TX_EN_MARK, SD2_DAT0_B_MARK, ARM_TRACEDATA_6_MARK,
-       VI0_G5_MARK, ETH_RX_ER_MARK, SD2_DAT1_B_MARK, ARM_TRACEDATA_7_MARK,
-       VI0_G6_MARK, ETH_RXD0_MARK, SD2_DAT2_B_MARK, ARM_TRACEDATA_8_MARK,
-       VI0_G7_MARK, ETH_RXD1_MARK, SD2_DAT3_B_MARK, ARM_TRACEDATA_9_MARK,
-
-       VI0_R0_MARK, SSI_SDATA7_C_MARK, SCK1_C_MARK, DREQ1_B_MARK,
-       ARM_TRACEDATA_10_MARK, DREQ0_C_MARK, VI0_R1_MARK, SSI_SDATA8_C_MARK,
-       DACK1_B_MARK, ARM_TRACEDATA_11_MARK, DACK0_C_MARK, DRACK0_C_MARK,
-       VI0_R2_MARK, ETH_LINK_MARK, SD2_CLK_B_MARK, IRQ2_MARK,
-       ARM_TRACEDATA_12_MARK, VI0_R3_MARK, ETH_MAGIC_MARK, SD2_CMD_B_MARK,
-       IRQ3_MARK, ARM_TRACEDATA_13_MARK, VI0_R4_MARK, ETH_REFCLK_MARK,
-       SD2_CD_B_MARK, HSPI_CLK1_B_MARK, ARM_TRACEDATA_14_MARK, MT1_CLK_MARK,
-       TS_SCK0_MARK, VI0_R5_MARK, ETH_TXD0_MARK, SD2_WP_B_MARK,
-       HSPI_CS1_B_MARK, ARM_TRACEDATA_15_MARK, MT1_D_MARK, TS_SDEN0_MARK,
-       VI0_R6_MARK, ETH_MDC_MARK, DREQ2_C_MARK, HSPI_TX1_B_MARK,
-       TRACECLK_MARK, MT1_BEN_MARK, PWMFSW0_D_MARK, VI0_R7_MARK,
-       ETH_MDIO_MARK, DACK2_C_MARK, HSPI_RX1_B_MARK, SCIF_CLK_D_MARK,
-       TRACECTL_MARK, MT1_PEN_MARK, VI1_CLK_MARK, SIM_D_MARK, SDA3_MARK,
-       VI1_HSYNC_MARK, VI3_CLK_MARK, SSI_SCK4_MARK, GPS_SIGN_C_MARK,
-       PWMFSW0_E_MARK, VI1_VSYNC_MARK, AUDIO_CLKOUT_C_MARK, SSI_WS4_MARK,
-       SIM_CLK_MARK, GPS_MAG_C_MARK, SPV_TRST_MARK, SCL3_MARK,
-
-       VI1_DATA0_VI1_B0_MARK, SD2_DAT0_MARK, SIM_RST_MARK, SPV_TCK_MARK,
-       ADICLK_B_MARK, VI1_DATA1_VI1_B1_MARK, SD2_DAT1_MARK, MT0_CLK_MARK,
-       SPV_TMS_MARK, ADICS_B_SAMP_B_MARK, VI1_DATA2_VI1_B2_MARK,
-       SD2_DAT2_MARK, MT0_D_MARK, SPVTDI_MARK, ADIDATA_B_MARK,
-       VI1_DATA3_VI1_B3_MARK, SD2_DAT3_MARK, MT0_BEN_MARK, SPV_TDO_MARK,
-       ADICHS0_B_MARK, VI1_DATA4_VI1_B4_MARK, SD2_CLK_MARK, MT0_PEN_MARK,
-       SPA_TRST_MARK, HSPI_CLK1_D_MARK, ADICHS1_B_MARK,
-       VI1_DATA5_VI1_B5_MARK, SD2_CMD_MARK, MT0_SYNC_MARK, SPA_TCK_MARK,
-       HSPI_CS1_D_MARK, ADICHS2_B_MARK, VI1_DATA6_VI1_B6_MARK, SD2_CD_MARK,
-       MT0_VCXO_MARK, SPA_TMS_MARK, HSPI_TX1_D_MARK, VI1_DATA7_VI1_B7_MARK,
-       SD2_WP_MARK, MT0_PWM_MARK, SPA_TDI_MARK, HSPI_RX1_D_MARK,
-       VI1_G0_MARK, VI3_DATA0_MARK, DU1_DOTCLKOUT1_MARK, TS_SCK1_MARK,
-       DREQ2_B_MARK, TX2_MARK, SPA_TDO_MARK, HCTS0_B_MARK,
-       VI1_G1_MARK, VI3_DATA1_MARK, SSI_SCK1_MARK, TS_SDEN1_MARK,
-       DACK2_B_MARK, RX2_MARK, HRTS0_B_MARK,
-
-       VI1_G2_MARK, VI3_DATA2_MARK, SSI_WS1_MARK, TS_SPSYNC1_MARK,
-       SCK2_MARK, HSCK0_B_MARK, VI1_G3_MARK, VI3_DATA3_MARK,
-       SSI_SCK2_MARK, TS_SDAT1_MARK, SCL1_C_MARK, HTX0_B_MARK,
-       VI1_G4_MARK, VI3_DATA4_MARK, SSI_WS2_MARK, SDA1_C_MARK,
-       SIM_RST_B_MARK, HRX0_B_MARK, VI1_G5_MARK, VI3_DATA5_MARK,
-       GPS_CLK_MARK, FSE_MARK, TX4_B_MARK, SIM_D_B_MARK,
-       VI1_G6_MARK, VI3_DATA6_MARK, GPS_SIGN_MARK, FRB_MARK,
-       RX4_B_MARK, SIM_CLK_B_MARK, VI1_G7_MARK, VI3_DATA7_MARK,
-       GPS_MAG_MARK, FCE_MARK, SCK4_B_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       PINMUX_DATA_GP_ALL(), /* PINMUX_DATA(GP_M_N_DATA, GP_M_N_FN...), */
-
-       PINMUX_DATA(AVS1_MARK, FN_AVS1),
-       PINMUX_DATA(AVS1_MARK, FN_AVS1),
-       PINMUX_DATA(A17_MARK, FN_A17),
-       PINMUX_DATA(A18_MARK, FN_A18),
-       PINMUX_DATA(A19_MARK, FN_A19),
-
-       PINMUX_IPSR_DATA(IP0_2_0, USB_PENC2),
-       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, SCK0, SEL_SCIF0_0),
-       PINMUX_IPSR_DATA(IP0_2_0, PWM1),
-       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, PWMFSW0, SEL_PWMFSW_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, SCIF_CLK, SEL_SCIF_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, TCLK0_C, SEL_TMU0_2),
-       PINMUX_IPSR_DATA(IP0_5_3, BS),
-       PINMUX_IPSR_DATA(IP0_5_3, SD1_DAT2),
-       PINMUX_IPSR_DATA(IP0_5_3, MMC0_D2),
-       PINMUX_IPSR_DATA(IP0_5_3, FD2),
-       PINMUX_IPSR_DATA(IP0_5_3, ATADIR0),
-       PINMUX_IPSR_DATA(IP0_5_3, SDSELF),
-       PINMUX_IPSR_MODSEL_DATA(IP0_5_3, HCTS1, SEL_HSCIF1_0),
-       PINMUX_IPSR_DATA(IP0_5_3, TX4_C),
-       PINMUX_IPSR_DATA(IP0_7_6, A0),
-       PINMUX_IPSR_DATA(IP0_7_6, SD1_DAT3),
-       PINMUX_IPSR_DATA(IP0_7_6, MMC0_D3),
-       PINMUX_IPSR_DATA(IP0_7_6, FD3),
-       PINMUX_IPSR_DATA(IP0_9_8, A20),
-       PINMUX_IPSR_DATA(IP0_9_8, TX5_D),
-       PINMUX_IPSR_DATA(IP0_9_8, HSPI_TX2_B),
-       PINMUX_IPSR_DATA(IP0_11_10, A21),
-       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, SCK5_D, SEL_SCIF5_3),
-       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, HSPI_CLK2_B, SEL_HSPI2_1),
-       PINMUX_IPSR_DATA(IP0_13_12, A22),
-       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, RX5_D, SEL_SCIF5_3),
-       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, HSPI_RX2_B, SEL_HSPI2_1),
-       PINMUX_IPSR_DATA(IP0_13_12, VI1_R0),
-       PINMUX_IPSR_DATA(IP0_15_14, A23),
-       PINMUX_IPSR_DATA(IP0_15_14, FCLE),
-       PINMUX_IPSR_MODSEL_DATA(IP0_15_14, HSPI_CLK2, SEL_HSPI2_0),
-       PINMUX_IPSR_DATA(IP0_15_14, VI1_R1),
-       PINMUX_IPSR_DATA(IP0_18_16, A24),
-       PINMUX_IPSR_DATA(IP0_18_16, SD1_CD),
-       PINMUX_IPSR_DATA(IP0_18_16, MMC0_D4),
-       PINMUX_IPSR_DATA(IP0_18_16, FD4),
-       PINMUX_IPSR_MODSEL_DATA(IP0_18_16, HSPI_CS2, SEL_HSPI2_0),
-       PINMUX_IPSR_DATA(IP0_18_16, VI1_R2),
-       PINMUX_IPSR_MODSEL_DATA(IP0_18_16, SSI_WS78_B, SEL_SSI7_1),
-       PINMUX_IPSR_DATA(IP0_22_19, A25),
-       PINMUX_IPSR_DATA(IP0_22_19, SD1_WP),
-       PINMUX_IPSR_DATA(IP0_22_19, MMC0_D5),
-       PINMUX_IPSR_DATA(IP0_22_19, FD5),
-       PINMUX_IPSR_MODSEL_DATA(IP0_22_19, HSPI_RX2, SEL_HSPI2_0),
-       PINMUX_IPSR_DATA(IP0_22_19, VI1_R3),
-       PINMUX_IPSR_DATA(IP0_22_19, TX5_B),
-       PINMUX_IPSR_MODSEL_DATA(IP0_22_19, SSI_SDATA7_B, SEL_SSI7_1),
-       PINMUX_IPSR_MODSEL_DATA(IP0_22_19, CTS0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_DATA(IP0_24_23, CLKOUT),
-       PINMUX_IPSR_DATA(IP0_24_23, TX3C_IRDA_TX_C),
-       PINMUX_IPSR_DATA(IP0_24_23, PWM0_B),
-       PINMUX_IPSR_DATA(IP0_25, CS0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_25, HSPI_CS2_B, SEL_HSPI2_1),
-       PINMUX_IPSR_DATA(IP0_27_26, CS1_A26),
-       PINMUX_IPSR_DATA(IP0_27_26, HSPI_TX2),
-       PINMUX_IPSR_DATA(IP0_27_26, SDSELF_B),
-       PINMUX_IPSR_DATA(IP0_30_28, RD_WR),
-       PINMUX_IPSR_DATA(IP0_30_28, FWE),
-       PINMUX_IPSR_DATA(IP0_30_28, ATAG0),
-       PINMUX_IPSR_DATA(IP0_30_28, VI1_R7),
-       PINMUX_IPSR_MODSEL_DATA(IP0_30_28, HRTS1, SEL_HSCIF1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_30_28, RX4_C, SEL_SCIF4_2),
-
-       PINMUX_IPSR_DATA(IP1_1_0, EX_CS0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_1_0, RX3_C_IRDA_RX_C, SEL_SCIF3_2),
-       PINMUX_IPSR_DATA(IP1_1_0, MMC0_D6),
-       PINMUX_IPSR_DATA(IP1_1_0, FD6),
-       PINMUX_IPSR_DATA(IP1_3_2, EX_CS1),
-       PINMUX_IPSR_DATA(IP1_3_2, MMC0_D7),
-       PINMUX_IPSR_DATA(IP1_3_2, FD7),
-       PINMUX_IPSR_DATA(IP1_6_4, EX_CS2),
-       PINMUX_IPSR_DATA(IP1_6_4, SD1_CLK),
-       PINMUX_IPSR_DATA(IP1_6_4, MMC0_CLK),
-       PINMUX_IPSR_DATA(IP1_6_4, FALE),
-       PINMUX_IPSR_DATA(IP1_6_4, ATACS00),
-       PINMUX_IPSR_DATA(IP1_10_7, EX_CS3),
-       PINMUX_IPSR_DATA(IP1_10_7, SD1_CMD),
-       PINMUX_IPSR_DATA(IP1_10_7, MMC0_CMD),
-       PINMUX_IPSR_DATA(IP1_10_7, FRE),
-       PINMUX_IPSR_DATA(IP1_10_7, ATACS10),
-       PINMUX_IPSR_DATA(IP1_10_7, VI1_R4),
-       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, RX5_B, SEL_SCIF5_1),
-       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, HSCK1, SEL_HSCIF1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, SSI_SDATA8_B, SEL_SSI8_1),
-       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, RTS0_B_TANS_B, SEL_SCIF0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, SSI_SDATA9, SEL_SSI9_0),
-       PINMUX_IPSR_DATA(IP1_14_11, EX_CS4),
-       PINMUX_IPSR_DATA(IP1_14_11, SD1_DAT0),
-       PINMUX_IPSR_DATA(IP1_14_11, MMC0_D0),
-       PINMUX_IPSR_DATA(IP1_14_11, FD0),
-       PINMUX_IPSR_DATA(IP1_14_11, ATARD0),
-       PINMUX_IPSR_DATA(IP1_14_11, VI1_R5),
-       PINMUX_IPSR_MODSEL_DATA(IP1_14_11, SCK5_B, SEL_SCIF5_1),
-       PINMUX_IPSR_DATA(IP1_14_11, HTX1),
-       PINMUX_IPSR_DATA(IP1_14_11, TX2_E),
-       PINMUX_IPSR_DATA(IP1_14_11, TX0_B),
-       PINMUX_IPSR_MODSEL_DATA(IP1_14_11, SSI_SCK9, SEL_SSI9_0),
-       PINMUX_IPSR_DATA(IP1_18_15, EX_CS5),
-       PINMUX_IPSR_DATA(IP1_18_15, SD1_DAT1),
-       PINMUX_IPSR_DATA(IP1_18_15, MMC0_D1),
-       PINMUX_IPSR_DATA(IP1_18_15, FD1),
-       PINMUX_IPSR_DATA(IP1_18_15, ATAWR0),
-       PINMUX_IPSR_DATA(IP1_18_15, VI1_R6),
-       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, HRX1, SEL_HSCIF1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, RX2_E, SEL_SCIF2_4),
-       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, RX0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, SSI_WS9, SEL_SSI9_0),
-       PINMUX_IPSR_DATA(IP1_20_19, MLB_CLK),
-       PINMUX_IPSR_DATA(IP1_20_19, PWM2),
-       PINMUX_IPSR_MODSEL_DATA(IP1_20_19, SCK4, SEL_SCIF4_0),
-       PINMUX_IPSR_DATA(IP1_22_21, MLB_SIG),
-       PINMUX_IPSR_DATA(IP1_22_21, PWM3),
-       PINMUX_IPSR_DATA(IP1_22_21, TX4),
-       PINMUX_IPSR_DATA(IP1_24_23, MLB_DAT),
-       PINMUX_IPSR_DATA(IP1_24_23, PWM4),
-       PINMUX_IPSR_MODSEL_DATA(IP1_24_23, RX4, SEL_SCIF4_0),
-       PINMUX_IPSR_DATA(IP1_28_25, HTX0),
-       PINMUX_IPSR_DATA(IP1_28_25, TX1),
-       PINMUX_IPSR_DATA(IP1_28_25, SDATA),
-       PINMUX_IPSR_MODSEL_DATA(IP1_28_25, CTS0_C, SEL_SCIF0_2),
-       PINMUX_IPSR_DATA(IP1_28_25, SUB_TCK),
-       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE2),
-       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE10),
-       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE18),
-       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE26),
-       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE34),
-
-       PINMUX_IPSR_MODSEL_DATA(IP2_3_0, HRX0, SEL_HSCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_3_0, RX1, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP2_3_0, SCKZ),
-       PINMUX_IPSR_MODSEL_DATA(IP2_3_0, RTS0_C_TANS_C, SEL_SCIF0_2),
-       PINMUX_IPSR_DATA(IP2_3_0, SUB_TDI),
-       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE3),
-       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE11),
-       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE19),
-       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE27),
-       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE35),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, HSCK0, SEL_HSCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, SCK1, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP2_7_4, MTS),
-       PINMUX_IPSR_DATA(IP2_7_4, PWM5),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, SCK0_C, SEL_SCIF0_2),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, SSI_SDATA9_B, SEL_SSI9_1),
-       PINMUX_IPSR_DATA(IP2_7_4, SUB_TDO),
-       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE0),
-       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE8),
-       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE16),
-       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE24),
-       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE32),
-       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, HCTS0, SEL_HSCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, CTS1, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP2_11_8, STM),
-       PINMUX_IPSR_DATA(IP2_11_8, PWM0_D),
-       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, RX0_C, SEL_SCIF0_2),
-       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, SCIF_CLK_C, SEL_SCIF_2),
-       PINMUX_IPSR_DATA(IP2_11_8, SUB_TRST),
-       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, TCLK1_B, SEL_TMU1_1),
-       PINMUX_IPSR_DATA(IP2_11_8, CC5_OSCOUT),
-       PINMUX_IPSR_MODSEL_DATA(IP2_15_12, HRTS0, SEL_HSCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_15_12, RTS1_TANS, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP2_15_12, MDATA),
-       PINMUX_IPSR_DATA(IP2_15_12, TX0_C),
-       PINMUX_IPSR_DATA(IP2_15_12, SUB_TMS),
-       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE1),
-       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE9),
-       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE17),
-       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE25),
-       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE33),
-       PINMUX_IPSR_DATA(IP2_18_16, DU0_DR0),
-       PINMUX_IPSR_DATA(IP2_18_16, LCDOUT0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_18_16, DREQ0, SEL_EXBUS0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_18_16, GPS_CLK_B, SEL_GPS_1),
-       PINMUX_IPSR_DATA(IP2_18_16, AUDATA0),
-       PINMUX_IPSR_DATA(IP2_18_16, TX5_C),
-       PINMUX_IPSR_DATA(IP2_21_19, DU0_DR1),
-       PINMUX_IPSR_DATA(IP2_21_19, LCDOUT1),
-       PINMUX_IPSR_DATA(IP2_21_19, DACK0),
-       PINMUX_IPSR_DATA(IP2_21_19, DRACK0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_21_19, GPS_SIGN_B, SEL_GPS_1),
-       PINMUX_IPSR_DATA(IP2_21_19, AUDATA1),
-       PINMUX_IPSR_MODSEL_DATA(IP2_21_19, RX5_C, SEL_SCIF5_2),
-       PINMUX_IPSR_DATA(IP2_22, DU0_DR2),
-       PINMUX_IPSR_DATA(IP2_22, LCDOUT2),
-       PINMUX_IPSR_DATA(IP2_23, DU0_DR3),
-       PINMUX_IPSR_DATA(IP2_23, LCDOUT3),
-       PINMUX_IPSR_DATA(IP2_24, DU0_DR4),
-       PINMUX_IPSR_DATA(IP2_24, LCDOUT4),
-       PINMUX_IPSR_DATA(IP2_25, DU0_DR5),
-       PINMUX_IPSR_DATA(IP2_25, LCDOUT5),
-       PINMUX_IPSR_DATA(IP2_26, DU0_DR6),
-       PINMUX_IPSR_DATA(IP2_26, LCDOUT6),
-       PINMUX_IPSR_DATA(IP2_27, DU0_DR7),
-       PINMUX_IPSR_DATA(IP2_27, LCDOUT7),
-       PINMUX_IPSR_DATA(IP2_30_28, DU0_DG0),
-       PINMUX_IPSR_DATA(IP2_30_28, LCDOUT8),
-       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, DREQ1, SEL_EXBUS1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, SCL2, SEL_I2C2_0),
-       PINMUX_IPSR_DATA(IP2_30_28, AUDATA2),
-
-       PINMUX_IPSR_DATA(IP3_2_0, DU0_DG1),
-       PINMUX_IPSR_DATA(IP3_2_0, LCDOUT9),
-       PINMUX_IPSR_DATA(IP3_2_0, DACK1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_2_0, SDA2, SEL_I2C2_0),
-       PINMUX_IPSR_DATA(IP3_2_0, AUDATA3),
-       PINMUX_IPSR_DATA(IP3_3, DU0_DG2),
-       PINMUX_IPSR_DATA(IP3_3, LCDOUT10),
-       PINMUX_IPSR_DATA(IP3_4, DU0_DG3),
-       PINMUX_IPSR_DATA(IP3_4, LCDOUT11),
-       PINMUX_IPSR_DATA(IP3_5, DU0_DG4),
-       PINMUX_IPSR_DATA(IP3_5, LCDOUT12),
-       PINMUX_IPSR_DATA(IP3_6, DU0_DG5),
-       PINMUX_IPSR_DATA(IP3_6, LCDOUT13),
-       PINMUX_IPSR_DATA(IP3_7, DU0_DG6),
-       PINMUX_IPSR_DATA(IP3_7, LCDOUT14),
-       PINMUX_IPSR_DATA(IP3_8, DU0_DG7),
-       PINMUX_IPSR_DATA(IP3_8, LCDOUT15),
-       PINMUX_IPSR_DATA(IP3_11_9, DU0_DB0),
-       PINMUX_IPSR_DATA(IP3_11_9, LCDOUT16),
-       PINMUX_IPSR_DATA(IP3_11_9, EX_WAIT1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, SCL1, SEL_I2C1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, TCLK1, SEL_TMU1_0),
-       PINMUX_IPSR_DATA(IP3_11_9, AUDATA4),
-       PINMUX_IPSR_DATA(IP3_14_12, DU0_DB1),
-       PINMUX_IPSR_DATA(IP3_14_12, LCDOUT17),
-       PINMUX_IPSR_DATA(IP3_14_12, EX_WAIT2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, SDA1, SEL_I2C1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, GPS_MAG_B, SEL_GPS_1),
-       PINMUX_IPSR_DATA(IP3_14_12, AUDATA5),
-       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, SCK5_C, SEL_SCIF5_2),
-       PINMUX_IPSR_DATA(IP3_15, DU0_DB2),
-       PINMUX_IPSR_DATA(IP3_15, LCDOUT18),
-       PINMUX_IPSR_DATA(IP3_16, DU0_DB3),
-       PINMUX_IPSR_DATA(IP3_16, LCDOUT19),
-       PINMUX_IPSR_DATA(IP3_17, DU0_DB4),
-       PINMUX_IPSR_DATA(IP3_17, LCDOUT20),
-       PINMUX_IPSR_DATA(IP3_18, DU0_DB5),
-       PINMUX_IPSR_DATA(IP3_18, LCDOUT21),
-       PINMUX_IPSR_DATA(IP3_19, DU0_DB6),
-       PINMUX_IPSR_DATA(IP3_19, LCDOUT22),
-       PINMUX_IPSR_DATA(IP3_20, DU0_DB7),
-       PINMUX_IPSR_DATA(IP3_20, LCDOUT23),
-       PINMUX_IPSR_DATA(IP3_22_21, DU0_DOTCLKIN),
-       PINMUX_IPSR_DATA(IP3_22_21, QSTVA_QVS),
-       PINMUX_IPSR_DATA(IP3_22_21, TX3_D_IRDA_TX_D),
-       PINMUX_IPSR_MODSEL_DATA(IP3_22_21, SCL3_B, SEL_I2C3_1),
-       PINMUX_IPSR_DATA(IP3_23, DU0_DOTCLKOUT0),
-       PINMUX_IPSR_DATA(IP3_23, QCLK),
-       PINMUX_IPSR_DATA(IP3_26_24, DU0_DOTCLKOUT1),
-       PINMUX_IPSR_DATA(IP3_26_24, QSTVB_QVE),
-       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, RX3_D_IRDA_RX_D, SEL_SCIF3_3),
-       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, SDA3_B, SEL_I2C3_1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, SDA2_C, SEL_I2C2_2),
-       PINMUX_IPSR_DATA(IP3_26_24, DACK0_B),
-       PINMUX_IPSR_DATA(IP3_26_24, DRACK0_B),
-       PINMUX_IPSR_DATA(IP3_27, DU0_EXHSYNC_DU0_HSYNC),
-       PINMUX_IPSR_DATA(IP3_27, QSTH_QHS),
-       PINMUX_IPSR_DATA(IP3_28, DU0_EXVSYNC_DU0_VSYNC),
-       PINMUX_IPSR_DATA(IP3_28, QSTB_QHE),
-       PINMUX_IPSR_DATA(IP3_31_29, DU0_EXODDF_DU0_ODDF_DISP_CDE),
-       PINMUX_IPSR_DATA(IP3_31_29, QCPV_QDE),
-       PINMUX_IPSR_DATA(IP3_31_29, CAN1_TX),
-       PINMUX_IPSR_DATA(IP3_31_29, TX2_C),
-       PINMUX_IPSR_MODSEL_DATA(IP3_31_29, SCL2_C, SEL_I2C2_2),
-       PINMUX_IPSR_DATA(IP3_31_29, REMOCON),
-
-       PINMUX_IPSR_DATA(IP4_1_0, DU0_DISP),
-       PINMUX_IPSR_DATA(IP4_1_0, QPOLA),
-       PINMUX_IPSR_MODSEL_DATA(IP4_1_0, CAN_CLK_C, SEL_CANCLK_2),
-       PINMUX_IPSR_MODSEL_DATA(IP4_1_0, SCK2_C, SEL_SCIF2_2),
-       PINMUX_IPSR_DATA(IP4_4_2, DU0_CDE),
-       PINMUX_IPSR_DATA(IP4_4_2, QPOLB),
-       PINMUX_IPSR_DATA(IP4_4_2, CAN1_RX),
-       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, RX2_C, SEL_SCIF2_2),
-       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, DREQ0_B, SEL_EXBUS0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, SSI_SCK78_B, SEL_SSI7_1),
-       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, SCK0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_DATA(IP4_7_5, DU1_DR0),
-       PINMUX_IPSR_DATA(IP4_7_5, VI2_DATA0_VI2_B0),
-       PINMUX_IPSR_DATA(IP4_7_5, PWM6),
-       PINMUX_IPSR_DATA(IP4_7_5, SD3_CLK),
-       PINMUX_IPSR_DATA(IP4_7_5, TX3_E_IRDA_TX_E),
-       PINMUX_IPSR_DATA(IP4_7_5, AUDCK),
-       PINMUX_IPSR_MODSEL_DATA(IP4_7_5, PWMFSW0_B, SEL_PWMFSW_1),
-       PINMUX_IPSR_DATA(IP4_10_8, DU1_DR1),
-       PINMUX_IPSR_DATA(IP4_10_8, VI2_DATA1_VI2_B1),
-       PINMUX_IPSR_DATA(IP4_10_8, PWM0),
-       PINMUX_IPSR_DATA(IP4_10_8, SD3_CMD),
-       PINMUX_IPSR_MODSEL_DATA(IP4_10_8, RX3_E_IRDA_RX_E, SEL_SCIF3_4),
-       PINMUX_IPSR_DATA(IP4_10_8, AUDSYNC),
-       PINMUX_IPSR_MODSEL_DATA(IP4_10_8, CTS0_D, SEL_SCIF0_3),
-       PINMUX_IPSR_DATA(IP4_11, DU1_DR2),
-       PINMUX_IPSR_DATA(IP4_11, VI2_G0),
-       PINMUX_IPSR_DATA(IP4_12, DU1_DR3),
-       PINMUX_IPSR_DATA(IP4_12, VI2_G1),
-       PINMUX_IPSR_DATA(IP4_13, DU1_DR4),
-       PINMUX_IPSR_DATA(IP4_13, VI2_G2),
-       PINMUX_IPSR_DATA(IP4_14, DU1_DR5),
-       PINMUX_IPSR_DATA(IP4_14, VI2_G3),
-       PINMUX_IPSR_DATA(IP4_15, DU1_DR6),
-       PINMUX_IPSR_DATA(IP4_15, VI2_G4),
-       PINMUX_IPSR_DATA(IP4_16, DU1_DR7),
-       PINMUX_IPSR_DATA(IP4_16, VI2_G5),
-       PINMUX_IPSR_DATA(IP4_19_17, DU1_DG0),
-       PINMUX_IPSR_DATA(IP4_19_17, VI2_DATA2_VI2_B2),
-       PINMUX_IPSR_MODSEL_DATA(IP4_19_17, SCL1_B, SEL_I2C1_1),
-       PINMUX_IPSR_DATA(IP4_19_17, SD3_DAT2),
-       PINMUX_IPSR_MODSEL_DATA(IP4_19_17, SCK3_E, SEL_SCIF3_4),
-       PINMUX_IPSR_DATA(IP4_19_17, AUDATA6),
-       PINMUX_IPSR_DATA(IP4_19_17, TX0_D),
-       PINMUX_IPSR_DATA(IP4_22_20, DU1_DG1),
-       PINMUX_IPSR_DATA(IP4_22_20, VI2_DATA3_VI2_B3),
-       PINMUX_IPSR_MODSEL_DATA(IP4_22_20, SDA1_B, SEL_I2C1_1),
-       PINMUX_IPSR_DATA(IP4_22_20, SD3_DAT3),
-       PINMUX_IPSR_MODSEL_DATA(IP4_22_20, SCK5, SEL_SCIF5_0),
-       PINMUX_IPSR_DATA(IP4_22_20, AUDATA7),
-       PINMUX_IPSR_MODSEL_DATA(IP4_22_20, RX0_D, SEL_SCIF0_3),
-       PINMUX_IPSR_DATA(IP4_23, DU1_DG2),
-       PINMUX_IPSR_DATA(IP4_23, VI2_G6),
-       PINMUX_IPSR_DATA(IP4_24, DU1_DG3),
-       PINMUX_IPSR_DATA(IP4_24, VI2_G7),
-       PINMUX_IPSR_DATA(IP4_25, DU1_DG4),
-       PINMUX_IPSR_DATA(IP4_25, VI2_R0),
-       PINMUX_IPSR_DATA(IP4_26, DU1_DG5),
-       PINMUX_IPSR_DATA(IP4_26, VI2_R1),
-       PINMUX_IPSR_DATA(IP4_27, DU1_DG6),
-       PINMUX_IPSR_DATA(IP4_27, VI2_R2),
-       PINMUX_IPSR_DATA(IP4_28, DU1_DG7),
-       PINMUX_IPSR_DATA(IP4_28, VI2_R3),
-       PINMUX_IPSR_DATA(IP4_31_29, DU1_DB0),
-       PINMUX_IPSR_DATA(IP4_31_29, VI2_DATA4_VI2_B4),
-       PINMUX_IPSR_MODSEL_DATA(IP4_31_29, SCL2_B, SEL_I2C2_1),
-       PINMUX_IPSR_DATA(IP4_31_29, SD3_DAT0),
-       PINMUX_IPSR_DATA(IP4_31_29, TX5),
-       PINMUX_IPSR_MODSEL_DATA(IP4_31_29, SCK0_D, SEL_SCIF0_3),
-
-       PINMUX_IPSR_DATA(IP5_2_0, DU1_DB1),
-       PINMUX_IPSR_DATA(IP5_2_0, VI2_DATA5_VI2_B5),
-       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, SDA2_B, SEL_I2C2_1),
-       PINMUX_IPSR_DATA(IP5_2_0, SD3_DAT1),
-       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, RX5, SEL_SCIF5_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, RTS0_D_TANS_D, SEL_SCIF0_3),
-       PINMUX_IPSR_DATA(IP5_3, DU1_DB2),
-       PINMUX_IPSR_DATA(IP5_3, VI2_R4),
-       PINMUX_IPSR_DATA(IP5_4, DU1_DB3),
-       PINMUX_IPSR_DATA(IP5_4, VI2_R5),
-       PINMUX_IPSR_DATA(IP5_5, DU1_DB4),
-       PINMUX_IPSR_DATA(IP5_5, VI2_R6),
-       PINMUX_IPSR_DATA(IP5_6, DU1_DB5),
-       PINMUX_IPSR_DATA(IP5_6, VI2_R7),
-       PINMUX_IPSR_DATA(IP5_7, DU1_DB6),
-       PINMUX_IPSR_MODSEL_DATA(IP5_7, SCL2_D, SEL_I2C2_3),
-       PINMUX_IPSR_DATA(IP5_8, DU1_DB7),
-       PINMUX_IPSR_MODSEL_DATA(IP5_8, SDA2_D, SEL_I2C2_3),
-       PINMUX_IPSR_DATA(IP5_10_9, DU1_DOTCLKIN),
-       PINMUX_IPSR_DATA(IP5_10_9, VI2_CLKENB),
-       PINMUX_IPSR_MODSEL_DATA(IP5_10_9, HSPI_CS1, SEL_HSPI1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_10_9, SCL1_D, SEL_I2C1_3),
-       PINMUX_IPSR_DATA(IP5_12_11, DU1_DOTCLKOUT),
-       PINMUX_IPSR_DATA(IP5_12_11, VI2_FIELD),
-       PINMUX_IPSR_MODSEL_DATA(IP5_12_11, SDA1_D, SEL_I2C1_3),
-       PINMUX_IPSR_DATA(IP5_14_13, DU1_EXHSYNC_DU1_HSYNC),
-       PINMUX_IPSR_DATA(IP5_14_13, VI2_HSYNC),
-       PINMUX_IPSR_DATA(IP5_14_13, VI3_HSYNC),
-       PINMUX_IPSR_DATA(IP5_16_15, DU1_EXVSYNC_DU1_VSYNC),
-       PINMUX_IPSR_DATA(IP5_16_15, VI2_VSYNC),
-       PINMUX_IPSR_DATA(IP5_16_15, VI3_VSYNC),
-       PINMUX_IPSR_DATA(IP5_20_17, DU1_EXODDF_DU1_ODDF_DISP_CDE),
-       PINMUX_IPSR_DATA(IP5_20_17, VI2_CLK),
-       PINMUX_IPSR_DATA(IP5_20_17, TX3_B_IRDA_TX_B),
-       PINMUX_IPSR_DATA(IP5_20_17, SD3_CD),
-       PINMUX_IPSR_DATA(IP5_20_17, HSPI_TX1),
-       PINMUX_IPSR_DATA(IP5_20_17, VI1_CLKENB),
-       PINMUX_IPSR_DATA(IP5_20_17, VI3_CLKENB),
-       PINMUX_IPSR_DATA(IP5_20_17, AUDIO_CLKC),
-       PINMUX_IPSR_DATA(IP5_20_17, TX2_D),
-       PINMUX_IPSR_DATA(IP5_20_17, SPEEDIN),
-       PINMUX_IPSR_MODSEL_DATA(IP5_20_17, GPS_SIGN_D, SEL_GPS_3),
-       PINMUX_IPSR_DATA(IP5_23_21, DU1_DISP),
-       PINMUX_IPSR_DATA(IP5_23_21, VI2_DATA6_VI2_B6),
-       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, TCLK0, SEL_TMU0_0),
-       PINMUX_IPSR_DATA(IP5_23_21, QSTVA_B_QVS_B),
-       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, HSPI_CLK1, SEL_HSPI1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, SCK2_D, SEL_SCIF2_3),
-       PINMUX_IPSR_DATA(IP5_23_21, AUDIO_CLKOUT_B),
-       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, GPS_MAG_D, SEL_GPS_3),
-       PINMUX_IPSR_DATA(IP5_27_24, DU1_CDE),
-       PINMUX_IPSR_DATA(IP5_27_24, VI2_DATA7_VI2_B7),
-       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, RX3_B_IRDA_RX_B, SEL_SCIF3_1),
-       PINMUX_IPSR_DATA(IP5_27_24, SD3_WP),
-       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, HSPI_RX1, SEL_HSPI1_0),
-       PINMUX_IPSR_DATA(IP5_27_24, VI1_FIELD),
-       PINMUX_IPSR_DATA(IP5_27_24, VI3_FIELD),
-       PINMUX_IPSR_DATA(IP5_27_24, AUDIO_CLKOUT),
-       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, RX2_D, SEL_SCIF2_3),
-       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, GPS_CLK_C, SEL_GPS_2),
-       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, GPS_CLK_D, SEL_GPS_3),
-       PINMUX_IPSR_DATA(IP5_28, AUDIO_CLKA),
-       PINMUX_IPSR_DATA(IP5_28, CAN_TXCLK),
-       PINMUX_IPSR_DATA(IP5_30_29, AUDIO_CLKB),
-       PINMUX_IPSR_DATA(IP5_30_29, USB_OVC2),
-       PINMUX_IPSR_DATA(IP5_30_29, CAN_DEBUGOUT0),
-       PINMUX_IPSR_DATA(IP5_30_29, MOUT0),
-
-       PINMUX_IPSR_DATA(IP6_1_0, SSI_SCK0129),
-       PINMUX_IPSR_DATA(IP6_1_0, CAN_DEBUGOUT1),
-       PINMUX_IPSR_DATA(IP6_1_0, MOUT1),
-       PINMUX_IPSR_DATA(IP6_3_2, SSI_WS0129),
-       PINMUX_IPSR_DATA(IP6_3_2, CAN_DEBUGOUT2),
-       PINMUX_IPSR_DATA(IP6_3_2, MOUT2),
-       PINMUX_IPSR_DATA(IP6_5_4, SSI_SDATA0),
-       PINMUX_IPSR_DATA(IP6_5_4, CAN_DEBUGOUT3),
-       PINMUX_IPSR_DATA(IP6_5_4, MOUT5),
-       PINMUX_IPSR_DATA(IP6_7_6, SSI_SDATA1),
-       PINMUX_IPSR_DATA(IP6_7_6, CAN_DEBUGOUT4),
-       PINMUX_IPSR_DATA(IP6_7_6, MOUT6),
-       PINMUX_IPSR_DATA(IP6_8, SSI_SDATA2),
-       PINMUX_IPSR_DATA(IP6_8, CAN_DEBUGOUT5),
-       PINMUX_IPSR_DATA(IP6_11_9, SSI_SCK34),
-       PINMUX_IPSR_DATA(IP6_11_9, CAN_DEBUGOUT6),
-       PINMUX_IPSR_DATA(IP6_11_9, CAN0_TX_B),
-       PINMUX_IPSR_MODSEL_DATA(IP6_11_9, IERX, SEL_IE_0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_11_9, SSI_SCK9_C, SEL_SSI9_2),
-       PINMUX_IPSR_DATA(IP6_14_12, SSI_WS34),
-       PINMUX_IPSR_DATA(IP6_14_12, CAN_DEBUGOUT7),
-       PINMUX_IPSR_MODSEL_DATA(IP6_14_12, CAN0_RX_B, SEL_CAN0_1),
-       PINMUX_IPSR_DATA(IP6_14_12, IETX),
-       PINMUX_IPSR_MODSEL_DATA(IP6_14_12, SSI_WS9_C, SEL_SSI9_2),
-       PINMUX_IPSR_DATA(IP6_17_15, SSI_SDATA3),
-       PINMUX_IPSR_DATA(IP6_17_15, PWM0_C),
-       PINMUX_IPSR_DATA(IP6_17_15, CAN_DEBUGOUT8),
-       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, CAN_CLK_B, SEL_CANCLK_1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, IECLK, SEL_IE_0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, SCIF_CLK_B, SEL_SCIF_1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, TCLK0_B, SEL_TMU0_1),
-       PINMUX_IPSR_DATA(IP6_19_18, SSI_SDATA4),
-       PINMUX_IPSR_DATA(IP6_19_18, CAN_DEBUGOUT9),
-       PINMUX_IPSR_MODSEL_DATA(IP6_19_18, SSI_SDATA9_C, SEL_SSI9_2),
-       PINMUX_IPSR_DATA(IP6_22_20, SSI_SCK5),
-       PINMUX_IPSR_DATA(IP6_22_20, ADICLK),
-       PINMUX_IPSR_DATA(IP6_22_20, CAN_DEBUGOUT10),
-       PINMUX_IPSR_MODSEL_DATA(IP6_22_20, SCK3, SEL_SCIF3_0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_22_20, TCLK0_D, SEL_TMU0_3),
-       PINMUX_IPSR_DATA(IP6_24_23, SSI_WS5),
-       PINMUX_IPSR_MODSEL_DATA(IP6_24_23, ADICS_SAMP, SEL_ADI_0),
-       PINMUX_IPSR_DATA(IP6_24_23, CAN_DEBUGOUT11),
-       PINMUX_IPSR_DATA(IP6_24_23, TX3_IRDA_TX),
-       PINMUX_IPSR_DATA(IP6_26_25, SSI_SDATA5),
-       PINMUX_IPSR_MODSEL_DATA(IP6_26_25, ADIDATA, SEL_ADI_0),
-       PINMUX_IPSR_DATA(IP6_26_25, CAN_DEBUGOUT12),
-       PINMUX_IPSR_MODSEL_DATA(IP6_26_25, RX3_IRDA_RX, SEL_SCIF3_0),
-       PINMUX_IPSR_DATA(IP6_30_29, SSI_SCK6),
-       PINMUX_IPSR_DATA(IP6_30_29, ADICHS0),
-       PINMUX_IPSR_DATA(IP6_30_29, CAN0_TX),
-       PINMUX_IPSR_MODSEL_DATA(IP6_30_29, IERX_B, SEL_IE_1),
-
-       PINMUX_IPSR_DATA(IP7_1_0, SSI_WS6),
-       PINMUX_IPSR_DATA(IP7_1_0, ADICHS1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_1_0, CAN0_RX, SEL_CAN0_0),
-       PINMUX_IPSR_DATA(IP7_1_0, IETX_B),
-       PINMUX_IPSR_DATA(IP7_3_2, SSI_SDATA6),
-       PINMUX_IPSR_DATA(IP7_3_2, ADICHS2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_3_2, CAN_CLK, SEL_CANCLK_0),
-       PINMUX_IPSR_MODSEL_DATA(IP7_3_2, IECLK_B, SEL_IE_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, SSI_SCK78, SEL_SSI7_0),
-       PINMUX_IPSR_DATA(IP7_6_4, CAN_DEBUGOUT13),
-       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, IRQ0_B, SEL_INT0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, SSI_SCK9_B, SEL_SSI9_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, HSPI_CLK1_C, SEL_HSPI1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, SSI_WS78, SEL_SSI7_0),
-       PINMUX_IPSR_DATA(IP7_9_7, CAN_DEBUGOUT14),
-       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, IRQ1_B, SEL_INT1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, SSI_WS9_B, SEL_SSI9_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, HSPI_CS1_C, SEL_HSPI1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_12_10, SSI_SDATA7, SEL_SSI7_0),
-       PINMUX_IPSR_DATA(IP7_12_10, CAN_DEBUGOUT15),
-       PINMUX_IPSR_MODSEL_DATA(IP7_12_10, IRQ2_B, SEL_INT2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_12_10, TCLK1_C, SEL_TMU1_2),
-       PINMUX_IPSR_DATA(IP7_12_10, HSPI_TX1_C),
-       PINMUX_IPSR_MODSEL_DATA(IP7_14_13, SSI_SDATA8, SEL_SSI8_0),
-       PINMUX_IPSR_DATA(IP7_14_13, VSP),
-       PINMUX_IPSR_MODSEL_DATA(IP7_14_13, IRQ3_B, SEL_INT3_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_14_13, HSPI_RX1_C, SEL_HSPI1_2),
-       PINMUX_IPSR_DATA(IP7_16_15, SD0_CLK),
-       PINMUX_IPSR_DATA(IP7_16_15, ATACS01),
-       PINMUX_IPSR_MODSEL_DATA(IP7_16_15, SCK1_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP7_18_17, SD0_CMD),
-       PINMUX_IPSR_DATA(IP7_18_17, ATACS11),
-       PINMUX_IPSR_DATA(IP7_18_17, TX1_B),
-       PINMUX_IPSR_DATA(IP7_18_17, CC5_TDO),
-       PINMUX_IPSR_DATA(IP7_20_19, SD0_DAT0),
-       PINMUX_IPSR_DATA(IP7_20_19, ATADIR1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_20_19, RX1_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP7_20_19, CC5_TRST),
-       PINMUX_IPSR_DATA(IP7_22_21, SD0_DAT1),
-       PINMUX_IPSR_DATA(IP7_22_21, ATAG1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_22_21, SCK2_B, SEL_SCIF2_1),
-       PINMUX_IPSR_DATA(IP7_22_21, CC5_TMS),
-       PINMUX_IPSR_DATA(IP7_24_23, SD0_DAT2),
-       PINMUX_IPSR_DATA(IP7_24_23, ATARD1),
-       PINMUX_IPSR_DATA(IP7_24_23, TX2_B),
-       PINMUX_IPSR_DATA(IP7_24_23, CC5_TCK),
-       PINMUX_IPSR_DATA(IP7_26_25, SD0_DAT3),
-       PINMUX_IPSR_DATA(IP7_26_25, ATAWR1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_26_25, RX2_B, SEL_SCIF2_1),
-       PINMUX_IPSR_DATA(IP7_26_25, CC5_TDI),
-       PINMUX_IPSR_DATA(IP7_28_27, SD0_CD),
-       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, DREQ2, SEL_EXBUS2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, RTS1_B_TANS_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP7_30_29, SD0_WP),
-       PINMUX_IPSR_DATA(IP7_30_29, DACK2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_30_29, CTS1_B, SEL_SCIF1_1),
-
-       PINMUX_IPSR_DATA(IP8_3_0, HSPI_CLK0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_3_0, CTS0, SEL_SCIF0_0),
-       PINMUX_IPSR_DATA(IP8_3_0, USB_OVC0),
-       PINMUX_IPSR_DATA(IP8_3_0, AD_CLK),
-       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE4),
-       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE12),
-       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE20),
-       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE28),
-       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE36),
-       PINMUX_IPSR_DATA(IP8_7_4, HSPI_CS0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_7_4, RTS0_TANS, SEL_SCIF0_0),
-       PINMUX_IPSR_DATA(IP8_7_4, USB_OVC1),
-       PINMUX_IPSR_DATA(IP8_7_4, AD_DI),
-       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE5),
-       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE13),
-       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE21),
-       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE29),
-       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE37),
-       PINMUX_IPSR_DATA(IP8_11_8, HSPI_TX0),
-       PINMUX_IPSR_DATA(IP8_11_8, TX0),
-       PINMUX_IPSR_DATA(IP8_11_8, CAN_DEBUG_HW_TRIGGER),
-       PINMUX_IPSR_DATA(IP8_11_8, AD_DO),
-       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE6),
-       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE14),
-       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE22),
-       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE30),
-       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE38),
-       PINMUX_IPSR_DATA(IP8_15_12, HSPI_RX0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_15_12, RX0, SEL_SCIF0_0),
-       PINMUX_IPSR_DATA(IP8_15_12, CAN_STEP0),
-       PINMUX_IPSR_DATA(IP8_15_12, AD_NCS),
-       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE7),
-       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE15),
-       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE23),
-       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE31),
-       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE39),
-       PINMUX_IPSR_DATA(IP8_17_16, FMCLK),
-       PINMUX_IPSR_DATA(IP8_17_16, RDS_CLK),
-       PINMUX_IPSR_DATA(IP8_17_16, PCMOE),
-       PINMUX_IPSR_DATA(IP8_18, BPFCLK),
-       PINMUX_IPSR_DATA(IP8_18, PCMWE),
-       PINMUX_IPSR_DATA(IP8_19, FMIN),
-       PINMUX_IPSR_DATA(IP8_19, RDS_DATA),
-       PINMUX_IPSR_DATA(IP8_20, VI0_CLK),
-       PINMUX_IPSR_DATA(IP8_20, MMC1_CLK),
-       PINMUX_IPSR_DATA(IP8_22_21, VI0_CLKENB),
-       PINMUX_IPSR_DATA(IP8_22_21, TX1_C),
-       PINMUX_IPSR_DATA(IP8_22_21, HTX1_B),
-       PINMUX_IPSR_DATA(IP8_22_21, MT1_SYNC),
-       PINMUX_IPSR_DATA(IP8_24_23, VI0_FIELD),
-       PINMUX_IPSR_MODSEL_DATA(IP8_24_23, RX1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP8_24_23, HRX1_B, SEL_HSCIF1_1),
-       PINMUX_IPSR_DATA(IP8_27_25, VI0_HSYNC),
-       PINMUX_IPSR_MODSEL_DATA(IP8_27_25, VI0_DATA0_B_VI0_B0_B, SEL_VI0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_27_25, CTS1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_DATA(IP8_27_25, TX4_D),
-       PINMUX_IPSR_DATA(IP8_27_25, MMC1_CMD),
-       PINMUX_IPSR_MODSEL_DATA(IP8_27_25, HSCK1_B, SEL_HSCIF1_1),
-       PINMUX_IPSR_DATA(IP8_30_28, VI0_VSYNC),
-       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, VI0_DATA1_B_VI0_B1_B, SEL_VI0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, RTS1_C_TANS_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, RX4_D, SEL_SCIF4_3),
-       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, PWMFSW0_C, SEL_PWMFSW_2),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, VI0_DATA0_VI0_B0, SEL_VI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, HRTS1_B, SEL_HSCIF1_1),
-       PINMUX_IPSR_DATA(IP9_1_0, MT1_VCXO),
-       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, VI0_DATA1_VI0_B1, SEL_VI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, HCTS1_B, SEL_HSCIF1_1),
-       PINMUX_IPSR_DATA(IP9_3_2, MT1_PWM),
-       PINMUX_IPSR_DATA(IP9_4, VI0_DATA2_VI0_B2),
-       PINMUX_IPSR_DATA(IP9_4, MMC1_D0),
-       PINMUX_IPSR_DATA(IP9_5, VI0_DATA3_VI0_B3),
-       PINMUX_IPSR_DATA(IP9_5, MMC1_D1),
-       PINMUX_IPSR_DATA(IP9_6, VI0_DATA4_VI0_B4),
-       PINMUX_IPSR_DATA(IP9_6, MMC1_D2),
-       PINMUX_IPSR_DATA(IP9_7, VI0_DATA5_VI0_B5),
-       PINMUX_IPSR_DATA(IP9_7, MMC1_D3),
-       PINMUX_IPSR_DATA(IP9_9_8, VI0_DATA6_VI0_B6),
-       PINMUX_IPSR_DATA(IP9_9_8, MMC1_D4),
-       PINMUX_IPSR_DATA(IP9_9_8, ARM_TRACEDATA_0),
-       PINMUX_IPSR_DATA(IP9_11_10, VI0_DATA7_VI0_B7),
-       PINMUX_IPSR_DATA(IP9_11_10, MMC1_D5),
-       PINMUX_IPSR_DATA(IP9_11_10, ARM_TRACEDATA_1),
-       PINMUX_IPSR_DATA(IP9_13_12, VI0_G0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, SSI_SCK78_C, SEL_SSI7_2),
-       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, IRQ0, SEL_INT0_0),
-       PINMUX_IPSR_DATA(IP9_13_12, ARM_TRACEDATA_2),
-       PINMUX_IPSR_DATA(IP9_15_14, VI0_G1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, SSI_WS78_C, SEL_SSI7_2),
-       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, IRQ1, SEL_INT1_0),
-       PINMUX_IPSR_DATA(IP9_15_14, ARM_TRACEDATA_3),
-       PINMUX_IPSR_DATA(IP9_18_16, VI0_G2),
-       PINMUX_IPSR_DATA(IP9_18_16, ETH_TXD1),
-       PINMUX_IPSR_DATA(IP9_18_16, MMC1_D6),
-       PINMUX_IPSR_DATA(IP9_18_16, ARM_TRACEDATA_4),
-       PINMUX_IPSR_DATA(IP9_18_16, TS_SPSYNC0),
-       PINMUX_IPSR_DATA(IP9_21_19, VI0_G3),
-       PINMUX_IPSR_DATA(IP9_21_19, ETH_CRS_DV),
-       PINMUX_IPSR_DATA(IP9_21_19, MMC1_D7),
-       PINMUX_IPSR_DATA(IP9_21_19, ARM_TRACEDATA_5),
-       PINMUX_IPSR_DATA(IP9_21_19, TS_SDAT0),
-       PINMUX_IPSR_DATA(IP9_23_22, VI0_G4),
-       PINMUX_IPSR_DATA(IP9_23_22, ETH_TX_EN),
-       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, SD2_DAT0_B, SEL_SD2_1),
-       PINMUX_IPSR_DATA(IP9_23_22, ARM_TRACEDATA_6),
-       PINMUX_IPSR_DATA(IP9_25_24, VI0_G5),
-       PINMUX_IPSR_DATA(IP9_25_24, ETH_RX_ER),
-       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, SD2_DAT1_B, SEL_SD2_1),
-       PINMUX_IPSR_DATA(IP9_25_24, ARM_TRACEDATA_7),
-       PINMUX_IPSR_DATA(IP9_27_26, VI0_G6),
-       PINMUX_IPSR_DATA(IP9_27_26, ETH_RXD0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, SD2_DAT2_B, SEL_SD2_1),
-       PINMUX_IPSR_DATA(IP9_27_26, ARM_TRACEDATA_8),
-       PINMUX_IPSR_DATA(IP9_29_28, VI0_G7),
-       PINMUX_IPSR_DATA(IP9_29_28, ETH_RXD1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, SD2_DAT3_B, SEL_SD2_1),
-       PINMUX_IPSR_DATA(IP9_29_28, ARM_TRACEDATA_9),
-
-       PINMUX_IPSR_DATA(IP10_2_0, VI0_R0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, SSI_SDATA7_C, SEL_SSI7_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, SCK1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, DREQ1_B, SEL_EXBUS1_0),
-       PINMUX_IPSR_DATA(IP10_2_0, ARM_TRACEDATA_10),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, DREQ0_C, SEL_EXBUS0_2),
-       PINMUX_IPSR_DATA(IP10_5_3, VI0_R1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, SSI_SDATA8_C, SEL_SSI8_2),
-       PINMUX_IPSR_DATA(IP10_5_3, DACK1_B),
-       PINMUX_IPSR_DATA(IP10_5_3, ARM_TRACEDATA_11),
-       PINMUX_IPSR_DATA(IP10_5_3, DACK0_C),
-       PINMUX_IPSR_DATA(IP10_5_3, DRACK0_C),
-       PINMUX_IPSR_DATA(IP10_8_6, VI0_R2),
-       PINMUX_IPSR_DATA(IP10_8_6, ETH_LINK),
-       PINMUX_IPSR_DATA(IP10_8_6, SD2_CLK_B),
-       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, IRQ2, SEL_INT2_0),
-       PINMUX_IPSR_DATA(IP10_8_6, ARM_TRACEDATA_12),
-       PINMUX_IPSR_DATA(IP10_11_9, VI0_R3),
-       PINMUX_IPSR_DATA(IP10_11_9, ETH_MAGIC),
-       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, SD2_CMD_B, SEL_SD2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, IRQ3, SEL_INT3_0),
-       PINMUX_IPSR_DATA(IP10_11_9, ARM_TRACEDATA_13),
-       PINMUX_IPSR_DATA(IP10_14_12, VI0_R4),
-       PINMUX_IPSR_DATA(IP10_14_12, ETH_REFCLK),
-       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, SD2_CD_B, SEL_SD2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, HSPI_CLK1_B, SEL_HSPI1_1),
-       PINMUX_IPSR_DATA(IP10_14_12, ARM_TRACEDATA_14),
-       PINMUX_IPSR_DATA(IP10_14_12, MT1_CLK),
-       PINMUX_IPSR_DATA(IP10_14_12, TS_SCK0),
-       PINMUX_IPSR_DATA(IP10_17_15, VI0_R5),
-       PINMUX_IPSR_DATA(IP10_17_15, ETH_TXD0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_17_15, SD2_WP_B, SEL_SD2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_17_15, HSPI_CS1_B, SEL_HSPI1_1),
-       PINMUX_IPSR_DATA(IP10_17_15, ARM_TRACEDATA_15),
-       PINMUX_IPSR_DATA(IP10_17_15, MT1_D),
-       PINMUX_IPSR_DATA(IP10_17_15, TS_SDEN0),
-       PINMUX_IPSR_DATA(IP10_20_18, VI0_R6),
-       PINMUX_IPSR_DATA(IP10_20_18, ETH_MDC),
-       PINMUX_IPSR_MODSEL_DATA(IP10_20_18, DREQ2_C, SEL_EXBUS2_2),
-       PINMUX_IPSR_DATA(IP10_20_18, HSPI_TX1_B),
-       PINMUX_IPSR_DATA(IP10_20_18, TRACECLK),
-       PINMUX_IPSR_DATA(IP10_20_18, MT1_BEN),
-       PINMUX_IPSR_MODSEL_DATA(IP10_20_18, PWMFSW0_D, SEL_PWMFSW_3),
-       PINMUX_IPSR_DATA(IP10_23_21, VI0_R7),
-       PINMUX_IPSR_DATA(IP10_23_21, ETH_MDIO),
-       PINMUX_IPSR_DATA(IP10_23_21, DACK2_C),
-       PINMUX_IPSR_MODSEL_DATA(IP10_23_21, HSPI_RX1_B, SEL_HSPI1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_23_21, SCIF_CLK_D, SEL_SCIF_3),
-       PINMUX_IPSR_DATA(IP10_23_21, TRACECTL),
-       PINMUX_IPSR_DATA(IP10_23_21, MT1_PEN),
-       PINMUX_IPSR_DATA(IP10_25_24, VI1_CLK),
-       PINMUX_IPSR_MODSEL_DATA(IP10_25_24, SIM_D, SEL_SIM_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_25_24, SDA3, SEL_I2C3_0),
-       PINMUX_IPSR_DATA(IP10_28_26, VI1_HSYNC),
-       PINMUX_IPSR_DATA(IP10_28_26, VI3_CLK),
-       PINMUX_IPSR_DATA(IP10_28_26, SSI_SCK4),
-       PINMUX_IPSR_MODSEL_DATA(IP10_28_26, GPS_SIGN_C, SEL_GPS_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_28_26, PWMFSW0_E, SEL_PWMFSW_4),
-       PINMUX_IPSR_DATA(IP10_31_29, VI1_VSYNC),
-       PINMUX_IPSR_DATA(IP10_31_29, AUDIO_CLKOUT_C),
-       PINMUX_IPSR_DATA(IP10_31_29, SSI_WS4),
-       PINMUX_IPSR_DATA(IP10_31_29, SIM_CLK),
-       PINMUX_IPSR_MODSEL_DATA(IP10_31_29, GPS_MAG_C, SEL_GPS_2),
-       PINMUX_IPSR_DATA(IP10_31_29, SPV_TRST),
-       PINMUX_IPSR_MODSEL_DATA(IP10_31_29, SCL3, SEL_I2C3_0),
-
-       PINMUX_IPSR_DATA(IP11_2_0, VI1_DATA0_VI1_B0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_2_0, SD2_DAT0, SEL_SD2_0),
-       PINMUX_IPSR_DATA(IP11_2_0, SIM_RST),
-       PINMUX_IPSR_DATA(IP11_2_0, SPV_TCK),
-       PINMUX_IPSR_DATA(IP11_2_0, ADICLK_B),
-       PINMUX_IPSR_DATA(IP11_5_3, VI1_DATA1_VI1_B1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_5_3, SD2_DAT1, SEL_SD2_0),
-       PINMUX_IPSR_DATA(IP11_5_3, MT0_CLK),
-       PINMUX_IPSR_DATA(IP11_5_3, SPV_TMS),
-       PINMUX_IPSR_MODSEL_DATA(IP11_5_3, ADICS_B_SAMP_B, SEL_ADI_1),
-       PINMUX_IPSR_DATA(IP11_8_6, VI1_DATA2_VI1_B2),
-       PINMUX_IPSR_MODSEL_DATA(IP11_8_6, SD2_DAT2, SEL_SD2_0),
-       PINMUX_IPSR_DATA(IP11_8_6, MT0_D),
-       PINMUX_IPSR_DATA(IP11_8_6, SPVTDI),
-       PINMUX_IPSR_MODSEL_DATA(IP11_8_6, ADIDATA_B, SEL_ADI_1),
-       PINMUX_IPSR_DATA(IP11_11_9, VI1_DATA3_VI1_B3),
-       PINMUX_IPSR_MODSEL_DATA(IP11_11_9, SD2_DAT3, SEL_SD2_0),
-       PINMUX_IPSR_DATA(IP11_11_9, MT0_BEN),
-       PINMUX_IPSR_DATA(IP11_11_9, SPV_TDO),
-       PINMUX_IPSR_DATA(IP11_11_9, ADICHS0_B),
-       PINMUX_IPSR_DATA(IP11_14_12, VI1_DATA4_VI1_B4),
-       PINMUX_IPSR_DATA(IP11_14_12, SD2_CLK),
-       PINMUX_IPSR_DATA(IP11_14_12, MT0_PEN),
-       PINMUX_IPSR_DATA(IP11_14_12, SPA_TRST),
-       PINMUX_IPSR_MODSEL_DATA(IP11_14_12, HSPI_CLK1_D, SEL_HSPI1_3),
-       PINMUX_IPSR_DATA(IP11_14_12, ADICHS1_B),
-       PINMUX_IPSR_DATA(IP11_17_15, VI1_DATA5_VI1_B5),
-       PINMUX_IPSR_MODSEL_DATA(IP11_17_15, SD2_CMD, SEL_SD2_0),
-       PINMUX_IPSR_DATA(IP11_17_15, MT0_SYNC),
-       PINMUX_IPSR_DATA(IP11_17_15, SPA_TCK),
-       PINMUX_IPSR_MODSEL_DATA(IP11_17_15, HSPI_CS1_D, SEL_HSPI1_3),
-       PINMUX_IPSR_DATA(IP11_17_15, ADICHS2_B),
-       PINMUX_IPSR_DATA(IP11_20_18, VI1_DATA6_VI1_B6),
-       PINMUX_IPSR_MODSEL_DATA(IP11_20_18, SD2_CD, SEL_SD2_0),
-       PINMUX_IPSR_DATA(IP11_20_18, MT0_VCXO),
-       PINMUX_IPSR_DATA(IP11_20_18, SPA_TMS),
-       PINMUX_IPSR_DATA(IP11_20_18, HSPI_TX1_D),
-       PINMUX_IPSR_DATA(IP11_23_21, VI1_DATA7_VI1_B7),
-       PINMUX_IPSR_MODSEL_DATA(IP11_23_21, SD2_WP, SEL_SD2_0),
-       PINMUX_IPSR_DATA(IP11_23_21, MT0_PWM),
-       PINMUX_IPSR_DATA(IP11_23_21, SPA_TDI),
-       PINMUX_IPSR_MODSEL_DATA(IP11_23_21, HSPI_RX1_D, SEL_HSPI1_3),
-       PINMUX_IPSR_DATA(IP11_26_24, VI1_G0),
-       PINMUX_IPSR_DATA(IP11_26_24, VI3_DATA0),
-       PINMUX_IPSR_DATA(IP11_26_24, DU1_DOTCLKOUT1),
-       PINMUX_IPSR_DATA(IP11_26_24, TS_SCK1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_26_24, DREQ2_B, SEL_EXBUS2_1),
-       PINMUX_IPSR_DATA(IP11_26_24, TX2),
-       PINMUX_IPSR_DATA(IP11_26_24, SPA_TDO),
-       PINMUX_IPSR_MODSEL_DATA(IP11_26_24, HCTS0_B, SEL_HSCIF0_1),
-       PINMUX_IPSR_DATA(IP11_29_27, VI1_G1),
-       PINMUX_IPSR_DATA(IP11_29_27, VI3_DATA1),
-       PINMUX_IPSR_DATA(IP11_29_27, SSI_SCK1),
-       PINMUX_IPSR_DATA(IP11_29_27, TS_SDEN1),
-       PINMUX_IPSR_DATA(IP11_29_27, DACK2_B),
-       PINMUX_IPSR_MODSEL_DATA(IP11_29_27, RX2, SEL_SCIF2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_29_27, HRTS0_B, SEL_HSCIF0_1),
-
-       PINMUX_IPSR_DATA(IP12_2_0, VI1_G2),
-       PINMUX_IPSR_DATA(IP12_2_0, VI3_DATA2),
-       PINMUX_IPSR_DATA(IP12_2_0, SSI_WS1),
-       PINMUX_IPSR_DATA(IP12_2_0, TS_SPSYNC1),
-       PINMUX_IPSR_MODSEL_DATA(IP12_2_0, SCK2, SEL_SCIF2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP12_2_0, HSCK0_B, SEL_HSCIF0_1),
-       PINMUX_IPSR_DATA(IP12_5_3, VI1_G3),
-       PINMUX_IPSR_DATA(IP12_5_3, VI3_DATA3),
-       PINMUX_IPSR_DATA(IP12_5_3, SSI_SCK2),
-       PINMUX_IPSR_DATA(IP12_5_3, TS_SDAT1),
-       PINMUX_IPSR_MODSEL_DATA(IP12_5_3, SCL1_C, SEL_I2C1_2),
-       PINMUX_IPSR_DATA(IP12_5_3, HTX0_B),
-       PINMUX_IPSR_DATA(IP12_8_6, VI1_G4),
-       PINMUX_IPSR_DATA(IP12_8_6, VI3_DATA4),
-       PINMUX_IPSR_DATA(IP12_8_6, SSI_WS2),
-       PINMUX_IPSR_MODSEL_DATA(IP12_8_6, SDA1_C, SEL_I2C1_2),
-       PINMUX_IPSR_DATA(IP12_8_6, SIM_RST_B),
-       PINMUX_IPSR_MODSEL_DATA(IP12_8_6, HRX0_B, SEL_HSCIF0_1),
-       PINMUX_IPSR_DATA(IP12_11_9, VI1_G5),
-       PINMUX_IPSR_DATA(IP12_11_9, VI3_DATA5),
-       PINMUX_IPSR_MODSEL_DATA(IP12_11_9, GPS_CLK, SEL_GPS_0),
-       PINMUX_IPSR_DATA(IP12_11_9, FSE),
-       PINMUX_IPSR_DATA(IP12_11_9, TX4_B),
-       PINMUX_IPSR_MODSEL_DATA(IP12_11_9, SIM_D_B, SEL_SIM_1),
-       PINMUX_IPSR_DATA(IP12_14_12, VI1_G6),
-       PINMUX_IPSR_DATA(IP12_14_12, VI3_DATA6),
-       PINMUX_IPSR_MODSEL_DATA(IP12_14_12, GPS_SIGN, SEL_GPS_0),
-       PINMUX_IPSR_DATA(IP12_14_12, FRB),
-       PINMUX_IPSR_MODSEL_DATA(IP12_14_12, RX4_B, SEL_SCIF4_1),
-       PINMUX_IPSR_DATA(IP12_14_12, SIM_CLK_B),
-       PINMUX_IPSR_DATA(IP12_17_15, VI1_G7),
-       PINMUX_IPSR_DATA(IP12_17_15, VI3_DATA7),
-       PINMUX_IPSR_MODSEL_DATA(IP12_17_15, GPS_MAG, SEL_GPS_0),
-       PINMUX_IPSR_DATA(IP12_17_15, FCE),
-       PINMUX_IPSR_MODSEL_DATA(IP12_17_15, SCK4_B, SEL_SCIF4_1),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       PINMUX_GPIO_GP_ALL(),
-       GPIO_FN(AVS1), GPIO_FN(AVS2), GPIO_FN(A17), GPIO_FN(A18),
-       GPIO_FN(A19),
-
-       /* IPSR0 */
-       GPIO_FN(USB_PENC2), GPIO_FN(SCK0), GPIO_FN(PWM1), GPIO_FN(PWMFSW0),
-       GPIO_FN(SCIF_CLK), GPIO_FN(TCLK0_C), GPIO_FN(BS), GPIO_FN(SD1_DAT2),
-       GPIO_FN(MMC0_D2), GPIO_FN(FD2), GPIO_FN(ATADIR0), GPIO_FN(SDSELF),
-       GPIO_FN(HCTS1), GPIO_FN(TX4_C), GPIO_FN(A0), GPIO_FN(SD1_DAT3),
-       GPIO_FN(MMC0_D3), GPIO_FN(FD3), GPIO_FN(A20), GPIO_FN(TX5_D),
-       GPIO_FN(HSPI_TX2_B), GPIO_FN(A21), GPIO_FN(SCK5_D),
-       GPIO_FN(HSPI_CLK2_B), GPIO_FN(A22), GPIO_FN(RX5_D),
-       GPIO_FN(HSPI_RX2_B), GPIO_FN(VI1_R0), GPIO_FN(A23), GPIO_FN(FCLE),
-       GPIO_FN(HSPI_CLK2), GPIO_FN(VI1_R1), GPIO_FN(A24), GPIO_FN(SD1_CD),
-       GPIO_FN(MMC0_D4), GPIO_FN(FD4), GPIO_FN(HSPI_CS2), GPIO_FN(VI1_R2),
-       GPIO_FN(SSI_WS78_B), GPIO_FN(A25), GPIO_FN(SD1_WP), GPIO_FN(MMC0_D5),
-       GPIO_FN(FD5), GPIO_FN(HSPI_RX2), GPIO_FN(VI1_R3), GPIO_FN(TX5_B),
-       GPIO_FN(SSI_SDATA7_B), GPIO_FN(CTS0_B), GPIO_FN(CLKOUT),
-       GPIO_FN(TX3C_IRDA_TX_C), GPIO_FN(PWM0_B), GPIO_FN(CS0),
-       GPIO_FN(HSPI_CS2_B), GPIO_FN(CS1_A26), GPIO_FN(HSPI_TX2),
-       GPIO_FN(SDSELF_B), GPIO_FN(RD_WR), GPIO_FN(FWE), GPIO_FN(ATAG0),
-       GPIO_FN(VI1_R7), GPIO_FN(HRTS1), GPIO_FN(RX4_C),
-
-       /* IPSR1 */
-       GPIO_FN(EX_CS0), GPIO_FN(RX3_C_IRDA_RX_C), GPIO_FN(MMC0_D6),
-       GPIO_FN(FD6), GPIO_FN(EX_CS1), GPIO_FN(MMC0_D7), GPIO_FN(FD7),
-       GPIO_FN(EX_CS2), GPIO_FN(SD1_CLK), GPIO_FN(MMC0_CLK), GPIO_FN(FALE),
-       GPIO_FN(ATACS00), GPIO_FN(EX_CS3), GPIO_FN(SD1_CMD), GPIO_FN(MMC0_CMD),
-       GPIO_FN(FRE), GPIO_FN(ATACS10), GPIO_FN(VI1_R4), GPIO_FN(RX5_B),
-       GPIO_FN(HSCK1), GPIO_FN(SSI_SDATA8_B), GPIO_FN(RTS0_B_TANS_B),
-       GPIO_FN(SSI_SDATA9), GPIO_FN(EX_CS4), GPIO_FN(SD1_DAT0),
-       GPIO_FN(MMC0_D0), GPIO_FN(FD0), GPIO_FN(ATARD0), GPIO_FN(VI1_R5),
-       GPIO_FN(SCK5_B), GPIO_FN(HTX1), GPIO_FN(TX2_E), GPIO_FN(TX0_B),
-       GPIO_FN(SSI_SCK9), GPIO_FN(EX_CS5), GPIO_FN(SD1_DAT1),
-       GPIO_FN(MMC0_D1), GPIO_FN(FD1), GPIO_FN(ATAWR0), GPIO_FN(VI1_R6),
-       GPIO_FN(HRX1), GPIO_FN(RX2_E), GPIO_FN(RX0_B), GPIO_FN(SSI_WS9),
-       GPIO_FN(MLB_CLK), GPIO_FN(PWM2), GPIO_FN(SCK4), GPIO_FN(MLB_SIG),
-       GPIO_FN(PWM3), GPIO_FN(TX4), GPIO_FN(MLB_DAT), GPIO_FN(PWM4),
-       GPIO_FN(RX4), GPIO_FN(HTX0), GPIO_FN(TX1), GPIO_FN(SDATA),
-       GPIO_FN(CTS0_C), GPIO_FN(SUB_TCK), GPIO_FN(CC5_STATE2),
-       GPIO_FN(CC5_STATE10), GPIO_FN(CC5_STATE18), GPIO_FN(CC5_STATE26),
-       GPIO_FN(CC5_STATE34),
-
-       /* IPSR2 */
-       GPIO_FN(HRX0), GPIO_FN(RX1), GPIO_FN(SCKZ), GPIO_FN(RTS0_C_TANS_C),
-       GPIO_FN(SUB_TDI), GPIO_FN(CC5_STATE3), GPIO_FN(CC5_STATE11),
-       GPIO_FN(CC5_STATE19), GPIO_FN(CC5_STATE27), GPIO_FN(CC5_STATE35),
-       GPIO_FN(HSCK0), GPIO_FN(SCK1), GPIO_FN(MTS), GPIO_FN(PWM5),
-       GPIO_FN(SCK0_C), GPIO_FN(SSI_SDATA9_B), GPIO_FN(SUB_TDO),
-       GPIO_FN(CC5_STATE0), GPIO_FN(CC5_STATE8), GPIO_FN(CC5_STATE16),
-       GPIO_FN(CC5_STATE24), GPIO_FN(CC5_STATE32), GPIO_FN(HCTS0),
-       GPIO_FN(CTS1), GPIO_FN(STM), GPIO_FN(PWM0_D), GPIO_FN(RX0_C),
-       GPIO_FN(SCIF_CLK_C), GPIO_FN(SUB_TRST), GPIO_FN(TCLK1_B),
-       GPIO_FN(CC5_OSCOUT), GPIO_FN(HRTS0), GPIO_FN(RTS1_TANS),
-       GPIO_FN(MDATA), GPIO_FN(TX0_C), GPIO_FN(SUB_TMS), GPIO_FN(CC5_STATE1),
-       GPIO_FN(CC5_STATE9), GPIO_FN(CC5_STATE17), GPIO_FN(CC5_STATE25),
-       GPIO_FN(CC5_STATE33), GPIO_FN(DU0_DR0), GPIO_FN(LCDOUT0),
-       GPIO_FN(DREQ0), GPIO_FN(GPS_CLK_B), GPIO_FN(AUDATA0),
-       GPIO_FN(TX5_C), GPIO_FN(DU0_DR1), GPIO_FN(LCDOUT1), GPIO_FN(DACK0),
-       GPIO_FN(DRACK0), GPIO_FN(GPS_SIGN_B), GPIO_FN(AUDATA1), GPIO_FN(RX5_C),
-       GPIO_FN(DU0_DR2), GPIO_FN(LCDOUT2), GPIO_FN(DU0_DR3), GPIO_FN(LCDOUT3),
-       GPIO_FN(DU0_DR4), GPIO_FN(LCDOUT4), GPIO_FN(DU0_DR5), GPIO_FN(LCDOUT5),
-       GPIO_FN(DU0_DR6), GPIO_FN(LCDOUT6), GPIO_FN(DU0_DR7), GPIO_FN(LCDOUT7),
-       GPIO_FN(DU0_DG0), GPIO_FN(LCDOUT8), GPIO_FN(DREQ1), GPIO_FN(SCL2),
-       GPIO_FN(AUDATA2),
-
-       /* IPSR3 */
-       GPIO_FN(DU0_DG1), GPIO_FN(LCDOUT9), GPIO_FN(DACK1), GPIO_FN(SDA2),
-       GPIO_FN(AUDATA3), GPIO_FN(DU0_DG2), GPIO_FN(LCDOUT10),
-       GPIO_FN(DU0_DG3), GPIO_FN(LCDOUT11), GPIO_FN(DU0_DG4),
-       GPIO_FN(LCDOUT12), GPIO_FN(DU0_DG5), GPIO_FN(LCDOUT13),
-       GPIO_FN(DU0_DG6), GPIO_FN(LCDOUT14), GPIO_FN(DU0_DG7),
-       GPIO_FN(LCDOUT15), GPIO_FN(DU0_DB0), GPIO_FN(LCDOUT16),
-       GPIO_FN(EX_WAIT1), GPIO_FN(SCL1), GPIO_FN(TCLK1), GPIO_FN(AUDATA4),
-       GPIO_FN(DU0_DB1), GPIO_FN(LCDOUT17), GPIO_FN(EX_WAIT2), GPIO_FN(SDA1),
-       GPIO_FN(GPS_MAG_B), GPIO_FN(AUDATA5), GPIO_FN(SCK5_C),
-       GPIO_FN(DU0_DB2), GPIO_FN(LCDOUT18), GPIO_FN(DU0_DB3),
-       GPIO_FN(LCDOUT19), GPIO_FN(DU0_DB4), GPIO_FN(LCDOUT20),
-       GPIO_FN(DU0_DB5), GPIO_FN(LCDOUT21), GPIO_FN(DU0_DB6),
-       GPIO_FN(LCDOUT22), GPIO_FN(DU0_DB7), GPIO_FN(LCDOUT23),
-       GPIO_FN(DU0_DOTCLKIN), GPIO_FN(QSTVA_QVS), GPIO_FN(TX3_D_IRDA_TX_D),
-       GPIO_FN(SCL3_B), GPIO_FN(DU0_DOTCLKOUT0), GPIO_FN(QCLK),
-       GPIO_FN(DU0_DOTCLKOUT1), GPIO_FN(QSTVB_QVE), GPIO_FN(RX3_D_IRDA_RX_D),
-       GPIO_FN(SDA3_B), GPIO_FN(SDA2_C), GPIO_FN(DACK0_B), GPIO_FN(DRACK0_B),
-       GPIO_FN(DU0_EXHSYNC_DU0_HSYNC), GPIO_FN(QSTH_QHS),
-       GPIO_FN(DU0_EXVSYNC_DU0_VSYNC), GPIO_FN(QSTB_QHE),
-       GPIO_FN(DU0_EXODDF_DU0_ODDF_DISP_CDE), GPIO_FN(QCPV_QDE),
-       GPIO_FN(CAN1_TX), GPIO_FN(TX2_C), GPIO_FN(SCL2_C), GPIO_FN(REMOCON),
-
-       /* IPSR4 */
-       GPIO_FN(DU0_DISP), GPIO_FN(QPOLA), GPIO_FN(CAN_CLK_C), GPIO_FN(SCK2_C),
-       GPIO_FN(DU0_CDE), GPIO_FN(QPOLB), GPIO_FN(CAN1_RX), GPIO_FN(RX2_C),
-       GPIO_FN(DREQ0_B), GPIO_FN(SSI_SCK78_B), GPIO_FN(SCK0_B),
-       GPIO_FN(DU1_DR0), GPIO_FN(VI2_DATA0_VI2_B0), GPIO_FN(PWM6),
-       GPIO_FN(SD3_CLK), GPIO_FN(TX3_E_IRDA_TX_E), GPIO_FN(AUDCK),
-       GPIO_FN(PWMFSW0_B), GPIO_FN(DU1_DR1), GPIO_FN(VI2_DATA1_VI2_B1),
-       GPIO_FN(PWM0), GPIO_FN(SD3_CMD), GPIO_FN(RX3_E_IRDA_RX_E),
-       GPIO_FN(AUDSYNC), GPIO_FN(CTS0_D), GPIO_FN(DU1_DR2), GPIO_FN(VI2_G0),
-       GPIO_FN(DU1_DR3), GPIO_FN(VI2_G1), GPIO_FN(DU1_DR4), GPIO_FN(VI2_G2),
-       GPIO_FN(DU1_DR5), GPIO_FN(VI2_G3), GPIO_FN(DU1_DR6), GPIO_FN(VI2_G4),
-       GPIO_FN(DU1_DR7), GPIO_FN(VI2_G5), GPIO_FN(DU1_DG0),
-       GPIO_FN(VI2_DATA2_VI2_B2), GPIO_FN(SCL1_B), GPIO_FN(SD3_DAT2),
-       GPIO_FN(SCK3_E), GPIO_FN(AUDATA6), GPIO_FN(TX0_D), GPIO_FN(DU1_DG1),
-       GPIO_FN(VI2_DATA3_VI2_B3), GPIO_FN(SDA1_B), GPIO_FN(SD3_DAT3),
-       GPIO_FN(SCK5), GPIO_FN(AUDATA7), GPIO_FN(RX0_D), GPIO_FN(DU1_DG2),
-       GPIO_FN(VI2_G6), GPIO_FN(DU1_DG3), GPIO_FN(VI2_G7), GPIO_FN(DU1_DG4),
-       GPIO_FN(VI2_R0), GPIO_FN(DU1_DG5), GPIO_FN(VI2_R1), GPIO_FN(DU1_DG6),
-       GPIO_FN(VI2_R2), GPIO_FN(DU1_DG7), GPIO_FN(VI2_R3), GPIO_FN(DU1_DB0),
-       GPIO_FN(VI2_DATA4_VI2_B4), GPIO_FN(SCL2_B), GPIO_FN(SD3_DAT0),
-       GPIO_FN(TX5), GPIO_FN(SCK0_D),
-
-       /* IPSR5 */
-       GPIO_FN(DU1_DB1), GPIO_FN(VI2_DATA5_VI2_B5), GPIO_FN(SDA2_B),
-       GPIO_FN(SD3_DAT1), GPIO_FN(RX5), GPIO_FN(RTS0_D_TANS_D),
-       GPIO_FN(DU1_DB2), GPIO_FN(VI2_R4), GPIO_FN(DU1_DB3), GPIO_FN(VI2_R5),
-       GPIO_FN(DU1_DB4), GPIO_FN(VI2_R6), GPIO_FN(DU1_DB5), GPIO_FN(VI2_R7),
-       GPIO_FN(DU1_DB6), GPIO_FN(SCL2_D), GPIO_FN(DU1_DB7), GPIO_FN(SDA2_D),
-       GPIO_FN(DU1_DOTCLKIN), GPIO_FN(VI2_CLKENB), GPIO_FN(HSPI_CS1),
-       GPIO_FN(SCL1_D), GPIO_FN(DU1_DOTCLKOUT), GPIO_FN(VI2_FIELD),
-       GPIO_FN(SDA1_D), GPIO_FN(DU1_EXHSYNC_DU1_HSYNC), GPIO_FN(VI2_HSYNC),
-       GPIO_FN(VI3_HSYNC), GPIO_FN(DU1_EXVSYNC_DU1_VSYNC), GPIO_FN(VI2_VSYNC),
-       GPIO_FN(VI3_VSYNC), GPIO_FN(DU1_EXODDF_DU1_ODDF_DISP_CDE),
-       GPIO_FN(VI2_CLK), GPIO_FN(TX3_B_IRDA_TX_B), GPIO_FN(SD3_CD),
-       GPIO_FN(HSPI_TX1), GPIO_FN(VI1_CLKENB), GPIO_FN(VI3_CLKENB),
-       GPIO_FN(AUDIO_CLKC), GPIO_FN(TX2_D), GPIO_FN(SPEEDIN),
-       GPIO_FN(GPS_SIGN_D), GPIO_FN(DU1_DISP), GPIO_FN(VI2_DATA6_VI2_B6),
-       GPIO_FN(TCLK0), GPIO_FN(QSTVA_B_QVS_B), GPIO_FN(HSPI_CLK1),
-       GPIO_FN(SCK2_D), GPIO_FN(AUDIO_CLKOUT_B), GPIO_FN(GPS_MAG_D),
-       GPIO_FN(DU1_CDE), GPIO_FN(VI2_DATA7_VI2_B7), GPIO_FN(RX3_B_IRDA_RX_B),
-       GPIO_FN(SD3_WP), GPIO_FN(HSPI_RX1), GPIO_FN(VI1_FIELD),
-       GPIO_FN(VI3_FIELD), GPIO_FN(AUDIO_CLKOUT), GPIO_FN(RX2_D),
-       GPIO_FN(GPS_CLK_C), GPIO_FN(GPS_CLK_D), GPIO_FN(AUDIO_CLKA),
-       GPIO_FN(CAN_TXCLK), GPIO_FN(AUDIO_CLKB), GPIO_FN(USB_OVC2),
-       GPIO_FN(CAN_DEBUGOUT0), GPIO_FN(MOUT0),
-
-       /* IPSR6 */
-       GPIO_FN(SSI_SCK0129), GPIO_FN(CAN_DEBUGOUT1), GPIO_FN(MOUT1),
-       GPIO_FN(SSI_WS0129), GPIO_FN(CAN_DEBUGOUT2), GPIO_FN(MOUT2),
-       GPIO_FN(SSI_SDATA0), GPIO_FN(CAN_DEBUGOUT3), GPIO_FN(MOUT5),
-       GPIO_FN(SSI_SDATA1), GPIO_FN(CAN_DEBUGOUT4), GPIO_FN(MOUT6),
-       GPIO_FN(SSI_SDATA2), GPIO_FN(CAN_DEBUGOUT5), GPIO_FN(SSI_SCK34),
-       GPIO_FN(CAN_DEBUGOUT6), GPIO_FN(CAN0_TX_B), GPIO_FN(IERX),
-       GPIO_FN(SSI_SCK9_C), GPIO_FN(SSI_WS34), GPIO_FN(CAN_DEBUGOUT7),
-       GPIO_FN(CAN0_RX_B), GPIO_FN(IETX), GPIO_FN(SSI_WS9_C),
-       GPIO_FN(SSI_SDATA3), GPIO_FN(PWM0_C), GPIO_FN(CAN_DEBUGOUT8),
-       GPIO_FN(CAN_CLK_B), GPIO_FN(IECLK), GPIO_FN(SCIF_CLK_B),
-       GPIO_FN(TCLK0_B), GPIO_FN(SSI_SDATA4), GPIO_FN(CAN_DEBUGOUT9),
-       GPIO_FN(SSI_SDATA9_C), GPIO_FN(SSI_SCK5), GPIO_FN(ADICLK),
-       GPIO_FN(CAN_DEBUGOUT10), GPIO_FN(SCK3), GPIO_FN(TCLK0_D),
-       GPIO_FN(SSI_WS5), GPIO_FN(ADICS_SAMP), GPIO_FN(CAN_DEBUGOUT11),
-       GPIO_FN(TX3_IRDA_TX), GPIO_FN(SSI_SDATA5), GPIO_FN(ADIDATA),
-       GPIO_FN(CAN_DEBUGOUT12), GPIO_FN(RX3_IRDA_RX), GPIO_FN(SSI_SCK6),
-       GPIO_FN(ADICHS0), GPIO_FN(CAN0_TX), GPIO_FN(IERX_B),
-
-       /* IPSR7 */
-       GPIO_FN(SSI_WS6), GPIO_FN(ADICHS1), GPIO_FN(CAN0_RX), GPIO_FN(IETX_B),
-       GPIO_FN(SSI_SDATA6), GPIO_FN(ADICHS2), GPIO_FN(CAN_CLK),
-       GPIO_FN(IECLK_B), GPIO_FN(SSI_SCK78), GPIO_FN(CAN_DEBUGOUT13),
-       GPIO_FN(IRQ0_B), GPIO_FN(SSI_SCK9_B), GPIO_FN(HSPI_CLK1_C),
-       GPIO_FN(SSI_WS78), GPIO_FN(CAN_DEBUGOUT14), GPIO_FN(IRQ1_B),
-       GPIO_FN(SSI_WS9_B), GPIO_FN(HSPI_CS1_C), GPIO_FN(SSI_SDATA7),
-       GPIO_FN(CAN_DEBUGOUT15), GPIO_FN(IRQ2_B), GPIO_FN(TCLK1_C),
-       GPIO_FN(HSPI_TX1_C), GPIO_FN(SSI_SDATA8), GPIO_FN(VSP),
-       GPIO_FN(IRQ3_B), GPIO_FN(HSPI_RX1_C), GPIO_FN(SD0_CLK),
-       GPIO_FN(ATACS01), GPIO_FN(SCK1_B), GPIO_FN(SD0_CMD), GPIO_FN(ATACS11),
-       GPIO_FN(TX1_B), GPIO_FN(CC5_TDO), GPIO_FN(SD0_DAT0), GPIO_FN(ATADIR1),
-       GPIO_FN(RX1_B), GPIO_FN(CC5_TRST), GPIO_FN(SD0_DAT1), GPIO_FN(ATAG1),
-       GPIO_FN(SCK2_B), GPIO_FN(CC5_TMS), GPIO_FN(SD0_DAT2), GPIO_FN(ATARD1),
-       GPIO_FN(TX2_B), GPIO_FN(CC5_TCK), GPIO_FN(SD0_DAT3), GPIO_FN(ATAWR1),
-       GPIO_FN(RX2_B), GPIO_FN(CC5_TDI), GPIO_FN(SD0_CD), GPIO_FN(DREQ2),
-       GPIO_FN(RTS1_B_TANS_B), GPIO_FN(SD0_WP), GPIO_FN(DACK2),
-       GPIO_FN(CTS1_B),
-
-       /* IPSR8 */
-       GPIO_FN(HSPI_CLK0), GPIO_FN(CTS0), GPIO_FN(USB_OVC0), GPIO_FN(AD_CLK),
-       GPIO_FN(CC5_STATE4), GPIO_FN(CC5_STATE12), GPIO_FN(CC5_STATE20),
-       GPIO_FN(CC5_STATE28), GPIO_FN(CC5_STATE36), GPIO_FN(HSPI_CS0),
-       GPIO_FN(RTS0_TANS), GPIO_FN(USB_OVC1), GPIO_FN(AD_DI),
-       GPIO_FN(CC5_STATE5), GPIO_FN(CC5_STATE13), GPIO_FN(CC5_STATE21),
-       GPIO_FN(CC5_STATE29), GPIO_FN(CC5_STATE37), GPIO_FN(HSPI_TX0),
-       GPIO_FN(TX0), GPIO_FN(CAN_DEBUG_HW_TRIGGER), GPIO_FN(AD_DO),
-       GPIO_FN(CC5_STATE6), GPIO_FN(CC5_STATE14), GPIO_FN(CC5_STATE22),
-       GPIO_FN(CC5_STATE30), GPIO_FN(CC5_STATE38), GPIO_FN(HSPI_RX0),
-       GPIO_FN(RX0), GPIO_FN(CAN_STEP0), GPIO_FN(AD_NCS), GPIO_FN(CC5_STATE7),
-       GPIO_FN(CC5_STATE15), GPIO_FN(CC5_STATE23), GPIO_FN(CC5_STATE31),
-       GPIO_FN(CC5_STATE39), GPIO_FN(FMCLK), GPIO_FN(RDS_CLK), GPIO_FN(PCMOE),
-       GPIO_FN(BPFCLK), GPIO_FN(PCMWE), GPIO_FN(FMIN), GPIO_FN(RDS_DATA),
-       GPIO_FN(VI0_CLK), GPIO_FN(MMC1_CLK), GPIO_FN(VI0_CLKENB),
-       GPIO_FN(TX1_C), GPIO_FN(HTX1_B), GPIO_FN(MT1_SYNC),
-       GPIO_FN(VI0_FIELD), GPIO_FN(RX1_C), GPIO_FN(HRX1_B),
-       GPIO_FN(VI0_HSYNC), GPIO_FN(VI0_DATA0_B_VI0_B0_B), GPIO_FN(CTS1_C),
-       GPIO_FN(TX4_D), GPIO_FN(MMC1_CMD), GPIO_FN(HSCK1_B),
-       GPIO_FN(VI0_VSYNC), GPIO_FN(VI0_DATA1_B_VI0_B1_B),
-       GPIO_FN(RTS1_C_TANS_C), GPIO_FN(RX4_D), GPIO_FN(PWMFSW0_C),
-
-       /* IPSR9 */
-       GPIO_FN(VI0_DATA0_VI0_B0), GPIO_FN(HRTS1_B), GPIO_FN(MT1_VCXO),
-       GPIO_FN(VI0_DATA1_VI0_B1), GPIO_FN(HCTS1_B), GPIO_FN(MT1_PWM),
-       GPIO_FN(VI0_DATA2_VI0_B2), GPIO_FN(MMC1_D0), GPIO_FN(VI0_DATA3_VI0_B3),
-       GPIO_FN(MMC1_D1), GPIO_FN(VI0_DATA4_VI0_B4), GPIO_FN(MMC1_D2),
-       GPIO_FN(VI0_DATA5_VI0_B5), GPIO_FN(MMC1_D3), GPIO_FN(VI0_DATA6_VI0_B6),
-       GPIO_FN(MMC1_D4), GPIO_FN(ARM_TRACEDATA_0), GPIO_FN(VI0_DATA7_VI0_B7),
-       GPIO_FN(MMC1_D5), GPIO_FN(ARM_TRACEDATA_1), GPIO_FN(VI0_G0),
-       GPIO_FN(SSI_SCK78_C), GPIO_FN(IRQ0), GPIO_FN(ARM_TRACEDATA_2),
-       GPIO_FN(VI0_G1), GPIO_FN(SSI_WS78_C), GPIO_FN(IRQ1),
-       GPIO_FN(ARM_TRACEDATA_3), GPIO_FN(VI0_G2), GPIO_FN(ETH_TXD1),
-       GPIO_FN(MMC1_D6), GPIO_FN(ARM_TRACEDATA_4), GPIO_FN(TS_SPSYNC0),
-       GPIO_FN(VI0_G3), GPIO_FN(ETH_CRS_DV), GPIO_FN(MMC1_D7),
-       GPIO_FN(ARM_TRACEDATA_5), GPIO_FN(TS_SDAT0), GPIO_FN(VI0_G4),
-       GPIO_FN(ETH_TX_EN), GPIO_FN(SD2_DAT0_B), GPIO_FN(ARM_TRACEDATA_6),
-       GPIO_FN(VI0_G5), GPIO_FN(ETH_RX_ER), GPIO_FN(SD2_DAT1_B),
-       GPIO_FN(ARM_TRACEDATA_7), GPIO_FN(VI0_G6), GPIO_FN(ETH_RXD0),
-       GPIO_FN(SD2_DAT2_B), GPIO_FN(ARM_TRACEDATA_8), GPIO_FN(VI0_G7),
-       GPIO_FN(ETH_RXD1), GPIO_FN(SD2_DAT3_B), GPIO_FN(ARM_TRACEDATA_9),
-
-       /* IPSR10 */
-       GPIO_FN(VI0_R0), GPIO_FN(SSI_SDATA7_C), GPIO_FN(SCK1_C),
-       GPIO_FN(DREQ1_B), GPIO_FN(ARM_TRACEDATA_10), GPIO_FN(DREQ0_C),
-       GPIO_FN(VI0_R1), GPIO_FN(SSI_SDATA8_C), GPIO_FN(DACK1_B),
-       GPIO_FN(ARM_TRACEDATA_11), GPIO_FN(DACK0_C), GPIO_FN(DRACK0_C),
-       GPIO_FN(VI0_R2), GPIO_FN(ETH_LINK), GPIO_FN(SD2_CLK_B), GPIO_FN(IRQ2),
-       GPIO_FN(ARM_TRACEDATA_12), GPIO_FN(VI0_R3), GPIO_FN(ETH_MAGIC),
-       GPIO_FN(SD2_CMD_B), GPIO_FN(IRQ3), GPIO_FN(ARM_TRACEDATA_13),
-       GPIO_FN(VI0_R4), GPIO_FN(ETH_REFCLK), GPIO_FN(SD2_CD_B),
-       GPIO_FN(HSPI_CLK1_B), GPIO_FN(ARM_TRACEDATA_14), GPIO_FN(MT1_CLK),
-       GPIO_FN(TS_SCK0), GPIO_FN(VI0_R5), GPIO_FN(ETH_TXD0),
-       GPIO_FN(SD2_WP_B), GPIO_FN(HSPI_CS1_B), GPIO_FN(ARM_TRACEDATA_15),
-       GPIO_FN(MT1_D), GPIO_FN(TS_SDEN0), GPIO_FN(VI0_R6), GPIO_FN(ETH_MDC),
-       GPIO_FN(DREQ2_C), GPIO_FN(HSPI_TX1_B), GPIO_FN(TRACECLK),
-       GPIO_FN(MT1_BEN), GPIO_FN(PWMFSW0_D), GPIO_FN(VI0_R7),
-       GPIO_FN(ETH_MDIO), GPIO_FN(DACK2_C), GPIO_FN(HSPI_RX1_B),
-       GPIO_FN(SCIF_CLK_D), GPIO_FN(TRACECTL), GPIO_FN(MT1_PEN),
-       GPIO_FN(VI1_CLK), GPIO_FN(SIM_D), GPIO_FN(SDA3), GPIO_FN(VI1_HSYNC),
-       GPIO_FN(VI3_CLK), GPIO_FN(SSI_SCK4), GPIO_FN(GPS_SIGN_C),
-       GPIO_FN(PWMFSW0_E), GPIO_FN(VI1_VSYNC), GPIO_FN(AUDIO_CLKOUT_C),
-       GPIO_FN(SSI_WS4), GPIO_FN(SIM_CLK), GPIO_FN(GPS_MAG_C),
-       GPIO_FN(SPV_TRST), GPIO_FN(SCL3),
-
-       /* IPSR11 */
-       GPIO_FN(VI1_DATA0_VI1_B0), GPIO_FN(SD2_DAT0), GPIO_FN(SIM_RST),
-       GPIO_FN(SPV_TCK), GPIO_FN(ADICLK_B), GPIO_FN(VI1_DATA1_VI1_B1),
-       GPIO_FN(SD2_DAT1), GPIO_FN(MT0_CLK), GPIO_FN(SPV_TMS),
-       GPIO_FN(ADICS_B_SAMP_B), GPIO_FN(VI1_DATA2_VI1_B2), GPIO_FN(SD2_DAT2),
-       GPIO_FN(MT0_D), GPIO_FN(SPVTDI), GPIO_FN(ADIDATA_B),
-       GPIO_FN(VI1_DATA3_VI1_B3), GPIO_FN(SD2_DAT3), GPIO_FN(MT0_BEN),
-       GPIO_FN(SPV_TDO), GPIO_FN(ADICHS0_B), GPIO_FN(VI1_DATA4_VI1_B4),
-       GPIO_FN(SD2_CLK), GPIO_FN(MT0_PEN), GPIO_FN(SPA_TRST),
-       GPIO_FN(HSPI_CLK1_D), GPIO_FN(ADICHS1_B), GPIO_FN(VI1_DATA5_VI1_B5),
-       GPIO_FN(SD2_CMD), GPIO_FN(MT0_SYNC), GPIO_FN(SPA_TCK),
-       GPIO_FN(HSPI_CS1_D), GPIO_FN(ADICHS2_B), GPIO_FN(VI1_DATA6_VI1_B6),
-       GPIO_FN(SD2_CD), GPIO_FN(MT0_VCXO), GPIO_FN(SPA_TMS),
-       GPIO_FN(HSPI_TX1_D), GPIO_FN(VI1_DATA7_VI1_B7), GPIO_FN(SD2_WP),
-       GPIO_FN(MT0_PWM), GPIO_FN(SPA_TDI), GPIO_FN(HSPI_RX1_D),
-       GPIO_FN(VI1_G0), GPIO_FN(VI3_DATA0), GPIO_FN(DU1_DOTCLKOUT1),
-       GPIO_FN(TS_SCK1), GPIO_FN(DREQ2_B), GPIO_FN(TX2), GPIO_FN(SPA_TDO),
-       GPIO_FN(HCTS0_B), GPIO_FN(VI1_G1), GPIO_FN(VI3_DATA1),
-       GPIO_FN(SSI_SCK1), GPIO_FN(TS_SDEN1), GPIO_FN(DACK2_B), GPIO_FN(RX2),
-       GPIO_FN(HRTS0_B),
-
-       /* IPSR12 */
-       GPIO_FN(VI1_G2), GPIO_FN(VI3_DATA2), GPIO_FN(SSI_WS1),
-       GPIO_FN(TS_SPSYNC1), GPIO_FN(SCK2), GPIO_FN(HSCK0_B), GPIO_FN(VI1_G3),
-       GPIO_FN(VI3_DATA3), GPIO_FN(SSI_SCK2), GPIO_FN(TS_SDAT1),
-       GPIO_FN(SCL1_C), GPIO_FN(HTX0_B), GPIO_FN(VI1_G4), GPIO_FN(VI3_DATA4),
-       GPIO_FN(SSI_WS2), GPIO_FN(SDA1_C), GPIO_FN(SIM_RST_B),
-       GPIO_FN(HRX0_B), GPIO_FN(VI1_G5), GPIO_FN(VI3_DATA5),
-       GPIO_FN(GPS_CLK), GPIO_FN(FSE), GPIO_FN(TX4_B), GPIO_FN(SIM_D_B),
-       GPIO_FN(VI1_G6), GPIO_FN(VI3_DATA6), GPIO_FN(GPS_SIGN), GPIO_FN(FRB),
-       GPIO_FN(RX4_B), GPIO_FN(SIM_CLK_B), GPIO_FN(VI1_G7),
-       GPIO_FN(VI3_DATA7), GPIO_FN(GPS_MAG), GPIO_FN(FCE), GPIO_FN(SCK4_B),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("GPSR0", 0xfffc0004, 32, 1) {
-               GP_0_31_FN, FN_IP3_31_29,
-               GP_0_30_FN, FN_IP3_26_24,
-               GP_0_29_FN, FN_IP3_22_21,
-               GP_0_28_FN, FN_IP3_14_12,
-               GP_0_27_FN, FN_IP3_11_9,
-               GP_0_26_FN, FN_IP3_2_0,
-               GP_0_25_FN, FN_IP2_30_28,
-               GP_0_24_FN, FN_IP2_21_19,
-               GP_0_23_FN, FN_IP2_18_16,
-               GP_0_22_FN, FN_IP0_30_28,
-               GP_0_21_FN, FN_IP0_5_3,
-               GP_0_20_FN, FN_IP1_18_15,
-               GP_0_19_FN, FN_IP1_14_11,
-               GP_0_18_FN, FN_IP1_10_7,
-               GP_0_17_FN, FN_IP1_6_4,
-               GP_0_16_FN, FN_IP1_3_2,
-               GP_0_15_FN, FN_IP1_1_0,
-               GP_0_14_FN, FN_IP0_27_26,
-               GP_0_13_FN, FN_IP0_25,
-               GP_0_12_FN, FN_IP0_24_23,
-               GP_0_11_FN, FN_IP0_22_19,
-               GP_0_10_FN, FN_IP0_18_16,
-               GP_0_9_FN, FN_IP0_15_14,
-               GP_0_8_FN, FN_IP0_13_12,
-               GP_0_7_FN, FN_IP0_11_10,
-               GP_0_6_FN, FN_IP0_9_8,
-               GP_0_5_FN, FN_A19,
-               GP_0_4_FN, FN_A18,
-               GP_0_3_FN, FN_A17,
-               GP_0_2_FN, FN_IP0_7_6,
-               GP_0_1_FN, FN_AVS2,
-               GP_0_0_FN, FN_AVS1 }
-       },
-       { PINMUX_CFG_REG("GPSR1", 0xfffc0008, 32, 1) {
-               GP_1_31_FN, FN_IP5_23_21,
-               GP_1_30_FN, FN_IP5_20_17,
-               GP_1_29_FN, FN_IP5_16_15,
-               GP_1_28_FN, FN_IP5_14_13,
-               GP_1_27_FN, FN_IP5_12_11,
-               GP_1_26_FN, FN_IP5_10_9,
-               GP_1_25_FN, FN_IP5_8,
-               GP_1_24_FN, FN_IP5_7,
-               GP_1_23_FN, FN_IP5_6,
-               GP_1_22_FN, FN_IP5_5,
-               GP_1_21_FN, FN_IP5_4,
-               GP_1_20_FN, FN_IP5_3,
-               GP_1_19_FN, FN_IP5_2_0,
-               GP_1_18_FN, FN_IP4_31_29,
-               GP_1_17_FN, FN_IP4_28,
-               GP_1_16_FN, FN_IP4_27,
-               GP_1_15_FN, FN_IP4_26,
-               GP_1_14_FN, FN_IP4_25,
-               GP_1_13_FN, FN_IP4_24,
-               GP_1_12_FN, FN_IP4_23,
-               GP_1_11_FN, FN_IP4_22_20,
-               GP_1_10_FN, FN_IP4_19_17,
-               GP_1_9_FN, FN_IP4_16,
-               GP_1_8_FN, FN_IP4_15,
-               GP_1_7_FN, FN_IP4_14,
-               GP_1_6_FN, FN_IP4_13,
-               GP_1_5_FN, FN_IP4_12,
-               GP_1_4_FN, FN_IP4_11,
-               GP_1_3_FN, FN_IP4_10_8,
-               GP_1_2_FN, FN_IP4_7_5,
-               GP_1_1_FN, FN_IP4_4_2,
-               GP_1_0_FN, FN_IP4_1_0 }
-       },
-       { PINMUX_CFG_REG("GPSR2", 0xfffc000c, 32, 1) {
-               GP_2_31_FN, FN_IP10_28_26,
-               GP_2_30_FN, FN_IP10_25_24,
-               GP_2_29_FN, FN_IP10_23_21,
-               GP_2_28_FN, FN_IP10_20_18,
-               GP_2_27_FN, FN_IP10_17_15,
-               GP_2_26_FN, FN_IP10_14_12,
-               GP_2_25_FN, FN_IP10_11_9,
-               GP_2_24_FN, FN_IP10_8_6,
-               GP_2_23_FN, FN_IP10_5_3,
-               GP_2_22_FN, FN_IP10_2_0,
-               GP_2_21_FN, FN_IP9_29_28,
-               GP_2_20_FN, FN_IP9_27_26,
-               GP_2_19_FN, FN_IP9_25_24,
-               GP_2_18_FN, FN_IP9_23_22,
-               GP_2_17_FN, FN_IP9_21_19,
-               GP_2_16_FN, FN_IP9_18_16,
-               GP_2_15_FN, FN_IP9_15_14,
-               GP_2_14_FN, FN_IP9_13_12,
-               GP_2_13_FN, FN_IP9_11_10,
-               GP_2_12_FN, FN_IP9_9_8,
-               GP_2_11_FN, FN_IP9_7,
-               GP_2_10_FN, FN_IP9_6,
-               GP_2_9_FN, FN_IP9_5,
-               GP_2_8_FN, FN_IP9_4,
-               GP_2_7_FN, FN_IP9_3_2,
-               GP_2_6_FN, FN_IP9_1_0,
-               GP_2_5_FN, FN_IP8_30_28,
-               GP_2_4_FN, FN_IP8_27_25,
-               GP_2_3_FN, FN_IP8_24_23,
-               GP_2_2_FN, FN_IP8_22_21,
-               GP_2_1_FN, FN_IP8_20,
-               GP_2_0_FN, FN_IP5_27_24 }
-       },
-       { PINMUX_CFG_REG("GPSR3", 0xfffc0010, 32, 1) {
-               GP_3_31_FN, FN_IP6_3_2,
-               GP_3_30_FN, FN_IP6_1_0,
-               GP_3_29_FN, FN_IP5_30_29,
-               GP_3_28_FN, FN_IP5_28,
-               GP_3_27_FN, FN_IP1_24_23,
-               GP_3_26_FN, FN_IP1_22_21,
-               GP_3_25_FN, FN_IP1_20_19,
-               GP_3_24_FN, FN_IP7_26_25,
-               GP_3_23_FN, FN_IP7_24_23,
-               GP_3_22_FN, FN_IP7_22_21,
-               GP_3_21_FN, FN_IP7_20_19,
-               GP_3_20_FN, FN_IP7_30_29,
-               GP_3_19_FN, FN_IP7_28_27,
-               GP_3_18_FN, FN_IP7_18_17,
-               GP_3_17_FN, FN_IP7_16_15,
-               GP_3_16_FN, FN_IP12_17_15,
-               GP_3_15_FN, FN_IP12_14_12,
-               GP_3_14_FN, FN_IP12_11_9,
-               GP_3_13_FN, FN_IP12_8_6,
-               GP_3_12_FN, FN_IP12_5_3,
-               GP_3_11_FN, FN_IP12_2_0,
-               GP_3_10_FN, FN_IP11_29_27,
-               GP_3_9_FN, FN_IP11_26_24,
-               GP_3_8_FN, FN_IP11_23_21,
-               GP_3_7_FN, FN_IP11_20_18,
-               GP_3_6_FN, FN_IP11_17_15,
-               GP_3_5_FN, FN_IP11_14_12,
-               GP_3_4_FN, FN_IP11_11_9,
-               GP_3_3_FN, FN_IP11_8_6,
-               GP_3_2_FN, FN_IP11_5_3,
-               GP_3_1_FN, FN_IP11_2_0,
-               GP_3_0_FN, FN_IP10_31_29 }
-       },
-       { PINMUX_CFG_REG("GPSR4", 0xfffc0014, 32, 1) {
-               GP_4_31_FN, FN_IP8_19,
-               GP_4_30_FN, FN_IP8_18,
-               GP_4_29_FN, FN_IP8_17_16,
-               GP_4_28_FN, FN_IP0_2_0,
-               GP_4_27_FN, FN_USB_PENC1,
-               GP_4_26_FN, FN_USB_PENC0,
-               GP_4_25_FN, FN_IP8_15_12,
-               GP_4_24_FN, FN_IP8_11_8,
-               GP_4_23_FN, FN_IP8_7_4,
-               GP_4_22_FN, FN_IP8_3_0,
-               GP_4_21_FN, FN_IP2_3_0,
-               GP_4_20_FN, FN_IP1_28_25,
-               GP_4_19_FN, FN_IP2_15_12,
-               GP_4_18_FN, FN_IP2_11_8,
-               GP_4_17_FN, FN_IP2_7_4,
-               GP_4_16_FN, FN_IP7_14_13,
-               GP_4_15_FN, FN_IP7_12_10,
-               GP_4_14_FN, FN_IP7_9_7,
-               GP_4_13_FN, FN_IP7_6_4,
-               GP_4_12_FN, FN_IP7_3_2,
-               GP_4_11_FN, FN_IP7_1_0,
-               GP_4_10_FN, FN_IP6_30_29,
-               GP_4_9_FN, FN_IP6_26_25,
-               GP_4_8_FN, FN_IP6_24_23,
-               GP_4_7_FN, FN_IP6_22_20,
-               GP_4_6_FN, FN_IP6_19_18,
-               GP_4_5_FN, FN_IP6_17_15,
-               GP_4_4_FN, FN_IP6_14_12,
-               GP_4_3_FN, FN_IP6_11_9,
-               GP_4_2_FN, FN_IP6_8,
-               GP_4_1_FN, FN_IP6_7_6,
-               GP_4_0_FN, FN_IP6_5_4 }
-       },
-       { PINMUX_CFG_REG("GPSR5", 0xfffc0018, 32, 1) {
-               GP_5_31_FN, FN_IP3_5,
-               GP_5_30_FN, FN_IP3_4,
-               GP_5_29_FN, FN_IP3_3,
-               GP_5_28_FN, FN_IP2_27,
-               GP_5_27_FN, FN_IP2_26,
-               GP_5_26_FN, FN_IP2_25,
-               GP_5_25_FN, FN_IP2_24,
-               GP_5_24_FN, FN_IP2_23,
-               GP_5_23_FN, FN_IP2_22,
-               GP_5_22_FN, FN_IP3_28,
-               GP_5_21_FN, FN_IP3_27,
-               GP_5_20_FN, FN_IP3_23,
-               GP_5_19_FN, FN_EX_WAIT0,
-               GP_5_18_FN, FN_WE1,
-               GP_5_17_FN, FN_WE0,
-               GP_5_16_FN, FN_RD,
-               GP_5_15_FN, FN_A16,
-               GP_5_14_FN, FN_A15,
-               GP_5_13_FN, FN_A14,
-               GP_5_12_FN, FN_A13,
-               GP_5_11_FN, FN_A12,
-               GP_5_10_FN, FN_A11,
-               GP_5_9_FN, FN_A10,
-               GP_5_8_FN, FN_A9,
-               GP_5_7_FN, FN_A8,
-               GP_5_6_FN, FN_A7,
-               GP_5_5_FN, FN_A6,
-               GP_5_4_FN, FN_A5,
-               GP_5_3_FN, FN_A4,
-               GP_5_2_FN, FN_A3,
-               GP_5_1_FN, FN_A2,
-               GP_5_0_FN, FN_A1 }
-       },
-       { PINMUX_CFG_REG("GPSR6", 0xfffc001c, 32, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               GP_6_8_FN, FN_IP3_20,
-               GP_6_7_FN, FN_IP3_19,
-               GP_6_6_FN, FN_IP3_18,
-               GP_6_5_FN, FN_IP3_17,
-               GP_6_4_FN, FN_IP3_16,
-               GP_6_3_FN, FN_IP3_15,
-               GP_6_2_FN, FN_IP3_8,
-               GP_6_1_FN, FN_IP3_7,
-               GP_6_0_FN, FN_IP3_6 }
-       },
-
-       { PINMUX_CFG_REG_VAR("IPSR0", 0xfffc0020, 32,
-                            1, 3, 2, 1, 2, 4, 3, 2, 2, 2, 2, 2, 3, 3) {
-               /* IP0_31 [1] */
-               0, 0,
-               /* IP0_30_28 [3] */
-               FN_RD_WR, FN_FWE, FN_ATAG0, FN_VI1_R7,
-               FN_HRTS1, FN_RX4_C, 0, 0,
-               /* IP0_27_26 [2] */
-               FN_CS1_A26, FN_HSPI_TX2, FN_SDSELF_B, 0,
-               /* IP0_25 [1] */
-               FN_CS0, FN_HSPI_CS2_B,
-               /* IP0_24_23 [2] */
-               FN_CLKOUT, FN_TX3C_IRDA_TX_C, FN_PWM0_B, 0,
-               /* IP0_22_19 [4] */
-               FN_A25, FN_SD1_WP, FN_MMC0_D5, FN_FD5,
-               FN_HSPI_RX2, FN_VI1_R3, FN_TX5_B, FN_SSI_SDATA7_B,
-               FN_CTS0_B, 0, 0, 0,
-               0, 0, 0, 0,
-               /* IP0_18_16 [3] */
-               FN_A24, FN_SD1_CD, FN_MMC0_D4, FN_FD4,
-               FN_HSPI_CS2, FN_VI1_R2, FN_SSI_WS78_B, 0,
-               /* IP0_15_14 [2] */
-               FN_A23, FN_FCLE, FN_HSPI_CLK2, FN_VI1_R1,
-               /* IP0_13_12 [2] */
-               FN_A22, FN_RX5_D, FN_HSPI_RX2_B, FN_VI1_R0,
-               /* IP0_11_10 [2] */
-               FN_A21, FN_SCK5_D, FN_HSPI_CLK2_B, 0,
-               /* IP0_9_8 [2] */
-               FN_A20, FN_TX5_D, FN_HSPI_TX2_B, 0,
-               /* IP0_7_6 [2] */
-               FN_A0, FN_SD1_DAT3, FN_MMC0_D3, FN_FD3,
-               /* IP0_5_3 [3] */
-               FN_BS, FN_SD1_DAT2, FN_MMC0_D2, FN_FD2,
-               FN_ATADIR0, FN_SDSELF, FN_HCTS1, FN_TX4_C,
-               /* IP0_2_0 [3] */
-               FN_USB_PENC2, FN_SCK0, FN_PWM1, FN_PWMFSW0,
-               FN_SCIF_CLK, FN_TCLK0_C, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR1", 0xfffc0024, 32,
-                            3, 4, 2, 2, 2, 4, 4, 4, 3, 2, 2) {
-               /* IP1_31_29 [3] */
-               0, 0, 0, 0, 0, 0, 0, 0,
-               /* IP1_28_25 [4] */
-               FN_HTX0, FN_TX1, FN_SDATA, FN_CTS0_C,
-               FN_SUB_TCK, FN_CC5_STATE2, FN_CC5_STATE10, FN_CC5_STATE18,
-               FN_CC5_STATE26, FN_CC5_STATE34, 0, 0,
-               0, 0, 0, 0,
-               /* IP1_24_23 [2] */
-               FN_MLB_DAT, FN_PWM4, FN_RX4, 0,
-               /* IP1_22_21 [2] */
-               FN_MLB_SIG, FN_PWM3, FN_TX4, 0,
-               /* IP1_20_19 [2] */
-               FN_MLB_CLK, FN_PWM2, FN_SCK4, 0,
-               /* IP1_18_15 [4] */
-               FN_EX_CS5, FN_SD1_DAT1, FN_MMC0_D1, FN_FD1,
-               FN_ATAWR0, FN_VI1_R6, FN_HRX1, FN_RX2_E,
-               FN_RX0_B, FN_SSI_WS9, 0, 0,
-               0, 0, 0, 0,
-               /* IP1_14_11 [4] */
-               FN_EX_CS4, FN_SD1_DAT0, FN_MMC0_D0, FN_FD0,
-               FN_ATARD0, FN_VI1_R5, FN_SCK5_B, FN_HTX1,
-               FN_TX2_E, FN_TX0_B, FN_SSI_SCK9, 0,
-               0, 0, 0, 0,
-               /* IP1_10_7 [4] */
-               FN_EX_CS3, FN_SD1_CMD, FN_MMC0_CMD, FN_FRE,
-               FN_ATACS10, FN_VI1_R4, FN_RX5_B, FN_HSCK1,
-               FN_SSI_SDATA8_B, FN_RTS0_B_TANS_B, FN_SSI_SDATA9, 0,
-               0, 0, 0, 0,
-               /* IP1_6_4 [3] */
-               FN_EX_CS2, FN_SD1_CLK, FN_MMC0_CLK, FN_FALE,
-               FN_ATACS00, 0, 0, 0,
-               /* IP1_3_2 [2] */
-               FN_EX_CS1, FN_MMC0_D7, FN_FD7, 0,
-               /* IP1_1_0 [2] */
-               FN_EX_CS0, FN_RX3_C_IRDA_RX_C, FN_MMC0_D6, FN_FD6 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR2", 0xfffc0028, 32,
-                            1, 3, 1, 1, 1, 1, 1, 1, 3, 3, 4, 4, 4, 4) {
-               /* IP2_31 [1] */
-               0, 0,
-               /* IP2_30_28 [3] */
-               FN_DU0_DG0, FN_LCDOUT8, FN_DREQ1, FN_SCL2,
-               FN_AUDATA2, 0, 0, 0,
-               /* IP2_27 [1] */
-               FN_DU0_DR7, FN_LCDOUT7,
-               /* IP2_26 [1] */
-               FN_DU0_DR6, FN_LCDOUT6,
-               /* IP2_25 [1] */
-               FN_DU0_DR5, FN_LCDOUT5,
-               /* IP2_24 [1] */
-               FN_DU0_DR4, FN_LCDOUT4,
-               /* IP2_23 [1] */
-               FN_DU0_DR3, FN_LCDOUT3,
-               /* IP2_22 [1] */
-               FN_DU0_DR2, FN_LCDOUT2,
-               /* IP2_21_19 [3] */
-               FN_DU0_DR1, FN_LCDOUT1, FN_DACK0, FN_DRACK0,
-               FN_GPS_SIGN_B, FN_AUDATA1, FN_RX5_C, 0,
-               /* IP2_18_16 [3] */
-               FN_DU0_DR0, FN_LCDOUT0, FN_DREQ0, FN_GPS_CLK_B,
-               FN_AUDATA0, FN_TX5_C, 0, 0,
-               /* IP2_15_12 [4] */
-               FN_HRTS0, FN_RTS1_TANS, FN_MDATA, FN_TX0_C,
-               FN_SUB_TMS, FN_CC5_STATE1, FN_CC5_STATE9, FN_CC5_STATE17,
-               FN_CC5_STATE25, FN_CC5_STATE33, 0, 0,
-               0, 0, 0, 0,
-               /* IP2_11_8 [4] */
-               FN_HCTS0, FN_CTS1, FN_STM, FN_PWM0_D,
-               FN_RX0_C, FN_SCIF_CLK_C, FN_SUB_TRST, FN_TCLK1_B,
-               FN_CC5_OSCOUT, 0, 0, 0,
-               0, 0, 0, 0,
-               /* IP2_7_4 [4] */
-               FN_HSCK0, FN_SCK1, FN_MTS, FN_PWM5,
-               FN_SCK0_C, FN_SSI_SDATA9_B, FN_SUB_TDO, FN_CC5_STATE0,
-               FN_CC5_STATE8, FN_CC5_STATE16, FN_CC5_STATE24, FN_CC5_STATE32,
-               0, 0, 0, 0,
-               /* IP2_3_0 [4] */
-               FN_HRX0, FN_RX1, FN_SCKZ, FN_RTS0_C_TANS_C,
-               FN_SUB_TDI, FN_CC5_STATE3, FN_CC5_STATE11, FN_CC5_STATE19,
-               FN_CC5_STATE27, FN_CC5_STATE35, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR3", 0xfffc002c, 32,
-                            3, 1, 1, 3, 1, 2, 1, 1, 1, 1, 1,
-                            1, 3, 3, 1, 1, 1, 1, 1, 1, 3) {
-           /* IP3_31_29 [3] */
-           FN_DU0_EXODDF_DU0_ODDF_DISP_CDE, FN_QCPV_QDE, FN_CAN1_TX, FN_TX2_C,
-           FN_SCL2_C, FN_REMOCON, 0, 0,
-           /* IP3_28 [1] */
-           FN_DU0_EXVSYNC_DU0_VSYNC, FN_QSTB_QHE,
-           /* IP3_27 [1] */
-           FN_DU0_EXHSYNC_DU0_HSYNC, FN_QSTH_QHS,
-           /* IP3_26_24 [3] */
-           FN_DU0_DOTCLKOUT1, FN_QSTVB_QVE, FN_RX3_D_IRDA_RX_D, FN_SDA3_B,
-           FN_SDA2_C, FN_DACK0_B, FN_DRACK0_B, 0,
-           /* IP3_23 [1] */
-           FN_DU0_DOTCLKOUT0, FN_QCLK,
-           /* IP3_22_21 [2] */
-           FN_DU0_DOTCLKIN, FN_QSTVA_QVS, FN_TX3_D_IRDA_TX_D, FN_SCL3_B,
-           /* IP3_20 [1] */
-           FN_DU0_DB7, FN_LCDOUT23,
-           /* IP3_19 [1] */
-           FN_DU0_DB6, FN_LCDOUT22,
-           /* IP3_18 [1] */
-           FN_DU0_DB5, FN_LCDOUT21,
-           /* IP3_17 [1] */
-           FN_DU0_DB4, FN_LCDOUT20,
-           /* IP3_16 [1] */
-           FN_DU0_DB3, FN_LCDOUT19,
-           /* IP3_15 [1] */
-           FN_DU0_DB2, FN_LCDOUT18,
-           /* IP3_14_12 [3] */
-           FN_DU0_DB1, FN_LCDOUT17, FN_EX_WAIT2, FN_SDA1,
-           FN_GPS_MAG_B, FN_AUDATA5, FN_SCK5_C, 0,
-           /* IP3_11_9 [3] */
-           FN_DU0_DB0, FN_LCDOUT16, FN_EX_WAIT1, FN_SCL1,
-           FN_TCLK1, FN_AUDATA4, 0, 0,
-           /* IP3_8 [1] */
-           FN_DU0_DG7, FN_LCDOUT15,
-           /* IP3_7 [1] */
-           FN_DU0_DG6, FN_LCDOUT14,
-           /* IP3_6 [1] */
-           FN_DU0_DG5, FN_LCDOUT13,
-           /* IP3_5 [1] */
-           FN_DU0_DG4, FN_LCDOUT12,
-           /* IP3_4 [1] */
-           FN_DU0_DG3, FN_LCDOUT11,
-           /* IP3_3 [1] */
-           FN_DU0_DG2, FN_LCDOUT10,
-           /* IP3_2_0 [3] */
-           FN_DU0_DG1, FN_LCDOUT9, FN_DACK1, FN_SDA2,
-           FN_AUDATA3, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR4", 0xfffc0030, 32,
-                            3, 1, 1, 1, 1, 1, 1, 3, 3,
-                            1, 1, 1, 1, 1, 1, 3, 3, 3, 2) {
-           /* IP4_31_29 [3] */
-           FN_DU1_DB0, FN_VI2_DATA4_VI2_B4, FN_SCL2_B, FN_SD3_DAT0,
-           FN_TX5, FN_SCK0_D, 0, 0,
-           /* IP4_28 [1] */
-           FN_DU1_DG7, FN_VI2_R3,
-           /* IP4_27 [1] */
-           FN_DU1_DG6, FN_VI2_R2,
-           /* IP4_26 [1] */
-           FN_DU1_DG5, FN_VI2_R1,
-           /* IP4_25 [1] */
-           FN_DU1_DG4, FN_VI2_R0,
-           /* IP4_24 [1] */
-           FN_DU1_DG3, FN_VI2_G7,
-           /* IP4_23 [1] */
-           FN_DU1_DG2, FN_VI2_G6,
-           /* IP4_22_20 [3] */
-           FN_DU1_DG1, FN_VI2_DATA3_VI2_B3, FN_SDA1_B, FN_SD3_DAT3,
-           FN_SCK5, FN_AUDATA7, FN_RX0_D, 0,
-           /* IP4_19_17 [3] */
-           FN_DU1_DG0, FN_VI2_DATA2_VI2_B2, FN_SCL1_B, FN_SD3_DAT2,
-           FN_SCK3_E, FN_AUDATA6, FN_TX0_D, 0,
-           /* IP4_16 [1] */
-           FN_DU1_DR7, FN_VI2_G5,
-           /* IP4_15 [1] */
-           FN_DU1_DR6, FN_VI2_G4,
-           /* IP4_14 [1] */
-           FN_DU1_DR5, FN_VI2_G3,
-           /* IP4_13 [1] */
-           FN_DU1_DR4, FN_VI2_G2,
-           /* IP4_12 [1] */
-           FN_DU1_DR3, FN_VI2_G1,
-           /* IP4_11 [1] */
-           FN_DU1_DR2, FN_VI2_G0,
-           /* IP4_10_8 [3] */
-           FN_DU1_DR1, FN_VI2_DATA1_VI2_B1, FN_PWM0, FN_SD3_CMD,
-           FN_RX3_E_IRDA_RX_E, FN_AUDSYNC, FN_CTS0_D, 0,
-           /* IP4_7_5 [3] */
-           FN_DU1_DR0, FN_VI2_DATA0_VI2_B0, FN_PWM6, FN_SD3_CLK,
-           FN_TX3_E_IRDA_TX_E, FN_AUDCK, FN_PWMFSW0_B, 0,
-           /* IP4_4_2 [3] */
-           FN_DU0_CDE, FN_QPOLB, FN_CAN1_RX, FN_RX2_C,
-           FN_DREQ0_B, FN_SSI_SCK78_B, FN_SCK0_B, 0,
-           /* IP4_1_0 [2] */
-           FN_DU0_DISP, FN_QPOLA, FN_CAN_CLK_C, FN_SCK2_C }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR5", 0xfffc0034, 32,
-                            1, 2, 1, 4, 3, 4, 2, 2,
-                            2, 2, 1, 1, 1, 1, 1, 1, 3) {
-           /* IP5_31 [1] */
-           0, 0,
-           /* IP5_30_29 [2] */
-           FN_AUDIO_CLKB, FN_USB_OVC2, FN_CAN_DEBUGOUT0, FN_MOUT0,
-           /* IP5_28 [1] */
-           FN_AUDIO_CLKA, FN_CAN_TXCLK,
-           /* IP5_27_24 [4] */
-           FN_DU1_CDE, FN_VI2_DATA7_VI2_B7, FN_RX3_B_IRDA_RX_B, FN_SD3_WP,
-           FN_HSPI_RX1, FN_VI1_FIELD, FN_VI3_FIELD, FN_AUDIO_CLKOUT,
-           FN_RX2_D, FN_GPS_CLK_C, FN_GPS_CLK_D, 0,
-           0, 0, 0, 0,
-           /* IP5_23_21 [3] */
-           FN_DU1_DISP, FN_VI2_DATA6_VI2_B6, FN_TCLK0, FN_QSTVA_B_QVS_B,
-           FN_HSPI_CLK1, FN_SCK2_D, FN_AUDIO_CLKOUT_B, FN_GPS_MAG_D,
-           /* IP5_20_17 [4] */
-           FN_DU1_EXODDF_DU1_ODDF_DISP_CDE, FN_VI2_CLK, FN_TX3_B_IRDA_TX_B,
-           FN_SD3_CD, FN_HSPI_TX1, FN_VI1_CLKENB, FN_VI3_CLKENB,
-           FN_AUDIO_CLKC, FN_TX2_D, FN_SPEEDIN, FN_GPS_SIGN_D, 0,
-           0, 0, 0, 0,
-           /* IP5_16_15 [2] */
-           FN_DU1_EXVSYNC_DU1_VSYNC, FN_VI2_VSYNC, FN_VI3_VSYNC, 0,
-           /* IP5_14_13 [2] */
-           FN_DU1_EXHSYNC_DU1_HSYNC, FN_VI2_HSYNC, FN_VI3_HSYNC, 0,
-           /* IP5_12_11 [2] */
-           FN_DU1_DOTCLKOUT, FN_VI2_FIELD, FN_SDA1_D, 0,
-           /* IP5_10_9 [2] */
-           FN_DU1_DOTCLKIN, FN_VI2_CLKENB, FN_HSPI_CS1, FN_SCL1_D,
-           /* IP5_8 [1] */
-           FN_DU1_DB7, FN_SDA2_D,
-           /* IP5_7 [1] */
-           FN_DU1_DB6, FN_SCL2_D,
-           /* IP5_6 [1] */
-           FN_DU1_DB5, FN_VI2_R7,
-           /* IP5_5 [1] */
-           FN_DU1_DB4, FN_VI2_R6,
-           /* IP5_4 [1] */
-           FN_DU1_DB3, FN_VI2_R5,
-           /* IP5_3 [1] */
-           FN_DU1_DB2, FN_VI2_R4,
-           /* IP5_2_0 [3] */
-           FN_DU1_DB1, FN_VI2_DATA5_VI2_B5, FN_SDA2_B, FN_SD3_DAT1,
-           FN_RX5, FN_RTS0_D_TANS_D, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR6", 0xfffc0038, 32,
-                            1, 2, 2, 2, 2, 3, 2, 3, 3, 3, 1, 2, 2, 2, 2) {
-           /* IP6_31 [1] */
-           0, 0,
-           /* IP6_30_29 [2] */
-           FN_SSI_SCK6, FN_ADICHS0, FN_CAN0_TX, FN_IERX_B,
-           /* IP_28_27 [2] */
-           0, 0, 0, 0,
-           /* IP6_26_25 [2] */
-           FN_SSI_SDATA5, FN_ADIDATA, FN_CAN_DEBUGOUT12, FN_RX3_IRDA_RX,
-           /* IP6_24_23 [2] */
-           FN_SSI_WS5, FN_ADICS_SAMP, FN_CAN_DEBUGOUT11, FN_TX3_IRDA_TX,
-           /* IP6_22_20 [3] */
-           FN_SSI_SCK5, FN_ADICLK, FN_CAN_DEBUGOUT10, FN_SCK3,
-           FN_TCLK0_D, 0, 0, 0,
-           /* IP6_19_18 [2] */
-           FN_SSI_SDATA4, FN_CAN_DEBUGOUT9, FN_SSI_SDATA9_C, 0,
-           /* IP6_17_15 [3] */
-           FN_SSI_SDATA3, FN_PWM0_C, FN_CAN_DEBUGOUT8, FN_CAN_CLK_B,
-           FN_IECLK, FN_SCIF_CLK_B, FN_TCLK0_B, 0,
-           /* IP6_14_12 [3] */
-           FN_SSI_WS34, FN_CAN_DEBUGOUT7, FN_CAN0_RX_B, FN_IETX,
-           FN_SSI_WS9_C, 0, 0, 0,
-           /* IP6_11_9 [3] */
-           FN_SSI_SCK34, FN_CAN_DEBUGOUT6, FN_CAN0_TX_B, FN_IERX,
-           FN_SSI_SCK9_C, 0, 0, 0,
-           /* IP6_8 [1] */
-           FN_SSI_SDATA2, FN_CAN_DEBUGOUT5,
-           /* IP6_7_6 [2] */
-           FN_SSI_SDATA1, FN_CAN_DEBUGOUT4, FN_MOUT6, 0,
-           /* IP6_5_4 [2] */
-           FN_SSI_SDATA0, FN_CAN_DEBUGOUT3, FN_MOUT5, 0,
-           /* IP6_3_2 [2] */
-           FN_SSI_WS0129, FN_CAN_DEBUGOUT2, FN_MOUT2, 0,
-           /* IP6_1_0 [2] */
-           FN_SSI_SCK0129, FN_CAN_DEBUGOUT1, FN_MOUT1, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR7", 0xfffc003c, 32,
-                            1, 2, 2, 2, 2, 2, 2, 2, 2, 2, 3, 3, 3, 2, 2) {
-           /* IP7_31 [1] */
-           0, 0,
-           /* IP7_30_29 [2] */
-           FN_SD0_WP, FN_DACK2, FN_CTS1_B, 0,
-           /* IP7_28_27 [2] */
-           FN_SD0_CD, FN_DREQ2, FN_RTS1_B_TANS_B, 0,
-           /* IP7_26_25 [2] */
-           FN_SD0_DAT3, FN_ATAWR1, FN_RX2_B, FN_CC5_TDI,
-           /* IP7_24_23 [2] */
-           FN_SD0_DAT2, FN_ATARD1, FN_TX2_B, FN_CC5_TCK,
-           /* IP7_22_21 [2] */
-           FN_SD0_DAT1, FN_ATAG1, FN_SCK2_B, FN_CC5_TMS,
-           /* IP7_20_19 [2] */
-           FN_SD0_DAT0, FN_ATADIR1, FN_RX1_B, FN_CC5_TRST,
-           /* IP7_18_17 [2] */
-           FN_SD0_CMD, FN_ATACS11, FN_TX1_B, FN_CC5_TDO,
-           /* IP7_16_15 [2] */
-           FN_SD0_CLK, FN_ATACS01, FN_SCK1_B, 0,
-           /* IP7_14_13 [2] */
-           FN_SSI_SDATA8, FN_VSP, FN_IRQ3_B, FN_HSPI_RX1_C,
-           /* IP7_12_10 [3] */
-           FN_SSI_SDATA7, FN_CAN_DEBUGOUT15, FN_IRQ2_B, FN_TCLK1_C,
-           FN_HSPI_TX1_C, 0, 0, 0,
-           /* IP7_9_7 [3] */
-           FN_SSI_WS78, FN_CAN_DEBUGOUT14, FN_IRQ1_B, FN_SSI_WS9_B,
-           FN_HSPI_CS1_C, 0, 0, 0,
-           /* IP7_6_4 [3] */
-           FN_SSI_SCK78, FN_CAN_DEBUGOUT13, FN_IRQ0_B, FN_SSI_SCK9_B,
-           FN_HSPI_CLK1_C, 0, 0, 0,
-           /* IP7_3_2 [2] */
-           FN_SSI_SDATA6, FN_ADICHS2, FN_CAN_CLK, FN_IECLK_B,
-           /* IP7_1_0 [2] */
-           FN_SSI_WS6, FN_ADICHS1, FN_CAN0_RX, FN_IETX_B }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR8", 0xfffc0040, 32,
-                            1, 3, 3, 2, 2, 1, 1, 1, 2, 4, 4, 4, 4) {
-           /* IP8_31 [1] */
-           0, 0,
-           /* IP8_30_28 [3] */
-           FN_VI0_VSYNC, FN_VI0_DATA1_B_VI0_B1_B, FN_RTS1_C_TANS_C, FN_RX4_D,
-           FN_PWMFSW0_C, 0, 0, 0,
-           /* IP8_27_25 [3] */
-           FN_VI0_HSYNC, FN_VI0_DATA0_B_VI0_B0_B, FN_CTS1_C, FN_TX4_D,
-           FN_MMC1_CMD, FN_HSCK1_B, 0, 0,
-           /* IP8_24_23 [2] */
-           FN_VI0_FIELD, FN_RX1_C, FN_HRX1_B, 0,
-           /* IP8_22_21 [2] */
-           FN_VI0_CLKENB, FN_TX1_C, FN_HTX1_B, FN_MT1_SYNC,
-           /* IP8_20 [1] */
-           FN_VI0_CLK, FN_MMC1_CLK,
-           /* IP8_19 [1] */
-           FN_FMIN, FN_RDS_DATA,
-           /* IP8_18 [1] */
-           FN_BPFCLK, FN_PCMWE,
-           /* IP8_17_16 [2] */
-           FN_FMCLK, FN_RDS_CLK, FN_PCMOE, 0,
-           /* IP8_15_12 [4] */
-           FN_HSPI_RX0, FN_RX0, FN_CAN_STEP0, FN_AD_NCS,
-           FN_CC5_STATE7, FN_CC5_STATE15, FN_CC5_STATE23, FN_CC5_STATE31,
-           FN_CC5_STATE39, 0, 0, 0,
-           0, 0, 0, 0,
-           /* IP8_11_8 [4] */
-           FN_HSPI_TX0, FN_TX0, FN_CAN_DEBUG_HW_TRIGGER, FN_AD_DO,
-           FN_CC5_STATE6, FN_CC5_STATE14, FN_CC5_STATE22, FN_CC5_STATE30,
-           FN_CC5_STATE38, 0, 0, 0,
-           0, 0, 0, 0,
-           /* IP8_7_4 [4] */
-           FN_HSPI_CS0, FN_RTS0_TANS, FN_USB_OVC1, FN_AD_DI,
-           FN_CC5_STATE5, FN_CC5_STATE13, FN_CC5_STATE21, FN_CC5_STATE29,
-           FN_CC5_STATE37, 0, 0, 0,
-           0, 0, 0, 0,
-           /* IP8_3_0 [4] */
-           FN_HSPI_CLK0, FN_CTS0, FN_USB_OVC0, FN_AD_CLK,
-           FN_CC5_STATE4, FN_CC5_STATE12, FN_CC5_STATE20, FN_CC5_STATE28,
-           FN_CC5_STATE36, 0, 0, 0,
-           0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR9", 0xfffc0044, 32,
-                            2, 2, 2, 2, 2, 3, 3, 2, 2,
-                            2, 2, 1, 1, 1, 1, 2, 2) {
-           /* IP9_31_30 [2] */
-           0, 0, 0, 0,
-           /* IP9_29_28 [2] */
-           FN_VI0_G7, FN_ETH_RXD1, FN_SD2_DAT3_B, FN_ARM_TRACEDATA_9,
-           /* IP9_27_26 [2] */
-           FN_VI0_G6, FN_ETH_RXD0, FN_SD2_DAT2_B, FN_ARM_TRACEDATA_8,
-           /* IP9_25_24 [2] */
-           FN_VI0_G5, FN_ETH_RX_ER, FN_SD2_DAT1_B, FN_ARM_TRACEDATA_7,
-           /* IP9_23_22 [2] */
-           FN_VI0_G4, FN_ETH_TX_EN, FN_SD2_DAT0_B, FN_ARM_TRACEDATA_6,
-           /* IP9_21_19 [3] */
-           FN_VI0_G3, FN_ETH_CRS_DV, FN_MMC1_D7, FN_ARM_TRACEDATA_5,
-           FN_TS_SDAT0, 0, 0, 0,
-           /* IP9_18_16 [3] */
-           FN_VI0_G2, FN_ETH_TXD1, FN_MMC1_D6, FN_ARM_TRACEDATA_4,
-           FN_TS_SPSYNC0, 0, 0, 0,
-           /* IP9_15_14 [2] */
-           FN_VI0_G1, FN_SSI_WS78_C, FN_IRQ1, FN_ARM_TRACEDATA_3,
-           /* IP9_13_12 [2] */
-           FN_VI0_G0, FN_SSI_SCK78_C, FN_IRQ0, FN_ARM_TRACEDATA_2,
-           /* IP9_11_10 [2] */
-           FN_VI0_DATA7_VI0_B7, FN_MMC1_D5, FN_ARM_TRACEDATA_1, 0,
-           /* IP9_9_8 [2] */
-           FN_VI0_DATA6_VI0_B6, FN_MMC1_D4, FN_ARM_TRACEDATA_0, 0,
-           /* IP9_7 [1] */
-           FN_VI0_DATA5_VI0_B5, FN_MMC1_D3,
-           /* IP9_6 [1] */
-           FN_VI0_DATA4_VI0_B4, FN_MMC1_D2,
-           /* IP9_5 [1] */
-           FN_VI0_DATA3_VI0_B3, FN_MMC1_D1,
-           /* IP9_4 [1] */
-           FN_VI0_DATA2_VI0_B2, FN_MMC1_D0,
-           /* IP9_3_2 [2] */
-           FN_VI0_DATA1_VI0_B1, FN_HCTS1_B, FN_MT1_PWM, 0,
-           /* IP9_1_0 [2] */
-           FN_VI0_DATA0_VI0_B0, FN_HRTS1_B, FN_MT1_VCXO, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR10", 0xfffc0048, 32,
-                            3, 3, 2, 3, 3, 3, 3, 3, 3, 3, 3) {
-           /* IP10_31_29 [3] */
-           FN_VI1_VSYNC, FN_AUDIO_CLKOUT_C, FN_SSI_WS4, FN_SIM_CLK,
-           FN_GPS_MAG_C, FN_SPV_TRST, FN_SCL3, 0,
-           /* IP10_28_26 [3] */
-           FN_VI1_HSYNC, FN_VI3_CLK, FN_SSI_SCK4, FN_GPS_SIGN_C,
-           FN_PWMFSW0_E, 0, 0, 0,
-           /* IP10_25_24 [2] */
-           FN_VI1_CLK, FN_SIM_D, FN_SDA3, 0,
-           /* IP10_23_21 [3] */
-           FN_VI0_R7, FN_ETH_MDIO, FN_DACK2_C, FN_HSPI_RX1_B,
-           FN_SCIF_CLK_D, FN_TRACECTL, FN_MT1_PEN, 0,
-           /* IP10_20_18 [3] */
-           FN_VI0_R6, FN_ETH_MDC, FN_DREQ2_C, FN_HSPI_TX1_B,
-           FN_TRACECLK, FN_MT1_BEN, FN_PWMFSW0_D, 0,
-           /* IP10_17_15 [3] */
-           FN_VI0_R5, FN_ETH_TXD0, FN_SD2_WP_B, FN_HSPI_CS1_B,
-           FN_ARM_TRACEDATA_15, FN_MT1_D, FN_TS_SDEN0, 0,
-           /* IP10_14_12 [3] */
-           FN_VI0_R4, FN_ETH_REFCLK, FN_SD2_CD_B, FN_HSPI_CLK1_B,
-           FN_ARM_TRACEDATA_14, FN_MT1_CLK, FN_TS_SCK0, 0,
-           /* IP10_11_9 [3] */
-           FN_VI0_R3, FN_ETH_MAGIC, FN_SD2_CMD_B, FN_IRQ3,
-           FN_ARM_TRACEDATA_13, 0, 0, 0,
-           /* IP10_8_6 [3] */
-           FN_VI0_R2, FN_ETH_LINK, FN_SD2_CLK_B, FN_IRQ2,
-           FN_ARM_TRACEDATA_12, 0, 0, 0,
-           /* IP10_5_3 [3] */
-           FN_VI0_R1, FN_SSI_SDATA8_C, FN_DACK1_B, FN_ARM_TRACEDATA_11,
-           FN_DACK0_C, FN_DRACK0_C, 0, 0,
-           /* IP10_2_0 [3] */
-           FN_VI0_R0, FN_SSI_SDATA7_C, FN_SCK1_C, FN_DREQ1_B,
-           FN_ARM_TRACEDATA_10, FN_DREQ0_C, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR11", 0xfffc004c, 32,
-                            2, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3) {
-           /* IP11_31_30 [2] */
-           0, 0, 0, 0,
-           /* IP11_29_27 [3] */
-           FN_VI1_G1, FN_VI3_DATA1, FN_SSI_SCK1, FN_TS_SDEN1,
-           FN_DACK2_B, FN_RX2, FN_HRTS0_B, 0,
-           /* IP11_26_24 [3] */
-           FN_VI1_G0, FN_VI3_DATA0, FN_DU1_DOTCLKOUT1, FN_TS_SCK1,
-           FN_DREQ2_B, FN_TX2, FN_SPA_TDO, FN_HCTS0_B,
-           /* IP11_23_21 [3] */
-           FN_VI1_DATA7_VI1_B7, FN_SD2_WP, FN_MT0_PWM, FN_SPA_TDI,
-           FN_HSPI_RX1_D, 0, 0, 0,
-           /* IP11_20_18 [3] */
-           FN_VI1_DATA6_VI1_B6, FN_SD2_CD, FN_MT0_VCXO, FN_SPA_TMS,
-           FN_HSPI_TX1_D, 0, 0, 0,
-           /* IP11_17_15 [3] */
-           FN_VI1_DATA5_VI1_B5, FN_SD2_CMD, FN_MT0_SYNC, FN_SPA_TCK,
-           FN_HSPI_CS1_D, FN_ADICHS2_B, 0, 0,
-           /* IP11_14_12 [3] */
-           FN_VI1_DATA4_VI1_B4, FN_SD2_CLK, FN_MT0_PEN, FN_SPA_TRST,
-           FN_HSPI_CLK1_D, FN_ADICHS1_B, 0, 0,
-           /* IP11_11_9 [3] */
-           FN_VI1_DATA3_VI1_B3, FN_SD2_DAT3, FN_MT0_BEN, FN_SPV_TDO,
-           FN_ADICHS0_B, 0, 0, 0,
-           /* IP11_8_6 [3] */
-           FN_VI1_DATA2_VI1_B2, FN_SD2_DAT2, FN_MT0_D, FN_SPVTDI,
-           FN_ADIDATA_B, 0, 0, 0,
-           /* IP11_5_3 [3] */
-           FN_VI1_DATA1_VI1_B1, FN_SD2_DAT1, FN_MT0_CLK, FN_SPV_TMS,
-           FN_ADICS_B_SAMP_B, 0, 0, 0,
-           /* IP11_2_0 [3] */
-           FN_VI1_DATA0_VI1_B0, FN_SD2_DAT0, FN_SIM_RST, FN_SPV_TCK,
-           FN_ADICLK_B, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR12", 0xfffc0050, 32,
-                            4, 4, 4, 2, 3, 3, 3, 3, 3, 3) {
-           /* IP12_31_28 [4] */
-           0, 0, 0, 0, 0, 0, 0, 0,
-           0, 0, 0, 0, 0, 0, 0, 0,
-           /* IP12_27_24 [4] */
-           0, 0, 0, 0, 0, 0, 0, 0,
-           0, 0, 0, 0, 0, 0, 0, 0,
-           /* IP12_23_20 [4] */
-           0, 0, 0, 0, 0, 0, 0, 0,
-           0, 0, 0, 0, 0, 0, 0, 0,
-           /* IP12_19_18 [2] */
-           0, 0, 0, 0,
-           /* IP12_17_15 [3] */
-           FN_VI1_G7, FN_VI3_DATA7, FN_GPS_MAG, FN_FCE,
-           FN_SCK4_B, 0, 0, 0,
-           /* IP12_14_12 [3] */
-           FN_VI1_G6, FN_VI3_DATA6, FN_GPS_SIGN, FN_FRB,
-           FN_RX4_B, FN_SIM_CLK_B, 0, 0,
-           /* IP12_11_9 [3] */
-           FN_VI1_G5, FN_VI3_DATA5, FN_GPS_CLK, FN_FSE,
-           FN_TX4_B, FN_SIM_D_B, 0, 0,
-           /* IP12_8_6 [3] */
-           FN_VI1_G4, FN_VI3_DATA4, FN_SSI_WS2, FN_SDA1_C,
-           FN_SIM_RST_B, FN_HRX0_B, 0, 0,
-           /* IP12_5_3 [3] */
-           FN_VI1_G3, FN_VI3_DATA3, FN_SSI_SCK2, FN_TS_SDAT1,
-           FN_SCL1_C, FN_HTX0_B, 0, 0,
-           /* IP12_2_0 [3] */
-           FN_VI1_G2, FN_VI3_DATA2, FN_SSI_WS1, FN_TS_SPSYNC1,
-           FN_SCK2, FN_HSCK0_B, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("MOD_SEL", 0xfffc0090, 32,
-                            2, 2, 3, 3, 2, 2, 2, 2, 2,
-                            1, 1, 1, 1, 1, 1, 1, 2, 1, 2) {
-           /* SEL_SCIF5 [2] */
-           FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
-           /* SEL_SCIF4 [2] */
-           FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
-           /* SEL_SCIF3 [3] */
-           FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2, FN_SEL_SCIF3_3,
-           FN_SEL_SCIF3_4, 0, 0, 0,
-           /* SEL_SCIF2 [3] */
-           FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2, FN_SEL_SCIF2_3,
-           FN_SEL_SCIF2_4, 0, 0, 0,
-           /* SEL_SCIF1 [2] */
-           FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, 0,
-           /* SEL_SCIF0 [2] */
-           FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, FN_SEL_SCIF0_3,
-           /* SEL_SSI9 [2] */
-           FN_SEL_SSI9_0, FN_SEL_SSI9_1, FN_SEL_SSI9_2, 0,
-           /* SEL_SSI8 [2] */
-           FN_SEL_SSI8_0, FN_SEL_SSI8_1, FN_SEL_SSI8_2, 0,
-           /* SEL_SSI7 [2] */
-           FN_SEL_SSI7_0, FN_SEL_SSI7_1, FN_SEL_SSI7_2, 0,
-           /* SEL_VI0 [1] */
-           FN_SEL_VI0_0, FN_SEL_VI0_1,
-           /* SEL_SD2 [1] */
-           FN_SEL_SD2_0, FN_SEL_SD2_1,
-           /* SEL_INT3 [1] */
-           FN_SEL_INT3_0, FN_SEL_INT3_1,
-           /* SEL_INT2 [1] */
-           FN_SEL_INT2_0, FN_SEL_INT2_1,
-           /* SEL_INT1 [1] */
-           FN_SEL_INT1_0, FN_SEL_INT1_1,
-           /* SEL_INT0 [1] */
-           FN_SEL_INT0_0, FN_SEL_INT0_1,
-           /* SEL_IE [1] */
-           FN_SEL_IE_0, FN_SEL_IE_1,
-           /* SEL_EXBUS2 [2] */
-           FN_SEL_EXBUS2_0, FN_SEL_EXBUS2_1, FN_SEL_EXBUS2_2, 0,
-           /* SEL_EXBUS1 [1] */
-           FN_SEL_EXBUS1_0, FN_SEL_EXBUS1_1,
-           /* SEL_EXBUS0 [2] */
-           FN_SEL_EXBUS0_0, FN_SEL_EXBUS0_1, FN_SEL_EXBUS0_2, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("MOD_SEL2", 0xfffc0094, 32,
-                            2, 2, 2, 2, 1, 1, 1, 3, 1,
-                            2, 2, 2, 2, 1, 1, 2, 1, 2, 2) {
-           /* SEL_TMU1 [2] */
-           FN_SEL_TMU1_0, FN_SEL_TMU1_1, FN_SEL_TMU1_2, 0,
-           /* SEL_TMU0 [2] */
-           FN_SEL_TMU0_0, FN_SEL_TMU0_1, FN_SEL_TMU0_2, FN_SEL_TMU0_3,
-           /* SEL_SCIF [2] */
-           FN_SEL_SCIF_0, FN_SEL_SCIF_1, FN_SEL_SCIF_2, FN_SEL_SCIF_3,
-           /* SEL_CANCLK [2] */
-           FN_SEL_CANCLK_0, FN_SEL_CANCLK_1, FN_SEL_CANCLK_2,
-           /* SEL_CAN0 [1] */
-           FN_SEL_CAN0_0, FN_SEL_CAN0_1,
-           /* SEL_HSCIF1 [1] */
-           FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1,
-           /* SEL_HSCIF0 [1] */
-           FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1,
-           /* SEL_PWMFSW [3] */
-           FN_SEL_PWMFSW_0, FN_SEL_PWMFSW_1, FN_SEL_PWMFSW_2,
-           FN_SEL_PWMFSW_3, FN_SEL_PWMFSW_4, 0, 0, 0,
-           /* SEL_ADI [1] */
-           FN_SEL_ADI_0, FN_SEL_ADI_1,
-           /* [2] */
-           0, 0, 0, 0,
-           /* [2] */
-           0, 0, 0, 0,
-           /* [2] */
-           0, 0, 0, 0,
-           /* SEL_GPS [2] */
-           FN_SEL_GPS_0, FN_SEL_GPS_1, FN_SEL_GPS_2, FN_SEL_GPS_3,
-           /* SEL_SIM [1] */
-           FN_SEL_SIM_0, FN_SEL_SIM_1,
-           /* SEL_HSPI2 [1] */
-           FN_SEL_HSPI2_0, FN_SEL_HSPI2_1,
-           /* SEL_HSPI1 [2] */
-           FN_SEL_HSPI1_0, FN_SEL_HSPI1_1, FN_SEL_HSPI1_2, FN_SEL_HSPI1_3,
-           /* SEL_I2C3 [1] */
-           FN_SEL_I2C3_0, FN_SEL_I2C3_1,
-           /* SEL_I2C2 [2] */
-           FN_SEL_I2C2_0, FN_SEL_I2C2_1, FN_SEL_I2C2_2, FN_SEL_I2C2_3,
-           /* SEL_I2C1 [2] */
-           FN_SEL_I2C1_0, FN_SEL_I2C1_1, FN_SEL_I2C1_2, FN_SEL_I2C1_3 }
-       },
-       { PINMUX_CFG_REG("INOUTSEL0", 0xffc40004, 32, 1) { GP_INOUTSEL(0) } },
-       { PINMUX_CFG_REG("INOUTSEL1", 0xffc41004, 32, 1) { GP_INOUTSEL(1) } },
-       { PINMUX_CFG_REG("INOUTSEL2", 0xffc42004, 32, 1) { GP_INOUTSEL(2) } },
-       { PINMUX_CFG_REG("INOUTSEL3", 0xffc43004, 32, 1) { GP_INOUTSEL(3) } },
-       { PINMUX_CFG_REG("INOUTSEL4", 0xffc44004, 32, 1) { GP_INOUTSEL(4) } },
-       { PINMUX_CFG_REG("INOUTSEL5", 0xffc45004, 32, 1) { GP_INOUTSEL(5) } },
-       { PINMUX_CFG_REG("INOUTSEL6", 0xffc46004, 32, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               GP_6_8_IN, GP_6_8_OUT,
-               GP_6_7_IN, GP_6_7_OUT,
-               GP_6_6_IN, GP_6_6_OUT,
-               GP_6_5_IN, GP_6_5_OUT,
-               GP_6_4_IN, GP_6_4_OUT,
-               GP_6_3_IN, GP_6_3_OUT,
-               GP_6_2_IN, GP_6_2_OUT,
-               GP_6_1_IN, GP_6_1_OUT,
-               GP_6_0_IN, GP_6_0_OUT, }
-       },
-       { },
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("INDT0", 0xffc40008, 32) { GP_INDT(0) } },
-       { PINMUX_DATA_REG("INDT1", 0xffc41008, 32) { GP_INDT(1) } },
-       { PINMUX_DATA_REG("INDT2", 0xffc42008, 32) { GP_INDT(2) } },
-       { PINMUX_DATA_REG("INDT3", 0xffc43008, 32) { GP_INDT(3) } },
-       { PINMUX_DATA_REG("INDT4", 0xffc44008, 32) { GP_INDT(4) } },
-       { PINMUX_DATA_REG("INDT5", 0xffc45008, 32) { GP_INDT(5) } },
-       { PINMUX_DATA_REG("INDT6", 0xffc46008, 32) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, GP_6_8_DATA,
-               GP_6_7_DATA, GP_6_6_DATA, GP_6_5_DATA, GP_6_4_DATA,
-               GP_6_3_DATA, GP_6_2_DATA, GP_6_1_DATA, GP_6_0_DATA }
-       },
-       { },
-};
-
-static struct resource r8a7779_pfc_resources[] = {
-       [0] = {
-               .start  = 0xfffc0000,
-               .end    = 0xfffc023b,
-               .flags  = IORESOURCE_MEM,
-       },
-       [1] = {
-               .start  = 0xffc40000,
-               .end    = 0xffc46fff,
-               .flags  = IORESOURCE_MEM,
-       }
-};
-
-static struct pinmux_info r8a7779_pinmux_info = {
-       .name = "r8a7779_pfc",
-
-       .resource = r8a7779_pfc_resources,
-       .num_resources = ARRAY_SIZE(r8a7779_pfc_resources),
-
-       .unlock_reg = 0xfffc0000, /* PMMR */
-
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_GP_0_0,
-       .last_gpio = GPIO_FN_SCK4_B,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
-
-void r8a7779_pinmux_init(void)
-{
-       register_pinmux(&r8a7779_pinmux_info);
-}
diff --git a/arch/arm/mach-shmobile/pfc-sh7372.c b/arch/arm/mach-shmobile/pfc-sh7372.c
deleted file mode 100644 (file)
index 7a1525f..0000000
+++ /dev/null
@@ -1,1663 +0,0 @@
-/*
- * sh7372 processor support - PFC hardware block
- *
- * Copyright (C) 2010  Kuninori Morimoto <morimoto.kuninori@renesas.com>
- *
- * Based on
- * sh7367 processor support - PFC hardware block
- * Copyright (C) 2010  Magnus Damm
- *
- * This program is free software; you can redistribute it and/or modify
- * it under the terms of the GNU General Public License as published by
- * the Free Software Foundation; version 2 of the License.
- *
- * This program is distributed in the hope that it will be useful,
- * but WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
- * GNU General Public License for more details.
- *
- * You should have received a copy of the GNU General Public License
- * along with this program; if not, write to the Free Software
- * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
- */
-#include <linux/init.h>
-#include <linux/kernel.h>
-#include <linux/sh_pfc.h>
-#include <mach/irqs.h>
-#include <mach/sh7372.h>
-
-#define CPU_ALL_PORT(fn, pfx, sfx) \
-       PORT_10(fn, pfx, sfx),          PORT_90(fn, pfx, sfx), \
-       PORT_10(fn, pfx##10, sfx),      PORT_10(fn, pfx##11, sfx), \
-       PORT_10(fn, pfx##12, sfx),      PORT_10(fn, pfx##13, sfx), \
-       PORT_10(fn, pfx##14, sfx),      PORT_10(fn, pfx##15, sfx), \
-       PORT_10(fn, pfx##16, sfx),      PORT_10(fn, pfx##17, sfx), \
-       PORT_10(fn, pfx##18, sfx),      PORT_1(fn, pfx##190, sfx)
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       /* PORT0_DATA -> PORT190_DATA */
-       PINMUX_DATA_BEGIN,
-       PORT_ALL(DATA),
-       PINMUX_DATA_END,
-
-       /* PORT0_IN -> PORT190_IN */
-       PINMUX_INPUT_BEGIN,
-       PORT_ALL(IN),
-       PINMUX_INPUT_END,
-
-       /* PORT0_IN_PU -> PORT190_IN_PU */
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PORT_ALL(IN_PU),
-       PINMUX_INPUT_PULLUP_END,
-
-       /* PORT0_IN_PD -> PORT190_IN_PD */
-       PINMUX_INPUT_PULLDOWN_BEGIN,
-       PORT_ALL(IN_PD),
-       PINMUX_INPUT_PULLDOWN_END,
-
-       /* PORT0_OUT -> PORT190_OUT */
-       PINMUX_OUTPUT_BEGIN,
-       PORT_ALL(OUT),
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PORT_ALL(FN_IN),        /* PORT0_FN_IN  -> PORT190_FN_IN */
-       PORT_ALL(FN_OUT),       /* PORT0_FN_OUT -> PORT190_FN_OUT */
-       PORT_ALL(FN0),          /* PORT0_FN0    -> PORT190_FN0 */
-       PORT_ALL(FN1),          /* PORT0_FN1    -> PORT190_FN1 */
-       PORT_ALL(FN2),          /* PORT0_FN2    -> PORT190_FN2 */
-       PORT_ALL(FN3),          /* PORT0_FN3    -> PORT190_FN3 */
-       PORT_ALL(FN4),          /* PORT0_FN4    -> PORT190_FN4 */
-       PORT_ALL(FN5),          /* PORT0_FN5    -> PORT190_FN5 */
-       PORT_ALL(FN6),          /* PORT0_FN6    -> PORT190_FN6 */
-       PORT_ALL(FN7),          /* PORT0_FN7    -> PORT190_FN7 */
-
-       MSEL1CR_31_0,   MSEL1CR_31_1,
-       MSEL1CR_30_0,   MSEL1CR_30_1,
-       MSEL1CR_29_0,   MSEL1CR_29_1,
-       MSEL1CR_28_0,   MSEL1CR_28_1,
-       MSEL1CR_27_0,   MSEL1CR_27_1,
-       MSEL1CR_26_0,   MSEL1CR_26_1,
-       MSEL1CR_16_0,   MSEL1CR_16_1,
-       MSEL1CR_15_0,   MSEL1CR_15_1,
-       MSEL1CR_14_0,   MSEL1CR_14_1,
-       MSEL1CR_13_0,   MSEL1CR_13_1,
-       MSEL1CR_12_0,   MSEL1CR_12_1,
-       MSEL1CR_9_0,    MSEL1CR_9_1,
-       MSEL1CR_8_0,    MSEL1CR_8_1,
-       MSEL1CR_7_0,    MSEL1CR_7_1,
-       MSEL1CR_6_0,    MSEL1CR_6_1,
-       MSEL1CR_4_0,    MSEL1CR_4_1,
-       MSEL1CR_3_0,    MSEL1CR_3_1,
-       MSEL1CR_2_0,    MSEL1CR_2_1,
-       MSEL1CR_0_0,    MSEL1CR_0_1,
-
-       MSEL3CR_27_0,   MSEL3CR_27_1,
-       MSEL3CR_26_0,   MSEL3CR_26_1,
-       MSEL3CR_21_0,   MSEL3CR_21_1,
-       MSEL3CR_20_0,   MSEL3CR_20_1,
-       MSEL3CR_15_0,   MSEL3CR_15_1,
-       MSEL3CR_9_0,    MSEL3CR_9_1,
-       MSEL3CR_6_0,    MSEL3CR_6_1,
-
-       MSEL4CR_19_0,   MSEL4CR_19_1,
-       MSEL4CR_18_0,   MSEL4CR_18_1,
-       MSEL4CR_17_0,   MSEL4CR_17_1,
-       MSEL4CR_16_0,   MSEL4CR_16_1,
-       MSEL4CR_15_0,   MSEL4CR_15_1,
-       MSEL4CR_14_0,   MSEL4CR_14_1,
-       MSEL4CR_10_0,   MSEL4CR_10_1,
-       MSEL4CR_6_0,    MSEL4CR_6_1,
-       MSEL4CR_4_0,    MSEL4CR_4_1,
-       MSEL4CR_1_0,    MSEL4CR_1_1,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-
-       /* IRQ */
-       IRQ0_6_MARK,    IRQ0_162_MARK,  IRQ1_MARK,      IRQ2_4_MARK,
-       IRQ2_5_MARK,    IRQ3_8_MARK,    IRQ3_16_MARK,   IRQ4_17_MARK,
-       IRQ4_163_MARK,  IRQ5_MARK,      IRQ6_39_MARK,   IRQ6_164_MARK,
-       IRQ7_40_MARK,   IRQ7_167_MARK,  IRQ8_41_MARK,   IRQ8_168_MARK,
-       IRQ9_42_MARK,   IRQ9_169_MARK,  IRQ10_MARK,     IRQ11_MARK,
-       IRQ12_80_MARK,  IRQ12_137_MARK, IRQ13_81_MARK,  IRQ13_145_MARK,
-       IRQ14_82_MARK,  IRQ14_146_MARK, IRQ15_83_MARK,  IRQ15_147_MARK,
-       IRQ16_84_MARK,  IRQ16_170_MARK, IRQ17_MARK,     IRQ18_MARK,
-       IRQ19_MARK,     IRQ20_MARK,     IRQ21_MARK,     IRQ22_MARK,
-       IRQ23_MARK,     IRQ24_MARK,     IRQ25_MARK,     IRQ26_121_MARK,
-       IRQ26_172_MARK, IRQ27_122_MARK, IRQ27_180_MARK, IRQ28_123_MARK,
-       IRQ28_181_MARK, IRQ29_129_MARK, IRQ29_182_MARK, IRQ30_130_MARK,
-       IRQ30_183_MARK, IRQ31_138_MARK, IRQ31_184_MARK,
-
-       /* MSIOF0 */
-       MSIOF0_TSYNC_MARK,      MSIOF0_TSCK_MARK,       MSIOF0_RXD_MARK,
-       MSIOF0_RSCK_MARK,       MSIOF0_RSYNC_MARK,      MSIOF0_MCK0_MARK,
-       MSIOF0_MCK1_MARK,       MSIOF0_SS1_MARK,        MSIOF0_SS2_MARK,
-       MSIOF0_TXD_MARK,
-
-       /* MSIOF1 */
-       MSIOF1_TSCK_39_MARK,    MSIOF1_TSYNC_40_MARK,
-       MSIOF1_TSCK_88_MARK,    MSIOF1_TSYNC_89_MARK,
-       MSIOF1_TXD_41_MARK,     MSIOF1_RXD_42_MARK,
-       MSIOF1_TXD_90_MARK,     MSIOF1_RXD_91_MARK,
-       MSIOF1_SS1_43_MARK,     MSIOF1_SS2_44_MARK,
-       MSIOF1_SS1_92_MARK,     MSIOF1_SS2_93_MARK,
-       MSIOF1_RSCK_MARK,       MSIOF1_RSYNC_MARK,
-       MSIOF1_MCK0_MARK,       MSIOF1_MCK1_MARK,
-
-       /* MSIOF2 */
-       MSIOF2_RSCK_MARK,       MSIOF2_RSYNC_MARK,      MSIOF2_MCK0_MARK,
-       MSIOF2_MCK1_MARK,       MSIOF2_SS1_MARK,        MSIOF2_SS2_MARK,
-       MSIOF2_TSYNC_MARK,      MSIOF2_TSCK_MARK,       MSIOF2_RXD_MARK,
-       MSIOF2_TXD_MARK,
-
-       /* BBIF1 */
-       BBIF1_RXD_MARK,         BBIF1_TSYNC_MARK,       BBIF1_TSCK_MARK,
-       BBIF1_TXD_MARK,         BBIF1_RSCK_MARK,        BBIF1_RSYNC_MARK,
-       BBIF1_FLOW_MARK,        BB_RX_FLOW_N_MARK,
-
-       /* BBIF2 */
-       BBIF2_TSCK1_MARK,       BBIF2_TSYNC1_MARK,
-       BBIF2_TXD1_MARK,        BBIF2_RXD_MARK,
-
-       /* FSI */
-       FSIACK_MARK,    FSIBCK_MARK,            FSIAILR_MARK,   FSIAIBT_MARK,
-       FSIAISLD_MARK,  FSIAOMC_MARK,           FSIAOLR_MARK,   FSIAOBT_MARK,
-       FSIAOSLD_MARK,  FSIASPDIF_11_MARK,      FSIASPDIF_15_MARK,
-
-       /* FMSI */
-       FMSOCK_MARK,    FMSOOLR_MARK,   FMSIOLR_MARK,   FMSOOBT_MARK,
-       FMSIOBT_MARK,   FMSOSLD_MARK,   FMSOILR_MARK,   FMSIILR_MARK,
-       FMSOIBT_MARK,   FMSIIBT_MARK,   FMSISLD_MARK,   FMSICK_MARK,
-
-       /* SCIFA0 */
-       SCIFA0_TXD_MARK,        SCIFA0_RXD_MARK,        SCIFA0_SCK_MARK,
-       SCIFA0_RTS_MARK,        SCIFA0_CTS_MARK,
-
-       /* SCIFA1 */
-       SCIFA1_TXD_MARK,        SCIFA1_RXD_MARK,        SCIFA1_SCK_MARK,
-       SCIFA1_RTS_MARK,        SCIFA1_CTS_MARK,
-
-       /* SCIFA2 */
-       SCIFA2_CTS1_MARK,       SCIFA2_RTS1_MARK,       SCIFA2_TXD1_MARK,
-       SCIFA2_RXD1_MARK,       SCIFA2_SCK1_MARK,
-
-       /* SCIFA3 */
-       SCIFA3_CTS_43_MARK,     SCIFA3_CTS_140_MARK,    SCIFA3_RTS_44_MARK,
-       SCIFA3_RTS_141_MARK,    SCIFA3_SCK_MARK,        SCIFA3_TXD_MARK,
-       SCIFA3_RXD_MARK,
-
-       /* SCIFA4 */
-       SCIFA4_RXD_MARK,        SCIFA4_TXD_MARK,
-
-       /* SCIFA5 */
-       SCIFA5_RXD_MARK,        SCIFA5_TXD_MARK,
-
-       /* SCIFB */
-       SCIFB_SCK_MARK, SCIFB_RTS_MARK, SCIFB_CTS_MARK,
-       SCIFB_TXD_MARK, SCIFB_RXD_MARK,
-
-       /* CEU */
-       VIO_HD_MARK,    VIO_CKO1_MARK,  VIO_CKO2_MARK,  VIO_VD_MARK,
-       VIO_CLK_MARK,   VIO_FIELD_MARK, VIO_CKO_MARK,
-       VIO_D0_MARK,    VIO_D1_MARK,    VIO_D2_MARK,    VIO_D3_MARK,
-       VIO_D4_MARK,    VIO_D5_MARK,    VIO_D6_MARK,    VIO_D7_MARK,
-       VIO_D8_MARK,    VIO_D9_MARK,    VIO_D10_MARK,   VIO_D11_MARK,
-       VIO_D12_MARK,   VIO_D13_MARK,   VIO_D14_MARK,   VIO_D15_MARK,
-
-       /* USB0 */
-       IDIN_0_MARK,    EXTLP_0_MARK,   OVCN2_0_MARK,   PWEN_0_MARK,
-       OVCN_0_MARK,    VBUS0_0_MARK,
-
-       /* USB1 */
-       IDIN_1_18_MARK,         IDIN_1_113_MARK,
-       PWEN_1_115_MARK,        PWEN_1_138_MARK,
-       OVCN_1_114_MARK,        OVCN_1_162_MARK,
-       EXTLP_1_MARK,           OVCN2_1_MARK,
-       VBUS0_1_MARK,
-
-       /* GPIO */
-       GPI0_MARK,      GPI1_MARK,      GPO0_MARK,      GPO1_MARK,
-
-       /* BSC */
-       BS_MARK,        WE1_MARK,
-       CKO_MARK,       WAIT_MARK,      RDWR_MARK,
-
-       A0_MARK,        A1_MARK,        A2_MARK,        A3_MARK,
-       A6_MARK,        A7_MARK,        A8_MARK,        A9_MARK,
-       A10_MARK,       A11_MARK,       A12_MARK,       A13_MARK,
-       A14_MARK,       A15_MARK,       A16_MARK,       A17_MARK,
-       A18_MARK,       A19_MARK,       A20_MARK,       A21_MARK,
-       A22_MARK,       A23_MARK,       A24_MARK,       A25_MARK,
-       A26_MARK,
-
-       CS0_MARK,       CS2_MARK,       CS4_MARK,
-       CS5A_MARK,      CS5B_MARK,      CS6A_MARK,
-
-       /* BSC/FLCTL */
-       RD_FSC_MARK,    WE0_FWE_MARK,   A4_FOE_MARK,    A5_FCDE_MARK,
-       D0_NAF0_MARK,   D1_NAF1_MARK,   D2_NAF2_MARK,   D3_NAF3_MARK,
-       D4_NAF4_MARK,   D5_NAF5_MARK,   D6_NAF6_MARK,   D7_NAF7_MARK,
-       D8_NAF8_MARK,   D9_NAF9_MARK,   D10_NAF10_MARK, D11_NAF11_MARK,
-       D12_NAF12_MARK, D13_NAF13_MARK, D14_NAF14_MARK, D15_NAF15_MARK,
-
-       /* MMCIF(1) */
-       MMCD0_0_MARK,   MMCD0_1_MARK,   MMCD0_2_MARK,   MMCD0_3_MARK,
-       MMCD0_4_MARK,   MMCD0_5_MARK,   MMCD0_6_MARK,   MMCD0_7_MARK,
-       MMCCMD0_MARK,   MMCCLK0_MARK,
-
-       /* MMCIF(2) */
-       MMCD1_0_MARK,   MMCD1_1_MARK,   MMCD1_2_MARK,   MMCD1_3_MARK,
-       MMCD1_4_MARK,   MMCD1_5_MARK,   MMCD1_6_MARK,   MMCD1_7_MARK,
-       MMCCLK1_MARK,   MMCCMD1_MARK,
-
-       /* SPU2 */
-       VINT_I_MARK,
-
-       /* FLCTL */
-       FCE1_MARK,      FCE0_MARK,      FRB_MARK,
-
-       /* HSI */
-       GP_RX_FLAG_MARK,        GP_RX_DATA_MARK,        GP_TX_READY_MARK,
-       GP_RX_WAKE_MARK,        MP_TX_FLAG_MARK,        MP_TX_DATA_MARK,
-       MP_RX_READY_MARK,       MP_TX_WAKE_MARK,
-
-       /* MFI */
-       MFIv6_MARK,
-       MFIv4_MARK,
-
-       MEMC_CS0_MARK,                  MEMC_BUSCLK_MEMC_A0_MARK,
-       MEMC_CS1_MEMC_A1_MARK,          MEMC_ADV_MEMC_DREQ0_MARK,
-       MEMC_WAIT_MEMC_DREQ1_MARK,      MEMC_NOE_MARK,
-       MEMC_NWE_MARK,                  MEMC_INT_MARK,
-
-       MEMC_AD0_MARK,  MEMC_AD1_MARK,  MEMC_AD2_MARK,
-       MEMC_AD3_MARK,  MEMC_AD4_MARK,  MEMC_AD5_MARK,
-       MEMC_AD6_MARK,  MEMC_AD7_MARK,  MEMC_AD8_MARK,
-       MEMC_AD9_MARK,  MEMC_AD10_MARK, MEMC_AD11_MARK,
-       MEMC_AD12_MARK, MEMC_AD13_MARK, MEMC_AD14_MARK,
-       MEMC_AD15_MARK,
-
-       /* SIM */
-       SIM_RST_MARK,   SIM_CLK_MARK,   SIM_D_MARK,
-
-       /* TPU */
-       TPU0TO0_MARK,           TPU0TO1_MARK,
-       TPU0TO2_93_MARK,        TPU0TO2_99_MARK,
-       TPU0TO3_MARK,
-
-       /* I2C2 */
-       I2C_SCL2_MARK,  I2C_SDA2_MARK,
-
-       /* I2C3(1) */
-       I2C_SCL3_MARK,  I2C_SDA3_MARK,
-
-       /* I2C3(2) */
-       I2C_SCL3S_MARK, I2C_SDA3S_MARK,
-
-       /* I2C4(2) */
-       I2C_SCL4_MARK,  I2C_SDA4_MARK,
-
-       /* I2C4(2) */
-       I2C_SCL4S_MARK, I2C_SDA4S_MARK,
-
-       /* KEYSC */
-       KEYOUT0_MARK,   KEYIN0_121_MARK,        KEYIN0_136_MARK,
-       KEYOUT1_MARK,   KEYIN1_122_MARK,        KEYIN1_135_MARK,
-       KEYOUT2_MARK,   KEYIN2_123_MARK,        KEYIN2_134_MARK,
-       KEYOUT3_MARK,   KEYIN3_124_MARK,        KEYIN3_133_MARK,
-       KEYOUT4_MARK,   KEYIN4_MARK,
-       KEYOUT5_MARK,   KEYIN5_MARK,
-       KEYOUT6_MARK,   KEYIN6_MARK,
-       KEYOUT7_MARK,   KEYIN7_MARK,
-
-       /* LCDC */
-       LCDC0_SELECT_MARK,
-       LCDC1_SELECT_MARK,
-       LCDHSYN_MARK,   LCDCS_MARK,     LCDVSYN_MARK,   LCDDCK_MARK,
-       LCDWR_MARK,     LCDRD_MARK,     LCDDISP_MARK,   LCDRS_MARK,
-       LCDLCLK_MARK,   LCDDON_MARK,
-
-       LCDD0_MARK,     LCDD1_MARK,     LCDD2_MARK,     LCDD3_MARK,
-       LCDD4_MARK,     LCDD5_MARK,     LCDD6_MARK,     LCDD7_MARK,
-       LCDD8_MARK,     LCDD9_MARK,     LCDD10_MARK,    LCDD11_MARK,
-       LCDD12_MARK,    LCDD13_MARK,    LCDD14_MARK,    LCDD15_MARK,
-       LCDD16_MARK,    LCDD17_MARK,    LCDD18_MARK,    LCDD19_MARK,
-       LCDD20_MARK,    LCDD21_MARK,    LCDD22_MARK,    LCDD23_MARK,
-
-       /* IRDA */
-       IRDA_OUT_MARK,  IRDA_IN_MARK,   IRDA_FIRSEL_MARK,
-       IROUT_139_MARK, IROUT_140_MARK,
-
-       /* TSIF1 */
-       TS0_1SELECT_MARK,
-       TS0_2SELECT_MARK,
-       TS1_1SELECT_MARK,
-       TS1_2SELECT_MARK,
-
-       TS_SPSYNC1_MARK,        TS_SDAT1_MARK,
-       TS_SDEN1_MARK,          TS_SCK1_MARK,
-
-       /* TSIF2 */
-       TS_SPSYNC2_MARK,        TS_SDAT2_MARK,
-       TS_SDEN2_MARK,          TS_SCK2_MARK,
-
-       /* HDMI */
-       HDMI_HPD_MARK,  HDMI_CEC_MARK,
-
-       /* SDHI0 */
-       SDHICLK0_MARK,  SDHICD0_MARK,
-       SDHICMD0_MARK,  SDHIWP0_MARK,
-       SDHID0_0_MARK,  SDHID0_1_MARK,
-       SDHID0_2_MARK,  SDHID0_3_MARK,
-
-       /* SDHI1 */
-       SDHICLK1_MARK,  SDHICMD1_MARK,  SDHID1_0_MARK,
-       SDHID1_1_MARK,  SDHID1_2_MARK,  SDHID1_3_MARK,
-
-       /* SDHI2 */
-       SDHICLK2_MARK,  SDHICMD2_MARK,  SDHID2_0_MARK,
-       SDHID2_1_MARK,  SDHID2_2_MARK,  SDHID2_3_MARK,
-
-       /* SDENC */
-       SDENC_CPG_MARK,
-       SDENC_DV_CLKI_MARK,
-
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-
-       /* specify valid pin states for each pin in GPIO mode */
-       PORT_DATA_IO_PD(0),             PORT_DATA_IO_PD(1),
-       PORT_DATA_O(2),                 PORT_DATA_I_PD(3),
-       PORT_DATA_I_PD(4),              PORT_DATA_I_PD(5),
-       PORT_DATA_IO_PU_PD(6),          PORT_DATA_I_PD(7),
-       PORT_DATA_IO_PD(8),             PORT_DATA_O(9),
-
-       PORT_DATA_O(10),                PORT_DATA_O(11),
-       PORT_DATA_IO_PU_PD(12),         PORT_DATA_IO_PD(13),
-       PORT_DATA_IO_PD(14),            PORT_DATA_O(15),
-       PORT_DATA_IO_PD(16),            PORT_DATA_IO_PD(17),
-       PORT_DATA_I_PD(18),             PORT_DATA_IO(19),
-
-       PORT_DATA_IO(20),               PORT_DATA_IO(21),
-       PORT_DATA_IO(22),               PORT_DATA_IO(23),
-       PORT_DATA_IO(24),               PORT_DATA_IO(25),
-       PORT_DATA_IO(26),               PORT_DATA_IO(27),
-       PORT_DATA_IO(28),               PORT_DATA_IO(29),
-
-       PORT_DATA_IO(30),               PORT_DATA_IO(31),
-       PORT_DATA_IO(32),               PORT_DATA_IO(33),
-       PORT_DATA_IO(34),               PORT_DATA_IO(35),
-       PORT_DATA_IO(36),               PORT_DATA_IO(37),
-       PORT_DATA_IO(38),               PORT_DATA_IO(39),
-
-       PORT_DATA_IO(40),               PORT_DATA_IO(41),
-       PORT_DATA_IO(42),               PORT_DATA_IO(43),
-       PORT_DATA_IO(44),               PORT_DATA_IO(45),
-       PORT_DATA_IO_PU(46),            PORT_DATA_IO_PU(47),
-       PORT_DATA_IO_PU(48),            PORT_DATA_IO_PU(49),
-
-       PORT_DATA_IO_PU(50),            PORT_DATA_IO_PU(51),
-       PORT_DATA_IO_PU(52),            PORT_DATA_IO_PU(53),
-       PORT_DATA_IO_PU(54),            PORT_DATA_IO_PU(55),
-       PORT_DATA_IO_PU(56),            PORT_DATA_IO_PU(57),
-       PORT_DATA_IO_PU(58),            PORT_DATA_IO_PU(59),
-
-       PORT_DATA_IO_PU(60),            PORT_DATA_IO_PU(61),
-       PORT_DATA_IO(62),               PORT_DATA_O(63),
-       PORT_DATA_O(64),                PORT_DATA_IO_PU(65),
-       PORT_DATA_O(66),                PORT_DATA_IO_PU(67),  /*66?*/
-       PORT_DATA_O(68),                PORT_DATA_IO(69),
-
-       PORT_DATA_IO(70),               PORT_DATA_IO(71),
-       PORT_DATA_O(72),                PORT_DATA_I_PU(73),
-       PORT_DATA_I_PU_PD(74),          PORT_DATA_IO_PU_PD(75),
-       PORT_DATA_IO_PU_PD(76),         PORT_DATA_IO_PU_PD(77),
-       PORT_DATA_IO_PU_PD(78),         PORT_DATA_IO_PU_PD(79),
-
-       PORT_DATA_IO_PU_PD(80),         PORT_DATA_IO_PU_PD(81),
-       PORT_DATA_IO_PU_PD(82),         PORT_DATA_IO_PU_PD(83),
-       PORT_DATA_IO_PU_PD(84),         PORT_DATA_IO_PU_PD(85),
-       PORT_DATA_IO_PU_PD(86),         PORT_DATA_IO_PU_PD(87),
-       PORT_DATA_IO_PU_PD(88),         PORT_DATA_IO_PU_PD(89),
-
-       PORT_DATA_IO_PU_PD(90),         PORT_DATA_IO_PU_PD(91),
-       PORT_DATA_IO_PU_PD(92),         PORT_DATA_IO_PU_PD(93),
-       PORT_DATA_IO_PU_PD(94),         PORT_DATA_IO_PU_PD(95),
-       PORT_DATA_IO_PU(96),            PORT_DATA_IO_PU_PD(97),
-       PORT_DATA_IO_PU_PD(98),         PORT_DATA_O(99), /*99?*/
-
-       PORT_DATA_IO_PD(100),           PORT_DATA_IO_PD(101),
-       PORT_DATA_IO_PD(102),           PORT_DATA_IO_PD(103),
-       PORT_DATA_IO_PD(104),           PORT_DATA_IO_PD(105),
-       PORT_DATA_IO_PU(106),           PORT_DATA_IO_PU(107),
-       PORT_DATA_IO_PU(108),           PORT_DATA_IO_PU(109),
-
-       PORT_DATA_IO_PU(110),           PORT_DATA_IO_PU(111),
-       PORT_DATA_IO_PD(112),           PORT_DATA_IO_PD(113),
-       PORT_DATA_IO_PU(114),           PORT_DATA_IO_PU(115),
-       PORT_DATA_IO_PU(116),           PORT_DATA_IO_PU(117),
-       PORT_DATA_IO_PU(118),           PORT_DATA_IO_PU(119),
-
-       PORT_DATA_IO_PU(120),           PORT_DATA_IO_PD(121),
-       PORT_DATA_IO_PD(122),           PORT_DATA_IO_PD(123),
-       PORT_DATA_IO_PD(124),           PORT_DATA_IO_PD(125),
-       PORT_DATA_IO_PD(126),           PORT_DATA_IO_PD(127),
-       PORT_DATA_IO_PD(128),           PORT_DATA_IO_PU_PD(129),
-
-       PORT_DATA_IO_PU_PD(130),        PORT_DATA_IO_PU_PD(131),
-       PORT_DATA_IO_PU_PD(132),        PORT_DATA_IO_PU_PD(133),
-       PORT_DATA_IO_PU_PD(134),        PORT_DATA_IO_PU_PD(135),
-       PORT_DATA_IO_PD(136),           PORT_DATA_IO_PD(137),
-       PORT_DATA_IO_PD(138),           PORT_DATA_IO_PD(139),
-
-       PORT_DATA_IO_PD(140),           PORT_DATA_IO_PD(141),
-       PORT_DATA_IO_PD(142),           PORT_DATA_IO_PU_PD(143),
-       PORT_DATA_IO_PD(144),           PORT_DATA_IO_PD(145),
-       PORT_DATA_IO_PD(146),           PORT_DATA_IO_PD(147),
-       PORT_DATA_IO_PD(148),           PORT_DATA_IO_PD(149),
-
-       PORT_DATA_IO_PD(150),           PORT_DATA_IO_PD(151),
-       PORT_DATA_IO_PU_PD(152),        PORT_DATA_I_PD(153),
-       PORT_DATA_IO_PU_PD(154),        PORT_DATA_I_PD(155),
-       PORT_DATA_IO_PD(156),           PORT_DATA_IO_PD(157),
-       PORT_DATA_I_PD(158),            PORT_DATA_IO_PD(159),
-
-       PORT_DATA_O(160),               PORT_DATA_IO_PD(161),
-       PORT_DATA_IO_PD(162),           PORT_DATA_IO_PD(163),
-       PORT_DATA_I_PD(164),            PORT_DATA_IO_PD(165),
-       PORT_DATA_I_PD(166),            PORT_DATA_I_PD(167),
-       PORT_DATA_I_PD(168),            PORT_DATA_I_PD(169),
-
-       PORT_DATA_I_PD(170),            PORT_DATA_O(171),
-       PORT_DATA_IO_PU_PD(172),        PORT_DATA_IO_PU_PD(173),
-       PORT_DATA_IO_PU_PD(174),        PORT_DATA_IO_PU_PD(175),
-       PORT_DATA_IO_PU_PD(176),        PORT_DATA_IO_PU_PD(177),
-       PORT_DATA_IO_PU_PD(178),        PORT_DATA_O(179),
-
-       PORT_DATA_IO_PU_PD(180),        PORT_DATA_IO_PU_PD(181),
-       PORT_DATA_IO_PU_PD(182),        PORT_DATA_IO_PU_PD(183),
-       PORT_DATA_IO_PU_PD(184),        PORT_DATA_O(185),
-       PORT_DATA_IO_PU_PD(186),        PORT_DATA_IO_PU_PD(187),
-       PORT_DATA_IO_PU_PD(188),        PORT_DATA_IO_PU_PD(189),
-
-       PORT_DATA_IO_PU_PD(190),
-
-       /* IRQ */
-       PINMUX_DATA(IRQ0_6_MARK,        PORT6_FN0,      MSEL1CR_0_0),
-       PINMUX_DATA(IRQ0_162_MARK,      PORT162_FN0,    MSEL1CR_0_1),
-       PINMUX_DATA(IRQ1_MARK,          PORT12_FN0),
-       PINMUX_DATA(IRQ2_4_MARK,        PORT4_FN0,      MSEL1CR_2_0),
-       PINMUX_DATA(IRQ2_5_MARK,        PORT5_FN0,      MSEL1CR_2_1),
-       PINMUX_DATA(IRQ3_8_MARK,        PORT8_FN0,      MSEL1CR_3_0),
-       PINMUX_DATA(IRQ3_16_MARK,       PORT16_FN0,     MSEL1CR_3_1),
-       PINMUX_DATA(IRQ4_17_MARK,       PORT17_FN0,     MSEL1CR_4_0),
-       PINMUX_DATA(IRQ4_163_MARK,      PORT163_FN0,    MSEL1CR_4_1),
-       PINMUX_DATA(IRQ5_MARK,          PORT18_FN0),
-       PINMUX_DATA(IRQ6_39_MARK,       PORT39_FN0,     MSEL1CR_6_0),
-       PINMUX_DATA(IRQ6_164_MARK,      PORT164_FN0,    MSEL1CR_6_1),
-       PINMUX_DATA(IRQ7_40_MARK,       PORT40_FN0,     MSEL1CR_7_1),
-       PINMUX_DATA(IRQ7_167_MARK,      PORT167_FN0,    MSEL1CR_7_0),
-       PINMUX_DATA(IRQ8_41_MARK,       PORT41_FN0,     MSEL1CR_8_1),
-       PINMUX_DATA(IRQ8_168_MARK,      PORT168_FN0,    MSEL1CR_8_0),
-       PINMUX_DATA(IRQ9_42_MARK,       PORT42_FN0,     MSEL1CR_9_0),
-       PINMUX_DATA(IRQ9_169_MARK,      PORT169_FN0,    MSEL1CR_9_1),
-       PINMUX_DATA(IRQ10_MARK,         PORT65_FN0,     MSEL1CR_9_1),
-       PINMUX_DATA(IRQ11_MARK,         PORT67_FN0),
-       PINMUX_DATA(IRQ12_80_MARK,      PORT80_FN0,     MSEL1CR_12_0),
-       PINMUX_DATA(IRQ12_137_MARK,     PORT137_FN0,    MSEL1CR_12_1),
-       PINMUX_DATA(IRQ13_81_MARK,      PORT81_FN0,     MSEL1CR_13_0),
-       PINMUX_DATA(IRQ13_145_MARK,     PORT145_FN0,    MSEL1CR_13_1),
-       PINMUX_DATA(IRQ14_82_MARK,      PORT82_FN0,     MSEL1CR_14_0),
-       PINMUX_DATA(IRQ14_146_MARK,     PORT146_FN0,    MSEL1CR_14_1),
-       PINMUX_DATA(IRQ15_83_MARK,      PORT83_FN0,     MSEL1CR_15_0),
-       PINMUX_DATA(IRQ15_147_MARK,     PORT147_FN0,    MSEL1CR_15_1),
-       PINMUX_DATA(IRQ16_84_MARK,      PORT84_FN0,     MSEL1CR_16_0),
-       PINMUX_DATA(IRQ16_170_MARK,     PORT170_FN0,    MSEL1CR_16_1),
-       PINMUX_DATA(IRQ17_MARK,         PORT85_FN0),
-       PINMUX_DATA(IRQ18_MARK,         PORT86_FN0),
-       PINMUX_DATA(IRQ19_MARK,         PORT87_FN0),
-       PINMUX_DATA(IRQ20_MARK,         PORT92_FN0),
-       PINMUX_DATA(IRQ21_MARK,         PORT93_FN0),
-       PINMUX_DATA(IRQ22_MARK,         PORT94_FN0),
-       PINMUX_DATA(IRQ23_MARK,         PORT95_FN0),
-       PINMUX_DATA(IRQ24_MARK,         PORT112_FN0),
-       PINMUX_DATA(IRQ25_MARK,         PORT119_FN0),
-       PINMUX_DATA(IRQ26_121_MARK,     PORT121_FN0,    MSEL1CR_26_1),
-       PINMUX_DATA(IRQ26_172_MARK,     PORT172_FN0,    MSEL1CR_26_0),
-       PINMUX_DATA(IRQ27_122_MARK,     PORT122_FN0,    MSEL1CR_27_1),
-       PINMUX_DATA(IRQ27_180_MARK,     PORT180_FN0,    MSEL1CR_27_0),
-       PINMUX_DATA(IRQ28_123_MARK,     PORT123_FN0,    MSEL1CR_28_1),
-       PINMUX_DATA(IRQ28_181_MARK,     PORT181_FN0,    MSEL1CR_28_0),
-       PINMUX_DATA(IRQ29_129_MARK,     PORT129_FN0,    MSEL1CR_29_1),
-       PINMUX_DATA(IRQ29_182_MARK,     PORT182_FN0,    MSEL1CR_29_0),
-       PINMUX_DATA(IRQ30_130_MARK,     PORT130_FN0,    MSEL1CR_30_1),
-       PINMUX_DATA(IRQ30_183_MARK,     PORT183_FN0,    MSEL1CR_30_0),
-       PINMUX_DATA(IRQ31_138_MARK,     PORT138_FN0,    MSEL1CR_31_1),
-       PINMUX_DATA(IRQ31_184_MARK,     PORT184_FN0,    MSEL1CR_31_0),
-
-       /* Function 1 */
-       PINMUX_DATA(BBIF2_TSCK1_MARK,           PORT0_FN1),
-       PINMUX_DATA(BBIF2_TSYNC1_MARK,          PORT1_FN1),
-       PINMUX_DATA(BBIF2_TXD1_MARK,            PORT2_FN1),
-       PINMUX_DATA(BBIF2_RXD_MARK,             PORT3_FN1),
-       PINMUX_DATA(FSIACK_MARK,                PORT4_FN1),
-       PINMUX_DATA(FSIAILR_MARK,               PORT5_FN1),
-       PINMUX_DATA(FSIAIBT_MARK,               PORT6_FN1),
-       PINMUX_DATA(FSIAISLD_MARK,              PORT7_FN1),
-       PINMUX_DATA(FSIAOMC_MARK,               PORT8_FN1),
-       PINMUX_DATA(FSIAOLR_MARK,               PORT9_FN1),
-       PINMUX_DATA(FSIAOBT_MARK,               PORT10_FN1),
-       PINMUX_DATA(FSIAOSLD_MARK,              PORT11_FN1),
-       PINMUX_DATA(FMSOCK_MARK,                PORT12_FN1),
-       PINMUX_DATA(FMSOOLR_MARK,               PORT13_FN1),
-       PINMUX_DATA(FMSOOBT_MARK,               PORT14_FN1),
-       PINMUX_DATA(FMSOSLD_MARK,               PORT15_FN1),
-       PINMUX_DATA(FMSOILR_MARK,               PORT16_FN1),
-       PINMUX_DATA(FMSOIBT_MARK,               PORT17_FN1),
-       PINMUX_DATA(FMSISLD_MARK,               PORT18_FN1),
-       PINMUX_DATA(A0_MARK,                    PORT19_FN1),
-       PINMUX_DATA(A1_MARK,                    PORT20_FN1),
-       PINMUX_DATA(A2_MARK,                    PORT21_FN1),
-       PINMUX_DATA(A3_MARK,                    PORT22_FN1),
-       PINMUX_DATA(A4_FOE_MARK,                PORT23_FN1),
-       PINMUX_DATA(A5_FCDE_MARK,               PORT24_FN1),
-       PINMUX_DATA(A6_MARK,                    PORT25_FN1),
-       PINMUX_DATA(A7_MARK,                    PORT26_FN1),
-       PINMUX_DATA(A8_MARK,                    PORT27_FN1),
-       PINMUX_DATA(A9_MARK,                    PORT28_FN1),
-       PINMUX_DATA(A10_MARK,                   PORT29_FN1),
-       PINMUX_DATA(A11_MARK,                   PORT30_FN1),
-       PINMUX_DATA(A12_MARK,                   PORT31_FN1),
-       PINMUX_DATA(A13_MARK,                   PORT32_FN1),
-       PINMUX_DATA(A14_MARK,                   PORT33_FN1),
-       PINMUX_DATA(A15_MARK,                   PORT34_FN1),
-       PINMUX_DATA(A16_MARK,                   PORT35_FN1),
-       PINMUX_DATA(A17_MARK,                   PORT36_FN1),
-       PINMUX_DATA(A18_MARK,                   PORT37_FN1),
-       PINMUX_DATA(A19_MARK,                   PORT38_FN1),
-       PINMUX_DATA(A20_MARK,                   PORT39_FN1),
-       PINMUX_DATA(A21_MARK,                   PORT40_FN1),
-       PINMUX_DATA(A22_MARK,                   PORT41_FN1),
-       PINMUX_DATA(A23_MARK,                   PORT42_FN1),
-       PINMUX_DATA(A24_MARK,                   PORT43_FN1),
-       PINMUX_DATA(A25_MARK,                   PORT44_FN1),
-       PINMUX_DATA(A26_MARK,                   PORT45_FN1),
-       PINMUX_DATA(D0_NAF0_MARK,               PORT46_FN1),
-       PINMUX_DATA(D1_NAF1_MARK,               PORT47_FN1),
-       PINMUX_DATA(D2_NAF2_MARK,               PORT48_FN1),
-       PINMUX_DATA(D3_NAF3_MARK,               PORT49_FN1),
-       PINMUX_DATA(D4_NAF4_MARK,               PORT50_FN1),
-       PINMUX_DATA(D5_NAF5_MARK,               PORT51_FN1),
-       PINMUX_DATA(D6_NAF6_MARK,               PORT52_FN1),
-       PINMUX_DATA(D7_NAF7_MARK,               PORT53_FN1),
-       PINMUX_DATA(D8_NAF8_MARK,               PORT54_FN1),
-       PINMUX_DATA(D9_NAF9_MARK,               PORT55_FN1),
-       PINMUX_DATA(D10_NAF10_MARK,             PORT56_FN1),
-       PINMUX_DATA(D11_NAF11_MARK,             PORT57_FN1),
-       PINMUX_DATA(D12_NAF12_MARK,             PORT58_FN1),
-       PINMUX_DATA(D13_NAF13_MARK,             PORT59_FN1),
-       PINMUX_DATA(D14_NAF14_MARK,             PORT60_FN1),
-       PINMUX_DATA(D15_NAF15_MARK,             PORT61_FN1),
-       PINMUX_DATA(CS0_MARK,                   PORT62_FN1),
-       PINMUX_DATA(CS2_MARK,                   PORT63_FN1),
-       PINMUX_DATA(CS4_MARK,                   PORT64_FN1),
-       PINMUX_DATA(CS5A_MARK,                  PORT65_FN1),
-       PINMUX_DATA(CS5B_MARK,                  PORT66_FN1),
-       PINMUX_DATA(CS6A_MARK,                  PORT67_FN1),
-       PINMUX_DATA(FCE0_MARK,                  PORT68_FN1),
-       PINMUX_DATA(RD_FSC_MARK,                PORT69_FN1),
-       PINMUX_DATA(WE0_FWE_MARK,               PORT70_FN1),
-       PINMUX_DATA(WE1_MARK,                   PORT71_FN1),
-       PINMUX_DATA(CKO_MARK,                   PORT72_FN1),
-       PINMUX_DATA(FRB_MARK,                   PORT73_FN1),
-       PINMUX_DATA(WAIT_MARK,                  PORT74_FN1),
-       PINMUX_DATA(RDWR_MARK,                  PORT75_FN1),
-       PINMUX_DATA(MEMC_AD0_MARK,              PORT76_FN1),
-       PINMUX_DATA(MEMC_AD1_MARK,              PORT77_FN1),
-       PINMUX_DATA(MEMC_AD2_MARK,              PORT78_FN1),
-       PINMUX_DATA(MEMC_AD3_MARK,              PORT79_FN1),
-       PINMUX_DATA(MEMC_AD4_MARK,              PORT80_FN1),
-       PINMUX_DATA(MEMC_AD5_MARK,              PORT81_FN1),
-       PINMUX_DATA(MEMC_AD6_MARK,              PORT82_FN1),
-       PINMUX_DATA(MEMC_AD7_MARK,              PORT83_FN1),
-       PINMUX_DATA(MEMC_AD8_MARK,              PORT84_FN1),
-       PINMUX_DATA(MEMC_AD9_MARK,              PORT85_FN1),
-       PINMUX_DATA(MEMC_AD10_MARK,             PORT86_FN1),
-       PINMUX_DATA(MEMC_AD11_MARK,             PORT87_FN1),
-       PINMUX_DATA(MEMC_AD12_MARK,             PORT88_FN1),
-       PINMUX_DATA(MEMC_AD13_MARK,             PORT89_FN1),
-       PINMUX_DATA(MEMC_AD14_MARK,             PORT90_FN1),
-       PINMUX_DATA(MEMC_AD15_MARK,             PORT91_FN1),
-       PINMUX_DATA(MEMC_CS0_MARK,              PORT92_FN1),
-       PINMUX_DATA(MEMC_BUSCLK_MEMC_A0_MARK,   PORT93_FN1),
-       PINMUX_DATA(MEMC_CS1_MEMC_A1_MARK,      PORT94_FN1),
-       PINMUX_DATA(MEMC_ADV_MEMC_DREQ0_MARK,   PORT95_FN1),
-       PINMUX_DATA(MEMC_WAIT_MEMC_DREQ1_MARK,  PORT96_FN1),
-       PINMUX_DATA(MEMC_NOE_MARK,              PORT97_FN1),
-       PINMUX_DATA(MEMC_NWE_MARK,              PORT98_FN1),
-       PINMUX_DATA(MEMC_INT_MARK,              PORT99_FN1),
-       PINMUX_DATA(VIO_VD_MARK,                PORT100_FN1),
-       PINMUX_DATA(VIO_HD_MARK,                PORT101_FN1),
-       PINMUX_DATA(VIO_D0_MARK,                PORT102_FN1),
-       PINMUX_DATA(VIO_D1_MARK,                PORT103_FN1),
-       PINMUX_DATA(VIO_D2_MARK,                PORT104_FN1),
-       PINMUX_DATA(VIO_D3_MARK,                PORT105_FN1),
-       PINMUX_DATA(VIO_D4_MARK,                PORT106_FN1),
-       PINMUX_DATA(VIO_D5_MARK,                PORT107_FN1),
-       PINMUX_DATA(VIO_D6_MARK,                PORT108_FN1),
-       PINMUX_DATA(VIO_D7_MARK,                PORT109_FN1),
-       PINMUX_DATA(VIO_D8_MARK,                PORT110_FN1),
-       PINMUX_DATA(VIO_D9_MARK,                PORT111_FN1),
-       PINMUX_DATA(VIO_D10_MARK,               PORT112_FN1),
-       PINMUX_DATA(VIO_D11_MARK,               PORT113_FN1),
-       PINMUX_DATA(VIO_D12_MARK,               PORT114_FN1),
-       PINMUX_DATA(VIO_D13_MARK,               PORT115_FN1),
-       PINMUX_DATA(VIO_D14_MARK,               PORT116_FN1),
-       PINMUX_DATA(VIO_D15_MARK,               PORT117_FN1),
-       PINMUX_DATA(VIO_CLK_MARK,               PORT118_FN1),
-       PINMUX_DATA(VIO_FIELD_MARK,             PORT119_FN1),
-       PINMUX_DATA(VIO_CKO_MARK,               PORT120_FN1),
-       PINMUX_DATA(LCDD0_MARK,                 PORT121_FN1),
-       PINMUX_DATA(LCDD1_MARK,                 PORT122_FN1),
-       PINMUX_DATA(LCDD2_MARK,                 PORT123_FN1),
-       PINMUX_DATA(LCDD3_MARK,                 PORT124_FN1),
-       PINMUX_DATA(LCDD4_MARK,                 PORT125_FN1),
-       PINMUX_DATA(LCDD5_MARK,                 PORT126_FN1),
-       PINMUX_DATA(LCDD6_MARK,                 PORT127_FN1),
-       PINMUX_DATA(LCDD7_MARK,                 PORT128_FN1),
-       PINMUX_DATA(LCDD8_MARK,                 PORT129_FN1),
-       PINMUX_DATA(LCDD9_MARK,                 PORT130_FN1),
-       PINMUX_DATA(LCDD10_MARK,                PORT131_FN1),
-       PINMUX_DATA(LCDD11_MARK,                PORT132_FN1),
-       PINMUX_DATA(LCDD12_MARK,                PORT133_FN1),
-       PINMUX_DATA(LCDD13_MARK,                PORT134_FN1),
-       PINMUX_DATA(LCDD14_MARK,                PORT135_FN1),
-       PINMUX_DATA(LCDD15_MARK,                PORT136_FN1),
-       PINMUX_DATA(LCDD16_MARK,                PORT137_FN1),
-       PINMUX_DATA(LCDD17_MARK,                PORT138_FN1),
-       PINMUX_DATA(LCDD18_MARK,                PORT139_FN1),
-       PINMUX_DATA(LCDD19_MARK,                PORT140_FN1),
-       PINMUX_DATA(LCDD20_MARK,                PORT141_FN1),
-       PINMUX_DATA(LCDD21_MARK,                PORT142_FN1),
-       PINMUX_DATA(LCDD22_MARK,                PORT143_FN1),
-       PINMUX_DATA(LCDD23_MARK,                PORT144_FN1),
-       PINMUX_DATA(LCDHSYN_MARK,               PORT145_FN1),
-       PINMUX_DATA(LCDVSYN_MARK,               PORT146_FN1),
-       PINMUX_DATA(LCDDCK_MARK,                PORT147_FN1),
-       PINMUX_DATA(LCDRD_MARK,                 PORT148_FN1),
-       PINMUX_DATA(LCDDISP_MARK,               PORT149_FN1),
-       PINMUX_DATA(LCDLCLK_MARK,               PORT150_FN1),
-       PINMUX_DATA(LCDDON_MARK,                PORT151_FN1),
-       PINMUX_DATA(SCIFA0_TXD_MARK,            PORT152_FN1),
-       PINMUX_DATA(SCIFA0_RXD_MARK,            PORT153_FN1),
-       PINMUX_DATA(SCIFA1_TXD_MARK,            PORT154_FN1),
-       PINMUX_DATA(SCIFA1_RXD_MARK,            PORT155_FN1),
-       PINMUX_DATA(TS_SPSYNC1_MARK,            PORT156_FN1),
-       PINMUX_DATA(TS_SDAT1_MARK,              PORT157_FN1),
-       PINMUX_DATA(TS_SDEN1_MARK,              PORT158_FN1),
-       PINMUX_DATA(TS_SCK1_MARK,               PORT159_FN1),
-       PINMUX_DATA(TPU0TO0_MARK,               PORT160_FN1),
-       PINMUX_DATA(TPU0TO1_MARK,               PORT161_FN1),
-       PINMUX_DATA(SCIFB_SCK_MARK,             PORT162_FN1),
-       PINMUX_DATA(SCIFB_RTS_MARK,             PORT163_FN1),
-       PINMUX_DATA(SCIFB_CTS_MARK,             PORT164_FN1),
-       PINMUX_DATA(SCIFB_TXD_MARK,             PORT165_FN1),
-       PINMUX_DATA(SCIFB_RXD_MARK,             PORT166_FN1),
-       PINMUX_DATA(VBUS0_0_MARK,               PORT167_FN1),
-       PINMUX_DATA(VBUS0_1_MARK,               PORT168_FN1),
-       PINMUX_DATA(HDMI_HPD_MARK,              PORT169_FN1),
-       PINMUX_DATA(HDMI_CEC_MARK,              PORT170_FN1),
-       PINMUX_DATA(SDHICLK0_MARK,              PORT171_FN1),
-       PINMUX_DATA(SDHICD0_MARK,               PORT172_FN1),
-       PINMUX_DATA(SDHID0_0_MARK,              PORT173_FN1),
-       PINMUX_DATA(SDHID0_1_MARK,              PORT174_FN1),
-       PINMUX_DATA(SDHID0_2_MARK,              PORT175_FN1),
-       PINMUX_DATA(SDHID0_3_MARK,              PORT176_FN1),
-       PINMUX_DATA(SDHICMD0_MARK,              PORT177_FN1),
-       PINMUX_DATA(SDHIWP0_MARK,               PORT178_FN1),
-       PINMUX_DATA(SDHICLK1_MARK,              PORT179_FN1),
-       PINMUX_DATA(SDHID1_0_MARK,              PORT180_FN1),
-       PINMUX_DATA(SDHID1_1_MARK,              PORT181_FN1),
-       PINMUX_DATA(SDHID1_2_MARK,              PORT182_FN1),
-       PINMUX_DATA(SDHID1_3_MARK,              PORT183_FN1),
-       PINMUX_DATA(SDHICMD1_MARK,              PORT184_FN1),
-       PINMUX_DATA(SDHICLK2_MARK,              PORT185_FN1),
-       PINMUX_DATA(SDHID2_0_MARK,              PORT186_FN1),
-       PINMUX_DATA(SDHID2_1_MARK,              PORT187_FN1),
-       PINMUX_DATA(SDHID2_2_MARK,              PORT188_FN1),
-       PINMUX_DATA(SDHID2_3_MARK,              PORT189_FN1),
-       PINMUX_DATA(SDHICMD2_MARK,              PORT190_FN1),
-
-       /* Function 2 */
-       PINMUX_DATA(FSIBCK_MARK,                PORT4_FN2),
-       PINMUX_DATA(SCIFA4_RXD_MARK,            PORT5_FN2),
-       PINMUX_DATA(SCIFA4_TXD_MARK,            PORT6_FN2),
-       PINMUX_DATA(SCIFA5_RXD_MARK,            PORT8_FN2),
-       PINMUX_DATA(FSIASPDIF_11_MARK,          PORT11_FN2),
-       PINMUX_DATA(SCIFA5_TXD_MARK,            PORT12_FN2),
-       PINMUX_DATA(FMSIOLR_MARK,               PORT13_FN2),
-       PINMUX_DATA(FMSIOBT_MARK,               PORT14_FN2),
-       PINMUX_DATA(FSIASPDIF_15_MARK,          PORT15_FN2),
-       PINMUX_DATA(FMSIILR_MARK,               PORT16_FN2),
-       PINMUX_DATA(FMSIIBT_MARK,               PORT17_FN2),
-       PINMUX_DATA(BS_MARK,                    PORT19_FN2),
-       PINMUX_DATA(MSIOF0_TSYNC_MARK,          PORT36_FN2),
-       PINMUX_DATA(MSIOF0_TSCK_MARK,           PORT37_FN2),
-       PINMUX_DATA(MSIOF0_RXD_MARK,            PORT38_FN2),
-       PINMUX_DATA(MSIOF0_RSCK_MARK,           PORT39_FN2),
-       PINMUX_DATA(MSIOF0_RSYNC_MARK,          PORT40_FN2),
-       PINMUX_DATA(MSIOF0_MCK0_MARK,           PORT41_FN2),
-       PINMUX_DATA(MSIOF0_MCK1_MARK,           PORT42_FN2),
-       PINMUX_DATA(MSIOF0_SS1_MARK,            PORT43_FN2),
-       PINMUX_DATA(MSIOF0_SS2_MARK,            PORT44_FN2),
-       PINMUX_DATA(MSIOF0_TXD_MARK,            PORT45_FN2),
-       PINMUX_DATA(FMSICK_MARK,                PORT65_FN2),
-       PINMUX_DATA(FCE1_MARK,                  PORT66_FN2),
-       PINMUX_DATA(BBIF1_RXD_MARK,             PORT76_FN2),
-       PINMUX_DATA(BBIF1_TSYNC_MARK,           PORT77_FN2),
-       PINMUX_DATA(BBIF1_TSCK_MARK,            PORT78_FN2),
-       PINMUX_DATA(BBIF1_TXD_MARK,             PORT79_FN2),
-       PINMUX_DATA(BBIF1_RSCK_MARK,            PORT80_FN2),
-       PINMUX_DATA(BBIF1_RSYNC_MARK,           PORT81_FN2),
-       PINMUX_DATA(BBIF1_FLOW_MARK,            PORT82_FN2),
-       PINMUX_DATA(BB_RX_FLOW_N_MARK,          PORT83_FN2),
-       PINMUX_DATA(MSIOF1_RSCK_MARK,           PORT84_FN2),
-       PINMUX_DATA(MSIOF1_RSYNC_MARK,          PORT85_FN2),
-       PINMUX_DATA(MSIOF1_MCK0_MARK,           PORT86_FN2),
-       PINMUX_DATA(MSIOF1_MCK1_MARK,           PORT87_FN2),
-       PINMUX_DATA(MSIOF1_TSCK_88_MARK,        PORT88_FN2, MSEL4CR_10_1),
-       PINMUX_DATA(MSIOF1_TSYNC_89_MARK,       PORT89_FN2, MSEL4CR_10_1),
-       PINMUX_DATA(MSIOF1_TXD_90_MARK,         PORT90_FN2, MSEL4CR_10_1),
-       PINMUX_DATA(MSIOF1_RXD_91_MARK,         PORT91_FN2, MSEL4CR_10_1),
-       PINMUX_DATA(MSIOF1_SS1_92_MARK,         PORT92_FN2, MSEL4CR_10_1),
-       PINMUX_DATA(MSIOF1_SS2_93_MARK,         PORT93_FN2, MSEL4CR_10_1),
-       PINMUX_DATA(SCIFA2_CTS1_MARK,           PORT94_FN2),
-       PINMUX_DATA(SCIFA2_RTS1_MARK,           PORT95_FN2),
-       PINMUX_DATA(SCIFA2_TXD1_MARK,           PORT96_FN2),
-       PINMUX_DATA(SCIFA2_RXD1_MARK,           PORT97_FN2),
-       PINMUX_DATA(SCIFA2_SCK1_MARK,           PORT98_FN2),
-       PINMUX_DATA(I2C_SCL2_MARK,              PORT110_FN2),
-       PINMUX_DATA(I2C_SDA2_MARK,              PORT111_FN2),
-       PINMUX_DATA(I2C_SCL3_MARK,              PORT114_FN2, MSEL4CR_16_1),
-       PINMUX_DATA(I2C_SDA3_MARK,              PORT115_FN2, MSEL4CR_16_1),
-       PINMUX_DATA(I2C_SCL4_MARK,              PORT116_FN2, MSEL4CR_17_1),
-       PINMUX_DATA(I2C_SDA4_MARK,              PORT117_FN2, MSEL4CR_17_1),
-       PINMUX_DATA(MSIOF2_RSCK_MARK,           PORT134_FN2),
-       PINMUX_DATA(MSIOF2_RSYNC_MARK,          PORT135_FN2),
-       PINMUX_DATA(MSIOF2_MCK0_MARK,           PORT136_FN2),
-       PINMUX_DATA(MSIOF2_MCK1_MARK,           PORT137_FN2),
-       PINMUX_DATA(MSIOF2_SS1_MARK,            PORT138_FN2),
-       PINMUX_DATA(MSIOF2_SS2_MARK,            PORT139_FN2),
-       PINMUX_DATA(SCIFA3_CTS_140_MARK,        PORT140_FN2, MSEL3CR_9_1),
-       PINMUX_DATA(SCIFA3_RTS_141_MARK,        PORT141_FN2),
-       PINMUX_DATA(SCIFA3_SCK_MARK,            PORT142_FN2),
-       PINMUX_DATA(SCIFA3_TXD_MARK,            PORT143_FN2),
-       PINMUX_DATA(SCIFA3_RXD_MARK,            PORT144_FN2),
-       PINMUX_DATA(MSIOF2_TSYNC_MARK,          PORT148_FN2),
-       PINMUX_DATA(MSIOF2_TSCK_MARK,           PORT149_FN2),
-       PINMUX_DATA(MSIOF2_RXD_MARK,            PORT150_FN2),
-       PINMUX_DATA(MSIOF2_TXD_MARK,            PORT151_FN2),
-       PINMUX_DATA(SCIFA0_SCK_MARK,            PORT156_FN2),
-       PINMUX_DATA(SCIFA0_RTS_MARK,            PORT157_FN2),
-       PINMUX_DATA(SCIFA0_CTS_MARK,            PORT158_FN2),
-       PINMUX_DATA(SCIFA1_SCK_MARK,            PORT159_FN2),
-       PINMUX_DATA(SCIFA1_RTS_MARK,            PORT160_FN2),
-       PINMUX_DATA(SCIFA1_CTS_MARK,            PORT161_FN2),
-
-       /* Function 3 */
-       PINMUX_DATA(VIO_CKO1_MARK,              PORT16_FN3),
-       PINMUX_DATA(VIO_CKO2_MARK,              PORT17_FN3),
-       PINMUX_DATA(IDIN_1_18_MARK,             PORT18_FN3, MSEL4CR_14_1),
-       PINMUX_DATA(MSIOF1_TSCK_39_MARK,        PORT39_FN3, MSEL4CR_10_0),
-       PINMUX_DATA(MSIOF1_TSYNC_40_MARK,       PORT40_FN3, MSEL4CR_10_0),
-       PINMUX_DATA(MSIOF1_TXD_41_MARK,         PORT41_FN3, MSEL4CR_10_0),
-       PINMUX_DATA(MSIOF1_RXD_42_MARK,         PORT42_FN3, MSEL4CR_10_0),
-       PINMUX_DATA(MSIOF1_SS1_43_MARK,         PORT43_FN3, MSEL4CR_10_0),
-       PINMUX_DATA(MSIOF1_SS2_44_MARK,         PORT44_FN3, MSEL4CR_10_0),
-       PINMUX_DATA(MMCD1_0_MARK,               PORT54_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCD1_1_MARK,               PORT55_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCD1_2_MARK,               PORT56_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCD1_3_MARK,               PORT57_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCD1_4_MARK,               PORT58_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCD1_5_MARK,               PORT59_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCD1_6_MARK,               PORT60_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCD1_7_MARK,               PORT61_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(VINT_I_MARK,                PORT65_FN3),
-       PINMUX_DATA(MMCCLK1_MARK,               PORT66_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(MMCCMD1_MARK,               PORT67_FN3, MSEL4CR_15_1),
-       PINMUX_DATA(TPU0TO2_93_MARK,            PORT93_FN3),
-       PINMUX_DATA(TPU0TO2_99_MARK,            PORT99_FN3),
-       PINMUX_DATA(TPU0TO3_MARK,               PORT112_FN3),
-       PINMUX_DATA(IDIN_0_MARK,                PORT113_FN3),
-       PINMUX_DATA(EXTLP_0_MARK,               PORT114_FN3),
-       PINMUX_DATA(OVCN2_0_MARK,               PORT115_FN3),
-       PINMUX_DATA(PWEN_0_MARK,                PORT116_FN3),
-       PINMUX_DATA(OVCN_0_MARK,                PORT117_FN3),
-       PINMUX_DATA(KEYOUT7_MARK,               PORT121_FN3),
-       PINMUX_DATA(KEYOUT6_MARK,               PORT122_FN3),
-       PINMUX_DATA(KEYOUT5_MARK,               PORT123_FN3),
-       PINMUX_DATA(KEYOUT4_MARK,               PORT124_FN3),
-       PINMUX_DATA(KEYOUT3_MARK,               PORT125_FN3),
-       PINMUX_DATA(KEYOUT2_MARK,               PORT126_FN3),
-       PINMUX_DATA(KEYOUT1_MARK,               PORT127_FN3),
-       PINMUX_DATA(KEYOUT0_MARK,               PORT128_FN3),
-       PINMUX_DATA(KEYIN7_MARK,                PORT129_FN3),
-       PINMUX_DATA(KEYIN6_MARK,                PORT130_FN3),
-       PINMUX_DATA(KEYIN5_MARK,                PORT131_FN3),
-       PINMUX_DATA(KEYIN4_MARK,                PORT132_FN3),
-       PINMUX_DATA(KEYIN3_133_MARK,            PORT133_FN3, MSEL4CR_18_0),
-       PINMUX_DATA(KEYIN2_134_MARK,            PORT134_FN3, MSEL4CR_18_0),
-       PINMUX_DATA(KEYIN1_135_MARK,            PORT135_FN3, MSEL4CR_18_0),
-       PINMUX_DATA(KEYIN0_136_MARK,            PORT136_FN3, MSEL4CR_18_0),
-       PINMUX_DATA(TS_SPSYNC2_MARK,            PORT137_FN3),
-       PINMUX_DATA(IROUT_139_MARK,             PORT139_FN3),
-       PINMUX_DATA(IRDA_OUT_MARK,              PORT140_FN3),
-       PINMUX_DATA(IRDA_IN_MARK,               PORT141_FN3),
-       PINMUX_DATA(IRDA_FIRSEL_MARK,           PORT142_FN3),
-       PINMUX_DATA(TS_SDAT2_MARK,              PORT145_FN3),
-       PINMUX_DATA(TS_SDEN2_MARK,              PORT146_FN3),
-       PINMUX_DATA(TS_SCK2_MARK,               PORT147_FN3),
-
-       /* Function 4 */
-       PINMUX_DATA(SCIFA3_CTS_43_MARK, PORT43_FN4, MSEL3CR_9_0),
-       PINMUX_DATA(SCIFA3_RTS_44_MARK, PORT44_FN4),
-       PINMUX_DATA(GP_RX_FLAG_MARK,    PORT76_FN4),
-       PINMUX_DATA(GP_RX_DATA_MARK,    PORT77_FN4),
-       PINMUX_DATA(GP_TX_READY_MARK,   PORT78_FN4),
-       PINMUX_DATA(GP_RX_WAKE_MARK,    PORT79_FN4),
-       PINMUX_DATA(MP_TX_FLAG_MARK,    PORT80_FN4),
-       PINMUX_DATA(MP_TX_DATA_MARK,    PORT81_FN4),
-       PINMUX_DATA(MP_RX_READY_MARK,   PORT82_FN4),
-       PINMUX_DATA(MP_TX_WAKE_MARK,    PORT83_FN4),
-       PINMUX_DATA(MMCD0_0_MARK,       PORT84_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCD0_1_MARK,       PORT85_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCD0_2_MARK,       PORT86_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCD0_3_MARK,       PORT87_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCD0_4_MARK,       PORT88_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCD0_5_MARK,       PORT89_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCD0_6_MARK,       PORT90_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCD0_7_MARK,       PORT91_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(MMCCMD0_MARK,       PORT92_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(SIM_RST_MARK,       PORT94_FN4),
-       PINMUX_DATA(SIM_CLK_MARK,       PORT95_FN4),
-       PINMUX_DATA(SIM_D_MARK,         PORT98_FN4),
-       PINMUX_DATA(MMCCLK0_MARK,       PORT99_FN4, MSEL4CR_15_0),
-       PINMUX_DATA(IDIN_1_113_MARK,    PORT113_FN4, MSEL4CR_14_0),
-       PINMUX_DATA(OVCN_1_114_MARK,    PORT114_FN4, MSEL4CR_14_0),
-       PINMUX_DATA(PWEN_1_115_MARK,    PORT115_FN4),
-       PINMUX_DATA(EXTLP_1_MARK,       PORT116_FN4),
-       PINMUX_DATA(OVCN2_1_MARK,       PORT117_FN4),
-       PINMUX_DATA(KEYIN0_121_MARK,    PORT121_FN4, MSEL4CR_18_1),
-       PINMUX_DATA(KEYIN1_122_MARK,    PORT122_FN4, MSEL4CR_18_1),
-       PINMUX_DATA(KEYIN2_123_MARK,    PORT123_FN4, MSEL4CR_18_1),
-       PINMUX_DATA(KEYIN3_124_MARK,    PORT124_FN4, MSEL4CR_18_1),
-       PINMUX_DATA(PWEN_1_138_MARK,    PORT138_FN4),
-       PINMUX_DATA(IROUT_140_MARK,     PORT140_FN4),
-       PINMUX_DATA(LCDCS_MARK,         PORT145_FN4),
-       PINMUX_DATA(LCDWR_MARK,         PORT147_FN4),
-       PINMUX_DATA(LCDRS_MARK,         PORT149_FN4),
-       PINMUX_DATA(OVCN_1_162_MARK,    PORT162_FN4, MSEL4CR_14_1),
-
-       /* Function 5 */
-       PINMUX_DATA(GPI0_MARK,          PORT41_FN5),
-       PINMUX_DATA(GPI1_MARK,          PORT42_FN5),
-       PINMUX_DATA(GPO0_MARK,          PORT43_FN5),
-       PINMUX_DATA(GPO1_MARK,          PORT44_FN5),
-       PINMUX_DATA(I2C_SCL3S_MARK,     PORT137_FN5, MSEL4CR_16_0),
-       PINMUX_DATA(I2C_SDA3S_MARK,     PORT145_FN5, MSEL4CR_16_0),
-       PINMUX_DATA(I2C_SCL4S_MARK,     PORT146_FN5, MSEL4CR_17_0),
-       PINMUX_DATA(I2C_SDA4S_MARK,     PORT147_FN5, MSEL4CR_17_0),
-
-       /* Function select */
-       PINMUX_DATA(LCDC0_SELECT_MARK,  MSEL3CR_6_0),
-       PINMUX_DATA(LCDC1_SELECT_MARK,  MSEL3CR_6_1),
-
-       PINMUX_DATA(TS0_1SELECT_MARK,   MSEL3CR_21_0, MSEL3CR_20_0),
-       PINMUX_DATA(TS0_2SELECT_MARK,   MSEL3CR_21_0, MSEL3CR_20_1),
-       PINMUX_DATA(TS1_1SELECT_MARK,   MSEL3CR_27_0, MSEL3CR_26_0),
-       PINMUX_DATA(TS1_2SELECT_MARK,   MSEL3CR_27_0, MSEL3CR_26_1),
-
-       PINMUX_DATA(SDENC_CPG_MARK,     MSEL4CR_19_0),
-       PINMUX_DATA(SDENC_DV_CLKI_MARK, MSEL4CR_19_1),
-
-       PINMUX_DATA(MFIv6_MARK,         MSEL4CR_6_0),
-       PINMUX_DATA(MFIv4_MARK,         MSEL4CR_6_1),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-
-       /* PORT */
-       GPIO_PORT_ALL(),
-
-       /* IRQ */
-       GPIO_FN(IRQ0_6),        GPIO_FN(IRQ0_162),      GPIO_FN(IRQ1),
-       GPIO_FN(IRQ2_4),        GPIO_FN(IRQ2_5),        GPIO_FN(IRQ3_8),
-       GPIO_FN(IRQ3_16),       GPIO_FN(IRQ4_17),       GPIO_FN(IRQ4_163),
-       GPIO_FN(IRQ5),          GPIO_FN(IRQ6_39),       GPIO_FN(IRQ6_164),
-       GPIO_FN(IRQ7_40),       GPIO_FN(IRQ7_167),      GPIO_FN(IRQ8_41),
-       GPIO_FN(IRQ8_168),      GPIO_FN(IRQ9_42),       GPIO_FN(IRQ9_169),
-       GPIO_FN(IRQ10),         GPIO_FN(IRQ11),         GPIO_FN(IRQ12_80),
-       GPIO_FN(IRQ12_137),     GPIO_FN(IRQ13_81),      GPIO_FN(IRQ13_145),
-       GPIO_FN(IRQ14_82),      GPIO_FN(IRQ14_146),     GPIO_FN(IRQ15_83),
-       GPIO_FN(IRQ15_147),     GPIO_FN(IRQ16_84),      GPIO_FN(IRQ16_170),
-       GPIO_FN(IRQ17),         GPIO_FN(IRQ18),         GPIO_FN(IRQ19),
-       GPIO_FN(IRQ20),         GPIO_FN(IRQ21),         GPIO_FN(IRQ22),
-       GPIO_FN(IRQ23),         GPIO_FN(IRQ24),         GPIO_FN(IRQ25),
-       GPIO_FN(IRQ26_121),     GPIO_FN(IRQ26_172),     GPIO_FN(IRQ27_122),
-       GPIO_FN(IRQ27_180),     GPIO_FN(IRQ28_123),     GPIO_FN(IRQ28_181),
-       GPIO_FN(IRQ29_129),     GPIO_FN(IRQ29_182),     GPIO_FN(IRQ30_130),
-       GPIO_FN(IRQ30_183),     GPIO_FN(IRQ31_138),     GPIO_FN(IRQ31_184),
-
-       /* MSIOF0 */
-       GPIO_FN(MSIOF0_TSYNC),  GPIO_FN(MSIOF0_TSCK),   GPIO_FN(MSIOF0_RXD),
-       GPIO_FN(MSIOF0_RSCK),   GPIO_FN(MSIOF0_RSYNC),  GPIO_FN(MSIOF0_MCK0),
-       GPIO_FN(MSIOF0_MCK1),   GPIO_FN(MSIOF0_SS1),    GPIO_FN(MSIOF0_SS2),
-       GPIO_FN(MSIOF0_TXD),
-
-       /* MSIOF1 */
-       GPIO_FN(MSIOF1_TSCK_39),        GPIO_FN(MSIOF1_TSCK_88),
-       GPIO_FN(MSIOF1_TSYNC_40),       GPIO_FN(MSIOF1_TSYNC_89),
-       GPIO_FN(MSIOF1_TXD_41),         GPIO_FN(MSIOF1_TXD_90),
-       GPIO_FN(MSIOF1_RXD_42),         GPIO_FN(MSIOF1_RXD_91),
-       GPIO_FN(MSIOF1_SS1_43),         GPIO_FN(MSIOF1_SS1_92),
-       GPIO_FN(MSIOF1_SS2_44),         GPIO_FN(MSIOF1_SS2_93),
-       GPIO_FN(MSIOF1_RSCK),           GPIO_FN(MSIOF1_RSYNC),
-       GPIO_FN(MSIOF1_MCK0),           GPIO_FN(MSIOF1_MCK1),
-
-       /* MSIOF2 */
-       GPIO_FN(MSIOF2_RSCK),   GPIO_FN(MSIOF2_RSYNC),  GPIO_FN(MSIOF2_MCK0),
-       GPIO_FN(MSIOF2_MCK1),   GPIO_FN(MSIOF2_SS1),    GPIO_FN(MSIOF2_SS2),
-       GPIO_FN(MSIOF2_TSYNC),  GPIO_FN(MSIOF2_TSCK),   GPIO_FN(MSIOF2_RXD),
-       GPIO_FN(MSIOF2_TXD),
-
-       /* BBIF1 */
-       GPIO_FN(BBIF1_RXD),     GPIO_FN(BBIF1_TSYNC),   GPIO_FN(BBIF1_TSCK),
-       GPIO_FN(BBIF1_TXD),     GPIO_FN(BBIF1_RSCK),    GPIO_FN(BBIF1_RSYNC),
-       GPIO_FN(BBIF1_FLOW),    GPIO_FN(BB_RX_FLOW_N),
-
-       /* BBIF2 */
-       GPIO_FN(BBIF2_TSCK1),   GPIO_FN(BBIF2_TSYNC1),
-       GPIO_FN(BBIF2_TXD1),    GPIO_FN(BBIF2_RXD),
-
-       /* FSI */
-       GPIO_FN(FSIACK),        GPIO_FN(FSIBCK),        GPIO_FN(FSIAILR),
-       GPIO_FN(FSIAIBT),       GPIO_FN(FSIAISLD),      GPIO_FN(FSIAOMC),
-       GPIO_FN(FSIAOLR),       GPIO_FN(FSIAOBT),       GPIO_FN(FSIAOSLD),
-       GPIO_FN(FSIASPDIF_11),  GPIO_FN(FSIASPDIF_15),
-
-       /* FMSI */
-       GPIO_FN(FMSOCK),        GPIO_FN(FMSOOLR),       GPIO_FN(FMSIOLR),
-       GPIO_FN(FMSOOBT),       GPIO_FN(FMSIOBT),       GPIO_FN(FMSOSLD),
-       GPIO_FN(FMSOILR),       GPIO_FN(FMSIILR),       GPIO_FN(FMSOIBT),
-       GPIO_FN(FMSIIBT),       GPIO_FN(FMSISLD),       GPIO_FN(FMSICK),
-
-       /* SCIFA0 */
-       GPIO_FN(SCIFA0_TXD),    GPIO_FN(SCIFA0_RXD),    GPIO_FN(SCIFA0_SCK),
-       GPIO_FN(SCIFA0_RTS),    GPIO_FN(SCIFA0_CTS),
-
-       /* SCIFA1 */
-       GPIO_FN(SCIFA1_TXD),    GPIO_FN(SCIFA1_RXD),    GPIO_FN(SCIFA1_SCK),
-       GPIO_FN(SCIFA1_RTS),    GPIO_FN(SCIFA1_CTS),
-
-       /* SCIFA2 */
-       GPIO_FN(SCIFA2_CTS1),   GPIO_FN(SCIFA2_RTS1),   GPIO_FN(SCIFA2_TXD1),
-       GPIO_FN(SCIFA2_RXD1),   GPIO_FN(SCIFA2_SCK1),
-
-       /* SCIFA3 */
-       GPIO_FN(SCIFA3_CTS_43),         GPIO_FN(SCIFA3_CTS_140),
-       GPIO_FN(SCIFA3_RTS_44),         GPIO_FN(SCIFA3_RTS_141),
-       GPIO_FN(SCIFA3_SCK),            GPIO_FN(SCIFA3_TXD),
-       GPIO_FN(SCIFA3_RXD),
-
-       /* SCIFA4 */
-       GPIO_FN(SCIFA4_RXD),    GPIO_FN(SCIFA4_TXD),
-
-       /* SCIFA5 */
-       GPIO_FN(SCIFA5_RXD),    GPIO_FN(SCIFA5_TXD),
-
-       /* SCIFB */
-       GPIO_FN(SCIFB_SCK),     GPIO_FN(SCIFB_RTS),     GPIO_FN(SCIFB_CTS),
-       GPIO_FN(SCIFB_TXD),     GPIO_FN(SCIFB_RXD),
-
-       /* CEU */
-       GPIO_FN(VIO_HD),        GPIO_FN(VIO_CKO1),      GPIO_FN(VIO_CKO2),
-       GPIO_FN(VIO_VD),        GPIO_FN(VIO_CLK),       GPIO_FN(VIO_FIELD),
-       GPIO_FN(VIO_CKO),       GPIO_FN(VIO_D0),        GPIO_FN(VIO_D1),
-       GPIO_FN(VIO_D2),        GPIO_FN(VIO_D3),        GPIO_FN(VIO_D4),
-       GPIO_FN(VIO_D5),        GPIO_FN(VIO_D6),        GPIO_FN(VIO_D7),
-       GPIO_FN(VIO_D8),        GPIO_FN(VIO_D9),        GPIO_FN(VIO_D10),
-       GPIO_FN(VIO_D11),       GPIO_FN(VIO_D12),       GPIO_FN(VIO_D13),
-       GPIO_FN(VIO_D14),       GPIO_FN(VIO_D15),
-
-       /* USB0 */
-       GPIO_FN(IDIN_0),        GPIO_FN(EXTLP_0),       GPIO_FN(OVCN2_0),
-       GPIO_FN(PWEN_0),        GPIO_FN(OVCN_0),        GPIO_FN(VBUS0_0),
-
-       /* USB1 */
-       GPIO_FN(IDIN_1_18),     GPIO_FN(IDIN_1_113),
-       GPIO_FN(OVCN_1_114),    GPIO_FN(OVCN_1_162),
-       GPIO_FN(PWEN_1_115),    GPIO_FN(PWEN_1_138),
-       GPIO_FN(EXTLP_1),       GPIO_FN(OVCN2_1),
-       GPIO_FN(VBUS0_1),
-
-       /* GPIO */
-       GPIO_FN(GPI0),  GPIO_FN(GPI1),  GPIO_FN(GPO0),  GPIO_FN(GPO1),
-
-       /* BSC */
-       GPIO_FN(BS),    GPIO_FN(WE1),   GPIO_FN(CKO),
-       GPIO_FN(WAIT),  GPIO_FN(RDWR),
-
-       GPIO_FN(A0),    GPIO_FN(A1),    GPIO_FN(A2),
-       GPIO_FN(A3),    GPIO_FN(A6),    GPIO_FN(A7),
-       GPIO_FN(A8),    GPIO_FN(A9),    GPIO_FN(A10),
-       GPIO_FN(A11),   GPIO_FN(A12),   GPIO_FN(A13),
-       GPIO_FN(A14),   GPIO_FN(A15),   GPIO_FN(A16),
-       GPIO_FN(A17),   GPIO_FN(A18),   GPIO_FN(A19),
-       GPIO_FN(A20),   GPIO_FN(A21),   GPIO_FN(A22),
-       GPIO_FN(A23),   GPIO_FN(A24),   GPIO_FN(A25),
-       GPIO_FN(A26),
-
-       GPIO_FN(CS0),   GPIO_FN(CS2),   GPIO_FN(CS4),
-       GPIO_FN(CS5A),  GPIO_FN(CS5B),  GPIO_FN(CS6A),
-
-       /* BSC/FLCTL */
-       GPIO_FN(RD_FSC),        GPIO_FN(WE0_FWE),       GPIO_FN(A4_FOE),
-       GPIO_FN(A5_FCDE),       GPIO_FN(D0_NAF0),       GPIO_FN(D1_NAF1),
-       GPIO_FN(D2_NAF2),       GPIO_FN(D3_NAF3),       GPIO_FN(D4_NAF4),
-       GPIO_FN(D5_NAF5),       GPIO_FN(D6_NAF6),       GPIO_FN(D7_NAF7),
-       GPIO_FN(D8_NAF8),       GPIO_FN(D9_NAF9),       GPIO_FN(D10_NAF10),
-       GPIO_FN(D11_NAF11),     GPIO_FN(D12_NAF12),     GPIO_FN(D13_NAF13),
-       GPIO_FN(D14_NAF14),     GPIO_FN(D15_NAF15),
-
-       /* MMCIF(1) */
-       GPIO_FN(MMCD0_0),       GPIO_FN(MMCD0_1),       GPIO_FN(MMCD0_2),
-       GPIO_FN(MMCD0_3),       GPIO_FN(MMCD0_4),       GPIO_FN(MMCD0_5),
-       GPIO_FN(MMCD0_6),       GPIO_FN(MMCD0_7),       GPIO_FN(MMCCMD0),
-       GPIO_FN(MMCCLK0),
-
-       /* MMCIF(2) */
-       GPIO_FN(MMCD1_0),       GPIO_FN(MMCD1_1),       GPIO_FN(MMCD1_2),
-       GPIO_FN(MMCD1_3),       GPIO_FN(MMCD1_4),       GPIO_FN(MMCD1_5),
-       GPIO_FN(MMCD1_6),       GPIO_FN(MMCD1_7),       GPIO_FN(MMCCLK1),
-       GPIO_FN(MMCCMD1),
-
-       /* SPU2 */
-       GPIO_FN(VINT_I),
-
-       /* FLCTL */
-       GPIO_FN(FCE1),  GPIO_FN(FCE0),  GPIO_FN(FRB),
-
-       /* HSI */
-       GPIO_FN(GP_RX_FLAG),    GPIO_FN(GP_RX_DATA),    GPIO_FN(GP_TX_READY),
-       GPIO_FN(GP_RX_WAKE),    GPIO_FN(MP_TX_FLAG),    GPIO_FN(MP_TX_DATA),
-       GPIO_FN(MP_RX_READY),   GPIO_FN(MP_TX_WAKE),
-
-       /* MFI */
-       GPIO_FN(MFIv6),
-       GPIO_FN(MFIv4),
-
-       GPIO_FN(MEMC_BUSCLK_MEMC_A0),   GPIO_FN(MEMC_ADV_MEMC_DREQ0),
-       GPIO_FN(MEMC_WAIT_MEMC_DREQ1),  GPIO_FN(MEMC_CS1_MEMC_A1),
-       GPIO_FN(MEMC_CS0),      GPIO_FN(MEMC_NOE),
-       GPIO_FN(MEMC_NWE),      GPIO_FN(MEMC_INT),
-
-       GPIO_FN(MEMC_AD0),      GPIO_FN(MEMC_AD1),      GPIO_FN(MEMC_AD2),
-       GPIO_FN(MEMC_AD3),      GPIO_FN(MEMC_AD4),      GPIO_FN(MEMC_AD5),
-       GPIO_FN(MEMC_AD6),      GPIO_FN(MEMC_AD7),      GPIO_FN(MEMC_AD8),
-       GPIO_FN(MEMC_AD9),      GPIO_FN(MEMC_AD10),     GPIO_FN(MEMC_AD11),
-       GPIO_FN(MEMC_AD12),     GPIO_FN(MEMC_AD13),     GPIO_FN(MEMC_AD14),
-       GPIO_FN(MEMC_AD15),
-
-       /* SIM */
-       GPIO_FN(SIM_RST),       GPIO_FN(SIM_CLK),       GPIO_FN(SIM_D),
-
-       /* TPU */
-       GPIO_FN(TPU0TO0),       GPIO_FN(TPU0TO1),       GPIO_FN(TPU0TO2_93),
-       GPIO_FN(TPU0TO2_99),    GPIO_FN(TPU0TO3),
-
-       /* I2C2 */
-       GPIO_FN(I2C_SCL2),      GPIO_FN(I2C_SDA2),
-
-       /* I2C3(1) */
-       GPIO_FN(I2C_SCL3),      GPIO_FN(I2C_SDA3),
-
-       /* I2C3(2) */
-       GPIO_FN(I2C_SCL3S),     GPIO_FN(I2C_SDA3S),
-
-       /* I2C4(2) */
-       GPIO_FN(I2C_SCL4),      GPIO_FN(I2C_SDA4),
-
-       /* I2C4(2) */
-       GPIO_FN(I2C_SCL4S),     GPIO_FN(I2C_SDA4S),
-
-       /* KEYSC */
-       GPIO_FN(KEYOUT0),       GPIO_FN(KEYIN0_121),    GPIO_FN(KEYIN0_136),
-       GPIO_FN(KEYOUT1),       GPIO_FN(KEYIN1_122),    GPIO_FN(KEYIN1_135),
-       GPIO_FN(KEYOUT2),       GPIO_FN(KEYIN2_123),    GPIO_FN(KEYIN2_134),
-       GPIO_FN(KEYOUT3),       GPIO_FN(KEYIN3_124),    GPIO_FN(KEYIN3_133),
-       GPIO_FN(KEYOUT4),       GPIO_FN(KEYIN4),        GPIO_FN(KEYOUT5),
-       GPIO_FN(KEYIN5),        GPIO_FN(KEYOUT6),       GPIO_FN(KEYIN6),
-       GPIO_FN(KEYOUT7),       GPIO_FN(KEYIN7),
-
-       /* LCDC */
-       GPIO_FN(LCDHSYN),       GPIO_FN(LCDCS), GPIO_FN(LCDVSYN),
-       GPIO_FN(LCDDCK),        GPIO_FN(LCDWR), GPIO_FN(LCDRD),
-       GPIO_FN(LCDDISP),       GPIO_FN(LCDRS), GPIO_FN(LCDLCLK),
-       GPIO_FN(LCDDON),
-
-       GPIO_FN(LCDD0),         GPIO_FN(LCDD1),         GPIO_FN(LCDD2),
-       GPIO_FN(LCDD3),         GPIO_FN(LCDD4),         GPIO_FN(LCDD5),
-       GPIO_FN(LCDD6),         GPIO_FN(LCDD7),         GPIO_FN(LCDD8),
-       GPIO_FN(LCDD9),         GPIO_FN(LCDD10),        GPIO_FN(LCDD11),
-       GPIO_FN(LCDD12),        GPIO_FN(LCDD13),        GPIO_FN(LCDD14),
-       GPIO_FN(LCDD15),        GPIO_FN(LCDD16),        GPIO_FN(LCDD17),
-       GPIO_FN(LCDD18),        GPIO_FN(LCDD19),        GPIO_FN(LCDD20),
-       GPIO_FN(LCDD21),        GPIO_FN(LCDD22),        GPIO_FN(LCDD23),
-
-       GPIO_FN(LCDC0_SELECT),
-       GPIO_FN(LCDC1_SELECT),
-
-       /* IRDA */
-       GPIO_FN(IRDA_OUT),      GPIO_FN(IRDA_IN),       GPIO_FN(IRDA_FIRSEL),
-       GPIO_FN(IROUT_139),     GPIO_FN(IROUT_140),
-
-       /* TSIF1 */
-       GPIO_FN(TS0_1SELECT),
-       GPIO_FN(TS0_2SELECT),
-       GPIO_FN(TS1_1SELECT),
-       GPIO_FN(TS1_2SELECT),
-
-       GPIO_FN(TS_SPSYNC1),    GPIO_FN(TS_SDAT1),
-       GPIO_FN(TS_SDEN1),      GPIO_FN(TS_SCK1),
-
-       /* TSIF2 */
-       GPIO_FN(TS_SPSYNC2),    GPIO_FN(TS_SDAT2),
-       GPIO_FN(TS_SDEN2),      GPIO_FN(TS_SCK2),
-
-       /* HDMI */
-       GPIO_FN(HDMI_HPD),      GPIO_FN(HDMI_CEC),
-
-       /* SDHI0 */
-       GPIO_FN(SDHICLK0),      GPIO_FN(SDHICD0),       GPIO_FN(SDHICMD0),
-       GPIO_FN(SDHIWP0),       GPIO_FN(SDHID0_0),      GPIO_FN(SDHID0_1),
-       GPIO_FN(SDHID0_2),      GPIO_FN(SDHID0_3),
-
-       /* SDHI1 */
-       GPIO_FN(SDHICLK1),      GPIO_FN(SDHICMD1),      GPIO_FN(SDHID1_0),
-       GPIO_FN(SDHID1_1),      GPIO_FN(SDHID1_2),      GPIO_FN(SDHID1_3),
-
-       /* SDHI2 */
-       GPIO_FN(SDHICLK2),      GPIO_FN(SDHICMD2),      GPIO_FN(SDHID2_0),
-       GPIO_FN(SDHID2_1),      GPIO_FN(SDHID2_2),      GPIO_FN(SDHID2_3),
-
-       /* SDENC */
-       GPIO_FN(SDENC_CPG),
-       GPIO_FN(SDENC_DV_CLKI),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       PORTCR(0,       0xE6051000), /* PORT0CR */
-       PORTCR(1,       0xE6051001), /* PORT1CR */
-       PORTCR(2,       0xE6051002), /* PORT2CR */
-       PORTCR(3,       0xE6051003), /* PORT3CR */
-       PORTCR(4,       0xE6051004), /* PORT4CR */
-       PORTCR(5,       0xE6051005), /* PORT5CR */
-       PORTCR(6,       0xE6051006), /* PORT6CR */
-       PORTCR(7,       0xE6051007), /* PORT7CR */
-       PORTCR(8,       0xE6051008), /* PORT8CR */
-       PORTCR(9,       0xE6051009), /* PORT9CR */
-       PORTCR(10,      0xE605100A), /* PORT10CR */
-       PORTCR(11,      0xE605100B), /* PORT11CR */
-       PORTCR(12,      0xE605100C), /* PORT12CR */
-       PORTCR(13,      0xE605100D), /* PORT13CR */
-       PORTCR(14,      0xE605100E), /* PORT14CR */
-       PORTCR(15,      0xE605100F), /* PORT15CR */
-       PORTCR(16,      0xE6051010), /* PORT16CR */
-       PORTCR(17,      0xE6051011), /* PORT17CR */
-       PORTCR(18,      0xE6051012), /* PORT18CR */
-       PORTCR(19,      0xE6051013), /* PORT19CR */
-       PORTCR(20,      0xE6051014), /* PORT20CR */
-       PORTCR(21,      0xE6051015), /* PORT21CR */
-       PORTCR(22,      0xE6051016), /* PORT22CR */
-       PORTCR(23,      0xE6051017), /* PORT23CR */
-       PORTCR(24,      0xE6051018), /* PORT24CR */
-       PORTCR(25,      0xE6051019), /* PORT25CR */
-       PORTCR(26,      0xE605101A), /* PORT26CR */
-       PORTCR(27,      0xE605101B), /* PORT27CR */
-       PORTCR(28,      0xE605101C), /* PORT28CR */
-       PORTCR(29,      0xE605101D), /* PORT29CR */
-       PORTCR(30,      0xE605101E), /* PORT30CR */
-       PORTCR(31,      0xE605101F), /* PORT31CR */
-       PORTCR(32,      0xE6051020), /* PORT32CR */
-       PORTCR(33,      0xE6051021), /* PORT33CR */
-       PORTCR(34,      0xE6051022), /* PORT34CR */
-       PORTCR(35,      0xE6051023), /* PORT35CR */
-       PORTCR(36,      0xE6051024), /* PORT36CR */
-       PORTCR(37,      0xE6051025), /* PORT37CR */
-       PORTCR(38,      0xE6051026), /* PORT38CR */
-       PORTCR(39,      0xE6051027), /* PORT39CR */
-       PORTCR(40,      0xE6051028), /* PORT40CR */
-       PORTCR(41,      0xE6051029), /* PORT41CR */
-       PORTCR(42,      0xE605102A), /* PORT42CR */
-       PORTCR(43,      0xE605102B), /* PORT43CR */
-       PORTCR(44,      0xE605102C), /* PORT44CR */
-       PORTCR(45,      0xE605102D), /* PORT45CR */
-       PORTCR(46,      0xE605202E), /* PORT46CR */
-       PORTCR(47,      0xE605202F), /* PORT47CR */
-       PORTCR(48,      0xE6052030), /* PORT48CR */
-       PORTCR(49,      0xE6052031), /* PORT49CR */
-       PORTCR(50,      0xE6052032), /* PORT50CR */
-       PORTCR(51,      0xE6052033), /* PORT51CR */
-       PORTCR(52,      0xE6052034), /* PORT52CR */
-       PORTCR(53,      0xE6052035), /* PORT53CR */
-       PORTCR(54,      0xE6052036), /* PORT54CR */
-       PORTCR(55,      0xE6052037), /* PORT55CR */
-       PORTCR(56,      0xE6052038), /* PORT56CR */
-       PORTCR(57,      0xE6052039), /* PORT57CR */
-       PORTCR(58,      0xE605203A), /* PORT58CR */
-       PORTCR(59,      0xE605203B), /* PORT59CR */
-       PORTCR(60,      0xE605203C), /* PORT60CR */
-       PORTCR(61,      0xE605203D), /* PORT61CR */
-       PORTCR(62,      0xE605203E), /* PORT62CR */
-       PORTCR(63,      0xE605203F), /* PORT63CR */
-       PORTCR(64,      0xE6052040), /* PORT64CR */
-       PORTCR(65,      0xE6052041), /* PORT65CR */
-       PORTCR(66,      0xE6052042), /* PORT66CR */
-       PORTCR(67,      0xE6052043), /* PORT67CR */
-       PORTCR(68,      0xE6052044), /* PORT68CR */
-       PORTCR(69,      0xE6052045), /* PORT69CR */
-       PORTCR(70,      0xE6052046), /* PORT70CR */
-       PORTCR(71,      0xE6052047), /* PORT71CR */
-       PORTCR(72,      0xE6052048), /* PORT72CR */
-       PORTCR(73,      0xE6052049), /* PORT73CR */
-       PORTCR(74,      0xE605204A), /* PORT74CR */
-       PORTCR(75,      0xE605204B), /* PORT75CR */
-       PORTCR(76,      0xE605004C), /* PORT76CR */
-       PORTCR(77,      0xE605004D), /* PORT77CR */
-       PORTCR(78,      0xE605004E), /* PORT78CR */
-       PORTCR(79,      0xE605004F), /* PORT79CR */
-       PORTCR(80,      0xE6050050), /* PORT80CR */
-       PORTCR(81,      0xE6050051), /* PORT81CR */
-       PORTCR(82,      0xE6050052), /* PORT82CR */
-       PORTCR(83,      0xE6050053), /* PORT83CR */
-       PORTCR(84,      0xE6050054), /* PORT84CR */
-       PORTCR(85,      0xE6050055), /* PORT85CR */
-       PORTCR(86,      0xE6050056), /* PORT86CR */
-       PORTCR(87,      0xE6050057), /* PORT87CR */
-       PORTCR(88,      0xE6050058), /* PORT88CR */
-       PORTCR(89,      0xE6050059), /* PORT89CR */
-       PORTCR(90,      0xE605005A), /* PORT90CR */
-       PORTCR(91,      0xE605005B), /* PORT91CR */
-       PORTCR(92,      0xE605005C), /* PORT92CR */
-       PORTCR(93,      0xE605005D), /* PORT93CR */
-       PORTCR(94,      0xE605005E), /* PORT94CR */
-       PORTCR(95,      0xE605005F), /* PORT95CR */
-       PORTCR(96,      0xE6050060), /* PORT96CR */
-       PORTCR(97,      0xE6050061), /* PORT97CR */
-       PORTCR(98,      0xE6050062), /* PORT98CR */
-       PORTCR(99,      0xE6050063), /* PORT99CR */
-       PORTCR(100,     0xE6053064), /* PORT100CR */
-       PORTCR(101,     0xE6053065), /* PORT101CR */
-       PORTCR(102,     0xE6053066), /* PORT102CR */
-       PORTCR(103,     0xE6053067), /* PORT103CR */
-       PORTCR(104,     0xE6053068), /* PORT104CR */
-       PORTCR(105,     0xE6053069), /* PORT105CR */
-       PORTCR(106,     0xE605306A), /* PORT106CR */
-       PORTCR(107,     0xE605306B), /* PORT107CR */
-       PORTCR(108,     0xE605306C), /* PORT108CR */
-       PORTCR(109,     0xE605306D), /* PORT109CR */
-       PORTCR(110,     0xE605306E), /* PORT110CR */
-       PORTCR(111,     0xE605306F), /* PORT111CR */
-       PORTCR(112,     0xE6053070), /* PORT112CR */
-       PORTCR(113,     0xE6053071), /* PORT113CR */
-       PORTCR(114,     0xE6053072), /* PORT114CR */
-       PORTCR(115,     0xE6053073), /* PORT115CR */
-       PORTCR(116,     0xE6053074), /* PORT116CR */
-       PORTCR(117,     0xE6053075), /* PORT117CR */
-       PORTCR(118,     0xE6053076), /* PORT118CR */
-       PORTCR(119,     0xE6053077), /* PORT119CR */
-       PORTCR(120,     0xE6053078), /* PORT120CR */
-       PORTCR(121,     0xE6050079), /* PORT121CR */
-       PORTCR(122,     0xE605007A), /* PORT122CR */
-       PORTCR(123,     0xE605007B), /* PORT123CR */
-       PORTCR(124,     0xE605007C), /* PORT124CR */
-       PORTCR(125,     0xE605007D), /* PORT125CR */
-       PORTCR(126,     0xE605007E), /* PORT126CR */
-       PORTCR(127,     0xE605007F), /* PORT127CR */
-       PORTCR(128,     0xE6050080), /* PORT128CR */
-       PORTCR(129,     0xE6050081), /* PORT129CR */
-       PORTCR(130,     0xE6050082), /* PORT130CR */
-       PORTCR(131,     0xE6050083), /* PORT131CR */
-       PORTCR(132,     0xE6050084), /* PORT132CR */
-       PORTCR(133,     0xE6050085), /* PORT133CR */
-       PORTCR(134,     0xE6050086), /* PORT134CR */
-       PORTCR(135,     0xE6050087), /* PORT135CR */
-       PORTCR(136,     0xE6050088), /* PORT136CR */
-       PORTCR(137,     0xE6050089), /* PORT137CR */
-       PORTCR(138,     0xE605008A), /* PORT138CR */
-       PORTCR(139,     0xE605008B), /* PORT139CR */
-       PORTCR(140,     0xE605008C), /* PORT140CR */
-       PORTCR(141,     0xE605008D), /* PORT141CR */
-       PORTCR(142,     0xE605008E), /* PORT142CR */
-       PORTCR(143,     0xE605008F), /* PORT143CR */
-       PORTCR(144,     0xE6050090), /* PORT144CR */
-       PORTCR(145,     0xE6050091), /* PORT145CR */
-       PORTCR(146,     0xE6050092), /* PORT146CR */
-       PORTCR(147,     0xE6050093), /* PORT147CR */
-       PORTCR(148,     0xE6050094), /* PORT148CR */
-       PORTCR(149,     0xE6050095), /* PORT149CR */
-       PORTCR(150,     0xE6050096), /* PORT150CR */
-       PORTCR(151,     0xE6050097), /* PORT151CR */
-       PORTCR(152,     0xE6053098), /* PORT152CR */
-       PORTCR(153,     0xE6053099), /* PORT153CR */
-       PORTCR(154,     0xE605309A), /* PORT154CR */
-       PORTCR(155,     0xE605309B), /* PORT155CR */
-       PORTCR(156,     0xE605009C), /* PORT156CR */
-       PORTCR(157,     0xE605009D), /* PORT157CR */
-       PORTCR(158,     0xE605009E), /* PORT158CR */
-       PORTCR(159,     0xE605009F), /* PORT159CR */
-       PORTCR(160,     0xE60500A0), /* PORT160CR */
-       PORTCR(161,     0xE60500A1), /* PORT161CR */
-       PORTCR(162,     0xE60500A2), /* PORT162CR */
-       PORTCR(163,     0xE60500A3), /* PORT163CR */
-       PORTCR(164,     0xE60500A4), /* PORT164CR */
-       PORTCR(165,     0xE60500A5), /* PORT165CR */
-       PORTCR(166,     0xE60500A6), /* PORT166CR */
-       PORTCR(167,     0xE60520A7), /* PORT167CR */
-       PORTCR(168,     0xE60520A8), /* PORT168CR */
-       PORTCR(169,     0xE60520A9), /* PORT169CR */
-       PORTCR(170,     0xE60520AA), /* PORT170CR */
-       PORTCR(171,     0xE60520AB), /* PORT171CR */
-       PORTCR(172,     0xE60520AC), /* PORT172CR */
-       PORTCR(173,     0xE60520AD), /* PORT173CR */
-       PORTCR(174,     0xE60520AE), /* PORT174CR */
-       PORTCR(175,     0xE60520AF), /* PORT175CR */
-       PORTCR(176,     0xE60520B0), /* PORT176CR */
-       PORTCR(177,     0xE60520B1), /* PORT177CR */
-       PORTCR(178,     0xE60520B2), /* PORT178CR */
-       PORTCR(179,     0xE60520B3), /* PORT179CR */
-       PORTCR(180,     0xE60520B4), /* PORT180CR */
-       PORTCR(181,     0xE60520B5), /* PORT181CR */
-       PORTCR(182,     0xE60520B6), /* PORT182CR */
-       PORTCR(183,     0xE60520B7), /* PORT183CR */
-       PORTCR(184,     0xE60520B8), /* PORT184CR */
-       PORTCR(185,     0xE60520B9), /* PORT185CR */
-       PORTCR(186,     0xE60520BA), /* PORT186CR */
-       PORTCR(187,     0xE60520BB), /* PORT187CR */
-       PORTCR(188,     0xE60520BC), /* PORT188CR */
-       PORTCR(189,     0xE60520BD), /* PORT189CR */
-       PORTCR(190,     0xE60520BE), /* PORT190CR */
-
-       { PINMUX_CFG_REG("MSEL1CR", 0xE605800C, 32, 1) {
-                       MSEL1CR_31_0,   MSEL1CR_31_1,
-                       MSEL1CR_30_0,   MSEL1CR_30_1,
-                       MSEL1CR_29_0,   MSEL1CR_29_1,
-                       MSEL1CR_28_0,   MSEL1CR_28_1,
-                       MSEL1CR_27_0,   MSEL1CR_27_1,
-                       MSEL1CR_26_0,   MSEL1CR_26_1,
-                       0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       MSEL1CR_16_0,   MSEL1CR_16_1,
-                       MSEL1CR_15_0,   MSEL1CR_15_1,
-                       MSEL1CR_14_0,   MSEL1CR_14_1,
-                       MSEL1CR_13_0,   MSEL1CR_13_1,
-                       MSEL1CR_12_0,   MSEL1CR_12_1,
-                       0, 0, 0, 0,
-                       MSEL1CR_9_0,    MSEL1CR_9_1,
-                       MSEL1CR_8_0,    MSEL1CR_8_1,
-                       MSEL1CR_7_0,    MSEL1CR_7_1,
-                       MSEL1CR_6_0,    MSEL1CR_6_1,
-                       0, 0,
-                       MSEL1CR_4_0,    MSEL1CR_4_1,
-                       MSEL1CR_3_0,    MSEL1CR_3_1,
-                       MSEL1CR_2_0,    MSEL1CR_2_1,
-                       0, 0,
-                       MSEL1CR_0_0,    MSEL1CR_0_1,
-               }
-       },
-       { PINMUX_CFG_REG("MSEL3CR", 0xE6058020, 32, 1) {
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       MSEL3CR_27_0,   MSEL3CR_27_1,
-                       MSEL3CR_26_0,   MSEL3CR_26_1,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       MSEL3CR_21_0,   MSEL3CR_21_1,
-                       MSEL3CR_20_0,   MSEL3CR_20_1,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       MSEL3CR_15_0,   MSEL3CR_15_1,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0,
-                       MSEL3CR_9_0,    MSEL3CR_9_1,
-                       0, 0, 0, 0,
-                       MSEL3CR_6_0,    MSEL3CR_6_1,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       }
-       },
-       { PINMUX_CFG_REG("MSEL4CR", 0xE6058024, 32, 1) {
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       MSEL4CR_19_0,   MSEL4CR_19_1,
-                       MSEL4CR_18_0,   MSEL4CR_18_1,
-                       MSEL4CR_17_0,   MSEL4CR_17_1,
-                       MSEL4CR_16_0,   MSEL4CR_16_1,
-                       MSEL4CR_15_0,   MSEL4CR_15_1,
-                       MSEL4CR_14_0,   MSEL4CR_14_1,
-                       0, 0, 0, 0,
-                       0, 0,
-                       MSEL4CR_10_0,   MSEL4CR_10_1,
-                       0, 0, 0, 0,
-                       0, 0,
-                       MSEL4CR_6_0,    MSEL4CR_6_1,
-                       0, 0,
-                       MSEL4CR_4_0,    MSEL4CR_4_1,
-                       0, 0, 0, 0,
-                       MSEL4CR_1_0,    MSEL4CR_1_1,
-                       0, 0,
-               }
-       },
-       { },
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PORTL095_064DR", 0xE6054008, 32) {
-                       PORT95_DATA, PORT94_DATA, PORT93_DATA, PORT92_DATA,
-                       PORT91_DATA, PORT90_DATA, PORT89_DATA, PORT88_DATA,
-                       PORT87_DATA, PORT86_DATA, PORT85_DATA, PORT84_DATA,
-                       PORT83_DATA, PORT82_DATA, PORT81_DATA, PORT80_DATA,
-                       PORT79_DATA, PORT78_DATA, PORT77_DATA, PORT76_DATA,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-               }
-       },
-       { PINMUX_DATA_REG("PORTL127_096DR", 0xE605400C, 32) {
-                       PORT127_DATA, PORT126_DATA, PORT125_DATA, PORT124_DATA,
-                       PORT123_DATA, PORT122_DATA, PORT121_DATA, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       PORT99_DATA,  PORT98_DATA,  PORT97_DATA,  PORT96_DATA,
-               }
-       },
-       { PINMUX_DATA_REG("PORTL159_128DR", 0xE6054010, 32) {
-                       PORT159_DATA, PORT158_DATA, PORT157_DATA, PORT156_DATA,
-                       0, 0, 0, 0,
-                       PORT151_DATA, PORT150_DATA, PORT149_DATA, PORT148_DATA,
-                       PORT147_DATA, PORT146_DATA, PORT145_DATA, PORT144_DATA,
-                       PORT143_DATA, PORT142_DATA, PORT141_DATA, PORT140_DATA,
-                       PORT139_DATA, PORT138_DATA, PORT137_DATA, PORT136_DATA,
-                       PORT135_DATA, PORT134_DATA, PORT133_DATA, PORT132_DATA,
-                       PORT131_DATA, PORT130_DATA, PORT129_DATA, PORT128_DATA,
-               }
-       },
-       { PINMUX_DATA_REG("PORTL191_160DR", 0xE6054014, 32) {
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0,            PORT166_DATA, PORT165_DATA, PORT164_DATA,
-                       PORT163_DATA, PORT162_DATA, PORT161_DATA, PORT160_DATA,
-               }
-       },
-       { PINMUX_DATA_REG("PORTD031_000DR", 0xE6055000, 32) {
-                       PORT31_DATA, PORT30_DATA, PORT29_DATA, PORT28_DATA,
-                       PORT27_DATA, PORT26_DATA, PORT25_DATA, PORT24_DATA,
-                       PORT23_DATA, PORT22_DATA, PORT21_DATA, PORT20_DATA,
-                       PORT19_DATA, PORT18_DATA, PORT17_DATA, PORT16_DATA,
-                       PORT15_DATA, PORT14_DATA, PORT13_DATA, PORT12_DATA,
-                       PORT11_DATA, PORT10_DATA, PORT9_DATA,  PORT8_DATA,
-                       PORT7_DATA,  PORT6_DATA,  PORT5_DATA,  PORT4_DATA,
-                       PORT3_DATA,  PORT2_DATA,  PORT1_DATA,  PORT0_DATA,
-               }
-       },
-       { PINMUX_DATA_REG("PORTD063_032DR", 0xE6055004, 32) {
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0, 0, 0, 0, 0, 0, 0, 0,
-                       0,           0,           PORT45_DATA, PORT44_DATA,
-                       PORT43_DATA, PORT42_DATA, PORT41_DATA, PORT40_DATA,
-                       PORT39_DATA, PORT38_DATA, PORT37_DATA, PORT36_DATA,
-                       PORT35_DATA, PORT34_DATA, PORT33_DATA, PORT32_DATA,
-               }
-       },
-       { PINMUX_DATA_REG("PORTR063_032DR", 0xE6056004, 32) {
-                       PORT63_DATA, PORT62_DATA, PORT61_DATA, PORT60_DATA,
-                       PORT59_DATA, PORT58_DATA, PORT57_DATA, PORT56_DATA,
-                       PORT55_DATA, PORT54_DATA, PORT53_DATA, PORT52_DATA,
-                       PORT51_DATA, PORT50_DATA, PORT49_DATA, PORT48_DATA,
-                       PORT47_DATA, PORT46_DATA, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-               }
-       },
-       { PINMUX_DATA_REG("PORTR095_064DR", 0xE6056008, 32) {
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       PORT75_DATA, PORT74_DATA, PORT73_DATA, PORT72_DATA,
-                       PORT71_DATA, PORT70_DATA, PORT69_DATA, PORT68_DATA,
-                       PORT67_DATA, PORT66_DATA, PORT65_DATA, PORT64_DATA,
-               }
-       },
-       { PINMUX_DATA_REG("PORTR191_160DR", 0xE6056014, 32) {
-                       0,            PORT190_DATA, PORT189_DATA, PORT188_DATA,
-                       PORT187_DATA, PORT186_DATA, PORT185_DATA, PORT184_DATA,
-                       PORT183_DATA, PORT182_DATA, PORT181_DATA, PORT180_DATA,
-                       PORT179_DATA, PORT178_DATA, PORT177_DATA, PORT176_DATA,
-                       PORT175_DATA, PORT174_DATA, PORT173_DATA, PORT172_DATA,
-                       PORT171_DATA, PORT170_DATA, PORT169_DATA, PORT168_DATA,
-                       PORT167_DATA, 0, 0, 0,
-                       0, 0, 0, 0,
-               }
-       },
-       { PINMUX_DATA_REG("PORTU127_096DR", 0xE605700C, 32) {
-                       0, 0, 0, 0,
-                       0, 0, 0, PORT120_DATA,
-                       PORT119_DATA, PORT118_DATA, PORT117_DATA, PORT116_DATA,
-                       PORT115_DATA, PORT114_DATA, PORT113_DATA, PORT112_DATA,
-                       PORT111_DATA, PORT110_DATA, PORT109_DATA, PORT108_DATA,
-                       PORT107_DATA, PORT106_DATA, PORT105_DATA, PORT104_DATA,
-                       PORT103_DATA, PORT102_DATA, PORT101_DATA, PORT100_DATA,
-                       0, 0, 0, 0,
-               }
-       },
-       { PINMUX_DATA_REG("PORTU159_128DR", 0xE6057010, 32) {
-                       0, 0, 0, 0,
-                       PORT155_DATA, PORT154_DATA, PORT153_DATA, PORT152_DATA,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-               }
-       },
-       { },
-};
-
-#define EXT_IRQ16L(n) evt2irq(0x200 + ((n) << 5))
-#define EXT_IRQ16H(n) evt2irq(0x3200 + (((n) - 16) << 5))
-static struct pinmux_irq pinmux_irqs[] = {
-       PINMUX_IRQ(EXT_IRQ16L(0), PORT6_FN0, PORT162_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(1), PORT12_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(2), PORT4_FN0, PORT5_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(3), PORT8_FN0, PORT16_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(4), PORT17_FN0, PORT163_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(5), PORT18_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(6), PORT39_FN0, PORT164_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(7), PORT40_FN0, PORT167_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(8), PORT41_FN0, PORT168_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(9), PORT42_FN0, PORT169_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(10), PORT65_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(11), PORT67_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(12), PORT80_FN0, PORT137_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(13), PORT81_FN0, PORT145_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(14), PORT82_FN0, PORT146_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(15), PORT83_FN0, PORT147_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(16), PORT84_FN0, PORT170_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(17), PORT85_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(18), PORT86_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(19), PORT87_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(20), PORT92_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(21), PORT93_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(22), PORT94_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(23), PORT95_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(24), PORT112_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(25), PORT119_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(26), PORT121_FN0, PORT172_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(27), PORT122_FN0, PORT180_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(28), PORT123_FN0, PORT181_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(29), PORT129_FN0, PORT182_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(30), PORT130_FN0, PORT183_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(31), PORT138_FN0, PORT184_FN0),
-};
-
-static struct pinmux_info sh7372_pinmux_info = {
-       .name = "sh7372_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .input_pd = { PINMUX_INPUT_PULLDOWN_BEGIN, PINMUX_INPUT_PULLDOWN_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PORT0,
-       .last_gpio = GPIO_FN_SDENC_DV_CLKI,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-
-       .gpio_irq = pinmux_irqs,
-       .gpio_irq_size = ARRAY_SIZE(pinmux_irqs),
-};
-
-void sh7372_pinmux_init(void)
-{
-       register_pinmux(&sh7372_pinmux_info);
-}
diff --git a/arch/arm/mach-shmobile/pfc-sh73a0.c b/arch/arm/mach-shmobile/pfc-sh73a0.c
deleted file mode 100644 (file)
index b442f9d..0000000
+++ /dev/null
@@ -1,2803 +0,0 @@
-/*
- * sh73a0 processor support - PFC hardware block
- *
- * Copyright (C) 2010 Renesas Solutions Corp.
- * Copyright (C) 2010 NISHIMOTO Hiroki
- *
- * This program is free software; you can redistribute it and/or
- * modify it under the terms of the GNU General Public License as
- * published by the Free Software Foundation; version 2 of the
- * License.
- *
- * This program is distributed in the hope that it will be useful,
- * but WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
- * GNU General Public License for more details.
- *
- * You should have received a copy of the GNU General Public License
- * along with this program; if not, write to the Free Software
- * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
- */
-#include <linux/init.h>
-#include <linux/kernel.h>
-#include <linux/sh_pfc.h>
-#include <mach/sh73a0.h>
-#include <mach/irqs.h>
-
-#define CPU_ALL_PORT(fn, pfx, sfx)                             \
-       PORT_10(fn, pfx,    sfx), PORT_10(fn, pfx##1, sfx),     \
-       PORT_10(fn, pfx##2, sfx), PORT_10(fn, pfx##3, sfx),     \
-       PORT_10(fn, pfx##4, sfx), PORT_10(fn, pfx##5, sfx),     \
-       PORT_10(fn, pfx##6, sfx), PORT_10(fn, pfx##7, sfx),     \
-       PORT_10(fn, pfx##8, sfx), PORT_10(fn, pfx##9, sfx),     \
-       PORT_10(fn, pfx##10, sfx),                              \
-       PORT_1(fn, pfx##110, sfx), PORT_1(fn, pfx##111, sfx),   \
-       PORT_1(fn, pfx##112, sfx), PORT_1(fn, pfx##113, sfx),   \
-       PORT_1(fn, pfx##114, sfx), PORT_1(fn, pfx##115, sfx),   \
-       PORT_1(fn, pfx##116, sfx), PORT_1(fn, pfx##117, sfx),   \
-       PORT_1(fn, pfx##118, sfx),                              \
-       PORT_1(fn, pfx##128, sfx), PORT_1(fn, pfx##129, sfx),   \
-       PORT_10(fn, pfx##13, sfx), PORT_10(fn, pfx##14, sfx),   \
-       PORT_10(fn, pfx##15, sfx),                              \
-       PORT_1(fn, pfx##160, sfx), PORT_1(fn, pfx##161, sfx),   \
-       PORT_1(fn, pfx##162, sfx), PORT_1(fn, pfx##163, sfx),   \
-       PORT_1(fn, pfx##164, sfx),                              \
-       PORT_1(fn, pfx##192, sfx), PORT_1(fn, pfx##193, sfx),   \
-       PORT_1(fn, pfx##194, sfx), PORT_1(fn, pfx##195, sfx),   \
-       PORT_1(fn, pfx##196, sfx), PORT_1(fn, pfx##197, sfx),   \
-       PORT_1(fn, pfx##198, sfx), PORT_1(fn, pfx##199, sfx),   \
-       PORT_10(fn, pfx##20, sfx), PORT_10(fn, pfx##21, sfx),   \
-       PORT_10(fn, pfx##22, sfx), PORT_10(fn, pfx##23, sfx),   \
-       PORT_10(fn, pfx##24, sfx), PORT_10(fn, pfx##25, sfx),   \
-       PORT_10(fn, pfx##26, sfx), PORT_10(fn, pfx##27, sfx),   \
-       PORT_1(fn, pfx##280, sfx), PORT_1(fn, pfx##281, sfx),   \
-       PORT_1(fn, pfx##282, sfx),                              \
-       PORT_1(fn, pfx##288, sfx), PORT_1(fn, pfx##289, sfx),   \
-       PORT_10(fn, pfx##29, sfx), PORT_10(fn, pfx##30, sfx)
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PORT_ALL(DATA),                 /* PORT0_DATA -> PORT309_DATA */
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PORT_ALL(IN),                   /* PORT0_IN -> PORT309_IN */
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PORT_ALL(IN_PU),                /* PORT0_IN_PU -> PORT309_IN_PU */
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_INPUT_PULLDOWN_BEGIN,
-       PORT_ALL(IN_PD),                /* PORT0_IN_PD -> PORT309_IN_PD */
-       PINMUX_INPUT_PULLDOWN_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PORT_ALL(OUT),                  /* PORT0_OUT -> PORT309_OUT */
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PORT_ALL(FN_IN),                /* PORT0_FN_IN -> PORT309_FN_IN */
-       PORT_ALL(FN_OUT),               /* PORT0_FN_OUT -> PORT309_FN_OUT */
-       PORT_ALL(FN0),                  /* PORT0_FN0 -> PORT309_FN0 */
-       PORT_ALL(FN1),                  /* PORT0_FN1 -> PORT309_FN1 */
-       PORT_ALL(FN2),                  /* PORT0_FN2 -> PORT309_FN2 */
-       PORT_ALL(FN3),                  /* PORT0_FN3 -> PORT309_FN3 */
-       PORT_ALL(FN4),                  /* PORT0_FN4 -> PORT309_FN4 */
-       PORT_ALL(FN5),                  /* PORT0_FN5 -> PORT309_FN5 */
-       PORT_ALL(FN6),                  /* PORT0_FN6 -> PORT309_FN6 */
-       PORT_ALL(FN7),                  /* PORT0_FN7 -> PORT309_FN7 */
-
-       MSEL2CR_MSEL19_0, MSEL2CR_MSEL19_1,
-       MSEL2CR_MSEL18_0, MSEL2CR_MSEL18_1,
-       MSEL2CR_MSEL17_0, MSEL2CR_MSEL17_1,
-       MSEL2CR_MSEL16_0, MSEL2CR_MSEL16_1,
-       MSEL2CR_MSEL14_0, MSEL2CR_MSEL14_1,
-       MSEL2CR_MSEL13_0, MSEL2CR_MSEL13_1,
-       MSEL2CR_MSEL12_0, MSEL2CR_MSEL12_1,
-       MSEL2CR_MSEL11_0, MSEL2CR_MSEL11_1,
-       MSEL2CR_MSEL10_0, MSEL2CR_MSEL10_1,
-       MSEL2CR_MSEL9_0, MSEL2CR_MSEL9_1,
-       MSEL2CR_MSEL8_0, MSEL2CR_MSEL8_1,
-       MSEL2CR_MSEL7_0, MSEL2CR_MSEL7_1,
-       MSEL2CR_MSEL6_0, MSEL2CR_MSEL6_1,
-       MSEL2CR_MSEL4_0, MSEL2CR_MSEL4_1,
-       MSEL2CR_MSEL5_0, MSEL2CR_MSEL5_1,
-       MSEL2CR_MSEL3_0, MSEL2CR_MSEL3_1,
-       MSEL2CR_MSEL2_0, MSEL2CR_MSEL2_1,
-       MSEL2CR_MSEL1_0, MSEL2CR_MSEL1_1,
-       MSEL2CR_MSEL0_0, MSEL2CR_MSEL0_1,
-       MSEL3CR_MSEL28_0, MSEL3CR_MSEL28_1,
-       MSEL3CR_MSEL15_0, MSEL3CR_MSEL15_1,
-       MSEL3CR_MSEL11_0, MSEL3CR_MSEL11_1,
-       MSEL3CR_MSEL9_0, MSEL3CR_MSEL9_1,
-       MSEL3CR_MSEL6_0, MSEL3CR_MSEL6_1,
-       MSEL3CR_MSEL2_0, MSEL3CR_MSEL2_1,
-       MSEL4CR_MSEL29_0, MSEL4CR_MSEL29_1,
-       MSEL4CR_MSEL27_0, MSEL4CR_MSEL27_1,
-       MSEL4CR_MSEL26_0, MSEL4CR_MSEL26_1,
-       MSEL4CR_MSEL22_0, MSEL4CR_MSEL22_1,
-       MSEL4CR_MSEL21_0, MSEL4CR_MSEL21_1,
-       MSEL4CR_MSEL20_0, MSEL4CR_MSEL20_1,
-       MSEL4CR_MSEL19_0, MSEL4CR_MSEL19_1,
-       MSEL4CR_MSEL15_0, MSEL4CR_MSEL15_1,
-       MSEL4CR_MSEL13_0, MSEL4CR_MSEL13_1,
-       MSEL4CR_MSEL12_0, MSEL4CR_MSEL12_1,
-       MSEL4CR_MSEL11_0, MSEL4CR_MSEL11_1,
-       MSEL4CR_MSEL10_0, MSEL4CR_MSEL10_1,
-       MSEL4CR_MSEL9_0, MSEL4CR_MSEL9_1,
-       MSEL4CR_MSEL8_0, MSEL4CR_MSEL8_1,
-       MSEL4CR_MSEL7_0, MSEL4CR_MSEL7_1,
-       MSEL4CR_MSEL4_0, MSEL4CR_MSEL4_1,
-       MSEL4CR_MSEL1_0, MSEL4CR_MSEL1_1,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       /* Hardware manual Table 25-1 (Function 0-7) */
-       VBUS_0_MARK,
-       GPI0_MARK,
-       GPI1_MARK,
-       GPI2_MARK,
-       GPI3_MARK,
-       GPI4_MARK,
-       GPI5_MARK,
-       GPI6_MARK,
-       GPI7_MARK,
-       SCIFA7_RXD_MARK,
-       SCIFA7_CTS__MARK,
-       GPO7_MARK, MFG0_OUT2_MARK,
-       GPO6_MARK, MFG1_OUT2_MARK,
-       GPO5_MARK, SCIFA0_SCK_MARK, FSICOSLDT3_MARK, PORT16_VIO_CKOR_MARK,
-       SCIFA0_TXD_MARK,
-       SCIFA7_TXD_MARK,
-       SCIFA7_RTS__MARK, PORT19_VIO_CKO2_MARK,
-       GPO0_MARK,
-       GPO1_MARK,
-       GPO2_MARK, STATUS0_MARK,
-       GPO3_MARK, STATUS1_MARK,
-       GPO4_MARK, STATUS2_MARK,
-       VINT_MARK,
-       TCKON_MARK,
-       XDVFS1_MARK, PORT27_I2C_SCL2_MARK, PORT27_I2C_SCL3_MARK, \
-       MFG0_OUT1_MARK, PORT27_IROUT_MARK,
-       XDVFS2_MARK, PORT28_I2C_SDA2_MARK, PORT28_I2C_SDA3_MARK, \
-       PORT28_TPU1TO1_MARK,
-       SIM_RST_MARK, PORT29_TPU1TO1_MARK,
-       SIM_CLK_MARK, PORT30_VIO_CKOR_MARK,
-       SIM_D_MARK, PORT31_IROUT_MARK,
-       SCIFA4_TXD_MARK,
-       SCIFA4_RXD_MARK, XWUP_MARK,
-       SCIFA4_RTS__MARK,
-       SCIFA4_CTS__MARK,
-       FSIBOBT_MARK, FSIBIBT_MARK,
-       FSIBOLR_MARK, FSIBILR_MARK,
-       FSIBOSLD_MARK,
-       FSIBISLD_MARK,
-       VACK_MARK,
-       XTAL1L_MARK,
-       SCIFA0_RTS__MARK, FSICOSLDT2_MARK,
-       SCIFA0_RXD_MARK,
-       SCIFA0_CTS__MARK, FSICOSLDT1_MARK,
-       FSICOBT_MARK, FSICIBT_MARK, FSIDOBT_MARK, FSIDIBT_MARK,
-       FSICOLR_MARK, FSICILR_MARK, FSIDOLR_MARK, FSIDILR_MARK,
-       FSICOSLD_MARK, PORT47_FSICSPDIF_MARK,
-       FSICISLD_MARK, FSIDISLD_MARK,
-       FSIACK_MARK, PORT49_IRDA_OUT_MARK, PORT49_IROUT_MARK, FSIAOMC_MARK,
-       FSIAOLR_MARK, BBIF2_TSYNC2_MARK, TPU2TO2_MARK, FSIAILR_MARK,
-
-       FSIAOBT_MARK, BBIF2_TSCK2_MARK, TPU2TO3_MARK, FSIAIBT_MARK,
-       FSIAOSLD_MARK, BBIF2_TXD2_MARK,
-       FSIASPDIF_MARK, PORT53_IRDA_IN_MARK, TPU3TO3_MARK, FSIBSPDIF_MARK, \
-       PORT53_FSICSPDIF_MARK,
-       FSIBCK_MARK, PORT54_IRDA_FIRSEL_MARK, TPU3TO2_MARK, FSIBOMC_MARK, \
-       FSICCK_MARK, FSICOMC_MARK,
-       FSIAISLD_MARK, TPU0TO0_MARK,
-       A0_MARK, BS__MARK,
-       A12_MARK, PORT58_KEYOUT7_MARK, TPU4TO2_MARK,
-       A13_MARK, PORT59_KEYOUT6_MARK, TPU0TO1_MARK,
-       A14_MARK, KEYOUT5_MARK,
-       A15_MARK, KEYOUT4_MARK,
-       A16_MARK, KEYOUT3_MARK, MSIOF0_SS1_MARK,
-       A17_MARK, KEYOUT2_MARK, MSIOF0_TSYNC_MARK,
-       A18_MARK, KEYOUT1_MARK, MSIOF0_TSCK_MARK,
-       A19_MARK, KEYOUT0_MARK, MSIOF0_TXD_MARK,
-       A20_MARK, KEYIN0_MARK, MSIOF0_RSCK_MARK,
-       A21_MARK, KEYIN1_MARK, MSIOF0_RSYNC_MARK,
-       A22_MARK, KEYIN2_MARK, MSIOF0_MCK0_MARK,
-       A23_MARK, KEYIN3_MARK, MSIOF0_MCK1_MARK,
-       A24_MARK, KEYIN4_MARK, MSIOF0_RXD_MARK,
-       A25_MARK, KEYIN5_MARK, MSIOF0_SS2_MARK,
-       A26_MARK, KEYIN6_MARK,
-       KEYIN7_MARK,
-       D0_NAF0_MARK,
-       D1_NAF1_MARK,
-       D2_NAF2_MARK,
-       D3_NAF3_MARK,
-       D4_NAF4_MARK,
-       D5_NAF5_MARK,
-       D6_NAF6_MARK,
-       D7_NAF7_MARK,
-       D8_NAF8_MARK,
-       D9_NAF9_MARK,
-       D10_NAF10_MARK,
-       D11_NAF11_MARK,
-       D12_NAF12_MARK,
-       D13_NAF13_MARK,
-       D14_NAF14_MARK,
-       D15_NAF15_MARK,
-       CS4__MARK,
-       CS5A__MARK, PORT91_RDWR_MARK,
-       CS5B__MARK, FCE1__MARK,
-       CS6B__MARK, DACK0_MARK,
-       FCE0__MARK, CS6A__MARK,
-       WAIT__MARK, DREQ0_MARK,
-       RD__FSC_MARK,
-       WE0__FWE_MARK, RDWR_FWE_MARK,
-       WE1__MARK,
-       FRB_MARK,
-       CKO_MARK,
-       NBRSTOUT__MARK,
-       NBRST__MARK,
-       BBIF2_TXD_MARK,
-       BBIF2_RXD_MARK,
-       BBIF2_SYNC_MARK,
-       BBIF2_SCK_MARK,
-       SCIFA3_CTS__MARK, MFG3_IN2_MARK,
-       SCIFA3_RXD_MARK, MFG3_IN1_MARK,
-       BBIF1_SS2_MARK, SCIFA3_RTS__MARK, MFG3_OUT1_MARK,
-       SCIFA3_TXD_MARK,
-       HSI_RX_DATA_MARK, BBIF1_RXD_MARK,
-       HSI_TX_WAKE_MARK, BBIF1_TSCK_MARK,
-       HSI_TX_DATA_MARK, BBIF1_TSYNC_MARK,
-       HSI_TX_READY_MARK, BBIF1_TXD_MARK,
-       HSI_RX_READY_MARK, BBIF1_RSCK_MARK, PORT115_I2C_SCL2_MARK, \
-       PORT115_I2C_SCL3_MARK,
-       HSI_RX_WAKE_MARK, BBIF1_RSYNC_MARK, PORT116_I2C_SDA2_MARK, \
-       PORT116_I2C_SDA3_MARK,
-       HSI_RX_FLAG_MARK, BBIF1_SS1_MARK, BBIF1_FLOW_MARK,
-       HSI_TX_FLAG_MARK,
-       VIO_VD_MARK, PORT128_LCD2VSYN_MARK, VIO2_VD_MARK, LCD2D0_MARK,
-
-       VIO_HD_MARK, PORT129_LCD2HSYN_MARK, PORT129_LCD2CS__MARK, \
-       VIO2_HD_MARK, LCD2D1_MARK,
-       VIO_D0_MARK, PORT130_MSIOF2_RXD_MARK, LCD2D10_MARK,
-       VIO_D1_MARK, PORT131_KEYOUT6_MARK, PORT131_MSIOF2_SS1_MARK, \
-       PORT131_KEYOUT11_MARK, LCD2D11_MARK,
-       VIO_D2_MARK, PORT132_KEYOUT7_MARK, PORT132_MSIOF2_SS2_MARK, \
-       PORT132_KEYOUT10_MARK, LCD2D12_MARK,
-       VIO_D3_MARK, MSIOF2_TSYNC_MARK, LCD2D13_MARK,
-       VIO_D4_MARK, MSIOF2_TXD_MARK, LCD2D14_MARK,
-       VIO_D5_MARK, MSIOF2_TSCK_MARK, LCD2D15_MARK,
-       VIO_D6_MARK, PORT136_KEYOUT8_MARK, LCD2D16_MARK,
-       VIO_D7_MARK, PORT137_KEYOUT9_MARK, LCD2D17_MARK,
-       VIO_D8_MARK, PORT138_KEYOUT8_MARK, VIO2_D0_MARK, LCD2D6_MARK,
-       VIO_D9_MARK, PORT139_KEYOUT9_MARK, VIO2_D1_MARK, LCD2D7_MARK,
-       VIO_D10_MARK, TPU0TO2_MARK, VIO2_D2_MARK, LCD2D8_MARK,
-       VIO_D11_MARK, TPU0TO3_MARK, VIO2_D3_MARK, LCD2D9_MARK,
-       VIO_D12_MARK, PORT142_KEYOUT10_MARK, VIO2_D4_MARK, LCD2D2_MARK,
-       VIO_D13_MARK, PORT143_KEYOUT11_MARK, PORT143_KEYOUT6_MARK, \
-       VIO2_D5_MARK, LCD2D3_MARK,
-       VIO_D14_MARK, PORT144_KEYOUT7_MARK, VIO2_D6_MARK, LCD2D4_MARK,
-       VIO_D15_MARK, TPU1TO3_MARK, PORT145_LCD2DISP_MARK, \
-       PORT145_LCD2RS_MARK, VIO2_D7_MARK, LCD2D5_MARK,
-       VIO_CLK_MARK, LCD2DCK_MARK, PORT146_LCD2WR__MARK, VIO2_CLK_MARK, \
-       LCD2D18_MARK,
-       VIO_FIELD_MARK, LCD2RD__MARK, VIO2_FIELD_MARK, LCD2D19_MARK,
-       VIO_CKO_MARK,
-       A27_MARK, PORT149_RDWR_MARK, MFG0_IN1_MARK, PORT149_KEYOUT9_MARK,
-       MFG0_IN2_MARK,
-       TS_SPSYNC3_MARK, MSIOF2_RSCK_MARK,
-       TS_SDAT3_MARK, MSIOF2_RSYNC_MARK,
-       TPU1TO2_MARK, TS_SDEN3_MARK, PORT153_MSIOF2_SS1_MARK,
-       SCIFA2_TXD1_MARK, MSIOF2_MCK0_MARK,
-       SCIFA2_RXD1_MARK, MSIOF2_MCK1_MARK,
-       SCIFA2_RTS1__MARK, PORT156_MSIOF2_SS2_MARK,
-       SCIFA2_CTS1__MARK, PORT157_MSIOF2_RXD_MARK,
-       DINT__MARK, SCIFA2_SCK1_MARK, TS_SCK3_MARK,
-       PORT159_SCIFB_SCK_MARK, PORT159_SCIFA5_SCK_MARK, NMI_MARK,
-       PORT160_SCIFB_TXD_MARK, PORT160_SCIFA5_TXD_MARK,
-       PORT161_SCIFB_CTS__MARK, PORT161_SCIFA5_CTS__MARK,
-       PORT162_SCIFB_RXD_MARK, PORT162_SCIFA5_RXD_MARK,
-       PORT163_SCIFB_RTS__MARK, PORT163_SCIFA5_RTS__MARK, TPU3TO0_MARK,
-       LCDD0_MARK,
-       LCDD1_MARK, PORT193_SCIFA5_CTS__MARK, BBIF2_TSYNC1_MARK,
-       LCDD2_MARK, PORT194_SCIFA5_RTS__MARK, BBIF2_TSCK1_MARK,
-       LCDD3_MARK, PORT195_SCIFA5_RXD_MARK, BBIF2_TXD1_MARK,
-       LCDD4_MARK, PORT196_SCIFA5_TXD_MARK,
-       LCDD5_MARK, PORT197_SCIFA5_SCK_MARK, MFG2_OUT2_MARK, TPU2TO1_MARK,
-       LCDD6_MARK,
-       LCDD7_MARK, TPU4TO1_MARK, MFG4_OUT2_MARK,
-       LCDD8_MARK, D16_MARK,
-       LCDD9_MARK, D17_MARK,
-       LCDD10_MARK, D18_MARK,
-       LCDD11_MARK, D19_MARK,
-       LCDD12_MARK, D20_MARK,
-       LCDD13_MARK, D21_MARK,
-       LCDD14_MARK, D22_MARK,
-       LCDD15_MARK, PORT207_MSIOF0L_SS1_MARK, D23_MARK,
-       LCDD16_MARK, PORT208_MSIOF0L_SS2_MARK, D24_MARK,
-       LCDD17_MARK, D25_MARK,
-       LCDD18_MARK, DREQ2_MARK, PORT210_MSIOF0L_SS1_MARK, D26_MARK,
-       LCDD19_MARK, PORT211_MSIOF0L_SS2_MARK, D27_MARK,
-       LCDD20_MARK, TS_SPSYNC1_MARK, MSIOF0L_MCK0_MARK, D28_MARK,
-       LCDD21_MARK, TS_SDAT1_MARK, MSIOF0L_MCK1_MARK, D29_MARK,
-       LCDD22_MARK, TS_SDEN1_MARK, MSIOF0L_RSCK_MARK, D30_MARK,
-       LCDD23_MARK, TS_SCK1_MARK, MSIOF0L_RSYNC_MARK, D31_MARK,
-       LCDDCK_MARK, LCDWR__MARK,
-       LCDRD__MARK, DACK2_MARK, PORT217_LCD2RS_MARK, MSIOF0L_TSYNC_MARK, \
-       VIO2_FIELD3_MARK, PORT217_LCD2DISP_MARK,
-       LCDHSYN_MARK, LCDCS__MARK, LCDCS2__MARK, DACK3_MARK, \
-       PORT218_VIO_CKOR_MARK,
-       LCDDISP_MARK, LCDRS_MARK, PORT219_LCD2WR__MARK, DREQ3_MARK, \
-       MSIOF0L_TSCK_MARK, VIO2_CLK3_MARK, LCD2DCK_2_MARK,
-       LCDVSYN_MARK, LCDVSYN2_MARK,
-       LCDLCLK_MARK, DREQ1_MARK, PORT221_LCD2CS__MARK, PWEN_MARK, \
-       MSIOF0L_RXD_MARK, VIO2_HD3_MARK, PORT221_LCD2HSYN_MARK,
-       LCDDON_MARK, LCDDON2_MARK, DACK1_MARK, OVCN_MARK, MSIOF0L_TXD_MARK, \
-       VIO2_VD3_MARK, PORT222_LCD2VSYN_MARK,
-
-       SCIFA1_TXD_MARK, OVCN2_MARK,
-       EXTLP_MARK, SCIFA1_SCK_MARK, PORT226_VIO_CKO2_MARK,
-       SCIFA1_RTS__MARK, IDIN_MARK,
-       SCIFA1_RXD_MARK,
-       SCIFA1_CTS__MARK, MFG1_IN1_MARK,
-       MSIOF1_TXD_MARK, SCIFA2_TXD2_MARK,
-       MSIOF1_TSYNC_MARK, SCIFA2_CTS2__MARK,
-       MSIOF1_TSCK_MARK, SCIFA2_SCK2_MARK,
-       MSIOF1_RXD_MARK, SCIFA2_RXD2_MARK,
-       MSIOF1_RSCK_MARK, SCIFA2_RTS2__MARK, VIO2_CLK2_MARK, LCD2D20_MARK,
-       MSIOF1_RSYNC_MARK, MFG1_IN2_MARK, VIO2_VD2_MARK, LCD2D21_MARK,
-       MSIOF1_MCK0_MARK, PORT236_I2C_SDA2_MARK,
-       MSIOF1_MCK1_MARK, PORT237_I2C_SCL2_MARK,
-       MSIOF1_SS1_MARK, VIO2_FIELD2_MARK, LCD2D22_MARK,
-       MSIOF1_SS2_MARK, VIO2_HD2_MARK, LCD2D23_MARK,
-       SCIFA6_TXD_MARK,
-       PORT241_IRDA_OUT_MARK, PORT241_IROUT_MARK, MFG4_OUT1_MARK, TPU4TO0_MARK,
-       PORT242_IRDA_IN_MARK, MFG4_IN2_MARK,
-       PORT243_IRDA_FIRSEL_MARK, PORT243_VIO_CKO2_MARK,
-       PORT244_SCIFA5_CTS__MARK, MFG2_IN1_MARK, PORT244_SCIFB_CTS__MARK, \
-       MSIOF2R_RXD_MARK,
-       PORT245_SCIFA5_RTS__MARK, MFG2_IN2_MARK, PORT245_SCIFB_RTS__MARK, \
-       MSIOF2R_TXD_MARK,
-       PORT246_SCIFA5_RXD_MARK, MFG1_OUT1_MARK, PORT246_SCIFB_RXD_MARK, \
-       TPU1TO0_MARK,
-       PORT247_SCIFA5_TXD_MARK, MFG3_OUT2_MARK, PORT247_SCIFB_TXD_MARK, \
-       TPU3TO1_MARK,
-       PORT248_SCIFA5_SCK_MARK, MFG2_OUT1_MARK, PORT248_SCIFB_SCK_MARK, \
-       TPU2TO0_MARK, PORT248_I2C_SCL3_MARK, MSIOF2R_TSCK_MARK,
-       PORT249_IROUT_MARK, MFG4_IN1_MARK, PORT249_I2C_SDA3_MARK, \
-       MSIOF2R_TSYNC_MARK,
-       SDHICLK0_MARK,
-       SDHICD0_MARK,
-       SDHID0_0_MARK,
-       SDHID0_1_MARK,
-       SDHID0_2_MARK,
-       SDHID0_3_MARK,
-       SDHICMD0_MARK,
-       SDHIWP0_MARK,
-       SDHICLK1_MARK,
-       SDHID1_0_MARK, TS_SPSYNC2_MARK,
-       SDHID1_1_MARK, TS_SDAT2_MARK,
-       SDHID1_2_MARK, TS_SDEN2_MARK,
-       SDHID1_3_MARK, TS_SCK2_MARK,
-       SDHICMD1_MARK,
-       SDHICLK2_MARK,
-       SDHID2_0_MARK, TS_SPSYNC4_MARK,
-       SDHID2_1_MARK, TS_SDAT4_MARK,
-       SDHID2_2_MARK, TS_SDEN4_MARK,
-       SDHID2_3_MARK, TS_SCK4_MARK,
-       SDHICMD2_MARK,
-       MMCCLK0_MARK,
-       MMCD0_0_MARK,
-       MMCD0_1_MARK,
-       MMCD0_2_MARK,
-       MMCD0_3_MARK,
-       MMCD0_4_MARK, TS_SPSYNC5_MARK,
-       MMCD0_5_MARK, TS_SDAT5_MARK,
-       MMCD0_6_MARK, TS_SDEN5_MARK,
-       MMCD0_7_MARK, TS_SCK5_MARK,
-       MMCCMD0_MARK,
-       RESETOUTS__MARK, EXTAL2OUT_MARK,
-       MCP_WAIT__MCP_FRB_MARK,
-       MCP_CKO_MARK, MMCCLK1_MARK,
-       MCP_D15_MCP_NAF15_MARK,
-       MCP_D14_MCP_NAF14_MARK,
-       MCP_D13_MCP_NAF13_MARK,
-       MCP_D12_MCP_NAF12_MARK,
-       MCP_D11_MCP_NAF11_MARK,
-       MCP_D10_MCP_NAF10_MARK,
-       MCP_D9_MCP_NAF9_MARK,
-       MCP_D8_MCP_NAF8_MARK, MMCCMD1_MARK,
-       MCP_D7_MCP_NAF7_MARK, MMCD1_7_MARK,
-
-       MCP_D6_MCP_NAF6_MARK, MMCD1_6_MARK,
-       MCP_D5_MCP_NAF5_MARK, MMCD1_5_MARK,
-       MCP_D4_MCP_NAF4_MARK, MMCD1_4_MARK,
-       MCP_D3_MCP_NAF3_MARK, MMCD1_3_MARK,
-       MCP_D2_MCP_NAF2_MARK, MMCD1_2_MARK,
-       MCP_D1_MCP_NAF1_MARK, MMCD1_1_MARK,
-       MCP_D0_MCP_NAF0_MARK, MMCD1_0_MARK,
-       MCP_NBRSTOUT__MARK,
-       MCP_WE0__MCP_FWE_MARK, MCP_RDWR_MCP_FWE_MARK,
-
-       /* MSEL2 special cases */
-       TSIF2_TS_XX1_MARK,
-       TSIF2_TS_XX2_MARK,
-       TSIF2_TS_XX3_MARK,
-       TSIF2_TS_XX4_MARK,
-       TSIF2_TS_XX5_MARK,
-       TSIF1_TS_XX1_MARK,
-       TSIF1_TS_XX2_MARK,
-       TSIF1_TS_XX3_MARK,
-       TSIF1_TS_XX4_MARK,
-       TSIF1_TS_XX5_MARK,
-       TSIF0_TS_XX1_MARK,
-       TSIF0_TS_XX2_MARK,
-       TSIF0_TS_XX3_MARK,
-       TSIF0_TS_XX4_MARK,
-       TSIF0_TS_XX5_MARK,
-       MST1_TS_XX1_MARK,
-       MST1_TS_XX2_MARK,
-       MST1_TS_XX3_MARK,
-       MST1_TS_XX4_MARK,
-       MST1_TS_XX5_MARK,
-       MST0_TS_XX1_MARK,
-       MST0_TS_XX2_MARK,
-       MST0_TS_XX3_MARK,
-       MST0_TS_XX4_MARK,
-       MST0_TS_XX5_MARK,
-
-       /* MSEL3 special cases */
-       SDHI0_VCCQ_MC0_ON_MARK,
-       SDHI0_VCCQ_MC0_OFF_MARK,
-       DEBUG_MON_VIO_MARK,
-       DEBUG_MON_LCDD_MARK,
-       LCDC_LCDC0_MARK,
-       LCDC_LCDC1_MARK,
-
-       /* MSEL4 special cases */
-       IRQ9_MEM_INT_MARK,
-       IRQ9_MCP_INT_MARK,
-       A11_MARK,
-       KEYOUT8_MARK,
-       TPU4TO3_MARK,
-       RESETA_N_PU_ON_MARK,
-       RESETA_N_PU_OFF_MARK,
-       EDBGREQ_PD_MARK,
-       EDBGREQ_PU_MARK,
-
-       /* Functions with pull-ups */
-       KEYIN0_PU_MARK,
-       KEYIN1_PU_MARK,
-       KEYIN2_PU_MARK,
-       KEYIN3_PU_MARK,
-       KEYIN4_PU_MARK,
-       KEYIN5_PU_MARK,
-       KEYIN6_PU_MARK,
-       KEYIN7_PU_MARK,
-       SDHICD0_PU_MARK,
-       SDHID0_0_PU_MARK,
-       SDHID0_1_PU_MARK,
-       SDHID0_2_PU_MARK,
-       SDHID0_3_PU_MARK,
-       SDHICMD0_PU_MARK,
-       SDHIWP0_PU_MARK,
-       SDHID1_0_PU_MARK,
-       SDHID1_1_PU_MARK,
-       SDHID1_2_PU_MARK,
-       SDHID1_3_PU_MARK,
-       SDHICMD1_PU_MARK,
-       SDHID2_0_PU_MARK,
-       SDHID2_1_PU_MARK,
-       SDHID2_2_PU_MARK,
-       SDHID2_3_PU_MARK,
-       SDHICMD2_PU_MARK,
-       MMCCMD0_PU_MARK,
-       MMCCMD1_PU_MARK,
-       MMCD0_0_PU_MARK,
-       MMCD0_1_PU_MARK,
-       MMCD0_2_PU_MARK,
-       MMCD0_3_PU_MARK,
-       MMCD0_4_PU_MARK,
-       MMCD0_5_PU_MARK,
-       MMCD0_6_PU_MARK,
-       MMCD0_7_PU_MARK,
-       FSIBISLD_PU_MARK,
-       FSIACK_PU_MARK,
-       FSIAILR_PU_MARK,
-       FSIAIBT_PU_MARK,
-       FSIAISLD_PU_MARK,
-
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       /* specify valid pin states for each pin in GPIO mode */
-
-       /* Table 25-1 (I/O and Pull U/D) */
-       PORT_DATA_I_PD(0),
-       PORT_DATA_I_PU(1),
-       PORT_DATA_I_PU(2),
-       PORT_DATA_I_PU(3),
-       PORT_DATA_I_PU(4),
-       PORT_DATA_I_PU(5),
-       PORT_DATA_I_PU(6),
-       PORT_DATA_I_PU(7),
-       PORT_DATA_I_PU(8),
-       PORT_DATA_I_PD(9),
-       PORT_DATA_I_PD(10),
-       PORT_DATA_I_PU_PD(11),
-       PORT_DATA_IO_PU_PD(12),
-       PORT_DATA_IO_PU_PD(13),
-       PORT_DATA_IO_PU_PD(14),
-       PORT_DATA_IO_PU_PD(15),
-       PORT_DATA_IO_PD(16),
-       PORT_DATA_IO_PD(17),
-       PORT_DATA_IO_PU(18),
-       PORT_DATA_IO_PU(19),
-       PORT_DATA_O(20),
-       PORT_DATA_O(21),
-       PORT_DATA_O(22),
-       PORT_DATA_O(23),
-       PORT_DATA_O(24),
-       PORT_DATA_I_PD(25),
-       PORT_DATA_I_PD(26),
-       PORT_DATA_IO_PU(27),
-       PORT_DATA_IO_PU(28),
-       PORT_DATA_IO_PD(29),
-       PORT_DATA_IO_PD(30),
-       PORT_DATA_IO_PU(31),
-       PORT_DATA_IO_PD(32),
-       PORT_DATA_I_PU_PD(33),
-       PORT_DATA_IO_PD(34),
-       PORT_DATA_I_PU_PD(35),
-       PORT_DATA_IO_PD(36),
-       PORT_DATA_IO(37),
-       PORT_DATA_O(38),
-       PORT_DATA_I_PU(39),
-       PORT_DATA_I_PU_PD(40),
-       PORT_DATA_O(41),
-       PORT_DATA_IO_PD(42),
-       PORT_DATA_IO_PU_PD(43),
-       PORT_DATA_IO_PU_PD(44),
-       PORT_DATA_IO_PD(45),
-       PORT_DATA_IO_PD(46),
-       PORT_DATA_IO_PD(47),
-       PORT_DATA_I_PD(48),
-       PORT_DATA_IO_PU_PD(49),
-       PORT_DATA_IO_PD(50),
-
-       PORT_DATA_IO_PD(51),
-       PORT_DATA_O(52),
-       PORT_DATA_IO_PU_PD(53),
-       PORT_DATA_IO_PU_PD(54),
-       PORT_DATA_IO_PD(55),
-       PORT_DATA_I_PU_PD(56),
-       PORT_DATA_IO(57),
-       PORT_DATA_IO(58),
-       PORT_DATA_IO(59),
-       PORT_DATA_IO(60),
-       PORT_DATA_IO(61),
-       PORT_DATA_IO_PD(62),
-       PORT_DATA_IO_PD(63),
-       PORT_DATA_IO_PU_PD(64),
-       PORT_DATA_IO_PD(65),
-       PORT_DATA_IO_PU_PD(66),
-       PORT_DATA_IO_PU_PD(67),
-       PORT_DATA_IO_PU_PD(68),
-       PORT_DATA_IO_PU_PD(69),
-       PORT_DATA_IO_PU_PD(70),
-       PORT_DATA_IO_PU_PD(71),
-       PORT_DATA_IO_PU_PD(72),
-       PORT_DATA_I_PU_PD(73),
-       PORT_DATA_IO_PU(74),
-       PORT_DATA_IO_PU(75),
-       PORT_DATA_IO_PU(76),
-       PORT_DATA_IO_PU(77),
-       PORT_DATA_IO_PU(78),
-       PORT_DATA_IO_PU(79),
-       PORT_DATA_IO_PU(80),
-       PORT_DATA_IO_PU(81),
-       PORT_DATA_IO_PU(82),
-       PORT_DATA_IO_PU(83),
-       PORT_DATA_IO_PU(84),
-       PORT_DATA_IO_PU(85),
-       PORT_DATA_IO_PU(86),
-       PORT_DATA_IO_PU(87),
-       PORT_DATA_IO_PU(88),
-       PORT_DATA_IO_PU(89),
-       PORT_DATA_O(90),
-       PORT_DATA_IO_PU(91),
-       PORT_DATA_O(92),
-       PORT_DATA_IO_PU(93),
-       PORT_DATA_O(94),
-       PORT_DATA_I_PU_PD(95),
-       PORT_DATA_IO(96),
-       PORT_DATA_IO(97),
-       PORT_DATA_IO(98),
-       PORT_DATA_I_PU(99),
-       PORT_DATA_O(100),
-       PORT_DATA_O(101),
-       PORT_DATA_I_PU(102),
-       PORT_DATA_IO_PD(103),
-       PORT_DATA_I_PU_PD(104),
-       PORT_DATA_I_PD(105),
-       PORT_DATA_I_PD(106),
-       PORT_DATA_I_PU_PD(107),
-       PORT_DATA_I_PU_PD(108),
-       PORT_DATA_IO_PD(109),
-       PORT_DATA_IO_PD(110),
-       PORT_DATA_IO_PU_PD(111),
-       PORT_DATA_IO_PU_PD(112),
-       PORT_DATA_IO_PU_PD(113),
-       PORT_DATA_IO_PD(114),
-       PORT_DATA_IO_PU(115),
-       PORT_DATA_IO_PU(116),
-       PORT_DATA_IO_PU_PD(117),
-       PORT_DATA_IO_PU_PD(118),
-       PORT_DATA_IO_PD(128),
-
-       PORT_DATA_IO_PD(129),
-       PORT_DATA_IO_PU_PD(130),
-       PORT_DATA_IO_PD(131),
-       PORT_DATA_IO_PD(132),
-       PORT_DATA_IO_PD(133),
-       PORT_DATA_IO_PU_PD(134),
-       PORT_DATA_IO_PU_PD(135),
-       PORT_DATA_IO_PU_PD(136),
-       PORT_DATA_IO_PU_PD(137),
-       PORT_DATA_IO_PD(138),
-       PORT_DATA_IO_PD(139),
-       PORT_DATA_IO_PD(140),
-       PORT_DATA_IO_PD(141),
-       PORT_DATA_IO_PD(142),
-       PORT_DATA_IO_PD(143),
-       PORT_DATA_IO_PU_PD(144),
-       PORT_DATA_IO_PD(145),
-       PORT_DATA_IO_PU_PD(146),
-       PORT_DATA_IO_PU_PD(147),
-       PORT_DATA_IO_PU_PD(148),
-       PORT_DATA_IO_PU_PD(149),
-       PORT_DATA_I_PU_PD(150),
-       PORT_DATA_IO_PU_PD(151),
-       PORT_DATA_IO_PU_PD(152),
-       PORT_DATA_IO_PD(153),
-       PORT_DATA_IO_PD(154),
-       PORT_DATA_I_PU_PD(155),
-       PORT_DATA_IO_PU_PD(156),
-       PORT_DATA_I_PD(157),
-       PORT_DATA_IO_PD(158),
-       PORT_DATA_IO_PU_PD(159),
-       PORT_DATA_IO_PU_PD(160),
-       PORT_DATA_I_PU_PD(161),
-       PORT_DATA_I_PU_PD(162),
-       PORT_DATA_IO_PU_PD(163),
-       PORT_DATA_I_PU_PD(164),
-       PORT_DATA_IO_PD(192),
-       PORT_DATA_IO_PU_PD(193),
-       PORT_DATA_IO_PD(194),
-       PORT_DATA_IO_PU_PD(195),
-       PORT_DATA_IO_PD(196),
-       PORT_DATA_IO_PD(197),
-       PORT_DATA_IO_PD(198),
-       PORT_DATA_IO_PD(199),
-       PORT_DATA_IO_PU_PD(200),
-       PORT_DATA_IO_PU_PD(201),
-       PORT_DATA_IO_PU_PD(202),
-       PORT_DATA_IO_PU_PD(203),
-       PORT_DATA_IO_PU_PD(204),
-       PORT_DATA_IO_PU_PD(205),
-       PORT_DATA_IO_PU_PD(206),
-       PORT_DATA_IO_PD(207),
-       PORT_DATA_IO_PD(208),
-       PORT_DATA_IO_PD(209),
-       PORT_DATA_IO_PD(210),
-       PORT_DATA_IO_PD(211),
-       PORT_DATA_IO_PD(212),
-       PORT_DATA_IO_PD(213),
-       PORT_DATA_IO_PU_PD(214),
-       PORT_DATA_IO_PU_PD(215),
-       PORT_DATA_IO_PD(216),
-       PORT_DATA_IO_PD(217),
-       PORT_DATA_O(218),
-       PORT_DATA_IO_PD(219),
-       PORT_DATA_IO_PD(220),
-       PORT_DATA_IO_PU_PD(221),
-       PORT_DATA_IO_PU_PD(222),
-       PORT_DATA_I_PU_PD(223),
-       PORT_DATA_I_PU_PD(224),
-
-       PORT_DATA_IO_PU_PD(225),
-       PORT_DATA_O(226),
-       PORT_DATA_IO_PU_PD(227),
-       PORT_DATA_I_PU_PD(228),
-       PORT_DATA_I_PD(229),
-       PORT_DATA_IO(230),
-       PORT_DATA_IO_PU_PD(231),
-       PORT_DATA_IO_PU_PD(232),
-       PORT_DATA_I_PU_PD(233),
-       PORT_DATA_IO_PU_PD(234),
-       PORT_DATA_IO_PU_PD(235),
-       PORT_DATA_IO_PU_PD(236),
-       PORT_DATA_IO_PD(237),
-       PORT_DATA_IO_PU_PD(238),
-       PORT_DATA_IO_PU_PD(239),
-       PORT_DATA_IO_PU_PD(240),
-       PORT_DATA_O(241),
-       PORT_DATA_I_PD(242),
-       PORT_DATA_IO_PU_PD(243),
-       PORT_DATA_IO_PU_PD(244),
-       PORT_DATA_IO_PU_PD(245),
-       PORT_DATA_IO_PU_PD(246),
-       PORT_DATA_IO_PU_PD(247),
-       PORT_DATA_IO_PU_PD(248),
-       PORT_DATA_IO_PU_PD(249),
-       PORT_DATA_IO_PU_PD(250),
-       PORT_DATA_IO_PU_PD(251),
-       PORT_DATA_IO_PU_PD(252),
-       PORT_DATA_IO_PU_PD(253),
-       PORT_DATA_IO_PU_PD(254),
-       PORT_DATA_IO_PU_PD(255),
-       PORT_DATA_IO_PU_PD(256),
-       PORT_DATA_IO_PU_PD(257),
-       PORT_DATA_IO_PU_PD(258),
-       PORT_DATA_IO_PU_PD(259),
-       PORT_DATA_IO_PU_PD(260),
-       PORT_DATA_IO_PU_PD(261),
-       PORT_DATA_IO_PU_PD(262),
-       PORT_DATA_IO_PU_PD(263),
-       PORT_DATA_IO_PU_PD(264),
-       PORT_DATA_IO_PU_PD(265),
-       PORT_DATA_IO_PU_PD(266),
-       PORT_DATA_IO_PU_PD(267),
-       PORT_DATA_IO_PU_PD(268),
-       PORT_DATA_IO_PU_PD(269),
-       PORT_DATA_IO_PU_PD(270),
-       PORT_DATA_IO_PU_PD(271),
-       PORT_DATA_IO_PU_PD(272),
-       PORT_DATA_IO_PU_PD(273),
-       PORT_DATA_IO_PU_PD(274),
-       PORT_DATA_IO_PU_PD(275),
-       PORT_DATA_IO_PU_PD(276),
-       PORT_DATA_IO_PU_PD(277),
-       PORT_DATA_IO_PU_PD(278),
-       PORT_DATA_IO_PU_PD(279),
-       PORT_DATA_IO_PU_PD(280),
-       PORT_DATA_O(281),
-       PORT_DATA_O(282),
-       PORT_DATA_I_PU(288),
-       PORT_DATA_IO_PU_PD(289),
-       PORT_DATA_IO_PU_PD(290),
-       PORT_DATA_IO_PU_PD(291),
-       PORT_DATA_IO_PU_PD(292),
-       PORT_DATA_IO_PU_PD(293),
-       PORT_DATA_IO_PU_PD(294),
-       PORT_DATA_IO_PU_PD(295),
-       PORT_DATA_IO_PU_PD(296),
-       PORT_DATA_IO_PU_PD(297),
-       PORT_DATA_IO_PU_PD(298),
-
-       PORT_DATA_IO_PU_PD(299),
-       PORT_DATA_IO_PU_PD(300),
-       PORT_DATA_IO_PU_PD(301),
-       PORT_DATA_IO_PU_PD(302),
-       PORT_DATA_IO_PU_PD(303),
-       PORT_DATA_IO_PU_PD(304),
-       PORT_DATA_IO_PU_PD(305),
-       PORT_DATA_O(306),
-       PORT_DATA_O(307),
-       PORT_DATA_I_PU(308),
-       PORT_DATA_O(309),
-
-       /* Table 25-1 (Function 0-7) */
-       PINMUX_DATA(VBUS_0_MARK, PORT0_FN1),
-       PINMUX_DATA(GPI0_MARK, PORT1_FN1),
-       PINMUX_DATA(GPI1_MARK, PORT2_FN1),
-       PINMUX_DATA(GPI2_MARK, PORT3_FN1),
-       PINMUX_DATA(GPI3_MARK, PORT4_FN1),
-       PINMUX_DATA(GPI4_MARK, PORT5_FN1),
-       PINMUX_DATA(GPI5_MARK, PORT6_FN1),
-       PINMUX_DATA(GPI6_MARK, PORT7_FN1),
-       PINMUX_DATA(GPI7_MARK, PORT8_FN1),
-       PINMUX_DATA(SCIFA7_RXD_MARK, PORT12_FN2),
-       PINMUX_DATA(SCIFA7_CTS__MARK, PORT13_FN2),
-       PINMUX_DATA(GPO7_MARK, PORT14_FN1), \
-       PINMUX_DATA(MFG0_OUT2_MARK, PORT14_FN4),
-       PINMUX_DATA(GPO6_MARK, PORT15_FN1), \
-       PINMUX_DATA(MFG1_OUT2_MARK, PORT15_FN4),
-       PINMUX_DATA(GPO5_MARK, PORT16_FN1), \
-       PINMUX_DATA(SCIFA0_SCK_MARK, PORT16_FN2), \
-       PINMUX_DATA(FSICOSLDT3_MARK, PORT16_FN3), \
-       PINMUX_DATA(PORT16_VIO_CKOR_MARK, PORT16_FN4),
-       PINMUX_DATA(SCIFA0_TXD_MARK, PORT17_FN2),
-       PINMUX_DATA(SCIFA7_TXD_MARK, PORT18_FN2),
-       PINMUX_DATA(SCIFA7_RTS__MARK, PORT19_FN2), \
-       PINMUX_DATA(PORT19_VIO_CKO2_MARK, PORT19_FN3),
-       PINMUX_DATA(GPO0_MARK, PORT20_FN1),
-       PINMUX_DATA(GPO1_MARK, PORT21_FN1),
-       PINMUX_DATA(GPO2_MARK, PORT22_FN1), \
-       PINMUX_DATA(STATUS0_MARK, PORT22_FN2),
-       PINMUX_DATA(GPO3_MARK, PORT23_FN1), \
-       PINMUX_DATA(STATUS1_MARK, PORT23_FN2),
-       PINMUX_DATA(GPO4_MARK, PORT24_FN1), \
-       PINMUX_DATA(STATUS2_MARK, PORT24_FN2),
-       PINMUX_DATA(VINT_MARK, PORT25_FN1),
-       PINMUX_DATA(TCKON_MARK, PORT26_FN1),
-       PINMUX_DATA(XDVFS1_MARK, PORT27_FN1), \
-       PINMUX_DATA(PORT27_I2C_SCL2_MARK, PORT27_FN2, MSEL2CR_MSEL17_0,
-               MSEL2CR_MSEL16_1), \
-       PINMUX_DATA(PORT27_I2C_SCL3_MARK, PORT27_FN3, MSEL2CR_MSEL19_0,
-               MSEL2CR_MSEL18_1), \
-       PINMUX_DATA(MFG0_OUT1_MARK, PORT27_FN4), \
-       PINMUX_DATA(PORT27_IROUT_MARK, PORT27_FN7),
-       PINMUX_DATA(XDVFS2_MARK, PORT28_FN1), \
-       PINMUX_DATA(PORT28_I2C_SDA2_MARK, PORT28_FN2, MSEL2CR_MSEL17_0,
-               MSEL2CR_MSEL16_1), \
-       PINMUX_DATA(PORT28_I2C_SDA3_MARK, PORT28_FN3, MSEL2CR_MSEL19_0,
-               MSEL2CR_MSEL18_1), \
-       PINMUX_DATA(PORT28_TPU1TO1_MARK, PORT28_FN7),
-       PINMUX_DATA(SIM_RST_MARK, PORT29_FN1), \
-       PINMUX_DATA(PORT29_TPU1TO1_MARK, PORT29_FN4),
-       PINMUX_DATA(SIM_CLK_MARK, PORT30_FN1), \
-       PINMUX_DATA(PORT30_VIO_CKOR_MARK, PORT30_FN4),
-       PINMUX_DATA(SIM_D_MARK, PORT31_FN1), \
-       PINMUX_DATA(PORT31_IROUT_MARK, PORT31_FN4),
-       PINMUX_DATA(SCIFA4_TXD_MARK, PORT32_FN2),
-       PINMUX_DATA(SCIFA4_RXD_MARK, PORT33_FN2), \
-       PINMUX_DATA(XWUP_MARK, PORT33_FN3),
-       PINMUX_DATA(SCIFA4_RTS__MARK, PORT34_FN2),
-       PINMUX_DATA(SCIFA4_CTS__MARK, PORT35_FN2),
-       PINMUX_DATA(FSIBOBT_MARK, PORT36_FN1), \
-       PINMUX_DATA(FSIBIBT_MARK, PORT36_FN2),
-       PINMUX_DATA(FSIBOLR_MARK, PORT37_FN1), \
-       PINMUX_DATA(FSIBILR_MARK, PORT37_FN2),
-       PINMUX_DATA(FSIBOSLD_MARK, PORT38_FN1),
-       PINMUX_DATA(FSIBISLD_MARK, PORT39_FN1),
-       PINMUX_DATA(VACK_MARK, PORT40_FN1),
-       PINMUX_DATA(XTAL1L_MARK, PORT41_FN1),
-       PINMUX_DATA(SCIFA0_RTS__MARK, PORT42_FN2), \
-       PINMUX_DATA(FSICOSLDT2_MARK, PORT42_FN3),
-       PINMUX_DATA(SCIFA0_RXD_MARK, PORT43_FN2),
-       PINMUX_DATA(SCIFA0_CTS__MARK, PORT44_FN2), \
-       PINMUX_DATA(FSICOSLDT1_MARK, PORT44_FN3),
-       PINMUX_DATA(FSICOBT_MARK, PORT45_FN1), \
-       PINMUX_DATA(FSICIBT_MARK, PORT45_FN2), \
-       PINMUX_DATA(FSIDOBT_MARK, PORT45_FN3), \
-       PINMUX_DATA(FSIDIBT_MARK, PORT45_FN4),
-       PINMUX_DATA(FSICOLR_MARK, PORT46_FN1), \
-       PINMUX_DATA(FSICILR_MARK, PORT46_FN2), \
-       PINMUX_DATA(FSIDOLR_MARK, PORT46_FN3), \
-       PINMUX_DATA(FSIDILR_MARK, PORT46_FN4),
-       PINMUX_DATA(FSICOSLD_MARK, PORT47_FN1), \
-       PINMUX_DATA(PORT47_FSICSPDIF_MARK, PORT47_FN2),
-       PINMUX_DATA(FSICISLD_MARK, PORT48_FN1), \
-       PINMUX_DATA(FSIDISLD_MARK, PORT48_FN3),
-       PINMUX_DATA(FSIACK_MARK, PORT49_FN1), \
-       PINMUX_DATA(PORT49_IRDA_OUT_MARK, PORT49_FN2, MSEL4CR_MSEL19_1), \
-       PINMUX_DATA(PORT49_IROUT_MARK, PORT49_FN4), \
-       PINMUX_DATA(FSIAOMC_MARK, PORT49_FN5),
-       PINMUX_DATA(FSIAOLR_MARK, PORT50_FN1), \
-       PINMUX_DATA(BBIF2_TSYNC2_MARK, PORT50_FN2), \
-       PINMUX_DATA(TPU2TO2_MARK, PORT50_FN3), \
-       PINMUX_DATA(FSIAILR_MARK, PORT50_FN5),
-
-       PINMUX_DATA(FSIAOBT_MARK, PORT51_FN1), \
-       PINMUX_DATA(BBIF2_TSCK2_MARK, PORT51_FN2), \
-       PINMUX_DATA(TPU2TO3_MARK, PORT51_FN3), \
-       PINMUX_DATA(FSIAIBT_MARK, PORT51_FN5),
-       PINMUX_DATA(FSIAOSLD_MARK, PORT52_FN1), \
-       PINMUX_DATA(BBIF2_TXD2_MARK, PORT52_FN2),
-       PINMUX_DATA(FSIASPDIF_MARK, PORT53_FN1), \
-       PINMUX_DATA(PORT53_IRDA_IN_MARK, PORT53_FN2, MSEL4CR_MSEL19_1), \
-       PINMUX_DATA(TPU3TO3_MARK, PORT53_FN3), \
-       PINMUX_DATA(FSIBSPDIF_MARK, PORT53_FN5), \
-       PINMUX_DATA(PORT53_FSICSPDIF_MARK, PORT53_FN6),
-       PINMUX_DATA(FSIBCK_MARK, PORT54_FN1), \
-       PINMUX_DATA(PORT54_IRDA_FIRSEL_MARK, PORT54_FN2, MSEL4CR_MSEL19_1), \
-       PINMUX_DATA(TPU3TO2_MARK, PORT54_FN3), \
-       PINMUX_DATA(FSIBOMC_MARK, PORT54_FN5), \
-       PINMUX_DATA(FSICCK_MARK, PORT54_FN6), \
-       PINMUX_DATA(FSICOMC_MARK, PORT54_FN7),
-       PINMUX_DATA(FSIAISLD_MARK, PORT55_FN1), \
-       PINMUX_DATA(TPU0TO0_MARK, PORT55_FN3),
-       PINMUX_DATA(A0_MARK, PORT57_FN1), \
-       PINMUX_DATA(BS__MARK, PORT57_FN2),
-       PINMUX_DATA(A12_MARK, PORT58_FN1), \
-       PINMUX_DATA(PORT58_KEYOUT7_MARK, PORT58_FN2), \
-       PINMUX_DATA(TPU4TO2_MARK, PORT58_FN4),
-       PINMUX_DATA(A13_MARK, PORT59_FN1), \
-       PINMUX_DATA(PORT59_KEYOUT6_MARK, PORT59_FN2), \
-       PINMUX_DATA(TPU0TO1_MARK, PORT59_FN4),
-       PINMUX_DATA(A14_MARK, PORT60_FN1), \
-       PINMUX_DATA(KEYOUT5_MARK, PORT60_FN2),
-       PINMUX_DATA(A15_MARK, PORT61_FN1), \
-       PINMUX_DATA(KEYOUT4_MARK, PORT61_FN2),
-       PINMUX_DATA(A16_MARK, PORT62_FN1), \
-       PINMUX_DATA(KEYOUT3_MARK, PORT62_FN2), \
-       PINMUX_DATA(MSIOF0_SS1_MARK, PORT62_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A17_MARK, PORT63_FN1), \
-       PINMUX_DATA(KEYOUT2_MARK, PORT63_FN2), \
-       PINMUX_DATA(MSIOF0_TSYNC_MARK, PORT63_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A18_MARK, PORT64_FN1), \
-       PINMUX_DATA(KEYOUT1_MARK, PORT64_FN2), \
-       PINMUX_DATA(MSIOF0_TSCK_MARK, PORT64_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A19_MARK, PORT65_FN1), \
-       PINMUX_DATA(KEYOUT0_MARK, PORT65_FN2), \
-       PINMUX_DATA(MSIOF0_TXD_MARK, PORT65_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A20_MARK, PORT66_FN1), \
-       PINMUX_DATA(KEYIN0_MARK, PORT66_FN2), \
-       PINMUX_DATA(MSIOF0_RSCK_MARK, PORT66_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A21_MARK, PORT67_FN1), \
-       PINMUX_DATA(KEYIN1_MARK, PORT67_FN2), \
-       PINMUX_DATA(MSIOF0_RSYNC_MARK, PORT67_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A22_MARK, PORT68_FN1), \
-       PINMUX_DATA(KEYIN2_MARK, PORT68_FN2), \
-       PINMUX_DATA(MSIOF0_MCK0_MARK, PORT68_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A23_MARK, PORT69_FN1), \
-       PINMUX_DATA(KEYIN3_MARK, PORT69_FN2), \
-       PINMUX_DATA(MSIOF0_MCK1_MARK, PORT69_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A24_MARK, PORT70_FN1), \
-       PINMUX_DATA(KEYIN4_MARK, PORT70_FN2), \
-       PINMUX_DATA(MSIOF0_RXD_MARK, PORT70_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A25_MARK, PORT71_FN1), \
-       PINMUX_DATA(KEYIN5_MARK, PORT71_FN2), \
-       PINMUX_DATA(MSIOF0_SS2_MARK, PORT71_FN4, MSEL3CR_MSEL11_0),
-       PINMUX_DATA(A26_MARK, PORT72_FN1), \
-       PINMUX_DATA(KEYIN6_MARK, PORT72_FN2),
-       PINMUX_DATA(KEYIN7_MARK, PORT73_FN2),
-       PINMUX_DATA(D0_NAF0_MARK, PORT74_FN1),
-       PINMUX_DATA(D1_NAF1_MARK, PORT75_FN1),
-       PINMUX_DATA(D2_NAF2_MARK, PORT76_FN1),
-       PINMUX_DATA(D3_NAF3_MARK, PORT77_FN1),
-       PINMUX_DATA(D4_NAF4_MARK, PORT78_FN1),
-       PINMUX_DATA(D5_NAF5_MARK, PORT79_FN1),
-       PINMUX_DATA(D6_NAF6_MARK, PORT80_FN1),
-       PINMUX_DATA(D7_NAF7_MARK, PORT81_FN1),
-       PINMUX_DATA(D8_NAF8_MARK, PORT82_FN1),
-       PINMUX_DATA(D9_NAF9_MARK, PORT83_FN1),
-       PINMUX_DATA(D10_NAF10_MARK, PORT84_FN1),
-       PINMUX_DATA(D11_NAF11_MARK, PORT85_FN1),
-       PINMUX_DATA(D12_NAF12_MARK, PORT86_FN1),
-       PINMUX_DATA(D13_NAF13_MARK, PORT87_FN1),
-       PINMUX_DATA(D14_NAF14_MARK, PORT88_FN1),
-       PINMUX_DATA(D15_NAF15_MARK, PORT89_FN1),
-       PINMUX_DATA(CS4__MARK, PORT90_FN1),
-       PINMUX_DATA(CS5A__MARK, PORT91_FN1), \
-       PINMUX_DATA(PORT91_RDWR_MARK, PORT91_FN2),
-       PINMUX_DATA(CS5B__MARK, PORT92_FN1), \
-       PINMUX_DATA(FCE1__MARK, PORT92_FN2),
-       PINMUX_DATA(CS6B__MARK, PORT93_FN1), \
-       PINMUX_DATA(DACK0_MARK, PORT93_FN4),
-       PINMUX_DATA(FCE0__MARK, PORT94_FN1), \
-       PINMUX_DATA(CS6A__MARK, PORT94_FN2),
-       PINMUX_DATA(WAIT__MARK, PORT95_FN1), \
-       PINMUX_DATA(DREQ0_MARK, PORT95_FN2),
-       PINMUX_DATA(RD__FSC_MARK, PORT96_FN1),
-       PINMUX_DATA(WE0__FWE_MARK, PORT97_FN1), \
-       PINMUX_DATA(RDWR_FWE_MARK, PORT97_FN2),
-       PINMUX_DATA(WE1__MARK, PORT98_FN1),
-       PINMUX_DATA(FRB_MARK, PORT99_FN1),
-       PINMUX_DATA(CKO_MARK, PORT100_FN1),
-       PINMUX_DATA(NBRSTOUT__MARK, PORT101_FN1),
-       PINMUX_DATA(NBRST__MARK, PORT102_FN1),
-       PINMUX_DATA(BBIF2_TXD_MARK, PORT103_FN3),
-       PINMUX_DATA(BBIF2_RXD_MARK, PORT104_FN3),
-       PINMUX_DATA(BBIF2_SYNC_MARK, PORT105_FN3),
-       PINMUX_DATA(BBIF2_SCK_MARK, PORT106_FN3),
-       PINMUX_DATA(SCIFA3_CTS__MARK, PORT107_FN3), \
-       PINMUX_DATA(MFG3_IN2_MARK, PORT107_FN4),
-       PINMUX_DATA(SCIFA3_RXD_MARK, PORT108_FN3), \
-       PINMUX_DATA(MFG3_IN1_MARK, PORT108_FN4),
-       PINMUX_DATA(BBIF1_SS2_MARK, PORT109_FN2), \
-       PINMUX_DATA(SCIFA3_RTS__MARK, PORT109_FN3), \
-       PINMUX_DATA(MFG3_OUT1_MARK, PORT109_FN4),
-       PINMUX_DATA(SCIFA3_TXD_MARK, PORT110_FN3),
-       PINMUX_DATA(HSI_RX_DATA_MARK, PORT111_FN1), \
-       PINMUX_DATA(BBIF1_RXD_MARK, PORT111_FN3),
-       PINMUX_DATA(HSI_TX_WAKE_MARK, PORT112_FN1), \
-       PINMUX_DATA(BBIF1_TSCK_MARK, PORT112_FN3),
-       PINMUX_DATA(HSI_TX_DATA_MARK, PORT113_FN1), \
-       PINMUX_DATA(BBIF1_TSYNC_MARK, PORT113_FN3),
-       PINMUX_DATA(HSI_TX_READY_MARK, PORT114_FN1), \
-       PINMUX_DATA(BBIF1_TXD_MARK, PORT114_FN3),
-       PINMUX_DATA(HSI_RX_READY_MARK, PORT115_FN1), \
-       PINMUX_DATA(BBIF1_RSCK_MARK, PORT115_FN3), \
-       PINMUX_DATA(PORT115_I2C_SCL2_MARK, PORT115_FN5, MSEL2CR_MSEL17_1), \
-       PINMUX_DATA(PORT115_I2C_SCL3_MARK, PORT115_FN6, MSEL2CR_MSEL19_1),
-       PINMUX_DATA(HSI_RX_WAKE_MARK, PORT116_FN1), \
-       PINMUX_DATA(BBIF1_RSYNC_MARK, PORT116_FN3), \
-       PINMUX_DATA(PORT116_I2C_SDA2_MARK, PORT116_FN5, MSEL2CR_MSEL17_1), \
-       PINMUX_DATA(PORT116_I2C_SDA3_MARK, PORT116_FN6, MSEL2CR_MSEL19_1),
-       PINMUX_DATA(HSI_RX_FLAG_MARK, PORT117_FN1), \
-       PINMUX_DATA(BBIF1_SS1_MARK, PORT117_FN2), \
-       PINMUX_DATA(BBIF1_FLOW_MARK, PORT117_FN3),
-       PINMUX_DATA(HSI_TX_FLAG_MARK, PORT118_FN1),
-       PINMUX_DATA(VIO_VD_MARK, PORT128_FN1), \
-       PINMUX_DATA(PORT128_LCD2VSYN_MARK, PORT128_FN4, MSEL3CR_MSEL2_0), \
-       PINMUX_DATA(VIO2_VD_MARK, PORT128_FN6, MSEL4CR_MSEL27_0), \
-       PINMUX_DATA(LCD2D0_MARK, PORT128_FN7),
-
-       PINMUX_DATA(VIO_HD_MARK, PORT129_FN1), \
-       PINMUX_DATA(PORT129_LCD2HSYN_MARK, PORT129_FN4), \
-       PINMUX_DATA(PORT129_LCD2CS__MARK, PORT129_FN5), \
-       PINMUX_DATA(VIO2_HD_MARK, PORT129_FN6, MSEL4CR_MSEL27_0), \
-       PINMUX_DATA(LCD2D1_MARK, PORT129_FN7),
-       PINMUX_DATA(VIO_D0_MARK, PORT130_FN1), \
-       PINMUX_DATA(PORT130_MSIOF2_RXD_MARK, PORT130_FN3, MSEL4CR_MSEL11_0,
-               MSEL4CR_MSEL10_1), \
-       PINMUX_DATA(LCD2D10_MARK, PORT130_FN7),
-       PINMUX_DATA(VIO_D1_MARK, PORT131_FN1), \
-       PINMUX_DATA(PORT131_KEYOUT6_MARK, PORT131_FN2), \
-       PINMUX_DATA(PORT131_MSIOF2_SS1_MARK, PORT131_FN3), \
-       PINMUX_DATA(PORT131_KEYOUT11_MARK, PORT131_FN4), \
-       PINMUX_DATA(LCD2D11_MARK, PORT131_FN7),
-       PINMUX_DATA(VIO_D2_MARK, PORT132_FN1), \
-       PINMUX_DATA(PORT132_KEYOUT7_MARK, PORT132_FN2), \
-       PINMUX_DATA(PORT132_MSIOF2_SS2_MARK, PORT132_FN3), \
-       PINMUX_DATA(PORT132_KEYOUT10_MARK, PORT132_FN4), \
-       PINMUX_DATA(LCD2D12_MARK, PORT132_FN7),
-       PINMUX_DATA(VIO_D3_MARK, PORT133_FN1), \
-       PINMUX_DATA(MSIOF2_TSYNC_MARK, PORT133_FN3, MSEL4CR_MSEL11_0), \
-       PINMUX_DATA(LCD2D13_MARK, PORT133_FN7),
-       PINMUX_DATA(VIO_D4_MARK, PORT134_FN1), \
-       PINMUX_DATA(MSIOF2_TXD_MARK, PORT134_FN3, MSEL4CR_MSEL11_0), \
-       PINMUX_DATA(LCD2D14_MARK, PORT134_FN7),
-       PINMUX_DATA(VIO_D5_MARK, PORT135_FN1), \
-       PINMUX_DATA(MSIOF2_TSCK_MARK, PORT135_FN3, MSEL4CR_MSEL11_0), \
-       PINMUX_DATA(LCD2D15_MARK, PORT135_FN7),
-       PINMUX_DATA(VIO_D6_MARK, PORT136_FN1), \
-       PINMUX_DATA(PORT136_KEYOUT8_MARK, PORT136_FN2), \
-       PINMUX_DATA(LCD2D16_MARK, PORT136_FN7),
-       PINMUX_DATA(VIO_D7_MARK, PORT137_FN1), \
-       PINMUX_DATA(PORT137_KEYOUT9_MARK, PORT137_FN2), \
-       PINMUX_DATA(LCD2D17_MARK, PORT137_FN7),
-       PINMUX_DATA(VIO_D8_MARK, PORT138_FN1), \
-       PINMUX_DATA(PORT138_KEYOUT8_MARK, PORT138_FN2), \
-       PINMUX_DATA(VIO2_D0_MARK, PORT138_FN6), \
-       PINMUX_DATA(LCD2D6_MARK, PORT138_FN7),
-       PINMUX_DATA(VIO_D9_MARK, PORT139_FN1), \
-       PINMUX_DATA(PORT139_KEYOUT9_MARK, PORT139_FN2), \
-       PINMUX_DATA(VIO2_D1_MARK, PORT139_FN6), \
-       PINMUX_DATA(LCD2D7_MARK, PORT139_FN7),
-       PINMUX_DATA(VIO_D10_MARK, PORT140_FN1), \
-       PINMUX_DATA(TPU0TO2_MARK, PORT140_FN4), \
-       PINMUX_DATA(VIO2_D2_MARK, PORT140_FN6), \
-       PINMUX_DATA(LCD2D8_MARK, PORT140_FN7),
-       PINMUX_DATA(VIO_D11_MARK, PORT141_FN1), \
-       PINMUX_DATA(TPU0TO3_MARK, PORT141_FN4), \
-       PINMUX_DATA(VIO2_D3_MARK, PORT141_FN6), \
-       PINMUX_DATA(LCD2D9_MARK, PORT141_FN7),
-       PINMUX_DATA(VIO_D12_MARK, PORT142_FN1), \
-       PINMUX_DATA(PORT142_KEYOUT10_MARK, PORT142_FN2), \
-       PINMUX_DATA(VIO2_D4_MARK, PORT142_FN6), \
-       PINMUX_DATA(LCD2D2_MARK, PORT142_FN7),
-       PINMUX_DATA(VIO_D13_MARK, PORT143_FN1), \
-       PINMUX_DATA(PORT143_KEYOUT11_MARK, PORT143_FN2), \
-       PINMUX_DATA(PORT143_KEYOUT6_MARK, PORT143_FN3), \
-       PINMUX_DATA(VIO2_D5_MARK, PORT143_FN6), \
-       PINMUX_DATA(LCD2D3_MARK, PORT143_FN7),
-       PINMUX_DATA(VIO_D14_MARK, PORT144_FN1), \
-       PINMUX_DATA(PORT144_KEYOUT7_MARK, PORT144_FN2), \
-       PINMUX_DATA(VIO2_D6_MARK, PORT144_FN6), \
-       PINMUX_DATA(LCD2D4_MARK, PORT144_FN7),
-       PINMUX_DATA(VIO_D15_MARK, PORT145_FN1), \
-       PINMUX_DATA(TPU1TO3_MARK, PORT145_FN3), \
-       PINMUX_DATA(PORT145_LCD2DISP_MARK, PORT145_FN4), \
-       PINMUX_DATA(PORT145_LCD2RS_MARK, PORT145_FN5), \
-       PINMUX_DATA(VIO2_D7_MARK, PORT145_FN6), \
-       PINMUX_DATA(LCD2D5_MARK, PORT145_FN7),
-       PINMUX_DATA(VIO_CLK_MARK, PORT146_FN1), \
-       PINMUX_DATA(LCD2DCK_MARK, PORT146_FN4), \
-       PINMUX_DATA(PORT146_LCD2WR__MARK, PORT146_FN5), \
-       PINMUX_DATA(VIO2_CLK_MARK, PORT146_FN6, MSEL4CR_MSEL27_0), \
-       PINMUX_DATA(LCD2D18_MARK, PORT146_FN7),
-       PINMUX_DATA(VIO_FIELD_MARK, PORT147_FN1), \
-       PINMUX_DATA(LCD2RD__MARK, PORT147_FN4), \
-       PINMUX_DATA(VIO2_FIELD_MARK, PORT147_FN6, MSEL4CR_MSEL27_0), \
-       PINMUX_DATA(LCD2D19_MARK, PORT147_FN7),
-       PINMUX_DATA(VIO_CKO_MARK, PORT148_FN1),
-       PINMUX_DATA(A27_MARK, PORT149_FN1), \
-       PINMUX_DATA(PORT149_RDWR_MARK, PORT149_FN2), \
-       PINMUX_DATA(MFG0_IN1_MARK, PORT149_FN3), \
-       PINMUX_DATA(PORT149_KEYOUT9_MARK, PORT149_FN4),
-       PINMUX_DATA(MFG0_IN2_MARK, PORT150_FN3),
-       PINMUX_DATA(TS_SPSYNC3_MARK, PORT151_FN4), \
-       PINMUX_DATA(MSIOF2_RSCK_MARK, PORT151_FN5),
-       PINMUX_DATA(TS_SDAT3_MARK, PORT152_FN4), \
-       PINMUX_DATA(MSIOF2_RSYNC_MARK, PORT152_FN5),
-       PINMUX_DATA(TPU1TO2_MARK, PORT153_FN3), \
-       PINMUX_DATA(TS_SDEN3_MARK, PORT153_FN4), \
-       PINMUX_DATA(PORT153_MSIOF2_SS1_MARK, PORT153_FN5),
-       PINMUX_DATA(SCIFA2_TXD1_MARK, PORT154_FN2, MSEL3CR_MSEL9_0), \
-       PINMUX_DATA(MSIOF2_MCK0_MARK, PORT154_FN5),
-       PINMUX_DATA(SCIFA2_RXD1_MARK, PORT155_FN2, MSEL3CR_MSEL9_0), \
-       PINMUX_DATA(MSIOF2_MCK1_MARK, PORT155_FN5),
-       PINMUX_DATA(SCIFA2_RTS1__MARK, PORT156_FN2, MSEL3CR_MSEL9_0), \
-       PINMUX_DATA(PORT156_MSIOF2_SS2_MARK, PORT156_FN5),
-       PINMUX_DATA(SCIFA2_CTS1__MARK, PORT157_FN2, MSEL3CR_MSEL9_0), \
-       PINMUX_DATA(PORT157_MSIOF2_RXD_MARK, PORT157_FN5, MSEL4CR_MSEL11_0,
-               MSEL4CR_MSEL10_0),
-       PINMUX_DATA(DINT__MARK, PORT158_FN1), \
-       PINMUX_DATA(SCIFA2_SCK1_MARK, PORT158_FN2, MSEL3CR_MSEL9_0), \
-       PINMUX_DATA(TS_SCK3_MARK, PORT158_FN4),
-       PINMUX_DATA(PORT159_SCIFB_SCK_MARK, PORT159_FN1, MSEL4CR_MSEL22_0), \
-       PINMUX_DATA(PORT159_SCIFA5_SCK_MARK, PORT159_FN2, MSEL4CR_MSEL21_1), \
-       PINMUX_DATA(NMI_MARK, PORT159_FN3),
-       PINMUX_DATA(PORT160_SCIFB_TXD_MARK, PORT160_FN1, MSEL4CR_MSEL22_0), \
-       PINMUX_DATA(PORT160_SCIFA5_TXD_MARK, PORT160_FN2, MSEL4CR_MSEL21_1),
-       PINMUX_DATA(PORT161_SCIFB_CTS__MARK, PORT161_FN1, MSEL4CR_MSEL22_0), \
-       PINMUX_DATA(PORT161_SCIFA5_CTS__MARK, PORT161_FN2, MSEL4CR_MSEL21_1),
-       PINMUX_DATA(PORT162_SCIFB_RXD_MARK, PORT162_FN1, MSEL4CR_MSEL22_0), \
-       PINMUX_DATA(PORT162_SCIFA5_RXD_MARK, PORT162_FN2, MSEL4CR_MSEL21_1),
-       PINMUX_DATA(PORT163_SCIFB_RTS__MARK, PORT163_FN1, MSEL4CR_MSEL22_0), \
-       PINMUX_DATA(PORT163_SCIFA5_RTS__MARK, PORT163_FN2, MSEL4CR_MSEL21_1), \
-       PINMUX_DATA(TPU3TO0_MARK, PORT163_FN5),
-       PINMUX_DATA(LCDD0_MARK, PORT192_FN1),
-       PINMUX_DATA(LCDD1_MARK, PORT193_FN1), \
-       PINMUX_DATA(PORT193_SCIFA5_CTS__MARK, PORT193_FN3, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_1), \
-       PINMUX_DATA(BBIF2_TSYNC1_MARK, PORT193_FN5),
-       PINMUX_DATA(LCDD2_MARK, PORT194_FN1), \
-       PINMUX_DATA(PORT194_SCIFA5_RTS__MARK, PORT194_FN3, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_1), \
-       PINMUX_DATA(BBIF2_TSCK1_MARK, PORT194_FN5),
-       PINMUX_DATA(LCDD3_MARK, PORT195_FN1), \
-       PINMUX_DATA(PORT195_SCIFA5_RXD_MARK, PORT195_FN3, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_1), \
-       PINMUX_DATA(BBIF2_TXD1_MARK, PORT195_FN5),
-       PINMUX_DATA(LCDD4_MARK, PORT196_FN1), \
-       PINMUX_DATA(PORT196_SCIFA5_TXD_MARK, PORT196_FN3, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_1),
-       PINMUX_DATA(LCDD5_MARK, PORT197_FN1), \
-       PINMUX_DATA(PORT197_SCIFA5_SCK_MARK, PORT197_FN3, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_1), \
-       PINMUX_DATA(MFG2_OUT2_MARK, PORT197_FN5), \
-       PINMUX_DATA(TPU2TO1_MARK, PORT197_FN7),
-       PINMUX_DATA(LCDD6_MARK, PORT198_FN1),
-       PINMUX_DATA(LCDD7_MARK, PORT199_FN1), \
-       PINMUX_DATA(TPU4TO1_MARK, PORT199_FN2), \
-       PINMUX_DATA(MFG4_OUT2_MARK, PORT199_FN5),
-       PINMUX_DATA(LCDD8_MARK, PORT200_FN1), \
-       PINMUX_DATA(D16_MARK, PORT200_FN6),
-       PINMUX_DATA(LCDD9_MARK, PORT201_FN1), \
-       PINMUX_DATA(D17_MARK, PORT201_FN6),
-       PINMUX_DATA(LCDD10_MARK, PORT202_FN1), \
-       PINMUX_DATA(D18_MARK, PORT202_FN6),
-       PINMUX_DATA(LCDD11_MARK, PORT203_FN1), \
-       PINMUX_DATA(D19_MARK, PORT203_FN6),
-       PINMUX_DATA(LCDD12_MARK, PORT204_FN1), \
-       PINMUX_DATA(D20_MARK, PORT204_FN6),
-       PINMUX_DATA(LCDD13_MARK, PORT205_FN1), \
-       PINMUX_DATA(D21_MARK, PORT205_FN6),
-       PINMUX_DATA(LCDD14_MARK, PORT206_FN1), \
-       PINMUX_DATA(D22_MARK, PORT206_FN6),
-       PINMUX_DATA(LCDD15_MARK, PORT207_FN1), \
-       PINMUX_DATA(PORT207_MSIOF0L_SS1_MARK, PORT207_FN2, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D23_MARK, PORT207_FN6),
-       PINMUX_DATA(LCDD16_MARK, PORT208_FN1), \
-       PINMUX_DATA(PORT208_MSIOF0L_SS2_MARK, PORT208_FN2, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D24_MARK, PORT208_FN6),
-       PINMUX_DATA(LCDD17_MARK, PORT209_FN1), \
-       PINMUX_DATA(D25_MARK, PORT209_FN6),
-       PINMUX_DATA(LCDD18_MARK, PORT210_FN1), \
-       PINMUX_DATA(DREQ2_MARK, PORT210_FN2), \
-       PINMUX_DATA(PORT210_MSIOF0L_SS1_MARK, PORT210_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D26_MARK, PORT210_FN6),
-       PINMUX_DATA(LCDD19_MARK, PORT211_FN1), \
-       PINMUX_DATA(PORT211_MSIOF0L_SS2_MARK, PORT211_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D27_MARK, PORT211_FN6),
-       PINMUX_DATA(LCDD20_MARK, PORT212_FN1), \
-       PINMUX_DATA(TS_SPSYNC1_MARK, PORT212_FN2), \
-       PINMUX_DATA(MSIOF0L_MCK0_MARK, PORT212_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D28_MARK, PORT212_FN6),
-       PINMUX_DATA(LCDD21_MARK, PORT213_FN1), \
-       PINMUX_DATA(TS_SDAT1_MARK, PORT213_FN2), \
-       PINMUX_DATA(MSIOF0L_MCK1_MARK, PORT213_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D29_MARK, PORT213_FN6),
-       PINMUX_DATA(LCDD22_MARK, PORT214_FN1), \
-       PINMUX_DATA(TS_SDEN1_MARK, PORT214_FN2), \
-       PINMUX_DATA(MSIOF0L_RSCK_MARK, PORT214_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D30_MARK, PORT214_FN6),
-       PINMUX_DATA(LCDD23_MARK, PORT215_FN1), \
-       PINMUX_DATA(TS_SCK1_MARK, PORT215_FN2), \
-       PINMUX_DATA(MSIOF0L_RSYNC_MARK, PORT215_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(D31_MARK, PORT215_FN6),
-       PINMUX_DATA(LCDDCK_MARK, PORT216_FN1), \
-       PINMUX_DATA(LCDWR__MARK, PORT216_FN2),
-       PINMUX_DATA(LCDRD__MARK, PORT217_FN1), \
-       PINMUX_DATA(DACK2_MARK, PORT217_FN2), \
-       PINMUX_DATA(PORT217_LCD2RS_MARK, PORT217_FN3), \
-       PINMUX_DATA(MSIOF0L_TSYNC_MARK, PORT217_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(VIO2_FIELD3_MARK, PORT217_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_1), \
-       PINMUX_DATA(PORT217_LCD2DISP_MARK, PORT217_FN7),
-       PINMUX_DATA(LCDHSYN_MARK, PORT218_FN1), \
-       PINMUX_DATA(LCDCS__MARK, PORT218_FN2), \
-       PINMUX_DATA(LCDCS2__MARK, PORT218_FN3), \
-       PINMUX_DATA(DACK3_MARK, PORT218_FN4), \
-       PINMUX_DATA(PORT218_VIO_CKOR_MARK, PORT218_FN5),
-       PINMUX_DATA(LCDDISP_MARK, PORT219_FN1), \
-       PINMUX_DATA(LCDRS_MARK, PORT219_FN2), \
-       PINMUX_DATA(PORT219_LCD2WR__MARK, PORT219_FN3), \
-       PINMUX_DATA(DREQ3_MARK, PORT219_FN4), \
-       PINMUX_DATA(MSIOF0L_TSCK_MARK, PORT219_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(VIO2_CLK3_MARK, PORT219_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_1), \
-       PINMUX_DATA(LCD2DCK_2_MARK, PORT219_FN7),
-       PINMUX_DATA(LCDVSYN_MARK, PORT220_FN1), \
-       PINMUX_DATA(LCDVSYN2_MARK, PORT220_FN2),
-       PINMUX_DATA(LCDLCLK_MARK, PORT221_FN1), \
-       PINMUX_DATA(DREQ1_MARK, PORT221_FN2), \
-       PINMUX_DATA(PORT221_LCD2CS__MARK, PORT221_FN3), \
-       PINMUX_DATA(PWEN_MARK, PORT221_FN4), \
-       PINMUX_DATA(MSIOF0L_RXD_MARK, PORT221_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(VIO2_HD3_MARK, PORT221_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_1), \
-       PINMUX_DATA(PORT221_LCD2HSYN_MARK, PORT221_FN7),
-       PINMUX_DATA(LCDDON_MARK, PORT222_FN1), \
-       PINMUX_DATA(LCDDON2_MARK, PORT222_FN2), \
-       PINMUX_DATA(DACK1_MARK, PORT222_FN3), \
-       PINMUX_DATA(OVCN_MARK, PORT222_FN4), \
-       PINMUX_DATA(MSIOF0L_TXD_MARK, PORT222_FN5, MSEL3CR_MSEL11_1), \
-       PINMUX_DATA(VIO2_VD3_MARK, PORT222_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_1), \
-       PINMUX_DATA(PORT222_LCD2VSYN_MARK, PORT222_FN7, MSEL3CR_MSEL2_1),
-
-       PINMUX_DATA(SCIFA1_TXD_MARK, PORT225_FN2), \
-       PINMUX_DATA(OVCN2_MARK, PORT225_FN4),
-       PINMUX_DATA(EXTLP_MARK, PORT226_FN1), \
-       PINMUX_DATA(SCIFA1_SCK_MARK, PORT226_FN2), \
-       PINMUX_DATA(PORT226_VIO_CKO2_MARK, PORT226_FN5),
-       PINMUX_DATA(SCIFA1_RTS__MARK, PORT227_FN2), \
-       PINMUX_DATA(IDIN_MARK, PORT227_FN4),
-       PINMUX_DATA(SCIFA1_RXD_MARK, PORT228_FN2),
-       PINMUX_DATA(SCIFA1_CTS__MARK, PORT229_FN2), \
-       PINMUX_DATA(MFG1_IN1_MARK, PORT229_FN3),
-       PINMUX_DATA(MSIOF1_TXD_MARK, PORT230_FN1), \
-       PINMUX_DATA(SCIFA2_TXD2_MARK, PORT230_FN2, MSEL3CR_MSEL9_1),
-       PINMUX_DATA(MSIOF1_TSYNC_MARK, PORT231_FN1), \
-       PINMUX_DATA(SCIFA2_CTS2__MARK, PORT231_FN2, MSEL3CR_MSEL9_1),
-       PINMUX_DATA(MSIOF1_TSCK_MARK, PORT232_FN1), \
-       PINMUX_DATA(SCIFA2_SCK2_MARK, PORT232_FN2, MSEL3CR_MSEL9_1),
-       PINMUX_DATA(MSIOF1_RXD_MARK, PORT233_FN1), \
-       PINMUX_DATA(SCIFA2_RXD2_MARK, PORT233_FN2, MSEL3CR_MSEL9_1),
-       PINMUX_DATA(MSIOF1_RSCK_MARK, PORT234_FN1), \
-       PINMUX_DATA(SCIFA2_RTS2__MARK, PORT234_FN2, MSEL3CR_MSEL9_1), \
-       PINMUX_DATA(VIO2_CLK2_MARK, PORT234_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_0), \
-       PINMUX_DATA(LCD2D20_MARK, PORT234_FN7),
-       PINMUX_DATA(MSIOF1_RSYNC_MARK, PORT235_FN1), \
-       PINMUX_DATA(MFG1_IN2_MARK, PORT235_FN3), \
-       PINMUX_DATA(VIO2_VD2_MARK, PORT235_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_0), \
-       PINMUX_DATA(LCD2D21_MARK, PORT235_FN7),
-       PINMUX_DATA(MSIOF1_MCK0_MARK, PORT236_FN1), \
-       PINMUX_DATA(PORT236_I2C_SDA2_MARK, PORT236_FN2, MSEL2CR_MSEL17_0,
-               MSEL2CR_MSEL16_0),
-       PINMUX_DATA(MSIOF1_MCK1_MARK, PORT237_FN1), \
-       PINMUX_DATA(PORT237_I2C_SCL2_MARK, PORT237_FN2, MSEL2CR_MSEL17_0,
-               MSEL2CR_MSEL16_0),
-       PINMUX_DATA(MSIOF1_SS1_MARK, PORT238_FN1), \
-       PINMUX_DATA(VIO2_FIELD2_MARK, PORT238_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_0), \
-       PINMUX_DATA(LCD2D22_MARK, PORT238_FN7),
-       PINMUX_DATA(MSIOF1_SS2_MARK, PORT239_FN1), \
-       PINMUX_DATA(VIO2_HD2_MARK, PORT239_FN6, MSEL4CR_MSEL27_1,
-               MSEL4CR_MSEL26_0), \
-       PINMUX_DATA(LCD2D23_MARK, PORT239_FN7),
-       PINMUX_DATA(SCIFA6_TXD_MARK, PORT240_FN1),
-       PINMUX_DATA(PORT241_IRDA_OUT_MARK, PORT241_FN1, MSEL4CR_MSEL19_0), \
-       PINMUX_DATA(PORT241_IROUT_MARK, PORT241_FN2), \
-       PINMUX_DATA(MFG4_OUT1_MARK, PORT241_FN3), \
-       PINMUX_DATA(TPU4TO0_MARK, PORT241_FN4),
-       PINMUX_DATA(PORT242_IRDA_IN_MARK, PORT242_FN1, MSEL4CR_MSEL19_0), \
-       PINMUX_DATA(MFG4_IN2_MARK, PORT242_FN3),
-       PINMUX_DATA(PORT243_IRDA_FIRSEL_MARK, PORT243_FN1, MSEL4CR_MSEL19_0), \
-       PINMUX_DATA(PORT243_VIO_CKO2_MARK, PORT243_FN2),
-       PINMUX_DATA(PORT244_SCIFA5_CTS__MARK, PORT244_FN1, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_0), \
-       PINMUX_DATA(MFG2_IN1_MARK, PORT244_FN2), \
-       PINMUX_DATA(PORT244_SCIFB_CTS__MARK, PORT244_FN3, MSEL4CR_MSEL22_1), \
-       PINMUX_DATA(MSIOF2R_RXD_MARK, PORT244_FN7, MSEL4CR_MSEL11_1),
-       PINMUX_DATA(PORT245_SCIFA5_RTS__MARK, PORT245_FN1, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_0), \
-       PINMUX_DATA(MFG2_IN2_MARK, PORT245_FN2), \
-       PINMUX_DATA(PORT245_SCIFB_RTS__MARK, PORT245_FN3, MSEL4CR_MSEL22_1), \
-       PINMUX_DATA(MSIOF2R_TXD_MARK, PORT245_FN7, MSEL4CR_MSEL11_1),
-       PINMUX_DATA(PORT246_SCIFA5_RXD_MARK, PORT246_FN1, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_0), \
-       PINMUX_DATA(MFG1_OUT1_MARK, PORT246_FN2), \
-       PINMUX_DATA(PORT246_SCIFB_RXD_MARK, PORT246_FN3, MSEL4CR_MSEL22_1), \
-       PINMUX_DATA(TPU1TO0_MARK, PORT246_FN4),
-       PINMUX_DATA(PORT247_SCIFA5_TXD_MARK, PORT247_FN1, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_0), \
-       PINMUX_DATA(MFG3_OUT2_MARK, PORT247_FN2), \
-       PINMUX_DATA(PORT247_SCIFB_TXD_MARK, PORT247_FN3, MSEL4CR_MSEL22_1), \
-       PINMUX_DATA(TPU3TO1_MARK, PORT247_FN4),
-       PINMUX_DATA(PORT248_SCIFA5_SCK_MARK, PORT248_FN1, MSEL4CR_MSEL21_0,
-               MSEL4CR_MSEL20_0), \
-       PINMUX_DATA(MFG2_OUT1_MARK, PORT248_FN2), \
-       PINMUX_DATA(PORT248_SCIFB_SCK_MARK, PORT248_FN3, MSEL4CR_MSEL22_1), \
-       PINMUX_DATA(TPU2TO0_MARK, PORT248_FN4), \
-       PINMUX_DATA(PORT248_I2C_SCL3_MARK, PORT248_FN5, MSEL2CR_MSEL19_0,
-               MSEL2CR_MSEL18_0), \
-       PINMUX_DATA(MSIOF2R_TSCK_MARK, PORT248_FN7, MSEL4CR_MSEL11_1),
-       PINMUX_DATA(PORT249_IROUT_MARK, PORT249_FN1), \
-       PINMUX_DATA(MFG4_IN1_MARK, PORT249_FN2), \
-       PINMUX_DATA(PORT249_I2C_SDA3_MARK, PORT249_FN5, MSEL2CR_MSEL19_0,
-               MSEL2CR_MSEL18_0), \
-       PINMUX_DATA(MSIOF2R_TSYNC_MARK, PORT249_FN7, MSEL4CR_MSEL11_1),
-       PINMUX_DATA(SDHICLK0_MARK, PORT250_FN1),
-       PINMUX_DATA(SDHICD0_MARK, PORT251_FN1),
-       PINMUX_DATA(SDHID0_0_MARK, PORT252_FN1),
-       PINMUX_DATA(SDHID0_1_MARK, PORT253_FN1),
-       PINMUX_DATA(SDHID0_2_MARK, PORT254_FN1),
-       PINMUX_DATA(SDHID0_3_MARK, PORT255_FN1),
-       PINMUX_DATA(SDHICMD0_MARK, PORT256_FN1),
-       PINMUX_DATA(SDHIWP0_MARK, PORT257_FN1),
-       PINMUX_DATA(SDHICLK1_MARK, PORT258_FN1),
-       PINMUX_DATA(SDHID1_0_MARK, PORT259_FN1), \
-       PINMUX_DATA(TS_SPSYNC2_MARK, PORT259_FN3),
-       PINMUX_DATA(SDHID1_1_MARK, PORT260_FN1), \
-       PINMUX_DATA(TS_SDAT2_MARK, PORT260_FN3),
-       PINMUX_DATA(SDHID1_2_MARK, PORT261_FN1), \
-       PINMUX_DATA(TS_SDEN2_MARK, PORT261_FN3),
-       PINMUX_DATA(SDHID1_3_MARK, PORT262_FN1), \
-       PINMUX_DATA(TS_SCK2_MARK, PORT262_FN3),
-       PINMUX_DATA(SDHICMD1_MARK, PORT263_FN1),
-       PINMUX_DATA(SDHICLK2_MARK, PORT264_FN1),
-       PINMUX_DATA(SDHID2_0_MARK, PORT265_FN1), \
-       PINMUX_DATA(TS_SPSYNC4_MARK, PORT265_FN3),
-       PINMUX_DATA(SDHID2_1_MARK, PORT266_FN1), \
-       PINMUX_DATA(TS_SDAT4_MARK, PORT266_FN3),
-       PINMUX_DATA(SDHID2_2_MARK, PORT267_FN1), \
-       PINMUX_DATA(TS_SDEN4_MARK, PORT267_FN3),
-       PINMUX_DATA(SDHID2_3_MARK, PORT268_FN1), \
-       PINMUX_DATA(TS_SCK4_MARK, PORT268_FN3),
-       PINMUX_DATA(SDHICMD2_MARK, PORT269_FN1),
-       PINMUX_DATA(MMCCLK0_MARK, PORT270_FN1, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_0_MARK, PORT271_FN1, PORT271_IN_PU,
-               MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_1_MARK, PORT272_FN1, PORT272_IN_PU,
-               MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_2_MARK, PORT273_FN1, PORT273_IN_PU,
-               MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_3_MARK, PORT274_FN1, PORT274_IN_PU,
-               MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_4_MARK, PORT275_FN1, PORT275_IN_PU,
-               MSEL4CR_MSEL15_0), \
-       PINMUX_DATA(TS_SPSYNC5_MARK, PORT275_FN3),
-       PINMUX_DATA(MMCD0_5_MARK, PORT276_FN1, PORT276_IN_PU,
-               MSEL4CR_MSEL15_0), \
-       PINMUX_DATA(TS_SDAT5_MARK, PORT276_FN3),
-       PINMUX_DATA(MMCD0_6_MARK, PORT277_FN1, PORT277_IN_PU,
-               MSEL4CR_MSEL15_0), \
-       PINMUX_DATA(TS_SDEN5_MARK, PORT277_FN3),
-       PINMUX_DATA(MMCD0_7_MARK, PORT278_FN1, PORT278_IN_PU,
-               MSEL4CR_MSEL15_0), \
-       PINMUX_DATA(TS_SCK5_MARK, PORT278_FN3),
-       PINMUX_DATA(MMCCMD0_MARK, PORT279_FN1, PORT279_IN_PU,
-               MSEL4CR_MSEL15_0),
-       PINMUX_DATA(RESETOUTS__MARK, PORT281_FN1), \
-       PINMUX_DATA(EXTAL2OUT_MARK, PORT281_FN2),
-       PINMUX_DATA(MCP_WAIT__MCP_FRB_MARK, PORT288_FN1),
-       PINMUX_DATA(MCP_CKO_MARK, PORT289_FN1), \
-       PINMUX_DATA(MMCCLK1_MARK, PORT289_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D15_MCP_NAF15_MARK, PORT290_FN1),
-       PINMUX_DATA(MCP_D14_MCP_NAF14_MARK, PORT291_FN1),
-       PINMUX_DATA(MCP_D13_MCP_NAF13_MARK, PORT292_FN1),
-       PINMUX_DATA(MCP_D12_MCP_NAF12_MARK, PORT293_FN1),
-       PINMUX_DATA(MCP_D11_MCP_NAF11_MARK, PORT294_FN1),
-       PINMUX_DATA(MCP_D10_MCP_NAF10_MARK, PORT295_FN1),
-       PINMUX_DATA(MCP_D9_MCP_NAF9_MARK, PORT296_FN1),
-       PINMUX_DATA(MCP_D8_MCP_NAF8_MARK, PORT297_FN1), \
-       PINMUX_DATA(MMCCMD1_MARK, PORT297_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D7_MCP_NAF7_MARK, PORT298_FN1), \
-       PINMUX_DATA(MMCD1_7_MARK, PORT298_FN2, MSEL4CR_MSEL15_1),
-
-       PINMUX_DATA(MCP_D6_MCP_NAF6_MARK, PORT299_FN1), \
-       PINMUX_DATA(MMCD1_6_MARK, PORT299_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D5_MCP_NAF5_MARK, PORT300_FN1), \
-       PINMUX_DATA(MMCD1_5_MARK, PORT300_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D4_MCP_NAF4_MARK, PORT301_FN1), \
-       PINMUX_DATA(MMCD1_4_MARK, PORT301_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D3_MCP_NAF3_MARK, PORT302_FN1), \
-       PINMUX_DATA(MMCD1_3_MARK, PORT302_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D2_MCP_NAF2_MARK, PORT303_FN1), \
-       PINMUX_DATA(MMCD1_2_MARK, PORT303_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D1_MCP_NAF1_MARK, PORT304_FN1), \
-       PINMUX_DATA(MMCD1_1_MARK, PORT304_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_D0_MCP_NAF0_MARK, PORT305_FN1), \
-       PINMUX_DATA(MMCD1_0_MARK, PORT305_FN2, MSEL4CR_MSEL15_1),
-       PINMUX_DATA(MCP_NBRSTOUT__MARK, PORT306_FN1),
-       PINMUX_DATA(MCP_WE0__MCP_FWE_MARK, PORT309_FN1), \
-       PINMUX_DATA(MCP_RDWR_MCP_FWE_MARK, PORT309_FN2),
-
-       /* MSEL2 special cases */
-       PINMUX_DATA(TSIF2_TS_XX1_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_0,
-               MSEL2CR_MSEL12_0),
-       PINMUX_DATA(TSIF2_TS_XX2_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_0,
-               MSEL2CR_MSEL12_1),
-       PINMUX_DATA(TSIF2_TS_XX3_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_1,
-               MSEL2CR_MSEL12_0),
-       PINMUX_DATA(TSIF2_TS_XX4_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_1,
-               MSEL2CR_MSEL12_1),
-       PINMUX_DATA(TSIF2_TS_XX5_MARK, MSEL2CR_MSEL14_1, MSEL2CR_MSEL13_0,
-               MSEL2CR_MSEL12_0),
-       PINMUX_DATA(TSIF1_TS_XX1_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_0,
-               MSEL2CR_MSEL9_0),
-       PINMUX_DATA(TSIF1_TS_XX2_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_0,
-               MSEL2CR_MSEL9_1),
-       PINMUX_DATA(TSIF1_TS_XX3_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_1,
-               MSEL2CR_MSEL9_0),
-       PINMUX_DATA(TSIF1_TS_XX4_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_1,
-               MSEL2CR_MSEL9_1),
-       PINMUX_DATA(TSIF1_TS_XX5_MARK, MSEL2CR_MSEL11_1, MSEL2CR_MSEL10_0,
-               MSEL2CR_MSEL9_0),
-       PINMUX_DATA(TSIF0_TS_XX1_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_0,
-               MSEL2CR_MSEL6_0),
-       PINMUX_DATA(TSIF0_TS_XX2_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_0,
-               MSEL2CR_MSEL6_1),
-       PINMUX_DATA(TSIF0_TS_XX3_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_1,
-               MSEL2CR_MSEL6_0),
-       PINMUX_DATA(TSIF0_TS_XX4_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_1,
-               MSEL2CR_MSEL6_1),
-       PINMUX_DATA(TSIF0_TS_XX5_MARK, MSEL2CR_MSEL8_1, MSEL2CR_MSEL7_0,
-               MSEL2CR_MSEL6_0),
-       PINMUX_DATA(MST1_TS_XX1_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_0,
-               MSEL2CR_MSEL3_0),
-       PINMUX_DATA(MST1_TS_XX2_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_0,
-               MSEL2CR_MSEL3_1),
-       PINMUX_DATA(MST1_TS_XX3_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_1,
-               MSEL2CR_MSEL3_0),
-       PINMUX_DATA(MST1_TS_XX4_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_1,
-               MSEL2CR_MSEL3_1),
-       PINMUX_DATA(MST1_TS_XX5_MARK, MSEL2CR_MSEL5_1, MSEL2CR_MSEL4_0,
-               MSEL2CR_MSEL3_0),
-       PINMUX_DATA(MST0_TS_XX1_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_0,
-               MSEL2CR_MSEL0_0),
-       PINMUX_DATA(MST0_TS_XX2_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_0,
-               MSEL2CR_MSEL0_1),
-       PINMUX_DATA(MST0_TS_XX3_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_1,
-               MSEL2CR_MSEL0_0),
-       PINMUX_DATA(MST0_TS_XX4_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_1,
-               MSEL2CR_MSEL0_1),
-       PINMUX_DATA(MST0_TS_XX5_MARK, MSEL2CR_MSEL2_1, MSEL2CR_MSEL1_0,
-               MSEL2CR_MSEL0_0),
-
-       /* MSEL3 special cases */
-       PINMUX_DATA(SDHI0_VCCQ_MC0_ON_MARK, MSEL3CR_MSEL28_1),
-       PINMUX_DATA(SDHI0_VCCQ_MC0_OFF_MARK, MSEL3CR_MSEL28_0),
-       PINMUX_DATA(DEBUG_MON_VIO_MARK, MSEL3CR_MSEL15_0),
-       PINMUX_DATA(DEBUG_MON_LCDD_MARK, MSEL3CR_MSEL15_1),
-       PINMUX_DATA(LCDC_LCDC0_MARK, MSEL3CR_MSEL6_0),
-       PINMUX_DATA(LCDC_LCDC1_MARK, MSEL3CR_MSEL6_1),
-
-       /* MSEL4 special cases */
-       PINMUX_DATA(IRQ9_MEM_INT_MARK, MSEL4CR_MSEL29_0),
-       PINMUX_DATA(IRQ9_MCP_INT_MARK, MSEL4CR_MSEL29_1),
-       PINMUX_DATA(A11_MARK, MSEL4CR_MSEL13_0, MSEL4CR_MSEL12_0),
-       PINMUX_DATA(KEYOUT8_MARK, MSEL4CR_MSEL13_0, MSEL4CR_MSEL12_1),
-       PINMUX_DATA(TPU4TO3_MARK, MSEL4CR_MSEL13_1, MSEL4CR_MSEL12_0),
-       PINMUX_DATA(RESETA_N_PU_ON_MARK, MSEL4CR_MSEL4_0),
-       PINMUX_DATA(RESETA_N_PU_OFF_MARK, MSEL4CR_MSEL4_1),
-       PINMUX_DATA(EDBGREQ_PD_MARK, MSEL4CR_MSEL1_0),
-       PINMUX_DATA(EDBGREQ_PU_MARK, MSEL4CR_MSEL1_1),
-
-       /* Functions with pull-ups */
-       PINMUX_DATA(KEYIN0_PU_MARK, PORT66_FN2, PORT66_IN_PU),
-       PINMUX_DATA(KEYIN1_PU_MARK, PORT67_FN2, PORT67_IN_PU),
-       PINMUX_DATA(KEYIN2_PU_MARK, PORT68_FN2, PORT68_IN_PU),
-       PINMUX_DATA(KEYIN3_PU_MARK, PORT69_FN2, PORT69_IN_PU),
-       PINMUX_DATA(KEYIN4_PU_MARK, PORT70_FN2, PORT70_IN_PU),
-       PINMUX_DATA(KEYIN5_PU_MARK, PORT71_FN2, PORT71_IN_PU),
-       PINMUX_DATA(KEYIN6_PU_MARK, PORT72_FN2, PORT72_IN_PU),
-       PINMUX_DATA(KEYIN7_PU_MARK, PORT73_FN2, PORT73_IN_PU),
-
-       PINMUX_DATA(SDHICD0_PU_MARK,  PORT251_FN1, PORT251_IN_PU),
-       PINMUX_DATA(SDHID0_0_PU_MARK, PORT252_FN1, PORT252_IN_PU),
-       PINMUX_DATA(SDHID0_1_PU_MARK, PORT253_FN1, PORT253_IN_PU),
-       PINMUX_DATA(SDHID0_2_PU_MARK, PORT254_FN1, PORT254_IN_PU),
-       PINMUX_DATA(SDHID0_3_PU_MARK, PORT255_FN1, PORT255_IN_PU),
-       PINMUX_DATA(SDHICMD0_PU_MARK, PORT256_FN1, PORT256_IN_PU),
-       PINMUX_DATA(SDHIWP0_PU_MARK,  PORT257_FN1, PORT256_IN_PU),
-       PINMUX_DATA(SDHID1_0_PU_MARK, PORT259_FN1, PORT259_IN_PU),
-       PINMUX_DATA(SDHID1_1_PU_MARK, PORT260_FN1, PORT260_IN_PU),
-       PINMUX_DATA(SDHID1_2_PU_MARK, PORT261_FN1, PORT261_IN_PU),
-       PINMUX_DATA(SDHID1_3_PU_MARK, PORT262_FN1, PORT262_IN_PU),
-       PINMUX_DATA(SDHICMD1_PU_MARK, PORT263_FN1, PORT263_IN_PU),
-       PINMUX_DATA(SDHID2_0_PU_MARK, PORT265_FN1, PORT265_IN_PU),
-       PINMUX_DATA(SDHID2_1_PU_MARK, PORT266_FN1, PORT266_IN_PU),
-       PINMUX_DATA(SDHID2_2_PU_MARK, PORT267_FN1, PORT267_IN_PU),
-       PINMUX_DATA(SDHID2_3_PU_MARK, PORT268_FN1, PORT268_IN_PU),
-       PINMUX_DATA(SDHICMD2_PU_MARK, PORT269_FN1, PORT269_IN_PU),
-
-       PINMUX_DATA(MMCCMD0_PU_MARK, PORT279_FN1, PORT279_IN_PU,
-               MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCCMD1_PU_MARK, PORT297_FN2, PORT297_IN_PU,
-               MSEL4CR_MSEL15_1),
-
-       PINMUX_DATA(MMCD0_0_PU_MARK,
-                   PORT271_FN1, PORT271_IN_PU, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_1_PU_MARK,
-                   PORT272_FN1, PORT272_IN_PU, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_2_PU_MARK,
-                   PORT273_FN1, PORT273_IN_PU, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_3_PU_MARK,
-                   PORT274_FN1, PORT274_IN_PU, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_4_PU_MARK,
-                   PORT275_FN1, PORT275_IN_PU, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_5_PU_MARK,
-                   PORT276_FN1, PORT276_IN_PU, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_6_PU_MARK,
-                   PORT277_FN1, PORT277_IN_PU, MSEL4CR_MSEL15_0),
-       PINMUX_DATA(MMCD0_7_PU_MARK,
-                   PORT278_FN1, PORT278_IN_PU, MSEL4CR_MSEL15_0),
-
-       PINMUX_DATA(FSIBISLD_PU_MARK, PORT39_FN1, PORT39_IN_PU),
-       PINMUX_DATA(FSIACK_PU_MARK, PORT49_FN1, PORT49_IN_PU),
-       PINMUX_DATA(FSIAILR_PU_MARK, PORT50_FN5, PORT50_IN_PU),
-       PINMUX_DATA(FSIAIBT_PU_MARK, PORT51_FN5, PORT51_IN_PU),
-       PINMUX_DATA(FSIAISLD_PU_MARK, PORT55_FN1, PORT55_IN_PU),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       GPIO_PORT_ALL(),
-
-       /* Table 25-1 (Functions 0-7) */
-       GPIO_FN(VBUS_0),
-       GPIO_FN(GPI0),
-       GPIO_FN(GPI1),
-       GPIO_FN(GPI2),
-       GPIO_FN(GPI3),
-       GPIO_FN(GPI4),
-       GPIO_FN(GPI5),
-       GPIO_FN(GPI6),
-       GPIO_FN(GPI7),
-       GPIO_FN(SCIFA7_RXD),
-       GPIO_FN(SCIFA7_CTS_),
-       GPIO_FN(GPO7), \
-       GPIO_FN(MFG0_OUT2),
-       GPIO_FN(GPO6), \
-       GPIO_FN(MFG1_OUT2),
-       GPIO_FN(GPO5), \
-       GPIO_FN(SCIFA0_SCK), \
-       GPIO_FN(FSICOSLDT3), \
-       GPIO_FN(PORT16_VIO_CKOR),
-       GPIO_FN(SCIFA0_TXD),
-       GPIO_FN(SCIFA7_TXD),
-       GPIO_FN(SCIFA7_RTS_), \
-       GPIO_FN(PORT19_VIO_CKO2),
-       GPIO_FN(GPO0),
-       GPIO_FN(GPO1),
-       GPIO_FN(GPO2), \
-       GPIO_FN(STATUS0),
-       GPIO_FN(GPO3), \
-       GPIO_FN(STATUS1),
-       GPIO_FN(GPO4), \
-       GPIO_FN(STATUS2),
-       GPIO_FN(VINT),
-       GPIO_FN(TCKON),
-       GPIO_FN(XDVFS1), \
-       GPIO_FN(PORT27_I2C_SCL2), \
-       GPIO_FN(PORT27_I2C_SCL3), \
-       GPIO_FN(MFG0_OUT1), \
-       GPIO_FN(PORT27_IROUT),
-       GPIO_FN(XDVFS2), \
-       GPIO_FN(PORT28_I2C_SDA2), \
-       GPIO_FN(PORT28_I2C_SDA3), \
-       GPIO_FN(PORT28_TPU1TO1),
-       GPIO_FN(SIM_RST), \
-       GPIO_FN(PORT29_TPU1TO1),
-       GPIO_FN(SIM_CLK), \
-       GPIO_FN(PORT30_VIO_CKOR),
-       GPIO_FN(SIM_D), \
-       GPIO_FN(PORT31_IROUT),
-       GPIO_FN(SCIFA4_TXD),
-       GPIO_FN(SCIFA4_RXD), \
-       GPIO_FN(XWUP),
-       GPIO_FN(SCIFA4_RTS_),
-       GPIO_FN(SCIFA4_CTS_),
-       GPIO_FN(FSIBOBT), \
-       GPIO_FN(FSIBIBT),
-       GPIO_FN(FSIBOLR), \
-       GPIO_FN(FSIBILR),
-       GPIO_FN(FSIBOSLD),
-       GPIO_FN(FSIBISLD),
-       GPIO_FN(VACK),
-       GPIO_FN(XTAL1L),
-       GPIO_FN(SCIFA0_RTS_), \
-       GPIO_FN(FSICOSLDT2),
-       GPIO_FN(SCIFA0_RXD),
-       GPIO_FN(SCIFA0_CTS_), \
-       GPIO_FN(FSICOSLDT1),
-       GPIO_FN(FSICOBT), \
-       GPIO_FN(FSICIBT), \
-       GPIO_FN(FSIDOBT), \
-       GPIO_FN(FSIDIBT),
-       GPIO_FN(FSICOLR), \
-       GPIO_FN(FSICILR), \
-       GPIO_FN(FSIDOLR), \
-       GPIO_FN(FSIDILR),
-       GPIO_FN(FSICOSLD), \
-       GPIO_FN(PORT47_FSICSPDIF),
-       GPIO_FN(FSICISLD), \
-       GPIO_FN(FSIDISLD),
-       GPIO_FN(FSIACK), \
-       GPIO_FN(PORT49_IRDA_OUT), \
-       GPIO_FN(PORT49_IROUT), \
-       GPIO_FN(FSIAOMC),
-       GPIO_FN(FSIAOLR), \
-       GPIO_FN(BBIF2_TSYNC2), \
-       GPIO_FN(TPU2TO2), \
-       GPIO_FN(FSIAILR),
-
-       GPIO_FN(FSIAOBT), \
-       GPIO_FN(BBIF2_TSCK2), \
-       GPIO_FN(TPU2TO3), \
-       GPIO_FN(FSIAIBT),
-       GPIO_FN(FSIAOSLD), \
-       GPIO_FN(BBIF2_TXD2),
-       GPIO_FN(FSIASPDIF), \
-       GPIO_FN(PORT53_IRDA_IN), \
-       GPIO_FN(TPU3TO3), \
-       GPIO_FN(FSIBSPDIF), \
-       GPIO_FN(PORT53_FSICSPDIF),
-       GPIO_FN(FSIBCK), \
-       GPIO_FN(PORT54_IRDA_FIRSEL), \
-       GPIO_FN(TPU3TO2), \
-       GPIO_FN(FSIBOMC), \
-       GPIO_FN(FSICCK), \
-       GPIO_FN(FSICOMC),
-       GPIO_FN(FSIAISLD), \
-       GPIO_FN(TPU0TO0),
-       GPIO_FN(A0), \
-       GPIO_FN(BS_),
-       GPIO_FN(A12), \
-       GPIO_FN(PORT58_KEYOUT7), \
-       GPIO_FN(TPU4TO2),
-       GPIO_FN(A13), \
-       GPIO_FN(PORT59_KEYOUT6), \
-       GPIO_FN(TPU0TO1),
-       GPIO_FN(A14), \
-       GPIO_FN(KEYOUT5),
-       GPIO_FN(A15), \
-       GPIO_FN(KEYOUT4),
-       GPIO_FN(A16), \
-       GPIO_FN(KEYOUT3), \
-       GPIO_FN(MSIOF0_SS1),
-       GPIO_FN(A17), \
-       GPIO_FN(KEYOUT2), \
-       GPIO_FN(MSIOF0_TSYNC),
-       GPIO_FN(A18), \
-       GPIO_FN(KEYOUT1), \
-       GPIO_FN(MSIOF0_TSCK),
-       GPIO_FN(A19), \
-       GPIO_FN(KEYOUT0), \
-       GPIO_FN(MSIOF0_TXD),
-       GPIO_FN(A20), \
-       GPIO_FN(KEYIN0), \
-       GPIO_FN(MSIOF0_RSCK),
-       GPIO_FN(A21), \
-       GPIO_FN(KEYIN1), \
-       GPIO_FN(MSIOF0_RSYNC),
-       GPIO_FN(A22), \
-       GPIO_FN(KEYIN2), \
-       GPIO_FN(MSIOF0_MCK0),
-       GPIO_FN(A23), \
-       GPIO_FN(KEYIN3), \
-       GPIO_FN(MSIOF0_MCK1),
-       GPIO_FN(A24), \
-       GPIO_FN(KEYIN4), \
-       GPIO_FN(MSIOF0_RXD),
-       GPIO_FN(A25), \
-       GPIO_FN(KEYIN5), \
-       GPIO_FN(MSIOF0_SS2),
-       GPIO_FN(A26), \
-       GPIO_FN(KEYIN6),
-       GPIO_FN(KEYIN7),
-       GPIO_FN(D0_NAF0),
-       GPIO_FN(D1_NAF1),
-       GPIO_FN(D2_NAF2),
-       GPIO_FN(D3_NAF3),
-       GPIO_FN(D4_NAF4),
-       GPIO_FN(D5_NAF5),
-       GPIO_FN(D6_NAF6),
-       GPIO_FN(D7_NAF7),
-       GPIO_FN(D8_NAF8),
-       GPIO_FN(D9_NAF9),
-       GPIO_FN(D10_NAF10),
-       GPIO_FN(D11_NAF11),
-       GPIO_FN(D12_NAF12),
-       GPIO_FN(D13_NAF13),
-       GPIO_FN(D14_NAF14),
-       GPIO_FN(D15_NAF15),
-       GPIO_FN(CS4_),
-       GPIO_FN(CS5A_), \
-       GPIO_FN(PORT91_RDWR),
-       GPIO_FN(CS5B_), \
-       GPIO_FN(FCE1_),
-       GPIO_FN(CS6B_), \
-       GPIO_FN(DACK0),
-       GPIO_FN(FCE0_), \
-       GPIO_FN(CS6A_),
-       GPIO_FN(WAIT_), \
-       GPIO_FN(DREQ0),
-       GPIO_FN(RD__FSC),
-       GPIO_FN(WE0__FWE), \
-       GPIO_FN(RDWR_FWE),
-       GPIO_FN(WE1_),
-       GPIO_FN(FRB),
-       GPIO_FN(CKO),
-       GPIO_FN(NBRSTOUT_),
-       GPIO_FN(NBRST_),
-       GPIO_FN(BBIF2_TXD),
-       GPIO_FN(BBIF2_RXD),
-       GPIO_FN(BBIF2_SYNC),
-       GPIO_FN(BBIF2_SCK),
-       GPIO_FN(SCIFA3_CTS_), \
-       GPIO_FN(MFG3_IN2),
-       GPIO_FN(SCIFA3_RXD), \
-       GPIO_FN(MFG3_IN1),
-       GPIO_FN(BBIF1_SS2), \
-       GPIO_FN(SCIFA3_RTS_), \
-       GPIO_FN(MFG3_OUT1),
-       GPIO_FN(SCIFA3_TXD),
-       GPIO_FN(HSI_RX_DATA), \
-       GPIO_FN(BBIF1_RXD),
-       GPIO_FN(HSI_TX_WAKE), \
-       GPIO_FN(BBIF1_TSCK),
-       GPIO_FN(HSI_TX_DATA), \
-       GPIO_FN(BBIF1_TSYNC),
-       GPIO_FN(HSI_TX_READY), \
-       GPIO_FN(BBIF1_TXD),
-       GPIO_FN(HSI_RX_READY), \
-       GPIO_FN(BBIF1_RSCK), \
-       GPIO_FN(PORT115_I2C_SCL2), \
-       GPIO_FN(PORT115_I2C_SCL3),
-       GPIO_FN(HSI_RX_WAKE), \
-       GPIO_FN(BBIF1_RSYNC), \
-       GPIO_FN(PORT116_I2C_SDA2), \
-       GPIO_FN(PORT116_I2C_SDA3),
-       GPIO_FN(HSI_RX_FLAG), \
-       GPIO_FN(BBIF1_SS1), \
-       GPIO_FN(BBIF1_FLOW),
-       GPIO_FN(HSI_TX_FLAG),
-       GPIO_FN(VIO_VD), \
-       GPIO_FN(PORT128_LCD2VSYN), \
-       GPIO_FN(VIO2_VD), \
-       GPIO_FN(LCD2D0),
-
-       GPIO_FN(VIO_HD), \
-       GPIO_FN(PORT129_LCD2HSYN), \
-       GPIO_FN(PORT129_LCD2CS_), \
-       GPIO_FN(VIO2_HD), \
-       GPIO_FN(LCD2D1),
-       GPIO_FN(VIO_D0), \
-       GPIO_FN(PORT130_MSIOF2_RXD), \
-       GPIO_FN(LCD2D10),
-       GPIO_FN(VIO_D1), \
-       GPIO_FN(PORT131_KEYOUT6), \
-       GPIO_FN(PORT131_MSIOF2_SS1), \
-       GPIO_FN(PORT131_KEYOUT11), \
-       GPIO_FN(LCD2D11),
-       GPIO_FN(VIO_D2), \
-       GPIO_FN(PORT132_KEYOUT7), \
-       GPIO_FN(PORT132_MSIOF2_SS2), \
-       GPIO_FN(PORT132_KEYOUT10), \
-       GPIO_FN(LCD2D12),
-       GPIO_FN(VIO_D3), \
-       GPIO_FN(MSIOF2_TSYNC), \
-       GPIO_FN(LCD2D13),
-       GPIO_FN(VIO_D4), \
-       GPIO_FN(MSIOF2_TXD), \
-       GPIO_FN(LCD2D14),
-       GPIO_FN(VIO_D5), \
-       GPIO_FN(MSIOF2_TSCK), \
-       GPIO_FN(LCD2D15),
-       GPIO_FN(VIO_D6), \
-       GPIO_FN(PORT136_KEYOUT8), \
-       GPIO_FN(LCD2D16),
-       GPIO_FN(VIO_D7), \
-       GPIO_FN(PORT137_KEYOUT9), \
-       GPIO_FN(LCD2D17),
-       GPIO_FN(VIO_D8), \
-       GPIO_FN(PORT138_KEYOUT8), \
-       GPIO_FN(VIO2_D0), \
-       GPIO_FN(LCD2D6),
-       GPIO_FN(VIO_D9), \
-       GPIO_FN(PORT139_KEYOUT9), \
-       GPIO_FN(VIO2_D1), \
-       GPIO_FN(LCD2D7),
-       GPIO_FN(VIO_D10), \
-       GPIO_FN(TPU0TO2), \
-       GPIO_FN(VIO2_D2), \
-       GPIO_FN(LCD2D8),
-       GPIO_FN(VIO_D11), \
-       GPIO_FN(TPU0TO3), \
-       GPIO_FN(VIO2_D3), \
-       GPIO_FN(LCD2D9),
-       GPIO_FN(VIO_D12), \
-       GPIO_FN(PORT142_KEYOUT10), \
-       GPIO_FN(VIO2_D4), \
-       GPIO_FN(LCD2D2),
-       GPIO_FN(VIO_D13), \
-       GPIO_FN(PORT143_KEYOUT11), \
-       GPIO_FN(PORT143_KEYOUT6), \
-       GPIO_FN(VIO2_D5), \
-       GPIO_FN(LCD2D3),
-       GPIO_FN(VIO_D14), \
-       GPIO_FN(PORT144_KEYOUT7), \
-       GPIO_FN(VIO2_D6), \
-       GPIO_FN(LCD2D4),
-       GPIO_FN(VIO_D15), \
-       GPIO_FN(TPU1TO3), \
-       GPIO_FN(PORT145_LCD2DISP), \
-       GPIO_FN(PORT145_LCD2RS), \
-       GPIO_FN(VIO2_D7), \
-       GPIO_FN(LCD2D5),
-       GPIO_FN(VIO_CLK), \
-       GPIO_FN(LCD2DCK), \
-       GPIO_FN(PORT146_LCD2WR_), \
-       GPIO_FN(VIO2_CLK), \
-       GPIO_FN(LCD2D18),
-       GPIO_FN(VIO_FIELD), \
-       GPIO_FN(LCD2RD_), \
-       GPIO_FN(VIO2_FIELD), \
-       GPIO_FN(LCD2D19),
-       GPIO_FN(VIO_CKO),
-       GPIO_FN(A27), \
-       GPIO_FN(PORT149_RDWR), \
-       GPIO_FN(MFG0_IN1), \
-       GPIO_FN(PORT149_KEYOUT9),
-       GPIO_FN(MFG0_IN2),
-       GPIO_FN(TS_SPSYNC3), \
-       GPIO_FN(MSIOF2_RSCK),
-       GPIO_FN(TS_SDAT3), \
-       GPIO_FN(MSIOF2_RSYNC),
-       GPIO_FN(TPU1TO2), \
-       GPIO_FN(TS_SDEN3), \
-       GPIO_FN(PORT153_MSIOF2_SS1),
-       GPIO_FN(SCIFA2_TXD1), \
-       GPIO_FN(MSIOF2_MCK0),
-       GPIO_FN(SCIFA2_RXD1), \
-       GPIO_FN(MSIOF2_MCK1),
-       GPIO_FN(SCIFA2_RTS1_), \
-       GPIO_FN(PORT156_MSIOF2_SS2),
-       GPIO_FN(SCIFA2_CTS1_), \
-       GPIO_FN(PORT157_MSIOF2_RXD),
-       GPIO_FN(DINT_), \
-       GPIO_FN(SCIFA2_SCK1), \
-       GPIO_FN(TS_SCK3),
-       GPIO_FN(PORT159_SCIFB_SCK), \
-       GPIO_FN(PORT159_SCIFA5_SCK), \
-       GPIO_FN(NMI),
-       GPIO_FN(PORT160_SCIFB_TXD), \
-       GPIO_FN(PORT160_SCIFA5_TXD),
-       GPIO_FN(PORT161_SCIFB_CTS_), \
-       GPIO_FN(PORT161_SCIFA5_CTS_),
-       GPIO_FN(PORT162_SCIFB_RXD), \
-       GPIO_FN(PORT162_SCIFA5_RXD),
-       GPIO_FN(PORT163_SCIFB_RTS_), \
-       GPIO_FN(PORT163_SCIFA5_RTS_), \
-       GPIO_FN(TPU3TO0),
-       GPIO_FN(LCDD0),
-       GPIO_FN(LCDD1), \
-       GPIO_FN(PORT193_SCIFA5_CTS_), \
-       GPIO_FN(BBIF2_TSYNC1),
-       GPIO_FN(LCDD2), \
-       GPIO_FN(PORT194_SCIFA5_RTS_), \
-       GPIO_FN(BBIF2_TSCK1),
-       GPIO_FN(LCDD3), \
-       GPIO_FN(PORT195_SCIFA5_RXD), \
-       GPIO_FN(BBIF2_TXD1),
-       GPIO_FN(LCDD4), \
-       GPIO_FN(PORT196_SCIFA5_TXD),
-       GPIO_FN(LCDD5), \
-       GPIO_FN(PORT197_SCIFA5_SCK), \
-       GPIO_FN(MFG2_OUT2), \
-       GPIO_FN(TPU2TO1),
-       GPIO_FN(LCDD6),
-       GPIO_FN(LCDD7), \
-       GPIO_FN(TPU4TO1), \
-       GPIO_FN(MFG4_OUT2),
-       GPIO_FN(LCDD8), \
-       GPIO_FN(D16),
-       GPIO_FN(LCDD9), \
-       GPIO_FN(D17),
-       GPIO_FN(LCDD10), \
-       GPIO_FN(D18),
-       GPIO_FN(LCDD11), \
-       GPIO_FN(D19),
-       GPIO_FN(LCDD12), \
-       GPIO_FN(D20),
-       GPIO_FN(LCDD13), \
-       GPIO_FN(D21),
-       GPIO_FN(LCDD14), \
-       GPIO_FN(D22),
-       GPIO_FN(LCDD15), \
-       GPIO_FN(PORT207_MSIOF0L_SS1), \
-       GPIO_FN(D23),
-       GPIO_FN(LCDD16), \
-       GPIO_FN(PORT208_MSIOF0L_SS2), \
-       GPIO_FN(D24),
-       GPIO_FN(LCDD17), \
-       GPIO_FN(D25),
-       GPIO_FN(LCDD18), \
-       GPIO_FN(DREQ2), \
-       GPIO_FN(PORT210_MSIOF0L_SS1), \
-       GPIO_FN(D26),
-       GPIO_FN(LCDD19), \
-       GPIO_FN(PORT211_MSIOF0L_SS2), \
-       GPIO_FN(D27),
-       GPIO_FN(LCDD20), \
-       GPIO_FN(TS_SPSYNC1), \
-       GPIO_FN(MSIOF0L_MCK0), \
-       GPIO_FN(D28),
-       GPIO_FN(LCDD21), \
-       GPIO_FN(TS_SDAT1), \
-       GPIO_FN(MSIOF0L_MCK1), \
-       GPIO_FN(D29),
-       GPIO_FN(LCDD22), \
-       GPIO_FN(TS_SDEN1), \
-       GPIO_FN(MSIOF0L_RSCK), \
-       GPIO_FN(D30),
-       GPIO_FN(LCDD23), \
-       GPIO_FN(TS_SCK1), \
-       GPIO_FN(MSIOF0L_RSYNC), \
-       GPIO_FN(D31),
-       GPIO_FN(LCDDCK), \
-       GPIO_FN(LCDWR_),
-       GPIO_FN(LCDRD_), \
-       GPIO_FN(DACK2), \
-       GPIO_FN(PORT217_LCD2RS), \
-       GPIO_FN(MSIOF0L_TSYNC), \
-       GPIO_FN(VIO2_FIELD3), \
-       GPIO_FN(PORT217_LCD2DISP),
-       GPIO_FN(LCDHSYN), \
-       GPIO_FN(LCDCS_), \
-       GPIO_FN(LCDCS2_), \
-       GPIO_FN(DACK3), \
-       GPIO_FN(PORT218_VIO_CKOR),
-       GPIO_FN(LCDDISP), \
-       GPIO_FN(LCDRS), \
-       GPIO_FN(PORT219_LCD2WR_), \
-       GPIO_FN(DREQ3), \
-       GPIO_FN(MSIOF0L_TSCK), \
-       GPIO_FN(VIO2_CLK3), \
-       GPIO_FN(LCD2DCK_2),
-       GPIO_FN(LCDVSYN), \
-       GPIO_FN(LCDVSYN2),
-       GPIO_FN(LCDLCLK), \
-       GPIO_FN(DREQ1), \
-       GPIO_FN(PORT221_LCD2CS_), \
-       GPIO_FN(PWEN), \
-       GPIO_FN(MSIOF0L_RXD), \
-       GPIO_FN(VIO2_HD3), \
-       GPIO_FN(PORT221_LCD2HSYN),
-       GPIO_FN(LCDDON), \
-       GPIO_FN(LCDDON2), \
-       GPIO_FN(DACK1), \
-       GPIO_FN(OVCN), \
-       GPIO_FN(MSIOF0L_TXD), \
-       GPIO_FN(VIO2_VD3), \
-       GPIO_FN(PORT222_LCD2VSYN),
-
-       GPIO_FN(SCIFA1_TXD), \
-       GPIO_FN(OVCN2),
-       GPIO_FN(EXTLP), \
-       GPIO_FN(SCIFA1_SCK), \
-       GPIO_FN(PORT226_VIO_CKO2),
-       GPIO_FN(SCIFA1_RTS_), \
-       GPIO_FN(IDIN),
-       GPIO_FN(SCIFA1_RXD),
-       GPIO_FN(SCIFA1_CTS_), \
-       GPIO_FN(MFG1_IN1),
-       GPIO_FN(MSIOF1_TXD), \
-       GPIO_FN(SCIFA2_TXD2),
-       GPIO_FN(MSIOF1_TSYNC), \
-       GPIO_FN(SCIFA2_CTS2_),
-       GPIO_FN(MSIOF1_TSCK), \
-       GPIO_FN(SCIFA2_SCK2),
-       GPIO_FN(MSIOF1_RXD), \
-       GPIO_FN(SCIFA2_RXD2),
-       GPIO_FN(MSIOF1_RSCK), \
-       GPIO_FN(SCIFA2_RTS2_), \
-       GPIO_FN(VIO2_CLK2), \
-       GPIO_FN(LCD2D20),
-       GPIO_FN(MSIOF1_RSYNC), \
-       GPIO_FN(MFG1_IN2), \
-       GPIO_FN(VIO2_VD2), \
-       GPIO_FN(LCD2D21),
-       GPIO_FN(MSIOF1_MCK0), \
-       GPIO_FN(PORT236_I2C_SDA2),
-       GPIO_FN(MSIOF1_MCK1), \
-       GPIO_FN(PORT237_I2C_SCL2),
-       GPIO_FN(MSIOF1_SS1), \
-       GPIO_FN(VIO2_FIELD2), \
-       GPIO_FN(LCD2D22),
-       GPIO_FN(MSIOF1_SS2), \
-       GPIO_FN(VIO2_HD2), \
-       GPIO_FN(LCD2D23),
-       GPIO_FN(SCIFA6_TXD),
-       GPIO_FN(PORT241_IRDA_OUT), \
-       GPIO_FN(PORT241_IROUT), \
-       GPIO_FN(MFG4_OUT1), \
-       GPIO_FN(TPU4TO0),
-       GPIO_FN(PORT242_IRDA_IN), \
-       GPIO_FN(MFG4_IN2),
-       GPIO_FN(PORT243_IRDA_FIRSEL), \
-       GPIO_FN(PORT243_VIO_CKO2),
-       GPIO_FN(PORT244_SCIFA5_CTS_), \
-       GPIO_FN(MFG2_IN1), \
-       GPIO_FN(PORT244_SCIFB_CTS_), \
-       GPIO_FN(MSIOF2R_RXD),
-       GPIO_FN(PORT245_SCIFA5_RTS_), \
-       GPIO_FN(MFG2_IN2), \
-       GPIO_FN(PORT245_SCIFB_RTS_), \
-       GPIO_FN(MSIOF2R_TXD),
-       GPIO_FN(PORT246_SCIFA5_RXD), \
-       GPIO_FN(MFG1_OUT1), \
-       GPIO_FN(PORT246_SCIFB_RXD), \
-       GPIO_FN(TPU1TO0),
-       GPIO_FN(PORT247_SCIFA5_TXD), \
-       GPIO_FN(MFG3_OUT2), \
-       GPIO_FN(PORT247_SCIFB_TXD), \
-       GPIO_FN(TPU3TO1),
-       GPIO_FN(PORT248_SCIFA5_SCK), \
-       GPIO_FN(MFG2_OUT1), \
-       GPIO_FN(PORT248_SCIFB_SCK), \
-       GPIO_FN(TPU2TO0), \
-       GPIO_FN(PORT248_I2C_SCL3), \
-       GPIO_FN(MSIOF2R_TSCK),
-       GPIO_FN(PORT249_IROUT), \
-       GPIO_FN(MFG4_IN1), \
-       GPIO_FN(PORT249_I2C_SDA3), \
-       GPIO_FN(MSIOF2R_TSYNC),
-       GPIO_FN(SDHICLK0),
-       GPIO_FN(SDHICD0),
-       GPIO_FN(SDHID0_0),
-       GPIO_FN(SDHID0_1),
-       GPIO_FN(SDHID0_2),
-       GPIO_FN(SDHID0_3),
-       GPIO_FN(SDHICMD0),
-       GPIO_FN(SDHIWP0),
-       GPIO_FN(SDHICLK1),
-       GPIO_FN(SDHID1_0), \
-       GPIO_FN(TS_SPSYNC2),
-       GPIO_FN(SDHID1_1), \
-       GPIO_FN(TS_SDAT2),
-       GPIO_FN(SDHID1_2), \
-       GPIO_FN(TS_SDEN2),
-       GPIO_FN(SDHID1_3), \
-       GPIO_FN(TS_SCK2),
-       GPIO_FN(SDHICMD1),
-       GPIO_FN(SDHICLK2),
-       GPIO_FN(SDHID2_0), \
-       GPIO_FN(TS_SPSYNC4),
-       GPIO_FN(SDHID2_1), \
-       GPIO_FN(TS_SDAT4),
-       GPIO_FN(SDHID2_2), \
-       GPIO_FN(TS_SDEN4),
-       GPIO_FN(SDHID2_3), \
-       GPIO_FN(TS_SCK4),
-       GPIO_FN(SDHICMD2),
-       GPIO_FN(MMCCLK0),
-       GPIO_FN(MMCD0_0),
-       GPIO_FN(MMCD0_1),
-       GPIO_FN(MMCD0_2),
-       GPIO_FN(MMCD0_3),
-       GPIO_FN(MMCD0_4), \
-       GPIO_FN(TS_SPSYNC5),
-       GPIO_FN(MMCD0_5), \
-       GPIO_FN(TS_SDAT5),
-       GPIO_FN(MMCD0_6), \
-       GPIO_FN(TS_SDEN5),
-       GPIO_FN(MMCD0_7), \
-       GPIO_FN(TS_SCK5),
-       GPIO_FN(MMCCMD0),
-       GPIO_FN(RESETOUTS_), \
-       GPIO_FN(EXTAL2OUT),
-       GPIO_FN(MCP_WAIT__MCP_FRB),
-       GPIO_FN(MCP_CKO), \
-       GPIO_FN(MMCCLK1),
-       GPIO_FN(MCP_D15_MCP_NAF15),
-       GPIO_FN(MCP_D14_MCP_NAF14),
-       GPIO_FN(MCP_D13_MCP_NAF13),
-       GPIO_FN(MCP_D12_MCP_NAF12),
-       GPIO_FN(MCP_D11_MCP_NAF11),
-       GPIO_FN(MCP_D10_MCP_NAF10),
-       GPIO_FN(MCP_D9_MCP_NAF9),
-       GPIO_FN(MCP_D8_MCP_NAF8), \
-       GPIO_FN(MMCCMD1),
-       GPIO_FN(MCP_D7_MCP_NAF7), \
-       GPIO_FN(MMCD1_7),
-
-       GPIO_FN(MCP_D6_MCP_NAF6), \
-       GPIO_FN(MMCD1_6),
-       GPIO_FN(MCP_D5_MCP_NAF5), \
-       GPIO_FN(MMCD1_5),
-       GPIO_FN(MCP_D4_MCP_NAF4), \
-       GPIO_FN(MMCD1_4),
-       GPIO_FN(MCP_D3_MCP_NAF3), \
-       GPIO_FN(MMCD1_3),
-       GPIO_FN(MCP_D2_MCP_NAF2), \
-       GPIO_FN(MMCD1_2),
-       GPIO_FN(MCP_D1_MCP_NAF1), \
-       GPIO_FN(MMCD1_1),
-       GPIO_FN(MCP_D0_MCP_NAF0), \
-       GPIO_FN(MMCD1_0),
-       GPIO_FN(MCP_NBRSTOUT_),
-       GPIO_FN(MCP_WE0__MCP_FWE), \
-       GPIO_FN(MCP_RDWR_MCP_FWE),
-
-       /* MSEL2 special cases */
-       GPIO_FN(TSIF2_TS_XX1),
-       GPIO_FN(TSIF2_TS_XX2),
-       GPIO_FN(TSIF2_TS_XX3),
-       GPIO_FN(TSIF2_TS_XX4),
-       GPIO_FN(TSIF2_TS_XX5),
-       GPIO_FN(TSIF1_TS_XX1),
-       GPIO_FN(TSIF1_TS_XX2),
-       GPIO_FN(TSIF1_TS_XX3),
-       GPIO_FN(TSIF1_TS_XX4),
-       GPIO_FN(TSIF1_TS_XX5),
-       GPIO_FN(TSIF0_TS_XX1),
-       GPIO_FN(TSIF0_TS_XX2),
-       GPIO_FN(TSIF0_TS_XX3),
-       GPIO_FN(TSIF0_TS_XX4),
-       GPIO_FN(TSIF0_TS_XX5),
-       GPIO_FN(MST1_TS_XX1),
-       GPIO_FN(MST1_TS_XX2),
-       GPIO_FN(MST1_TS_XX3),
-       GPIO_FN(MST1_TS_XX4),
-       GPIO_FN(MST1_TS_XX5),
-       GPIO_FN(MST0_TS_XX1),
-       GPIO_FN(MST0_TS_XX2),
-       GPIO_FN(MST0_TS_XX3),
-       GPIO_FN(MST0_TS_XX4),
-       GPIO_FN(MST0_TS_XX5),
-
-       /* MSEL3 special cases */
-       GPIO_FN(SDHI0_VCCQ_MC0_ON),
-       GPIO_FN(SDHI0_VCCQ_MC0_OFF),
-       GPIO_FN(DEBUG_MON_VIO),
-       GPIO_FN(DEBUG_MON_LCDD),
-       GPIO_FN(LCDC_LCDC0),
-       GPIO_FN(LCDC_LCDC1),
-
-       /* MSEL4 special cases */
-       GPIO_FN(IRQ9_MEM_INT),
-       GPIO_FN(IRQ9_MCP_INT),
-       GPIO_FN(A11),
-       GPIO_FN(KEYOUT8),
-       GPIO_FN(TPU4TO3),
-       GPIO_FN(RESETA_N_PU_ON),
-       GPIO_FN(RESETA_N_PU_OFF),
-       GPIO_FN(EDBGREQ_PD),
-       GPIO_FN(EDBGREQ_PU),
-
-       /* Functions with pull-ups */
-       GPIO_FN(KEYIN0_PU),
-       GPIO_FN(KEYIN1_PU),
-       GPIO_FN(KEYIN2_PU),
-       GPIO_FN(KEYIN3_PU),
-       GPIO_FN(KEYIN4_PU),
-       GPIO_FN(KEYIN5_PU),
-       GPIO_FN(KEYIN6_PU),
-       GPIO_FN(KEYIN7_PU),
-       GPIO_FN(SDHICD0_PU),
-       GPIO_FN(SDHID0_0_PU),
-       GPIO_FN(SDHID0_1_PU),
-       GPIO_FN(SDHID0_2_PU),
-       GPIO_FN(SDHID0_3_PU),
-       GPIO_FN(SDHICMD0_PU),
-       GPIO_FN(SDHIWP0_PU),
-       GPIO_FN(SDHID1_0_PU),
-       GPIO_FN(SDHID1_1_PU),
-       GPIO_FN(SDHID1_2_PU),
-       GPIO_FN(SDHID1_3_PU),
-       GPIO_FN(SDHICMD1_PU),
-       GPIO_FN(SDHID2_0_PU),
-       GPIO_FN(SDHID2_1_PU),
-       GPIO_FN(SDHID2_2_PU),
-       GPIO_FN(SDHID2_3_PU),
-       GPIO_FN(SDHICMD2_PU),
-       GPIO_FN(MMCCMD0_PU),
-       GPIO_FN(MMCCMD1_PU),
-       GPIO_FN(MMCD0_0_PU),
-       GPIO_FN(MMCD0_1_PU),
-       GPIO_FN(MMCD0_2_PU),
-       GPIO_FN(MMCD0_3_PU),
-       GPIO_FN(MMCD0_4_PU),
-       GPIO_FN(MMCD0_5_PU),
-       GPIO_FN(MMCD0_6_PU),
-       GPIO_FN(MMCD0_7_PU),
-       GPIO_FN(FSIACK_PU),
-       GPIO_FN(FSIAILR_PU),
-       GPIO_FN(FSIAIBT_PU),
-       GPIO_FN(FSIAISLD_PU),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       PORTCR(0, 0xe6050000), /* PORT0CR */
-       PORTCR(1, 0xe6050001), /* PORT1CR */
-       PORTCR(2, 0xe6050002), /* PORT2CR */
-       PORTCR(3, 0xe6050003), /* PORT3CR */
-       PORTCR(4, 0xe6050004), /* PORT4CR */
-       PORTCR(5, 0xe6050005), /* PORT5CR */
-       PORTCR(6, 0xe6050006), /* PORT6CR */
-       PORTCR(7, 0xe6050007), /* PORT7CR */
-       PORTCR(8, 0xe6050008), /* PORT8CR */
-       PORTCR(9, 0xe6050009), /* PORT9CR */
-
-       PORTCR(10, 0xe605000a), /* PORT10CR */
-       PORTCR(11, 0xe605000b), /* PORT11CR */
-       PORTCR(12, 0xe605000c), /* PORT12CR */
-       PORTCR(13, 0xe605000d), /* PORT13CR */
-       PORTCR(14, 0xe605000e), /* PORT14CR */
-       PORTCR(15, 0xe605000f), /* PORT15CR */
-       PORTCR(16, 0xe6050010), /* PORT16CR */
-       PORTCR(17, 0xe6050011), /* PORT17CR */
-       PORTCR(18, 0xe6050012), /* PORT18CR */
-       PORTCR(19, 0xe6050013), /* PORT19CR */
-
-       PORTCR(20, 0xe6050014), /* PORT20CR */
-       PORTCR(21, 0xe6050015), /* PORT21CR */
-       PORTCR(22, 0xe6050016), /* PORT22CR */
-       PORTCR(23, 0xe6050017), /* PORT23CR */
-       PORTCR(24, 0xe6050018), /* PORT24CR */
-       PORTCR(25, 0xe6050019), /* PORT25CR */
-       PORTCR(26, 0xe605001a), /* PORT26CR */
-       PORTCR(27, 0xe605001b), /* PORT27CR */
-       PORTCR(28, 0xe605001c), /* PORT28CR */
-       PORTCR(29, 0xe605001d), /* PORT29CR */
-
-       PORTCR(30, 0xe605001e), /* PORT30CR */
-       PORTCR(31, 0xe605001f), /* PORT31CR */
-       PORTCR(32, 0xe6051020), /* PORT32CR */
-       PORTCR(33, 0xe6051021), /* PORT33CR */
-       PORTCR(34, 0xe6051022), /* PORT34CR */
-       PORTCR(35, 0xe6051023), /* PORT35CR */
-       PORTCR(36, 0xe6051024), /* PORT36CR */
-       PORTCR(37, 0xe6051025), /* PORT37CR */
-       PORTCR(38, 0xe6051026), /* PORT38CR */
-       PORTCR(39, 0xe6051027), /* PORT39CR */
-
-       PORTCR(40, 0xe6051028), /* PORT40CR */
-       PORTCR(41, 0xe6051029), /* PORT41CR */
-       PORTCR(42, 0xe605102a), /* PORT42CR */
-       PORTCR(43, 0xe605102b), /* PORT43CR */
-       PORTCR(44, 0xe605102c), /* PORT44CR */
-       PORTCR(45, 0xe605102d), /* PORT45CR */
-       PORTCR(46, 0xe605102e), /* PORT46CR */
-       PORTCR(47, 0xe605102f), /* PORT47CR */
-       PORTCR(48, 0xe6051030), /* PORT48CR */
-       PORTCR(49, 0xe6051031), /* PORT49CR */
-
-       PORTCR(50, 0xe6051032), /* PORT50CR */
-       PORTCR(51, 0xe6051033), /* PORT51CR */
-       PORTCR(52, 0xe6051034), /* PORT52CR */
-       PORTCR(53, 0xe6051035), /* PORT53CR */
-       PORTCR(54, 0xe6051036), /* PORT54CR */
-       PORTCR(55, 0xe6051037), /* PORT55CR */
-       PORTCR(56, 0xe6051038), /* PORT56CR */
-       PORTCR(57, 0xe6051039), /* PORT57CR */
-       PORTCR(58, 0xe605103a), /* PORT58CR */
-       PORTCR(59, 0xe605103b), /* PORT59CR */
-
-       PORTCR(60, 0xe605103c), /* PORT60CR */
-       PORTCR(61, 0xe605103d), /* PORT61CR */
-       PORTCR(62, 0xe605103e), /* PORT62CR */
-       PORTCR(63, 0xe605103f), /* PORT63CR */
-       PORTCR(64, 0xe6051040), /* PORT64CR */
-       PORTCR(65, 0xe6051041), /* PORT65CR */
-       PORTCR(66, 0xe6051042), /* PORT66CR */
-       PORTCR(67, 0xe6051043), /* PORT67CR */
-       PORTCR(68, 0xe6051044), /* PORT68CR */
-       PORTCR(69, 0xe6051045), /* PORT69CR */
-
-       PORTCR(70, 0xe6051046), /* PORT70CR */
-       PORTCR(71, 0xe6051047), /* PORT71CR */
-       PORTCR(72, 0xe6051048), /* PORT72CR */
-       PORTCR(73, 0xe6051049), /* PORT73CR */
-       PORTCR(74, 0xe605104a), /* PORT74CR */
-       PORTCR(75, 0xe605104b), /* PORT75CR */
-       PORTCR(76, 0xe605104c), /* PORT76CR */
-       PORTCR(77, 0xe605104d), /* PORT77CR */
-       PORTCR(78, 0xe605104e), /* PORT78CR */
-       PORTCR(79, 0xe605104f), /* PORT79CR */
-
-       PORTCR(80, 0xe6051050), /* PORT80CR */
-       PORTCR(81, 0xe6051051), /* PORT81CR */
-       PORTCR(82, 0xe6051052), /* PORT82CR */
-       PORTCR(83, 0xe6051053), /* PORT83CR */
-       PORTCR(84, 0xe6051054), /* PORT84CR */
-       PORTCR(85, 0xe6051055), /* PORT85CR */
-       PORTCR(86, 0xe6051056), /* PORT86CR */
-       PORTCR(87, 0xe6051057), /* PORT87CR */
-       PORTCR(88, 0xe6051058), /* PORT88CR */
-       PORTCR(89, 0xe6051059), /* PORT89CR */
-
-       PORTCR(90, 0xe605105a), /* PORT90CR */
-       PORTCR(91, 0xe605105b), /* PORT91CR */
-       PORTCR(92, 0xe605105c), /* PORT92CR */
-       PORTCR(93, 0xe605105d), /* PORT93CR */
-       PORTCR(94, 0xe605105e), /* PORT94CR */
-       PORTCR(95, 0xe605105f), /* PORT95CR */
-       PORTCR(96, 0xe6052060), /* PORT96CR */
-       PORTCR(97, 0xe6052061), /* PORT97CR */
-       PORTCR(98, 0xe6052062), /* PORT98CR */
-       PORTCR(99, 0xe6052063), /* PORT99CR */
-
-       PORTCR(100, 0xe6052064), /* PORT100CR */
-       PORTCR(101, 0xe6052065), /* PORT101CR */
-       PORTCR(102, 0xe6052066), /* PORT102CR */
-       PORTCR(103, 0xe6052067), /* PORT103CR */
-       PORTCR(104, 0xe6052068), /* PORT104CR */
-       PORTCR(105, 0xe6052069), /* PORT105CR */
-       PORTCR(106, 0xe605206a), /* PORT106CR */
-       PORTCR(107, 0xe605206b), /* PORT107CR */
-       PORTCR(108, 0xe605206c), /* PORT108CR */
-       PORTCR(109, 0xe605206d), /* PORT109CR */
-
-       PORTCR(110, 0xe605206e), /* PORT110CR */
-       PORTCR(111, 0xe605206f), /* PORT111CR */
-       PORTCR(112, 0xe6052070), /* PORT112CR */
-       PORTCR(113, 0xe6052071), /* PORT113CR */
-       PORTCR(114, 0xe6052072), /* PORT114CR */
-       PORTCR(115, 0xe6052073), /* PORT115CR */
-       PORTCR(116, 0xe6052074), /* PORT116CR */
-       PORTCR(117, 0xe6052075), /* PORT117CR */
-       PORTCR(118, 0xe6052076), /* PORT118CR */
-
-       PORTCR(128, 0xe6052080), /* PORT128CR */
-       PORTCR(129, 0xe6052081), /* PORT129CR */
-
-       PORTCR(130, 0xe6052082), /* PORT130CR */
-       PORTCR(131, 0xe6052083), /* PORT131CR */
-       PORTCR(132, 0xe6052084), /* PORT132CR */
-       PORTCR(133, 0xe6052085), /* PORT133CR */
-       PORTCR(134, 0xe6052086), /* PORT134CR */
-       PORTCR(135, 0xe6052087), /* PORT135CR */
-       PORTCR(136, 0xe6052088), /* PORT136CR */
-       PORTCR(137, 0xe6052089), /* PORT137CR */
-       PORTCR(138, 0xe605208a), /* PORT138CR */
-       PORTCR(139, 0xe605208b), /* PORT139CR */
-
-       PORTCR(140, 0xe605208c), /* PORT140CR */
-       PORTCR(141, 0xe605208d), /* PORT141CR */
-       PORTCR(142, 0xe605208e), /* PORT142CR */
-       PORTCR(143, 0xe605208f), /* PORT143CR */
-       PORTCR(144, 0xe6052090), /* PORT144CR */
-       PORTCR(145, 0xe6052091), /* PORT145CR */
-       PORTCR(146, 0xe6052092), /* PORT146CR */
-       PORTCR(147, 0xe6052093), /* PORT147CR */
-       PORTCR(148, 0xe6052094), /* PORT148CR */
-       PORTCR(149, 0xe6052095), /* PORT149CR */
-
-       PORTCR(150, 0xe6052096), /* PORT150CR */
-       PORTCR(151, 0xe6052097), /* PORT151CR */
-       PORTCR(152, 0xe6052098), /* PORT152CR */
-       PORTCR(153, 0xe6052099), /* PORT153CR */
-       PORTCR(154, 0xe605209a), /* PORT154CR */
-       PORTCR(155, 0xe605209b), /* PORT155CR */
-       PORTCR(156, 0xe605209c), /* PORT156CR */
-       PORTCR(157, 0xe605209d), /* PORT157CR */
-       PORTCR(158, 0xe605209e), /* PORT158CR */
-       PORTCR(159, 0xe605209f), /* PORT159CR */
-
-       PORTCR(160, 0xe60520a0), /* PORT160CR */
-       PORTCR(161, 0xe60520a1), /* PORT161CR */
-       PORTCR(162, 0xe60520a2), /* PORT162CR */
-       PORTCR(163, 0xe60520a3), /* PORT163CR */
-       PORTCR(164, 0xe60520a4), /* PORT164CR */
-
-       PORTCR(192, 0xe60520c0), /* PORT192CR */
-       PORTCR(193, 0xe60520c1), /* PORT193CR */
-       PORTCR(194, 0xe60520c2), /* PORT194CR */
-       PORTCR(195, 0xe60520c3), /* PORT195CR */
-       PORTCR(196, 0xe60520c4), /* PORT196CR */
-       PORTCR(197, 0xe60520c5), /* PORT197CR */
-       PORTCR(198, 0xe60520c6), /* PORT198CR */
-       PORTCR(199, 0xe60520c7), /* PORT199CR */
-
-       PORTCR(200, 0xe60520c8), /* PORT200CR */
-       PORTCR(201, 0xe60520c9), /* PORT201CR */
-       PORTCR(202, 0xe60520ca), /* PORT202CR */
-       PORTCR(203, 0xe60520cb), /* PORT203CR */
-       PORTCR(204, 0xe60520cc), /* PORT204CR */
-       PORTCR(205, 0xe60520cd), /* PORT205CR */
-       PORTCR(206, 0xe60520ce), /* PORT206CR */
-       PORTCR(207, 0xe60520cf), /* PORT207CR */
-       PORTCR(208, 0xe60520d0), /* PORT208CR */
-       PORTCR(209, 0xe60520d1), /* PORT209CR */
-
-       PORTCR(210, 0xe60520d2), /* PORT210CR */
-       PORTCR(211, 0xe60520d3), /* PORT211CR */
-       PORTCR(212, 0xe60520d4), /* PORT212CR */
-       PORTCR(213, 0xe60520d5), /* PORT213CR */
-       PORTCR(214, 0xe60520d6), /* PORT214CR */
-       PORTCR(215, 0xe60520d7), /* PORT215CR */
-       PORTCR(216, 0xe60520d8), /* PORT216CR */
-       PORTCR(217, 0xe60520d9), /* PORT217CR */
-       PORTCR(218, 0xe60520da), /* PORT218CR */
-       PORTCR(219, 0xe60520db), /* PORT219CR */
-
-       PORTCR(220, 0xe60520dc), /* PORT220CR */
-       PORTCR(221, 0xe60520dd), /* PORT221CR */
-       PORTCR(222, 0xe60520de), /* PORT222CR */
-       PORTCR(223, 0xe60520df), /* PORT223CR */
-       PORTCR(224, 0xe60530e0), /* PORT224CR */
-       PORTCR(225, 0xe60530e1), /* PORT225CR */
-       PORTCR(226, 0xe60530e2), /* PORT226CR */
-       PORTCR(227, 0xe60530e3), /* PORT227CR */
-       PORTCR(228, 0xe60530e4), /* PORT228CR */
-       PORTCR(229, 0xe60530e5), /* PORT229CR */
-
-       PORTCR(230, 0xe60530e6), /* PORT230CR */
-       PORTCR(231, 0xe60530e7), /* PORT231CR */
-       PORTCR(232, 0xe60530e8), /* PORT232CR */
-       PORTCR(233, 0xe60530e9), /* PORT233CR */
-       PORTCR(234, 0xe60530ea), /* PORT234CR */
-       PORTCR(235, 0xe60530eb), /* PORT235CR */
-       PORTCR(236, 0xe60530ec), /* PORT236CR */
-       PORTCR(237, 0xe60530ed), /* PORT237CR */
-       PORTCR(238, 0xe60530ee), /* PORT238CR */
-       PORTCR(239, 0xe60530ef), /* PORT239CR */
-
-       PORTCR(240, 0xe60530f0), /* PORT240CR */
-       PORTCR(241, 0xe60530f1), /* PORT241CR */
-       PORTCR(242, 0xe60530f2), /* PORT242CR */
-       PORTCR(243, 0xe60530f3), /* PORT243CR */
-       PORTCR(244, 0xe60530f4), /* PORT244CR */
-       PORTCR(245, 0xe60530f5), /* PORT245CR */
-       PORTCR(246, 0xe60530f6), /* PORT246CR */
-       PORTCR(247, 0xe60530f7), /* PORT247CR */
-       PORTCR(248, 0xe60530f8), /* PORT248CR */
-       PORTCR(249, 0xe60530f9), /* PORT249CR */
-
-       PORTCR(250, 0xe60530fa), /* PORT250CR */
-       PORTCR(251, 0xe60530fb), /* PORT251CR */
-       PORTCR(252, 0xe60530fc), /* PORT252CR */
-       PORTCR(253, 0xe60530fd), /* PORT253CR */
-       PORTCR(254, 0xe60530fe), /* PORT254CR */
-       PORTCR(255, 0xe60530ff), /* PORT255CR */
-       PORTCR(256, 0xe6053100), /* PORT256CR */
-       PORTCR(257, 0xe6053101), /* PORT257CR */
-       PORTCR(258, 0xe6053102), /* PORT258CR */
-       PORTCR(259, 0xe6053103), /* PORT259CR */
-
-       PORTCR(260, 0xe6053104), /* PORT260CR */
-       PORTCR(261, 0xe6053105), /* PORT261CR */
-       PORTCR(262, 0xe6053106), /* PORT262CR */
-       PORTCR(263, 0xe6053107), /* PORT263CR */
-       PORTCR(264, 0xe6053108), /* PORT264CR */
-       PORTCR(265, 0xe6053109), /* PORT265CR */
-       PORTCR(266, 0xe605310a), /* PORT266CR */
-       PORTCR(267, 0xe605310b), /* PORT267CR */
-       PORTCR(268, 0xe605310c), /* PORT268CR */
-       PORTCR(269, 0xe605310d), /* PORT269CR */
-
-       PORTCR(270, 0xe605310e), /* PORT270CR */
-       PORTCR(271, 0xe605310f), /* PORT271CR */
-       PORTCR(272, 0xe6053110), /* PORT272CR */
-       PORTCR(273, 0xe6053111), /* PORT273CR */
-       PORTCR(274, 0xe6053112), /* PORT274CR */
-       PORTCR(275, 0xe6053113), /* PORT275CR */
-       PORTCR(276, 0xe6053114), /* PORT276CR */
-       PORTCR(277, 0xe6053115), /* PORT277CR */
-       PORTCR(278, 0xe6053116), /* PORT278CR */
-       PORTCR(279, 0xe6053117), /* PORT279CR */
-
-       PORTCR(280, 0xe6053118), /* PORT280CR */
-       PORTCR(281, 0xe6053119), /* PORT281CR */
-       PORTCR(282, 0xe605311a), /* PORT282CR */
-
-       PORTCR(288, 0xe6052120), /* PORT288CR */
-       PORTCR(289, 0xe6052121), /* PORT289CR */
-
-       PORTCR(290, 0xe6052122), /* PORT290CR */
-       PORTCR(291, 0xe6052123), /* PORT291CR */
-       PORTCR(292, 0xe6052124), /* PORT292CR */
-       PORTCR(293, 0xe6052125), /* PORT293CR */
-       PORTCR(294, 0xe6052126), /* PORT294CR */
-       PORTCR(295, 0xe6052127), /* PORT295CR */
-       PORTCR(296, 0xe6052128), /* PORT296CR */
-       PORTCR(297, 0xe6052129), /* PORT297CR */
-       PORTCR(298, 0xe605212a), /* PORT298CR */
-       PORTCR(299, 0xe605212b), /* PORT299CR */
-
-       PORTCR(300, 0xe605212c), /* PORT300CR */
-       PORTCR(301, 0xe605212d), /* PORT301CR */
-       PORTCR(302, 0xe605212e), /* PORT302CR */
-       PORTCR(303, 0xe605212f), /* PORT303CR */
-       PORTCR(304, 0xe6052130), /* PORT304CR */
-       PORTCR(305, 0xe6052131), /* PORT305CR */
-       PORTCR(306, 0xe6052132), /* PORT306CR */
-       PORTCR(307, 0xe6052133), /* PORT307CR */
-       PORTCR(308, 0xe6052134), /* PORT308CR */
-       PORTCR(309, 0xe6052135), /* PORT309CR */
-
-       { PINMUX_CFG_REG("MSEL2CR", 0xe605801c, 32, 1) {
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       MSEL2CR_MSEL19_0, MSEL2CR_MSEL19_1,
-                       MSEL2CR_MSEL18_0, MSEL2CR_MSEL18_1,
-                       MSEL2CR_MSEL17_0, MSEL2CR_MSEL17_1,
-                       MSEL2CR_MSEL16_0, MSEL2CR_MSEL16_1,
-                       0, 0,
-                       MSEL2CR_MSEL14_0, MSEL2CR_MSEL14_1,
-                       MSEL2CR_MSEL13_0, MSEL2CR_MSEL13_1,
-                       MSEL2CR_MSEL12_0, MSEL2CR_MSEL12_1,
-                       MSEL2CR_MSEL11_0, MSEL2CR_MSEL11_1,
-                       MSEL2CR_MSEL10_0, MSEL2CR_MSEL10_1,
-                       MSEL2CR_MSEL9_0, MSEL2CR_MSEL9_1,
-                       MSEL2CR_MSEL8_0, MSEL2CR_MSEL8_1,
-                       MSEL2CR_MSEL7_0, MSEL2CR_MSEL7_1,
-                       MSEL2CR_MSEL6_0, MSEL2CR_MSEL6_1,
-                       MSEL2CR_MSEL5_0, MSEL2CR_MSEL5_1,
-                       MSEL2CR_MSEL4_0, MSEL2CR_MSEL4_1,
-                       MSEL2CR_MSEL3_0, MSEL2CR_MSEL3_1,
-                       MSEL2CR_MSEL2_0, MSEL2CR_MSEL2_1,
-                       MSEL2CR_MSEL1_0, MSEL2CR_MSEL1_1,
-                       MSEL2CR_MSEL0_0, MSEL2CR_MSEL0_1,
-               }
-       },
-       { PINMUX_CFG_REG("MSEL3CR", 0xe6058020, 32, 1) {
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       MSEL3CR_MSEL28_0, MSEL3CR_MSEL28_1,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       MSEL3CR_MSEL15_0, MSEL3CR_MSEL15_1,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       MSEL3CR_MSEL11_0, MSEL3CR_MSEL11_1,
-                       0, 0,
-                       MSEL3CR_MSEL9_0, MSEL3CR_MSEL9_1,
-                       0, 0,
-                       0, 0,
-                       MSEL3CR_MSEL6_0, MSEL3CR_MSEL6_1,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       MSEL3CR_MSEL2_0, MSEL3CR_MSEL2_1,
-                       0, 0,
-                       0, 0,
-               }
-       },
-       { PINMUX_CFG_REG("MSEL4CR", 0xe6058024, 32, 1) {
-                       0, 0,
-                       0, 0,
-                       MSEL4CR_MSEL29_0, MSEL4CR_MSEL29_1,
-                       0, 0,
-                       MSEL4CR_MSEL27_0, MSEL4CR_MSEL27_1,
-                       MSEL4CR_MSEL26_0, MSEL4CR_MSEL26_1,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       MSEL4CR_MSEL22_0, MSEL4CR_MSEL22_1,
-                       MSEL4CR_MSEL21_0, MSEL4CR_MSEL21_1,
-                       MSEL4CR_MSEL20_0, MSEL4CR_MSEL20_1,
-                       MSEL4CR_MSEL19_0, MSEL4CR_MSEL19_1,
-                       0, 0,
-                       0, 0,
-                       0, 0,
-                       MSEL4CR_MSEL15_0, MSEL4CR_MSEL15_1,
-                       0, 0,
-                       MSEL4CR_MSEL13_0, MSEL4CR_MSEL13_1,
-                       MSEL4CR_MSEL12_0, MSEL4CR_MSEL12_1,
-                       MSEL4CR_MSEL11_0, MSEL4CR_MSEL11_1,
-                       MSEL4CR_MSEL10_0, MSEL4CR_MSEL10_1,
-                       MSEL4CR_MSEL9_0, MSEL4CR_MSEL9_1,
-                       MSEL4CR_MSEL8_0, MSEL4CR_MSEL8_1,
-                       MSEL4CR_MSEL7_0, MSEL4CR_MSEL7_1,
-                       0, 0,
-                       0, 0,
-                       MSEL4CR_MSEL4_0, MSEL4CR_MSEL4_1,
-                       0, 0,
-                       0, 0,
-                       MSEL4CR_MSEL1_0, MSEL4CR_MSEL1_1,
-                       0, 0,
-               }
-       },
-       { },
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PORTL031_000DR", 0xe6054000, 32) {
-                       PORT31_DATA, PORT30_DATA, PORT29_DATA, PORT28_DATA,
-                       PORT27_DATA, PORT26_DATA, PORT25_DATA, PORT24_DATA,
-                       PORT23_DATA, PORT22_DATA, PORT21_DATA, PORT20_DATA,
-                       PORT19_DATA, PORT18_DATA, PORT17_DATA, PORT16_DATA,
-                       PORT15_DATA, PORT14_DATA, PORT13_DATA, PORT12_DATA,
-                       PORT11_DATA, PORT10_DATA, PORT9_DATA, PORT8_DATA,
-                       PORT7_DATA, PORT6_DATA, PORT5_DATA, PORT4_DATA,
-                       PORT3_DATA, PORT2_DATA, PORT1_DATA, PORT0_DATA }
-       },
-       { PINMUX_DATA_REG("PORTD063_032DR", 0xe6055000, 32) {
-                       PORT63_DATA, PORT62_DATA, PORT61_DATA, PORT60_DATA,
-                       PORT59_DATA, PORT58_DATA, PORT57_DATA, PORT56_DATA,
-                       PORT55_DATA, PORT54_DATA, PORT53_DATA, PORT52_DATA,
-                       PORT51_DATA, PORT50_DATA, PORT49_DATA, PORT48_DATA,
-                       PORT47_DATA, PORT46_DATA, PORT45_DATA, PORT44_DATA,
-                       PORT43_DATA, PORT42_DATA, PORT41_DATA, PORT40_DATA,
-                       PORT39_DATA, PORT38_DATA, PORT37_DATA, PORT36_DATA,
-                       PORT35_DATA, PORT34_DATA, PORT33_DATA, PORT32_DATA }
-       },
-       { PINMUX_DATA_REG("PORTD095_064DR", 0xe6055004, 32) {
-                       PORT95_DATA, PORT94_DATA, PORT93_DATA, PORT92_DATA,
-                       PORT91_DATA, PORT90_DATA, PORT89_DATA, PORT88_DATA,
-                       PORT87_DATA, PORT86_DATA, PORT85_DATA, PORT84_DATA,
-                       PORT83_DATA, PORT82_DATA, PORT81_DATA, PORT80_DATA,
-                       PORT79_DATA, PORT78_DATA, PORT77_DATA, PORT76_DATA,
-                       PORT75_DATA, PORT74_DATA, PORT73_DATA, PORT72_DATA,
-                       PORT71_DATA, PORT70_DATA, PORT69_DATA, PORT68_DATA,
-                       PORT67_DATA, PORT66_DATA, PORT65_DATA, PORT64_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR127_096DR", 0xe6056000, 32) {
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, PORT118_DATA, PORT117_DATA, PORT116_DATA,
-                       PORT115_DATA, PORT114_DATA, PORT113_DATA, PORT112_DATA,
-                       PORT111_DATA, PORT110_DATA, PORT109_DATA, PORT108_DATA,
-                       PORT107_DATA, PORT106_DATA, PORT105_DATA, PORT104_DATA,
-                       PORT103_DATA, PORT102_DATA, PORT101_DATA, PORT100_DATA,
-                       PORT99_DATA, PORT98_DATA, PORT97_DATA, PORT96_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR159_128DR", 0xe6056004, 32) {
-                       PORT159_DATA, PORT158_DATA, PORT157_DATA, PORT156_DATA,
-                       PORT155_DATA, PORT154_DATA, PORT153_DATA, PORT152_DATA,
-                       PORT151_DATA, PORT150_DATA, PORT149_DATA, PORT148_DATA,
-                       PORT147_DATA, PORT146_DATA, PORT145_DATA, PORT144_DATA,
-                       PORT143_DATA, PORT142_DATA, PORT141_DATA, PORT140_DATA,
-                       PORT139_DATA, PORT138_DATA, PORT137_DATA, PORT136_DATA,
-                       PORT135_DATA, PORT134_DATA, PORT133_DATA, PORT132_DATA,
-                       PORT131_DATA, PORT130_DATA, PORT129_DATA, PORT128_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR191_160DR", 0xe6056008, 32) {
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, 0, PORT164_DATA,
-                       PORT163_DATA, PORT162_DATA, PORT161_DATA, PORT160_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR223_192DR", 0xe605600C, 32) {
-                       PORT223_DATA, PORT222_DATA, PORT221_DATA, PORT220_DATA,
-                       PORT219_DATA, PORT218_DATA, PORT217_DATA, PORT216_DATA,
-                       PORT215_DATA, PORT214_DATA, PORT213_DATA, PORT212_DATA,
-                       PORT211_DATA, PORT210_DATA, PORT209_DATA, PORT208_DATA,
-                       PORT207_DATA, PORT206_DATA, PORT205_DATA, PORT204_DATA,
-                       PORT203_DATA, PORT202_DATA, PORT201_DATA, PORT200_DATA,
-                       PORT199_DATA, PORT198_DATA, PORT197_DATA, PORT196_DATA,
-                       PORT195_DATA, PORT194_DATA, PORT193_DATA, PORT192_DATA }
-       },
-       { PINMUX_DATA_REG("PORTU255_224DR", 0xe6057000, 32) {
-                       PORT255_DATA, PORT254_DATA, PORT253_DATA, PORT252_DATA,
-                       PORT251_DATA, PORT250_DATA, PORT249_DATA, PORT248_DATA,
-                       PORT247_DATA, PORT246_DATA, PORT245_DATA, PORT244_DATA,
-                       PORT243_DATA, PORT242_DATA, PORT241_DATA, PORT240_DATA,
-                       PORT239_DATA, PORT238_DATA, PORT237_DATA, PORT236_DATA,
-                       PORT235_DATA, PORT234_DATA, PORT233_DATA, PORT232_DATA,
-                       PORT231_DATA, PORT230_DATA, PORT229_DATA, PORT228_DATA,
-                       PORT227_DATA, PORT226_DATA, PORT225_DATA, PORT224_DATA }
-       },
-       { PINMUX_DATA_REG("PORTU287_256DR", 0xe6057004, 32) {
-                       0, 0, 0, 0,
-                       0, PORT282_DATA, PORT281_DATA, PORT280_DATA,
-                       PORT279_DATA, PORT278_DATA, PORT277_DATA, PORT276_DATA,
-                       PORT275_DATA, PORT274_DATA, PORT273_DATA, PORT272_DATA,
-                       PORT271_DATA, PORT270_DATA, PORT269_DATA, PORT268_DATA,
-                       PORT267_DATA, PORT266_DATA, PORT265_DATA, PORT264_DATA,
-                       PORT263_DATA, PORT262_DATA, PORT261_DATA, PORT260_DATA,
-                       PORT259_DATA, PORT258_DATA, PORT257_DATA, PORT256_DATA }
-       },
-       { PINMUX_DATA_REG("PORTR319_288DR", 0xe6056010, 32) {
-                       0, 0, 0, 0,
-                       0, 0, 0, 0,
-                       0, 0, PORT309_DATA, PORT308_DATA,
-                       PORT307_DATA, PORT306_DATA, PORT305_DATA, PORT304_DATA,
-                       PORT303_DATA, PORT302_DATA, PORT301_DATA, PORT300_DATA,
-                       PORT299_DATA, PORT298_DATA, PORT297_DATA, PORT296_DATA,
-                       PORT295_DATA, PORT294_DATA, PORT293_DATA, PORT292_DATA,
-                       PORT291_DATA, PORT290_DATA, PORT289_DATA, PORT288_DATA }
-       },
-       { },
-};
-
-/* IRQ pins through INTCS with IRQ0->15 from 0x200 and IRQ16-31 from 0x3200 */
-#define EXT_IRQ16L(n) intcs_evt2irq(0x200 + ((n) << 5))
-#define EXT_IRQ16H(n) intcs_evt2irq(0x3200 + ((n - 16) << 5))
-
-static struct pinmux_irq pinmux_irqs[] = {
-       PINMUX_IRQ(EXT_IRQ16H(19), PORT9_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(1), PORT10_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(0), PORT11_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(18), PORT13_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(20), PORT14_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(21), PORT15_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(31), PORT26_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(30), PORT27_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(29), PORT28_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(22), PORT40_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(23), PORT53_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(10), PORT54_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(9), PORT56_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(26), PORT115_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(27), PORT116_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(28), PORT117_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(24), PORT118_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(6), PORT147_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(2), PORT149_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(7), PORT150_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(12), PORT156_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(4), PORT159_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(25), PORT164_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(8), PORT223_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(3), PORT224_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(5), PORT227_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(17), PORT234_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(11), PORT238_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(13), PORT239_FN0),
-       PINMUX_IRQ(EXT_IRQ16H(16), PORT249_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(14), PORT251_FN0),
-       PINMUX_IRQ(EXT_IRQ16L(9), PORT308_FN0),
-};
-
-static struct pinmux_info sh73a0_pinmux_info = {
-       .name = "sh73a0_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .input_pd = { PINMUX_INPUT_PULLDOWN_BEGIN, PINMUX_INPUT_PULLDOWN_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PORT0,
-       .last_gpio = GPIO_FN_FSIAISLD_PU,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-
-       .gpio_irq = pinmux_irqs,
-       .gpio_irq_size = ARRAY_SIZE(pinmux_irqs),
-};
-
-void sh73a0_pinmux_init(void)
-{
-       register_pinmux(&sh73a0_pinmux_info);
-}
index 03c69f9979aa124ee485489d7f37832a65953da2..b580979923eb7efc3a5444638a4341fd9a3856f4 100644 (file)
@@ -68,6 +68,32 @@ void __init r8a7740_map_io(void)
        iotable_init(r8a7740_io_desc, ARRAY_SIZE(r8a7740_io_desc));
 }
 
+/* PFC */
+static struct resource r8a7740_pfc_resources[] = {
+       [0] = {
+               .start  = 0xe6050000,
+               .end    = 0xe6057fff,
+               .flags  = IORESOURCE_MEM,
+       },
+       [1] = {
+               .start  = 0xe605800c,
+               .end    = 0xe605802b,
+               .flags  = IORESOURCE_MEM,
+       }
+};
+
+static struct platform_device r8a7740_pfc_device = {
+       .name           = "pfc-r8a7740",
+       .id             = -1,
+       .resource       = r8a7740_pfc_resources,
+       .num_resources  = ARRAY_SIZE(r8a7740_pfc_resources),
+};
+
+void __init r8a7740_pinmux_init(void)
+{
+       platform_device_register(&r8a7740_pfc_device);
+}
+
 /* SCIFA0 */
 static struct plat_sci_port scif0_platform_data = {
        .mapbase        = 0xe6c40000,
index a181ced09e45a8766df72a259fbda313b7660382..344eb79658f9836422928faaba6267b48568d074 100644 (file)
@@ -60,6 +60,31 @@ void __init r8a7779_map_io(void)
        iotable_init(r8a7779_io_desc, ARRAY_SIZE(r8a7779_io_desc));
 }
 
+static struct resource r8a7779_pfc_resources[] = {
+       [0] = {
+               .start  = 0xfffc0000,
+               .end    = 0xfffc023b,
+               .flags  = IORESOURCE_MEM,
+       },
+       [1] = {
+               .start  = 0xffc40000,
+               .end    = 0xffc46fff,
+               .flags  = IORESOURCE_MEM,
+       }
+};
+
+static struct platform_device r8a7779_pfc_device = {
+       .name           = "pfc-r8a7779",
+       .id             = -1,
+       .resource       = r8a7779_pfc_resources,
+       .num_resources  = ARRAY_SIZE(r8a7779_pfc_resources),
+};
+
+void __init r8a7779_pinmux_init(void)
+{
+       platform_device_register(&r8a7779_pfc_device);
+}
+
 static struct plat_sci_port scif0_platform_data = {
        .mapbase        = 0xffe40000,
        .flags          = UPF_BOOT_AUTOCONF | UPF_IOREMAP,
index 191ae72e21baf70e9f24d965a956a14336d62233..d2079d5e33347ce17a6d5dea2a9c32350f6a9aa1 100644 (file)
@@ -60,6 +60,32 @@ void __init sh7372_map_io(void)
        iotable_init(sh7372_io_desc, ARRAY_SIZE(sh7372_io_desc));
 }
 
+/* PFC */
+static struct resource sh7372_pfc_resources[] = {
+       [0] = {
+               .start  = 0xe6050000,
+               .end    = 0xe6057fff,
+               .flags  = IORESOURCE_MEM,
+       },
+       [1] = {
+               .start  = 0xe605800c,
+               .end    = 0xe6058027,
+               .flags  = IORESOURCE_MEM,
+       }
+};
+
+static struct platform_device sh7372_pfc_device = {
+       .name           = "pfc-sh7372",
+       .id             = -1,
+       .resource       = sh7372_pfc_resources,
+       .num_resources  = ARRAY_SIZE(sh7372_pfc_resources),
+};
+
+void __init sh7372_pinmux_init(void)
+{
+       platform_device_register(&sh7372_pfc_device);
+}
+
 /* SCIFA0 */
 static struct plat_sci_port scif0_platform_data = {
        .mapbase        = 0xe6c40000,
index 8c2d6424f470a1bc5938163669b082455f5c4ddb..48f7f583647a3f71de41f722cddcee6dceeae60a 100644 (file)
@@ -57,6 +57,31 @@ void __init sh73a0_map_io(void)
        iotable_init(sh73a0_io_desc, ARRAY_SIZE(sh73a0_io_desc));
 }
 
+static struct resource sh73a0_pfc_resources[] = {
+       [0] = {
+               .start  = 0xe6050000,
+               .end    = 0xe6057fff,
+               .flags  = IORESOURCE_MEM,
+       },
+       [1] = {
+               .start  = 0xe605801c,
+               .end    = 0xe6058027,
+               .flags  = IORESOURCE_MEM,
+       }
+};
+
+static struct platform_device sh73a0_pfc_device = {
+       .name           = "pfc-sh73a0",
+       .id             = -1,
+       .resource       = sh73a0_pfc_resources,
+       .num_resources  = ARRAY_SIZE(sh73a0_pfc_resources),
+};
+
+void __init sh73a0_pinmux_init(void)
+{
+       platform_device_register(&sh73a0_pfc_device);
+}
+
 static struct plat_sci_port scif0_platform_data = {
        .mapbase        = 0xe6c40000,
        .flags          = UPF_BOOT_AUTOCONF,
index 87f720037ff76d0b9a1312a29f4718983e236e75..479146c180cba2df6d856b2d82b959bf1f812a15 100644 (file)
@@ -272,6 +272,7 @@ config CPU_SUBTYPE_SH7203
        select SYS_SUPPORTS_CMT
        select SYS_SUPPORTS_MTU2
        select ARCH_WANT_OPTIONAL_GPIOLIB
+       select PINCTRL
 
 config CPU_SUBTYPE_SH7206
        bool "Support SH7206 processor"
@@ -292,6 +293,7 @@ config CPU_SUBTYPE_SH7264
        select CPU_HAS_FPU
        select SYS_SUPPORTS_CMT
        select SYS_SUPPORTS_MTU2
+       select PINCTRL
 
 config CPU_SUBTYPE_SH7269
        bool "Support SH7269 processor"
@@ -299,6 +301,7 @@ config CPU_SUBTYPE_SH7269
        select CPU_HAS_FPU
        select SYS_SUPPORTS_CMT
        select SYS_SUPPORTS_MTU2
+       select PINCTRL
 
 config CPU_SUBTYPE_MXG
        bool "Support MX-G processor"
@@ -360,6 +363,7 @@ config CPU_SUBTYPE_SH7720
        select ARCH_WANT_OPTIONAL_GPIOLIB
        select USB_ARCH_HAS_OHCI
        select USB_OHCI_SH if USB_OHCI_HCD
+       select PINCTRL
        help
          Select SH7720 if you have a SH3-DSP SH7720 CPU.
 
@@ -425,6 +429,7 @@ config CPU_SUBTYPE_SH7723
        select ARCH_SPARSEMEM_ENABLE
        select SYS_SUPPORTS_CMT
        select ARCH_WANT_OPTIONAL_GPIOLIB
+       select PINCTRL
        help
          Select SH7723 if you have an SH-MobileR2 CPU.
 
@@ -436,6 +441,7 @@ config CPU_SUBTYPE_SH7724
        select ARCH_SPARSEMEM_ENABLE
        select SYS_SUPPORTS_CMT
        select ARCH_WANT_OPTIONAL_GPIOLIB
+       select PINCTRL
        help
          Select SH7724 if you have an SH-MobileR2R CPU.
 
@@ -446,6 +452,7 @@ config CPU_SUBTYPE_SH7734
        select ARCH_WANT_OPTIONAL_GPIOLIB
        select USB_ARCH_HAS_OHCI
        select USB_ARCH_HAS_EHCI
+       select PINCTRL
        help
          Select SH7734 if you have a SH4A SH7734 CPU.
 
@@ -456,6 +463,7 @@ config CPU_SUBTYPE_SH7757
        select ARCH_WANT_OPTIONAL_GPIOLIB
        select USB_ARCH_HAS_OHCI
        select USB_ARCH_HAS_EHCI
+       select PINCTRL
        help
          Select SH7757 if you have a SH4A SH7757 CPU.
 
@@ -482,6 +490,7 @@ config CPU_SUBTYPE_SH7785
        select ARCH_SPARSEMEM_ENABLE
        select SYS_SUPPORTS_NUMA
        select ARCH_WANT_OPTIONAL_GPIOLIB
+       select PINCTRL
 
 config CPU_SUBTYPE_SH7786
        bool "Support SH7786 processor"
@@ -494,6 +503,7 @@ config CPU_SUBTYPE_SH7786
        select USB_OHCI_SH if USB_OHCI_HCD
        select USB_ARCH_HAS_EHCI
        select USB_EHCI_SH if USB_EHCI_HCD
+       select PINCTRL
 
 config CPU_SUBTYPE_SHX3
        bool "Support SH-X3 processor"
@@ -501,6 +511,7 @@ config CPU_SUBTYPE_SHX3
        select CPU_SHX3
        select GENERIC_CLOCKEVENTS_BROADCAST if SMP
        select ARCH_REQUIRE_GPIOLIB
+       select PINCTRL
 
 # SH4AL-DSP Processor Support
 
@@ -519,6 +530,7 @@ config CPU_SUBTYPE_SH7722
        select SYS_SUPPORTS_NUMA
        select SYS_SUPPORTS_CMT
        select ARCH_WANT_OPTIONAL_GPIOLIB
+       select PINCTRL
 
 config CPU_SUBTYPE_SH7366
        bool "Support SH7366 processor"
index 04f53d31489f2cc142f804bd444593305db27c01..7dfe15e2e990b5fd11ffab3945ddd5eed46923b3 100644 (file)
@@ -20,7 +20,7 @@
 #endif
 
 #define ARCH_NR_GPIOS 512
-#include <linux/sh_pfc.h>
+#include <asm-generic/gpio.h>
 
 #ifdef CONFIG_GPIOLIB
 
diff --git a/arch/sh/include/cpu-common/cpu/pfc.h b/arch/sh/include/cpu-common/cpu/pfc.h
new file mode 100644 (file)
index 0000000..e538813
--- /dev/null
@@ -0,0 +1,26 @@
+/*
+ * SH Pin Function Control Initialization
+ *
+ * Copyright (C) 2012  Renesas Solutions Corp.
+ *
+ * This program is free software; you can redistribute it and/or modify
+ * it under the terms of the GNU General Public License as published by
+ * the Free Software Foundation; version 2 of the License.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ */
+
+#ifndef __ARCH_SH_CPU_PFC_H__
+#define __ARCH_SH_CPU_PFC_H__
+
+#include <linux/types.h>
+
+struct resource;
+
+int sh_pfc_register(const char *name,
+                   struct resource *resource, u32 num_resources);
+
+#endif /* __ARCH_SH_CPU_PFC_H__ */
index 6fae50cb1e9488efadb3f78ba53149a557ef23a2..668da89bdac4871db1045f0ea02557a2806339e6 100644 (file)
@@ -184,7 +184,7 @@ enum {
        /* SIUA */
        GPIO_FN_SIUAFCK, GPIO_FN_SIUAILR, GPIO_FN_SIUAIBT, GPIO_FN_SIUAISLD,
        GPIO_FN_SIUAOLR, GPIO_FN_SIUAOBT, GPIO_FN_SIUAOSLD, GPIO_FN_SIUAMCK,
-       GPIO_FN_SIUAISPD, GPIO_FN_SIUOSPD,
+       GPIO_FN_SIUAISPD, GPIO_FN_SIUAOSPD,
 
        /* SIUB */
        GPIO_FN_SIUBFCK, GPIO_FN_SIUBILR, GPIO_FN_SIUBIBT, GPIO_FN_SIUBISLD,
index 977862f9072ae4a7da407d5f5b99f3398cf2d7a6..0df09e638f09ed67d3f85c7cec718bf65123df33 100644 (file)
@@ -32,16 +32,14 @@ enum {
        GPIO_PD3, GPIO_PD2, GPIO_PD1, GPIO_PD0,
 
        /* PE */
-       GPIO_PE5, GPIO_PE4, GPIO_PE3, GPIO_PE2,
-       GPIO_PE1, GPIO_PE0,
+       GPIO_PE7, GPIO_PE6,
 
        /* PF */
        GPIO_PF7, GPIO_PF6, GPIO_PF5, GPIO_PF4,
        GPIO_PF3, GPIO_PF2, GPIO_PF1, GPIO_PF0,
 
        /* PG */
-       GPIO_PG7, GPIO_PG6, GPIO_PG5, GPIO_PG4,
-       GPIO_PG3, GPIO_PG2, GPIO_PG1, GPIO_PG0,
+       GPIO_PG7, GPIO_PG6, GPIO_PG5,
 
        /* PH */
        GPIO_PH7, GPIO_PH6, GPIO_PH5, GPIO_PH4,
@@ -49,7 +47,7 @@ enum {
 
        /* PJ */
        GPIO_PJ7, GPIO_PJ6, GPIO_PJ5, GPIO_PJ4,
-       GPIO_PJ3, GPIO_PJ2, GPIO_PJ1, GPIO_PJ0,
+       GPIO_PJ3, GPIO_PJ2, GPIO_PJ1,
 
        /* DU */
        GPIO_FN_DCLKIN, GPIO_FN_DCLKOUT, GPIO_FN_ODDF,
index fa58bfd30d829d5917b022e945b9bb512dfdc212..accc7ca722e1feec6ca6f9760fd01d2aff7b54fc 100644 (file)
@@ -18,4 +18,4 @@ obj-$(CONFIG_ARCH_SHMOBILE)   += shmobile/
 obj-$(CONFIG_SH_ADC)           += adc.o
 obj-$(CONFIG_SH_CLK_CPG_LEGACY)        += clock-cpg.o
 
-obj-y  += irq/ init.o clock.o fpu.o proc.o
+obj-y  += irq/ init.o clock.o fpu.o pfc.o proc.o
diff --git a/arch/sh/kernel/cpu/pfc.c b/arch/sh/kernel/cpu/pfc.c
new file mode 100644 (file)
index 0000000..d766564
--- /dev/null
@@ -0,0 +1,33 @@
+/*
+ * SH Pin Function Control Initialization
+ *
+ * Copyright (C) 2012  Renesas Solutions Corp.
+ *
+ * This program is free software; you can redistribute it and/or modify
+ * it under the terms of the GNU General Public License as published by
+ * the Free Software Foundation; version 2 of the License.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ */
+
+#include <linux/init.h>
+#include <linux/platform_device.h>
+
+#include <cpu/pfc.h>
+
+static struct platform_device sh_pfc_device = {
+       .id             = -1,
+};
+
+int __init sh_pfc_register(const char *name,
+                          struct resource *resource, u32 num_resources)
+{
+       sh_pfc_device.name = name;
+       sh_pfc_device.num_resources = num_resources;
+       sh_pfc_device.resource = resource;
+
+       return platform_device_register(&sh_pfc_device);
+}
index c465af7283fc89793ad1da0f76cb756e1c5b5237..96c6c2634cb457f17a7e3af91a013532ba79d0b9 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7203.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
-       PB12_DATA,
-       PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
-       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
-       PC14_DATA, PC13_DATA, PC12_DATA,
-       PC11_DATA, PC10_DATA, PC9_DATA, PC8_DATA,
-       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
-       PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
-       PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
-       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
-       PE15_DATA, PE14_DATA, PE13_DATA, PE12_DATA,
-       PE11_DATA, PE10_DATA, PE9_DATA, PE8_DATA,
-       PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
-       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
-       PF30_DATA, PF29_DATA, PF28_DATA,
-       PF27_DATA, PF26_DATA, PF25_DATA, PF24_DATA,
-       PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
-       PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA,
-       PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
-       PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
-       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       FORCE_IN,
-       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
-       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
-       PB11_IN, PB10_IN, PB9_IN, PB8_IN,
-       PC14_IN, PC13_IN, PC12_IN,
-       PC11_IN, PC10_IN, PC9_IN, PC8_IN,
-       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
-       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
-       PD15_IN, PD14_IN, PD13_IN, PD12_IN,
-       PD11_IN, PD10_IN, PD9_IN, PD8_IN,
-       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
-       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
-       PE15_IN, PE14_IN, PE13_IN, PE12_IN,
-       PE11_IN, PE10_IN, PE9_IN, PE8_IN,
-       PE7_IN, PE6_IN, PE5_IN, PE4_IN,
-       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
-       PF30_IN, PF29_IN, PF28_IN,
-       PF27_IN, PF26_IN, PF25_IN, PF24_IN,
-       PF23_IN, PF22_IN, PF21_IN, PF20_IN,
-       PF19_IN, PF18_IN, PF17_IN, PF16_IN,
-       PF15_IN, PF14_IN, PF13_IN, PF12_IN,
-       PF11_IN, PF10_IN, PF9_IN, PF8_IN,
-       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
-       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       FORCE_OUT,
-       PB11_OUT, PB10_OUT, PB9_OUT, PB8_OUT,
-       PC14_OUT, PC13_OUT, PC12_OUT,
-       PC11_OUT, PC10_OUT, PC9_OUT, PC8_OUT,
-       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
-       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
-       PD15_OUT, PD14_OUT, PD13_OUT, PD12_OUT,
-       PD11_OUT, PD10_OUT, PD9_OUT, PD8_OUT,
-       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
-       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
-       PE15_OUT, PE14_OUT, PE13_OUT, PE12_OUT,
-       PE11_OUT, PE10_OUT, PE9_OUT, PE8_OUT,
-       PE7_OUT, PE6_OUT, PE5_OUT, PE4_OUT,
-       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
-       PF30_OUT, PF29_OUT, PF28_OUT,
-       PF27_OUT, PF26_OUT, PF25_OUT, PF24_OUT,
-       PF23_OUT, PF22_OUT, PF21_OUT, PF20_OUT,
-       PF19_OUT, PF18_OUT, PF17_OUT, PF16_OUT,
-       PF15_OUT, PF14_OUT, PF13_OUT, PF12_OUT,
-       PF11_OUT, PF10_OUT, PF9_OUT, PF8_OUT,
-       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
-       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PB11_IOR_IN, PB11_IOR_OUT,
-       PB10_IOR_IN, PB10_IOR_OUT,
-       PB9_IOR_IN, PB9_IOR_OUT,
-       PB8_IOR_IN, PB8_IOR_OUT,
-       PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
-       PB11MD_0, PB11MD_1,
-       PB10MD_0, PB10MD_1,
-       PB9MD_00, PB9MD_01, PB9MD_10,
-       PB8MD_00, PB8MD_01, PB8MD_10,
-       PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
-       PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
-       PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
-       PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
-       PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11,
-       PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11,
-       PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11,
-       PB0MD_00, PB0MD_01, PB0MD_10, PB0MD_11,
-
-       PB12IRQ_00, PB12IRQ_01, PB12IRQ_10,
-
-       PC14MD_0, PC14MD_1,
-       PC13MD_0, PC13MD_1,
-       PC12MD_0, PC12MD_1,
-       PC11MD_00, PC11MD_01, PC11MD_10,
-       PC10MD_00, PC10MD_01, PC10MD_10,
-       PC9MD_0, PC9MD_1,
-       PC8MD_0, PC8MD_1,
-       PC7MD_0, PC7MD_1,
-       PC6MD_0, PC6MD_1,
-       PC5MD_0, PC5MD_1,
-       PC4MD_0, PC4MD_1,
-       PC3MD_0, PC3MD_1,
-       PC2MD_0, PC2MD_1,
-       PC1MD_0, PC1MD_1,
-       PC0MD_00, PC0MD_01, PC0MD_10,
-
-       PD15MD_000, PD15MD_001, PD15MD_010, PD15MD_100, PD15MD_101,
-       PD14MD_000, PD14MD_001, PD14MD_010, PD14MD_101,
-       PD13MD_000, PD13MD_001, PD13MD_010, PD13MD_100, PD13MD_101,
-       PD12MD_000, PD12MD_001, PD12MD_010, PD12MD_100, PD12MD_101,
-       PD11MD_000, PD11MD_001, PD11MD_010, PD11MD_100, PD11MD_101,
-       PD10MD_000, PD10MD_001, PD10MD_010, PD10MD_100, PD10MD_101,
-       PD9MD_000, PD9MD_001, PD9MD_010, PD9MD_100, PD9MD_101,
-       PD8MD_000, PD8MD_001, PD8MD_010, PD8MD_100, PD8MD_101,
-       PD7MD_000, PD7MD_001, PD7MD_010, PD7MD_011, PD7MD_100, PD7MD_101,
-       PD6MD_000, PD6MD_001, PD6MD_010, PD6MD_011, PD6MD_100, PD6MD_101,
-       PD5MD_000, PD5MD_001, PD5MD_010, PD5MD_011, PD5MD_100, PD5MD_101,
-       PD4MD_000, PD4MD_001, PD4MD_010, PD4MD_011, PD4MD_100, PD4MD_101,
-       PD3MD_000, PD3MD_001, PD3MD_010, PD3MD_011, PD3MD_100, PD3MD_101,
-       PD2MD_000, PD2MD_001, PD2MD_010, PD2MD_011, PD2MD_100, PD2MD_101,
-       PD1MD_000, PD1MD_001, PD1MD_010, PD1MD_011, PD1MD_100, PD1MD_101,
-       PD0MD_000, PD0MD_001, PD0MD_010, PD0MD_011, PD0MD_100, PD0MD_101,
-
-       PE15MD_00, PE15MD_01, PE15MD_11,
-       PE14MD_00, PE14MD_01, PE14MD_11,
-       PE13MD_00, PE13MD_11,
-       PE12MD_00, PE12MD_11,
-       PE11MD_000, PE11MD_001, PE11MD_010, PE11MD_100,
-       PE10MD_000, PE10MD_001, PE10MD_010, PE10MD_100,
-       PE9MD_00, PE9MD_01, PE9MD_10, PE9MD_11,
-       PE8MD_00, PE8MD_01, PE8MD_10, PE8MD_11,
-       PE7MD_000, PE7MD_001, PE7MD_010, PE7MD_011, PE7MD_100,
-       PE6MD_000, PE6MD_001, PE6MD_010, PE6MD_011, PE6MD_100,
-       PE5MD_000, PE5MD_001, PE5MD_010, PE5MD_011, PE5MD_100,
-       PE4MD_000, PE4MD_001, PE4MD_010, PE4MD_011, PE4MD_100,
-       PE3MD_00, PE3MD_01, PE3MD_11,
-       PE2MD_00, PE2MD_01, PE2MD_11,
-       PE1MD_00, PE1MD_01, PE1MD_10, PE1MD_11,
-       PE0MD_000, PE0MD_001, PE0MD_011, PE0MD_100,
-
-       PF30MD_0, PF30MD_1,
-       PF29MD_0, PF29MD_1,
-       PF28MD_0, PF28MD_1,
-       PF27MD_0, PF27MD_1,
-       PF26MD_0, PF26MD_1,
-       PF25MD_0, PF25MD_1,
-       PF24MD_0, PF24MD_1,
-       PF23MD_00, PF23MD_01, PF23MD_10,
-       PF22MD_00, PF22MD_01, PF22MD_10,
-       PF21MD_00, PF21MD_01, PF21MD_10,
-       PF20MD_00, PF20MD_01, PF20MD_10,
-       PF19MD_00, PF19MD_01, PF19MD_10,
-       PF18MD_00, PF18MD_01, PF18MD_10,
-       PF17MD_00, PF17MD_01, PF17MD_10,
-       PF16MD_00, PF16MD_01, PF16MD_10,
-       PF15MD_00, PF15MD_01, PF15MD_10,
-       PF14MD_00, PF14MD_01, PF14MD_10,
-       PF13MD_00, PF13MD_01, PF13MD_10,
-       PF12MD_00, PF12MD_01, PF12MD_10,
-       PF11MD_00, PF11MD_01, PF11MD_10,
-       PF10MD_00, PF10MD_01, PF10MD_10,
-       PF9MD_00, PF9MD_01, PF9MD_10,
-       PF8MD_00, PF8MD_01, PF8MD_10,
-       PF7MD_00, PF7MD_01, PF7MD_10, PF7MD_11,
-       PF6MD_00, PF6MD_01, PF6MD_10, PF6MD_11,
-       PF5MD_00, PF5MD_01, PF5MD_10, PF5MD_11,
-       PF4MD_00, PF4MD_01, PF4MD_10, PF4MD_11,
-       PF3MD_00, PF3MD_01, PF3MD_10, PF3MD_11,
-       PF2MD_00, PF2MD_01, PF2MD_10, PF2MD_11,
-       PF1MD_00, PF1MD_01, PF1MD_10, PF1MD_11,
-       PF0MD_00, PF0MD_01, PF0MD_10, PF0MD_11,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       PINT7_PB_MARK, PINT6_PB_MARK, PINT5_PB_MARK, PINT4_PB_MARK,
-       PINT3_PB_MARK, PINT2_PB_MARK, PINT1_PB_MARK, PINT0_PB_MARK,
-       PINT7_PD_MARK, PINT6_PD_MARK, PINT5_PD_MARK, PINT4_PD_MARK,
-       PINT3_PD_MARK, PINT2_PD_MARK, PINT1_PD_MARK, PINT0_PD_MARK,
-       IRQ7_PB_MARK, IRQ6_PB_MARK, IRQ5_PB_MARK, IRQ4_PB_MARK,
-       IRQ3_PB_MARK, IRQ2_PB_MARK, IRQ1_PB_MARK, IRQ0_PB_MARK,
-       IRQ7_PD_MARK, IRQ6_PD_MARK, IRQ5_PD_MARK, IRQ4_PD_MARK,
-       IRQ3_PD_MARK, IRQ2_PD_MARK, IRQ1_PD_MARK, IRQ0_PD_MARK,
-       IRQ7_PE_MARK, IRQ6_PE_MARK, IRQ5_PE_MARK, IRQ4_PE_MARK,
-       IRQ3_PE_MARK, IRQ2_PE_MARK, IRQ1_PE_MARK, IRQ0_PE_MARK,
-       WDTOVF_MARK, IRQOUT_MARK, REFOUT_MARK, IRQOUT_REFOUT_MARK,
-       UBCTRG_MARK,
-       CTX1_MARK, CRX1_MARK, CTX0_MARK, CTX0_CTX1_MARK,
-       CRX0_MARK, CRX0_CRX1_MARK,
-       SDA3_MARK, SCL3_MARK,
-       SDA2_MARK, SCL2_MARK,
-       SDA1_MARK, SCL1_MARK,
-       SDA0_MARK, SCL0_MARK,
-       TEND0_PD_MARK, TEND0_PE_MARK, DACK0_PD_MARK, DACK0_PE_MARK,
-       DREQ0_PD_MARK, DREQ0_PE_MARK, TEND1_PD_MARK, TEND1_PE_MARK,
-       DACK1_PD_MARK, DACK1_PE_MARK, DREQ1_PD_MARK, DREQ1_PE_MARK,
-       DACK2_MARK, DREQ2_MARK, DACK3_MARK, DREQ3_MARK,
-       ADTRG_PD_MARK, ADTRG_PE_MARK,
-       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
-       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
-       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
-       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
-       A25_MARK, A24_MARK, A23_MARK, A22_MARK,
-       A21_MARK, CS4_MARK, MRES_MARK, BS_MARK,
-       IOIS16_MARK, CS1_MARK, CS6_CE1B_MARK, CE2B_MARK,
-       CS5_CE1A_MARK, CE2A_MARK, FRAME_MARK, WAIT_MARK,
-       RDWR_MARK, CKE_MARK, CASU_MARK, BREQ_MARK,
-       RASU_MARK, BACK_MARK, CASL_MARK, RASL_MARK,
-       WE3_DQMUU_AH_ICIO_WR_MARK, WE2_DQMUL_ICIORD_MARK,
-       WE1_DQMLU_WE_MARK, WE0_DQMLL_MARK,
-       CS3_MARK, CS2_MARK, A1_MARK, A0_MARK, CS7_MARK,
-       TIOC4D_MARK, TIOC4C_MARK, TIOC4B_MARK, TIOC4A_MARK,
-       TIOC3D_MARK, TIOC3C_MARK, TIOC3B_MARK, TIOC3A_MARK,
-       TIOC2B_MARK, TIOC1B_MARK, TIOC2A_MARK, TIOC1A_MARK,
-       TIOC0D_MARK, TIOC0C_MARK, TIOC0B_MARK, TIOC0A_MARK,
-       TCLKD_PD_MARK, TCLKC_PD_MARK, TCLKB_PD_MARK, TCLKA_PD_MARK,
-       TCLKD_PF_MARK, TCLKC_PF_MARK, TCLKB_PF_MARK, TCLKA_PF_MARK,
-       SCS0_PD_MARK, SSO0_PD_MARK, SSI0_PD_MARK, SSCK0_PD_MARK,
-       SCS0_PF_MARK, SSO0_PF_MARK, SSI0_PF_MARK, SSCK0_PF_MARK,
-       SCS1_PD_MARK, SSO1_PD_MARK, SSI1_PD_MARK, SSCK1_PD_MARK,
-       SCS1_PF_MARK, SSO1_PF_MARK, SSI1_PF_MARK, SSCK1_PF_MARK,
-       TXD0_MARK, RXD0_MARK, SCK0_MARK,
-       TXD1_MARK, RXD1_MARK, SCK1_MARK,
-       TXD2_MARK, RXD2_MARK, SCK2_MARK,
-       RTS3_MARK, CTS3_MARK, TXD3_MARK,
-       RXD3_MARK, SCK3_MARK,
-       AUDIO_CLK_MARK,
-       SSIDATA3_MARK, SSIWS3_MARK, SSISCK3_MARK,
-       SSIDATA2_MARK, SSIWS2_MARK, SSISCK2_MARK,
-       SSIDATA1_MARK, SSIWS1_MARK, SSISCK1_MARK,
-       SSIDATA0_MARK, SSIWS0_MARK, SSISCK0_MARK,
-       FCE_MARK, FRB_MARK,
-       NAF7_MARK, NAF6_MARK, NAF5_MARK, NAF4_MARK,
-       NAF3_MARK, NAF2_MARK, NAF1_MARK, NAF0_MARK,
-       FSC_MARK, FOE_MARK, FCDE_MARK, FWE_MARK,
-       LCD_VEPWC_MARK, LCD_VCPWC_MARK, LCD_CLK_MARK, LCD_FLM_MARK,
-       LCD_M_DISP_MARK, LCD_CL2_MARK, LCD_CL1_MARK, LCD_DON_MARK,
-       LCD_DATA15_MARK, LCD_DATA14_MARK, LCD_DATA13_MARK, LCD_DATA12_MARK,
-       LCD_DATA11_MARK, LCD_DATA10_MARK, LCD_DATA9_MARK, LCD_DATA8_MARK,
-       LCD_DATA7_MARK, LCD_DATA6_MARK, LCD_DATA5_MARK, LCD_DATA4_MARK,
-       LCD_DATA3_MARK, LCD_DATA2_MARK, LCD_DATA1_MARK, LCD_DATA0_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-
-       /* PA */
-       PINMUX_DATA(PA7_DATA, PA7_IN),
-       PINMUX_DATA(PA6_DATA, PA6_IN),
-       PINMUX_DATA(PA5_DATA, PA5_IN),
-       PINMUX_DATA(PA4_DATA, PA4_IN),
-       PINMUX_DATA(PA3_DATA, PA3_IN),
-       PINMUX_DATA(PA2_DATA, PA2_IN),
-       PINMUX_DATA(PA1_DATA, PA1_IN),
-       PINMUX_DATA(PA0_DATA, PA0_IN),
-
-       /* PB */
-       PINMUX_DATA(PB12_DATA, PB12MD_00, FORCE_OUT),
-       PINMUX_DATA(WDTOVF_MARK, PB12MD_01),
-       PINMUX_DATA(IRQOUT_MARK, PB12MD_10, PB12IRQ_00),
-       PINMUX_DATA(REFOUT_MARK, PB12MD_10, PB12IRQ_01),
-       PINMUX_DATA(IRQOUT_REFOUT_MARK, PB12MD_10, PB12IRQ_10),
-       PINMUX_DATA(UBCTRG_MARK, PB12MD_11),
-
-       PINMUX_DATA(PB11_DATA, PB11MD_0, PB11_IN, PB11_OUT),
-       PINMUX_DATA(CTX1_MARK, PB11MD_1),
-
-       PINMUX_DATA(PB10_DATA, PB10MD_0, PB10_IN, PB10_OUT),
-       PINMUX_DATA(CRX1_MARK, PB10MD_1),
-
-       PINMUX_DATA(PB9_DATA, PB9MD_00, PB9_IN, PB9_OUT),
-       PINMUX_DATA(CTX0_MARK, PB9MD_01),
-       PINMUX_DATA(CTX0_CTX1_MARK, PB9MD_10),
-
-       PINMUX_DATA(PB8_DATA, PB8MD_00, PB8_IN, PB8_OUT),
-       PINMUX_DATA(CRX0_MARK, PB8MD_01),
-       PINMUX_DATA(CRX0_CRX1_MARK, PB8MD_10),
-
-       PINMUX_DATA(PB7_DATA, PB7MD_00, FORCE_IN),
-       PINMUX_DATA(SDA3_MARK, PB7MD_01),
-       PINMUX_DATA(PINT7_PB_MARK, PB7MD_10),
-       PINMUX_DATA(IRQ7_PB_MARK, PB7MD_11),
-
-       PINMUX_DATA(PB6_DATA, PB6MD_00, FORCE_IN),
-       PINMUX_DATA(SCL3_MARK, PB6MD_01),
-       PINMUX_DATA(PINT6_PB_MARK, PB6MD_10),
-       PINMUX_DATA(IRQ6_PB_MARK, PB6MD_11),
-
-       PINMUX_DATA(PB5_DATA, PB5MD_00, FORCE_IN),
-       PINMUX_DATA(SDA2_MARK, PB6MD_01),
-       PINMUX_DATA(PINT5_PB_MARK, PB6MD_10),
-       PINMUX_DATA(IRQ5_PB_MARK, PB6MD_11),
-
-       PINMUX_DATA(PB4_DATA, PB4MD_00, FORCE_IN),
-       PINMUX_DATA(SCL2_MARK, PB4MD_01),
-       PINMUX_DATA(PINT4_PB_MARK, PB4MD_10),
-       PINMUX_DATA(IRQ4_PB_MARK, PB4MD_11),
-
-       PINMUX_DATA(PB3_DATA, PB3MD_00, FORCE_IN),
-       PINMUX_DATA(SDA1_MARK, PB3MD_01),
-       PINMUX_DATA(PINT3_PB_MARK, PB3MD_10),
-       PINMUX_DATA(IRQ3_PB_MARK, PB3MD_11),
-
-       PINMUX_DATA(PB2_DATA, PB2MD_00, FORCE_IN),
-       PINMUX_DATA(SCL1_MARK, PB2MD_01),
-       PINMUX_DATA(PINT2_PB_MARK, PB2MD_10),
-       PINMUX_DATA(IRQ2_PB_MARK, PB2MD_11),
-
-       PINMUX_DATA(PB1_DATA, PB1MD_00, FORCE_IN),
-       PINMUX_DATA(SDA0_MARK, PB1MD_01),
-       PINMUX_DATA(PINT1_PB_MARK, PB1MD_10),
-       PINMUX_DATA(IRQ1_PB_MARK, PB1MD_11),
-
-       PINMUX_DATA(PB0_DATA, PB0MD_00, FORCE_IN),
-       PINMUX_DATA(SCL0_MARK, PB0MD_01),
-       PINMUX_DATA(PINT0_PB_MARK, PB0MD_10),
-       PINMUX_DATA(IRQ0_PB_MARK, PB0MD_11),
-
-       /* PC */
-       PINMUX_DATA(PC14_DATA, PC14MD_0, PC14_IN, PC14_OUT),
-       PINMUX_DATA(WAIT_MARK, PC14MD_1),
-
-       PINMUX_DATA(PC13_DATA, PC13MD_0, PC13_IN, PC13_OUT),
-       PINMUX_DATA(RDWR_MARK, PC13MD_1),
-
-       PINMUX_DATA(PC12_DATA, PC12MD_0, PC12_IN, PC12_OUT),
-       PINMUX_DATA(CKE_MARK, PC12MD_1),
-
-       PINMUX_DATA(PC11_DATA, PC11MD_00, PC11_IN, PC11_OUT),
-       PINMUX_DATA(CASU_MARK, PC11MD_01),
-       PINMUX_DATA(BREQ_MARK, PC11MD_10),
-
-       PINMUX_DATA(PC10_DATA, PC10MD_00, PC10_IN, PC10_OUT),
-       PINMUX_DATA(RASU_MARK, PC10MD_01),
-       PINMUX_DATA(BACK_MARK, PC10MD_10),
-
-       PINMUX_DATA(PC9_DATA, PC9MD_0, PC9_IN, PC9_OUT),
-       PINMUX_DATA(CASL_MARK, PC9MD_1),
-
-       PINMUX_DATA(PC8_DATA, PC8MD_0, PC8_IN, PC8_OUT),
-       PINMUX_DATA(RASL_MARK, PC8MD_1),
-
-       PINMUX_DATA(PC7_DATA, PC7MD_0, PC7_IN, PC7_OUT),
-       PINMUX_DATA(WE3_DQMUU_AH_ICIO_WR_MARK, PC7MD_1),
-
-       PINMUX_DATA(PC6_DATA, PC6MD_0, PC6_IN, PC6_OUT),
-       PINMUX_DATA(WE2_DQMUL_ICIORD_MARK, PC6MD_1),
-
-       PINMUX_DATA(PC5_DATA, PC5MD_0, PC5_IN, PC5_OUT),
-       PINMUX_DATA(WE1_DQMLU_WE_MARK, PC5MD_1),
-
-       PINMUX_DATA(PC4_DATA, PC4MD_0, PC4_IN, PC4_OUT),
-       PINMUX_DATA(WE0_DQMLL_MARK, PC4MD_1),
-
-       PINMUX_DATA(PC3_DATA, PC3MD_0, PC3_IN, PC3_OUT),
-       PINMUX_DATA(CS3_MARK, PC3MD_1),
-
-       PINMUX_DATA(PC2_DATA, PC2MD_0, PC2_IN, PC2_OUT),
-       PINMUX_DATA(CS2_MARK, PC2MD_1),
-
-       PINMUX_DATA(PC1_DATA, PC1MD_0, PC1_IN, PC1_OUT),
-       PINMUX_DATA(A1_MARK, PC1MD_1),
-
-       PINMUX_DATA(PC0_DATA, PC0MD_00, PC0_IN, PC0_OUT),
-       PINMUX_DATA(A0_MARK, PC0MD_01),
-       PINMUX_DATA(CS7_MARK, PC0MD_10),
-
-       /* PD */
-       PINMUX_DATA(PD15_DATA, PD15MD_000, PD15_IN, PD15_OUT),
-       PINMUX_DATA(D31_MARK, PD15MD_001),
-       PINMUX_DATA(PINT7_PD_MARK, PD15MD_010),
-       PINMUX_DATA(ADTRG_PD_MARK, PD15MD_100),
-       PINMUX_DATA(TIOC4D_MARK, PD15MD_101),
-
-       PINMUX_DATA(PD14_DATA, PD14MD_000, PD14_IN, PD14_OUT),
-       PINMUX_DATA(D30_MARK, PD14MD_001),
-       PINMUX_DATA(PINT6_PD_MARK, PD14MD_010),
-       PINMUX_DATA(TIOC4C_MARK, PD14MD_101),
-
-       PINMUX_DATA(PD13_DATA, PD13MD_000, PD13_IN, PD13_OUT),
-       PINMUX_DATA(D29_MARK, PD13MD_001),
-       PINMUX_DATA(PINT5_PD_MARK, PD13MD_010),
-       PINMUX_DATA(TEND1_PD_MARK, PD13MD_100),
-       PINMUX_DATA(TIOC4B_MARK, PD13MD_101),
-
-       PINMUX_DATA(PD12_DATA, PD12MD_000, PD12_IN, PD12_OUT),
-       PINMUX_DATA(D28_MARK, PD12MD_001),
-       PINMUX_DATA(PINT4_PD_MARK, PD12MD_010),
-       PINMUX_DATA(DACK1_PD_MARK, PD12MD_100),
-       PINMUX_DATA(TIOC4A_MARK, PD12MD_101),
-
-       PINMUX_DATA(PD11_DATA, PD11MD_000, PD11_IN, PD11_OUT),
-       PINMUX_DATA(D27_MARK, PD11MD_001),
-       PINMUX_DATA(PINT3_PD_MARK, PD11MD_010),
-       PINMUX_DATA(DREQ1_PD_MARK, PD11MD_100),
-       PINMUX_DATA(TIOC3D_MARK, PD11MD_101),
-
-       PINMUX_DATA(PD10_DATA, PD10MD_000, PD10_IN, PD10_OUT),
-       PINMUX_DATA(D26_MARK, PD10MD_001),
-       PINMUX_DATA(PINT2_PD_MARK, PD10MD_010),
-       PINMUX_DATA(TEND0_PD_MARK, PD10MD_100),
-       PINMUX_DATA(TIOC3C_MARK, PD10MD_101),
-
-       PINMUX_DATA(PD9_DATA, PD9MD_000, PD9_IN, PD9_OUT),
-       PINMUX_DATA(D25_MARK, PD9MD_001),
-       PINMUX_DATA(PINT1_PD_MARK, PD9MD_010),
-       PINMUX_DATA(DACK0_PD_MARK, PD9MD_100),
-       PINMUX_DATA(TIOC3B_MARK, PD9MD_101),
-
-       PINMUX_DATA(PD8_DATA, PD8MD_000, PD8_IN, PD8_OUT),
-       PINMUX_DATA(D24_MARK, PD8MD_001),
-       PINMUX_DATA(PINT0_PD_MARK, PD8MD_010),
-       PINMUX_DATA(DREQ0_PD_MARK, PD8MD_100),
-       PINMUX_DATA(TIOC3A_MARK, PD8MD_101),
-
-       PINMUX_DATA(PD7_DATA, PD7MD_000, PD7_IN, PD7_OUT),
-       PINMUX_DATA(D23_MARK, PD7MD_001),
-       PINMUX_DATA(IRQ7_PD_MARK, PD7MD_010),
-       PINMUX_DATA(SCS1_PD_MARK, PD7MD_011),
-       PINMUX_DATA(TCLKD_PD_MARK, PD7MD_100),
-       PINMUX_DATA(TIOC2B_MARK, PD7MD_101),
-
-       PINMUX_DATA(PD6_DATA, PD6MD_000, PD6_IN, PD6_OUT),
-       PINMUX_DATA(D22_MARK, PD6MD_001),
-       PINMUX_DATA(IRQ6_PD_MARK, PD6MD_010),
-       PINMUX_DATA(SSO1_PD_MARK, PD6MD_011),
-       PINMUX_DATA(TCLKC_PD_MARK, PD6MD_100),
-       PINMUX_DATA(TIOC2A_MARK, PD6MD_101),
-
-       PINMUX_DATA(PD5_DATA, PD5MD_000, PD5_IN, PD5_OUT),
-       PINMUX_DATA(D21_MARK, PD5MD_001),
-       PINMUX_DATA(IRQ5_PD_MARK, PD5MD_010),
-       PINMUX_DATA(SSI1_PD_MARK, PD5MD_011),
-       PINMUX_DATA(TCLKB_PD_MARK, PD5MD_100),
-       PINMUX_DATA(TIOC1B_MARK, PD5MD_101),
-
-       PINMUX_DATA(PD4_DATA, PD4MD_000, PD4_IN, PD4_OUT),
-       PINMUX_DATA(D20_MARK, PD4MD_001),
-       PINMUX_DATA(IRQ4_PD_MARK, PD4MD_010),
-       PINMUX_DATA(SSCK1_PD_MARK, PD4MD_011),
-       PINMUX_DATA(TCLKA_PD_MARK, PD4MD_100),
-       PINMUX_DATA(TIOC1A_MARK, PD4MD_101),
-
-       PINMUX_DATA(PD3_DATA, PD3MD_000, PD3_IN, PD3_OUT),
-       PINMUX_DATA(D19_MARK, PD3MD_001),
-       PINMUX_DATA(IRQ3_PD_MARK, PD3MD_010),
-       PINMUX_DATA(SCS0_PD_MARK, PD3MD_011),
-       PINMUX_DATA(DACK3_MARK, PD3MD_100),
-       PINMUX_DATA(TIOC0D_MARK, PD3MD_101),
-
-       PINMUX_DATA(PD2_DATA, PD2MD_000, PD2_IN, PD2_OUT),
-       PINMUX_DATA(D18_MARK, PD2MD_001),
-       PINMUX_DATA(IRQ2_PD_MARK, PD2MD_010),
-       PINMUX_DATA(SSO0_PD_MARK, PD2MD_011),
-       PINMUX_DATA(DREQ3_MARK, PD2MD_100),
-       PINMUX_DATA(TIOC0C_MARK, PD2MD_101),
-
-       PINMUX_DATA(PD1_DATA, PD1MD_000, PD1_IN, PD1_OUT),
-       PINMUX_DATA(D17_MARK, PD1MD_001),
-       PINMUX_DATA(IRQ1_PD_MARK, PD1MD_010),
-       PINMUX_DATA(SSI0_PD_MARK, PD1MD_011),
-       PINMUX_DATA(DACK2_MARK, PD1MD_100),
-       PINMUX_DATA(TIOC0B_MARK, PD1MD_101),
-
-       PINMUX_DATA(PD0_DATA, PD0MD_000, PD0_IN, PD0_OUT),
-       PINMUX_DATA(D16_MARK, PD0MD_001),
-       PINMUX_DATA(IRQ0_PD_MARK, PD0MD_010),
-       PINMUX_DATA(SSCK0_PD_MARK, PD0MD_011),
-       PINMUX_DATA(DREQ2_MARK, PD0MD_100),
-       PINMUX_DATA(TIOC0A_MARK, PD0MD_101),
-
-       /* PE */
-       PINMUX_DATA(PE15_DATA, PE15MD_00, PE15_IN, PE15_OUT),
-       PINMUX_DATA(IOIS16_MARK, PE15MD_01),
-       PINMUX_DATA(RTS3_MARK, PE15MD_11),
-
-       PINMUX_DATA(PE14_DATA, PE14MD_00, PE14_IN, PE14_OUT),
-       PINMUX_DATA(CS1_MARK, PE14MD_01),
-       PINMUX_DATA(CTS3_MARK, PE14MD_11),
-
-       PINMUX_DATA(PE13_DATA, PE13MD_00, PE13_IN, PE13_OUT),
-       PINMUX_DATA(TXD3_MARK, PE13MD_11),
-
-       PINMUX_DATA(PE12_DATA, PE12MD_00, PE12_IN, PE12_OUT),
-       PINMUX_DATA(RXD3_MARK, PE12MD_11),
-
-       PINMUX_DATA(PE11_DATA, PE11MD_000, PE11_IN, PE11_OUT),
-       PINMUX_DATA(CS6_CE1B_MARK, PE11MD_001),
-       PINMUX_DATA(IRQ7_PE_MARK, PE11MD_010),
-       PINMUX_DATA(TEND1_PE_MARK, PE11MD_100),
-
-       PINMUX_DATA(PE10_DATA, PE10MD_000, PE10_IN, PE10_OUT),
-       PINMUX_DATA(CE2B_MARK, PE10MD_001),
-       PINMUX_DATA(IRQ6_PE_MARK, PE10MD_010),
-       PINMUX_DATA(TEND0_PE_MARK, PE10MD_100),
-
-       PINMUX_DATA(PE9_DATA, PE9MD_00, PE9_IN, PE9_OUT),
-       PINMUX_DATA(CS5_CE1A_MARK, PE9MD_01),
-       PINMUX_DATA(IRQ5_PE_MARK, PE9MD_10),
-       PINMUX_DATA(SCK3_MARK, PE9MD_11),
-
-       PINMUX_DATA(PE8_DATA, PE8MD_00, PE8_IN, PE8_OUT),
-       PINMUX_DATA(CE2A_MARK, PE8MD_01),
-       PINMUX_DATA(IRQ4_PE_MARK, PE8MD_10),
-       PINMUX_DATA(SCK2_MARK, PE8MD_11),
-
-       PINMUX_DATA(PE7_DATA, PE7MD_000, PE7_IN, PE7_OUT),
-       PINMUX_DATA(FRAME_MARK, PE7MD_001),
-       PINMUX_DATA(IRQ3_PE_MARK, PE7MD_010),
-       PINMUX_DATA(TXD2_MARK, PE7MD_011),
-       PINMUX_DATA(DACK1_PE_MARK, PE7MD_100),
-
-       PINMUX_DATA(PE6_DATA, PE6MD_000, PE6_IN, PE6_OUT),
-       PINMUX_DATA(A25_MARK, PE6MD_001),
-       PINMUX_DATA(IRQ2_PE_MARK, PE6MD_010),
-       PINMUX_DATA(RXD2_MARK, PE6MD_011),
-       PINMUX_DATA(DREQ1_PE_MARK, PE6MD_100),
-
-       PINMUX_DATA(PE5_DATA, PE5MD_000, PE5_IN, PE5_OUT),
-       PINMUX_DATA(A24_MARK, PE5MD_001),
-       PINMUX_DATA(IRQ1_PE_MARK, PE5MD_010),
-       PINMUX_DATA(TXD1_MARK, PE5MD_011),
-       PINMUX_DATA(DACK0_PE_MARK, PE5MD_100),
-
-       PINMUX_DATA(PE4_DATA, PE4MD_000, PE4_IN, PE4_OUT),
-       PINMUX_DATA(A23_MARK, PE4MD_001),
-       PINMUX_DATA(IRQ0_PE_MARK, PE4MD_010),
-       PINMUX_DATA(RXD1_MARK, PE4MD_011),
-       PINMUX_DATA(DREQ0_PE_MARK, PE4MD_100),
-
-       PINMUX_DATA(PE3_DATA, PE3MD_00, PE3_IN, PE3_OUT),
-       PINMUX_DATA(A22_MARK, PE3MD_01),
-       PINMUX_DATA(SCK1_MARK, PE3MD_11),
-
-       PINMUX_DATA(PE2_DATA, PE2MD_00, PE2_IN, PE2_OUT),
-       PINMUX_DATA(A21_MARK, PE2MD_01),
-       PINMUX_DATA(SCK0_MARK, PE2MD_11),
-
-       PINMUX_DATA(PE1_DATA, PE1MD_00, PE1_IN, PE1_OUT),
-       PINMUX_DATA(CS4_MARK, PE1MD_01),
-       PINMUX_DATA(MRES_MARK, PE1MD_10),
-       PINMUX_DATA(TXD0_MARK, PE1MD_11),
-
-       PINMUX_DATA(PE0_DATA, PE0MD_000, PE0_IN, PE0_OUT),
-       PINMUX_DATA(BS_MARK, PE0MD_001),
-       PINMUX_DATA(RXD0_MARK, PE0MD_011),
-       PINMUX_DATA(ADTRG_PE_MARK, PE0MD_100),
-
-       /* PF */
-       PINMUX_DATA(PF30_DATA, PF30MD_0, PF30_IN, PF30_OUT),
-       PINMUX_DATA(AUDIO_CLK_MARK, PF30MD_1),
-
-       PINMUX_DATA(PF29_DATA, PF29MD_0, PF29_IN, PF29_OUT),
-       PINMUX_DATA(SSIDATA3_MARK, PF29MD_1),
-
-       PINMUX_DATA(PF28_DATA, PF28MD_0, PF28_IN, PF28_OUT),
-       PINMUX_DATA(SSIWS3_MARK, PF28MD_1),
-
-       PINMUX_DATA(PF27_DATA, PF27MD_0, PF27_IN, PF27_OUT),
-       PINMUX_DATA(SSISCK3_MARK, PF27MD_1),
-
-       PINMUX_DATA(PF26_DATA, PF26MD_0, PF26_IN, PF26_OUT),
-       PINMUX_DATA(SSIDATA2_MARK, PF26MD_1),
-
-       PINMUX_DATA(PF25_DATA, PF25MD_0, PF25_IN, PF25_OUT),
-       PINMUX_DATA(SSIWS2_MARK, PF25MD_1),
-
-       PINMUX_DATA(PF24_DATA, PF24MD_0, PF24_IN, PF24_OUT),
-       PINMUX_DATA(SSISCK2_MARK, PF24MD_1),
-
-       PINMUX_DATA(PF23_DATA, PF23MD_00, PF23_IN, PF23_OUT),
-       PINMUX_DATA(SSIDATA1_MARK, PF23MD_01),
-       PINMUX_DATA(LCD_VEPWC_MARK, PF23MD_10),
-
-       PINMUX_DATA(PF22_DATA, PF22MD_00, PF22_IN, PF22_OUT),
-       PINMUX_DATA(SSIWS1_MARK, PF22MD_01),
-       PINMUX_DATA(LCD_VCPWC_MARK, PF22MD_10),
-
-       PINMUX_DATA(PF21_DATA, PF21MD_00, PF21_IN, PF21_OUT),
-       PINMUX_DATA(SSISCK1_MARK, PF21MD_01),
-       PINMUX_DATA(LCD_CLK_MARK, PF21MD_10),
-
-       PINMUX_DATA(PF20_DATA, PF20MD_00, PF20_IN, PF20_OUT),
-       PINMUX_DATA(SSIDATA0_MARK, PF20MD_01),
-       PINMUX_DATA(LCD_FLM_MARK, PF20MD_10),
-
-       PINMUX_DATA(PF19_DATA, PF19MD_00, PF19_IN, PF19_OUT),
-       PINMUX_DATA(SSIWS0_MARK, PF19MD_01),
-       PINMUX_DATA(LCD_M_DISP_MARK, PF19MD_10),
-
-       PINMUX_DATA(PF18_DATA, PF18MD_00, PF18_IN, PF18_OUT),
-       PINMUX_DATA(SSISCK0_MARK, PF18MD_01),
-       PINMUX_DATA(LCD_CL2_MARK, PF18MD_10),
-
-       PINMUX_DATA(PF17_DATA, PF17MD_00, PF17_IN, PF17_OUT),
-       PINMUX_DATA(FCE_MARK, PF17MD_01),
-       PINMUX_DATA(LCD_CL1_MARK, PF17MD_10),
-
-       PINMUX_DATA(PF16_DATA, PF16MD_00, PF16_IN, PF16_OUT),
-       PINMUX_DATA(FRB_MARK, PF16MD_01),
-       PINMUX_DATA(LCD_DON_MARK, PF16MD_10),
-
-       PINMUX_DATA(PF15_DATA, PF15MD_00, PF15_IN, PF15_OUT),
-       PINMUX_DATA(NAF7_MARK, PF15MD_01),
-       PINMUX_DATA(LCD_DATA15_MARK, PF15MD_10),
-
-       PINMUX_DATA(PF14_DATA, PF14MD_00, PF14_IN, PF14_OUT),
-       PINMUX_DATA(NAF6_MARK, PF14MD_01),
-       PINMUX_DATA(LCD_DATA14_MARK, PF14MD_10),
-
-       PINMUX_DATA(PF13_DATA, PF13MD_00, PF13_IN, PF13_OUT),
-       PINMUX_DATA(NAF5_MARK, PF13MD_01),
-       PINMUX_DATA(LCD_DATA13_MARK, PF13MD_10),
-
-       PINMUX_DATA(PF12_DATA, PF12MD_00, PF12_IN, PF12_OUT),
-       PINMUX_DATA(NAF4_MARK, PF12MD_01),
-       PINMUX_DATA(LCD_DATA12_MARK, PF12MD_10),
-
-       PINMUX_DATA(PF11_DATA, PF11MD_00, PF11_IN, PF11_OUT),
-       PINMUX_DATA(NAF3_MARK, PF11MD_01),
-       PINMUX_DATA(LCD_DATA11_MARK, PF11MD_10),
-
-       PINMUX_DATA(PF10_DATA, PF10MD_00, PF10_IN, PF10_OUT),
-       PINMUX_DATA(NAF2_MARK, PF10MD_01),
-       PINMUX_DATA(LCD_DATA10_MARK, PF10MD_10),
-
-       PINMUX_DATA(PF9_DATA, PF9MD_00, PF9_IN, PF9_OUT),
-       PINMUX_DATA(NAF1_MARK, PF9MD_01),
-       PINMUX_DATA(LCD_DATA9_MARK, PF9MD_10),
-
-       PINMUX_DATA(PF8_DATA, PF8MD_00, PF8_IN, PF8_OUT),
-       PINMUX_DATA(NAF0_MARK, PF8MD_01),
-       PINMUX_DATA(LCD_DATA8_MARK, PF8MD_10),
-
-       PINMUX_DATA(PF7_DATA, PF7MD_00, PF7_IN, PF7_OUT),
-       PINMUX_DATA(FSC_MARK, PF7MD_01),
-       PINMUX_DATA(LCD_DATA7_MARK, PF7MD_10),
-       PINMUX_DATA(SCS1_PF_MARK, PF7MD_11),
-
-       PINMUX_DATA(PF6_DATA, PF6MD_00, PF6_IN, PF6_OUT),
-       PINMUX_DATA(FOE_MARK, PF6MD_01),
-       PINMUX_DATA(LCD_DATA6_MARK, PF6MD_10),
-       PINMUX_DATA(SSO1_PF_MARK, PF6MD_11),
-
-       PINMUX_DATA(PF5_DATA, PF5MD_00, PF5_IN, PF5_OUT),
-       PINMUX_DATA(FCDE_MARK, PF5MD_01),
-       PINMUX_DATA(LCD_DATA5_MARK, PF5MD_10),
-       PINMUX_DATA(SSI1_PF_MARK, PF5MD_11),
-
-       PINMUX_DATA(PF4_DATA, PF4MD_00, PF4_IN, PF4_OUT),
-       PINMUX_DATA(FWE_MARK, PF4MD_01),
-       PINMUX_DATA(LCD_DATA4_MARK, PF4MD_10),
-       PINMUX_DATA(SSCK1_PF_MARK, PF4MD_11),
-
-       PINMUX_DATA(PF3_DATA, PF3MD_00, PF3_IN, PF3_OUT),
-       PINMUX_DATA(TCLKD_PF_MARK, PF3MD_01),
-       PINMUX_DATA(LCD_DATA3_MARK, PF3MD_10),
-       PINMUX_DATA(SCS0_PF_MARK, PF3MD_11),
-
-       PINMUX_DATA(PF2_DATA, PF2MD_00, PF2_IN, PF2_OUT),
-       PINMUX_DATA(TCLKC_PF_MARK, PF2MD_01),
-       PINMUX_DATA(LCD_DATA2_MARK, PF2MD_10),
-       PINMUX_DATA(SSO0_PF_MARK, PF2MD_11),
-
-       PINMUX_DATA(PF1_DATA, PF1MD_00, PF1_IN, PF1_OUT),
-       PINMUX_DATA(TCLKB_PF_MARK, PF1MD_01),
-       PINMUX_DATA(LCD_DATA1_MARK, PF1MD_10),
-       PINMUX_DATA(SSI0_PF_MARK, PF1MD_11),
-
-       PINMUX_DATA(PF0_DATA, PF0MD_00, PF0_IN, PF0_OUT),
-       PINMUX_DATA(TCLKA_PF_MARK, PF0MD_01),
-       PINMUX_DATA(LCD_DATA0_MARK, PF0MD_10),
-       PINMUX_DATA(SSCK0_PF_MARK, PF0MD_11),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-
-       /* PA */
-       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
-       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
-       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
-       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
-       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
-       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
-       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
-       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
-
-       /* PB */
-       PINMUX_GPIO(GPIO_PB12, PB12_DATA),
-       PINMUX_GPIO(GPIO_PB11, PB11_DATA),
-       PINMUX_GPIO(GPIO_PB10, PB10_DATA),
-       PINMUX_GPIO(GPIO_PB9, PB9_DATA),
-       PINMUX_GPIO(GPIO_PB8, PB8_DATA),
-       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
-       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
-       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
-       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
-       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
-       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
-       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
-       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
-
-       /* PC */
-       PINMUX_GPIO(GPIO_PC14, PC14_DATA),
-       PINMUX_GPIO(GPIO_PC13, PC13_DATA),
-       PINMUX_GPIO(GPIO_PC12, PC12_DATA),
-       PINMUX_GPIO(GPIO_PC11, PC11_DATA),
-       PINMUX_GPIO(GPIO_PC10, PC10_DATA),
-       PINMUX_GPIO(GPIO_PC9, PC9_DATA),
-       PINMUX_GPIO(GPIO_PC8, PC8_DATA),
-       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
-       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
-       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
-       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
-       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
-       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
-       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
-       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
-
-       /* PD */
-       PINMUX_GPIO(GPIO_PD15, PD15_DATA),
-       PINMUX_GPIO(GPIO_PD14, PD14_DATA),
-       PINMUX_GPIO(GPIO_PD13, PD13_DATA),
-       PINMUX_GPIO(GPIO_PD12, PD12_DATA),
-       PINMUX_GPIO(GPIO_PD11, PD11_DATA),
-       PINMUX_GPIO(GPIO_PD10, PD10_DATA),
-       PINMUX_GPIO(GPIO_PD9, PD9_DATA),
-       PINMUX_GPIO(GPIO_PD8, PD8_DATA),
-       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
-       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
-       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
-       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
-       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
-       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
-       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
-       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
-
-       /* PE */
-       PINMUX_GPIO(GPIO_PE15, PE15_DATA),
-       PINMUX_GPIO(GPIO_PE14, PE14_DATA),
-       PINMUX_GPIO(GPIO_PE13, PE13_DATA),
-       PINMUX_GPIO(GPIO_PE12, PE12_DATA),
-       PINMUX_GPIO(GPIO_PE11, PE11_DATA),
-       PINMUX_GPIO(GPIO_PE10, PE10_DATA),
-       PINMUX_GPIO(GPIO_PE9, PE9_DATA),
-       PINMUX_GPIO(GPIO_PE8, PE8_DATA),
-       PINMUX_GPIO(GPIO_PE7, PE7_DATA),
-       PINMUX_GPIO(GPIO_PE6, PE6_DATA),
-       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
-       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
-       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
-       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
-       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
-       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
-
-       /* PF */
-       PINMUX_GPIO(GPIO_PF30, PF30_DATA),
-       PINMUX_GPIO(GPIO_PF29, PF29_DATA),
-       PINMUX_GPIO(GPIO_PF28, PF28_DATA),
-       PINMUX_GPIO(GPIO_PF27, PF27_DATA),
-       PINMUX_GPIO(GPIO_PF26, PF26_DATA),
-       PINMUX_GPIO(GPIO_PF25, PF25_DATA),
-       PINMUX_GPIO(GPIO_PF24, PF24_DATA),
-       PINMUX_GPIO(GPIO_PF23, PF23_DATA),
-       PINMUX_GPIO(GPIO_PF22, PF22_DATA),
-       PINMUX_GPIO(GPIO_PF21, PF21_DATA),
-       PINMUX_GPIO(GPIO_PF20, PF20_DATA),
-       PINMUX_GPIO(GPIO_PF19, PF19_DATA),
-       PINMUX_GPIO(GPIO_PF18, PF18_DATA),
-       PINMUX_GPIO(GPIO_PF17, PF17_DATA),
-       PINMUX_GPIO(GPIO_PF16, PF16_DATA),
-       PINMUX_GPIO(GPIO_PF15, PF15_DATA),
-       PINMUX_GPIO(GPIO_PF14, PF14_DATA),
-       PINMUX_GPIO(GPIO_PF13, PF13_DATA),
-       PINMUX_GPIO(GPIO_PF12, PF12_DATA),
-       PINMUX_GPIO(GPIO_PF11, PF11_DATA),
-       PINMUX_GPIO(GPIO_PF10, PF10_DATA),
-       PINMUX_GPIO(GPIO_PF9, PF9_DATA),
-       PINMUX_GPIO(GPIO_PF8, PF8_DATA),
-       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
-       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
-       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
-       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
-       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
-       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
-       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
-       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
-
-       /* INTC */
-       PINMUX_GPIO(GPIO_FN_PINT7_PB, PINT7_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT6_PB, PINT6_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT5_PB, PINT5_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT4_PB, PINT4_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT3_PB, PINT3_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT2_PB, PINT2_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT1_PB, PINT1_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT0_PB, PINT0_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT7_PD, PINT7_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT6_PD, PINT6_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT5_PD, PINT5_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT4_PD, PINT4_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT3_PD, PINT3_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT2_PD, PINT2_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT1_PD, PINT1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT0_PD, PINT0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ7_PB, IRQ7_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6_PB, IRQ6_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5_PB, IRQ5_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4_PB, IRQ4_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_PB, IRQ3_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_PB, IRQ2_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PB, IRQ1_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PB, IRQ0_PB_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ7_PD, IRQ7_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6_PD, IRQ6_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5_PD, IRQ5_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4_PD, IRQ4_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_PD, IRQ3_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_PD, IRQ2_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PD, IRQ1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PD, IRQ0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ7_PE, IRQ7_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6_PE, IRQ6_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5_PE, IRQ5_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4_PE, IRQ4_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_PE, IRQ3_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_PE, IRQ2_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PE, IRQ1_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PE, IRQ0_PE_MARK),
-
-       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQOUT, IRQOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_REFOUT, REFOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQOUT_REFOUT, IRQOUT_REFOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_UBCTRG, UBCTRG_MARK),
-
-       /* CAN */
-       PINMUX_GPIO(GPIO_FN_CTX1, CTX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX1, CRX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CTX0, CTX0_MARK),
-       PINMUX_GPIO(GPIO_FN_CTX0_CTX1, CTX0_CTX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX0, CRX0_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX0_CRX1, CRX0_CRX1_MARK),
-
-       /* IIC3 */
-       PINMUX_GPIO(GPIO_FN_SDA3, SDA3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL3, SCL3_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
-
-       /* DMAC */
-       PINMUX_GPIO(GPIO_FN_TEND0_PD, TEND0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND0_PE, TEND0_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0_PD, DACK0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0_PE, DACK0_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0_PD, DREQ0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0_PE, DREQ0_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND1_PD, TEND1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND1_PE, TEND1_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK1_PD, DACK1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK1_PE, DACK1_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1_PD, DREQ1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1_PE, DREQ1_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK2, DACK2_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ2, DREQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK3, DACK3_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ3, DREQ3_MARK),
-
-       /* ADC */
-       PINMUX_GPIO(GPIO_FN_ADTRG_PD, ADTRG_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_ADTRG_PE, ADTRG_PE_MARK),
-
-       /* BSC */
-       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
-       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
-       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
-       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
-       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
-       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
-       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
-       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
-       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
-       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
-       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
-       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
-       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
-       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
-       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
-       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
-       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
-       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
-       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
-       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
-       PINMUX_GPIO(GPIO_FN_MRES, MRES_MARK),
-       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_CS1, CS1_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6_CE1B, CS6_CE1B_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5_CE1A, CS5_CE1A_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_FRAME, FRAME_MARK),
-       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
-       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
-       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
-       PINMUX_GPIO(GPIO_FN_CASU, CASU_MARK),
-       PINMUX_GPIO(GPIO_FN_BREQ, BREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_RASU, RASU_MARK),
-       PINMUX_GPIO(GPIO_FN_BACK, BACK_MARK),
-       PINMUX_GPIO(GPIO_FN_CASL, CASL_MARK),
-       PINMUX_GPIO(GPIO_FN_RASL, RASL_MARK),
-       PINMUX_GPIO(GPIO_FN_WE3_DQMUU_AH_ICIO_WR, WE3_DQMUU_AH_ICIO_WR_MARK),
-       PINMUX_GPIO(GPIO_FN_WE2_DQMUL_ICIORD, WE2_DQMUL_ICIORD_MARK),
-       PINMUX_GPIO(GPIO_FN_WE1_DQMLU_WE, WE1_DQMLU_WE_MARK),
-       PINMUX_GPIO(GPIO_FN_WE0_DQMLL, WE0_DQMLL_MARK),
-       PINMUX_GPIO(GPIO_FN_CS3, CS3_MARK),
-       PINMUX_GPIO(GPIO_FN_CS2, CS2_MARK),
-       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
-       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
-       PINMUX_GPIO(GPIO_FN_CS7, CS7_MARK),
-
-       /* TMU */
-       PINMUX_GPIO(GPIO_FN_TIOC4D, TIOC4D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4C, TIOC4C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4B, TIOC4B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4A, TIOC4A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3D, TIOC3D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3C, TIOC3C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3B, TIOC3B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3A, TIOC3A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC2B, TIOC2B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC1B, TIOC1B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC2A, TIOC2A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC1A, TIOC1A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0D, TIOC0D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0C, TIOC0C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0B, TIOC0B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0A, TIOC0A_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKD_PD, TCLKD_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKC_PD, TCLKC_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKB_PD, TCLKB_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKA_PD, TCLKA_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKD_PF, TCLKD_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKC_PF, TCLKC_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKB_PF, TCLKB_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKA_PF, TCLKA_PF_MARK),
-
-       /* SSU */
-       PINMUX_GPIO(GPIO_FN_SCS0_PD, SCS0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SSO0_PD, SSO0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_PD, SSI0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SSCK0_PD, SSCK0_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCS0_PF, SCS0_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_SSO0_PF, SSO0_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_PF, SSI0_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_SSCK0_PF, SSCK0_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_SCS1_PD, SCS1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SSO1_PD, SSO1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_PD, SSI1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SSCK1_PD, SSCK1_PD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCS1_PF, SCS1_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_SSO1_PF, SSO1_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_PF, SSI1_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_SSCK1_PF, SSCK1_PF_MARK),
-
-       /* SCIF */
-       PINMUX_GPIO(GPIO_FN_TXD0, TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD0, RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK0, SCK0_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD1, TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD1, RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK1, SCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS3, RTS3_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS3, CTS3_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
-
-       /* SSI */
-       PINMUX_GPIO(GPIO_FN_AUDIO_CLK, AUDIO_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA3, SSIDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS3, SSIWS3_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK3, SSISCK3_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA2, SSIDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS2, SSIWS2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK2, SSISCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA1, SSIDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS1, SSIWS1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK1, SSISCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA0, SSIDATA0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS0, SSIWS0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK0, SSISCK0_MARK),
-
-       /* FLCTL */
-       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
-       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF7, NAF7_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF6, NAF6_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF5, NAF5_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF4, NAF4_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF3, NAF3_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF2, NAF2_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF1, NAF1_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF0, NAF0_MARK),
-       PINMUX_GPIO(GPIO_FN_FSC, FSC_MARK),
-       PINMUX_GPIO(GPIO_FN_FOE, FOE_MARK),
-       PINMUX_GPIO(GPIO_FN_FCDE, FCDE_MARK),
-       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
-
-       /* LCDC */
-       PINMUX_GPIO(GPIO_FN_LCD_VEPWC, LCD_VEPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_VCPWC, LCD_VCPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_CLK, LCD_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_FLM, LCD_FLM_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_CL2, LCD_CL2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_CL1, LCD_CL1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DON, LCD_DON_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA15, LCD_DATA15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA14, LCD_DATA14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA13, LCD_DATA13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA12, LCD_DATA12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA11, LCD_DATA11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA10, LCD_DATA10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA9, LCD_DATA9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA8, LCD_DATA8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA7, LCD_DATA7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA6, LCD_DATA6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA5, LCD_DATA5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA4, LCD_DATA4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA3, LCD_DATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA2, LCD_DATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA1, LCD_DATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA0, LCD_DATA0_MARK),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PBIORL", 0xfffe3886, 16, 1) {
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PB11_IN, PB11_OUT,
-               PB10_IN, PB10_OUT,
-               PB9_IN, PB9_OUT,
-               PB8_IN, PB8_OUT,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCRL4", 0xfffe3890, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCRL3", 0xfffe3892, 16, 4) {
-               PB11MD_0, PB11MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB10MD_0, PB10MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB9MD_00, PB9MD_01, PB9MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB8MD_00, PB8MD_01, PB8MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCRL2", 0xfffe3894, 16, 4) {
-               PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCRL1", 0xfffe3896, 16, 4) {
-               PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB0MD_00, PB0MD_01, PB0MD_10, PB0MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("IFCR", 0xfffe38a2, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB12IRQ_00, PB12IRQ_01, PB12IRQ_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCIORL", 0xfffe3906, 16, 1) {
-               0, 0,
-               PC14_IN, PC14_OUT,
-               PC13_IN, PC13_OUT,
-               PC12_IN, PC12_OUT,
-               PC11_IN, PC11_OUT,
-               PC10_IN, PC10_OUT,
-               PC9_IN, PC9_OUT,
-               PC8_IN, PC8_OUT,
-               PC7_IN, PC7_OUT,
-               PC6_IN, PC6_OUT,
-               PC5_IN, PC5_OUT,
-               PC4_IN, PC4_OUT,
-               PC3_IN, PC3_OUT,
-               PC2_IN, PC2_OUT,
-               PC1_IN, PC1_OUT,
-               PC0_IN, PC0_OUT }
-       },
-       { PINMUX_CFG_REG("PCCRL4", 0xfffe3910, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC14MD_0, PC14MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC13MD_0, PC13MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC12MD_0, PC12MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCCRL3", 0xfffe3912, 16, 4) {
-               PC11MD_00, PC11MD_01, PC11MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC10MD_00, PC10MD_01, PC10MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC9MD_0, PC9MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC8MD_0, PC8MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCCRL2", 0xfffe3914, 16, 4) {
-               PC7MD_0, PC7MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC6MD_0, PC6MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC5MD_0, PC5MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC4MD_0, PC4MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCCRL1", 0xfffe3916, 16, 4) {
-               PC3MD_0, PC3MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC2MD_0, PC2MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC1MD_0, PC1MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC0MD_00, PC0MD_01, PC0MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDIORL", 0xfffe3986, 16, 1) {
-               PD15_IN, PD15_OUT,
-               PD14_IN, PD14_OUT,
-               PD13_IN, PD13_OUT,
-               PD12_IN, PD12_OUT,
-               PD11_IN, PD11_OUT,
-               PD10_IN, PD10_OUT,
-               PD9_IN, PD9_OUT,
-               PD8_IN, PD8_OUT,
-               PD7_IN, PD7_OUT,
-               PD6_IN, PD6_OUT,
-               PD5_IN, PD5_OUT,
-               PD4_IN, PD4_OUT,
-               PD3_IN, PD3_OUT,
-               PD2_IN, PD2_OUT,
-               PD1_IN, PD1_OUT,
-               PD0_IN, PD0_OUT }
-       },
-       { PINMUX_CFG_REG("PDCRL4", 0xfffe3990, 16, 4) {
-               PD15MD_000, PD15MD_001, PD15MD_010, 0,
-               PD15MD_100, PD15MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD14MD_000, PD14MD_001, PD14MD_010, 0,
-               0, PD14MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD13MD_000, PD13MD_001, PD13MD_010, 0,
-               PD13MD_100, PD13MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD12MD_000, PD12MD_001, PD12MD_010, 0,
-               PD12MD_100, PD12MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCRL3", 0xfffe3992, 16, 4) {
-               PD11MD_000, PD11MD_001, PD11MD_010, 0,
-               PD11MD_100, PD11MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD10MD_000, PD10MD_001, PD10MD_010, 0,
-               PD10MD_100, PD10MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD9MD_000, PD9MD_001, PD9MD_010, 0,
-               PD9MD_100, PD9MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD8MD_000, PD8MD_001, PD8MD_010, 0,
-               PD8MD_100, PD8MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCRL2", 0xfffe3994, 16, 4) {
-               PD7MD_000, PD7MD_001, PD7MD_010, PD7MD_011,
-               PD7MD_100, PD7MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD6MD_000, PD6MD_001, PD6MD_010, PD6MD_011,
-               PD6MD_100, PD6MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD5MD_000, PD5MD_001, PD5MD_010, PD5MD_011,
-               PD5MD_100, PD5MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD4MD_000, PD4MD_001, PD4MD_010, PD4MD_011,
-               PD4MD_100, PD4MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCRL1", 0xfffe3996, 16, 4) {
-               PD3MD_000, PD3MD_001, PD3MD_010, PD3MD_011,
-               PD3MD_100, PD3MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD2MD_000, PD2MD_001, PD2MD_010, PD2MD_011,
-               PD2MD_100, PD2MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD1MD_000, PD1MD_001, PD1MD_010, PD1MD_011,
-               PD1MD_100, PD1MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD0MD_000, PD0MD_001, PD0MD_010, PD0MD_011,
-               PD0MD_100, PD0MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PEIORL", 0xfffe3a06, 16, 1) {
-               PE15_IN, PE15_OUT,
-               PE14_IN, PE14_OUT,
-               PE13_IN, PE13_OUT,
-               PE12_IN, PE12_OUT,
-               PE11_IN, PE11_OUT,
-               PE10_IN, PE10_OUT,
-               PE9_IN, PE9_OUT,
-               PE8_IN, PE8_OUT,
-               PE7_IN, PE7_OUT,
-               PE6_IN, PE6_OUT,
-               PE5_IN, PE5_OUT,
-               PE4_IN, PE4_OUT,
-               PE3_IN, PE3_OUT,
-               PE2_IN, PE2_OUT,
-               PE1_IN, PE1_OUT,
-               PE0_IN, PE0_OUT }
-       },
-       { PINMUX_CFG_REG("PECRL4", 0xfffe3a10, 16, 4) {
-               PE15MD_00, PE15MD_01, 0, PE15MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE14MD_00, PE14MD_01, 0, PE14MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE13MD_00, 0, 0, PE13MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE12MD_00, 0, 0, PE12MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PECRL3", 0xfffe3a12, 16, 4) {
-               PE11MD_000, PE11MD_001, PE11MD_010, 0,
-               PE11MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE10MD_000, PE10MD_001, PE10MD_010, 0,
-               PE10MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE9MD_00, PE9MD_01, PE9MD_10, PE9MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE8MD_00, PE8MD_01, PE8MD_10, PE8MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PECRL2", 0xfffe3a14, 16, 4) {
-               PE7MD_000, PE7MD_001, PE7MD_010, PE7MD_011,
-               PE7MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE6MD_000, PE6MD_001, PE6MD_010, PE6MD_011,
-               PE6MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE5MD_000, PE5MD_001, PE5MD_010, PE5MD_011,
-               PE5MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE4MD_000, PE4MD_001, PE4MD_010, PE4MD_011,
-               PE4MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PECRL1", 0xfffe3a16, 16, 4) {
-               PE3MD_00, PE3MD_01, 0, PE3MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE2MD_00, PE2MD_01, 0, PE2MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE1MD_00, PE1MD_01, PE1MD_10, PE1MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE0MD_000, PE0MD_001, 0, PE0MD_011,
-               PE0MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFIORH", 0xfffe3a84, 16, 1) {
-               0, 0,
-               PF30_IN, PF30_OUT,
-               PF29_IN, PF29_OUT,
-               PF28_IN, PF28_OUT,
-               PF27_IN, PF27_OUT,
-               PF26_IN, PF26_OUT,
-               PF25_IN, PF25_OUT,
-               PF24_IN, PF24_OUT,
-               PF23_IN, PF23_OUT,
-               PF22_IN, PF22_OUT,
-               PF21_IN, PF21_OUT,
-               PF20_IN, PF20_OUT,
-               PF19_IN, PF19_OUT,
-               PF18_IN, PF18_OUT,
-               PF17_IN, PF17_OUT,
-               PF16_IN, PF16_OUT }
-       },
-       { PINMUX_CFG_REG("PFIORL", 0xfffe3a86, 16, 1) {
-               PF15_IN, PF15_OUT,
-               PF14_IN, PF14_OUT,
-               PF13_IN, PF13_OUT,
-               PF12_IN, PF12_OUT,
-               PF11_IN, PF11_OUT,
-               PF10_IN, PF10_OUT,
-               PF9_IN, PF9_OUT,
-               PF8_IN, PF8_OUT,
-               PF7_IN, PF7_OUT,
-               PF6_IN, PF6_OUT,
-               PF5_IN, PF5_OUT,
-               PF4_IN, PF4_OUT,
-               PF3_IN, PF3_OUT,
-               PF2_IN, PF2_OUT,
-               PF1_IN, PF1_OUT,
-               PF0_IN, PF0_OUT }
-       },
-       { PINMUX_CFG_REG("PFCRH4", 0xfffe3a88, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF30MD_0, PF30MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF29MD_0, PF29MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF28MD_0, PF28MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCRH3", 0xfffe3a8a, 16, 4) {
-               PF27MD_0, PF27MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF26MD_0, PF26MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF25MD_0, PF25MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF24MD_0, PF24MD_1,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCRH2", 0xfffe3a8c, 16, 4) {
-               PF23MD_00, PF23MD_01, PF23MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF22MD_00, PF22MD_01, PF22MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF21MD_00, PF21MD_01, PF21MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF20MD_00, PF20MD_01, PF20MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCRH1", 0xfffe3a8e, 16, 4) {
-               PF19MD_00, PF19MD_01, PF19MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF18MD_00, PF18MD_01, PF18MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF17MD_00, PF17MD_01, PF17MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF16MD_00, PF16MD_01, PF16MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCRL4", 0xfffe3a90, 16, 4) {
-               PF15MD_00, PF15MD_01, PF15MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF14MD_00, PF14MD_01, PF14MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF13MD_00, PF13MD_01, PF13MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF12MD_00, PF12MD_01, PF12MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCRL3", 0xfffe3a92, 16, 4) {
-               PF11MD_00, PF11MD_01, PF11MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF10MD_00, PF10MD_01, PF10MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF9MD_00, PF9MD_01, PF9MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF8MD_00, PF8MD_01, PF8MD_10, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCRL2", 0xfffe3a94, 16, 4) {
-               PF7MD_00, PF7MD_01, PF7MD_10, PF7MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF6MD_00, PF6MD_01, PF6MD_10, PF6MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF5MD_00, PF5MD_01, PF5MD_10, PF5MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF4MD_00, PF4MD_01, PF4MD_10, PF4MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCRL1", 0xfffe3a96, 16, 4) {
-               PF3MD_00, PF3MD_01, PF3MD_10, PF3MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF2MD_00, PF2MD_01, PF2MD_10, PF2MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF1MD_00, PF1MD_01, PF1MD_10, PF1MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF0MD_00, PF0MD_01, PF0MD_10, PF0MD_11,
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADRL", 0xfffe3802, 16) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDRL", 0xfffe3882, 16) {
-               0, 0, 0, PB12_DATA,
-               PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
-               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDRL", 0xfffe3902, 16) {
-               0, PC14_DATA, PC13_DATA, PC12_DATA,
-               PC11_DATA, PC10_DATA, PC9_DATA, PC8_DATA,
-               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDRL", 0xfffe3982, 16) {
-               PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
-               PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
-               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDRL", 0xfffe3a02, 16) {
-               PE15_DATA, PE14_DATA, PE13_DATA, PE12_DATA,
-               PE11_DATA, PE10_DATA, PE9_DATA, PE8_DATA,
-               PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
-               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
-       },
-       { PINMUX_DATA_REG("PFDRH", 0xfffe3a80, 16) {
-               0, PF30_DATA, PF29_DATA, PF28_DATA,
-               PF27_DATA, PF26_DATA, PF25_DATA, PF24_DATA,
-               PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
-               PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA }
-       },
-       { PINMUX_DATA_REG("PFDRL", 0xfffe3a82, 16) {
-               PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
-               PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
-               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
-       },
-       { },
-};
-
-static struct pinmux_info sh7203_pinmux_info = {
-       .name = "sh7203_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END, FORCE_IN },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END, FORCE_OUT },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PA7,
-       .last_gpio = GPIO_FN_LCD_DATA0,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7203_pinmux_info);
+       return sh_pfc_register("pfc-sh7203", NULL, 0);
 }
 arch_initcall(plat_pinmux_setup);
index b055b55d6f27f232955f5ecae6c0db88d497b302..b1b7c1bae127246c2f63262339a9946e752784da 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7264.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       /* Port A */
-       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
-       /* Port B */
-       PB22_DATA, PB21_DATA, PB20_DATA,
-       PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA,
-       PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
-       PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
-       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-       PB3_DATA, PB2_DATA, PB1_DATA,
-       /* Port C */
-       PC10_DATA, PC9_DATA, PC8_DATA,
-       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
-       /* Port D */
-       PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
-       PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
-       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
-       /* Port E */
-       PE5_DATA, PE4_DATA,
-       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
-       /* Port F */
-       PF12_DATA,
-       PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
-       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
-       /* Port G */
-       PG24_DATA,
-       PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
-       PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA,
-       PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
-       PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
-       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
-       /* Port H */
-       /* NOTE - Port H does not have a Data Register, but PH Data is
-          connected to PH Port Register */
-       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
-       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
-       /* Port I - not on device */
-       /* Port J */
-       PJ12_DATA,
-       PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
-       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-       PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA,
-       /* Port K */
-       PK12_DATA,
-       PK11_DATA, PK10_DATA, PK9_DATA, PK8_DATA,
-       PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
-       PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       FORCE_IN,
-       /* Port A */
-       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
-       /* Port B */
-       PB22_IN, PB21_IN, PB20_IN,
-       PB19_IN, PB18_IN, PB17_IN, PB16_IN,
-       PB15_IN, PB14_IN, PB13_IN, PB12_IN,
-       PB11_IN, PB10_IN, PB9_IN, PB8_IN,
-       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
-       PB3_IN, PB2_IN, PB1_IN,
-       /* Port C */
-       PC10_IN, PC9_IN, PC8_IN,
-       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
-       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
-       /* Port D */
-       PD15_IN, PD14_IN, PD13_IN, PD12_IN,
-       PD11_IN, PD10_IN, PD9_IN, PD8_IN,
-       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
-       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
-       /* Port E */
-       PE5_IN, PE4_IN,
-       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
-       /* Port F */
-       PF12_IN,
-       PF11_IN, PF10_IN, PF9_IN, PF8_IN,
-       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
-       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
-       /* Port G */
-       PG24_IN,
-       PG23_IN, PG22_IN, PG21_IN, PG20_IN,
-       PG19_IN, PG18_IN, PG17_IN, PG16_IN,
-       PG15_IN, PG14_IN, PG13_IN, PG12_IN,
-       PG11_IN, PG10_IN, PG9_IN, PG8_IN,
-       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
-       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
-       /* Port H - Port H does not have a Data Register */
-       /* Port I - not on device */
-       /* Port J */
-       PJ12_IN,
-       PJ11_IN, PJ10_IN, PJ9_IN, PJ8_IN,
-       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
-       PJ3_IN, PJ2_IN, PJ1_IN, PJ0_IN,
-       /* Port K */
-       PK12_IN,
-       PK11_IN, PK10_IN, PK9_IN, PK8_IN,
-       PK7_IN, PK6_IN, PK5_IN, PK4_IN,
-       PK3_IN, PK2_IN, PK1_IN, PK0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       FORCE_OUT,
-       /* Port A */
-       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
-       /* Port B */
-       PB22_OUT, PB21_OUT, PB20_OUT,
-       PB19_OUT, PB18_OUT, PB17_OUT, PB16_OUT,
-       PB15_OUT, PB14_OUT, PB13_OUT, PB12_OUT,
-       PB11_OUT, PB10_OUT, PB9_OUT, PB8_OUT,
-       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
-       PB3_OUT, PB2_OUT, PB1_OUT,
-       /* Port C */
-       PC10_OUT, PC9_OUT, PC8_OUT,
-       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
-       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
-       /* Port D */
-       PD15_OUT, PD14_OUT, PD13_OUT, PD12_OUT,
-       PD11_OUT, PD10_OUT, PD9_OUT, PD8_OUT,
-       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
-       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
-       /* Port E */
-       PE5_OUT, PE4_OUT,
-       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
-       /* Port F */
-       PF12_OUT,
-       PF11_OUT, PF10_OUT, PF9_OUT, PF8_OUT,
-       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
-       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
-       /* Port G */
-       PG24_OUT,
-       PG23_OUT, PG22_OUT, PG21_OUT, PG20_OUT,
-       PG19_OUT, PG18_OUT, PG17_OUT, PG16_OUT,
-       PG15_OUT, PG14_OUT, PG13_OUT, PG12_OUT,
-       PG11_OUT, PG10_OUT, PG9_OUT, PG8_OUT,
-       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
-       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
-       /* Port H - Port H does not have a Data Register */
-       /* Port I - not on device */
-       /* Port J */
-       PJ12_OUT,
-       PJ11_OUT, PJ10_OUT, PJ9_OUT, PJ8_OUT,
-       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
-       PJ3_OUT, PJ2_OUT, PJ1_OUT, PJ0_OUT,
-       /* Port K */
-       PK12_OUT,
-       PK11_OUT, PK10_OUT, PK9_OUT, PK8_OUT,
-       PK7_OUT, PK6_OUT, PK5_OUT, PK4_OUT,
-       PK3_OUT, PK2_OUT, PK1_OUT, PK0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       /* Port A */
-       PA3_IOR_IN, PA3_IOR_OUT,
-       PA2_IOR_IN, PA2_IOR_OUT,
-       PA1_IOR_IN, PA1_IOR_OUT,
-       PA0_IOR_IN, PA0_IOR_OUT,
-
-       /* Port B */
-       PB11_IOR_IN, PB11_IOR_OUT,
-       PB10_IOR_IN, PB10_IOR_OUT,
-       PB9_IOR_IN, PB9_IOR_OUT,
-       PB8_IOR_IN, PB8_IOR_OUT,
-
-       PB22MD_00, PB22MD_01, PB22MD_10,
-       PB21MD_0, PB21MD_1,
-       PB20MD_0, PB20MD_1,
-       PB19MD_00, PB19MD_01, PB19MD_10, PB19MD_11,
-       PB18MD_00, PB18MD_01, PB18MD_10, PB18MD_11,
-       PB17MD_00, PB17MD_01, PB17MD_10, PB17MD_11,
-       PB16MD_00, PB16MD_01, PB16MD_10, PB16MD_11,
-       PB15MD_00, PB15MD_01, PB15MD_10, PB15MD_11,
-       PB14MD_00, PB14MD_01, PB14MD_10, PB14MD_11,
-       PB13MD_00, PB13MD_01, PB13MD_10, PB13MD_11,
-       PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
-       PB11MD_00, PB11MD_01, PB11MD_10, PB11MD_11,
-       PB10MD_00, PB10MD_01, PB10MD_10, PB10MD_11,
-       PB9MD_00, PB9MD_01, PB9MD_10, PB9MD_11,
-       PB8MD_00, PB8MD_01, PB8MD_10, PB8MD_11,
-       PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
-       PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
-       PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
-       PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
-       PB3MD_0, PB3MD_1,
-       PB2MD_0, PB2MD_1,
-       PB1MD_0, PB1MD_1,
-
-       /* Port C */
-       PC14_IOR_IN, PC14_IOR_OUT,
-       PC13_IOR_IN, PC13_IOR_OUT,
-       PC12_IOR_IN, PC12_IOR_OUT,
-       PC11_IOR_IN, PC11_IOR_OUT,
-       PC10_IOR_IN, PC10_IOR_OUT,
-       PC9_IOR_IN, PC9_IOR_OUT,
-       PC8_IOR_IN, PC8_IOR_OUT,
-       PC7_IOR_IN, PC7_IOR_OUT,
-       PC6_IOR_IN, PC6_IOR_OUT,
-       PC5_IOR_IN, PC5_IOR_OUT,
-       PC4_IOR_IN, PC4_IOR_OUT,
-       PC3_IOR_IN, PC3_IOR_OUT,
-       PC2_IOR_IN, PC2_IOR_OUT,
-       PC1_IOR_IN, PC1_IOR_OUT,
-       PC0_IOR_IN, PC0_IOR_OUT,
-
-       PC10MD_0, PC10MD_1,
-       PC9MD_0, PC9MD_1,
-       PC8MD_00, PC8MD_01, PC8MD_10, PC8MD_11,
-       PC7MD_00, PC7MD_01, PC7MD_10, PC7MD_11,
-       PC6MD_00, PC6MD_01, PC6MD_10, PC6MD_11,
-       PC5MD_00, PC5MD_01, PC5MD_10, PC5MD_11,
-       PC4MD_0, PC4MD_1,
-       PC3MD_0, PC3MD_1,
-       PC2MD_0, PC2MD_1,
-       PC1MD_0, PC1MD_1,
-       PC0MD_0, PC0MD_1,
-
-       /* Port D */
-       PD15_IOR_IN, PD15_IOR_OUT,
-       PD14_IOR_IN, PD14_IOR_OUT,
-       PD13_IOR_IN, PD13_IOR_OUT,
-       PD12_IOR_IN, PD12_IOR_OUT,
-       PD11_IOR_IN, PD11_IOR_OUT,
-       PD10_IOR_IN, PD10_IOR_OUT,
-       PD9_IOR_IN, PD9_IOR_OUT,
-       PD8_IOR_IN, PD8_IOR_OUT,
-       PD7_IOR_IN, PD7_IOR_OUT,
-       PD6_IOR_IN, PD6_IOR_OUT,
-       PD5_IOR_IN, PD5_IOR_OUT,
-       PD4_IOR_IN, PD4_IOR_OUT,
-       PD3_IOR_IN, PD3_IOR_OUT,
-       PD2_IOR_IN, PD2_IOR_OUT,
-       PD1_IOR_IN, PD1_IOR_OUT,
-       PD0_IOR_IN, PD0_IOR_OUT,
-
-       PD15MD_00, PD15MD_01, PD15MD_10, PD15MD_11,
-       PD14MD_00, PD14MD_01, PD14MD_10, PD14MD_11,
-       PD13MD_00, PD13MD_01, PD13MD_10, PD13MD_11,
-       PD12MD_00, PD12MD_01, PD12MD_10, PD12MD_11,
-       PD11MD_00, PD11MD_01, PD11MD_10, PD11MD_11,
-       PD10MD_00, PD10MD_01, PD10MD_10, PD10MD_11,
-       PD9MD_00, PD9MD_01, PD9MD_10, PD9MD_11,
-       PD8MD_00, PD8MD_01, PD8MD_10, PD8MD_11,
-       PD7MD_00, PD7MD_01, PD7MD_10, PD7MD_11,
-       PD6MD_00, PD6MD_01, PD6MD_10, PD6MD_11,
-       PD5MD_00, PD5MD_01, PD5MD_10, PD5MD_11,
-       PD4MD_00, PD4MD_01, PD4MD_10, PD4MD_11,
-       PD3MD_00, PD3MD_01, PD3MD_10, PD3MD_11,
-       PD2MD_00, PD2MD_01, PD2MD_10, PD2MD_11,
-       PD1MD_00, PD1MD_01, PD1MD_10, PD1MD_11,
-       PD0MD_00, PD0MD_01, PD0MD_10, PD0MD_11,
-
-       /* Port E */
-       PE5_IOR_IN, PE5_IOR_OUT,
-       PE4_IOR_IN, PE4_IOR_OUT,
-       PE3_IOR_IN, PE3_IOR_OUT,
-       PE2_IOR_IN, PE2_IOR_OUT,
-       PE1_IOR_IN, PE1_IOR_OUT,
-       PE0_IOR_IN, PE0_IOR_OUT,
-
-       PE5MD_00, PE5MD_01, PE5MD_10, PE5MD_11,
-       PE4MD_00, PE4MD_01, PE4MD_10, PE4MD_11,
-       PE3MD_00, PE3MD_01, PE3MD_10, PE3MD_11,
-       PE2MD_00, PE2MD_01, PE2MD_10, PE2MD_11,
-       PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
-       PE1MD_100, PE1MD_101, PE1MD_110, PE1MD_111,
-       PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11,
-
-       /* Port F */
-       PF12_IOR_IN, PF12_IOR_OUT,
-       PF11_IOR_IN, PF11_IOR_OUT,
-       PF10_IOR_IN, PF10_IOR_OUT,
-       PF9_IOR_IN, PF9_IOR_OUT,
-       PF8_IOR_IN, PF8_IOR_OUT,
-       PF7_IOR_IN, PF7_IOR_OUT,
-       PF6_IOR_IN, PF6_IOR_OUT,
-       PF5_IOR_IN, PF5_IOR_OUT,
-       PF4_IOR_IN, PF4_IOR_OUT,
-       PF3_IOR_IN, PF3_IOR_OUT,
-       PF2_IOR_IN, PF2_IOR_OUT,
-       PF1_IOR_IN, PF1_IOR_OUT,
-       PF0_IOR_IN, PF0_IOR_OUT,
-
-       PF12MD_000, PF12MD_001, PF12MD_010, PF12MD_011,
-       PF12MD_100, PF12MD_101, PF12MD_110, PF12MD_111,
-       PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
-       PF11MD_100, PF11MD_101, PF11MD_110, PF11MD_111,
-       PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
-       PF10MD_100, PF10MD_101, PF10MD_110, PF10MD_111,
-       PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
-       PF9MD_100, PF9MD_101, PF9MD_110, PF9MD_111,
-       PF8MD_00, PF8MD_01, PF8MD_10, PF8MD_11,
-       PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
-       PF7MD_100, PF7MD_101, PF7MD_110, PF7MD_111,
-       PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
-       PF6MD_100, PF6MD_101, PF6MD_110, PF6MD_111,
-       PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
-       PF5MD_100, PF5MD_101, PF5MD_110, PF5MD_111,
-       PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
-       PF4MD_100, PF4MD_101, PF4MD_110, PF4MD_111,
-       PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
-       PF3MD_100, PF3MD_101, PF3MD_110, PF3MD_111,
-       PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
-       PF2MD_100, PF2MD_101, PF2MD_110, PF2MD_111,
-       PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
-       PF1MD_100, PF1MD_101, PF1MD_110, PF1MD_111,
-       PF0MD_000, PF0MD_001, PF0MD_010, PF0MD_011,
-       PF0MD_100, PF0MD_101, PF0MD_110, PF0MD_111,
-
-       /* Port G */
-       PG24_IOR_IN, PG24_IOR_OUT,
-       PG23_IOR_IN, PG23_IOR_OUT,
-       PG22_IOR_IN, PG22_IOR_OUT,
-       PG21_IOR_IN, PG21_IOR_OUT,
-       PG20_IOR_IN, PG20_IOR_OUT,
-       PG19_IOR_IN, PG19_IOR_OUT,
-       PG18_IOR_IN, PG18_IOR_OUT,
-       PG17_IOR_IN, PG17_IOR_OUT,
-       PG16_IOR_IN, PG16_IOR_OUT,
-       PG15_IOR_IN, PG15_IOR_OUT,
-       PG14_IOR_IN, PG14_IOR_OUT,
-       PG13_IOR_IN, PG13_IOR_OUT,
-       PG12_IOR_IN, PG12_IOR_OUT,
-       PG11_IOR_IN, PG11_IOR_OUT,
-       PG10_IOR_IN, PG10_IOR_OUT,
-       PG9_IOR_IN, PG9_IOR_OUT,
-       PG8_IOR_IN, PG8_IOR_OUT,
-       PG7_IOR_IN, PG7_IOR_OUT,
-       PG6_IOR_IN, PG6_IOR_OUT,
-       PG5_IOR_IN, PG5_IOR_OUT,
-       PG4_IOR_IN, PG4_IOR_OUT,
-       PG3_IOR_IN, PG3_IOR_OUT,
-       PG2_IOR_IN, PG2_IOR_OUT,
-       PG1_IOR_IN, PG1_IOR_OUT,
-       PG0_IOR_IN, PG0_IOR_OUT,
-
-       PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11,
-       PG23MD_00, PG23MD_01, PG23MD_10, PG23MD_11,
-       PG22MD_00, PG22MD_01, PG22MD_10, PG22MD_11,
-       PG21MD_00, PG21MD_01, PG21MD_10, PG21MD_11,
-       PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
-       PG20MD_100, PG20MD_101, PG20MD_110, PG20MD_111,
-       PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
-       PG19MD_100, PG19MD_101, PG19MD_110, PG19MD_111,
-       PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
-       PG18MD_100, PG18MD_101, PG18MD_110, PG18MD_111,
-       PG17MD_000, PG17MD_001, PG17MD_010, PG17MD_011,
-       PG17MD_100, PG17MD_101, PG17MD_110, PG17MD_111,
-       PG16MD_000, PG16MD_001, PG16MD_010, PG16MD_011,
-       PG16MD_100, PG16MD_101, PG16MD_110, PG16MD_111,
-       PG15MD_000, PG15MD_001, PG15MD_010, PG15MD_011,
-       PG15MD_100, PG15MD_101, PG15MD_110, PG15MD_111,
-       PG14MD_000, PG14MD_001, PG14MD_010, PG14MD_011,
-       PG14MD_100, PG14MD_101, PG14MD_110, PG14MD_111,
-       PG13MD_000, PG13MD_001, PG13MD_010, PG13MD_011,
-       PG13MD_100, PG13MD_101, PG13MD_110, PG13MD_111,
-       PG12MD_000, PG12MD_001, PG12MD_010, PG12MD_011,
-       PG12MD_100, PG12MD_101, PG12MD_110, PG12MD_111,
-       PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
-       PG11MD_100, PG11MD_101, PG11MD_110, PG11MD_111,
-       PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
-       PG10MD_100, PG10MD_101, PG10MD_110, PG10MD_111,
-       PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
-       PG9MD_100, PG9MD_101, PG9MD_110, PG9MD_111,
-       PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
-       PG8MD_100, PG8MD_101, PG8MD_110, PG8MD_111,
-       PG7MD_00, PG7MD_01, PG7MD_10, PG7MD_11,
-       PG6MD_00, PG6MD_01, PG6MD_10, PG6MD_11,
-       PG5MD_00, PG5MD_01, PG5MD_10, PG5MD_11,
-       PG4MD_00, PG4MD_01, PG4MD_10, PG4MD_11,
-       PG3MD_00, PG3MD_01, PG3MD_10, PG3MD_11,
-       PG2MD_00, PG2MD_01, PG2MD_10, PG2MD_11,
-       PG1MD_00, PG1MD_01, PG1MD_10, PG1MD_11,
-       PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
-       PG0MD_100, PG0MD_101, PG0MD_110, PG0MD_111,
-
-       /* Port H */
-       PH7MD_0, PH7MD_1,
-       PH6MD_0, PH6MD_1,
-       PH5MD_0, PH5MD_1,
-       PH4MD_0, PH4MD_1,
-       PH3MD_0, PH3MD_1,
-       PH2MD_0, PH2MD_1,
-       PH1MD_0, PH1MD_1,
-       PH0MD_0, PH0MD_1,
-
-       /* Port I - not on device */
-
-       /* Port J */
-       PJ11_IOR_IN, PJ11_IOR_OUT,
-       PJ10_IOR_IN, PJ10_IOR_OUT,
-       PJ9_IOR_IN, PJ9_IOR_OUT,
-       PJ8_IOR_IN, PJ8_IOR_OUT,
-       PJ7_IOR_IN, PJ7_IOR_OUT,
-       PJ6_IOR_IN, PJ6_IOR_OUT,
-       PJ5_IOR_IN, PJ5_IOR_OUT,
-       PJ4_IOR_IN, PJ4_IOR_OUT,
-       PJ3_IOR_IN, PJ3_IOR_OUT,
-       PJ2_IOR_IN, PJ2_IOR_OUT,
-       PJ1_IOR_IN, PJ1_IOR_OUT,
-       PJ0_IOR_IN, PJ0_IOR_OUT,
-
-       PJ11MD_00, PJ11MD_01, PJ11MD_10, PJ11MD_11,
-       PJ10MD_00, PJ10MD_01, PJ10MD_10, PJ10MD_11,
-       PJ9MD_00, PJ9MD_01, PJ9MD_10, PJ9MD_11,
-       PJ8MD_00, PJ8MD_01, PJ8MD_10, PJ8MD_11,
-       PJ7MD_00, PJ7MD_01, PJ7MD_10, PJ7MD_11,
-       PJ6MD_00, PJ6MD_01, PJ6MD_10, PJ6MD_11,
-       PJ5MD_00, PJ5MD_01, PJ5MD_10, PJ5MD_11,
-       PJ4MD_00, PJ4MD_01, PJ4MD_10, PJ4MD_11,
-       PJ3MD_00, PJ3MD_01, PJ3MD_10, PJ3MD_11,
-       PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
-       PJ2MD_100, PJ2MD_101, PJ2MD_110, PJ2MD_111,
-       PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
-       PJ1MD_100, PJ1MD_101, PJ1MD_110, PJ1MD_111,
-       PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
-       PJ0MD_100, PJ0MD_101, PJ0MD_110, PJ0MD_111,
-
-       /* Port K */
-       PK11_IOR_IN, PK11_IOR_OUT,
-       PK10_IOR_IN, PK10_IOR_OUT,
-       PK9_IOR_IN, PK9_IOR_OUT,
-       PK8_IOR_IN, PK8_IOR_OUT,
-       PK7_IOR_IN, PK7_IOR_OUT,
-       PK6_IOR_IN, PK6_IOR_OUT,
-       PK5_IOR_IN, PK5_IOR_OUT,
-       PK4_IOR_IN, PK4_IOR_OUT,
-       PK3_IOR_IN, PK3_IOR_OUT,
-       PK2_IOR_IN, PK2_IOR_OUT,
-       PK1_IOR_IN, PK1_IOR_OUT,
-       PK0_IOR_IN, PK0_IOR_OUT,
-
-       PK11MD_00, PK11MD_01, PK11MD_10, PK11MD_11,
-       PK10MD_00, PK10MD_01, PK10MD_10, PK10MD_11,
-       PK9MD_00, PK9MD_01, PK9MD_10, PK9MD_11,
-       PK8MD_00, PK8MD_01, PK8MD_10, PK8MD_11,
-       PK7MD_00, PK7MD_01, PK7MD_10, PK7MD_11,
-       PK6MD_00, PK6MD_01, PK6MD_10, PK6MD_11,
-       PK5MD_00, PK5MD_01, PK5MD_10, PK5MD_11,
-       PK4MD_00, PK4MD_01, PK4MD_10, PK4MD_11,
-       PK3MD_00, PK3MD_01, PK3MD_10, PK3MD_11,
-       PK2MD_00, PK2MD_01, PK2MD_10, PK2MD_11,
-       PK1MD_00, PK1MD_01, PK1MD_10, PK1MD_11,
-       PK0MD_00, PK0MD_01, PK0MD_10, PK0MD_11,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       /* Port A */
-
-       /* Port B */
-
-       /* Port C */
-
-       /* Port D */
-
-       /* Port E */
-
-       /* Port F */
-
-       /* Port G */
-
-       /* Port H */
-       PHAN7_MARK, PHAN6_MARK, PHAN5_MARK, PHAN4_MARK,
-       PHAN3_MARK, PHAN2_MARK, PHAN1_MARK, PHAN0_MARK,
-
-       /* Port I - not on device */
-
-       /* Port J */
-
-       /* Port K */
-
-       IRQ7_PC_MARK, IRQ6_PC_MARK, IRQ5_PC_MARK, IRQ4_PC_MARK,
-       IRQ3_PG_MARK, IRQ2_PG_MARK, IRQ1_PJ_MARK, IRQ0_PJ_MARK,
-       IRQ3_PE_MARK, IRQ2_PE_MARK, IRQ1_PE_MARK, IRQ0_PE_MARK,
-
-       PINT7_PG_MARK, PINT6_PG_MARK, PINT5_PG_MARK, PINT4_PG_MARK,
-       PINT3_PG_MARK, PINT2_PG_MARK, PINT1_PG_MARK, PINT0_PG_MARK,
-
-       SD_CD_MARK, SD_D0_MARK, SD_D1_MARK, SD_D2_MARK, SD_D3_MARK,
-       SD_WP_MARK, SD_CLK_MARK, SD_CMD_MARK,
-       CRX0_MARK, CRX1_MARK,
-       CTX0_MARK, CTX1_MARK,
-
-       PWM1A_MARK, PWM1B_MARK, PWM1C_MARK, PWM1D_MARK,
-       PWM1E_MARK, PWM1F_MARK, PWM1G_MARK, PWM1H_MARK,
-       PWM2A_MARK, PWM2B_MARK, PWM2C_MARK, PWM2D_MARK,
-       PWM2E_MARK, PWM2F_MARK, PWM2G_MARK, PWM2H_MARK,
-       IERXD_MARK, IETXD_MARK,
-       CRX0CRX1_MARK,
-       WDTOVF_MARK,
-
-       CRX0X1_MARK,
-
-       /* DMAC */
-       TEND0_MARK, DACK0_MARK, DREQ0_MARK,
-       TEND1_MARK, DACK1_MARK, DREQ1_MARK,
-
-       /* ADC */
-       ADTRG_MARK,
-
-       /* BSC */
-       A25_MARK, A24_MARK,
-       A23_MARK, A22_MARK, A21_MARK, A20_MARK,
-       A19_MARK, A18_MARK, A17_MARK, A16_MARK,
-       A15_MARK, A14_MARK, A13_MARK, A12_MARK,
-       A11_MARK, A10_MARK, A9_MARK, A8_MARK,
-       A7_MARK, A6_MARK, A5_MARK, A4_MARK,
-       A3_MARK, A2_MARK, A1_MARK, A0_MARK,
-       D15_MARK, D14_MARK, D13_MARK, D12_MARK,
-       D11_MARK, D10_MARK, D9_MARK, D8_MARK,
-       D7_MARK, D6_MARK, D5_MARK, D4_MARK,
-       D3_MARK, D2_MARK, D1_MARK, D0_MARK,
-       BS_MARK,
-       CS4_MARK, CS3_MARK, CS2_MARK, CS1_MARK, CS0_MARK,
-       CS6CE1B_MARK, CS5CE1A_MARK,
-       CE2A_MARK, CE2B_MARK,
-       RD_MARK, RDWR_MARK,
-       ICIOWRAH_MARK,
-       ICIORD_MARK,
-       WE1DQMUWE_MARK,
-       WE0DQML_MARK,
-       RAS_MARK, CAS_MARK, CKE_MARK,
-       WAIT_MARK, BREQ_MARK, BACK_MARK, IOIS16_MARK,
-
-       /* TMU */
-       TIOC0A_MARK, TIOC0B_MARK, TIOC0C_MARK, TIOC0D_MARK,
-       TIOC1A_MARK, TIOC1B_MARK,
-       TIOC2A_MARK, TIOC2B_MARK,
-       TIOC3A_MARK, TIOC3B_MARK, TIOC3C_MARK, TIOC3D_MARK,
-       TIOC4A_MARK, TIOC4B_MARK, TIOC4C_MARK, TIOC4D_MARK,
-       TCLKA_MARK,     TCLKB_MARK, TCLKC_MARK, TCLKD_MARK,
-
-       /* SCIF */
-       SCK0_MARK, SCK1_MARK, SCK2_MARK, SCK3_MARK,
-       RXD0_MARK, RXD1_MARK, RXD2_MARK, RXD3_MARK,
-       TXD0_MARK, TXD1_MARK, TXD2_MARK, TXD3_MARK,
-       RXD4_MARK, RXD5_MARK, RXD6_MARK, RXD7_MARK,
-       TXD4_MARK, TXD5_MARK, TXD6_MARK, TXD7_MARK,
-       RTS1_MARK, RTS3_MARK,
-       CTS1_MARK, CTS3_MARK,
-
-       /* RSPI */
-       RSPCK0_MARK, RSPCK1_MARK,
-       MOSI0_MARK, MOSI1_MARK,
-       MISO0_PF12_MARK, MISO1_MARK, MISO1_PG19_MARK,
-       SSL00_MARK, SSL10_MARK,
-
-       /* IIC3 */
-       SCL0_MARK, SCL1_MARK, SCL2_MARK,
-       SDA0_MARK, SDA1_MARK, SDA2_MARK,
-
-       /* SSI */
-       SSISCK0_MARK,
-       SSIWS0_MARK,
-       SSITXD0_MARK,
-       SSIRXD0_MARK,
-       SSIWS1_MARK, SSIWS2_MARK, SSIWS3_MARK,
-       SSISCK1_MARK, SSISCK2_MARK, SSISCK3_MARK,
-       SSIDATA1_MARK, SSIDATA2_MARK, SSIDATA3_MARK,
-       AUDIO_CLK_MARK,
-
-       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
-       SIOFTXD_MARK, SIOFRXD_MARK, SIOFSYNC_MARK, SIOFSCK_MARK,
-
-       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
-       SPDIF_IN_MARK, SPDIF_OUT_MARK,
-
-       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
-       FCE_MARK,
-       FRB_MARK,
-
-       /* VDC3 */
-       DV_CLK_MARK,
-       DV_VSYNC_MARK, DV_HSYNC_MARK,
-       DV_DATA7_MARK, DV_DATA6_MARK, DV_DATA5_MARK, DV_DATA4_MARK,
-       DV_DATA3_MARK, DV_DATA2_MARK, DV_DATA1_MARK, DV_DATA0_MARK,
-       LCD_CLK_MARK, LCD_EXTCLK_MARK,
-       LCD_VSYNC_MARK, LCD_HSYNC_MARK, LCD_DE_MARK,
-       LCD_DATA15_MARK, LCD_DATA14_MARK, LCD_DATA13_MARK, LCD_DATA12_MARK,
-       LCD_DATA11_MARK, LCD_DATA10_MARK, LCD_DATA9_MARK, LCD_DATA8_MARK,
-       LCD_DATA7_MARK, LCD_DATA6_MARK, LCD_DATA5_MARK, LCD_DATA4_MARK,
-       LCD_DATA3_MARK, LCD_DATA2_MARK, LCD_DATA1_MARK, LCD_DATA0_MARK,
-       LCD_M_DISP_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-
-       /* Port A */
-       PINMUX_DATA(PA3_DATA, PA3_IN),
-       PINMUX_DATA(PA2_DATA, PA2_IN),
-       PINMUX_DATA(PA1_DATA, PA1_IN),
-       PINMUX_DATA(PA0_DATA, PA0_IN),
-
-       /* Port B */
-       PINMUX_DATA(PB22_DATA, PB22MD_00, PB22_IN, PB22_OUT),
-       PINMUX_DATA(A22_MARK, PB22MD_01),
-       PINMUX_DATA(CS4_MARK, PB22MD_10),
-
-       PINMUX_DATA(PB21_DATA, PB21MD_0, PB21_IN, PB21_OUT),
-       PINMUX_DATA(A21_MARK, PB21MD_1),
-       PINMUX_DATA(A20_MARK, PB20MD_1),
-       PINMUX_DATA(A19_MARK, PB19MD_01),
-       PINMUX_DATA(A18_MARK, PB18MD_01),
-       PINMUX_DATA(A17_MARK, PB17MD_01),
-       PINMUX_DATA(A16_MARK, PB16MD_01),
-       PINMUX_DATA(A15_MARK, PB15MD_01),
-       PINMUX_DATA(A14_MARK, PB14MD_01),
-       PINMUX_DATA(A13_MARK, PB13MD_01),
-       PINMUX_DATA(A12_MARK, PB12MD_01),
-       PINMUX_DATA(A11_MARK, PB11MD_01),
-       PINMUX_DATA(A10_MARK, PB10MD_01),
-       PINMUX_DATA(A9_MARK, PB9MD_01),
-       PINMUX_DATA(A8_MARK, PB8MD_01),
-       PINMUX_DATA(A7_MARK, PB7MD_01),
-       PINMUX_DATA(A6_MARK, PB6MD_01),
-       PINMUX_DATA(A5_MARK, PB5MD_01),
-       PINMUX_DATA(A4_MARK, PB4MD_01),
-       PINMUX_DATA(A3_MARK, PB3MD_1),
-       PINMUX_DATA(A2_MARK, PB2MD_1),
-       PINMUX_DATA(A1_MARK, PB1MD_1),
-
-       /* Port C */
-       PINMUX_DATA(PC10_DATA, PC10MD_0),
-       PINMUX_DATA(TIOC2B_MARK, PC1MD_1),
-       PINMUX_DATA(PC9_DATA, PC9MD_0),
-       PINMUX_DATA(TIOC2A_MARK, PC9MD_1),
-       PINMUX_DATA(PC8_DATA, PC8MD_00),
-       PINMUX_DATA(CS3_MARK, PC8MD_01),
-       PINMUX_DATA(TIOC4D_MARK, PC8MD_10),
-       PINMUX_DATA(IRQ7_PC_MARK, PC8MD_11),
-       PINMUX_DATA(PC7_DATA, PC7MD_00),
-       PINMUX_DATA(CKE_MARK, PC7MD_01),
-       PINMUX_DATA(TIOC4C_MARK, PC7MD_10),
-       PINMUX_DATA(IRQ6_PC_MARK, PC7MD_11),
-       PINMUX_DATA(PC6_DATA, PC6MD_00),
-       PINMUX_DATA(CAS_MARK, PC6MD_01),
-       PINMUX_DATA(TIOC4B_MARK, PC6MD_10),
-       PINMUX_DATA(IRQ5_PC_MARK, PC6MD_11),
-       PINMUX_DATA(PC5_DATA, PC5MD_00),
-       PINMUX_DATA(RAS_MARK, PC5MD_01),
-       PINMUX_DATA(TIOC4A_MARK, PC5MD_10),
-       PINMUX_DATA(IRQ4_PC_MARK, PC5MD_11),
-       PINMUX_DATA(PC4_DATA, PC4MD_0),
-       PINMUX_DATA(WE1DQMUWE_MARK, PC4MD_1),
-       PINMUX_DATA(PC3_DATA, PC3MD_0),
-       PINMUX_DATA(WE0DQML_MARK, PC3MD_1),
-       PINMUX_DATA(PC2_DATA, PC2MD_0),
-       PINMUX_DATA(RDWR_MARK, PC2MD_1),
-       PINMUX_DATA(PC1_DATA, PC1MD_0),
-       PINMUX_DATA(RD_MARK, PC1MD_1),
-       PINMUX_DATA(PC0_DATA, PC0MD_0),
-       PINMUX_DATA(CS0_MARK, PC0MD_1),
-
-       /* Port D */
-       PINMUX_DATA(D15_MARK, PD15MD_01),
-       PINMUX_DATA(D14_MARK, PD14MD_01),
-       PINMUX_DATA(D13_MARK, PD13MD_01),
-       PINMUX_DATA(D12_MARK, PD12MD_01),
-       PINMUX_DATA(D11_MARK, PD11MD_01),
-       PINMUX_DATA(D10_MARK, PD10MD_01),
-       PINMUX_DATA(D9_MARK, PD9MD_01),
-       PINMUX_DATA(D8_MARK, PD8MD_01),
-       PINMUX_DATA(D7_MARK, PD7MD_01),
-       PINMUX_DATA(D6_MARK, PD6MD_01),
-       PINMUX_DATA(D5_MARK, PD5MD_01),
-       PINMUX_DATA(D4_MARK, PD4MD_01),
-       PINMUX_DATA(D3_MARK, PD3MD_01),
-       PINMUX_DATA(D2_MARK, PD2MD_01),
-       PINMUX_DATA(D1_MARK, PD1MD_01),
-       PINMUX_DATA(D0_MARK, PD0MD_01),
-
-       /* Port E */
-       PINMUX_DATA(PE5_DATA, PE5MD_00),
-       PINMUX_DATA(SDA2_MARK, PE5MD_01),
-       PINMUX_DATA(DV_HSYNC_MARK, PE5MD_11),
-
-       PINMUX_DATA(PE4_DATA, PE4MD_00),
-       PINMUX_DATA(SCL2_MARK, PE4MD_01),
-       PINMUX_DATA(DV_VSYNC_MARK, PE4MD_11),
-
-       PINMUX_DATA(PE3_DATA, PE3MD_00),
-       PINMUX_DATA(SDA1_MARK, PE3MD_01),
-       PINMUX_DATA(IRQ3_PE_MARK, PE3MD_11),
-
-       PINMUX_DATA(PE2_DATA, PE2MD_00),
-       PINMUX_DATA(SCL1_MARK, PE2MD_01),
-       PINMUX_DATA(IRQ2_PE_MARK, PE2MD_11),
-
-       PINMUX_DATA(PE1_DATA, PE1MD_000),
-       PINMUX_DATA(SDA0_MARK, PE1MD_001),
-       PINMUX_DATA(IOIS16_MARK, PE1MD_010),
-       PINMUX_DATA(IRQ1_PE_MARK, PE1MD_011),
-       PINMUX_DATA(TCLKA_MARK, PE1MD_100),
-       PINMUX_DATA(ADTRG_MARK, PE1MD_101),
-
-       PINMUX_DATA(PE0_DATA, PE0MD_00),
-       PINMUX_DATA(SCL0_MARK, PE0MD_01),
-       PINMUX_DATA(AUDIO_CLK_MARK, PE0MD_10),
-       PINMUX_DATA(IRQ0_PE_MARK, PE0MD_11),
-
-       /* Port F */
-       PINMUX_DATA(PF12_DATA, PF12MD_000),
-       PINMUX_DATA(BS_MARK, PF12MD_001),
-       PINMUX_DATA(MISO0_PF12_MARK, PF12MD_011),
-       PINMUX_DATA(TIOC3D_MARK, PF12MD_100),
-       PINMUX_DATA(SPDIF_OUT_MARK, PF12MD_101),
-
-       PINMUX_DATA(PF11_DATA, PF11MD_000),
-       PINMUX_DATA(A25_MARK, PF11MD_001),
-       PINMUX_DATA(SSIDATA3_MARK, PF11MD_010),
-       PINMUX_DATA(MOSI0_MARK, PF11MD_011),
-       PINMUX_DATA(TIOC3C_MARK, PF11MD_100),
-       PINMUX_DATA(SPDIF_IN_MARK, PF11MD_101),
-
-       PINMUX_DATA(PF10_DATA, PF10MD_000),
-       PINMUX_DATA(A24_MARK, PF10MD_001),
-       PINMUX_DATA(SSIWS3_MARK, PF10MD_010),
-       PINMUX_DATA(SSL00_MARK, PF10MD_011),
-       PINMUX_DATA(TIOC3B_MARK, PF10MD_100),
-       PINMUX_DATA(FCE_MARK, PF10MD_101),
-
-       PINMUX_DATA(PF9_DATA, PF9MD_000),
-       PINMUX_DATA(A23_MARK, PF9MD_001),
-       PINMUX_DATA(SSISCK3_MARK, PF9MD_010),
-       PINMUX_DATA(RSPCK0_MARK, PF9MD_011),
-       PINMUX_DATA(TIOC3A_MARK, PF9MD_100),
-       PINMUX_DATA(FRB_MARK, PF9MD_101),
-
-       PINMUX_DATA(PF8_DATA, PF8MD_00),
-       PINMUX_DATA(CE2B_MARK, PF8MD_01),
-       PINMUX_DATA(SSIDATA3_MARK, PF8MD_10),
-       PINMUX_DATA(DV_CLK_MARK, PF8MD_11),
-
-       PINMUX_DATA(PF7_DATA, PF7MD_000),
-       PINMUX_DATA(CE2A_MARK, PF7MD_001),
-       PINMUX_DATA(SSIWS3_MARK, PF7MD_010),
-       PINMUX_DATA(DV_DATA7_MARK, PF7MD_011),
-       PINMUX_DATA(TCLKD_MARK, PF7MD_100),
-
-       PINMUX_DATA(PF6_DATA, PF6MD_000),
-       PINMUX_DATA(CS6CE1B_MARK, PF6MD_001),
-       PINMUX_DATA(SSISCK3_MARK, PF6MD_010),
-       PINMUX_DATA(DV_DATA6_MARK, PF6MD_011),
-       PINMUX_DATA(TCLKB_MARK, PF6MD_100),
-
-       PINMUX_DATA(PF5_DATA, PF5MD_000),
-       PINMUX_DATA(CS5CE1A_MARK, PF5MD_001),
-       PINMUX_DATA(SSIDATA2_MARK, PF5MD_010),
-       PINMUX_DATA(DV_DATA5_MARK, PF5MD_011),
-       PINMUX_DATA(TCLKC_MARK, PF5MD_100),
-
-       PINMUX_DATA(PF4_DATA, PF4MD_000),
-       PINMUX_DATA(ICIOWRAH_MARK, PF4MD_001),
-       PINMUX_DATA(SSIWS2_MARK, PF4MD_010),
-       PINMUX_DATA(DV_DATA4_MARK, PF4MD_011),
-       PINMUX_DATA(TXD3_MARK, PF4MD_100),
-
-       PINMUX_DATA(PF3_DATA, PF3MD_000),
-       PINMUX_DATA(ICIORD_MARK, PF3MD_001),
-       PINMUX_DATA(SSISCK2_MARK, PF3MD_010),
-       PINMUX_DATA(DV_DATA3_MARK, PF3MD_011),
-       PINMUX_DATA(RXD3_MARK, PF3MD_100),
-
-       PINMUX_DATA(PF2_DATA, PF2MD_000),
-       PINMUX_DATA(BACK_MARK, PF2MD_001),
-       PINMUX_DATA(SSIDATA1_MARK, PF2MD_010),
-       PINMUX_DATA(DV_DATA2_MARK, PF2MD_011),
-       PINMUX_DATA(TXD2_MARK, PF2MD_100),
-       PINMUX_DATA(DACK0_MARK, PF2MD_101),
-
-       PINMUX_DATA(PF1_DATA, PF1MD_000),
-       PINMUX_DATA(BREQ_MARK, PF1MD_001),
-       PINMUX_DATA(SSIWS1_MARK, PF1MD_010),
-       PINMUX_DATA(DV_DATA1_MARK, PF1MD_011),
-       PINMUX_DATA(RXD2_MARK, PF1MD_100),
-       PINMUX_DATA(DREQ0_MARK, PF1MD_101),
-
-       PINMUX_DATA(PF0_DATA, PF0MD_000),
-       PINMUX_DATA(WAIT_MARK, PF0MD_001),
-       PINMUX_DATA(SSISCK1_MARK, PF0MD_010),
-       PINMUX_DATA(DV_DATA0_MARK, PF0MD_011),
-       PINMUX_DATA(SCK2_MARK, PF0MD_100),
-       PINMUX_DATA(TEND0_MARK, PF0MD_101),
-
-       /* Port G */
-       PINMUX_DATA(PG24_DATA, PG24MD_00),
-       PINMUX_DATA(MOSI0_MARK, PG24MD_01),
-       PINMUX_DATA(TIOC0D_MARK, PG24MD_10),
-
-       PINMUX_DATA(PG23_DATA, PG23MD_00),
-       PINMUX_DATA(MOSI1_MARK, PG23MD_01),
-       PINMUX_DATA(TIOC0C_MARK, PG23MD_10),
-
-       PINMUX_DATA(PG22_DATA, PG22MD_00),
-       PINMUX_DATA(SSL10_MARK, PG22MD_01),
-       PINMUX_DATA(TIOC0B_MARK, PG22MD_10),
-
-       PINMUX_DATA(PG21_DATA, PG21MD_00),
-       PINMUX_DATA(RSPCK1_MARK, PG21MD_01),
-       PINMUX_DATA(TIOC0A_MARK, PG21MD_10),
-
-       PINMUX_DATA(PG20_DATA, PG20MD_000),
-       PINMUX_DATA(LCD_EXTCLK_MARK, PG20MD_001),
-       PINMUX_DATA(MISO1_MARK, PG20MD_011),
-       PINMUX_DATA(TXD7_MARK, PG20MD_100),
-
-       PINMUX_DATA(PG19_DATA, PG19MD_000),
-       PINMUX_DATA(LCD_CLK_MARK, PG19MD_001),
-       PINMUX_DATA(TIOC2B_MARK, PG19MD_010),
-       PINMUX_DATA(MISO1_PG19_MARK, PG19MD_011),
-       PINMUX_DATA(RXD7_MARK, PG19MD_100),
-
-       PINMUX_DATA(PG18_DATA, PG18MD_000),
-       PINMUX_DATA(LCD_DE_MARK, PG18MD_001),
-       PINMUX_DATA(TIOC2A_MARK, PG18MD_010),
-       PINMUX_DATA(SSL10_MARK, PG18MD_011),
-       PINMUX_DATA(TXD6_MARK, PG18MD_100),
-
-       PINMUX_DATA(PG17_DATA, PG17MD_000),
-       PINMUX_DATA(LCD_HSYNC_MARK, PG17MD_001),
-       PINMUX_DATA(TIOC1B_MARK, PG17MD_010),
-       PINMUX_DATA(RSPCK1_MARK, PG17MD_011),
-       PINMUX_DATA(RXD6_MARK, PG17MD_100),
-
-       PINMUX_DATA(PG16_DATA, PG16MD_000),
-       PINMUX_DATA(LCD_VSYNC_MARK, PG16MD_001),
-       PINMUX_DATA(TIOC1A_MARK, PG16MD_010),
-       PINMUX_DATA(TXD3_MARK, PG16MD_011),
-       PINMUX_DATA(CTS1_MARK, PG16MD_100),
-
-       PINMUX_DATA(PG15_DATA, PG15MD_000),
-       PINMUX_DATA(LCD_DATA15_MARK, PG15MD_001),
-       PINMUX_DATA(TIOC0D_MARK, PG15MD_010),
-       PINMUX_DATA(RXD3_MARK, PG15MD_011),
-       PINMUX_DATA(RTS1_MARK, PG15MD_100),
-
-       PINMUX_DATA(PG14_DATA, PG14MD_000),
-       PINMUX_DATA(LCD_DATA14_MARK, PG14MD_001),
-       PINMUX_DATA(TIOC0C_MARK, PG14MD_010),
-       PINMUX_DATA(SCK1_MARK, PG14MD_100),
-
-       PINMUX_DATA(PG13_DATA, PG13MD_000),
-       PINMUX_DATA(LCD_DATA13_MARK, PG13MD_001),
-       PINMUX_DATA(TIOC0B_MARK, PG13MD_010),
-       PINMUX_DATA(TXD1_MARK, PG13MD_100),
-
-       PINMUX_DATA(PG12_DATA, PG12MD_000),
-       PINMUX_DATA(LCD_DATA12_MARK, PG12MD_001),
-       PINMUX_DATA(TIOC0A_MARK, PG12MD_010),
-       PINMUX_DATA(RXD1_MARK, PG12MD_100),
-
-       PINMUX_DATA(PG11_DATA, PG11MD_000),
-       PINMUX_DATA(LCD_DATA11_MARK, PG11MD_001),
-       PINMUX_DATA(SSITXD0_MARK, PG11MD_010),
-       PINMUX_DATA(IRQ3_PG_MARK, PG11MD_011),
-       PINMUX_DATA(TXD5_MARK, PG11MD_100),
-       PINMUX_DATA(SIOFTXD_MARK, PG11MD_101),
-
-       PINMUX_DATA(PG10_DATA, PG10MD_000),
-       PINMUX_DATA(LCD_DATA10_MARK, PG10MD_001),
-       PINMUX_DATA(SSIRXD0_MARK, PG10MD_010),
-       PINMUX_DATA(IRQ2_PG_MARK, PG10MD_011),
-       PINMUX_DATA(RXD5_MARK, PG10MD_100),
-       PINMUX_DATA(SIOFRXD_MARK, PG10MD_101),
-
-       PINMUX_DATA(PG9_DATA, PG9MD_000),
-       PINMUX_DATA(LCD_DATA9_MARK, PG9MD_001),
-       PINMUX_DATA(SSIWS0_MARK, PG9MD_010),
-       PINMUX_DATA(TXD4_MARK, PG9MD_100),
-       PINMUX_DATA(SIOFSYNC_MARK, PG9MD_101),
-
-       PINMUX_DATA(PG8_DATA, PG8MD_000),
-       PINMUX_DATA(LCD_DATA8_MARK, PG8MD_001),
-       PINMUX_DATA(SSISCK0_MARK, PG8MD_010),
-       PINMUX_DATA(RXD4_MARK, PG8MD_100),
-       PINMUX_DATA(SIOFSCK_MARK, PG8MD_101),
-
-       PINMUX_DATA(PG7_DATA, PG7MD_00),
-       PINMUX_DATA(LCD_DATA7_MARK, PG7MD_01),
-       PINMUX_DATA(SD_CD_MARK, PG7MD_10),
-       PINMUX_DATA(PINT7_PG_MARK, PG7MD_11),
-
-       PINMUX_DATA(PG6_DATA, PG7MD_00),
-       PINMUX_DATA(LCD_DATA6_MARK, PG7MD_01),
-       PINMUX_DATA(SD_WP_MARK, PG7MD_10),
-       PINMUX_DATA(PINT6_PG_MARK, PG7MD_11),
-
-       PINMUX_DATA(PG5_DATA, PG5MD_00),
-       PINMUX_DATA(LCD_DATA5_MARK, PG5MD_01),
-       PINMUX_DATA(SD_D1_MARK, PG5MD_10),
-       PINMUX_DATA(PINT5_PG_MARK, PG5MD_11),
-
-       PINMUX_DATA(PG4_DATA, PG4MD_00),
-       PINMUX_DATA(LCD_DATA4_MARK, PG4MD_01),
-       PINMUX_DATA(SD_D0_MARK, PG4MD_10),
-       PINMUX_DATA(PINT4_PG_MARK, PG4MD_11),
-
-       PINMUX_DATA(PG3_DATA, PG3MD_00),
-       PINMUX_DATA(LCD_DATA3_MARK, PG3MD_01),
-       PINMUX_DATA(SD_CLK_MARK, PG3MD_10),
-       PINMUX_DATA(PINT3_PG_MARK, PG3MD_11),
-
-       PINMUX_DATA(PG2_DATA, PG2MD_00),
-       PINMUX_DATA(LCD_DATA2_MARK, PG2MD_01),
-       PINMUX_DATA(SD_CMD_MARK, PG2MD_10),
-       PINMUX_DATA(PINT2_PG_MARK, PG2MD_11),
-
-       PINMUX_DATA(PG1_DATA, PG1MD_00),
-       PINMUX_DATA(LCD_DATA1_MARK, PG1MD_01),
-       PINMUX_DATA(SD_D3_MARK, PG1MD_10),
-       PINMUX_DATA(PINT1_PG_MARK, PG1MD_11),
-
-       PINMUX_DATA(PG0_DATA, PG0MD_000),
-       PINMUX_DATA(LCD_DATA0_MARK, PG0MD_001),
-       PINMUX_DATA(SD_D2_MARK, PG0MD_010),
-       PINMUX_DATA(PINT0_PG_MARK, PG0MD_011),
-       PINMUX_DATA(WDTOVF_MARK, PG0MD_100),
-
-       /* Port H */
-       PINMUX_DATA(PH7_DATA, PH7MD_0),
-       PINMUX_DATA(PHAN7_MARK, PH7MD_1),
-
-       PINMUX_DATA(PH6_DATA, PH6MD_0),
-       PINMUX_DATA(PHAN6_MARK, PH6MD_1),
-
-       PINMUX_DATA(PH5_DATA, PH5MD_0),
-       PINMUX_DATA(PHAN5_MARK, PH5MD_1),
-
-       PINMUX_DATA(PH4_DATA, PH4MD_0),
-       PINMUX_DATA(PHAN4_MARK, PH4MD_1),
-
-       PINMUX_DATA(PH3_DATA, PH3MD_0),
-       PINMUX_DATA(PHAN3_MARK, PH3MD_1),
-
-       PINMUX_DATA(PH2_DATA, PH2MD_0),
-       PINMUX_DATA(PHAN2_MARK, PH2MD_1),
-
-       PINMUX_DATA(PH1_DATA, PH1MD_0),
-       PINMUX_DATA(PHAN1_MARK, PH1MD_1),
-
-       PINMUX_DATA(PH0_DATA, PH0MD_0),
-       PINMUX_DATA(PHAN0_MARK, PH0MD_1),
-
-       /* Port I - not on device */
-
-       /* Port J */
-       PINMUX_DATA(PJ11_DATA, PJ11MD_00),
-       PINMUX_DATA(PWM2H_MARK, PJ11MD_01),
-       PINMUX_DATA(DACK1_MARK, PJ11MD_10),
-
-       PINMUX_DATA(PJ10_DATA, PJ10MD_00),
-       PINMUX_DATA(PWM2G_MARK, PJ10MD_01),
-       PINMUX_DATA(DREQ1_MARK, PJ10MD_10),
-
-       PINMUX_DATA(PJ9_DATA, PJ9MD_00),
-       PINMUX_DATA(PWM2F_MARK, PJ9MD_01),
-       PINMUX_DATA(TEND1_MARK, PJ9MD_10),
-
-       PINMUX_DATA(PJ8_DATA, PJ8MD_00),
-       PINMUX_DATA(PWM2E_MARK, PJ8MD_01),
-       PINMUX_DATA(RTS3_MARK, PJ8MD_10),
-
-       PINMUX_DATA(PJ7_DATA, PJ7MD_00),
-       PINMUX_DATA(TIOC1B_MARK, PJ7MD_01),
-       PINMUX_DATA(CTS3_MARK, PJ7MD_10),
-
-       PINMUX_DATA(PJ6_DATA, PJ6MD_00),
-       PINMUX_DATA(TIOC1A_MARK, PJ6MD_01),
-       PINMUX_DATA(SCK3_MARK, PJ6MD_10),
-
-       PINMUX_DATA(PJ5_DATA, PJ5MD_00),
-       PINMUX_DATA(IERXD_MARK, PJ5MD_01),
-       PINMUX_DATA(TXD3_MARK, PJ5MD_10),
-
-       PINMUX_DATA(PJ4_DATA, PJ4MD_00),
-       PINMUX_DATA(IETXD_MARK, PJ4MD_01),
-       PINMUX_DATA(RXD3_MARK, PJ4MD_10),
-
-       PINMUX_DATA(PJ3_DATA, PJ3MD_00),
-       PINMUX_DATA(CRX1_MARK, PJ3MD_01),
-       PINMUX_DATA(CRX0X1_MARK, PJ3MD_10),
-       PINMUX_DATA(IRQ1_PJ_MARK, PJ3MD_11),
-
-       PINMUX_DATA(PJ2_DATA, PJ2MD_000),
-       PINMUX_DATA(CTX1_MARK, PJ2MD_001),
-       PINMUX_DATA(CRX0CRX1_MARK, PJ2MD_010),
-       PINMUX_DATA(CS2_MARK, PJ2MD_011),
-       PINMUX_DATA(SCK0_MARK, PJ2MD_100),
-       PINMUX_DATA(LCD_M_DISP_MARK, PJ2MD_101),
-
-       PINMUX_DATA(PJ1_DATA, PJ1MD_000),
-       PINMUX_DATA(CRX0_MARK, PJ1MD_001),
-       PINMUX_DATA(IERXD_MARK, PJ1MD_010),
-       PINMUX_DATA(IRQ0_PJ_MARK, PJ1MD_011),
-       PINMUX_DATA(RXD0_MARK, PJ1MD_100),
-
-       PINMUX_DATA(PJ0_DATA, PJ0MD_000),
-       PINMUX_DATA(CTX0_MARK, PJ0MD_001),
-       PINMUX_DATA(IERXD_MARK, PJ0MD_010),
-       PINMUX_DATA(CS1_MARK, PJ0MD_011),
-       PINMUX_DATA(TXD0_MARK, PJ0MD_100),
-       PINMUX_DATA(A0_MARK, PJ0MD_101),
-
-       /* Port K */
-       PINMUX_DATA(PK11_DATA, PK11MD_00),
-       PINMUX_DATA(PWM2D_MARK, PK11MD_01),
-       PINMUX_DATA(SSITXD0_MARK, PK11MD_10),
-
-       PINMUX_DATA(PK10_DATA, PK10MD_00),
-       PINMUX_DATA(PWM2C_MARK, PK10MD_01),
-       PINMUX_DATA(SSIRXD0_MARK, PK10MD_10),
-
-       PINMUX_DATA(PK9_DATA, PK9MD_00),
-       PINMUX_DATA(PWM2B_MARK, PK9MD_01),
-       PINMUX_DATA(SSIWS0_MARK, PK9MD_10),
-
-       PINMUX_DATA(PK8_DATA, PK8MD_00),
-       PINMUX_DATA(PWM2A_MARK, PK8MD_01),
-       PINMUX_DATA(SSISCK0_MARK, PK8MD_10),
-
-       PINMUX_DATA(PK7_DATA, PK7MD_00),
-       PINMUX_DATA(PWM1H_MARK, PK7MD_01),
-       PINMUX_DATA(SD_CD_MARK, PK7MD_10),
-
-       PINMUX_DATA(PK6_DATA, PK6MD_00),
-       PINMUX_DATA(PWM1G_MARK, PK6MD_01),
-       PINMUX_DATA(SD_WP_MARK, PK6MD_10),
-
-       PINMUX_DATA(PK5_DATA, PK5MD_00),
-       PINMUX_DATA(PWM1F_MARK, PK5MD_01),
-       PINMUX_DATA(SD_D1_MARK, PK5MD_10),
-
-       PINMUX_DATA(PK4_DATA, PK4MD_00),
-       PINMUX_DATA(PWM1E_MARK, PK4MD_01),
-       PINMUX_DATA(SD_D0_MARK, PK4MD_10),
-
-       PINMUX_DATA(PK3_DATA, PK3MD_00),
-       PINMUX_DATA(PWM1D_MARK, PK3MD_01),
-       PINMUX_DATA(SD_CLK_MARK, PK3MD_10),
-
-       PINMUX_DATA(PK2_DATA, PK2MD_00),
-       PINMUX_DATA(PWM1C_MARK, PK2MD_01),
-       PINMUX_DATA(SD_CMD_MARK, PK2MD_10),
-
-       PINMUX_DATA(PK1_DATA, PK1MD_00),
-       PINMUX_DATA(PWM1B_MARK, PK1MD_01),
-       PINMUX_DATA(SD_D3_MARK, PK1MD_10),
-
-       PINMUX_DATA(PK0_DATA, PK0MD_00),
-       PINMUX_DATA(PWM1A_MARK, PK0MD_01),
-       PINMUX_DATA(SD_D2_MARK, PK0MD_10),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-
-       /* Port A */
-       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
-       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
-       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
-       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
-
-       /* Port B */
-       PINMUX_GPIO(GPIO_PB22, PB22_DATA),
-       PINMUX_GPIO(GPIO_PB21, PB21_DATA),
-       PINMUX_GPIO(GPIO_PB20, PB20_DATA),
-       PINMUX_GPIO(GPIO_PB19, PB19_DATA),
-       PINMUX_GPIO(GPIO_PB18, PB18_DATA),
-       PINMUX_GPIO(GPIO_PB17, PB17_DATA),
-       PINMUX_GPIO(GPIO_PB16, PB16_DATA),
-       PINMUX_GPIO(GPIO_PB15, PB15_DATA),
-       PINMUX_GPIO(GPIO_PB14, PB14_DATA),
-       PINMUX_GPIO(GPIO_PB13, PB13_DATA),
-       PINMUX_GPIO(GPIO_PB12, PB12_DATA),
-       PINMUX_GPIO(GPIO_PB11, PB11_DATA),
-       PINMUX_GPIO(GPIO_PB10, PB10_DATA),
-       PINMUX_GPIO(GPIO_PB9, PB9_DATA),
-       PINMUX_GPIO(GPIO_PB8, PB8_DATA),
-       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
-       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
-       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
-       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
-       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
-       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
-       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
-
-       /* Port C */
-       PINMUX_GPIO(GPIO_PC10, PC10_DATA),
-       PINMUX_GPIO(GPIO_PC9, PC9_DATA),
-       PINMUX_GPIO(GPIO_PC8, PC8_DATA),
-       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
-       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
-       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
-       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
-       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
-       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
-       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
-       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
-
-       /* Port D */
-       PINMUX_GPIO(GPIO_PD15, PD15_DATA),
-       PINMUX_GPIO(GPIO_PD14, PD14_DATA),
-       PINMUX_GPIO(GPIO_PD13, PD13_DATA),
-       PINMUX_GPIO(GPIO_PD12, PD12_DATA),
-       PINMUX_GPIO(GPIO_PD11, PD11_DATA),
-       PINMUX_GPIO(GPIO_PD10, PD10_DATA),
-       PINMUX_GPIO(GPIO_PD9, PD9_DATA),
-       PINMUX_GPIO(GPIO_PD8, PD8_DATA),
-       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
-       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
-       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
-       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
-       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
-       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
-       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
-       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
-
-       /* Port E */
-       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
-       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
-       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
-       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
-       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
-       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
-
-       /* Port F */
-       PINMUX_GPIO(GPIO_PF12, PF12_DATA),
-       PINMUX_GPIO(GPIO_PF11, PF11_DATA),
-       PINMUX_GPIO(GPIO_PF10, PF10_DATA),
-       PINMUX_GPIO(GPIO_PF9, PF9_DATA),
-       PINMUX_GPIO(GPIO_PF8, PF8_DATA),
-       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
-       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
-       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
-       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
-       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
-       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
-       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
-       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
-
-       /* Port G */
-       PINMUX_GPIO(GPIO_PG24, PG24_DATA),
-       PINMUX_GPIO(GPIO_PG23, PG23_DATA),
-       PINMUX_GPIO(GPIO_PG22, PG22_DATA),
-       PINMUX_GPIO(GPIO_PG21, PG21_DATA),
-       PINMUX_GPIO(GPIO_PG20, PG20_DATA),
-       PINMUX_GPIO(GPIO_PG19, PG19_DATA),
-       PINMUX_GPIO(GPIO_PG18, PG18_DATA),
-       PINMUX_GPIO(GPIO_PG17, PG17_DATA),
-       PINMUX_GPIO(GPIO_PG16, PG16_DATA),
-       PINMUX_GPIO(GPIO_PG15, PG15_DATA),
-       PINMUX_GPIO(GPIO_PG14, PG14_DATA),
-       PINMUX_GPIO(GPIO_PG13, PG13_DATA),
-       PINMUX_GPIO(GPIO_PG12, PG12_DATA),
-       PINMUX_GPIO(GPIO_PG11, PG11_DATA),
-       PINMUX_GPIO(GPIO_PG10, PG10_DATA),
-       PINMUX_GPIO(GPIO_PG9, PG9_DATA),
-       PINMUX_GPIO(GPIO_PG8, PG8_DATA),
-       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
-       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
-       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
-       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
-       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
-       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
-       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
-       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
-
-       /* Port H - Port H does not have a Data Register */
-
-       /* Port I - not on device */
-
-       /* Port J */
-       PINMUX_GPIO(GPIO_PJ11, PJ11_DATA),
-       PINMUX_GPIO(GPIO_PJ10, PJ10_DATA),
-       PINMUX_GPIO(GPIO_PJ9, PJ9_DATA),
-       PINMUX_GPIO(GPIO_PJ8, PJ8_DATA),
-       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
-       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
-       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
-       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
-       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
-       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
-       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
-       PINMUX_GPIO(GPIO_PJ0, PJ0_DATA),
-
-       /* Port K */
-       PINMUX_GPIO(GPIO_PK11, PK11_DATA),
-       PINMUX_GPIO(GPIO_PK10, PK10_DATA),
-       PINMUX_GPIO(GPIO_PK9, PK9_DATA),
-       PINMUX_GPIO(GPIO_PK8, PK8_DATA),
-       PINMUX_GPIO(GPIO_PK7, PK7_DATA),
-       PINMUX_GPIO(GPIO_PK6, PK6_DATA),
-       PINMUX_GPIO(GPIO_PK5, PK5_DATA),
-       PINMUX_GPIO(GPIO_PK4, PK4_DATA),
-       PINMUX_GPIO(GPIO_PK3, PK3_DATA),
-       PINMUX_GPIO(GPIO_PK2, PK2_DATA),
-       PINMUX_GPIO(GPIO_PK1, PK1_DATA),
-       PINMUX_GPIO(GPIO_PK0, PK0_DATA),
-
-       /* INTC */
-       PINMUX_GPIO(GPIO_FN_PINT7_PG, PINT7_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT6_PG, PINT6_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT5_PG, PINT5_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT4_PG, PINT4_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT3_PG, PINT3_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT2_PG, PINT2_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT1_PG, PINT1_PG_MARK),
-
-       PINMUX_GPIO(GPIO_FN_IRQ7_PC, IRQ7_PC_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6_PC, IRQ6_PC_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5_PC, IRQ5_PC_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4_PC, IRQ4_PC_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_PG, IRQ3_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_PG, IRQ2_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PJ, IRQ1_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PJ, IRQ0_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_PE, IRQ3_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_PE, IRQ2_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PE, IRQ1_PE_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PE, IRQ0_PE_MARK),
-
-       /* WDT */
-       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
-
-       /* CAN */
-       PINMUX_GPIO(GPIO_FN_CTX1, CTX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX1, CRX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CTX0, CTX0_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX0, CRX0_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX0_CRX1, CRX0CRX1_MARK),
-
-       /* DMAC */
-       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
-
-       /* ADC */
-       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
-
-       /* BSCh */
-       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
-       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
-       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
-       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
-       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
-       PINMUX_GPIO(GPIO_FN_A18, A18_MARK),
-       PINMUX_GPIO(GPIO_FN_A17, A17_MARK),
-       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
-       PINMUX_GPIO(GPIO_FN_A15, A15_MARK),
-       PINMUX_GPIO(GPIO_FN_A14, A14_MARK),
-       PINMUX_GPIO(GPIO_FN_A13, A13_MARK),
-       PINMUX_GPIO(GPIO_FN_A12, A12_MARK),
-       PINMUX_GPIO(GPIO_FN_A11, A11_MARK),
-       PINMUX_GPIO(GPIO_FN_A10, A10_MARK),
-       PINMUX_GPIO(GPIO_FN_A9, A9_MARK),
-       PINMUX_GPIO(GPIO_FN_A8, A8_MARK),
-       PINMUX_GPIO(GPIO_FN_A7, A7_MARK),
-       PINMUX_GPIO(GPIO_FN_A6, A6_MARK),
-       PINMUX_GPIO(GPIO_FN_A5, A5_MARK),
-       PINMUX_GPIO(GPIO_FN_A4, A4_MARK),
-       PINMUX_GPIO(GPIO_FN_A3, A3_MARK),
-       PINMUX_GPIO(GPIO_FN_A2, A2_MARK),
-       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
-       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_D15, D15_MARK),
-       PINMUX_GPIO(GPIO_FN_D14, D14_MARK),
-       PINMUX_GPIO(GPIO_FN_D13, D13_MARK),
-       PINMUX_GPIO(GPIO_FN_D12, D12_MARK),
-       PINMUX_GPIO(GPIO_FN_D11, D11_MARK),
-       PINMUX_GPIO(GPIO_FN_D10, D10_MARK),
-       PINMUX_GPIO(GPIO_FN_D9, D9_MARK),
-       PINMUX_GPIO(GPIO_FN_D8, D8_MARK),
-       PINMUX_GPIO(GPIO_FN_D7, D7_MARK),
-       PINMUX_GPIO(GPIO_FN_D6, D6_MARK),
-       PINMUX_GPIO(GPIO_FN_D5, D5_MARK),
-       PINMUX_GPIO(GPIO_FN_D4, D4_MARK),
-       PINMUX_GPIO(GPIO_FN_D3, D3_MARK),
-       PINMUX_GPIO(GPIO_FN_D2, D2_MARK),
-       PINMUX_GPIO(GPIO_FN_D1, D1_MARK),
-       PINMUX_GPIO(GPIO_FN_D0, D0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
-       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
-       PINMUX_GPIO(GPIO_FN_CS3, CS3_MARK),
-       PINMUX_GPIO(GPIO_FN_CS2, CS2_MARK),
-       PINMUX_GPIO(GPIO_FN_CS1, CS1_MARK),
-       PINMUX_GPIO(GPIO_FN_CS0, CS0_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6CE1B, CS6CE1B_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5CE1A, CS5CE1A_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_RD, RD_MARK),
-       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
-       PINMUX_GPIO(GPIO_FN_ICIOWRAH, ICIOWRAH_MARK),
-       PINMUX_GPIO(GPIO_FN_ICIORD, ICIORD_MARK),
-       PINMUX_GPIO(GPIO_FN_WE1DQMUWE, WE1DQMUWE_MARK),
-       PINMUX_GPIO(GPIO_FN_WE0DQML, WE0DQML_MARK),
-       PINMUX_GPIO(GPIO_FN_RAS, RAS_MARK),
-       PINMUX_GPIO(GPIO_FN_CAS, CAS_MARK),
-       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
-       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
-       PINMUX_GPIO(GPIO_FN_BREQ, BREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_BACK, BACK_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
-
-       /* TMU */
-       PINMUX_GPIO(GPIO_FN_TIOC4D, TIOC4D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4C, TIOC4C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4B, TIOC4B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4A, TIOC4A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3D, TIOC3D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3C, TIOC3C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3B, TIOC3B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3A, TIOC3A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC2B, TIOC2B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC1B, TIOC1B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC2A, TIOC2A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC1A, TIOC1A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0D, TIOC0D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0C, TIOC0C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0B, TIOC0B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0A, TIOC0A_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKD, TCLKD_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKC, TCLKC_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKB, TCLKB_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKA, TCLKA_MARK),
-
-       /* SCIF */
-       PINMUX_GPIO(GPIO_FN_TXD0, TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD0, RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK0, SCK0_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD1, TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD1, RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK1, SCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS3, RTS3_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS3, CTS3_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD4, TXD4_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD4, RXD4_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD5, TXD5_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD5, RXD5_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD6, TXD6_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD6, RXD6_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD7, TXD7_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD7, RXD7_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS1, RTS1_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS1, CTS1_MARK),
-
-       /* RSPI */
-       PINMUX_GPIO(GPIO_FN_RSPCK0, RSPCK0_MARK),
-       PINMUX_GPIO(GPIO_FN_MOSI0, MOSI0_MARK),
-       PINMUX_GPIO(GPIO_FN_MISO0_PF12, MISO0_PF12_MARK),
-       PINMUX_GPIO(GPIO_FN_MISO1, MISO1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSL00, SSL00_MARK),
-       PINMUX_GPIO(GPIO_FN_RSPCK1, RSPCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_MOSI1, MOSI1_MARK),
-       PINMUX_GPIO(GPIO_FN_MISO1_PG19, MISO1_PG19_MARK),
-       PINMUX_GPIO(GPIO_FN_SSL10, SSL10_MARK),
-
-       /* IIC3 */
-       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
-
-       /* SSI */
-       PINMUX_GPIO(GPIO_FN_SSISCK0, SSISCK0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS0, SSIWS0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSITXD0, SSITXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIRXD0, SSIRXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS1, SSIWS1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS2, SSIWS2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS3, SSIWS3_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK1, SSISCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK2, SSISCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK3, SSISCK3_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA1, SSIDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA2, SSIDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA3, SSIDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDIO_CLK, AUDIO_CLK_MARK),
-
-       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
-       PINMUX_GPIO(GPIO_FN_SIOFTXD, SIOFTXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOFRXD, SIOFRXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOFSYNC, SIOFSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOFSCK, SIOFSCK_MARK),
-
-       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
-       PINMUX_GPIO(GPIO_FN_SPDIF_IN, SPDIF_IN_MARK),
-       PINMUX_GPIO(GPIO_FN_SPDIF_OUT, SPDIF_OUT_MARK),
-
-       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
-       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
-       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
-
-       /* VDC3 */
-       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
-
-       PINMUX_GPIO(GPIO_FN_DV_DATA7, DV_DATA7_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA6, DV_DATA6_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA5, DV_DATA5_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA4, DV_DATA4_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA3, DV_DATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA2, DV_DATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA1, DV_DATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA0, DV_DATA0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_LCD_CLK, LCD_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_EXTCLK, LCD_EXTCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_VSYNC, LCD_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_HSYNC, LCD_HSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DE, LCD_DE_MARK),
-
-       PINMUX_GPIO(GPIO_FN_LCD_DATA15, LCD_DATA15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA14, LCD_DATA14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA13, LCD_DATA13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA12, LCD_DATA12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA11, LCD_DATA11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA10, LCD_DATA10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA9, LCD_DATA9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA8, LCD_DATA8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA7, LCD_DATA7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA6, LCD_DATA6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA5, LCD_DATA5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA4, LCD_DATA4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA3, LCD_DATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA2, LCD_DATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA1, LCD_DATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA0, LCD_DATA0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PAIOR0", 0xfffe3812, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PA3_IN, PA3_OUT,
-               PA2_IN, PA2_OUT,
-               PA1_IN, PA1_OUT,
-               PA0_IN, PA0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PBCR5", 0xfffe3824, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PB22MD_00, PB22MD_01, PB22MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PB21MD_0, PB21MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB20MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-
-       },
-       { PINMUX_CFG_REG("PBCR4", 0xfffe3826, 16, 4) {
-               0, PB19MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB18MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB17MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB16MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR3", 0xfffe3828, 16, 4) {
-               0, PB15MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB14MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB13MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB12MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR2", 0xfffe382a, 16, 4) {
-               0, PB11MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB10MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB9MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB8MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR1", 0xfffe382c, 16, 4) {
-               0, PB7MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB6MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB5MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB4MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR0", 0xfffe382e, 16, 4) {
-               0, PB3MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB2MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB1MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PBIOR1", 0xfffe3830, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0,
-               PB22_IN, PB22_OUT,
-               PB21_IN, PB21_OUT,
-               PB20_IN, PB20_OUT,
-               PB19_IN, PB19_OUT,
-               PB18_IN, PB18_OUT,
-               PB17_IN, PB17_OUT,
-               PB16_IN, PB16_OUT }
-       },
-
-       { PINMUX_CFG_REG("PBIOR0", 0xfffe3832, 16, 1) {
-               PB15_IN, PB15_OUT,
-               PB14_IN, PB14_OUT,
-               PB13_IN, PB13_OUT,
-               PB12_IN, PB12_OUT,
-               PB11_IN, PB11_OUT,
-               PB10_IN, PB10_OUT,
-               PB9_IN, PB9_OUT,
-               PB8_IN, PB8_OUT,
-               PB7_IN, PB7_OUT,
-               PB6_IN, PB6_OUT,
-               PB5_IN, PB5_OUT,
-               PB4_IN, PB4_OUT,
-               PB3_IN, PB3_OUT,
-               PB2_IN, PB2_OUT,
-               PB1_IN, PB1_OUT,
-               0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PCCR2", 0xfffe384a, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC10MD_0, PC10MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC9MD_0, PC9MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC8MD_00, PC8MD_01, PC8MD_10, PC8MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCCR1", 0xfffe384c, 16, 4) {
-               PC7MD_00, PC7MD_01, PC7MD_10, PC7MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC6MD_00, PC6MD_01, PC6MD_10, PC6MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC5MD_00, PC5MD_01, PC5MD_10, PC5MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC4MD_0, PC4MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCCR0", 0xfffe384e, 16, 4) {
-               PC3MD_0, PC3MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC2MD_0, PC2MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC1MD_0, PC1MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC0MD_0, PC0MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PCIOR0", 0xfffe3852, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               PC10_IN, PC10_OUT,
-               PC9_IN, PC9_OUT,
-               PC8_IN, PC8_OUT,
-               PC7_IN, PC7_OUT,
-               PC6_IN, PC6_OUT,
-               PC5_IN, PC5_OUT,
-               PC4_IN, PC4_OUT,
-               PC3_IN, PC3_OUT,
-               PC2_IN, PC2_OUT,
-               PC1_IN, PC1_OUT,
-               PC0_IN, PC0_OUT
-        }
-       },
-
-       { PINMUX_CFG_REG("PDCR3", 0xfffe3868, 16, 4) {
-               0, PD15MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD14MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD13MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD12MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCR2", 0xfffe386a, 16, 4) {
-               0, PD11MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD10MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD9MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD8MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCR1", 0xfffe386c, 16, 4) {
-               0, PD7MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD6MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD5MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD4MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCR0", 0xfffe386e, 16, 4) {
-               0, PD3MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD2MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD1MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PD0MD_01, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PDIOR0", 0xfffe3872, 16, 1) {
-               PD15_IN, PD15_OUT,
-               PD14_IN, PD14_OUT,
-               PD13_IN, PD13_OUT,
-               PD12_IN, PD12_OUT,
-               PD11_IN, PD11_OUT,
-               PD10_IN, PD10_OUT,
-               PD9_IN, PD9_OUT,
-               PD8_IN, PD8_OUT,
-               PD7_IN, PD7_OUT,
-               PD6_IN, PD6_OUT,
-               PD5_IN, PD5_OUT,
-               PD4_IN, PD4_OUT,
-               PD3_IN, PD3_OUT,
-               PD2_IN, PD2_OUT,
-               PD1_IN, PD1_OUT,
-               PD0_IN, PD0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PECR1", 0xfffe388c, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE5MD_00, PE5MD_01, 0, PE5MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE4MD_00, PE4MD_01, 0, PE4MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PECR0", 0xfffe388e, 16, 4) {
-               PE3MD_00, PE3MD_01, 0, PE3MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE2MD_00, PE2MD_01, 0, PE2MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
-               PE1MD_100, PE1MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PEIOR0", 0xfffe3892, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0,
-               PE5_IN, PE5_OUT,
-               PE4_IN, PE4_OUT,
-               PE3_IN, PE3_OUT,
-               PE2_IN, PE2_OUT,
-               PE1_IN, PE1_OUT,
-               PE0_IN, PE0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PFCR3", 0xfffe38a8, 16, 4) {
-               PF12MD_000, PF12MD_001, 0, PF12MD_011,
-               PF12MD_100, PF12MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PFCR2", 0xfffe38aa, 16, 4) {
-               PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
-               PF11MD_100, PF11MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
-               PF10MD_100, PF10MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
-               PF9MD_100, PF9MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF8MD_00, PF8MD_01, PF8MD_10, PF8MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PFCR1", 0xfffe38ac, 16, 4) {
-               PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
-               PF7MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
-               PF6MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
-               PF5MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
-               PF4MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PFCR0", 0xfffe38ae, 16, 4) {
-               PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
-               PF3MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
-               PF2MD_100, PF2MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
-               PF1MD_100, PF1MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0
-        }
-       },
-
-       { PINMUX_CFG_REG("PFIOR0", 0xfffe38b2, 16, 1) {
-               0, 0, 0, 0, 0, 0,
-               PF12_IN, PF12_OUT,
-               PF11_IN, PF11_OUT,
-               PF10_IN, PF10_OUT,
-               PF9_IN, PF9_OUT,
-               PF8_IN, PF8_OUT,
-               PF7_IN, PF7_OUT,
-               PF6_IN, PF6_OUT,
-               PF5_IN, PF5_OUT,
-               PF4_IN, PF4_OUT,
-               PF3_IN, PF3_OUT,
-               PF2_IN, PF2_OUT,
-               PF1_IN, PF1_OUT,
-               PF0_IN, PF0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PGCR7", 0xfffe38c0, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
-               PG0MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PGCR6", 0xfffe38c2, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PGCR5", 0xfffe38c4, 16, 4) {
-               PG23MD_00, PG23MD_01, PG23MD_10, PG23MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG22MD_00, PG22MD_01, PG22MD_10, PG22MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG21MD_00, PG21MD_01, PG21MD_10, PG21MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
-               PG20MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PGCR4", 0xfffe38c6, 16, 4) {
-               PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
-               PG19MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
-               PG18MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG17MD_000, PG17MD_001, PG17MD_010, PG17MD_011,
-               PG17MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG16MD_000, PG16MD_001, PG16MD_010, PG16MD_011,
-               PG16MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PGCR3", 0xfffe38c8, 16, 4) {
-               PG15MD_000, PG15MD_001, PG15MD_010, PG15MD_011,
-               PG15MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG14MD_000, PG14MD_001, PG14MD_010, 0,
-               PG14MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG13MD_000, PG13MD_001, PG13MD_010, 0,
-               PG13MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG12MD_000, PG12MD_001, PG12MD_010, 0,
-               PG12MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR2", 0xfffe38ca, 16, 4) {
-               PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
-               PG11MD_100, PG11MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
-               PG10MD_100, PG10MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
-               PG9MD_100, PG9MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
-               PG8MD_100, PG8MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PGCR1", 0xfffe38cc, 16, 4) {
-               PG7MD_00, PG7MD_01, PG7MD_10, PG7MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG6MD_00, PG6MD_01, PG6MD_10, PG6MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG5MD_00, PG5MD_01, PG5MD_10, PG5MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG4MD_00, PG4MD_01, PG4MD_10, PG4MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR0", 0xfffe38ce, 16, 4) {
-               PG3MD_00, PG3MD_01, PG3MD_10, PG3MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG2MD_00, PG2MD_01, PG2MD_10, PG2MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG1MD_00, PG1MD_01, PG1MD_10, PG1MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGIOR1", 0xfffe38d0, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0,
-               PG24_IN, PG24_OUT,
-               PG23_IN, PG23_OUT,
-               PG22_IN, PG22_OUT,
-               PG21_IN, PG21_OUT,
-               PG20_IN, PG20_OUT,
-               PG19_IN, PG19_OUT,
-               PG18_IN, PG18_OUT,
-               PG17_IN, PG17_OUT,
-               PG16_IN, PG16_OUT }
-       },
-
-       { PINMUX_CFG_REG("PGIOR0", 0xfffe38d2, 16, 1) {
-               PG15_IN, PG15_OUT,
-               PG14_IN, PG14_OUT,
-               PG13_IN, PG13_OUT,
-               PG12_IN, PG12_OUT,
-               PG11_IN, PG11_OUT,
-               PG10_IN, PG10_OUT,
-               PG9_IN, PG9_OUT,
-               PG8_IN, PG8_OUT,
-               PG7_IN, PG7_OUT,
-               PG6_IN, PG6_OUT,
-               PG5_IN, PG5_OUT,
-               PG4_IN, PG4_OUT,
-               PG3_IN, PG3_OUT,
-               PG2_IN, PG2_OUT,
-               PG1_IN, PG1_OUT,
-               PG0_IN, PG0_OUT
-        }
-       },
-
-       { PINMUX_CFG_REG("PHCR1", 0xfffe38ec, 16, 4) {
-               PH7MD_0, PH7MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PH6MD_0, PH6MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PH5MD_0, PH5MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PH4MD_0, PH4MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PHCR0", 0xfffe38ee, 16, 4) {
-               PH3MD_0, PH3MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PH2MD_0, PH2MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PH1MD_0, PH1MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PH0MD_0, PH0MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PJCR2", 0xfffe390a, 16, 4) {
-               PJ11MD_00, PJ11MD_01, PJ11MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ10MD_00, PJ10MD_01, PJ10MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ9MD_00, PJ9MD_01, PJ9MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ8MD_00, PJ8MD_01, PJ8MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR1", 0xfffe390c, 16, 4) {
-               PJ7MD_00, PJ7MD_01, PJ7MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ6MD_00, PJ6MD_01, PJ6MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ5MD_00, PJ5MD_01, PJ5MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ4MD_00, PJ4MD_01, PJ4MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR0", 0xfffe390e, 16, 4) {
-               PJ3MD_00, PJ3MD_01, PJ3MD_10, PJ3MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
-               PJ2MD_100, PJ2MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
-               PJ1MD_100, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
-               PJ0MD_100, PJ0MD_101, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0, }
-       },
-       { PINMUX_CFG_REG("PJIOR0", 0xfffe3912, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ11_IN, PJ11_OUT,
-               PJ10_IN, PJ10_OUT,
-               PJ9_IN, PJ9_OUT,
-               PJ8_IN, PJ8_OUT,
-               PJ7_IN, PJ7_OUT,
-               PJ6_IN, PJ6_OUT,
-               PJ5_IN, PJ5_OUT,
-               PJ4_IN, PJ4_OUT,
-               PJ3_IN, PJ3_OUT,
-               PJ2_IN, PJ2_OUT,
-               PJ1_IN, PJ1_OUT,
-               PJ0_IN, PJ0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PKCR2", 0xfffe392a, 16, 4) {
-               PK11MD_00, PK11MD_01, PK11MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK10MD_00, PK10MD_01, PK10MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK9MD_00, PK9MD_01, PK9MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK8MD_00, PK8MD_01, PK8MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PKCR1", 0xfffe392c, 16, 4) {
-               PK7MD_00, PK7MD_01, PK7MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK6MD_00, PK6MD_01, PK6MD_10, 0,  0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK5MD_00, PK5MD_01, PK5MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK4MD_00, PK4MD_01, PK4MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PKCR0", 0xfffe392e, 16, 4) {
-               PK3MD_00, PK3MD_01, PK3MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK2MD_00, PK2MD_01, PK2MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK1MD_00, PK1MD_01, PK1MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PK0MD_00, PK0MD_01, PK0MD_10, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PKIOR0", 0xfffe3932, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PJ11_IN, PJ11_OUT,
-               PJ10_IN, PJ10_OUT,
-               PJ9_IN, PJ9_OUT,
-               PJ8_IN, PJ8_OUT,
-               PJ7_IN, PJ7_OUT,
-               PJ6_IN, PJ6_OUT,
-               PJ5_IN, PJ5_OUT,
-               PJ4_IN, PJ4_OUT,
-               PJ3_IN, PJ3_OUT,
-               PJ2_IN, PJ2_OUT,
-               PJ1_IN, PJ1_OUT,
-               PJ0_IN, PJ0_OUT }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR1", 0xfffe3814, 16) {
-               0, 0, 0, 0, 0, 0, 0, PA3_DATA,
-               0, 0, 0, 0, 0, 0, 0, PA2_DATA }
-       },
-
-       { PINMUX_DATA_REG("PADR0", 0xfffe3816, 16) {
-               0, 0, 0, 0, 0, 0, 0, PA1_DATA,
-               0, 0, 0, 0, 0, 0, 0, PA0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PBDR1", 0xfffe3834, 16) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB22_DATA, PB21_DATA, PB20_DATA,
-               PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA }
-       },
-
-       { PINMUX_DATA_REG("PBDR0", 0xfffe3836, 16) {
-               PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
-               PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
-               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-               PB3_DATA, PB2_DATA, PB1_DATA, 0 }
-       },
-
-       { PINMUX_DATA_REG("PCDR0", 0xfffe3856, 16) {
-               0, 0, 0, 0,
-               0, PC10_DATA, PC9_DATA, PC8_DATA,
-               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PDDR0", 0xfffe3876, 16) {
-               PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
-               PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
-               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PEDR0", 0xfffe3896, 16) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, PE5_DATA, PE4_DATA,
-               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PFDR0", 0xfffe38b6, 16) {
-               0, 0, 0, PF12_DATA,
-               PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
-               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PGDR1", 0xfffe38d4, 16) {
-               0, 0, 0, 0, 0, 0, 0, PG24_DATA,
-               PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
-               PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA }
-       },
-
-       { PINMUX_DATA_REG("PGDR0", 0xfffe38d6, 16) {
-               PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
-               PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
-               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR0", 0xfffe3916, 16) {
-               0, 0, 0, PJ12_DATA,
-               PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
-               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-               PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA }
-       },
-       { PINMUX_DATA_REG("PKDR0", 0xfffe3936, 16) {
-               0, 0, 0, PK12_DATA,
-               PK11_DATA, PK10_DATA, PK9_DATA, PK8_DATA,
-               PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
-               PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA }
-       },
-       { }
-};
-
-static struct pinmux_info sh7264_pinmux_info = {
-       .name = "sh7264_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END, FORCE_IN },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END, FORCE_OUT },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PA3,
-       .last_gpio = GPIO_FN_LCD_M_DISP,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7264_pinmux_info);
+       return sh_pfc_register("pfc-sh7264", NULL, 0);
 }
 arch_initcall(plat_pinmux_setup);
index 039e4587dd9b8cf2959e2d19159098f02136f7fd..dc2a86830456d80b1fc5c31f439c393b2fc54df4 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7269.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       /* Port A */
-       PA1_DATA, PA0_DATA,
-       /* Port B */
-       PB22_DATA, PB21_DATA, PB20_DATA,
-       PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA,
-       PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
-       PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
-       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-       PB3_DATA, PB2_DATA, PB1_DATA,
-       /* Port C */
-       PC8_DATA,
-       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
-       /* Port D */
-       PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
-       PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
-       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
-       /* Port E */
-       PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
-       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
-       /* Port F */
-       PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
-       PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA,
-       PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
-       PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
-       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
-       /* Port G */
-       PG27_DATA, PG26_DATA, PG25_DATA, PG24_DATA,
-       PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
-       PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA,
-       PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
-       PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
-       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
-       /* Port H */
-       /* NOTE - Port H does not have a Data Register, but PH Data is
-          connected to PH Port Register */
-       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
-       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
-       /* Port I - not on device */
-       /* Port J */
-       PJ31_DATA, PJ30_DATA, PJ29_DATA, PJ28_DATA,
-       PJ27_DATA, PJ26_DATA, PJ25_DATA, PJ24_DATA,
-       PJ23_DATA, PJ22_DATA, PJ21_DATA, PJ20_DATA,
-       PJ19_DATA, PJ18_DATA, PJ17_DATA, PJ16_DATA,
-       PJ15_DATA, PJ14_DATA, PJ13_DATA, PJ12_DATA,
-       PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
-       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-       PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       FORCE_IN,
-       /* Port A */
-       PA1_IN, PA0_IN,
-       /* Port B */
-       PB22_IN, PB21_IN, PB20_IN,
-       PB19_IN, PB18_IN, PB17_IN, PB16_IN,
-       PB15_IN, PB14_IN, PB13_IN, PB12_IN,
-       PB11_IN, PB10_IN, PB9_IN, PB8_IN,
-       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
-       PB3_IN, PB2_IN, PB1_IN,
-       /* Port C */
-       PC8_IN,
-       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
-       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
-       /* Port D */
-       PD15_IN, PD14_IN, PD13_IN, PD12_IN,
-       PD11_IN, PD10_IN, PD9_IN, PD8_IN,
-       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
-       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
-       /* Port E */
-       PE7_IN, PE6_IN, PE5_IN, PE4_IN,
-       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
-       /* Port F */
-       PF23_IN, PF22_IN, PF21_IN, PF20_IN,
-       PF19_IN, PF18_IN, PF17_IN, PF16_IN,
-       PF15_IN, PF14_IN, PF13_IN, PF12_IN,
-       PF11_IN, PF10_IN, PF9_IN, PF8_IN,
-       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
-       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
-       /* Port G */
-       PG27_IN, PG26_IN, PG25_IN, PG24_IN,
-       PG23_IN, PG22_IN, PG21_IN, PG20_IN,
-       PG19_IN, PG18_IN, PG17_IN, PG16_IN,
-       PG15_IN, PG14_IN, PG13_IN, PG12_IN,
-       PG11_IN, PG10_IN, PG9_IN, PG8_IN,
-       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
-       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
-       /* Port H - Port H does not have a Data Register */
-       /* Port I - not on device */
-       /* Port J */
-       PJ31_IN, PJ30_IN, PJ29_IN, PJ28_IN,
-       PJ27_IN, PJ26_IN, PJ25_IN, PJ24_IN,
-       PJ23_IN, PJ22_IN, PJ21_IN, PJ20_IN,
-       PJ19_IN, PJ18_IN, PJ17_IN, PJ16_IN,
-       PJ15_IN, PJ14_IN, PJ13_IN, PJ12_IN,
-       PJ11_IN, PJ10_IN, PJ9_IN, PJ8_IN,
-       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
-       PJ3_IN, PJ2_IN, PJ1_IN, PJ0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       FORCE_OUT,
-       /* Port A */
-       PA1_OUT, PA0_OUT,
-       /* Port B */
-       PB22_OUT, PB21_OUT, PB20_OUT,
-       PB19_OUT, PB18_OUT, PB17_OUT, PB16_OUT,
-       PB15_OUT, PB14_OUT, PB13_OUT, PB12_OUT,
-       PB11_OUT, PB10_OUT, PB9_OUT, PB8_OUT,
-       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
-       PB3_OUT, PB2_OUT, PB1_OUT,
-       /* Port C */
-       PC8_OUT,
-       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
-       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
-       /* Port D */
-       PD15_OUT, PD14_OUT, PD13_OUT, PD12_OUT,
-       PD11_OUT, PD10_OUT, PD9_OUT, PD8_OUT,
-       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
-       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
-       /* Port E */
-       PE7_OUT, PE6_OUT, PE5_OUT, PE4_OUT,
-       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
-       /* Port F */
-       PF23_OUT, PF22_OUT, PF21_OUT, PF20_OUT,
-       PF19_OUT, PF18_OUT, PF17_OUT, PF16_OUT,
-       PF15_OUT, PF14_OUT, PF13_OUT, PF12_OUT,
-       PF11_OUT, PF10_OUT, PF9_OUT, PF8_OUT,
-       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
-       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
-       /* Port G */
-       PG27_OUT, PG26_OUT, PG25_OUT, PG24_OUT,
-       PG23_OUT, PG22_OUT, PG21_OUT, PG20_OUT,
-       PG19_OUT, PG18_OUT, PG17_OUT, PG16_OUT,
-       PG15_OUT, PG14_OUT, PG13_OUT, PG12_OUT,
-       PG11_OUT, PG10_OUT, PG9_OUT, PG8_OUT,
-       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
-       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
-       /* Port H - Port H does not have a Data Register */
-       /* Port I - not on device */
-       /* Port J */
-       PJ31_OUT, PJ30_OUT, PJ29_OUT, PJ28_OUT,
-       PJ27_OUT, PJ26_OUT, PJ25_OUT, PJ24_OUT,
-       PJ23_OUT, PJ22_OUT, PJ21_OUT, PJ20_OUT,
-       PJ19_OUT, PJ18_OUT, PJ17_OUT, PJ16_OUT,
-       PJ15_OUT, PJ14_OUT, PJ13_OUT, PJ12_OUT,
-       PJ11_OUT, PJ10_OUT, PJ9_OUT, PJ8_OUT,
-       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
-       PJ3_OUT, PJ2_OUT, PJ1_OUT, PJ0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       /* Port A */
-       PA1_IOR_IN, PA1_IOR_OUT,
-       PA0_IOR_IN, PA0_IOR_OUT,
-
-       /* Port B */
-       PB22_IOR_IN, PB22_IOR_OUT,
-       PB21_IOR_IN, PB21_IOR_OUT,
-       PB20_IOR_IN, PB20_IOR_OUT,
-       PB19_IOR_IN, PB19_IOR_OUT,
-       PB18_IOR_IN, PB18_IOR_OUT,
-       PB17_IOR_IN, PB17_IOR_OUT,
-       PB16_IOR_IN, PB16_IOR_OUT,
-
-       PB15_IOR_IN, PB15_IOR_OUT,
-       PB14_IOR_IN, PB14_IOR_OUT,
-       PB13_IOR_IN, PB13_IOR_OUT,
-       PB12_IOR_IN, PB12_IOR_OUT,
-       PB11_IOR_IN, PB11_IOR_OUT,
-       PB10_IOR_IN, PB10_IOR_OUT,
-       PB9_IOR_IN, PB9_IOR_OUT,
-       PB8_IOR_IN, PB8_IOR_OUT,
-
-       PB7_IOR_IN, PB7_IOR_OUT,
-       PB6_IOR_IN, PB6_IOR_OUT,
-       PB5_IOR_IN, PB5_IOR_OUT,
-       PB4_IOR_IN, PB4_IOR_OUT,
-       PB3_IOR_IN, PB3_IOR_OUT,
-       PB2_IOR_IN, PB2_IOR_OUT,
-       PB1_IOR_IN, PB1_IOR_OUT,
-       PB0_IOR_IN, PB0_IOR_OUT,
-
-       PB22MD_000, PB22MD_001, PB22MD_010, PB22MD_011,
-       PB22MD_100, PB22MD_101, PB22MD_110, PB22MD_111,
-       PB21MD_00, PB21MD_01, PB21MD_10, PB21MD_11,
-       PB20MD_000, PB20MD_001, PB20MD_010, PB20MD_011,
-       PB20MD_100, PB20MD_101, PB20MD_110, PB20MD_111,
-       PB19MD_000, PB19MD_001, PB19MD_010, PB19MD_011,
-       PB19MD_100, PB19MD_101, PB19MD_110, PB19MD_111,
-       PB18MD_000, PB18MD_001, PB18MD_010, PB18MD_011,
-       PB18MD_100, PB18MD_101, PB18MD_110, PB18MD_111,
-       PB17MD_000, PB17MD_001, PB17MD_010, PB17MD_011,
-       PB17MD_100, PB17MD_101, PB17MD_110, PB17MD_111,
-       PB16MD_000, PB16MD_001, PB16MD_010, PB16MD_011,
-       PB16MD_100, PB16MD_101, PB16MD_110, PB16MD_111,
-       PB15MD_000, PB15MD_001, PB15MD_010, PB15MD_011,
-       PB15MD_100, PB15MD_101, PB15MD_110, PB15MD_111,
-       PB14MD_000, PB14MD_001, PB14MD_010, PB14MD_011,
-       PB14MD_100, PB14MD_101, PB14MD_110, PB14MD_111,
-       PB13MD_000, PB13MD_001, PB13MD_010, PB13MD_011,
-       PB13MD_100, PB13MD_101, PB13MD_110, PB13MD_111,
-       PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
-
-       PB11MD_00, PB11MD_01, PB11MD_10, PB11MD_11,
-       PB10MD_00, PB10MD_01, PB10MD_10, PB10MD_11,
-       PB9MD_00, PB9MD_01, PB9MD_10, PB9MD_11,
-       PB8MD_00, PB8MD_01, PB8MD_10, PB8MD_11,
-
-       PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
-       PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
-       PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
-       PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
-
-       PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11,
-       PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11,
-       PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11,
-
-       /* Port C */
-       PC8_IOR_IN, PC8_IOR_OUT,
-       PC7_IOR_IN, PC7_IOR_OUT,
-       PC6_IOR_IN, PC6_IOR_OUT,
-       PC5_IOR_IN, PC5_IOR_OUT,
-       PC4_IOR_IN, PC4_IOR_OUT,
-       PC3_IOR_IN, PC3_IOR_OUT,
-       PC2_IOR_IN, PC2_IOR_OUT,
-       PC1_IOR_IN, PC1_IOR_OUT,
-       PC0_IOR_IN, PC0_IOR_OUT,
-
-       PC8MD_000, PC8MD_001, PC8MD_010, PC8MD_011,
-       PC8MD_100, PC8MD_101, PC8MD_110, PC8MD_111,
-       PC7MD_000, PC7MD_001, PC7MD_010, PC7MD_011,
-       PC7MD_100, PC7MD_101, PC7MD_110, PC7MD_111,
-       PC6MD_000, PC6MD_001, PC6MD_010, PC6MD_011,
-       PC6MD_100, PC6MD_101, PC6MD_110, PC6MD_111,
-       PC5MD_000, PC5MD_001, PC5MD_010, PC5MD_011,
-       PC5MD_100, PC5MD_101, PC5MD_110, PC5MD_111,
-       PC4MD_00, PC4MD_01, PC4MD_10, PC4MD_11,
-
-       PC3MD_00, PC3MD_01, PC3MD_10, PC3MD_11,
-       PC2MD_00, PC2MD_01, PC2MD_10, PC2MD_11,
-       PC1MD_0, PC1MD_1,
-       PC0MD_0, PC0MD_1,
-
-       /* Port D */
-       PD15_IOR_IN, PD15_IOR_OUT,
-       PD14_IOR_IN, PD14_IOR_OUT,
-       PD13_IOR_IN, PD13_IOR_OUT,
-       PD12_IOR_IN, PD12_IOR_OUT,
-       PD11_IOR_IN, PD11_IOR_OUT,
-       PD10_IOR_IN, PD10_IOR_OUT,
-       PD9_IOR_IN, PD9_IOR_OUT,
-       PD8_IOR_IN, PD8_IOR_OUT,
-       PD7_IOR_IN, PD7_IOR_OUT,
-       PD6_IOR_IN, PD6_IOR_OUT,
-       PD5_IOR_IN, PD5_IOR_OUT,
-       PD4_IOR_IN, PD4_IOR_OUT,
-       PD3_IOR_IN, PD3_IOR_OUT,
-       PD2_IOR_IN, PD2_IOR_OUT,
-       PD1_IOR_IN, PD1_IOR_OUT,
-       PD0_IOR_IN, PD0_IOR_OUT,
-
-       PD15MD_00, PD15MD_01, PD15MD_10, PD15MD_11,
-       PD14MD_00, PD14MD_01, PD14MD_10, PD14MD_11,
-       PD13MD_00, PD13MD_01, PD13MD_10, PD13MD_11,
-       PD12MD_00, PD12MD_01, PD12MD_10, PD12MD_11,
-
-       PD11MD_00, PD11MD_01, PD11MD_10, PD11MD_11,
-       PD10MD_00, PD10MD_01, PD10MD_10, PD10MD_11,
-       PD9MD_00, PD9MD_01, PD9MD_10, PD9MD_11,
-       PD8MD_00, PD8MD_01, PD8MD_10, PD8MD_11,
-
-       PD7MD_00, PD7MD_01, PD7MD_10, PD7MD_11,
-       PD6MD_00, PD6MD_01, PD6MD_10, PD6MD_11,
-       PD5MD_00, PD5MD_01, PD5MD_10, PD5MD_11,
-       PD4MD_00, PD4MD_01, PD4MD_10, PD4MD_11,
-
-       PD3MD_00, PD3MD_01, PD3MD_10, PD3MD_11,
-       PD2MD_00, PD2MD_01, PD2MD_10, PD2MD_11,
-       PD1MD_00, PD1MD_01, PD1MD_10, PD1MD_11,
-       PD0MD_00, PD0MD_01, PD0MD_10, PD0MD_11,
-
-       /* Port E */
-       PE7_IOR_IN, PE7_IOR_OUT,
-       PE6_IOR_IN, PE6_IOR_OUT,
-       PE5_IOR_IN, PE5_IOR_OUT,
-       PE4_IOR_IN, PE4_IOR_OUT,
-       PE3_IOR_IN, PE3_IOR_OUT,
-       PE2_IOR_IN, PE2_IOR_OUT,
-       PE1_IOR_IN, PE1_IOR_OUT,
-       PE0_IOR_IN, PE0_IOR_OUT,
-
-       PE7MD_00, PE7MD_01, PE7MD_10, PE7MD_11,
-       PE6MD_00, PE6MD_01, PE6MD_10, PE6MD_11,
-       PE5MD_00, PE5MD_01, PE5MD_10, PE5MD_11,
-       PE4MD_00, PE4MD_01, PE4MD_10, PE4MD_11,
-
-       PE3MD_000, PE3MD_001, PE3MD_010, PE3MD_011,
-       PE3MD_100, PE3MD_101, PE3MD_110, PE3MD_111,
-       PE2MD_000, PE2MD_001, PE2MD_010, PE2MD_011,
-       PE2MD_100, PE2MD_101, PE2MD_110, PE2MD_111,
-       PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
-       PE1MD_100, PE1MD_101, PE1MD_110, PE1MD_111,
-       PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11,
-
-       /* Port F */
-       PF23_IOR_IN, PF23_IOR_OUT,
-       PF22_IOR_IN, PF22_IOR_OUT,
-       PF21_IOR_IN, PF21_IOR_OUT,
-       PF20_IOR_IN, PF20_IOR_OUT,
-       PF19_IOR_IN, PF19_IOR_OUT,
-       PF18_IOR_IN, PF18_IOR_OUT,
-       PF17_IOR_IN, PF17_IOR_OUT,
-       PF16_IOR_IN, PF16_IOR_OUT,
-       PF15_IOR_IN, PF15_IOR_OUT,
-       PF14_IOR_IN, PF14_IOR_OUT,
-       PF13_IOR_IN, PF13_IOR_OUT,
-       PF12_IOR_IN, PF12_IOR_OUT,
-       PF11_IOR_IN, PF11_IOR_OUT,
-       PF10_IOR_IN, PF10_IOR_OUT,
-       PF9_IOR_IN, PF9_IOR_OUT,
-       PF8_IOR_IN, PF8_IOR_OUT,
-       PF7_IOR_IN, PF7_IOR_OUT,
-       PF6_IOR_IN, PF6_IOR_OUT,
-       PF5_IOR_IN, PF5_IOR_OUT,
-       PF4_IOR_IN, PF4_IOR_OUT,
-       PF3_IOR_IN, PF3_IOR_OUT,
-       PF2_IOR_IN, PF2_IOR_OUT,
-       PF1_IOR_IN, PF1_IOR_OUT,
-       PF0_IOR_IN, PF0_IOR_OUT,
-
-       PF23MD_000, PF23MD_001, PF23MD_010, PF23MD_011,
-       PF23MD_100, PF23MD_101, PF23MD_110, PF23MD_111,
-       PF22MD_000, PF22MD_001, PF22MD_010, PF22MD_011,
-       PF22MD_100, PF22MD_101, PF22MD_110, PF22MD_111,
-       PF21MD_000, PF21MD_001, PF21MD_010, PF21MD_011,
-       PF21MD_100, PF21MD_101, PF21MD_110, PF21MD_111,
-       PF20MD_000, PF20MD_001, PF20MD_010, PF20MD_011,
-       PF20MD_100, PF20MD_101, PF20MD_110, PF20MD_111,
-
-       PF19MD_000, PF19MD_001, PF19MD_010, PF19MD_011,
-       PF19MD_100, PF19MD_101, PF19MD_110, PF19MD_111,
-       PF18MD_000, PF18MD_001, PF18MD_010, PF18MD_011,
-       PF18MD_100, PF18MD_101, PF18MD_110, PF18MD_111,
-       PF17MD_000, PF17MD_001, PF17MD_010, PF17MD_011,
-       PF17MD_100, PF17MD_101, PF17MD_110, PF17MD_111,
-       PF16MD_000, PF16MD_001, PF16MD_010, PF16MD_011,
-       PF16MD_100, PF16MD_101, PF16MD_110, PF16MD_111,
-
-       PF15MD_000, PF15MD_001, PF15MD_010, PF15MD_011,
-       PF15MD_100, PF15MD_101, PF15MD_110, PF15MD_111,
-       PF14MD_000, PF14MD_001, PF14MD_010, PF14MD_011,
-       PF14MD_100, PF14MD_101, PF14MD_110, PF14MD_111,
-       PF13MD_000, PF13MD_001, PF13MD_010, PF13MD_011,
-       PF13MD_100, PF13MD_101, PF13MD_110, PF13MD_111,
-       PF12MD_000, PF12MD_001, PF12MD_010, PF12MD_011,
-       PF12MD_100, PF12MD_101, PF12MD_110, PF12MD_111,
-
-       PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
-       PF11MD_100, PF11MD_101, PF11MD_110, PF11MD_111,
-       PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
-       PF10MD_100, PF10MD_101, PF10MD_110, PF10MD_111,
-       PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
-       PF9MD_100, PF9MD_101, PF9MD_110, PF9MD_111,
-       PF8MD_000, PF8MD_001, PF8MD_010, PF8MD_011,
-       PF8MD_100, PF8MD_101, PF8MD_110, PF8MD_111,
-
-       PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
-       PF7MD_100, PF7MD_101, PF7MD_110, PF7MD_111,
-       PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
-       PF6MD_100, PF6MD_101, PF6MD_110, PF6MD_111,
-       PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
-       PF5MD_100, PF5MD_101, PF5MD_110, PF5MD_111,
-       PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
-       PF4MD_100, PF4MD_101, PF4MD_110, PF4MD_111,
-
-       PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
-       PF3MD_100, PF3MD_101, PF3MD_110, PF3MD_111,
-       PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
-       PF2MD_100, PF2MD_101, PF2MD_110, PF2MD_111,
-       PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
-       PF1MD_100, PF1MD_101, PF1MD_110, PF1MD_111,
-       PF0MD_000, PF0MD_001, PF0MD_010, PF0MD_011,
-       PF0MD_100, PF0MD_101, PF0MD_110, PF0MD_111,
-
-       /* Port G */
-       PG27_IOR_IN, PG27_IOR_OUT,
-       PG26_IOR_IN, PG26_IOR_OUT,
-       PG25_IOR_IN, PG25_IOR_OUT,
-       PG24_IOR_IN, PG24_IOR_OUT,
-       PG23_IOR_IN, PG23_IOR_OUT,
-       PG22_IOR_IN, PG22_IOR_OUT,
-       PG21_IOR_IN, PG21_IOR_OUT,
-       PG20_IOR_IN, PG20_IOR_OUT,
-       PG19_IOR_IN, PG19_IOR_OUT,
-       PG18_IOR_IN, PG18_IOR_OUT,
-       PG17_IOR_IN, PG17_IOR_OUT,
-       PG16_IOR_IN, PG16_IOR_OUT,
-       PG15_IOR_IN, PG15_IOR_OUT,
-       PG14_IOR_IN, PG14_IOR_OUT,
-       PG13_IOR_IN, PG13_IOR_OUT,
-       PG12_IOR_IN, PG12_IOR_OUT,
-       PG11_IOR_IN, PG11_IOR_OUT,
-       PG10_IOR_IN, PG10_IOR_OUT,
-       PG9_IOR_IN, PG9_IOR_OUT,
-       PG8_IOR_IN, PG8_IOR_OUT,
-       PG7_IOR_IN, PG7_IOR_OUT,
-       PG6_IOR_IN, PG6_IOR_OUT,
-       PG5_IOR_IN, PG5_IOR_OUT,
-       PG4_IOR_IN, PG4_IOR_OUT,
-       PG3_IOR_IN, PG3_IOR_OUT,
-       PG2_IOR_IN, PG2_IOR_OUT,
-       PG1_IOR_IN, PG1_IOR_OUT,
-       PG0_IOR_IN, PG0_IOR_OUT,
-
-       PG27MD_00, PG27MD_01, PG27MD_10, PG27MD_11,
-       PG26MD_00, PG26MD_01, PG26MD_10, PG26MD_11,
-       PG25MD_00, PG25MD_01, PG25MD_10, PG25MD_11,
-       PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11,
-
-       PG23MD_000, PG23MD_001, PG23MD_010, PG23MD_011,
-       PG23MD_100, PG23MD_101, PG23MD_110, PG23MD_111,
-       PG22MD_000, PG22MD_001, PG22MD_010, PG22MD_011,
-       PG22MD_100, PG22MD_101, PG22MD_110, PG22MD_111,
-       PG21MD_000, PG21MD_001, PG21MD_010, PG21MD_011,
-       PG21MD_100, PG21MD_101, PG21MD_110, PG21MD_111,
-       PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
-       PG20MD_100, PG20MD_101, PG20MD_110, PG20MD_111,
-
-       PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
-       PG19MD_100, PG19MD_101, PG19MD_110, PG19MD_111,
-       PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
-       PG18MD_100, PG18MD_101, PG18MD_110, PG18MD_111,
-       PG17MD_00, PG17MD_01, PG17MD_10, PG17MD_11,
-       PG16MD_00, PG16MD_01, PG16MD_10, PG16MD_11,
-
-       PG15MD_00, PG15MD_01, PG15MD_10, PG15MD_11,
-       PG14MD_00, PG14MD_01, PG14MD_10, PG14MD_11,
-       PG13MD_00, PG13MD_01, PG13MD_10, PG13MD_11,
-       PG12MD_00, PG12MD_01, PG12MD_10, PG12MD_11,
-
-       PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
-       PG11MD_100, PG11MD_101, PG11MD_110, PG11MD_111,
-       PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
-       PG10MD_100, PG10MD_101, PG10MD_110, PG10MD_111,
-       PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
-       PG9MD_100, PG9MD_101, PG9MD_110, PG9MD_111,
-       PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
-       PG8MD_100, PG8MD_101, PG8MD_110, PG8MD_111,
-
-       PG7MD_000, PG7MD_001, PG7MD_010, PG7MD_011,
-       PG7MD_100, PG7MD_101, PG7MD_110, PG7MD_111,
-       PG6MD_000, PG6MD_001, PG6MD_010, PG6MD_011,
-       PG6MD_100, PG6MD_101, PG6MD_110, PG6MD_111,
-       PG5MD_000, PG5MD_001, PG5MD_010, PG5MD_011,
-       PG5MD_100, PG5MD_101, PG5MD_110, PG5MD_111,
-       PG4MD_000, PG4MD_001, PG4MD_010, PG4MD_011,
-       PG4MD_100, PG4MD_101, PG4MD_110, PG4MD_111,
-
-       PG3MD_000, PG3MD_001, PG3MD_010, PG3MD_011,
-       PG3MD_100, PG3MD_101, PG3MD_110, PG3MD_111,
-       PG2MD_000, PG2MD_001, PG2MD_010, PG2MD_011,
-       PG2MD_100, PG2MD_101, PG2MD_110, PG2MD_111,
-       PG1MD_000, PG1MD_001, PG1MD_010, PG1MD_011,
-       PG1MD_100, PG1MD_101, PG1MD_110, PG1MD_111,
-       PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
-       PG0MD_100, PG0MD_101, PG0MD_110, PG0MD_111,
-
-       /* Port H */
-       PH7MD_00, PH7MD_01, PH7MD_10, PH7MD_11,
-       PH6MD_00, PH6MD_01, PH6MD_10, PH6MD_11,
-       PH5MD_00, PH5MD_01, PH5MD_10, PH5MD_11,
-       PH4MD_00, PH4MD_01, PH4MD_10, PH4MD_11,
-
-       PH3MD_00, PH3MD_01, PH3MD_10, PH3MD_11,
-       PH2MD_00, PH2MD_01, PH2MD_10, PH2MD_11,
-       PH1MD_00, PH1MD_01, PH1MD_10, PH1MD_11,
-       PH0MD_00, PH0MD_01, PH0MD_10, PH0MD_11,
-
-       /* Port I - not on device */
-
-       /* Port J */
-       PJ31_IOR_IN, PJ31_IOR_OUT,
-       PJ30_IOR_IN, PJ30_IOR_OUT,
-       PJ29_IOR_IN, PJ29_IOR_OUT,
-       PJ28_IOR_IN, PJ28_IOR_OUT,
-       PJ27_IOR_IN, PJ27_IOR_OUT,
-       PJ26_IOR_IN, PJ26_IOR_OUT,
-       PJ25_IOR_IN, PJ25_IOR_OUT,
-       PJ24_IOR_IN, PJ24_IOR_OUT,
-       PJ23_IOR_IN, PJ23_IOR_OUT,
-       PJ22_IOR_IN, PJ22_IOR_OUT,
-       PJ21_IOR_IN, PJ21_IOR_OUT,
-       PJ20_IOR_IN, PJ20_IOR_OUT,
-       PJ19_IOR_IN, PJ19_IOR_OUT,
-       PJ18_IOR_IN, PJ18_IOR_OUT,
-       PJ17_IOR_IN, PJ17_IOR_OUT,
-       PJ16_IOR_IN, PJ16_IOR_OUT,
-       PJ15_IOR_IN, PJ15_IOR_OUT,
-       PJ14_IOR_IN, PJ14_IOR_OUT,
-       PJ13_IOR_IN, PJ13_IOR_OUT,
-       PJ12_IOR_IN, PJ12_IOR_OUT,
-       PJ11_IOR_IN, PJ11_IOR_OUT,
-       PJ10_IOR_IN, PJ10_IOR_OUT,
-       PJ9_IOR_IN, PJ9_IOR_OUT,
-       PJ8_IOR_IN, PJ8_IOR_OUT,
-       PJ7_IOR_IN, PJ7_IOR_OUT,
-       PJ6_IOR_IN, PJ6_IOR_OUT,
-       PJ5_IOR_IN, PJ5_IOR_OUT,
-       PJ4_IOR_IN, PJ4_IOR_OUT,
-       PJ3_IOR_IN, PJ3_IOR_OUT,
-       PJ2_IOR_IN, PJ2_IOR_OUT,
-       PJ1_IOR_IN, PJ1_IOR_OUT,
-       PJ0_IOR_IN, PJ0_IOR_OUT,
-
-       PJ31MD_0, PJ31MD_1,
-       PJ30MD_000, PJ30MD_001, PJ30MD_010, PJ30MD_011,
-       PJ30MD_100, PJ30MD_101, PJ30MD_110, PJ30MD_111,
-       PJ29MD_000, PJ29MD_001, PJ29MD_010, PJ29MD_011,
-       PJ29MD_100, PJ29MD_101, PJ29MD_110, PJ29MD_111,
-       PJ28MD_000, PJ28MD_001, PJ28MD_010, PJ28MD_011,
-       PJ28MD_100, PJ28MD_101, PJ28MD_110, PJ28MD_111,
-
-       PJ27MD_000, PJ27MD_001, PJ27MD_010, PJ27MD_011,
-       PJ27MD_100, PJ27MD_101, PJ27MD_110, PJ27MD_111,
-       PJ26MD_000, PJ26MD_001, PJ26MD_010, PJ26MD_011,
-       PJ26MD_100, PJ26MD_101, PJ26MD_110, PJ26MD_111,
-       PJ25MD_000, PJ25MD_001, PJ25MD_010, PJ25MD_011,
-       PJ25MD_100, PJ25MD_101, PJ25MD_110, PJ25MD_111,
-       PJ24MD_000, PJ24MD_001, PJ24MD_010, PJ24MD_011,
-       PJ24MD_100, PJ24MD_101, PJ24MD_110, PJ24MD_111,
-
-       PJ23MD_000, PJ23MD_001, PJ23MD_010, PJ23MD_011,
-       PJ23MD_100, PJ23MD_101, PJ23MD_110, PJ23MD_111,
-       PJ22MD_000, PJ22MD_001, PJ22MD_010, PJ22MD_011,
-       PJ22MD_100, PJ22MD_101, PJ22MD_110, PJ22MD_111,
-       PJ21MD_000, PJ21MD_001, PJ21MD_010, PJ21MD_011,
-       PJ21MD_100, PJ21MD_101, PJ21MD_110, PJ21MD_111,
-       PJ20MD_000, PJ20MD_001, PJ20MD_010, PJ20MD_011,
-       PJ20MD_100, PJ20MD_101, PJ20MD_110, PJ20MD_111,
-
-       PJ19MD_000, PJ19MD_001, PJ19MD_010, PJ19MD_011,
-       PJ19MD_100, PJ19MD_101, PJ19MD_110, PJ19MD_111,
-       PJ18MD_000, PJ18MD_001, PJ18MD_010, PJ18MD_011,
-       PJ18MD_100, PJ18MD_101, PJ18MD_110, PJ18MD_111,
-       PJ17MD_000, PJ17MD_001, PJ17MD_010, PJ17MD_011,
-       PJ17MD_100, PJ17MD_101, PJ17MD_110, PJ17MD_111,
-       PJ16MD_000, PJ16MD_001, PJ16MD_010, PJ16MD_011,
-       PJ16MD_100, PJ16MD_101, PJ16MD_110, PJ16MD_111,
-
-       PJ15MD_000, PJ15MD_001, PJ15MD_010, PJ15MD_011,
-       PJ15MD_100, PJ15MD_101, PJ15MD_110, PJ15MD_111,
-       PJ14MD_000, PJ14MD_001, PJ14MD_010, PJ14MD_011,
-       PJ14MD_100, PJ14MD_101, PJ14MD_110, PJ14MD_111,
-       PJ13MD_000, PJ13MD_001, PJ13MD_010, PJ13MD_011,
-       PJ13MD_100, PJ13MD_101, PJ13MD_110, PJ13MD_111,
-       PJ12MD_000, PJ12MD_001, PJ12MD_010, PJ12MD_011,
-       PJ12MD_100, PJ12MD_101, PJ12MD_110, PJ12MD_111,
-
-       PJ11MD_000, PJ11MD_001, PJ11MD_010, PJ11MD_011,
-       PJ11MD_100, PJ11MD_101, PJ11MD_110, PJ11MD_111,
-       PJ10MD_000, PJ10MD_001, PJ10MD_010, PJ10MD_011,
-       PJ10MD_100, PJ10MD_101, PJ10MD_110, PJ10MD_111,
-       PJ9MD_000, PJ9MD_001, PJ9MD_010, PJ9MD_011,
-       PJ9MD_100, PJ9MD_101, PJ9MD_110, PJ9MD_111,
-       PJ8MD_000, PJ8MD_001, PJ8MD_010, PJ8MD_011,
-       PJ8MD_100, PJ8MD_101, PJ8MD_110, PJ8MD_111,
-
-       PJ7MD_000, PJ7MD_001, PJ7MD_010, PJ7MD_011,
-       PJ7MD_100, PJ7MD_101, PJ7MD_110, PJ7MD_111,
-       PJ6MD_000, PJ6MD_001, PJ6MD_010, PJ6MD_011,
-       PJ6MD_100, PJ6MD_101, PJ6MD_110, PJ6MD_111,
-       PJ5MD_000, PJ5MD_001, PJ5MD_010, PJ5MD_011,
-       PJ5MD_100, PJ5MD_101, PJ5MD_110, PJ5MD_111,
-       PJ4MD_000, PJ4MD_001, PJ4MD_010, PJ4MD_011,
-       PJ4MD_100, PJ4MD_101, PJ4MD_110, PJ4MD_111,
-
-       PJ3MD_000, PJ3MD_001, PJ3MD_010, PJ3MD_011,
-       PJ3MD_100, PJ3MD_101, PJ3MD_110, PJ3MD_111,
-       PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
-       PJ2MD_100, PJ2MD_101, PJ2MD_110, PJ2MD_111,
-       PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
-       PJ1MD_100, PJ1MD_101, PJ1MD_110, PJ1MD_111,
-       PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
-       PJ0MD_100, PJ0MD_101, PJ0MD_110, PJ0MD_111,
-
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       /* Port H */
-       PHAN7_MARK, PHAN6_MARK, PHAN5_MARK, PHAN4_MARK,
-       PHAN3_MARK, PHAN2_MARK, PHAN1_MARK, PHAN0_MARK,
-
-       /* IRQs */
-       IRQ7_PG_MARK, IRQ6_PG_MARK, IRQ5_PG_MARK, IRQ4_PG_MARK,
-       IRQ3_PG_MARK, IRQ2_PG_MARK, IRQ1_PG_MARK, IRQ0_PG_MARK,
-       IRQ7_PF_MARK, IRQ6_PF_MARK, IRQ5_PF_MARK, IRQ4_PF_MARK,
-       IRQ3_PJ_MARK, IRQ2_PJ_MARK, IRQ1_PJ_MARK, IRQ0_PJ_MARK,
-       IRQ1_PC_MARK, IRQ0_PC_MARK,
-
-       PINT7_PG_MARK, PINT6_PG_MARK, PINT5_PG_MARK, PINT4_PG_MARK,
-       PINT3_PG_MARK, PINT2_PG_MARK, PINT1_PG_MARK, PINT0_PG_MARK,
-       PINT7_PH_MARK, PINT6_PH_MARK, PINT5_PH_MARK, PINT4_PH_MARK,
-       PINT3_PH_MARK, PINT2_PH_MARK, PINT1_PH_MARK, PINT0_PH_MARK,
-       PINT7_PJ_MARK, PINT6_PJ_MARK, PINT5_PJ_MARK, PINT4_PJ_MARK,
-       PINT3_PJ_MARK, PINT2_PJ_MARK, PINT1_PJ_MARK, PINT0_PJ_MARK,
-
-       /* SD */
-       SD_D0_MARK, SD_D1_MARK, SD_D2_MARK, SD_D3_MARK,
-       SD_WP_MARK, SD_CLK_MARK, SD_CMD_MARK, SD_CD_MARK,
-
-       /* MMC */
-       MMC_D0_MARK, MMC_D1_MARK, MMC_D2_MARK, MMC_D3_MARK,
-       MMC_D4_MARK, MMC_D5_MARK, MMC_D6_MARK, MMC_D7_MARK,
-       MMC_CLK_MARK, MMC_CMD_MARK, MMC_CD_MARK,
-
-       /* PWM */
-       PWM1A_MARK, PWM1B_MARK, PWM1C_MARK, PWM1D_MARK,
-       PWM1E_MARK, PWM1F_MARK, PWM1G_MARK, PWM1H_MARK,
-       PWM2A_MARK, PWM2B_MARK, PWM2C_MARK, PWM2D_MARK,
-       PWM2E_MARK, PWM2F_MARK, PWM2G_MARK, PWM2H_MARK,
-
-       /* IEBus */
-       IERXD_MARK, IETXD_MARK,
-
-       /* WDT */
-       WDTOVF_MARK,
-
-       /* DMAC */
-       TEND0_MARK, DACK0_MARK, DREQ0_MARK,
-       TEND1_MARK, DACK1_MARK, DREQ1_MARK,
-
-       /* ADC */
-       ADTRG_MARK,
-
-       /* BSC */
-       A25_MARK, A24_MARK,
-       A23_MARK, A22_MARK, A21_MARK, A20_MARK,
-       A19_MARK, A18_MARK, A17_MARK, A16_MARK,
-       A15_MARK, A14_MARK, A13_MARK, A12_MARK,
-       A11_MARK, A10_MARK, A9_MARK, A8_MARK,
-       A7_MARK, A6_MARK, A5_MARK, A4_MARK,
-       A3_MARK, A2_MARK, A1_MARK, A0_MARK,
-       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
-       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
-       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
-       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
-       D15_MARK, D14_MARK, D13_MARK, D12_MARK,
-       D11_MARK, D10_MARK, D9_MARK, D8_MARK,
-       D7_MARK, D6_MARK, D5_MARK, D4_MARK,
-       D3_MARK, D2_MARK, D1_MARK, D0_MARK,
-       BS_MARK,
-       CS4_MARK, CS3_MARK, CS2_MARK, CS1_MARK, CS0_MARK,
-       CS5CE1A_MARK,
-       CE2A_MARK, CE2B_MARK,
-       RD_MARK, RDWR_MARK,
-       WE3ICIOWRAHDQMUU_MARK,
-       WE2ICIORDDQMUL_MARK,
-       WE1DQMUWE_MARK,
-       WE0DQML_MARK,
-       RAS_MARK, CAS_MARK, CKE_MARK,
-       WAIT_MARK, BREQ_MARK, BACK_MARK, IOIS16_MARK,
-
-       /* TMU */
-       TIOC0A_MARK, TIOC0B_MARK, TIOC0C_MARK, TIOC0D_MARK,
-       TIOC1A_MARK, TIOC1B_MARK,
-       TIOC2A_MARK, TIOC2B_MARK,
-       TIOC3A_MARK, TIOC3B_MARK, TIOC3C_MARK, TIOC3D_MARK,
-       TIOC4A_MARK, TIOC4B_MARK, TIOC4C_MARK, TIOC4D_MARK,
-       TCLKA_MARK, TCLKB_MARK, TCLKC_MARK, TCLKD_MARK,
-
-       /* SCIF */
-       SCK0_MARK, RXD0_MARK, TXD0_MARK,
-       SCK1_MARK, RXD1_MARK, TXD1_MARK, RTS1_MARK, CTS1_MARK,
-       SCK2_MARK, RXD2_MARK, TXD2_MARK,
-       SCK3_MARK, RXD3_MARK, TXD3_MARK,
-       SCK4_MARK, RXD4_MARK, TXD4_MARK,
-       SCK5_MARK, RXD5_MARK, TXD5_MARK, RTS5_MARK, CTS5_MARK,
-       SCK6_MARK, RXD6_MARK, TXD6_MARK,
-       SCK7_MARK, RXD7_MARK, TXD7_MARK, RTS7_MARK, CTS7_MARK,
-
-       /* RSPI */
-       MISO0_PB20_MARK, MOSI0_PB19_MARK, SSL00_PB18_MARK, RSPCK0_PB17_MARK,
-       MISO0_PJ19_MARK, MOSI0_PJ18_MARK, SSL00_PJ17_MARK, RSPCK0_PJ16_MARK,
-       MISO1_MARK, MOSI1_MARK, SSL10_MARK, RSPCK1_MARK,
-
-       /* IIC3 */
-       SCL0_MARK, SDA0_MARK,
-       SCL1_MARK, SDA1_MARK,
-       SCL2_MARK, SDA2_MARK,
-       SCL3_MARK, SDA3_MARK,
-
-       /* SSI */
-       SSISCK0_MARK, SSIWS0_MARK, SSITXD0_MARK, SSIRXD0_MARK,
-       SSISCK1_MARK, SSIWS1_MARK, SSIDATA1_MARK,
-       SSISCK2_MARK, SSIWS2_MARK, SSIDATA2_MARK,
-       SSISCK3_MARK, SSIWS3_MARK, SSIDATA3_MARK,
-       SSISCK4_MARK, SSIWS4_MARK, SSIDATA4_MARK,
-       SSISCK5_MARK, SSIWS5_MARK, SSIDATA5_MARK,
-       AUDIO_CLK_MARK,
-       AUDIO_XOUT_MARK,
-
-       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
-       SIOFTXD_MARK, SIOFRXD_MARK, SIOFSYNC_MARK, SIOFSCK_MARK,
-
-       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
-       SPDIF_IN_MARK, SPDIF_OUT_MARK,
-       SPDIF_IN_PJ24_MARK, SPDIF_OUT_PJ25_MARK,
-
-       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
-       FCE_MARK,
-       FRB_MARK,
-
-       /* CAN */
-       CRX0_MARK, CTX0_MARK,
-       CRX1_MARK, CTX1_MARK,
-       CRX2_MARK, CTX2_MARK,
-       CRX0CRX1_MARK,
-       CRX0CRX1CRX2_MARK,
-       CTX0CTX1CTX2_MARK,
-       CRX1_PJ22_MARK, CTX1_PJ23_MARK,
-       CRX2_PJ20_MARK, CTX2_PJ21_MARK,
-       CRX0CRX1_PJ22_MARK,
-       CRX0CRX1CRX2_PJ20_MARK,
-
-       /* VDC */
-       DV_CLK_MARK,
-       DV_VSYNC_MARK, DV_HSYNC_MARK,
-       DV_DATA23_MARK, DV_DATA22_MARK, DV_DATA21_MARK, DV_DATA20_MARK,
-       DV_DATA19_MARK, DV_DATA18_MARK, DV_DATA17_MARK, DV_DATA16_MARK,
-       DV_DATA15_MARK, DV_DATA14_MARK, DV_DATA13_MARK, DV_DATA12_MARK,
-       DV_DATA11_MARK, DV_DATA10_MARK, DV_DATA9_MARK, DV_DATA8_MARK,
-       DV_DATA7_MARK, DV_DATA6_MARK, DV_DATA5_MARK, DV_DATA4_MARK,
-       DV_DATA3_MARK, DV_DATA2_MARK, DV_DATA1_MARK, DV_DATA0_MARK,
-       LCD_CLK_MARK, LCD_EXTCLK_MARK,
-       LCD_VSYNC_MARK, LCD_HSYNC_MARK, LCD_DE_MARK,
-       LCD_DATA23_PG23_MARK, LCD_DATA22_PG22_MARK, LCD_DATA21_PG21_MARK,
-       LCD_DATA20_PG20_MARK, LCD_DATA19_PG19_MARK, LCD_DATA18_PG18_MARK,
-       LCD_DATA17_PG17_MARK, LCD_DATA16_PG16_MARK, LCD_DATA15_PG15_MARK,
-       LCD_DATA14_PG14_MARK, LCD_DATA13_PG13_MARK, LCD_DATA12_PG12_MARK,
-       LCD_DATA11_PG11_MARK, LCD_DATA10_PG10_MARK, LCD_DATA9_PG9_MARK,
-       LCD_DATA8_PG8_MARK, LCD_DATA7_PG7_MARK, LCD_DATA6_PG6_MARK,
-       LCD_DATA5_PG5_MARK, LCD_DATA4_PG4_MARK, LCD_DATA3_PG3_MARK,
-       LCD_DATA2_PG2_MARK, LCD_DATA1_PG1_MARK, LCD_DATA0_PG0_MARK,
-       LCD_DATA23_PJ23_MARK, LCD_DATA22_PJ22_MARK, LCD_DATA21_PJ21_MARK,
-       LCD_DATA20_PJ20_MARK, LCD_DATA19_PJ19_MARK, LCD_DATA18_PJ18_MARK,
-       LCD_DATA17_PJ17_MARK, LCD_DATA16_PJ16_MARK, LCD_DATA15_PJ15_MARK,
-       LCD_DATA14_PJ14_MARK, LCD_DATA13_PJ13_MARK, LCD_DATA12_PJ12_MARK,
-       LCD_DATA11_PJ11_MARK, LCD_DATA10_PJ10_MARK, LCD_DATA9_PJ9_MARK,
-       LCD_DATA8_PJ8_MARK, LCD_DATA7_PJ7_MARK, LCD_DATA6_PJ6_MARK,
-       LCD_DATA5_PJ5_MARK, LCD_DATA4_PJ4_MARK, LCD_DATA3_PJ3_MARK,
-       LCD_DATA2_PJ2_MARK, LCD_DATA1_PJ1_MARK, LCD_DATA0_PJ0_MARK,
-       LCD_TCON6_MARK, LCD_TCON5_MARK, LCD_TCON4_MARK,
-       LCD_TCON3_MARK, LCD_TCON2_MARK, LCD_TCON1_MARK, LCD_TCON0_MARK,
-       LCD_M_DISP_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-
-       /* Port A */
-       PINMUX_DATA(PA1_DATA, PA1_IN),
-       PINMUX_DATA(PA0_DATA, PA0_IN),
-
-       /* Port B */
-       PINMUX_DATA(PB22_DATA, PB22MD_000, PB22_IN, PB22_OUT),
-       PINMUX_DATA(A22_MARK, PB22MD_001),
-       PINMUX_DATA(CTX2_MARK, PB22MD_010),
-       PINMUX_DATA(IETXD_MARK, PB22MD_011),
-       PINMUX_DATA(CS4_MARK, PB22MD_100),
-
-       PINMUX_DATA(PB21_DATA, PB21MD_00, PB21_IN, PB21_OUT),
-       PINMUX_DATA(A21_MARK, PB21MD_01),
-       PINMUX_DATA(CRX2_MARK, PB21MD_10),
-       PINMUX_DATA(IERXD_MARK, PB21MD_11),
-
-       PINMUX_DATA(A20_MARK, PB20MD_001),
-       PINMUX_DATA(A19_MARK, PB19MD_001),
-       PINMUX_DATA(A18_MARK, PB18MD_001),
-       PINMUX_DATA(A17_MARK, PB17MD_001),
-       PINMUX_DATA(A16_MARK, PB16MD_001),
-       PINMUX_DATA(A15_MARK, PB15MD_001),
-       PINMUX_DATA(A14_MARK, PB14MD_001),
-       PINMUX_DATA(A13_MARK, PB13MD_001),
-       PINMUX_DATA(A12_MARK, PB12MD_01),
-       PINMUX_DATA(A11_MARK, PB11MD_01),
-       PINMUX_DATA(A10_MARK, PB10MD_01),
-       PINMUX_DATA(A9_MARK, PB9MD_01),
-       PINMUX_DATA(A8_MARK, PB8MD_01),
-       PINMUX_DATA(A7_MARK, PB7MD_01),
-       PINMUX_DATA(A6_MARK, PB6MD_01),
-       PINMUX_DATA(A5_MARK, PB5MD_01),
-       PINMUX_DATA(A4_MARK, PB4MD_01),
-       PINMUX_DATA(A3_MARK, PB3MD_01),
-       PINMUX_DATA(A2_MARK, PB2MD_01),
-       PINMUX_DATA(A1_MARK, PB1MD_01),
-
-       /* Port C */
-       PINMUX_DATA(PC8_DATA, PC8MD_000),
-       PINMUX_DATA(CS3_MARK, PC8MD_001),
-       PINMUX_DATA(TXD7_MARK, PC8MD_010),
-       PINMUX_DATA(CTX1_MARK, PC8MD_011),
-
-       PINMUX_DATA(PC7_DATA, PC7MD_000),
-       PINMUX_DATA(CKE_MARK, PC7MD_001),
-       PINMUX_DATA(RXD7_MARK, PC7MD_010),
-       PINMUX_DATA(CRX1_MARK, PC7MD_011),
-       PINMUX_DATA(CRX0CRX1_MARK, PC7MD_100),
-       PINMUX_DATA(IRQ1_PC_MARK, PC7MD_101),
-
-       PINMUX_DATA(PC6_DATA, PC6MD_000),
-       PINMUX_DATA(CAS_MARK, PC6MD_001),
-       PINMUX_DATA(SCK7_MARK, PC6MD_010),
-       PINMUX_DATA(CTX0_MARK, PC6MD_011),
-
-       PINMUX_DATA(PC5_DATA, PC5MD_000),
-       PINMUX_DATA(RAS_MARK, PC5MD_001),
-       PINMUX_DATA(CRX0_MARK, PC5MD_011),
-       PINMUX_DATA(CTX0CTX1CTX2_MARK, PC5MD_100),
-       PINMUX_DATA(IRQ0_PC_MARK, PC5MD_101),
-
-       PINMUX_DATA(PC4_DATA, PC4MD_00),
-       PINMUX_DATA(WE1DQMUWE_MARK, PC4MD_01),
-       PINMUX_DATA(TXD6_MARK, PC4MD_10),
-
-       PINMUX_DATA(PC3_DATA, PC3MD_00),
-       PINMUX_DATA(WE0DQML_MARK, PC3MD_01),
-       PINMUX_DATA(RXD6_MARK, PC3MD_10),
-
-       PINMUX_DATA(PC2_DATA, PC2MD_00),
-       PINMUX_DATA(RDWR_MARK, PC2MD_01),
-       PINMUX_DATA(SCK5_MARK, PC2MD_10),
-
-       PINMUX_DATA(PC1_DATA, PC1MD_0),
-       PINMUX_DATA(RD_MARK, PC1MD_1),
-
-       PINMUX_DATA(PC0_DATA, PC0MD_0),
-       PINMUX_DATA(CS0_MARK, PC0MD_1),
-
-       /* Port D */
-       PINMUX_DATA(D15_MARK, PD15MD_01),
-       PINMUX_DATA(D14_MARK, PD14MD_01),
-
-       PINMUX_DATA(PD13_DATA, PD13MD_00),
-       PINMUX_DATA(D13_MARK, PD13MD_01),
-       PINMUX_DATA(PWM2F_MARK, PD13MD_10),
-
-       PINMUX_DATA(PD12_DATA, PD12MD_00),
-       PINMUX_DATA(D12_MARK, PD12MD_01),
-       PINMUX_DATA(PWM2E_MARK, PD12MD_10),
-
-       PINMUX_DATA(D11_MARK, PD11MD_01),
-       PINMUX_DATA(D10_MARK, PD10MD_01),
-       PINMUX_DATA(D9_MARK, PD9MD_01),
-       PINMUX_DATA(D8_MARK, PD8MD_01),
-       PINMUX_DATA(D7_MARK, PD7MD_01),
-       PINMUX_DATA(D6_MARK, PD6MD_01),
-       PINMUX_DATA(D5_MARK, PD5MD_01),
-       PINMUX_DATA(D4_MARK, PD4MD_01),
-       PINMUX_DATA(D3_MARK, PD3MD_01),
-       PINMUX_DATA(D2_MARK, PD2MD_01),
-       PINMUX_DATA(D1_MARK, PD1MD_01),
-       PINMUX_DATA(D0_MARK, PD0MD_01),
-
-       /* Port E */
-       PINMUX_DATA(PE7_DATA, PE7MD_00),
-       PINMUX_DATA(SDA3_MARK, PE7MD_01),
-       PINMUX_DATA(RXD7_MARK, PE7MD_10),
-
-       PINMUX_DATA(PE6_DATA, PE6MD_00),
-       PINMUX_DATA(SCL3_MARK, PE6MD_01),
-       PINMUX_DATA(RXD6_MARK, PE6MD_10),
-
-       PINMUX_DATA(PE5_DATA, PE5MD_00),
-       PINMUX_DATA(SDA2_MARK, PE5MD_01),
-       PINMUX_DATA(RXD5_MARK, PE5MD_10),
-       PINMUX_DATA(DV_HSYNC_MARK, PE5MD_11),
-
-       PINMUX_DATA(PE4_DATA, PE4MD_00),
-       PINMUX_DATA(SCL2_MARK, PE4MD_01),
-       PINMUX_DATA(DV_VSYNC_MARK, PE4MD_11),
-
-       PINMUX_DATA(PE3_DATA, PE3MD_000),
-       PINMUX_DATA(SDA1_MARK, PE3MD_001),
-       PINMUX_DATA(TCLKD_MARK, PE3MD_010),
-       PINMUX_DATA(ADTRG_MARK, PE3MD_011),
-       PINMUX_DATA(DV_HSYNC_MARK, PE3MD_100),
-
-       PINMUX_DATA(PE2_DATA, PE2MD_000),
-       PINMUX_DATA(SCL1_MARK, PE2MD_001),
-       PINMUX_DATA(TCLKD_MARK, PE2MD_010),
-       PINMUX_DATA(IOIS16_MARK, PE2MD_011),
-       PINMUX_DATA(DV_VSYNC_MARK, PE2MD_100),
-
-       PINMUX_DATA(PE1_DATA, PE1MD_000),
-       PINMUX_DATA(SDA0_MARK, PE1MD_001),
-       PINMUX_DATA(TCLKB_MARK, PE1MD_010),
-       PINMUX_DATA(AUDIO_CLK_MARK, PE1MD_010),
-       PINMUX_DATA(DV_CLK_MARK, PE1MD_100),
-
-       PINMUX_DATA(PE0_DATA, PE0MD_00),
-       PINMUX_DATA(SCL0_MARK, PE0MD_01),
-       PINMUX_DATA(TCLKA_MARK, PE0MD_10),
-       PINMUX_DATA(LCD_EXTCLK_MARK, PE0MD_11),
-
-       /* Port F */
-       PINMUX_DATA(PF23_DATA, PF23MD_000),
-       PINMUX_DATA(SD_D2_MARK, PF23MD_001),
-       PINMUX_DATA(TXD3_MARK, PF23MD_100),
-       PINMUX_DATA(MMC_D2_MARK, PF23MD_101),
-
-       PINMUX_DATA(PF22_DATA, PF22MD_000),
-       PINMUX_DATA(SD_D3_MARK, PF22MD_001),
-       PINMUX_DATA(RXD3_MARK, PF22MD_100),
-       PINMUX_DATA(MMC_D3_MARK, PF22MD_101),
-
-       PINMUX_DATA(PF21_DATA, PF21MD_000),
-       PINMUX_DATA(SD_CMD_MARK, PF21MD_001),
-       PINMUX_DATA(SCK3_MARK, PF21MD_100),
-       PINMUX_DATA(MMC_CMD_MARK, PF21MD_101),
-
-       PINMUX_DATA(PF20_DATA, PF20MD_000),
-       PINMUX_DATA(SD_CLK_MARK, PF20MD_001),
-       PINMUX_DATA(SSIDATA3_MARK, PF20MD_010),
-       PINMUX_DATA(MMC_CLK_MARK, PF20MD_101),
-
-       PINMUX_DATA(PF19_DATA, PF19MD_000),
-       PINMUX_DATA(SD_D0_MARK, PF19MD_001),
-       PINMUX_DATA(SSIWS3_MARK, PF19MD_010),
-       PINMUX_DATA(IRQ7_PF_MARK, PF19MD_100),
-       PINMUX_DATA(MMC_D0_MARK, PF19MD_101),
-
-       PINMUX_DATA(PF18_DATA, PF18MD_000),
-       PINMUX_DATA(SD_D1_MARK, PF18MD_001),
-       PINMUX_DATA(SSISCK3_MARK, PF18MD_010),
-       PINMUX_DATA(IRQ6_PF_MARK, PF18MD_100),
-       PINMUX_DATA(MMC_D1_MARK, PF18MD_101),
-
-       PINMUX_DATA(PF17_DATA, PF17MD_000),
-       PINMUX_DATA(SD_WP_MARK, PF17MD_001),
-       PINMUX_DATA(FRB_MARK, PF17MD_011),
-       PINMUX_DATA(IRQ5_PF_MARK, PF17MD_100),
-
-       PINMUX_DATA(PF16_DATA, PF16MD_000),
-       PINMUX_DATA(SD_CD_MARK, PF16MD_001),
-       PINMUX_DATA(FCE_MARK, PF16MD_011),
-       PINMUX_DATA(IRQ4_PF_MARK, PF16MD_100),
-       PINMUX_DATA(MMC_CD_MARK, PF16MD_101),
-
-       PINMUX_DATA(PF15_DATA, PF15MD_000),
-       PINMUX_DATA(A0_MARK, PF15MD_001),
-       PINMUX_DATA(SSIDATA2_MARK, PF15MD_010),
-       PINMUX_DATA(WDTOVF_MARK, PF15MD_011),
-       PINMUX_DATA(TXD2_MARK, PF15MD_100),
-
-       PINMUX_DATA(PF14_DATA, PF14MD_000),
-       PINMUX_DATA(A25_MARK, PF14MD_001),
-       PINMUX_DATA(SSIWS2_MARK, PF14MD_010),
-       PINMUX_DATA(RXD2_MARK, PF14MD_100),
-
-       PINMUX_DATA(PF13_DATA, PF13MD_000),
-       PINMUX_DATA(A24_MARK, PF13MD_001),
-       PINMUX_DATA(SSISCK2_MARK, PF13MD_010),
-       PINMUX_DATA(SCK2_MARK, PF13MD_100),
-
-       PINMUX_DATA(PF12_DATA, PF12MD_000),
-       PINMUX_DATA(SSIDATA1_MARK, PF12MD_010),
-       PINMUX_DATA(DV_DATA12_MARK, PF12MD_011),
-       PINMUX_DATA(TXD1_MARK, PF12MD_100),
-       PINMUX_DATA(MMC_D7_MARK, PF12MD_101),
-
-       PINMUX_DATA(PF11_DATA, PF11MD_000),
-       PINMUX_DATA(SSIWS1_MARK, PF11MD_010),
-       PINMUX_DATA(DV_DATA2_MARK, PF11MD_011),
-       PINMUX_DATA(RXD1_MARK, PF11MD_100),
-       PINMUX_DATA(MMC_D6_MARK, PF11MD_101),
-
-       PINMUX_DATA(PF10_DATA, PF10MD_000),
-       PINMUX_DATA(CS1_MARK, PF10MD_001),
-       PINMUX_DATA(SSISCK1_MARK, PF10MD_010),
-       PINMUX_DATA(DV_DATA1_MARK, PF10MD_011),
-       PINMUX_DATA(SCK1_MARK, PF10MD_100),
-       PINMUX_DATA(MMC_D5_MARK, PF10MD_101),
-
-       PINMUX_DATA(PF9_DATA, PF9MD_000),
-       PINMUX_DATA(BS_MARK, PF9MD_001),
-       PINMUX_DATA(DV_DATA0_MARK, PF9MD_011),
-       PINMUX_DATA(SCK0_MARK, PF9MD_100),
-       PINMUX_DATA(MMC_D4_MARK, PF9MD_101),
-       PINMUX_DATA(RTS1_MARK, PF9MD_110),
-
-       PINMUX_DATA(PF8_DATA, PF8MD_000),
-       PINMUX_DATA(A23_MARK, PF8MD_001),
-       PINMUX_DATA(TXD0_MARK, PF8MD_100),
-
-       PINMUX_DATA(PF7_DATA, PF7MD_000),
-       PINMUX_DATA(SSIRXD0_MARK, PF7MD_010),
-       PINMUX_DATA(RXD0_MARK, PF7MD_100),
-       PINMUX_DATA(CTS1_MARK, PF7MD_110),
-
-       PINMUX_DATA(PF6_DATA, PF6MD_000),
-       PINMUX_DATA(CE2A_MARK, PF6MD_001),
-       PINMUX_DATA(SSITXD0_MARK, PF6MD_010),
-
-       PINMUX_DATA(PF5_DATA, PF5MD_000),
-       PINMUX_DATA(SSIWS0_MARK, PF5MD_010),
-
-       PINMUX_DATA(PF4_DATA, PF4MD_000),
-       PINMUX_DATA(CS5CE1A_MARK, PF4MD_001),
-       PINMUX_DATA(SSISCK0_MARK, PF4MD_010),
-
-       PINMUX_DATA(PF3_DATA, PF3MD_000),
-       PINMUX_DATA(CS2_MARK, PF3MD_001),
-       PINMUX_DATA(MISO1_MARK, PF3MD_011),
-       PINMUX_DATA(TIOC4D_MARK, PF3MD_100),
-
-       PINMUX_DATA(PF2_DATA, PF2MD_000),
-       PINMUX_DATA(WAIT_MARK, PF2MD_001),
-       PINMUX_DATA(MOSI1_MARK, PF2MD_011),
-       PINMUX_DATA(TIOC4C_MARK, PF2MD_100),
-       PINMUX_DATA(TEND0_MARK, PF2MD_101),
-
-       PINMUX_DATA(PF1_DATA, PF1MD_000),
-       PINMUX_DATA(BACK_MARK, PF1MD_001),
-       PINMUX_DATA(SSL10_MARK, PF1MD_011),
-       PINMUX_DATA(TIOC4B_MARK, PF1MD_100),
-       PINMUX_DATA(DACK0_MARK, PF1MD_101),
-
-       PINMUX_DATA(PF0_DATA, PF0MD_000),
-       PINMUX_DATA(BREQ_MARK, PF0MD_001),
-       PINMUX_DATA(RSPCK1_MARK, PF0MD_011),
-       PINMUX_DATA(TIOC4A_MARK, PF0MD_100),
-       PINMUX_DATA(DREQ0_MARK, PF0MD_101),
-
-       /* Port G */
-       PINMUX_DATA(PG27_DATA, PG27MD_00),
-       PINMUX_DATA(LCD_TCON2_MARK, PG27MD_10),
-       PINMUX_DATA(LCD_EXTCLK_MARK, PG27MD_11),
-       PINMUX_DATA(LCD_DE_MARK, PG27MD_11),
-
-       PINMUX_DATA(PG26_DATA, PG26MD_00),
-       PINMUX_DATA(LCD_TCON1_MARK, PG26MD_10),
-       PINMUX_DATA(LCD_HSYNC_MARK, PG26MD_10),
-
-       PINMUX_DATA(PG25_DATA, PG25MD_00),
-       PINMUX_DATA(LCD_TCON0_MARK, PG25MD_10),
-       PINMUX_DATA(LCD_VSYNC_MARK, PG25MD_10),
-
-       PINMUX_DATA(PG24_DATA, PG24MD_00),
-       PINMUX_DATA(LCD_CLK_MARK, PG24MD_10),
-
-       PINMUX_DATA(PG23_DATA, PG23MD_000),
-       PINMUX_DATA(LCD_DATA23_PG23_MARK, PG23MD_010),
-       PINMUX_DATA(LCD_TCON6_MARK, PG23MD_011),
-       PINMUX_DATA(TXD5_MARK, PG23MD_100),
-
-       PINMUX_DATA(PG22_DATA, PG22MD_000),
-       PINMUX_DATA(LCD_DATA22_PG22_MARK, PG22MD_010),
-       PINMUX_DATA(LCD_TCON5_MARK, PG22MD_011),
-       PINMUX_DATA(RXD5_MARK, PG22MD_100),
-
-       PINMUX_DATA(PG21_DATA, PG21MD_000),
-       PINMUX_DATA(DV_DATA7_MARK, PG21MD_001),
-       PINMUX_DATA(LCD_DATA21_PG21_MARK, PG21MD_010),
-       PINMUX_DATA(LCD_TCON4_MARK, PG21MD_011),
-       PINMUX_DATA(TXD4_MARK, PG21MD_100),
-
-       PINMUX_DATA(PG20_DATA, PG20MD_000),
-       PINMUX_DATA(DV_DATA6_MARK, PG20MD_001),
-       PINMUX_DATA(LCD_DATA20_PG20_MARK, PG21MD_010),
-       PINMUX_DATA(LCD_TCON3_MARK, PG20MD_011),
-       PINMUX_DATA(RXD4_MARK, PG20MD_100),
-
-       PINMUX_DATA(PG19_DATA, PG19MD_000),
-       PINMUX_DATA(DV_DATA5_MARK, PG19MD_001),
-       PINMUX_DATA(LCD_DATA19_PG19_MARK, PG19MD_010),
-       PINMUX_DATA(SPDIF_OUT_MARK, PG19MD_011),
-       PINMUX_DATA(SCK5_MARK, PG19MD_100),
-
-       PINMUX_DATA(PG18_DATA, PG18MD_000),
-       PINMUX_DATA(DV_DATA4_MARK, PG18MD_001),
-       PINMUX_DATA(LCD_DATA18_PG18_MARK, PG18MD_010),
-       PINMUX_DATA(SPDIF_IN_MARK, PG18MD_011),
-       PINMUX_DATA(SCK4_MARK, PG18MD_100),
-
-// TODO hardware manual has PG17 3 bits wide in reg picture and 2 bits in description
-// we're going with 2 bits
-       PINMUX_DATA(PG17_DATA, PG17MD_00),
-       PINMUX_DATA(WE3ICIOWRAHDQMUU_MARK, PG17MD_01),
-       PINMUX_DATA(LCD_DATA17_PG17_MARK, PG17MD_10),
-
-// TODO hardware manual has PG16 3 bits wide in reg picture and 2 bits in description
-// we're going with 2 bits
-       PINMUX_DATA(PG16_DATA, PG16MD_00),
-       PINMUX_DATA(WE2ICIORDDQMUL_MARK, PG16MD_01),
-       PINMUX_DATA(LCD_DATA16_PG16_MARK, PG16MD_10),
-
-       PINMUX_DATA(PG15_DATA, PG15MD_00),
-       PINMUX_DATA(D31_MARK, PG15MD_01),
-       PINMUX_DATA(LCD_DATA15_PG15_MARK, PG15MD_10),
-       PINMUX_DATA(PINT7_PG_MARK, PG15MD_11),
-
-       PINMUX_DATA(PG14_DATA, PG14MD_00),
-       PINMUX_DATA(D30_MARK, PG14MD_01),
-       PINMUX_DATA(LCD_DATA14_PG14_MARK, PG14MD_10),
-       PINMUX_DATA(PINT6_PG_MARK, PG14MD_11),
-
-       PINMUX_DATA(PG13_DATA, PG13MD_00),
-       PINMUX_DATA(D29_MARK, PG13MD_01),
-       PINMUX_DATA(LCD_DATA13_PG13_MARK, PG13MD_10),
-       PINMUX_DATA(PINT5_PG_MARK, PG13MD_11),
-
-       PINMUX_DATA(PG12_DATA, PG12MD_00),
-       PINMUX_DATA(D28_MARK, PG12MD_01),
-       PINMUX_DATA(LCD_DATA12_PG12_MARK, PG12MD_10),
-       PINMUX_DATA(PINT4_PG_MARK, PG12MD_11),
-
-       PINMUX_DATA(PG11_DATA, PG11MD_000),
-       PINMUX_DATA(D27_MARK, PG11MD_001),
-       PINMUX_DATA(LCD_DATA11_PG11_MARK, PG11MD_010),
-       PINMUX_DATA(PINT3_PG_MARK, PG11MD_011),
-       PINMUX_DATA(TIOC3D_MARK, PG11MD_100),
-
-       PINMUX_DATA(PG10_DATA, PG10MD_000),
-       PINMUX_DATA(D26_MARK, PG10MD_001),
-       PINMUX_DATA(LCD_DATA10_PG10_MARK, PG10MD_010),
-       PINMUX_DATA(PINT2_PG_MARK, PG10MD_011),
-       PINMUX_DATA(TIOC3C_MARK, PG10MD_100),
-
-       PINMUX_DATA(PG9_DATA, PG9MD_000),
-       PINMUX_DATA(D25_MARK, PG9MD_001),
-       PINMUX_DATA(LCD_DATA9_PG9_MARK, PG9MD_010),
-       PINMUX_DATA(PINT1_PG_MARK, PG9MD_011),
-       PINMUX_DATA(TIOC3B_MARK, PG9MD_100),
-
-       PINMUX_DATA(PG8_DATA, PG8MD_000),
-       PINMUX_DATA(D24_MARK, PG8MD_001),
-       PINMUX_DATA(LCD_DATA8_PG8_MARK, PG8MD_010),
-       PINMUX_DATA(PINT0_PG_MARK, PG8MD_011),
-       PINMUX_DATA(TIOC3A_MARK, PG8MD_100),
-
-       PINMUX_DATA(PG7_DATA, PG7MD_000),
-       PINMUX_DATA(D23_MARK, PG7MD_001),
-       PINMUX_DATA(LCD_DATA7_PG7_MARK, PG7MD_010),
-       PINMUX_DATA(IRQ7_PG_MARK, PG7MD_011),
-       PINMUX_DATA(TIOC2B_MARK, PG7MD_100),
-
-       PINMUX_DATA(PG6_DATA, PG6MD_000),
-       PINMUX_DATA(D22_MARK, PG6MD_001),
-       PINMUX_DATA(LCD_DATA6_PG6_MARK, PG6MD_010),
-       PINMUX_DATA(IRQ6_PG_MARK, PG6MD_011),
-       PINMUX_DATA(TIOC2A_MARK, PG6MD_100),
-
-       PINMUX_DATA(PG5_DATA, PG5MD_000),
-       PINMUX_DATA(D21_MARK, PG5MD_001),
-       PINMUX_DATA(LCD_DATA5_PG5_MARK, PG5MD_010),
-       PINMUX_DATA(IRQ5_PG_MARK, PG5MD_011),
-       PINMUX_DATA(TIOC1B_MARK, PG5MD_100),
-
-       PINMUX_DATA(PG4_DATA, PG4MD_000),
-       PINMUX_DATA(D20_MARK, PG4MD_001),
-       PINMUX_DATA(LCD_DATA4_PG4_MARK, PG4MD_010),
-       PINMUX_DATA(IRQ4_PG_MARK, PG4MD_011),
-       PINMUX_DATA(TIOC1A_MARK, PG4MD_100),
-
-       PINMUX_DATA(PG3_DATA, PG3MD_000),
-       PINMUX_DATA(D19_MARK, PG3MD_001),
-       PINMUX_DATA(LCD_DATA3_PG3_MARK, PG3MD_010),
-       PINMUX_DATA(IRQ3_PG_MARK, PG3MD_011),
-       PINMUX_DATA(TIOC0D_MARK, PG3MD_100),
-
-       PINMUX_DATA(PG2_DATA, PG2MD_000),
-       PINMUX_DATA(D18_MARK, PG2MD_001),
-       PINMUX_DATA(LCD_DATA2_PG2_MARK, PG2MD_010),
-       PINMUX_DATA(IRQ2_PG_MARK, PG2MD_011),
-       PINMUX_DATA(TIOC0C_MARK, PG2MD_100),
-
-       PINMUX_DATA(PG1_DATA, PG1MD_000),
-       PINMUX_DATA(D17_MARK, PG1MD_001),
-       PINMUX_DATA(LCD_DATA1_PG1_MARK, PG1MD_010),
-       PINMUX_DATA(IRQ1_PG_MARK, PG1MD_011),
-       PINMUX_DATA(TIOC0B_MARK, PG1MD_100),
-
-       PINMUX_DATA(PG0_DATA, PG0MD_000),
-       PINMUX_DATA(D16_MARK, PG0MD_001),
-       PINMUX_DATA(LCD_DATA0_PG0_MARK, PG0MD_010),
-       PINMUX_DATA(IRQ0_PG_MARK, PG0MD_011),
-       PINMUX_DATA(TIOC0A_MARK, PG0MD_100),
-
-       /* Port H */
-       PINMUX_DATA(PH7_DATA, PH7MD_00),
-       PINMUX_DATA(PHAN7_MARK, PH7MD_01),
-       PINMUX_DATA(PINT7_PH_MARK, PH7MD_10),
-
-       PINMUX_DATA(PH6_DATA, PH6MD_00),
-       PINMUX_DATA(PHAN6_MARK, PH6MD_01),
-       PINMUX_DATA(PINT6_PH_MARK, PH6MD_10),
-
-       PINMUX_DATA(PH5_DATA, PH5MD_00),
-       PINMUX_DATA(PHAN5_MARK, PH5MD_01),
-       PINMUX_DATA(PINT5_PH_MARK, PH5MD_10),
-       PINMUX_DATA(LCD_EXTCLK_MARK, PH5MD_11),
-
-       PINMUX_DATA(PH4_DATA, PH4MD_00),
-       PINMUX_DATA(PHAN4_MARK, PH4MD_01),
-       PINMUX_DATA(PINT4_PH_MARK, PH4MD_10),
-
-       PINMUX_DATA(PH3_DATA, PH3MD_00),
-       PINMUX_DATA(PHAN3_MARK, PH3MD_01),
-       PINMUX_DATA(PINT3_PH_MARK, PH3MD_10),
-
-       PINMUX_DATA(PH2_DATA, PH2MD_00),
-       PINMUX_DATA(PHAN2_MARK, PH2MD_01),
-       PINMUX_DATA(PINT2_PH_MARK, PH2MD_10),
-
-       PINMUX_DATA(PH1_DATA, PH1MD_00),
-       PINMUX_DATA(PHAN1_MARK, PH1MD_01),
-       PINMUX_DATA(PINT1_PH_MARK, PH1MD_10),
-
-       PINMUX_DATA(PH0_DATA, PH0MD_00),
-       PINMUX_DATA(PHAN0_MARK, PH0MD_01),
-       PINMUX_DATA(PINT0_PH_MARK, PH0MD_10),
-
-       /* Port I - not on device */
-
-       /* Port J */
-       PINMUX_DATA(PJ31_DATA, PJ31MD_0),
-       PINMUX_DATA(DV_CLK_MARK, PJ31MD_1),
-
-       PINMUX_DATA(PJ30_DATA, PJ30MD_000),
-       PINMUX_DATA(SSIDATA5_MARK, PJ30MD_010),
-       PINMUX_DATA(TIOC2B_MARK, PJ30MD_100),
-       PINMUX_DATA(IETXD_MARK, PJ30MD_101),
-
-       PINMUX_DATA(PJ29_DATA, PJ29MD_000),
-       PINMUX_DATA(SSIWS5_MARK, PJ29MD_010),
-       PINMUX_DATA(TIOC2A_MARK, PJ29MD_100),
-       PINMUX_DATA(IERXD_MARK, PJ29MD_101),
-
-       PINMUX_DATA(PJ28_DATA, PJ28MD_000),
-       PINMUX_DATA(SSISCK5_MARK, PJ28MD_010),
-       PINMUX_DATA(TIOC1B_MARK, PJ28MD_100),
-       PINMUX_DATA(RTS7_MARK, PJ28MD_101),
-
-       PINMUX_DATA(PJ27_DATA, PJ27MD_000),
-       PINMUX_DATA(TIOC1A_MARK, PJ27MD_100),
-       PINMUX_DATA(CTS7_MARK, PJ27MD_101),
-
-       PINMUX_DATA(PJ26_DATA, PJ26MD_000),
-       PINMUX_DATA(SSIDATA4_MARK, PJ26MD_010),
-       PINMUX_DATA(LCD_TCON5_MARK, PJ26MD_011),
-       PINMUX_DATA(TXD7_MARK, PJ26MD_101),
-
-       PINMUX_DATA(PJ25_DATA, PJ25MD_000),
-       PINMUX_DATA(SSIWS4_MARK, PJ25MD_010),
-       PINMUX_DATA(LCD_TCON4_MARK, PJ25MD_011),
-       PINMUX_DATA(SPDIF_OUT_MARK, PJ25MD_100),
-       PINMUX_DATA(RXD7_MARK, PJ25MD_101),
-
-       PINMUX_DATA(PJ24_DATA, PJ24MD_000),
-       PINMUX_DATA(SSISCK4_MARK, PJ24MD_010),
-       PINMUX_DATA(LCD_TCON3_MARK, PJ24MD_011),
-       PINMUX_DATA(SPDIF_IN_MARK, PJ24MD_100),
-       PINMUX_DATA(SCK7_MARK, PJ24MD_101),
-
-       PINMUX_DATA(PJ23_DATA, PJ23MD_000),
-       PINMUX_DATA(DV_DATA23_MARK, PJ23MD_001),
-       PINMUX_DATA(LCD_DATA23_PJ23_MARK, PJ23MD_010),
-       PINMUX_DATA(LCD_TCON6_MARK, PJ23MD_011),
-       PINMUX_DATA(IRQ3_PJ_MARK, PJ23MD_100),
-       PINMUX_DATA(CTX1_MARK, PJ23MD_101),
-
-       PINMUX_DATA(PJ22_DATA, PJ22MD_000),
-       PINMUX_DATA(DV_DATA22_MARK, PJ22MD_001),
-       PINMUX_DATA(LCD_DATA22_PJ22_MARK, PJ22MD_010),
-       PINMUX_DATA(LCD_TCON5_MARK, PJ22MD_011),
-       PINMUX_DATA(IRQ2_PJ_MARK, PJ22MD_100),
-       PINMUX_DATA(CRX1_MARK, PJ22MD_101),
-       PINMUX_DATA(CRX0CRX1_MARK, PJ22MD_110),
-
-       PINMUX_DATA(PJ21_DATA, PJ21MD_000),
-       PINMUX_DATA(DV_DATA21_MARK, PJ21MD_001),
-       PINMUX_DATA(LCD_DATA21_PJ21_MARK, PJ21MD_010),
-       PINMUX_DATA(LCD_TCON4_MARK, PJ21MD_011),
-       PINMUX_DATA(IRQ1_PJ_MARK, PJ21MD_100),
-       PINMUX_DATA(CTX2_MARK, PJ21MD_101),
-
-       PINMUX_DATA(PJ20_DATA, PJ20MD_000),
-       PINMUX_DATA(DV_DATA20_MARK, PJ20MD_001),
-       PINMUX_DATA(LCD_DATA20_PJ20_MARK, PJ20MD_010),
-       PINMUX_DATA(LCD_TCON3_MARK, PJ20MD_011),
-       PINMUX_DATA(IRQ0_PJ_MARK, PJ20MD_100),
-       PINMUX_DATA(CRX2_MARK, PJ20MD_101),
-       PINMUX_DATA(CRX0CRX1CRX2_PJ20_MARK, PJ20MD_110),
-
-       PINMUX_DATA(PJ19_DATA, PJ19MD_000),
-       PINMUX_DATA(DV_DATA19_MARK, PJ19MD_001),
-       PINMUX_DATA(LCD_DATA19_PJ19_MARK, PJ19MD_010),
-       PINMUX_DATA(MISO0_PJ19_MARK, PJ19MD_011),
-       PINMUX_DATA(TIOC0D_MARK, PJ19MD_100),
-       PINMUX_DATA(SIOFRXD_MARK, PJ19MD_101),
-       PINMUX_DATA(AUDIO_XOUT_MARK, PJ19MD_110),
-
-       PINMUX_DATA(PJ18_DATA, PJ18MD_000),
-       PINMUX_DATA(DV_DATA18_MARK, PJ18MD_001),
-       PINMUX_DATA(LCD_DATA18_PJ18_MARK, PJ18MD_010),
-       PINMUX_DATA(MOSI0_PJ18_MARK, PJ18MD_011),
-       PINMUX_DATA(TIOC0C_MARK, PJ18MD_100),
-       PINMUX_DATA(SIOFTXD_MARK, PJ18MD_101),
-
-       PINMUX_DATA(PJ17_DATA, PJ17MD_000),
-       PINMUX_DATA(DV_DATA17_MARK, PJ17MD_001),
-       PINMUX_DATA(LCD_DATA17_PJ17_MARK, PJ17MD_010),
-       PINMUX_DATA(SSL00_PJ17_MARK, PJ17MD_011),
-       PINMUX_DATA(TIOC0B_MARK, PJ17MD_100),
-       PINMUX_DATA(SIOFSYNC_MARK, PJ17MD_101),
-
-       PINMUX_DATA(PJ16_DATA, PJ16MD_000),
-       PINMUX_DATA(DV_DATA16_MARK, PJ16MD_001),
-       PINMUX_DATA(LCD_DATA16_PJ16_MARK, PJ16MD_010),
-       PINMUX_DATA(RSPCK0_PJ16_MARK, PJ16MD_011),
-       PINMUX_DATA(TIOC0A_MARK, PJ16MD_100),
-       PINMUX_DATA(SIOFSCK_MARK, PJ16MD_101),
-
-       PINMUX_DATA(PJ15_DATA, PJ15MD_000),
-       PINMUX_DATA(DV_DATA15_MARK, PJ15MD_001),
-       PINMUX_DATA(LCD_DATA15_PJ15_MARK, PJ15MD_010),
-       PINMUX_DATA(PINT7_PJ_MARK, PJ15MD_011),
-       PINMUX_DATA(PWM2H_MARK, PJ15MD_100),
-       PINMUX_DATA(TXD7_MARK, PJ15MD_101),
-
-       PINMUX_DATA(PJ14_DATA, PJ14MD_000),
-       PINMUX_DATA(DV_DATA14_MARK, PJ14MD_001),
-       PINMUX_DATA(LCD_DATA14_PJ14_MARK, PJ14MD_010),
-       PINMUX_DATA(PINT6_PJ_MARK, PJ14MD_011),
-       PINMUX_DATA(PWM2G_MARK, PJ14MD_100),
-       PINMUX_DATA(TXD6_MARK, PJ14MD_101),
-
-       PINMUX_DATA(PJ13_DATA, PJ13MD_000),
-       PINMUX_DATA(DV_DATA13_MARK, PJ13MD_001),
-       PINMUX_DATA(LCD_DATA13_PJ13_MARK, PJ13MD_010),
-       PINMUX_DATA(PINT5_PJ_MARK, PJ13MD_011),
-       PINMUX_DATA(PWM2F_MARK, PJ13MD_100),
-       PINMUX_DATA(TXD5_MARK, PJ13MD_101),
-
-       PINMUX_DATA(PJ12_DATA, PJ12MD_000),
-       PINMUX_DATA(DV_DATA12_MARK, PJ12MD_001),
-       PINMUX_DATA(LCD_DATA12_PJ12_MARK, PJ12MD_010),
-       PINMUX_DATA(PINT4_PJ_MARK, PJ12MD_011),
-       PINMUX_DATA(PWM2E_MARK, PJ12MD_100),
-       PINMUX_DATA(SCK7_MARK, PJ12MD_101),
-
-       PINMUX_DATA(PJ11_DATA, PJ11MD_000),
-       PINMUX_DATA(DV_DATA11_MARK, PJ11MD_001),
-       PINMUX_DATA(LCD_DATA11_PJ11_MARK, PJ11MD_010),
-       PINMUX_DATA(PINT3_PJ_MARK, PJ11MD_011),
-       PINMUX_DATA(PWM2D_MARK, PJ11MD_100),
-       PINMUX_DATA(SCK6_MARK, PJ11MD_101),
-
-       PINMUX_DATA(PJ10_DATA, PJ10MD_000),
-       PINMUX_DATA(DV_DATA10_MARK, PJ10MD_001),
-       PINMUX_DATA(LCD_DATA10_PJ10_MARK, PJ10MD_010),
-       PINMUX_DATA(PINT2_PJ_MARK, PJ10MD_011),
-       PINMUX_DATA(PWM2C_MARK, PJ10MD_100),
-       PINMUX_DATA(SCK5_MARK, PJ10MD_101),
-
-       PINMUX_DATA(PJ9_DATA, PJ9MD_000),
-       PINMUX_DATA(DV_DATA9_MARK, PJ9MD_001),
-       PINMUX_DATA(LCD_DATA9_PJ9_MARK, PJ9MD_010),
-       PINMUX_DATA(PINT1_PJ_MARK, PJ9MD_011),
-       PINMUX_DATA(PWM2B_MARK, PJ9MD_100),
-       PINMUX_DATA(RTS5_MARK, PJ9MD_101),
-
-       PINMUX_DATA(PJ8_DATA, PJ8MD_000),
-       PINMUX_DATA(DV_DATA8_MARK, PJ8MD_001),
-       PINMUX_DATA(LCD_DATA8_PJ8_MARK, PJ8MD_010),
-       PINMUX_DATA(PINT0_PJ_MARK, PJ8MD_011),
-       PINMUX_DATA(PWM2A_MARK, PJ8MD_100),
-       PINMUX_DATA(CTS5_MARK, PJ8MD_101),
-
-       PINMUX_DATA(PJ7_DATA, PJ7MD_000),
-       PINMUX_DATA(DV_DATA7_MARK, PJ7MD_001),
-       PINMUX_DATA(LCD_DATA7_PJ7_MARK, PJ7MD_010),
-       PINMUX_DATA(SD_D2_MARK, PJ7MD_011),
-       PINMUX_DATA(PWM1H_MARK, PJ7MD_100),
-
-       PINMUX_DATA(PJ6_DATA, PJ6MD_000),
-       PINMUX_DATA(DV_DATA6_MARK, PJ6MD_001),
-       PINMUX_DATA(LCD_DATA6_PJ6_MARK, PJ6MD_010),
-       PINMUX_DATA(SD_D3_MARK, PJ6MD_011),
-       PINMUX_DATA(PWM1G_MARK, PJ6MD_100),
-
-       PINMUX_DATA(PJ5_DATA, PJ5MD_000),
-       PINMUX_DATA(DV_DATA5_MARK, PJ5MD_001),
-       PINMUX_DATA(LCD_DATA5_PJ5_MARK, PJ5MD_010),
-       PINMUX_DATA(SD_CMD_MARK, PJ5MD_011),
-       PINMUX_DATA(PWM1F_MARK, PJ5MD_100),
-
-       PINMUX_DATA(PJ4_DATA, PJ4MD_000),
-       PINMUX_DATA(DV_DATA4_MARK, PJ4MD_001),
-       PINMUX_DATA(LCD_DATA4_PJ4_MARK, PJ4MD_010),
-       PINMUX_DATA(SD_CLK_MARK, PJ4MD_011),
-       PINMUX_DATA(PWM1E_MARK, PJ4MD_100),
-
-       PINMUX_DATA(PJ3_DATA, PJ3MD_000),
-       PINMUX_DATA(DV_DATA3_MARK, PJ3MD_001),
-       PINMUX_DATA(LCD_DATA3_PJ3_MARK, PJ3MD_010),
-       PINMUX_DATA(SD_D0_MARK, PJ3MD_011),
-       PINMUX_DATA(PWM1D_MARK, PJ3MD_100),
-
-       PINMUX_DATA(PJ2_DATA, PJ2MD_000),
-       PINMUX_DATA(DV_DATA2_MARK, PJ2MD_001),
-       PINMUX_DATA(LCD_DATA2_PJ2_MARK, PJ2MD_010),
-       PINMUX_DATA(SD_D1_MARK, PJ2MD_011),
-       PINMUX_DATA(PWM1C_MARK, PJ2MD_100),
-
-       PINMUX_DATA(PJ1_DATA, PJ1MD_000),
-       PINMUX_DATA(DV_DATA1_MARK, PJ1MD_001),
-       PINMUX_DATA(LCD_DATA1_PJ1_MARK, PJ1MD_010),
-       PINMUX_DATA(SD_WP_MARK, PJ1MD_011),
-       PINMUX_DATA(PWM1B_MARK, PJ1MD_100),
-
-       PINMUX_DATA(PJ0_DATA, PJ0MD_000),
-       PINMUX_DATA(DV_DATA0_MARK, PJ0MD_001),
-       PINMUX_DATA(LCD_DATA0_PJ0_MARK, PJ0MD_010),
-       PINMUX_DATA(SD_CD_MARK, PJ0MD_011),
-       PINMUX_DATA(PWM1A_MARK, PJ0MD_100),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* Port A */
-       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
-       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
-
-       /* Port B */
-       PINMUX_GPIO(GPIO_PB22, PB22_DATA),
-       PINMUX_GPIO(GPIO_PB21, PB21_DATA),
-       PINMUX_GPIO(GPIO_PB20, PB20_DATA),
-       PINMUX_GPIO(GPIO_PB19, PB19_DATA),
-       PINMUX_GPIO(GPIO_PB18, PB18_DATA),
-       PINMUX_GPIO(GPIO_PB17, PB17_DATA),
-       PINMUX_GPIO(GPIO_PB16, PB16_DATA),
-       PINMUX_GPIO(GPIO_PB15, PB15_DATA),
-       PINMUX_GPIO(GPIO_PB14, PB14_DATA),
-       PINMUX_GPIO(GPIO_PB13, PB13_DATA),
-       PINMUX_GPIO(GPIO_PB12, PB12_DATA),
-       PINMUX_GPIO(GPIO_PB11, PB11_DATA),
-       PINMUX_GPIO(GPIO_PB10, PB10_DATA),
-       PINMUX_GPIO(GPIO_PB9, PB9_DATA),
-       PINMUX_GPIO(GPIO_PB8, PB8_DATA),
-       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
-       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
-       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
-       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
-       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
-       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
-       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
-
-       /* Port C */
-       PINMUX_GPIO(GPIO_PC8, PC8_DATA),
-       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
-       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
-       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
-       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
-       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
-       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
-       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
-       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
-
-       /* Port D */
-       PINMUX_GPIO(GPIO_PD15, PD15_DATA),
-       PINMUX_GPIO(GPIO_PD14, PD14_DATA),
-       PINMUX_GPIO(GPIO_PD13, PD13_DATA),
-       PINMUX_GPIO(GPIO_PD12, PD12_DATA),
-       PINMUX_GPIO(GPIO_PD11, PD11_DATA),
-       PINMUX_GPIO(GPIO_PD10, PD10_DATA),
-       PINMUX_GPIO(GPIO_PD9, PD9_DATA),
-       PINMUX_GPIO(GPIO_PD8, PD8_DATA),
-       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
-       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
-       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
-       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
-       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
-       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
-       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
-       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
-
-       /* Port E */
-       PINMUX_GPIO(GPIO_PE7, PE7_DATA),
-       PINMUX_GPIO(GPIO_PE6, PE6_DATA),
-       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
-       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
-       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
-       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
-       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
-       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
-
-       /* Port F */
-       PINMUX_GPIO(GPIO_PF23, PF23_DATA),
-       PINMUX_GPIO(GPIO_PF22, PF22_DATA),
-       PINMUX_GPIO(GPIO_PF21, PF21_DATA),
-       PINMUX_GPIO(GPIO_PF20, PF20_DATA),
-       PINMUX_GPIO(GPIO_PF19, PF19_DATA),
-       PINMUX_GPIO(GPIO_PF18, PF18_DATA),
-       PINMUX_GPIO(GPIO_PF17, PF17_DATA),
-       PINMUX_GPIO(GPIO_PF16, PF16_DATA),
-       PINMUX_GPIO(GPIO_PF15, PF15_DATA),
-       PINMUX_GPIO(GPIO_PF14, PF14_DATA),
-       PINMUX_GPIO(GPIO_PF13, PF13_DATA),
-       PINMUX_GPIO(GPIO_PF12, PF12_DATA),
-       PINMUX_GPIO(GPIO_PF11, PF11_DATA),
-       PINMUX_GPIO(GPIO_PF10, PF10_DATA),
-       PINMUX_GPIO(GPIO_PF9, PF9_DATA),
-       PINMUX_GPIO(GPIO_PF8, PF8_DATA),
-       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
-       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
-       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
-       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
-       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
-       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
-       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
-       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
-
-       /* Port G */
-       PINMUX_GPIO(GPIO_PG27, PG27_DATA),
-       PINMUX_GPIO(GPIO_PG26, PG26_DATA),
-       PINMUX_GPIO(GPIO_PG25, PG25_DATA),
-       PINMUX_GPIO(GPIO_PG24, PG24_DATA),
-       PINMUX_GPIO(GPIO_PG23, PG23_DATA),
-       PINMUX_GPIO(GPIO_PG22, PG22_DATA),
-       PINMUX_GPIO(GPIO_PG21, PG21_DATA),
-       PINMUX_GPIO(GPIO_PG20, PG20_DATA),
-       PINMUX_GPIO(GPIO_PG19, PG19_DATA),
-       PINMUX_GPIO(GPIO_PG18, PG18_DATA),
-       PINMUX_GPIO(GPIO_PG17, PG17_DATA),
-       PINMUX_GPIO(GPIO_PG16, PG16_DATA),
-       PINMUX_GPIO(GPIO_PG15, PG15_DATA),
-       PINMUX_GPIO(GPIO_PG14, PG14_DATA),
-       PINMUX_GPIO(GPIO_PG13, PG13_DATA),
-       PINMUX_GPIO(GPIO_PG12, PG12_DATA),
-       PINMUX_GPIO(GPIO_PG11, PG11_DATA),
-       PINMUX_GPIO(GPIO_PG10, PG10_DATA),
-       PINMUX_GPIO(GPIO_PG9, PG9_DATA),
-       PINMUX_GPIO(GPIO_PG8, PG8_DATA),
-       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
-       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
-       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
-       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
-       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
-       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
-       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
-       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
-
-       /* Port H - Port H does not have a Data Register */
-
-       /* Port I - not on device */
-
-       /* Port J */
-       PINMUX_GPIO(GPIO_PJ31, PJ31_DATA),
-       PINMUX_GPIO(GPIO_PJ30, PJ30_DATA),
-       PINMUX_GPIO(GPIO_PJ29, PJ29_DATA),
-       PINMUX_GPIO(GPIO_PJ28, PJ28_DATA),
-       PINMUX_GPIO(GPIO_PJ27, PJ27_DATA),
-       PINMUX_GPIO(GPIO_PJ26, PJ26_DATA),
-       PINMUX_GPIO(GPIO_PJ25, PJ25_DATA),
-       PINMUX_GPIO(GPIO_PJ24, PJ24_DATA),
-       PINMUX_GPIO(GPIO_PJ23, PJ23_DATA),
-       PINMUX_GPIO(GPIO_PJ22, PJ22_DATA),
-       PINMUX_GPIO(GPIO_PJ21, PJ21_DATA),
-       PINMUX_GPIO(GPIO_PJ20, PJ20_DATA),
-       PINMUX_GPIO(GPIO_PJ19, PJ19_DATA),
-       PINMUX_GPIO(GPIO_PJ18, PJ18_DATA),
-       PINMUX_GPIO(GPIO_PJ17, PJ17_DATA),
-       PINMUX_GPIO(GPIO_PJ16, PJ16_DATA),
-       PINMUX_GPIO(GPIO_PJ15, PJ15_DATA),
-       PINMUX_GPIO(GPIO_PJ14, PJ14_DATA),
-       PINMUX_GPIO(GPIO_PJ13, PJ13_DATA),
-       PINMUX_GPIO(GPIO_PJ12, PJ12_DATA),
-       PINMUX_GPIO(GPIO_PJ11, PJ11_DATA),
-       PINMUX_GPIO(GPIO_PJ10, PJ10_DATA),
-       PINMUX_GPIO(GPIO_PJ9, PJ9_DATA),
-       PINMUX_GPIO(GPIO_PJ8, PJ8_DATA),
-       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
-       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
-       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
-       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
-       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
-       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
-       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
-       PINMUX_GPIO(GPIO_PJ0, PJ0_DATA),
-
-       /* INTC */
-       PINMUX_GPIO(GPIO_FN_IRQ7_PG, IRQ7_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6_PG, IRQ6_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5_PG, IRQ5_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4_PG, IRQ4_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_PG, IRQ3_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_PG, IRQ2_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PG, IRQ1_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PG, IRQ0_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ7_PF, IRQ7_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6_PF, IRQ6_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5_PF, IRQ5_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4_PF, IRQ4_PF_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_PJ, IRQ3_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_PJ, IRQ2_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PJ, IRQ1_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PJ, IRQ0_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_PC, IRQ1_PC_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_PC, IRQ0_PC_MARK),
-
-       PINMUX_GPIO(GPIO_FN_PINT7_PG, PINT7_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT6_PG, PINT6_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT5_PG, PINT5_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT4_PG, PINT4_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT3_PG, PINT3_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT2_PG, PINT2_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT1_PG, PINT1_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT0_PG, PINT0_PG_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT7_PH, PINT7_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT6_PH, PINT6_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT5_PH, PINT5_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT4_PH, PINT4_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT3_PH, PINT3_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT2_PH, PINT2_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT1_PH, PINT1_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT0_PH, PINT0_PH_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT7_PJ, PINT7_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT6_PJ, PINT6_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT5_PJ, PINT5_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT4_PJ, PINT4_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT3_PJ, PINT3_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT2_PJ, PINT2_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT1_PJ, PINT1_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_PINT0_PJ, PINT0_PJ_MARK),
-
-       /* WDT */
-       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
-
-       /* CAN */
-       PINMUX_GPIO(GPIO_FN_CTX1, CTX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX1, CRX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CTX0, CTX0_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX0, CRX0_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX0_CRX1, CRX0CRX1_MARK),
-       PINMUX_GPIO(GPIO_FN_CRX0_CRX1_CRX2, CRX0CRX1CRX2_MARK),
-
-       /* DMAC */
-       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
-
-       /* ADC */
-       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
-
-       /* BSCh */
-       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
-       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
-       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
-       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
-       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
-       PINMUX_GPIO(GPIO_FN_A18, A18_MARK),
-       PINMUX_GPIO(GPIO_FN_A17, A17_MARK),
-       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
-       PINMUX_GPIO(GPIO_FN_A15, A15_MARK),
-       PINMUX_GPIO(GPIO_FN_A14, A14_MARK),
-       PINMUX_GPIO(GPIO_FN_A13, A13_MARK),
-       PINMUX_GPIO(GPIO_FN_A12, A12_MARK),
-       PINMUX_GPIO(GPIO_FN_A11, A11_MARK),
-       PINMUX_GPIO(GPIO_FN_A10, A10_MARK),
-       PINMUX_GPIO(GPIO_FN_A9, A9_MARK),
-       PINMUX_GPIO(GPIO_FN_A8, A8_MARK),
-       PINMUX_GPIO(GPIO_FN_A7, A7_MARK),
-       PINMUX_GPIO(GPIO_FN_A6, A6_MARK),
-       PINMUX_GPIO(GPIO_FN_A5, A5_MARK),
-       PINMUX_GPIO(GPIO_FN_A4, A4_MARK),
-       PINMUX_GPIO(GPIO_FN_A3, A3_MARK),
-       PINMUX_GPIO(GPIO_FN_A2, A2_MARK),
-       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
-       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_D15, D15_MARK),
-       PINMUX_GPIO(GPIO_FN_D14, D14_MARK),
-       PINMUX_GPIO(GPIO_FN_D13, D13_MARK),
-       PINMUX_GPIO(GPIO_FN_D12, D12_MARK),
-       PINMUX_GPIO(GPIO_FN_D11, D11_MARK),
-       PINMUX_GPIO(GPIO_FN_D10, D10_MARK),
-       PINMUX_GPIO(GPIO_FN_D9, D9_MARK),
-       PINMUX_GPIO(GPIO_FN_D8, D8_MARK),
-       PINMUX_GPIO(GPIO_FN_D7, D7_MARK),
-       PINMUX_GPIO(GPIO_FN_D6, D6_MARK),
-       PINMUX_GPIO(GPIO_FN_D5, D5_MARK),
-       PINMUX_GPIO(GPIO_FN_D4, D4_MARK),
-       PINMUX_GPIO(GPIO_FN_D3, D3_MARK),
-       PINMUX_GPIO(GPIO_FN_D2, D2_MARK),
-       PINMUX_GPIO(GPIO_FN_D1, D1_MARK),
-       PINMUX_GPIO(GPIO_FN_D0, D0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
-       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
-       PINMUX_GPIO(GPIO_FN_CS3, CS3_MARK),
-       PINMUX_GPIO(GPIO_FN_CS2, CS2_MARK),
-       PINMUX_GPIO(GPIO_FN_CS1, CS1_MARK),
-       PINMUX_GPIO(GPIO_FN_CS0, CS0_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5CE1A, CS5CE1A_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_RD, RD_MARK),
-       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
-       PINMUX_GPIO(GPIO_FN_WE3ICIOWRAHDQMUU, WE3ICIOWRAHDQMUU_MARK),
-       PINMUX_GPIO(GPIO_FN_WE2ICIORDDQMUL, WE2ICIORDDQMUL_MARK),
-       PINMUX_GPIO(GPIO_FN_WE1DQMUWE, WE1DQMUWE_MARK),
-       PINMUX_GPIO(GPIO_FN_WE0DQML, WE0DQML_MARK),
-       PINMUX_GPIO(GPIO_FN_RAS, RAS_MARK),
-       PINMUX_GPIO(GPIO_FN_CAS, CAS_MARK),
-       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
-       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
-       PINMUX_GPIO(GPIO_FN_BREQ, BREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_BACK, BACK_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
-
-       /* TMU */
-       PINMUX_GPIO(GPIO_FN_TIOC4D, TIOC4D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4C, TIOC4C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4B, TIOC4B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC4A, TIOC4A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3D, TIOC3D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3C, TIOC3C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3B, TIOC3B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC3A, TIOC3A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC2B, TIOC2B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC1B, TIOC1B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC2A, TIOC2A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC1A, TIOC1A_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0D, TIOC0D_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0C, TIOC0C_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0B, TIOC0B_MARK),
-       PINMUX_GPIO(GPIO_FN_TIOC0A, TIOC0A_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKD, TCLKD_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKC, TCLKC_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKB, TCLKB_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLKA, TCLKA_MARK),
-
-       /* SCIF */
-       PINMUX_GPIO(GPIO_FN_SCK0, SCK0_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD0, TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD0, RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK1, SCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD1, TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD1, RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS1, RTS1_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS1, CTS1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK4, SCK4_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD4, TXD4_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD4, RXD4_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK5, SCK5_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD5, TXD5_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD5, RXD5_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS5, RTS5_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS5, CTS5_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK6, SCK6_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD6, TXD6_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD6, RXD6_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK7, SCK7_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD7, TXD7_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD7, RXD7_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS7, RTS7_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS7, CTS7_MARK),
-
-       /* RSPI */
-       PINMUX_GPIO(GPIO_FN_RSPCK0_PJ16, RSPCK0_PJ16_MARK),
-       PINMUX_GPIO(GPIO_FN_SSL00_PJ17, SSL00_PJ17_MARK),
-       PINMUX_GPIO(GPIO_FN_MOSI0_PJ18, MOSI0_PJ18_MARK),
-       PINMUX_GPIO(GPIO_FN_MISO0_PJ19, MISO0_PJ19_MARK),
-       PINMUX_GPIO(GPIO_FN_RSPCK0_PB17, RSPCK0_PB17_MARK),
-       PINMUX_GPIO(GPIO_FN_SSL00_PB18, SSL00_PB18_MARK),
-       PINMUX_GPIO(GPIO_FN_MOSI0_PB19, MOSI0_PB19_MARK),
-       PINMUX_GPIO(GPIO_FN_MISO0_PB20, MISO0_PB20_MARK),
-       PINMUX_GPIO(GPIO_FN_RSPCK1, RSPCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_MOSI1, MOSI1_MARK),
-       PINMUX_GPIO(GPIO_FN_MISO1, MISO1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSL10, SSL10_MARK),
-
-       /* IIC3 */
-       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
-
-       /* SSI */
-       PINMUX_GPIO(GPIO_FN_SSISCK0, SSISCK0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS0, SSIWS0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSITXD0, SSITXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIRXD0, SSIRXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS1, SSIWS1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS2, SSIWS2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIWS3, SSIWS3_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK1, SSISCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK2, SSISCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSISCK3, SSISCK3_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA1, SSIDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA2, SSIDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSIDATA3, SSIDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDIO_CLK, AUDIO_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDIO_XOUT, AUDIO_XOUT_MARK),
-
-       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
-       PINMUX_GPIO(GPIO_FN_SIOFTXD, SIOFTXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOFRXD, SIOFRXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOFSYNC, SIOFSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOFSCK, SIOFSCK_MARK),
-
-       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
-       PINMUX_GPIO(GPIO_FN_SPDIF_IN, SPDIF_IN_MARK),
-       PINMUX_GPIO(GPIO_FN_SPDIF_OUT, SPDIF_OUT_MARK),
-
-       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
-       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
-       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
-
-       /* VDC3 */
-       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
-
-       PINMUX_GPIO(GPIO_FN_DV_DATA23, DV_DATA23_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA22, DV_DATA22_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA21, DV_DATA21_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA20, DV_DATA20_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA19, DV_DATA19_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA18, DV_DATA18_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA17, DV_DATA17_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA16, DV_DATA16_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA15, DV_DATA15_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA14, DV_DATA14_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA13, DV_DATA13_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA12, DV_DATA12_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA11, DV_DATA11_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA10, DV_DATA10_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA9, DV_DATA9_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA8, DV_DATA8_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA7, DV_DATA7_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA6, DV_DATA6_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA5, DV_DATA5_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA4, DV_DATA4_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA3, DV_DATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA2, DV_DATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA1, DV_DATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_DATA0, DV_DATA0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_LCD_CLK, LCD_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_EXTCLK, LCD_EXTCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_VSYNC, LCD_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_HSYNC, LCD_HSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DE, LCD_DE_MARK),
-
-       PINMUX_GPIO(GPIO_FN_LCD_DATA23_PG23, LCD_DATA23_PG23_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA22_PG22, LCD_DATA22_PG22_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA21_PG21, LCD_DATA21_PG21_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA20_PG20, LCD_DATA20_PG20_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA19_PG19, LCD_DATA19_PG19_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA18_PG18, LCD_DATA18_PG18_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA17_PG17, LCD_DATA17_PG17_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA16_PG16, LCD_DATA16_PG16_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA15_PG15, LCD_DATA15_PG15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA14_PG14, LCD_DATA14_PG14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA13_PG13, LCD_DATA13_PG13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA12_PG12, LCD_DATA12_PG12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA11_PG11, LCD_DATA11_PG11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA10_PG10, LCD_DATA10_PG10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA9_PG9, LCD_DATA9_PG9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA8_PG8, LCD_DATA8_PG8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA7_PG7, LCD_DATA7_PG7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA6_PG6, LCD_DATA6_PG6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA5_PG5, LCD_DATA5_PG5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA4_PG4, LCD_DATA4_PG4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA3_PG3, LCD_DATA3_PG3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA2_PG2, LCD_DATA2_PG2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA1_PG1, LCD_DATA1_PG1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA0_PG0, LCD_DATA0_PG0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_LCD_DATA23_PJ23, LCD_DATA23_PJ23_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA22_PJ22, LCD_DATA22_PJ22_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA21_PJ21, LCD_DATA21_PJ21_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA20_PJ20, LCD_DATA20_PJ20_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA19_PJ19, LCD_DATA19_PJ19_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA18_PJ18, LCD_DATA18_PJ18_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA17_PJ17, LCD_DATA17_PJ17_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA16_PJ16, LCD_DATA16_PJ16_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA15_PJ15, LCD_DATA15_PJ15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA14_PJ14, LCD_DATA14_PJ14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA13_PJ13, LCD_DATA13_PJ13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA12_PJ12, LCD_DATA12_PJ12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA11_PJ11, LCD_DATA11_PJ11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA10_PJ10, LCD_DATA10_PJ10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA9_PJ9, LCD_DATA9_PJ9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA8_PJ8, LCD_DATA8_PJ8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA7_PJ7, LCD_DATA7_PJ7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA6_PJ6, LCD_DATA6_PJ6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA5_PJ5, LCD_DATA5_PJ5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA4_PJ4, LCD_DATA4_PJ4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA3_PJ3, LCD_DATA3_PJ3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA2_PJ2, LCD_DATA2_PJ2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA1_PJ1, LCD_DATA1_PJ1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA0_PJ0, LCD_DATA0_PJ0_MARK),
-
-       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       /* "name" addr register_size Field_Width */
-
-       /* where Field_Width is 1 for single mode registers or 4 for upto 16
-          mode registers and modes are described in assending order [0..16] */
-
-       { PINMUX_CFG_REG("PAIOR0", 0xfffe3812, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, PA1_IN, PA1_OUT,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, PA0_IN, PA0_OUT }
-       },
-       { PINMUX_CFG_REG("PBCR5", 0xfffe3824, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB22MD_000, PB22MD_001, PB22MD_010, PB22MD_011,
-               PB22MD_100, PB22MD_101, PB22MD_110, PB22MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB21MD_00, PB21MD_01, PB21MD_10, PB21MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB20MD_000, PB20MD_001, PB20MD_010, PB20MD_011,
-               PB20MD_100, PB20MD_101, PB20MD_110, PB20MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR4", 0xfffe3826, 16, 4) {
-               PB19MD_000, PB19MD_001, PB19MD_010, PB19MD_011,
-               PB19MD_100, PB19MD_101, PB19MD_110, PB19MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB18MD_000, PB18MD_001, PB18MD_010, PB18MD_011,
-               PB18MD_100, PB18MD_101, PB18MD_110, PB18MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB17MD_000, PB17MD_001, PB17MD_010, PB17MD_011,
-               PB17MD_100, PB17MD_101, PB17MD_110, PB17MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB16MD_000, PB16MD_001, PB16MD_010, PB16MD_011,
-               PB16MD_100, PB16MD_101, PB16MD_110, PB16MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR3", 0xfffe3828, 16, 4) {
-               PB15MD_000, PB15MD_001, PB15MD_010, PB15MD_011,
-               PB15MD_100, PB15MD_101, PB15MD_110, PB15MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB14MD_000, PB14MD_001, PB14MD_010, PB14MD_011,
-               PB14MD_100, PB14MD_101, PB14MD_110, PB14MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB13MD_000, PB13MD_001, PB13MD_010, PB13MD_011,
-               PB13MD_100, PB13MD_101, PB13MD_110, PB13MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR2", 0xfffe382a, 16, 4) {
-               PB11MD_00, PB11MD_01, PB11MD_10, PB11MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB10MD_00, PB10MD_01, PB10MD_10, PB10MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB9MD_00, PB9MD_01, PB9MD_10, PB9MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB8MD_00, PB8MD_01, PB8MD_10, PB8MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR1", 0xfffe382c, 16, 4) {
-               PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PBCR0", 0xfffe382e, 16, 4) {
-               PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PBIOR1", 0xfffe3830, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0,
-               PB22_IN, PB22_OUT,
-               PB21_IN, PB21_OUT,
-               PB20_IN, PB20_OUT,
-               PB19_IN, PB19_OUT,
-               PB18_IN, PB18_OUT,
-               PB17_IN, PB17_OUT,
-               PB16_IN, PB16_OUT }
-       },
-       { PINMUX_CFG_REG("PBIOR0", 0xfffe3832, 16, 1) {
-               PB15_IN, PB15_OUT,
-               PB14_IN, PB14_OUT,
-               PB13_IN, PB13_OUT,
-               PB12_IN, PB12_OUT,
-               PB11_IN, PB11_OUT,
-               PB10_IN, PB10_OUT,
-               PB9_IN, PB9_OUT,
-               PB8_IN, PB8_OUT,
-               PB7_IN, PB7_OUT,
-               PB6_IN, PB6_OUT,
-               PB5_IN, PB5_OUT,
-               PB4_IN, PB4_OUT,
-               PB3_IN, PB3_OUT,
-               PB2_IN, PB2_OUT,
-               PB1_IN, PB1_OUT,
-               0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PCCR2", 0xfffe384a, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC8MD_000, PC8MD_001, PC8MD_010, PC8MD_011,
-               PC8MD_100, PC8MD_101, PC8MD_110, PC8MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCCR1", 0xfffe384c, 16, 4) {
-               PC7MD_000, PC7MD_001, PC7MD_010, PC7MD_011,
-               PC7MD_100, PC7MD_101, PC7MD_110, PC7MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC6MD_000, PC6MD_001, PC6MD_010, PC6MD_011,
-               PC6MD_100, PC6MD_101, PC6MD_110, PC6MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC5MD_000, PC5MD_001, PC5MD_010, PC5MD_011,
-               PC5MD_100, PC5MD_101, PC5MD_110, PC5MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC4MD_00, PC4MD_01, PC4MD_10, PC4MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PCCR0", 0xfffe384e, 16, 4) {
-               PC3MD_00, PC3MD_01, PC3MD_10, PC3MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC2MD_00, PC2MD_01, PC2MD_10, PC2MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC1MD_0, PC1MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PC0MD_0, PC0MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PCIOR0", 0xfffe3852, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               PC8_IN, PC8_OUT,
-               PC7_IN, PC7_OUT,
-               PC6_IN, PC6_OUT,
-               PC5_IN, PC5_OUT,
-               PC4_IN, PC4_OUT,
-               PC3_IN, PC3_OUT,
-               PC2_IN, PC2_OUT,
-               PC1_IN, PC1_OUT,
-               PC0_IN, PC0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PDCR3", 0xfffe3868, 16, 4) {
-               PD15MD_00, PD15MD_01, PD15MD_10, PD15MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD14MD_00, PD14MD_01, PD14MD_10, PD14MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD13MD_00, PD13MD_01, PD13MD_10, PD13MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD12MD_00, PD12MD_01, PD12MD_10, PD12MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCR2", 0xfffe386a, 16, 4) {
-               PD11MD_00, PD11MD_01, PD11MD_10, PD11MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD10MD_00, PD10MD_01, PD10MD_10, PD10MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD9MD_00, PD9MD_01, PD9MD_10, PD9MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD8MD_00, PD8MD_01, PD8MD_10, PD8MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCR1", 0xfffe386c, 16, 4) {
-               PD7MD_00, PD7MD_01, PD7MD_10, PD7MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD6MD_00, PD6MD_01, PD6MD_10, PD6MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD5MD_00, PD5MD_01, PD5MD_10, PD5MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD4MD_00, PD4MD_01, PD4MD_10, PD4MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PDCR0", 0xfffe386e, 16, 4) {
-               PD3MD_00, PD3MD_01, PD3MD_10, PD3MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD2MD_00, PD2MD_01, PD2MD_10, PD2MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD1MD_00, PD1MD_01, PD1MD_10, PD1MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PD0MD_00, PD0MD_01, PD0MD_10, PD0MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PDIOR0", 0xfffe3872, 16, 1) {
-               PD15_IN, PD15_OUT,
-               PD14_IN, PD14_OUT,
-               PD13_IN, PD13_OUT,
-               PD12_IN, PD12_OUT,
-               PD11_IN, PD11_OUT,
-               PD10_IN, PD10_OUT,
-               PD9_IN, PD9_OUT,
-               PD8_IN, PD8_OUT,
-               PD7_IN, PD7_OUT,
-               PD6_IN, PD6_OUT,
-               PD5_IN, PD5_OUT,
-               PD4_IN, PD4_OUT,
-               PD3_IN, PD3_OUT,
-               PD2_IN, PD2_OUT,
-               PD1_IN, PD1_OUT,
-               PD0_IN, PD0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PECR1", 0xfffe388c, 16, 4) {
-               PE7MD_00, PE7MD_01, PE7MD_10, PE7MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE6MD_00, PE6MD_01, PE6MD_10, PE6MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE5MD_00, PE5MD_01, PE5MD_10, PE5MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE4MD_00, PE4MD_01, PE4MD_10, PE4MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PECR0", 0xfffe388e, 16, 4) {
-               PE3MD_000, PE3MD_001, PE3MD_010, PE3MD_011,
-               PE3MD_100, PE3MD_101, PE3MD_110, PE3MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE2MD_000, PE2MD_001, PE2MD_010, PE2MD_011,
-               PE2MD_100, PE2MD_101, PE2MD_110, PE2MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
-               PE1MD_100, PE1MD_101, PE1MD_110, PE1MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PEIOR0", 0xfffe3892, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE7_IN, PE7_OUT,
-               PE6_IN, PE6_OUT,
-               PE5_IN, PE5_OUT,
-               PE4_IN, PE4_OUT,
-               PE3_IN, PE3_OUT,
-               PE2_IN, PE2_OUT,
-               PE1_IN, PE1_OUT,
-               PE0_IN, PE0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PFCR6", 0xfffe38a2, 16, 4) {
-               PF23MD_000, PF23MD_001, PF23MD_010, PF23MD_011,
-               PF23MD_100, PF23MD_101, PF23MD_110, PF23MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF22MD_000, PF22MD_001, PF22MD_010, PF22MD_011,
-               PF22MD_100, PF22MD_101, PF22MD_110, PF22MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF21MD_000, PF21MD_001, PF21MD_010, PF21MD_011,
-               PF21MD_100, PF21MD_101, PF21MD_110, PF21MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF20MD_000, PF20MD_001, PF20MD_010, PF20MD_011,
-               PF20MD_100, PF20MD_101, PF20MD_110, PF20MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCR5", 0xfffe38a4, 16, 4) {
-               PF19MD_000, PF19MD_001, PF19MD_010, PF19MD_011,
-               PF19MD_100, PF19MD_101, PF19MD_110, PF19MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF18MD_000, PF18MD_001, PF18MD_010, PF18MD_011,
-               PF18MD_100, PF18MD_101, PF18MD_110, PF18MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF17MD_000, PF17MD_001, PF17MD_010, PF17MD_011,
-               PF17MD_100, PF17MD_101, PF17MD_110, PF17MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF16MD_000, PF16MD_001, PF16MD_010, PF16MD_011,
-               PF16MD_100, PF16MD_101, PF16MD_110, PF16MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCR4", 0xfffe38a6, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF15MD_000, PF15MD_001, PF15MD_010, PF15MD_011,
-               PF15MD_100, PF15MD_101, PF15MD_110, PF15MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCR3", 0xfffe38a8, 16, 4) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF14MD_000, PF14MD_001, PF14MD_010, PF14MD_011,
-               PF14MD_100, PF14MD_101, PF14MD_110, PF14MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF13MD_000, PF13MD_001, PF13MD_010, PF13MD_011,
-               PF13MD_100, PF13MD_101, PF13MD_110, PF13MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF12MD_000, PF12MD_001, PF12MD_010, PF12MD_011,
-               PF12MD_100, PF12MD_101, PF12MD_110, PF12MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCR2", 0xfffe38aa, 16, 4) {
-               PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
-               PF11MD_100, PF11MD_101, PF11MD_110, PF11MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
-               PF10MD_100, PF10MD_101, PF10MD_110, PF10MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
-               PF9MD_100, PF9MD_101, PF9MD_110, PF9MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF8MD_000, PF8MD_001, PF8MD_010, PF8MD_011,
-               PF8MD_100, PF8MD_101, PF8MD_110, PF8MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCR1", 0xfffe38ac, 16, 4) {
-               PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
-               PF7MD_100, PF7MD_101, PF7MD_110, PF7MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
-               PF6MD_100, PF6MD_101, PF6MD_110, PF6MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
-               PF5MD_100, PF5MD_101, PF5MD_110, PF5MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
-               PF4MD_100, PF4MD_101, PF4MD_110, PF4MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PFCR0", 0xfffe38ae, 16, 4) {
-               PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
-               PF3MD_100, PF3MD_101, PF3MD_110, PF3MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
-               PF2MD_100, PF2MD_101, PF2MD_110, PF2MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
-               PF1MD_100, PF1MD_101, PF1MD_110, PF1MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PF0MD_000, PF0MD_001, PF0MD_010, PF0MD_011,
-               PF0MD_100, PF0MD_101, PF0MD_110, PF0MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PFIOR1", 0xfffe38b0, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF23_IN, PF23_OUT,
-               PF22_IN, PF22_OUT,
-               PF21_IN, PF21_OUT,
-               PF20_IN, PF20_OUT,
-               PF19_IN, PF19_OUT,
-               PF18_IN, PF18_OUT,
-               PF17_IN, PF17_OUT,
-               PF16_IN, PF16_OUT }
-       },
-       { PINMUX_CFG_REG("PFIOR0", 0xfffe38b2, 16, 1) {
-               PF15_IN, PF15_OUT,
-               PF14_IN, PF14_OUT,
-               PF13_IN, PF13_OUT,
-               PF12_IN, PF12_OUT,
-               PF11_IN, PF11_OUT,
-               PF10_IN, PF10_OUT,
-               PF9_IN, PF9_OUT,
-               PF8_IN, PF8_OUT,
-               PF7_IN, PF7_OUT,
-               PF6_IN, PF6_OUT,
-               PF5_IN, PF5_OUT,
-               PF4_IN, PF4_OUT,
-               PF3_IN, PF3_OUT,
-               PF2_IN, PF2_OUT,
-               PF1_IN, PF1_OUT,
-               PF0_IN, PF0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PGCR6", 0xfffe38c2, 16, 4) {
-               PG27MD_00, PG27MD_01, PG27MD_10, PG27MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG26MD_00, PG26MD_01, PG26MD_10, PG26MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG25MD_00, PG25MD_01, PG25MD_10, PG25MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR5", 0xfffe38c4, 16, 4) {
-               PG23MD_000, PG23MD_001, PG23MD_010, PG23MD_011,
-               PG23MD_100, PG23MD_101, PG23MD_110, PG23MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG22MD_000, PG22MD_001, PG22MD_010, PG22MD_011,
-               PG22MD_100, PG22MD_101, PG22MD_110, PG22MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG21MD_000, PG21MD_001, PG21MD_010, PG21MD_011,
-               PG21MD_100, PG21MD_101, PG21MD_110, PG21MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
-               PG20MD_100, PG20MD_101, PG20MD_110, PG20MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR4", 0xfffe38c6, 16, 4) {
-               PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
-               PG19MD_100, PG19MD_101, PG19MD_110, PG19MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
-               PG18MD_100, PG18MD_101, PG18MD_110, PG18MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG17MD_00, PG17MD_01, PG17MD_10, PG17MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG16MD_00, PG16MD_01, PG16MD_10, PG16MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR3", 0xfffe38c8, 16, 4) {
-               PG15MD_00, PG15MD_01, PG15MD_10, PG15MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG14MD_00, PG14MD_01, PG14MD_10, PG14MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG13MD_00, PG13MD_01, PG13MD_10, PG13MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG12MD_00, PG12MD_01, PG12MD_10, PG12MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR2", 0xfffe38ca, 16, 4) {
-               PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
-               PG11MD_100, PG11MD_101, PG11MD_110, PG11MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
-               PG10MD_100, PG10MD_101, PG10MD_110, PG10MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
-               PG9MD_100, PG9MD_101, PG9MD_110, PG9MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
-               PG8MD_100, PG8MD_101, PG8MD_110, PG8MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PGCR1", 0xfffe38cc, 16, 4) {
-               PG7MD_000, PG7MD_001, PG7MD_010, PG7MD_011,
-               PG7MD_100, PG7MD_101, PG7MD_110, PG7MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG6MD_000, PG6MD_001, PG6MD_010, PG6MD_011,
-               PG6MD_100, PG6MD_101, PG6MD_110, PG6MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG5MD_000, PG5MD_001, PG5MD_010, PG5MD_011,
-               PG5MD_100, PG5MD_101, PG5MD_110, PG5MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG4MD_000, PG4MD_001, PG4MD_010, PG4MD_011,
-               PG4MD_100, PG4MD_101, PG4MD_110, PG4MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR0", 0xfffe38ce, 16, 4) {
-               PG3MD_000, PG3MD_001, PG3MD_010, PG3MD_011,
-               PG3MD_100, PG3MD_101, PG3MD_110, PG3MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG2MD_000, PG2MD_001, PG2MD_010, PG2MD_011,
-               PG2MD_100, PG2MD_101, PG2MD_110, PG2MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG1MD_000, PG1MD_001, PG1MD_010, PG1MD_011,
-               PG1MD_100, PG1MD_101, PG1MD_110, PG1MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
-               PG0MD_100, PG0MD_101, PG0MD_110, PG0MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PGIOR1", 0xfffe38d0, 16, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG27_IN, PG27_OUT,
-               PG26_IN, PG26_OUT,
-               PG25_IN, PG25_OUT,
-               PG24_IN, PG24_OUT,
-               PG23_IN, PG23_OUT,
-               PG22_IN, PG22_OUT,
-               PG21_IN, PG21_OUT,
-               PG20_IN, PG20_OUT,
-               PG19_IN, PG19_OUT,
-               PG18_IN, PG18_OUT,
-               PG17_IN, PG17_OUT,
-               PG16_IN, PG16_OUT }
-       },
-       { PINMUX_CFG_REG("PGIOR0", 0xfffe38d2, 16, 1) {
-               PG15_IN, PG15_OUT,
-               PG14_IN, PG14_OUT,
-               PG13_IN, PG13_OUT,
-               PG12_IN, PG12_OUT,
-               PG11_IN, PG11_OUT,
-               PG10_IN, PG10_OUT,
-               PG9_IN, PG9_OUT,
-               PG8_IN, PG8_OUT,
-               PG7_IN, PG7_OUT,
-               PG6_IN, PG6_OUT,
-               PG5_IN, PG5_OUT,
-               PG4_IN, PG4_OUT,
-               PG3_IN, PG3_OUT,
-               PG2_IN, PG2_OUT,
-               PG1_IN, PG1_OUT,
-               PG0_IN, PG0_OUT }
-       },
-
-       { PINMUX_CFG_REG("PHCR1", 0xfffe38ec, 16, 4) {
-               PH7MD_00, PH7MD_01, PH7MD_10, PH7MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PH6MD_00, PH6MD_01, PH6MD_10, PH6MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PH5MD_00, PH5MD_01, PH5MD_10, PH5MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PH4MD_00, PH4MD_01, PH4MD_10, PH4MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PHCR0", 0xfffe38ee, 16, 4) {
-               PH3MD_00, PH3MD_01, PH3MD_10, PH3MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PH2MD_00, PH2MD_01, PH2MD_10, PH2MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PH1MD_00, PH1MD_01, PH1MD_10, PH1MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PH0MD_00, PH0MD_01, PH0MD_10, PH0MD_11, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PJCR7", 0xfffe3900, 16, 4) {
-               PJ31MD_0, PJ31MD_1, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ30MD_000, PJ30MD_001, PJ30MD_010, PJ30MD_011,
-               PJ30MD_100, PJ30MD_101, PJ30MD_110, PJ30MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ29MD_000, PJ29MD_001, PJ29MD_010, PJ29MD_011,
-               PJ29MD_100, PJ29MD_101, PJ29MD_110, PJ29MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ28MD_000, PJ28MD_001, PJ28MD_010, PJ28MD_011,
-               PJ28MD_100, PJ28MD_101, PJ28MD_110, PJ28MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR6", 0xfffe3902, 16, 4) {
-               PJ27MD_000, PJ27MD_001, PJ27MD_010, PJ27MD_011,
-               PJ27MD_100, PJ27MD_101, PJ27MD_110, PJ27MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ26MD_000, PJ26MD_001, PJ26MD_010, PJ26MD_011,
-               PJ26MD_100, PJ26MD_101, PJ26MD_110, PJ26MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ25MD_000, PJ25MD_001, PJ25MD_010, PJ25MD_011,
-               PJ25MD_100, PJ25MD_101, PJ25MD_110, PJ25MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ24MD_000, PJ24MD_001, PJ24MD_010, PJ24MD_011,
-               PJ24MD_100, PJ24MD_101, PJ24MD_110, PJ24MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR5", 0xfffe3904, 16, 4) {
-               PJ23MD_000, PJ23MD_001, PJ23MD_010, PJ23MD_011,
-               PJ23MD_100, PJ23MD_101, PJ23MD_110, PJ23MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ22MD_000, PJ22MD_001, PJ22MD_010, PJ22MD_011,
-               PJ22MD_100, PJ22MD_101, PJ22MD_110, PJ22MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ21MD_000, PJ21MD_001, PJ21MD_010, PJ21MD_011,
-               PJ21MD_100, PJ21MD_101, PJ21MD_110, PJ21MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ20MD_000, PJ20MD_001, PJ20MD_010, PJ20MD_011,
-               PJ20MD_100, PJ20MD_101, PJ20MD_110, PJ20MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR4", 0xfffe3906, 16, 4) {
-               PJ19MD_000, PJ19MD_001, PJ19MD_010, PJ19MD_011,
-               PJ19MD_100, PJ19MD_101, PJ19MD_110, PJ19MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ18MD_000, PJ18MD_001, PJ18MD_010, PJ18MD_011,
-               PJ18MD_100, PJ18MD_101, PJ18MD_110, PJ18MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ17MD_000, PJ17MD_001, PJ17MD_010, PJ17MD_011,
-               PJ17MD_100, PJ17MD_101, PJ17MD_110, PJ17MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ16MD_000, PJ16MD_001, PJ16MD_010, PJ16MD_011,
-               PJ16MD_100, PJ16MD_101, PJ16MD_110, PJ16MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR3", 0xfffe3908, 16, 4) {
-               PJ15MD_000, PJ15MD_001, PJ15MD_010, PJ15MD_011,
-               PJ15MD_100, PJ15MD_101, PJ15MD_110, PJ15MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ14MD_000, PJ14MD_001, PJ14MD_010, PJ14MD_011,
-               PJ14MD_100, PJ14MD_101, PJ14MD_110, PJ14MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ13MD_000, PJ13MD_001, PJ13MD_010, PJ13MD_011,
-               PJ13MD_100, PJ13MD_101, PJ13MD_110, PJ13MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ12MD_000, PJ12MD_001, PJ12MD_010, PJ12MD_011,
-               PJ12MD_100, PJ12MD_101, PJ12MD_110, PJ12MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR2", 0xfffe390a, 16, 4) {
-               PJ11MD_000, PJ11MD_001, PJ11MD_010, PJ11MD_011,
-               PJ11MD_100, PJ11MD_101, PJ11MD_110, PJ11MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ10MD_000, PJ10MD_001, PJ10MD_010, PJ10MD_011,
-               PJ10MD_100, PJ10MD_101, PJ10MD_110, PJ10MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ9MD_000, PJ9MD_001, PJ9MD_010, PJ9MD_011,
-               PJ9MD_100, PJ9MD_101, PJ9MD_110, PJ9MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ8MD_000, PJ8MD_001, PJ8MD_010, PJ8MD_011,
-               PJ8MD_100, PJ8MD_101, PJ8MD_110, PJ8MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR1", 0xfffe390c, 16, 4) {
-               PJ7MD_000, PJ7MD_001, PJ7MD_010, PJ7MD_011,
-               PJ7MD_100, PJ7MD_101, PJ7MD_110, PJ7MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ6MD_000, PJ6MD_001, PJ6MD_010, PJ6MD_011,
-               PJ6MD_100, PJ6MD_101, PJ6MD_110, PJ6MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ5MD_000, PJ5MD_001, PJ5MD_010, PJ5MD_011,
-               PJ5MD_100, PJ5MD_101, PJ5MD_110, PJ5MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ4MD_000, PJ4MD_001, PJ4MD_010, PJ4MD_011,
-               PJ4MD_100, PJ4MD_101, PJ4MD_110, PJ4MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PJCR0", 0xfffe390e, 16, 4) {
-               PJ3MD_000, PJ3MD_001, PJ3MD_010, PJ3MD_011,
-               PJ3MD_100, PJ3MD_101, PJ3MD_110, PJ3MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
-               PJ2MD_100, PJ2MD_101, PJ2MD_110, PJ2MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
-               PJ1MD_100, PJ1MD_101, PJ1MD_110, PJ1MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0,
-
-               PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
-               PJ0MD_100, PJ0MD_101, PJ0MD_110, PJ0MD_111,
-               0, 0, 0, 0, 0, 0, 0, 0 }
-       },
-
-       { PINMUX_CFG_REG("PJIOR1", 0xfffe3910, 16, 1) {
-               PJ31_IN, PJ31_OUT,
-               PJ30_IN, PJ30_OUT,
-               PJ29_IN, PJ29_OUT,
-               PJ28_IN, PJ28_OUT,
-               PJ27_IN, PJ27_OUT,
-               PJ26_IN, PJ26_OUT,
-               PJ25_IN, PJ25_OUT,
-               PJ24_IN, PJ24_OUT,
-               PJ23_IN, PJ23_OUT,
-               PJ22_IN, PJ22_OUT,
-               PJ21_IN, PJ21_OUT,
-               PJ20_IN, PJ20_OUT,
-               PJ19_IN, PJ19_OUT,
-               PJ18_IN, PJ18_OUT,
-               PJ17_IN, PJ17_OUT,
-               PJ16_IN, PJ16_OUT }
-       },
-       { PINMUX_CFG_REG("PJIOR0", 0xfffe3912, 16, 1) {
-               PJ15_IN, PJ15_OUT,
-               PJ14_IN, PJ14_OUT,
-               PJ13_IN, PJ13_OUT,
-               PJ12_IN, PJ12_OUT,
-               PJ11_IN, PJ11_OUT,
-               PJ10_IN, PJ10_OUT,
-               PJ9_IN, PJ9_OUT,
-               PJ8_IN, PJ8_OUT,
-               PJ7_IN, PJ7_OUT,
-               PJ6_IN, PJ6_OUT,
-               PJ5_IN, PJ5_OUT,
-               PJ4_IN, PJ4_OUT,
-               PJ3_IN, PJ3_OUT,
-               PJ2_IN, PJ2_OUT,
-               PJ1_IN, PJ1_OUT,
-               PJ0_IN, PJ0_OUT }
-       },
-
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR0", 0xfffe3816, 16) {
-               0, 0, 0, 0, 0, 0, 0, PA1_DATA,
-               0, 0, 0, 0, 0, 0, 0, PA0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PBDR1", 0xfffe3834, 16) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, PB22_DATA, PB21_DATA, PB20_DATA,
-               PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR0", 0xfffe3836, 16) {
-               PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
-               PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
-               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-               PB3_DATA, PB2_DATA, PB1_DATA, 0 }
-       },
-
-       { PINMUX_DATA_REG("PCDR0", 0xfffe3856, 16) {
-               0, 0, 0, 0,
-               0, 0, 0, PC8_DATA,
-               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PDDR0", 0xfffe3876, 16) {
-               PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
-               PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
-               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PEDR0", 0xfffe3896, 16) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
-               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PFDR1", 0xfffe38b4, 16) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
-               PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA }
-       },
-       { PINMUX_DATA_REG("PFDR0", 0xfffe38b6, 16) {
-               PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
-               PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
-               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PGDR1", 0xfffe38d4, 16) {
-               0, 0, 0, 0,
-               PG27_DATA, PG26_DATA, PG25_DATA, PG24_DATA,
-               PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
-               PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR0", 0xfffe38d6, 16) {
-               PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
-               PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
-               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA }
-       },
-
-       { PINMUX_DATA_REG("PJDR1", 0xfffe3914, 16) {
-               PJ31_DATA, PJ30_DATA, PJ29_DATA, PJ28_DATA,
-               PJ27_DATA, PJ26_DATA, PJ25_DATA, PJ24_DATA,
-               PJ23_DATA, PJ22_DATA, PJ21_DATA, PJ20_DATA,
-               PJ19_DATA, PJ18_DATA, PJ17_DATA, PJ16_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR0", 0xfffe3916, 16) {
-               PJ15_DATA, PJ14_DATA, PJ13_DATA, PJ12_DATA,
-               PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
-               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-               PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA }
-       },
-
-       { }
-};
-
-static struct pinmux_info sh7269_pinmux_info = {
-       .name = "sh7269_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END, FORCE_IN },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END, FORCE_OUT },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PA1,
-       .last_gpio = GPIO_FN_LCD_M_DISP,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7269_pinmux_info);
+       return sh_pfc_register("pfc-sh7269", NULL, 0);
 }
 arch_initcall(plat_pinmux_setup);
index 9ca15462714775deaf2dee2f2289321f81990af9..7d3744ac7b083872e29acc69e712f5e7c8ea0a0e 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7720.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
-       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
-       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
-       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
-       PTE6_DATA, PTE5_DATA, PTE4_DATA,
-       PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
-       PTF6_DATA, PTF5_DATA, PTF4_DATA,
-       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
-       PTG6_DATA, PTG5_DATA, PTG4_DATA,
-       PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
-       PTH6_DATA, PTH5_DATA, PTH4_DATA,
-       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
-       PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
-       PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
-       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
-       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA, PTL3_DATA,
-       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
-       PTP4_DATA, PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA,
-       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
-       PTS4_DATA, PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
-       PTT4_DATA, PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
-       PTU4_DATA, PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
-       PTV4_DATA, PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
-       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
-       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
-       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
-       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
-       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
-       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
-       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
-       PTE6_IN, PTE5_IN, PTE4_IN,
-       PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
-       PTF6_IN, PTF5_IN, PTF4_IN,
-       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
-       PTG6_IN, PTG5_IN, PTG4_IN,
-       PTG3_IN, PTG2_IN, PTG1_IN, PTG0_IN,
-       PTH6_IN, PTH5_IN, PTH4_IN,
-       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
-       PTJ6_IN, PTJ5_IN, PTJ4_IN,
-       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
-       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
-       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN, PTL3_IN,
-       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
-       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
-       PTP4_IN, PTP3_IN, PTP2_IN, PTP1_IN, PTP0_IN,
-       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
-       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
-       PTS4_IN, PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
-       PTT4_IN, PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
-       PTU4_IN, PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
-       PTV4_IN, PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PTA7_IN_PU, PTA6_IN_PU, PTA5_IN_PU, PTA4_IN_PU,
-       PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
-       PTB7_IN_PU, PTB6_IN_PU, PTB5_IN_PU, PTB4_IN_PU,
-       PTB3_IN_PU, PTB2_IN_PU, PTB1_IN_PU, PTB0_IN_PU,
-       PTC7_IN_PU, PTC6_IN_PU, PTC5_IN_PU, PTC4_IN_PU,
-       PTC3_IN_PU, PTC2_IN_PU, PTC1_IN_PU, PTC0_IN_PU,
-       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
-       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU, PTD0_IN_PU,
-       PTE4_IN_PU, PTE3_IN_PU, PTE2_IN_PU, PTE1_IN_PU, PTE0_IN_PU,
-       PTF0_IN_PU,
-       PTG6_IN_PU, PTG5_IN_PU, PTG4_IN_PU,
-       PTG3_IN_PU, PTG2_IN_PU, PTG1_IN_PU, PTG0_IN_PU,
-       PTH6_IN_PU, PTH5_IN_PU, PTH4_IN_PU,
-       PTH3_IN_PU, PTH2_IN_PU, PTH1_IN_PU, PTH0_IN_PU,
-       PTJ6_IN_PU, PTJ5_IN_PU, PTJ4_IN_PU,
-       PTJ3_IN_PU, PTJ2_IN_PU, PTJ1_IN_PU, PTJ0_IN_PU,
-       PTK3_IN_PU, PTK2_IN_PU, PTK1_IN_PU, PTK0_IN_PU,
-       PTL7_IN_PU, PTL6_IN_PU, PTL5_IN_PU, PTL4_IN_PU, PTL3_IN_PU,
-       PTM7_IN_PU, PTM6_IN_PU, PTM5_IN_PU, PTM4_IN_PU,
-       PTM3_IN_PU, PTM2_IN_PU, PTM1_IN_PU, PTM0_IN_PU,
-       PTP4_IN_PU, PTP3_IN_PU, PTP2_IN_PU, PTP1_IN_PU, PTP0_IN_PU,
-       PTR7_IN_PU, PTR6_IN_PU, PTR5_IN_PU, PTR4_IN_PU,
-       PTR3_IN_PU, PTR2_IN_PU, PTR1_IN_PU, PTR0_IN_PU,
-       PTS4_IN_PU, PTS3_IN_PU, PTS2_IN_PU, PTS1_IN_PU, PTS0_IN_PU,
-       PTT4_IN_PU, PTT3_IN_PU, PTT2_IN_PU, PTT1_IN_PU, PTT0_IN_PU,
-       PTU4_IN_PU, PTU3_IN_PU, PTU2_IN_PU, PTU1_IN_PU, PTU0_IN_PU,
-       PTV4_IN_PU, PTV3_IN_PU, PTV2_IN_PU, PTV1_IN_PU, PTV0_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
-       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
-       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
-       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
-       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
-       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
-       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
-       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
-       PTE4_OUT, PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
-       PTF0_OUT,
-       PTG6_OUT, PTG5_OUT, PTG4_OUT,
-       PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
-       PTH6_OUT, PTH5_OUT, PTH4_OUT,
-       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
-       PTJ6_OUT, PTJ5_OUT, PTJ4_OUT,
-       PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
-       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
-       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT, PTL3_OUT,
-       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
-       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
-       PTP4_OUT, PTP3_OUT, PTP2_OUT, PTP1_OUT, PTP0_OUT,
-       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
-       PTR3_OUT, PTR2_OUT, PTR1_OUT, PTR0_OUT,
-       PTS4_OUT, PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
-       PTT4_OUT, PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
-       PTU4_OUT, PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
-       PTV4_OUT, PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
-       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
-       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
-       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
-       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
-       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
-       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
-       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
-       PTE6_FN, PTE5_FN, PTE4_FN,
-       PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
-       PTF6_FN, PTF5_FN, PTF4_FN,
-       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
-       PTG6_FN, PTG5_FN, PTG4_FN,
-       PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
-       PTH6_FN, PTH5_FN, PTH4_FN,
-       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
-       PTJ6_FN, PTJ5_FN, PTJ4_FN,
-       PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
-       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
-       PTL7_FN, PTL6_FN, PTL5_FN, PTL4_FN, PTL3_FN,
-       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
-       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
-       PTP4_FN, PTP3_FN, PTP2_FN, PTP1_FN, PTP0_FN,
-       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
-       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
-       PTS4_FN, PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
-       PTT4_FN, PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
-       PTU4_FN, PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
-       PTV4_FN, PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
-
-       PSELA_1_0_00, PSELA_1_0_01, PSELA_1_0_10,
-       PSELA_3_2_00, PSELA_3_2_01, PSELA_3_2_10, PSELA_3_2_11,
-       PSELA_5_4_00, PSELA_5_4_01, PSELA_5_4_10, PSELA_5_4_11,
-       PSELA_7_6_00, PSELA_7_6_01, PSELA_7_6_10,
-       PSELA_9_8_00, PSELA_9_8_01, PSELA_9_8_10,
-       PSELA_11_10_00, PSELA_11_10_01, PSELA_11_10_10,
-       PSELA_13_12_00, PSELA_13_12_10,
-       PSELA_15_14_00, PSELA_15_14_10,
-       PSELB_9_8_00, PSELB_9_8_11,
-       PSELB_11_10_00, PSELB_11_10_01, PSELB_11_10_10, PSELB_11_10_11,
-       PSELB_13_12_00, PSELB_13_12_01, PSELB_13_12_10, PSELB_13_12_11,
-       PSELB_15_14_00, PSELB_15_14_11,
-       PSELC_9_8_00, PSELC_9_8_10,
-       PSELC_11_10_00, PSELC_11_10_10,
-       PSELC_13_12_00, PSELC_13_12_01, PSELC_13_12_10,
-       PSELC_15_14_00, PSELC_15_14_01, PSELC_15_14_10,
-       PSELD_1_0_00, PSELD_1_0_10,
-       PSELD_11_10_00, PSELD_11_10_01,
-       PSELD_15_14_00, PSELD_15_14_01, PSELD_15_14_10,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
-       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
-       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
-       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
-       IOIS16_MARK, RAS_MARK, CAS_MARK, CKE_MARK,
-       CS5B_CE1A_MARK, CS6B_CE1B_MARK,
-       A25_MARK, A24_MARK, A23_MARK, A22_MARK,
-       A21_MARK, A20_MARK, A19_MARK, A0_MARK,
-       REFOUT_MARK, IRQOUT_MARK,
-       LCD_DATA15_MARK, LCD_DATA14_MARK,
-       LCD_DATA13_MARK, LCD_DATA12_MARK,
-       LCD_DATA11_MARK, LCD_DATA10_MARK,
-       LCD_DATA9_MARK, LCD_DATA8_MARK,
-       LCD_DATA7_MARK, LCD_DATA6_MARK,
-       LCD_DATA5_MARK, LCD_DATA4_MARK,
-       LCD_DATA3_MARK, LCD_DATA2_MARK,
-       LCD_DATA1_MARK, LCD_DATA0_MARK,
-       LCD_M_DISP_MARK,
-       LCD_CL1_MARK, LCD_CL2_MARK,
-       LCD_DON_MARK, LCD_FLM_MARK,
-       LCD_VEPWC_MARK, LCD_VCPWC_MARK,
-       AFE_RXIN_MARK, AFE_RDET_MARK,
-       AFE_FS_MARK, AFE_TXOUT_MARK,
-       AFE_SCLK_MARK, AFE_RLYCNT_MARK,
-       AFE_HC1_MARK,
-       IIC_SCL_MARK, IIC_SDA_MARK,
-       DA1_MARK, DA0_MARK,
-       AN3_MARK, AN2_MARK, AN1_MARK, AN0_MARK, ADTRG_MARK,
-       USB1D_RCV_MARK, USB1D_TXSE0_MARK,
-       USB1D_TXDPLS_MARK, USB1D_DMNS_MARK,
-       USB1D_DPLS_MARK, USB1D_SPEED_MARK,
-       USB1D_TXENL_MARK,
-       USB2_PWR_EN_MARK, USB1_PWR_EN_USBF_UPLUP_MARK, USB1D_SUSPEND_MARK,
-       IRQ5_MARK, IRQ4_MARK,
-       IRQ3_IRL3_MARK, IRQ2_IRL2_MARK,
-       IRQ1_IRL1_MARK, IRQ0_IRL0_MARK,
-       PCC_REG_MARK, PCC_DRV_MARK,
-       PCC_BVD2_MARK, PCC_BVD1_MARK,
-       PCC_CD2_MARK, PCC_CD1_MARK,
-       PCC_RESET_MARK, PCC_RDY_MARK,
-       PCC_VS2_MARK, PCC_VS1_MARK,
-       AUDATA3_MARK, AUDATA2_MARK, AUDATA1_MARK, AUDATA0_MARK,
-       AUDCK_MARK, AUDSYNC_MARK, ASEBRKAK_MARK, TRST_MARK,
-       TMS_MARK, TDO_MARK, TDI_MARK, TCK_MARK,
-       DACK1_MARK, DREQ1_MARK, DACK0_MARK, DREQ0_MARK,
-       TEND1_MARK, TEND0_MARK,
-       SIOF0_SYNC_MARK, SIOF0_MCLK_MARK,
-       SIOF0_TXD_MARK, SIOF0_RXD_MARK,
-       SIOF0_SCK_MARK,
-       SIOF1_SYNC_MARK, SIOF1_MCLK_MARK,
-       SIOF1_TXD_MARK, SIOF1_RXD_MARK,
-       SIOF1_SCK_MARK,
-       SCIF0_TXD_MARK, SCIF0_RXD_MARK,
-       SCIF0_RTS_MARK, SCIF0_CTS_MARK, SCIF0_SCK_MARK,
-       SCIF1_TXD_MARK, SCIF1_RXD_MARK,
-       SCIF1_RTS_MARK, SCIF1_CTS_MARK, SCIF1_SCK_MARK,
-       TPU_TO1_MARK, TPU_TO0_MARK,
-       TPU_TI3B_MARK, TPU_TI3A_MARK,
-       TPU_TI2B_MARK, TPU_TI2A_MARK,
-       TPU_TO3_MARK, TPU_TO2_MARK,
-       SIM_D_MARK, SIM_CLK_MARK, SIM_RST_MARK,
-       MMC_DAT_MARK, MMC_CMD_MARK,
-       MMC_CLK_MARK, MMC_VDDON_MARK,
-       MMC_ODMOD_MARK,
-       STATUS0_MARK, STATUS1_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       /* PTA GPIO */
-       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT, PTA7_IN_PU),
-       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT, PTA6_IN_PU),
-       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT, PTA5_IN_PU),
-       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT, PTA4_IN_PU),
-       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT, PTA3_IN_PU),
-       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT, PTA2_IN_PU),
-       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT, PTA1_IN_PU),
-       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT, PTA0_IN_PU),
-
-       /* PTB GPIO */
-       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT, PTB7_IN_PU),
-       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT, PTB6_IN_PU),
-       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT, PTB5_IN_PU),
-       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT, PTB4_IN_PU),
-       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT, PTB3_IN_PU),
-       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT, PTB2_IN_PU),
-       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT, PTB1_IN_PU),
-       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT, PTB0_IN_PU),
-
-       /* PTC GPIO */
-       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT, PTC7_IN_PU),
-       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT, PTC6_IN_PU),
-       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT, PTC5_IN_PU),
-       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT, PTC4_IN_PU),
-       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT, PTC3_IN_PU),
-       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT, PTC2_IN_PU),
-       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT, PTC1_IN_PU),
-       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT, PTC0_IN_PU),
-
-       /* PTD GPIO */
-       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT, PTD7_IN_PU),
-       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT, PTD6_IN_PU),
-       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT, PTD5_IN_PU),
-       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT, PTD4_IN_PU),
-       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT, PTD3_IN_PU),
-       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT, PTD2_IN_PU),
-       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT, PTD1_IN_PU),
-       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT, PTD0_IN_PU),
-
-       /* PTE GPIO */
-       PINMUX_DATA(PTE6_DATA, PTE6_IN),
-       PINMUX_DATA(PTE5_DATA, PTE5_IN),
-       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT, PTE4_IN_PU),
-       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT, PTE3_IN_PU),
-       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT, PTE2_IN_PU),
-       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT, PTE1_IN_PU),
-       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT, PTE0_IN_PU),
-
-       /* PTF GPIO */
-       PINMUX_DATA(PTF6_DATA, PTF6_IN),
-       PINMUX_DATA(PTF5_DATA, PTF5_IN),
-       PINMUX_DATA(PTF4_DATA, PTF4_IN),
-       PINMUX_DATA(PTF3_DATA, PTF3_IN),
-       PINMUX_DATA(PTF2_DATA, PTF2_IN),
-       PINMUX_DATA(PTF1_DATA, PTF1_IN),
-       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT, PTF0_IN_PU),
-
-       /* PTG GPIO */
-       PINMUX_DATA(PTG6_DATA, PTG6_IN, PTG6_OUT, PTG6_IN_PU),
-       PINMUX_DATA(PTG5_DATA, PTG5_IN, PTG5_OUT, PTG5_IN_PU),
-       PINMUX_DATA(PTG4_DATA, PTG4_IN, PTG4_OUT, PTG4_IN_PU),
-       PINMUX_DATA(PTG3_DATA, PTG3_IN, PTG3_OUT, PTG3_IN_PU),
-       PINMUX_DATA(PTG2_DATA, PTG2_IN, PTG2_OUT, PTG2_IN_PU),
-       PINMUX_DATA(PTG1_DATA, PTG1_IN, PTG1_OUT, PTG1_IN_PU),
-       PINMUX_DATA(PTG0_DATA, PTG0_IN, PTG0_OUT, PTG0_IN_PU),
-
-       /* PTH GPIO */
-       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT, PTH6_IN_PU),
-       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT, PTH5_IN_PU),
-       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT, PTH4_IN_PU),
-       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT, PTH3_IN_PU),
-       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT, PTH2_IN_PU),
-       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT, PTH1_IN_PU),
-       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT, PTH0_IN_PU),
-
-       /* PTJ GPIO */
-       PINMUX_DATA(PTJ6_DATA, PTJ6_IN, PTJ6_OUT, PTJ6_IN_PU),
-       PINMUX_DATA(PTJ5_DATA, PTJ5_IN, PTJ5_OUT, PTJ5_IN_PU),
-       PINMUX_DATA(PTJ4_DATA, PTJ4_IN, PTJ4_OUT, PTJ4_IN_PU),
-       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT, PTJ3_IN_PU),
-       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT, PTJ2_IN_PU),
-       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT, PTJ1_IN_PU),
-       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT, PTJ0_IN_PU),
-
-       /* PTK GPIO */
-       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT, PTK3_IN_PU),
-       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT, PTK2_IN_PU),
-       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT, PTK1_IN_PU),
-       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT, PTK0_IN_PU),
-
-       /* PTL GPIO */
-       PINMUX_DATA(PTL7_DATA, PTL7_IN, PTL7_OUT, PTL7_IN_PU),
-       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT, PTL6_IN_PU),
-       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT, PTL5_IN_PU),
-       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT, PTL4_IN_PU),
-       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT, PTL3_IN_PU),
-
-       /* PTM GPIO */
-       PINMUX_DATA(PTM7_DATA, PTM7_IN, PTM7_OUT, PTM7_IN_PU),
-       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT, PTM6_IN_PU),
-       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT, PTM5_IN_PU),
-       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT, PTM4_IN_PU),
-       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT, PTM3_IN_PU),
-       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT, PTM2_IN_PU),
-       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT, PTM1_IN_PU),
-       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT, PTM0_IN_PU),
-
-       /* PTP GPIO */
-       PINMUX_DATA(PTP4_DATA, PTP4_IN, PTP4_OUT, PTP4_IN_PU),
-       PINMUX_DATA(PTP3_DATA, PTP3_IN, PTP3_OUT, PTP3_IN_PU),
-       PINMUX_DATA(PTP2_DATA, PTP2_IN, PTP2_OUT, PTP2_IN_PU),
-       PINMUX_DATA(PTP1_DATA, PTP1_IN, PTP1_OUT, PTP1_IN_PU),
-       PINMUX_DATA(PTP0_DATA, PTP0_IN, PTP0_OUT, PTP0_IN_PU),
-
-       /* PTR GPIO */
-       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT, PTR7_IN_PU),
-       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT, PTR6_IN_PU),
-       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT, PTR5_IN_PU),
-       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT, PTR4_IN_PU),
-       PINMUX_DATA(PTR3_DATA, PTR3_IN, PTR3_OUT, PTR3_IN_PU),
-       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_OUT, PTR2_IN_PU),
-       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT, PTR1_IN_PU),
-       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT, PTR0_IN_PU),
-
-       /* PTS GPIO */
-       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT, PTS4_IN_PU),
-       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT, PTS3_IN_PU),
-       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT, PTS2_IN_PU),
-       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT, PTS1_IN_PU),
-       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT, PTS0_IN_PU),
-
-       /* PTT GPIO */
-       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT, PTT4_IN_PU),
-       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT, PTT3_IN_PU),
-       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT, PTT2_IN_PU),
-       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT, PTT1_IN_PU),
-       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT, PTT0_IN_PU),
-
-       /* PTU GPIO */
-       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT, PTU4_IN_PU),
-       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT, PTU3_IN_PU),
-       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT, PTU2_IN_PU),
-       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT, PTU1_IN_PU),
-       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT, PTU0_IN_PU),
-
-       /* PTV GPIO */
-       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT, PTV4_IN_PU),
-       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT, PTV3_IN_PU),
-       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT, PTV2_IN_PU),
-       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT, PTV1_IN_PU),
-       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT, PTV0_IN_PU),
-
-       /* PTA FN */
-       PINMUX_DATA(D23_MARK, PTA7_FN),
-       PINMUX_DATA(D22_MARK, PTA6_FN),
-       PINMUX_DATA(D21_MARK, PTA5_FN),
-       PINMUX_DATA(D20_MARK, PTA4_FN),
-       PINMUX_DATA(D19_MARK, PTA3_FN),
-       PINMUX_DATA(D18_MARK, PTA2_FN),
-       PINMUX_DATA(D17_MARK, PTA1_FN),
-       PINMUX_DATA(D16_MARK, PTA0_FN),
-
-       /* PTB FN */
-       PINMUX_DATA(D31_MARK, PTB7_FN),
-       PINMUX_DATA(D30_MARK, PTB6_FN),
-       PINMUX_DATA(D29_MARK, PTB5_FN),
-       PINMUX_DATA(D28_MARK, PTB4_FN),
-       PINMUX_DATA(D27_MARK, PTB3_FN),
-       PINMUX_DATA(D26_MARK, PTB2_FN),
-       PINMUX_DATA(D25_MARK, PTB1_FN),
-       PINMUX_DATA(D24_MARK, PTB0_FN),
-
-       /* PTC FN */
-       PINMUX_DATA(LCD_DATA7_MARK, PTC7_FN),
-       PINMUX_DATA(LCD_DATA6_MARK, PTC6_FN),
-       PINMUX_DATA(LCD_DATA5_MARK, PTC5_FN),
-       PINMUX_DATA(LCD_DATA4_MARK, PTC4_FN),
-       PINMUX_DATA(LCD_DATA3_MARK, PTC3_FN),
-       PINMUX_DATA(LCD_DATA2_MARK, PTC2_FN),
-       PINMUX_DATA(LCD_DATA1_MARK, PTC1_FN),
-       PINMUX_DATA(LCD_DATA0_MARK, PTC0_FN),
-
-       /* PTD FN */
-       PINMUX_DATA(LCD_DATA15_MARK, PTD7_FN),
-       PINMUX_DATA(LCD_DATA14_MARK, PTD6_FN),
-       PINMUX_DATA(LCD_DATA13_MARK, PTD5_FN),
-       PINMUX_DATA(LCD_DATA12_MARK, PTD4_FN),
-       PINMUX_DATA(LCD_DATA11_MARK, PTD3_FN),
-       PINMUX_DATA(LCD_DATA10_MARK, PTD2_FN),
-       PINMUX_DATA(LCD_DATA9_MARK, PTD1_FN),
-       PINMUX_DATA(LCD_DATA8_MARK, PTD0_FN),
-
-       /* PTE FN */
-       PINMUX_DATA(IIC_SCL_MARK, PSELB_9_8_00, PTE6_FN),
-       PINMUX_DATA(AFE_RXIN_MARK, PSELB_9_8_11, PTE6_FN),
-       PINMUX_DATA(IIC_SDA_MARK, PSELB_9_8_00, PTE5_FN),
-       PINMUX_DATA(AFE_RDET_MARK, PSELB_9_8_11, PTE5_FN),
-       PINMUX_DATA(LCD_M_DISP_MARK, PTE4_FN),
-       PINMUX_DATA(LCD_CL1_MARK, PTE3_FN),
-       PINMUX_DATA(LCD_CL2_MARK, PTE2_FN),
-       PINMUX_DATA(LCD_DON_MARK, PTE1_FN),
-       PINMUX_DATA(LCD_FLM_MARK, PTE0_FN),
-
-       /* PTF FN */
-       PINMUX_DATA(DA1_MARK, PTF6_FN),
-       PINMUX_DATA(DA0_MARK, PTF5_FN),
-       PINMUX_DATA(AN3_MARK, PTF4_FN),
-       PINMUX_DATA(AN2_MARK, PTF3_FN),
-       PINMUX_DATA(AN1_MARK, PTF2_FN),
-       PINMUX_DATA(AN0_MARK, PTF1_FN),
-       PINMUX_DATA(ADTRG_MARK, PTF0_FN),
-
-       /* PTG FN */
-       PINMUX_DATA(USB1D_RCV_MARK, PSELA_3_2_00, PTG6_FN),
-       PINMUX_DATA(AFE_FS_MARK, PSELA_3_2_01, PTG6_FN),
-       PINMUX_DATA(PCC_REG_MARK, PSELA_3_2_10, PTG6_FN),
-       PINMUX_DATA(IRQ5_MARK, PSELA_3_2_11, PTG6_FN),
-       PINMUX_DATA(USB1D_TXSE0_MARK, PSELA_5_4_00, PTG5_FN),
-       PINMUX_DATA(AFE_TXOUT_MARK, PSELA_5_4_01, PTG5_FN),
-       PINMUX_DATA(PCC_DRV_MARK, PSELA_5_4_10, PTG5_FN),
-       PINMUX_DATA(IRQ4_MARK, PSELA_5_4_11, PTG5_FN),
-       PINMUX_DATA(USB1D_TXDPLS_MARK, PSELA_7_6_00, PTG4_FN),
-       PINMUX_DATA(AFE_SCLK_MARK, PSELA_7_6_01, PTG4_FN),
-       PINMUX_DATA(IOIS16_MARK, PSELA_7_6_10, PTG4_FN),
-       PINMUX_DATA(USB1D_DMNS_MARK, PSELA_9_8_00, PTG3_FN),
-       PINMUX_DATA(AFE_RLYCNT_MARK, PSELA_9_8_01, PTG3_FN),
-       PINMUX_DATA(PCC_BVD2_MARK, PSELA_9_8_10, PTG3_FN),
-       PINMUX_DATA(USB1D_DPLS_MARK, PSELA_11_10_00, PTG2_FN),
-       PINMUX_DATA(AFE_HC1_MARK, PSELA_11_10_01, PTG2_FN),
-       PINMUX_DATA(PCC_BVD1_MARK, PSELA_11_10_10, PTG2_FN),
-       PINMUX_DATA(USB1D_SPEED_MARK, PSELA_13_12_00, PTG1_FN),
-       PINMUX_DATA(PCC_CD2_MARK, PSELA_13_12_10, PTG1_FN),
-       PINMUX_DATA(USB1D_TXENL_MARK, PSELA_15_14_00, PTG0_FN),
-       PINMUX_DATA(PCC_CD1_MARK, PSELA_15_14_10, PTG0_FN),
-
-       /* PTH FN */
-       PINMUX_DATA(RAS_MARK, PTH6_FN),
-       PINMUX_DATA(CAS_MARK, PTH5_FN),
-       PINMUX_DATA(CKE_MARK, PTH4_FN),
-       PINMUX_DATA(STATUS1_MARK, PTH3_FN),
-       PINMUX_DATA(STATUS0_MARK, PTH2_FN),
-       PINMUX_DATA(USB2_PWR_EN_MARK, PTH1_FN),
-       PINMUX_DATA(USB1_PWR_EN_USBF_UPLUP_MARK, PTH0_FN),
-
-       /* PTJ FN */
-       PINMUX_DATA(AUDCK_MARK, PTJ6_FN),
-       PINMUX_DATA(ASEBRKAK_MARK, PTJ5_FN),
-       PINMUX_DATA(AUDATA3_MARK, PTJ4_FN),
-       PINMUX_DATA(AUDATA2_MARK, PTJ3_FN),
-       PINMUX_DATA(AUDATA1_MARK, PTJ2_FN),
-       PINMUX_DATA(AUDATA0_MARK, PTJ1_FN),
-       PINMUX_DATA(AUDSYNC_MARK, PTJ0_FN),
-
-       /* PTK FN */
-       PINMUX_DATA(PCC_RESET_MARK, PTK3_FN),
-       PINMUX_DATA(PCC_RDY_MARK, PTK2_FN),
-       PINMUX_DATA(PCC_VS2_MARK, PTK1_FN),
-       PINMUX_DATA(PCC_VS1_MARK, PTK0_FN),
-
-       /* PTL FN */
-       PINMUX_DATA(TRST_MARK, PTL7_FN),
-       PINMUX_DATA(TMS_MARK, PTL6_FN),
-       PINMUX_DATA(TDO_MARK, PTL5_FN),
-       PINMUX_DATA(TDI_MARK, PTL4_FN),
-       PINMUX_DATA(TCK_MARK, PTL3_FN),
-
-       /* PTM FN */
-       PINMUX_DATA(DREQ1_MARK, PTM7_FN),
-       PINMUX_DATA(DREQ0_MARK, PTM6_FN),
-       PINMUX_DATA(DACK1_MARK, PTM5_FN),
-       PINMUX_DATA(DACK0_MARK, PTM4_FN),
-       PINMUX_DATA(TEND1_MARK, PTM3_FN),
-       PINMUX_DATA(TEND0_MARK, PTM2_FN),
-       PINMUX_DATA(CS5B_CE1A_MARK, PTM1_FN),
-       PINMUX_DATA(CS6B_CE1B_MARK, PTM0_FN),
-
-       /* PTP FN */
-       PINMUX_DATA(USB1D_SUSPEND_MARK, PSELA_1_0_00, PTP4_FN),
-       PINMUX_DATA(REFOUT_MARK, PSELA_1_0_01, PTP4_FN),
-       PINMUX_DATA(IRQOUT_MARK, PSELA_1_0_10, PTP4_FN),
-       PINMUX_DATA(IRQ3_IRL3_MARK, PTP3_FN),
-       PINMUX_DATA(IRQ2_IRL2_MARK, PTP2_FN),
-       PINMUX_DATA(IRQ1_IRL1_MARK, PTP1_FN),
-       PINMUX_DATA(IRQ0_IRL0_MARK, PTP0_FN),
-
-       /* PTR FN */
-       PINMUX_DATA(A25_MARK, PTR7_FN),
-       PINMUX_DATA(A24_MARK, PTR6_FN),
-       PINMUX_DATA(A23_MARK, PTR5_FN),
-       PINMUX_DATA(A22_MARK, PTR4_FN),
-       PINMUX_DATA(A21_MARK, PTR3_FN),
-       PINMUX_DATA(A20_MARK, PTR2_FN),
-       PINMUX_DATA(A19_MARK, PTR1_FN),
-       PINMUX_DATA(A0_MARK, PTR0_FN),
-
-       /* PTS FN */
-       PINMUX_DATA(SIOF0_SYNC_MARK, PTS4_FN),
-       PINMUX_DATA(SIOF0_MCLK_MARK, PTS3_FN),
-       PINMUX_DATA(SIOF0_TXD_MARK, PTS2_FN),
-       PINMUX_DATA(SIOF0_RXD_MARK, PTS1_FN),
-       PINMUX_DATA(SIOF0_SCK_MARK, PTS0_FN),
-
-       /* PTT FN */
-       PINMUX_DATA(SCIF0_CTS_MARK, PSELB_15_14_00, PTT4_FN),
-       PINMUX_DATA(TPU_TO1_MARK, PSELB_15_14_11, PTT4_FN),
-       PINMUX_DATA(SCIF0_RTS_MARK, PSELB_15_14_00, PTT3_FN),
-       PINMUX_DATA(TPU_TO0_MARK, PSELB_15_14_11, PTT3_FN),
-       PINMUX_DATA(SCIF0_TXD_MARK, PTT2_FN),
-       PINMUX_DATA(SCIF0_RXD_MARK, PTT1_FN),
-       PINMUX_DATA(SCIF0_SCK_MARK, PTT0_FN),
-
-       /* PTU FN */
-       PINMUX_DATA(SIOF1_SYNC_MARK, PTU4_FN),
-       PINMUX_DATA(SIOF1_MCLK_MARK, PSELD_11_10_00, PTU3_FN),
-       PINMUX_DATA(TPU_TI3B_MARK, PSELD_11_10_01, PTU3_FN),
-       PINMUX_DATA(SIOF1_TXD_MARK, PSELD_15_14_00, PTU2_FN),
-       PINMUX_DATA(TPU_TI3A_MARK, PSELD_15_14_01, PTU2_FN),
-       PINMUX_DATA(MMC_DAT_MARK, PSELD_15_14_10, PTU2_FN),
-       PINMUX_DATA(SIOF1_RXD_MARK, PSELC_13_12_00, PTU1_FN),
-       PINMUX_DATA(TPU_TI2B_MARK, PSELC_13_12_01, PTU1_FN),
-       PINMUX_DATA(MMC_CMD_MARK, PSELC_13_12_10, PTU1_FN),
-       PINMUX_DATA(SIOF1_SCK_MARK, PSELC_15_14_00, PTU0_FN),
-       PINMUX_DATA(TPU_TI2A_MARK, PSELC_15_14_01, PTU0_FN),
-       PINMUX_DATA(MMC_CLK_MARK, PSELC_15_14_10, PTU0_FN),
-
-       /* PTV FN */
-       PINMUX_DATA(SCIF1_CTS_MARK, PSELB_11_10_00, PTV4_FN),
-       PINMUX_DATA(TPU_TO3_MARK, PSELB_11_10_01, PTV4_FN),
-       PINMUX_DATA(MMC_VDDON_MARK, PSELB_11_10_10, PTV4_FN),
-       PINMUX_DATA(LCD_VEPWC_MARK, PSELB_11_10_11, PTV4_FN),
-       PINMUX_DATA(SCIF1_RTS_MARK, PSELB_13_12_00, PTV3_FN),
-       PINMUX_DATA(TPU_TO2_MARK, PSELB_13_12_01, PTV3_FN),
-       PINMUX_DATA(MMC_ODMOD_MARK, PSELB_13_12_10, PTV3_FN),
-       PINMUX_DATA(LCD_VCPWC_MARK, PSELB_13_12_11, PTV3_FN),
-       PINMUX_DATA(SCIF1_TXD_MARK, PSELC_9_8_00, PTV2_FN),
-       PINMUX_DATA(SIM_D_MARK, PSELC_9_8_10, PTV2_FN),
-       PINMUX_DATA(SCIF1_RXD_MARK, PSELC_11_10_00, PTV1_FN),
-       PINMUX_DATA(SIM_RST_MARK, PSELC_11_10_10, PTV1_FN),
-       PINMUX_DATA(SCIF1_SCK_MARK, PSELD_1_0_00, PTV0_FN),
-       PINMUX_DATA(SIM_CLK_MARK, PSELD_1_0_10, PTV0_FN),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* PTA */
-       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
-       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
-       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
-       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
-       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
-       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
-       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
-       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
-
-       /* PTB */
-       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
-       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
-       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
-       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
-       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
-       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
-       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
-       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
-
-       /* PTC */
-       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
-       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
-       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
-       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
-       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
-       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
-       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
-       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
-
-       /* PTD */
-       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
-       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
-       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
-       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
-       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
-       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
-       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
-       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
-
-       /* PTE */
-       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
-       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
-       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
-       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
-       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
-       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
-       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
-
-       /* PTF */
-       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
-       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
-       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
-       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
-       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
-       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
-       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
-
-       /* PTG */
-       PINMUX_GPIO(GPIO_PTG6, PTG6_DATA),
-       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
-       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
-       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
-       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
-       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
-       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
-
-       /* PTH */
-       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
-       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
-       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
-       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
-       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
-       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
-       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
-
-       /* PTJ */
-       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
-       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
-       PINMUX_GPIO(GPIO_PTJ4, PTJ4_DATA),
-       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
-       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
-       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
-       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
-
-       /* PTK */
-       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
-       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
-       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
-       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
-
-       /* PTL */
-       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
-       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
-       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
-       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
-       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
-
-       /* PTM */
-       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
-       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
-       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
-       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
-       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
-       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
-       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
-       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
-
-       /* PTP */
-       PINMUX_GPIO(GPIO_PTP4, PTP4_DATA),
-       PINMUX_GPIO(GPIO_PTP3, PTP3_DATA),
-       PINMUX_GPIO(GPIO_PTP2, PTP2_DATA),
-       PINMUX_GPIO(GPIO_PTP1, PTP1_DATA),
-       PINMUX_GPIO(GPIO_PTP0, PTP0_DATA),
-
-       /* PTR */
-       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
-       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
-       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
-       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
-       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
-       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
-       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
-       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
-
-       /* PTS */
-       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
-       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
-       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
-       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
-       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
-
-       /* PTT */
-       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
-       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
-       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
-       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
-       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
-
-       /* PTU */
-       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
-       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
-       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
-       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
-       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
-
-       /* PTV */
-       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
-       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
-       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
-       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
-       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
-
-       /* BSC */
-       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
-       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
-       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
-       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
-       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
-       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
-       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
-       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
-       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
-       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
-       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
-       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
-       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
-       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
-       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
-       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_RAS, RAS_MARK),
-       PINMUX_GPIO(GPIO_FN_CAS, CAS_MARK),
-       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5B_CE1A, CS5B_CE1A_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6B_CE1B, CS6B_CE1B_MARK),
-       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
-       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
-       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
-       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
-       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
-       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
-       PINMUX_GPIO(GPIO_FN_REFOUT, REFOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQOUT, IRQOUT_MARK),
-
-       /* LCDC */
-       PINMUX_GPIO(GPIO_FN_LCD_DATA15, LCD_DATA15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA14, LCD_DATA14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA13, LCD_DATA13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA12, LCD_DATA12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA11, LCD_DATA11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA10, LCD_DATA10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA9, LCD_DATA9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA8, LCD_DATA8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA7, LCD_DATA7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA6, LCD_DATA6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA5, LCD_DATA5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA4, LCD_DATA4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA3, LCD_DATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA2, LCD_DATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA1, LCD_DATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DATA0, LCD_DATA0_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_CL1, LCD_CL1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_CL2, LCD_CL2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_DON, LCD_DON_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_FLM, LCD_FLM_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_VEPWC, LCD_VEPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCD_VCPWC, LCD_VCPWC_MARK),
-
-       /* AFEIF */
-       PINMUX_GPIO(GPIO_FN_AFE_RXIN, AFE_RXIN_MARK),
-       PINMUX_GPIO(GPIO_FN_AFE_RDET, AFE_RDET_MARK),
-       PINMUX_GPIO(GPIO_FN_AFE_FS, AFE_FS_MARK),
-       PINMUX_GPIO(GPIO_FN_AFE_TXOUT, AFE_TXOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_AFE_SCLK, AFE_SCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_AFE_RLYCNT, AFE_RLYCNT_MARK),
-       PINMUX_GPIO(GPIO_FN_AFE_HC1, AFE_HC1_MARK),
-
-       /* IIC */
-       PINMUX_GPIO(GPIO_FN_IIC_SCL, IIC_SCL_MARK),
-       PINMUX_GPIO(GPIO_FN_IIC_SDA, IIC_SDA_MARK),
-
-       /* DAC */
-       PINMUX_GPIO(GPIO_FN_DA1, DA1_MARK),
-       PINMUX_GPIO(GPIO_FN_DA0, DA0_MARK),
-
-       /* ADC */
-       PINMUX_GPIO(GPIO_FN_AN3, AN3_MARK),
-       PINMUX_GPIO(GPIO_FN_AN2, AN2_MARK),
-       PINMUX_GPIO(GPIO_FN_AN1, AN1_MARK),
-       PINMUX_GPIO(GPIO_FN_AN0, AN0_MARK),
-       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
-
-       /* USB */
-       PINMUX_GPIO(GPIO_FN_USB1D_RCV, USB1D_RCV_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1D_TXSE0, USB1D_TXSE0_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1D_TXDPLS, USB1D_TXDPLS_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1D_DMNS, USB1D_DMNS_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1D_DPLS, USB1D_DPLS_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1D_SPEED, USB1D_SPEED_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1D_TXENL, USB1D_TXENL_MARK),
-
-       PINMUX_GPIO(GPIO_FN_USB2_PWR_EN, USB2_PWR_EN_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1_PWR_EN_USBF_UPLUP,
-                   USB1_PWR_EN_USBF_UPLUP_MARK),
-       PINMUX_GPIO(GPIO_FN_USB1D_SUSPEND, USB1D_SUSPEND_MARK),
-
-       /* INTC */
-       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3_IRL3, IRQ3_IRL3_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2_IRL2, IRQ2_IRL2_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1_IRL1, IRQ1_IRL1_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0_IRL0, IRQ0_IRL0_MARK),
-
-       /* PCC */
-       PINMUX_GPIO(GPIO_FN_PCC_REG, PCC_REG_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_DRV, PCC_DRV_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_BVD2, PCC_BVD2_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_BVD1, PCC_BVD1_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_CD2, PCC_CD2_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_CD1, PCC_CD1_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_RESET, PCC_RESET_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_RDY, PCC_RDY_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_VS2, PCC_VS2_MARK),
-       PINMUX_GPIO(GPIO_FN_PCC_VS1, PCC_VS1_MARK),
-
-       /* HUDI */
-       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDCK, AUDCK_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_ASEBRKAK, ASEBRKAK_MARK),
-       PINMUX_GPIO(GPIO_FN_TRST, TRST_MARK),
-       PINMUX_GPIO(GPIO_FN_TMS, TMS_MARK),
-       PINMUX_GPIO(GPIO_FN_TDO, TDO_MARK),
-       PINMUX_GPIO(GPIO_FN_TDI, TDI_MARK),
-       PINMUX_GPIO(GPIO_FN_TCK, TCK_MARK),
-
-       /* DMAC */
-       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
-
-       /* SIOF0 */
-       PINMUX_GPIO(GPIO_FN_SIOF0_SYNC, SIOF0_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_MCLK, SIOF0_MCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_TXD, SIOF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_RXD, SIOF0_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_SCK, SIOF0_SCK_MARK),
-
-       /* SIOF1 */
-       PINMUX_GPIO(GPIO_FN_SIOF1_SYNC, SIOF1_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_MCLK, SIOF1_MCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_TXD, SIOF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_RXD, SIOF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_SCK, SIOF1_SCK_MARK),
-
-       /* SCIF0 */
-       PINMUX_GPIO(GPIO_FN_SCIF0_TXD, SCIF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RXD, SCIF0_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RTS, SCIF0_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_CTS, SCIF0_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_SCK, SCIF0_SCK_MARK),
-
-       /* SCIF1 */
-       PINMUX_GPIO(GPIO_FN_SCIF1_TXD, SCIF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_RXD, SCIF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_RTS, SCIF1_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_CTS, SCIF1_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_SCK, SCIF1_SCK_MARK),
-
-       /* TPU */
-       PINMUX_GPIO(GPIO_FN_TPU_TO1, TPU_TO1_MARK),
-       PINMUX_GPIO(GPIO_FN_TPU_TO0, TPU_TO0_MARK),
-       PINMUX_GPIO(GPIO_FN_TPU_TI3B, TPU_TI3B_MARK),
-       PINMUX_GPIO(GPIO_FN_TPU_TI3A, TPU_TI3A_MARK),
-       PINMUX_GPIO(GPIO_FN_TPU_TI2B, TPU_TI2B_MARK),
-       PINMUX_GPIO(GPIO_FN_TPU_TI2A, TPU_TI2A_MARK),
-       PINMUX_GPIO(GPIO_FN_TPU_TO3, TPU_TO3_MARK),
-       PINMUX_GPIO(GPIO_FN_TPU_TO2, TPU_TO2_MARK),
-
-       /* SIM */
-       PINMUX_GPIO(GPIO_FN_SIM_D, SIM_D_MARK),
-       PINMUX_GPIO(GPIO_FN_SIM_CLK, SIM_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIM_RST, SIM_RST_MARK),
-
-       /* MMC */
-       PINMUX_GPIO(GPIO_FN_MMC_DAT, MMC_DAT_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_CMD, MMC_CMD_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_CLK, MMC_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_VDDON, MMC_VDDON_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_ODMOD, MMC_ODMOD_MARK),
-
-       /* SYSC */
-       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS1, STATUS1_MARK),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
-               PTA7_FN, PTA7_OUT, PTA7_IN_PU, PTA7_IN,
-               PTA6_FN, PTA6_OUT, PTA6_IN_PU, PTA6_IN,
-               PTA5_FN, PTA5_OUT, PTA5_IN_PU, PTA5_IN,
-               PTA4_FN, PTA4_OUT, PTA4_IN_PU, PTA4_IN,
-               PTA3_FN, PTA3_OUT, PTA3_IN_PU, PTA3_IN,
-               PTA2_FN, PTA2_OUT, PTA2_IN_PU, PTA2_IN,
-               PTA1_FN, PTA1_OUT, PTA1_IN_PU, PTA1_IN,
-               PTA0_FN, PTA0_OUT, PTA0_IN_PU, PTA0_IN }
-       },
-       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
-               PTB7_FN, PTB7_OUT, PTB7_IN_PU, PTB7_IN,
-               PTB6_FN, PTB6_OUT, PTB6_IN_PU, PTB6_IN,
-               PTB5_FN, PTB5_OUT, PTB5_IN_PU, PTB5_IN,
-               PTB4_FN, PTB4_OUT, PTB4_IN_PU, PTB4_IN,
-               PTB3_FN, PTB3_OUT, PTB3_IN_PU, PTB3_IN,
-               PTB2_FN, PTB2_OUT, PTB2_IN_PU, PTB2_IN,
-               PTB1_FN, PTB1_OUT, PTB1_IN_PU, PTB1_IN,
-               PTB0_FN, PTB0_OUT, PTB0_IN_PU, PTB0_IN }
-       },
-       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
-               PTC7_FN, PTC7_OUT, PTC7_IN_PU, PTC7_IN,
-               PTC6_FN, PTC6_OUT, PTC6_IN_PU, PTC6_IN,
-               PTC5_FN, PTC5_OUT, PTC5_IN_PU, PTC5_IN,
-               PTC4_FN, PTC4_OUT, PTC4_IN_PU, PTC4_IN,
-               PTC3_FN, PTC3_OUT, PTC3_IN_PU, PTC3_IN,
-               PTC2_FN, PTC2_OUT, PTC2_IN_PU, PTC2_IN,
-               PTC1_FN, PTC1_OUT, PTC1_IN_PU, PTC1_IN,
-               PTC0_FN, PTC0_OUT, PTC0_IN_PU, PTC0_IN }
-       },
-       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
-               PTD7_FN, PTD7_OUT, PTD7_IN_PU, PTD7_IN,
-               PTD6_FN, PTD6_OUT, PTD6_IN_PU, PTD6_IN,
-               PTD5_FN, PTD5_OUT, PTD5_IN_PU, PTD5_IN,
-               PTD4_FN, PTD4_OUT, PTD4_IN_PU, PTD4_IN,
-               PTD3_FN, PTD3_OUT, PTD3_IN_PU, PTD3_IN,
-               PTD2_FN, PTD2_OUT, PTD2_IN_PU, PTD2_IN,
-               PTD1_FN, PTD1_OUT, PTD1_IN_PU, PTD1_IN,
-               PTD0_FN, PTD0_OUT, PTD0_IN_PU, PTD0_IN }
-       },
-       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
-               0, 0, 0, 0,
-               PTE6_FN, 0, 0, PTE6_IN,
-               PTE5_FN, 0, 0, PTE5_IN,
-               PTE4_FN, PTE4_OUT, PTE4_IN_PU, PTE4_IN,
-               PTE3_FN, PTE3_OUT, PTE3_IN_PU, PTE3_IN,
-               PTE2_FN, PTE2_OUT, PTE2_IN_PU, PTE2_IN,
-               PTE1_FN, PTE1_OUT, PTE1_IN_PU, PTE1_IN,
-               PTE0_FN, PTE0_OUT, PTE0_IN_PU, PTE0_IN }
-       },
-       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
-               0, 0, 0, 0,
-               PTF6_FN, 0, 0, PTF6_IN,
-               PTF5_FN, 0, 0, PTF5_IN,
-               PTF4_FN, 0, 0, PTF4_IN,
-               PTF3_FN, 0, 0, PTF3_IN,
-               PTF2_FN, 0, 0, PTF2_IN,
-               PTF1_FN, 0, 0, PTF1_IN,
-               PTF0_FN, 0, 0, PTF0_IN }
-       },
-       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
-               0, 0, 0, 0,
-               PTG6_FN, PTG6_OUT, PTG6_IN_PU, PTG6_IN,
-               PTG5_FN, PTG5_OUT, PTG5_IN_PU, PTG5_IN,
-               PTG4_FN, PTG4_OUT, PTG4_IN_PU, PTG4_IN,
-               PTG3_FN, PTG3_OUT, PTG3_IN_PU, PTG3_IN,
-               PTG2_FN, PTG2_OUT, PTG2_IN_PU, PTG2_IN,
-               PTG1_FN, PTG1_OUT, PTG1_IN_PU, PTG1_IN,
-               PTG0_FN, PTG0_OUT, PTG0_IN_PU, PTG0_IN }
-       },
-       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
-               0, 0, 0, 0,
-               PTH6_FN, PTH6_OUT, PTH6_IN_PU, PTH6_IN,
-               PTH5_FN, PTH5_OUT, PTH5_IN_PU, PTH5_IN,
-               PTH4_FN, PTH4_OUT, PTH4_IN_PU, PTH4_IN,
-               PTH3_FN, PTH3_OUT, PTH3_IN_PU, PTH3_IN,
-               PTH2_FN, PTH2_OUT, PTH2_IN_PU, PTH2_IN,
-               PTH1_FN, PTH1_OUT, PTH1_IN_PU, PTH1_IN,
-               PTH0_FN, PTH0_OUT, PTH0_IN_PU, PTH0_IN }
-       },
-       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
-               0, 0, 0, 0,
-               PTJ6_FN, PTJ6_OUT, PTJ6_IN_PU, PTJ6_IN,
-               PTJ5_FN, PTJ5_OUT, PTJ5_IN_PU, PTJ5_IN,
-               PTJ4_FN, PTJ4_OUT, PTJ4_IN_PU, PTJ4_IN,
-               PTJ3_FN, PTJ3_OUT, PTJ3_IN_PU, PTJ3_IN,
-               PTJ2_FN, PTJ2_OUT, PTJ2_IN_PU, PTJ2_IN,
-               PTJ1_FN, PTJ1_OUT, PTJ1_IN_PU, PTJ1_IN,
-               PTJ0_FN, PTJ0_OUT, PTJ0_IN_PU, PTJ0_IN }
-       },
-       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTK3_FN, PTK3_OUT, PTK3_IN_PU, PTK3_IN,
-               PTK2_FN, PTK2_OUT, PTK2_IN_PU, PTK2_IN,
-               PTK1_FN, PTK1_OUT, PTK1_IN_PU, PTK1_IN,
-               PTK0_FN, PTK0_OUT, PTK0_IN_PU, PTK0_IN }
-       },
-       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
-               PTL7_FN, PTL7_OUT, PTL7_IN_PU, PTL7_IN,
-               PTL6_FN, PTL6_OUT, PTL6_IN_PU, PTL6_IN,
-               PTL5_FN, PTL5_OUT, PTL5_IN_PU, PTL5_IN,
-               PTL4_FN, PTL4_OUT, PTL4_IN_PU, PTL4_IN,
-               PTL3_FN, PTL3_OUT, PTL3_IN_PU, PTL3_IN,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
-               PTM7_FN, PTM7_OUT, PTM7_IN_PU, PTM7_IN,
-               PTM6_FN, PTM6_OUT, PTM6_IN_PU, PTM6_IN,
-               PTM5_FN, PTM5_OUT, PTM5_IN_PU, PTM5_IN,
-               PTM4_FN, PTM4_OUT, PTM4_IN_PU, PTM4_IN,
-               PTM3_FN, PTM3_OUT, PTM3_IN_PU, PTM3_IN,
-               PTM2_FN, PTM2_OUT, PTM2_IN_PU, PTM2_IN,
-               PTM1_FN, PTM1_OUT, PTM1_IN_PU, PTM1_IN,
-               PTM0_FN, PTM0_OUT, PTM0_IN_PU, PTM0_IN }
-       },
-       { PINMUX_CFG_REG("PPCR", 0xa4050118, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTP4_FN, PTP4_OUT, PTP4_IN_PU, PTP4_IN,
-               PTP3_FN, PTP3_OUT, PTP3_IN_PU, PTP3_IN,
-               PTP2_FN, PTP2_OUT, PTP2_IN_PU, PTP2_IN,
-               PTP1_FN, PTP1_OUT, PTP1_IN_PU, PTP1_IN,
-               PTP0_FN, PTP0_OUT, PTP0_IN_PU, PTP0_IN }
-       },
-       { PINMUX_CFG_REG("PRCR", 0xa405011a, 16, 2) {
-               PTR7_FN, PTR7_OUT, PTR7_IN_PU, PTR7_IN,
-               PTR6_FN, PTR6_OUT, PTR6_IN_PU, PTR6_IN,
-               PTR5_FN, PTR5_OUT, PTR5_IN_PU, PTR5_IN,
-               PTR4_FN, PTR4_OUT, PTR4_IN_PU, PTR4_IN,
-               PTR3_FN, PTR3_OUT, PTR3_IN_PU, PTR3_IN,
-               PTR2_FN, PTR2_OUT, PTR2_IN_PU, PTR2_IN,
-               PTR1_FN, PTR1_OUT, PTR1_IN_PU, PTR1_IN,
-               PTR0_FN, PTR0_OUT, PTR0_IN_PU, PTR0_IN }
-       },
-       { PINMUX_CFG_REG("PSCR", 0xa405011c, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTS4_FN, PTS4_OUT, PTS4_IN_PU, PTS4_IN,
-               PTS3_FN, PTS3_OUT, PTS3_IN_PU, PTS3_IN,
-               PTS2_FN, PTS2_OUT, PTS2_IN_PU, PTS2_IN,
-               PTS1_FN, PTS1_OUT, PTS1_IN_PU, PTS1_IN,
-               PTS0_FN, PTS0_OUT, PTS0_IN_PU, PTS0_IN }
-       },
-       { PINMUX_CFG_REG("PTCR", 0xa405011e, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTT4_FN, PTT4_OUT, PTT4_IN_PU, PTT4_IN,
-               PTT3_FN, PTT3_OUT, PTT3_IN_PU, PTT3_IN,
-               PTT2_FN, PTT2_OUT, PTT2_IN_PU, PTT2_IN,
-               PTT1_FN, PTT1_OUT, PTT1_IN_PU, PTT1_IN,
-               PTT0_FN, PTT0_OUT, PTT0_IN_PU, PTT0_IN }
-       },
-       { PINMUX_CFG_REG("PUCR", 0xa4050120, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTU4_FN, PTU4_OUT, PTU4_IN_PU, PTU4_IN,
-               PTU3_FN, PTU3_OUT, PTU3_IN_PU, PTU3_IN,
-               PTU2_FN, PTU2_OUT, PTU2_IN_PU, PTU2_IN,
-               PTU1_FN, PTU1_OUT, PTU1_IN_PU, PTU1_IN,
-               PTU0_FN, PTU0_OUT, PTU0_IN_PU, PTU0_IN }
-       },
-       { PINMUX_CFG_REG("PVCR", 0xa4050122, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTV4_FN, PTV4_OUT, PTV4_IN_PU, PTV4_IN,
-               PTV3_FN, PTV3_OUT, PTV3_IN_PU, PTV3_IN,
-               PTV2_FN, PTV2_OUT, PTV2_IN_PU, PTV2_IN,
-               PTV1_FN, PTV1_OUT, PTV1_IN_PU, PTV1_IN,
-               PTV0_FN, PTV0_OUT, PTV0_IN_PU, PTV0_IN }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR", 0xa4050140, 8) {
-               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR", 0xa4050142, 8) {
-               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDR", 0xa4050144, 8) {
-               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
-               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDR", 0xa4050148, 8) {
-               0, PTE6_DATA, PTE5_DATA, PTE4_DATA,
-               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
-       },
-       { PINMUX_DATA_REG("PFDR", 0xa405014a, 8) {
-               0, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR", 0xa405014c, 8) {
-               0, PTG6_DATA, PTG5_DATA, PTG4_DATA,
-               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
-       },
-       { PINMUX_DATA_REG("PHDR", 0xa405014e, 8) {
-               0, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR", 0xa4050150, 8) {
-               0, PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
-               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
-       },
-       { PINMUX_DATA_REG("PKDR", 0xa4050152, 8) {
-               0, 0, 0, 0,
-               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
-       },
-       { PINMUX_DATA_REG("PLDR", 0xa4050154, 8) {
-               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-               PTL3_DATA, 0, 0, 0 }
-       },
-       { PINMUX_DATA_REG("PMDR", 0xa4050156, 8) {
-               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
-       },
-       { PINMUX_DATA_REG("PPDR", 0xa4050158, 8) {
-               0, 0, 0, PTP4_DATA,
-               PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA }
-       },
-       { PINMUX_DATA_REG("PRDR", 0xa405015a, 8) {
-               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
-       },
-       { PINMUX_DATA_REG("PSDR", 0xa405015c, 8) {
-               0, 0, 0, PTS4_DATA,
-               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
-       },
-       { PINMUX_DATA_REG("PTDR", 0xa405015e, 8) {
-               0, 0, 0, PTT4_DATA,
-               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
-       },
-       { PINMUX_DATA_REG("PUDR", 0xa4050160, 8) {
-               0, 0, 0, PTU4_DATA,
-               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
-       },
-       { PINMUX_DATA_REG("PVDR", 0xa4050162, 8) {
-               0, 0, 0, PTV4_DATA,
-               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
-       },
-       { },
-};
-
-static struct pinmux_info sh7720_pinmux_info = {
-       .name = "sh7720_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PTA7,
-       .last_gpio = GPIO_FN_STATUS1,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7720_pinmux_info);
+       return sh_pfc_register("pfc-sh7720", NULL, 0);
 }
 
 arch_initcall(plat_pinmux_setup);
index 0688a7502f865cb1d278fa0b12f869f82e028aa2..d9bcc4290997dfb5cdb8eb805cc21f5c9ff13672 100644 (file)
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7722.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
-       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
-       PTC7_DATA, PTC5_DATA, PTC4_DATA, PTC3_DATA, PTC2_DATA, PTC0_DATA,
-       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
-       PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA, PTE1_DATA, PTE0_DATA,
-       PTF6_DATA, PTF5_DATA, PTF4_DATA,
-       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
-       PTG4_DATA, PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
-       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
-       PTJ7_DATA, PTJ6_DATA, PTJ5_DATA, PTJ1_DATA, PTJ0_DATA,
-       PTK6_DATA, PTK5_DATA, PTK4_DATA,
-       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
-       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
-       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
-       PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
-       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
-       PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
-       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
-       PTR4_DATA, PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
-       PTS4_DATA, PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
-       PTT4_DATA, PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
-       PTU4_DATA, PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
-       PTV4_DATA, PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
-       PTW6_DATA, PTW5_DATA, PTW4_DATA,
-       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
-       PTX6_DATA, PTX5_DATA, PTX4_DATA,
-       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
-       PTY6_DATA, PTY5_DATA, PTY4_DATA,
-       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
-       PTZ5_DATA, PTZ4_DATA, PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
-       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
-       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
-       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
-       PTC7_IN, PTC5_IN, PTC4_IN, PTC3_IN, PTC2_IN, PTC0_IN,
-       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN, PTD3_IN, PTD2_IN, PTD1_IN,
-       PTE7_IN, PTE6_IN, PTE5_IN, PTE4_IN, PTE1_IN, PTE0_IN,
-       PTF6_IN, PTF5_IN, PTF4_IN, PTF3_IN, PTF2_IN, PTF1_IN,
-       PTH6_IN, PTH5_IN, PTH1_IN, PTH0_IN,
-       PTJ1_IN, PTJ0_IN,
-       PTK6_IN, PTK5_IN, PTK4_IN, PTK3_IN, PTK2_IN, PTK0_IN,
-       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN,
-       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
-       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
-       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
-       PTN7_IN, PTN6_IN, PTN5_IN, PTN4_IN,
-       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
-       PTQ5_IN, PTQ4_IN, PTQ3_IN, PTQ2_IN, PTQ0_IN,
-       PTR2_IN,
-       PTS4_IN, PTS2_IN, PTS1_IN,
-       PTT4_IN, PTT3_IN, PTT2_IN, PTT1_IN,
-       PTU4_IN, PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
-       PTV4_IN, PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
-       PTW6_IN, PTW4_IN, PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
-       PTX6_IN, PTX5_IN, PTX4_IN, PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
-       PTY5_IN, PTY4_IN, PTY3_IN, PTY2_IN, PTY0_IN,
-       PTZ5_IN, PTZ4_IN, PTZ3_IN, PTZ2_IN, PTZ1_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLDOWN_BEGIN,
-       PTA7_IN_PD, PTA6_IN_PD, PTA5_IN_PD, PTA4_IN_PD,
-       PTA3_IN_PD, PTA2_IN_PD, PTA1_IN_PD, PTA0_IN_PD,
-       PTE7_IN_PD, PTE6_IN_PD, PTE5_IN_PD, PTE4_IN_PD, PTE1_IN_PD, PTE0_IN_PD,
-       PTF6_IN_PD, PTF5_IN_PD, PTF4_IN_PD, PTF3_IN_PD, PTF2_IN_PD, PTF1_IN_PD,
-       PTH6_IN_PD, PTH5_IN_PD, PTH1_IN_PD, PTH0_IN_PD,
-       PTK6_IN_PD, PTK5_IN_PD, PTK4_IN_PD, PTK3_IN_PD, PTK2_IN_PD, PTK0_IN_PD,
-       PTL7_IN_PD, PTL6_IN_PD, PTL5_IN_PD, PTL4_IN_PD,
-       PTL3_IN_PD, PTL2_IN_PD, PTL1_IN_PD, PTL0_IN_PD,
-       PTM7_IN_PD, PTM6_IN_PD, PTM5_IN_PD, PTM4_IN_PD,
-       PTM3_IN_PD, PTM2_IN_PD, PTM1_IN_PD, PTM0_IN_PD,
-       PTQ5_IN_PD, PTQ4_IN_PD, PTQ3_IN_PD, PTQ2_IN_PD,
-       PTS4_IN_PD, PTS2_IN_PD, PTS1_IN_PD,
-       PTT4_IN_PD, PTT3_IN_PD, PTT2_IN_PD, PTT1_IN_PD,
-       PTU4_IN_PD, PTU3_IN_PD, PTU2_IN_PD, PTU1_IN_PD, PTU0_IN_PD,
-       PTV4_IN_PD, PTV3_IN_PD, PTV2_IN_PD, PTV1_IN_PD, PTV0_IN_PD,
-       PTW6_IN_PD, PTW4_IN_PD, PTW3_IN_PD, PTW2_IN_PD, PTW1_IN_PD, PTW0_IN_PD,
-       PTX6_IN_PD, PTX5_IN_PD, PTX4_IN_PD,
-       PTX3_IN_PD, PTX2_IN_PD, PTX1_IN_PD, PTX0_IN_PD,
-       PINMUX_INPUT_PULLDOWN_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PTC7_IN_PU, PTC5_IN_PU,
-       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
-       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU,
-       PTJ1_IN_PU, PTJ0_IN_PU,
-       PTQ0_IN_PU,
-       PTR2_IN_PU,
-       PTX6_IN_PU,
-       PTY5_IN_PU, PTY4_IN_PU, PTY3_IN_PU, PTY2_IN_PU, PTY0_IN_PU,
-       PTZ5_IN_PU, PTZ4_IN_PU, PTZ3_IN_PU, PTZ2_IN_PU, PTZ1_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PTA7_OUT, PTA5_OUT,
-       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
-       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
-       PTC4_OUT, PTC3_OUT, PTC2_OUT, PTC0_OUT,
-       PTD6_OUT, PTD5_OUT, PTD4_OUT,
-       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
-       PTE7_OUT, PTE6_OUT, PTE5_OUT, PTE4_OUT, PTE1_OUT, PTE0_OUT,
-       PTF6_OUT, PTF5_OUT, PTF4_OUT, PTF3_OUT, PTF2_OUT, PTF0_OUT,
-       PTG4_OUT, PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
-       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
-       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
-       PTJ7_OUT, PTJ6_OUT, PTJ5_OUT, PTJ1_OUT, PTJ0_OUT,
-       PTK6_OUT, PTK5_OUT, PTK4_OUT, PTK3_OUT, PTK1_OUT, PTK0_OUT,
-       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT,
-       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
-       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
-       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
-       PTN7_OUT, PTN6_OUT, PTN5_OUT, PTN4_OUT,
-       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT, PTQ6_OUT, PTQ5_OUT, PTQ4_OUT,
-       PTQ3_OUT, PTQ2_OUT, PTQ1_OUT, PTQ0_OUT,
-       PTR4_OUT, PTR3_OUT, PTR1_OUT, PTR0_OUT,
-       PTS3_OUT, PTS2_OUT, PTS0_OUT,
-       PTT4_OUT, PTT3_OUT, PTT2_OUT, PTT0_OUT,
-       PTU4_OUT, PTU3_OUT, PTU2_OUT, PTU0_OUT,
-       PTV4_OUT, PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
-       PTW5_OUT, PTW4_OUT, PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
-       PTX6_OUT, PTX5_OUT, PTX4_OUT, PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
-       PTY5_OUT, PTY4_OUT, PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_MARK_BEGIN,
-       SCIF0_TXD_MARK, SCIF0_RXD_MARK,
-       SCIF0_RTS_MARK, SCIF0_CTS_MARK, SCIF0_SCK_MARK,
-       SCIF1_TXD_MARK, SCIF1_RXD_MARK,
-       SCIF1_RTS_MARK, SCIF1_CTS_MARK, SCIF1_SCK_MARK,
-       SCIF2_TXD_MARK, SCIF2_RXD_MARK,
-       SCIF2_RTS_MARK, SCIF2_CTS_MARK, SCIF2_SCK_MARK,
-       SIOTXD_MARK, SIORXD_MARK,
-       SIOD_MARK, SIOSTRB0_MARK, SIOSTRB1_MARK,
-       SIOSCK_MARK, SIOMCK_MARK,
-       VIO_D15_MARK, VIO_D14_MARK, VIO_D13_MARK, VIO_D12_MARK,
-       VIO_D11_MARK, VIO_D10_MARK, VIO_D9_MARK, VIO_D8_MARK,
-       VIO_D7_MARK, VIO_D6_MARK, VIO_D5_MARK, VIO_D4_MARK,
-       VIO_D3_MARK, VIO_D2_MARK, VIO_D1_MARK, VIO_D0_MARK,
-       VIO_CLK_MARK, VIO_VD_MARK, VIO_HD_MARK, VIO_FLD_MARK,
-       VIO_CKO_MARK, VIO_STEX_MARK, VIO_STEM_MARK, VIO_VD2_MARK,
-       VIO_HD2_MARK, VIO_CLK2_MARK,
-       LCDD23_MARK, LCDD22_MARK, LCDD21_MARK, LCDD20_MARK,
-       LCDD19_MARK, LCDD18_MARK, LCDD17_MARK, LCDD16_MARK,
-       LCDD15_MARK, LCDD14_MARK, LCDD13_MARK, LCDD12_MARK,
-       LCDD11_MARK, LCDD10_MARK, LCDD9_MARK, LCDD8_MARK,
-       LCDD7_MARK, LCDD6_MARK, LCDD5_MARK, LCDD4_MARK,
-       LCDD3_MARK, LCDD2_MARK, LCDD1_MARK, LCDD0_MARK,
-       LCDLCLK_MARK, LCDDON_MARK, LCDVCPWC_MARK, LCDVEPWC_MARK,
-       LCDVSYN_MARK, LCDDCK_MARK, LCDHSYN_MARK, LCDDISP_MARK,
-       LCDRS_MARK, LCDCS_MARK, LCDWR_MARK, LCDRD_MARK,
-       LCDDON2_MARK, LCDVCPWC2_MARK, LCDVEPWC2_MARK, LCDVSYN2_MARK,
-       LCDCS2_MARK,
-       IOIS16_MARK, A25_MARK, A24_MARK, A23_MARK, A22_MARK,
-       BS_MARK, CS6B_CE1B_MARK, WAIT_MARK, CS6A_CE2B_MARK,
-       HPD63_MARK, HPD62_MARK, HPD61_MARK, HPD60_MARK,
-       HPD59_MARK, HPD58_MARK, HPD57_MARK, HPD56_MARK,
-       HPD55_MARK, HPD54_MARK, HPD53_MARK, HPD52_MARK,
-       HPD51_MARK, HPD50_MARK, HPD49_MARK, HPD48_MARK,
-       HPDQM7_MARK, HPDQM6_MARK, HPDQM5_MARK, HPDQM4_MARK,
-       IRQ0_MARK, IRQ1_MARK, IRQ2_MARK, IRQ3_MARK,
-       IRQ4_MARK, IRQ5_MARK, IRQ6_MARK, IRQ7_MARK,
-       SDHICD_MARK, SDHIWP_MARK, SDHID3_MARK, SDHID2_MARK,
-       SDHID1_MARK, SDHID0_MARK, SDHICMD_MARK, SDHICLK_MARK,
-       SIUAOLR_MARK, SIUAOBT_MARK, SIUAISLD_MARK, SIUAILR_MARK,
-       SIUAIBT_MARK, SIUAOSLD_MARK, SIUMCKA_MARK, SIUFCKA_MARK,
-       SIUBOLR_MARK, SIUBOBT_MARK, SIUBISLD_MARK, SIUBILR_MARK,
-       SIUBIBT_MARK, SIUBOSLD_MARK, SIUMCKB_MARK, SIUFCKB_MARK,
-       AUDSYNC_MARK, AUDATA3_MARK, AUDATA2_MARK, AUDATA1_MARK, AUDATA0_MARK,
-       DACK_MARK, DREQ0_MARK,
-       DV_CLKI_MARK, DV_CLK_MARK, DV_HSYNC_MARK, DV_VSYNC_MARK,
-       DV_D15_MARK, DV_D14_MARK, DV_D13_MARK, DV_D12_MARK,
-       DV_D11_MARK, DV_D10_MARK, DV_D9_MARK, DV_D8_MARK,
-       DV_D7_MARK, DV_D6_MARK, DV_D5_MARK, DV_D4_MARK,
-       DV_D3_MARK, DV_D2_MARK, DV_D1_MARK, DV_D0_MARK,
-       STATUS0_MARK, PDSTATUS_MARK,
-       SIOF0_MCK_MARK, SIOF0_SCK_MARK,
-       SIOF0_SYNC_MARK, SIOF0_SS1_MARK, SIOF0_SS2_MARK,
-       SIOF0_TXD_MARK, SIOF0_RXD_MARK,
-       SIOF1_MCK_MARK, SIOF1_SCK_MARK,
-       SIOF1_SYNC_MARK, SIOF1_SS1_MARK, SIOF1_SS2_MARK,
-       SIOF1_TXD_MARK, SIOF1_RXD_MARK,
-       SIM_D_MARK, SIM_CLK_MARK, SIM_RST_MARK,
-       TS_SDAT_MARK, TS_SCK_MARK, TS_SDEN_MARK, TS_SPSYNC_MARK,
-       IRDA_IN_MARK, IRDA_OUT_MARK,
-       TPUTO_MARK,
-       FCE_MARK, NAF7_MARK, NAF6_MARK, NAF5_MARK, NAF4_MARK,
-       NAF3_MARK, NAF2_MARK, NAF1_MARK, NAF0_MARK, FCDE_MARK,
-       FOE_MARK, FSC_MARK, FWE_MARK, FRB_MARK,
-       KEYIN0_MARK, KEYIN1_MARK, KEYIN2_MARK, KEYIN3_MARK, KEYIN4_MARK,
-       KEYOUT0_MARK, KEYOUT1_MARK, KEYOUT2_MARK, KEYOUT3_MARK,
-       KEYOUT4_IN6_MARK, KEYOUT5_IN5_MARK,
-       PINMUX_MARK_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       VIO_D7_SCIF1_SCK, VIO_D6_SCIF1_RXD, VIO_D5_SCIF1_TXD, VIO_D4,
-       VIO_D3, VIO_D2, VIO_D1, VIO_D0_LCDLCLK,
-       HPD55, HPD54, HPD53, HPD52, HPD51, HPD50, HPD49, HPD48,
-       IOIS16, HPDQM7, HPDQM6, HPDQM5, HPDQM4,
-       SDHICD, SDHIWP, SDHID3, IRQ2_SDHID2, SDHID1, SDHID0, SDHICMD, SDHICLK,
-       A25, A24, A23, A22, IRQ5, IRQ4_BS,
-       PTF6, SIOSCK_SIUBOBT, SIOSTRB1_SIUBOLR,
-       SIOSTRB0_SIUBIBT, SIOD_SIUBILR, SIORXD_SIUBISLD, SIOTXD_SIUBOSLD,
-       AUDSYNC, AUDATA3, AUDATA2, AUDATA1, AUDATA0,
-       LCDVCPWC_LCDVCPWC2, LCDVSYN2_DACK, LCDVSYN, LCDDISP_LCDRS,
-       LCDHSYN_LCDCS, LCDDON_LCDDON2, LCDD17_DV_HSYNC, LCDD16_DV_VSYNC,
-       STATUS0, PDSTATUS, IRQ1, IRQ0,
-       SIUAILR_SIOF1_SS2, SIUAIBT_SIOF1_SS1, SIUAOLR_SIOF1_SYNC,
-       SIUAOBT_SIOF1_SCK, SIUAISLD_SIOF1_RXD, SIUAOSLD_SIOF1_TXD, PTK0,
-       LCDD15_DV_D15, LCDD14_DV_D14, LCDD13_DV_D13, LCDD12_DV_D12,
-       LCDD11_DV_D11, LCDD10_DV_D10, LCDD9_DV_D9, LCDD8_DV_D8,
-       LCDD7_DV_D7, LCDD6_DV_D6, LCDD5_DV_D5, LCDD4_DV_D4,
-       LCDD3_DV_D3, LCDD2_DV_D2, LCDD1_DV_D1, LCDD0_DV_D0,
-       HPD63, HPD62, HPD61, HPD60, HPD59, HPD58, HPD57, HPD56,
-       SIOF0_SS2_SIM_RST, SIOF0_SS1_TS_SPSYNC, SIOF0_SYNC_TS_SDEN,
-       SIOF0_SCK_TS_SCK, PTQ2, PTQ1, PTQ0,
-       LCDRD, CS6B_CE1B_LCDCS2, WAIT, LCDDCK_LCDWR, LCDVEPWC_LCDVEPWC2,
-       SCIF0_CTS_SIUAISPD, SCIF0_RTS_SIUAOSPD,
-       SCIF0_SCK_TPUTO, SCIF0_RXD, SCIF0_TXD,
-       FOE_VIO_VD2, FWE, FSC, DREQ0, FCDE,
-       NAF2_VIO_D10, NAF1_VIO_D9, NAF0_VIO_D8,
-       FRB_VIO_CLK2, FCE_VIO_HD2,
-       NAF7_VIO_D15, NAF6_VIO_D14, NAF5_VIO_D13, NAF4_VIO_D12, NAF3_VIO_D11,
-       VIO_FLD_SCIF2_CTS, VIO_CKO_SCIF2_RTS, VIO_STEX_SCIF2_SCK,
-       VIO_STEM_SCIF2_TXD, VIO_HD_SCIF2_RXD,
-       VIO_VD_SCIF1_CTS, VIO_CLK_SCIF1_RTS,
-       CS6A_CE2B, LCDD23, LCDD22, LCDD21, LCDD20,
-       LCDD19_DV_CLKI, LCDD18_DV_CLK,
-       KEYOUT5_IN5, KEYOUT4_IN6, KEYOUT3, KEYOUT2, KEYOUT1, KEYOUT0,
-       KEYIN4_IRQ7, KEYIN3, KEYIN2, KEYIN1, KEYIN0_IRQ6,
-
-       PSA15_KEYIN0, PSA15_IRQ6, PSA14_KEYIN4, PSA14_IRQ7,
-       PSA9_IRQ4, PSA9_BS, PSA4_IRQ2, PSA4_SDHID2,
-       PSB15_SIOTXD, PSB15_SIUBOSLD, PSB14_SIORXD, PSB14_SIUBISLD,
-       PSB13_SIOD, PSB13_SIUBILR, PSB12_SIOSTRB0, PSB12_SIUBIBT,
-       PSB11_SIOSTRB1, PSB11_SIUBOLR, PSB10_SIOSCK, PSB10_SIUBOBT,
-       PSB9_SIOMCK, PSB9_SIUMCKB, PSB8_SIOF0_MCK, PSB8_IRQ3,
-       PSB7_SIOF0_TXD, PSB7_IRDA_OUT, PSB6_SIOF0_RXD, PSB6_IRDA_IN,
-       PSB5_SIOF0_SCK, PSB5_TS_SCK, PSB4_SIOF0_SYNC, PSB4_TS_SDEN,
-       PSB3_SIOF0_SS1, PSB3_TS_SPSYNC, PSB2_SIOF0_SS2, PSB2_SIM_RST,
-       PSB1_SIUMCKA, PSB1_SIOF1_MCK, PSB0_SIUAOSLD, PSB0_SIOF1_TXD,
-       PSC15_SIUAISLD, PSC15_SIOF1_RXD, PSC14_SIUAOBT, PSC14_SIOF1_SCK,
-       PSC13_SIUAOLR, PSC13_SIOF1_SYNC, PSC12_SIUAIBT, PSC12_SIOF1_SS1,
-       PSC11_SIUAILR, PSC11_SIOF1_SS2, PSC0_NAF, PSC0_VIO,
-       PSD13_VIO, PSD13_SCIF2, PSD12_VIO, PSD12_SCIF1,
-       PSD11_VIO, PSD11_SCIF1, PSD10_VIO_D0, PSD10_LCDLCLK,
-       PSD9_SIOMCK_SIUMCKB, PSD9_SIUFCKB, PSD8_SCIF0_SCK, PSD8_TPUTO,
-       PSD7_SCIF0_RTS, PSD7_SIUAOSPD, PSD6_SCIF0_CTS, PSD6_SIUAISPD,
-       PSD5_CS6B_CE1B, PSD5_LCDCS2,
-       PSD3_LCDVEPWC_LCDVCPWC, PSD3_LCDVEPWC2_LCDVCPWC2,
-       PSD2_LCDDON, PSD2_LCDDON2, PSD0_LCDD19_LCDD0, PSD0_DV,
-       PSE15_SIOF0_MCK_IRQ3, PSE15_SIM_D,
-       PSE14_SIOF0_TXD_IRDA_OUT, PSE14_SIM_CLK,
-       PSE13_SIOF0_RXD_IRDA_IN, PSE13_TS_SDAT, PSE12_LCDVSYN2, PSE12_DACK,
-       PSE11_SIUMCKA_SIOF1_MCK, PSE11_SIUFCKA,
-       PSE3_FLCTL, PSE3_VIO, PSE2_NAF2, PSE2_VIO_D10,
-       PSE1_NAF1, PSE1_VIO_D9, PSE0_NAF0, PSE0_VIO_D8,
-
-       HIZA14_KEYSC, HIZA14_HIZ,
-       HIZA10_NAF, HIZA10_HIZ,
-       HIZA9_VIO, HIZA9_HIZ,
-       HIZA8_LCDC, HIZA8_HIZ,
-       HIZA7_LCDC, HIZA7_HIZ,
-       HIZA6_LCDC, HIZA6_HIZ,
-       HIZB4_SIUA, HIZB4_HIZ,
-       HIZB1_VIO, HIZB1_HIZ,
-       HIZB0_VIO, HIZB0_HIZ,
-       HIZC15_IRQ7, HIZC15_HIZ,
-       HIZC14_IRQ6, HIZC14_HIZ,
-       HIZC13_IRQ5, HIZC13_HIZ,
-       HIZC12_IRQ4, HIZC12_HIZ,
-       HIZC11_IRQ3, HIZC11_HIZ,
-       HIZC10_IRQ2, HIZC10_HIZ,
-       HIZC9_IRQ1, HIZC9_HIZ,
-       HIZC8_IRQ0, HIZC8_HIZ,
-       MSELB9_VIO, MSELB9_VIO2,
-       MSELB8_RGB, MSELB8_SYS,
-       PINMUX_FUNCTION_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       /* PTA */
-       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_IN_PD, PTA7_OUT),
-       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_IN_PD),
-       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_IN_PD, PTA5_OUT),
-       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_IN_PD),
-       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_IN_PD),
-       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_IN_PD),
-       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_IN_PD),
-       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_IN_PD),
-
-       /* PTB */
-       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT),
-       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT),
-       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT),
-       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT),
-       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT),
-       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT),
-       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT),
-       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT),
-
-       /* PTC */
-       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_IN_PU),
-       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_IN_PU),
-       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT),
-       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT),
-       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT),
-       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT),
-
-       /* PTD */
-       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_IN_PU),
-       PINMUX_DATA(PTD6_DATA, PTD6_OUT, PTD6_IN, PTD6_IN_PU),
-       PINMUX_DATA(PTD5_DATA, PTD5_OUT, PTD5_IN, PTD5_IN_PU),
-       PINMUX_DATA(PTD4_DATA, PTD4_OUT, PTD4_IN, PTD4_IN_PU),
-       PINMUX_DATA(PTD3_DATA, PTD3_OUT, PTD3_IN, PTD3_IN_PU),
-       PINMUX_DATA(PTD2_DATA, PTD2_OUT, PTD2_IN, PTD2_IN_PU),
-       PINMUX_DATA(PTD1_DATA, PTD1_OUT, PTD1_IN, PTD1_IN_PU),
-       PINMUX_DATA(PTD0_DATA, PTD0_OUT),
-
-       /* PTE */
-       PINMUX_DATA(PTE7_DATA, PTE7_OUT, PTE7_IN, PTE7_IN_PD),
-       PINMUX_DATA(PTE6_DATA, PTE6_OUT, PTE6_IN, PTE6_IN_PD),
-       PINMUX_DATA(PTE5_DATA, PTE5_OUT, PTE5_IN, PTE5_IN_PD),
-       PINMUX_DATA(PTE4_DATA, PTE4_OUT, PTE4_IN, PTE4_IN_PD),
-       PINMUX_DATA(PTE1_DATA, PTE1_OUT, PTE1_IN, PTE1_IN_PD),
-       PINMUX_DATA(PTE0_DATA, PTE0_OUT, PTE0_IN, PTE0_IN_PD),
-
-       /* PTF */
-       PINMUX_DATA(PTF6_DATA, PTF6_OUT, PTF6_IN, PTF6_IN_PD),
-       PINMUX_DATA(PTF5_DATA, PTF5_OUT, PTF5_IN, PTF5_IN_PD),
-       PINMUX_DATA(PTF4_DATA, PTF4_OUT, PTF4_IN, PTF4_IN_PD),
-       PINMUX_DATA(PTF3_DATA, PTF3_OUT, PTF3_IN, PTF3_IN_PD),
-       PINMUX_DATA(PTF2_DATA, PTF2_OUT, PTF2_IN, PTF2_IN_PD),
-       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_IN_PD),
-       PINMUX_DATA(PTF0_DATA, PTF0_OUT),
-
-       /* PTG */
-       PINMUX_DATA(PTG4_DATA, PTG4_OUT),
-       PINMUX_DATA(PTG3_DATA, PTG3_OUT),
-       PINMUX_DATA(PTG2_DATA, PTG2_OUT),
-       PINMUX_DATA(PTG1_DATA, PTG1_OUT),
-       PINMUX_DATA(PTG0_DATA, PTG0_OUT),
-
-       /* PTH */
-       PINMUX_DATA(PTH7_DATA, PTH7_OUT),
-       PINMUX_DATA(PTH6_DATA, PTH6_OUT, PTH6_IN, PTH6_IN_PD),
-       PINMUX_DATA(PTH5_DATA, PTH5_OUT, PTH5_IN, PTH5_IN_PD),
-       PINMUX_DATA(PTH4_DATA, PTH4_OUT),
-       PINMUX_DATA(PTH3_DATA, PTH3_OUT),
-       PINMUX_DATA(PTH2_DATA, PTH2_OUT),
-       PINMUX_DATA(PTH1_DATA, PTH1_OUT, PTH1_IN, PTH1_IN_PD),
-       PINMUX_DATA(PTH0_DATA, PTH0_OUT, PTH0_IN, PTH0_IN_PD),
-
-       /* PTJ */
-       PINMUX_DATA(PTJ7_DATA, PTJ7_OUT),
-       PINMUX_DATA(PTJ6_DATA, PTJ6_OUT),
-       PINMUX_DATA(PTJ5_DATA, PTJ5_OUT),
-       PINMUX_DATA(PTJ1_DATA, PTJ1_OUT, PTJ1_IN, PTJ1_IN_PU),
-       PINMUX_DATA(PTJ0_DATA, PTJ0_OUT, PTJ0_IN, PTJ0_IN_PU),
-
-       /* PTK */
-       PINMUX_DATA(PTK6_DATA, PTK6_OUT, PTK6_IN, PTK6_IN_PD),
-       PINMUX_DATA(PTK5_DATA, PTK5_OUT, PTK5_IN, PTK5_IN_PD),
-       PINMUX_DATA(PTK4_DATA, PTK4_OUT, PTK4_IN, PTK4_IN_PD),
-       PINMUX_DATA(PTK3_DATA, PTK3_OUT, PTK3_IN, PTK3_IN_PD),
-       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_IN_PD),
-       PINMUX_DATA(PTK1_DATA, PTK1_OUT),
-       PINMUX_DATA(PTK0_DATA, PTK0_OUT, PTK0_IN, PTK0_IN_PD),
-
-       /* PTL */
-       PINMUX_DATA(PTL7_DATA, PTL7_OUT, PTL7_IN, PTL7_IN_PD),
-       PINMUX_DATA(PTL6_DATA, PTL6_OUT, PTL6_IN, PTL6_IN_PD),
-       PINMUX_DATA(PTL5_DATA, PTL5_OUT, PTL5_IN, PTL5_IN_PD),
-       PINMUX_DATA(PTL4_DATA, PTL4_OUT, PTL4_IN, PTL4_IN_PD),
-       PINMUX_DATA(PTL3_DATA, PTL3_OUT, PTL3_IN, PTL3_IN_PD),
-       PINMUX_DATA(PTL2_DATA, PTL2_OUT, PTL2_IN, PTL2_IN_PD),
-       PINMUX_DATA(PTL1_DATA, PTL1_OUT, PTL1_IN, PTL1_IN_PD),
-       PINMUX_DATA(PTL0_DATA, PTL0_OUT, PTL0_IN, PTL0_IN_PD),
-
-       /* PTM */
-       PINMUX_DATA(PTM7_DATA, PTM7_OUT, PTM7_IN, PTM7_IN_PD),
-       PINMUX_DATA(PTM6_DATA, PTM6_OUT, PTM6_IN, PTM6_IN_PD),
-       PINMUX_DATA(PTM5_DATA, PTM5_OUT, PTM5_IN, PTM5_IN_PD),
-       PINMUX_DATA(PTM4_DATA, PTM4_OUT, PTM4_IN, PTM4_IN_PD),
-       PINMUX_DATA(PTM3_DATA, PTM3_OUT, PTM3_IN, PTM3_IN_PD),
-       PINMUX_DATA(PTM2_DATA, PTM2_OUT, PTM2_IN, PTM2_IN_PD),
-       PINMUX_DATA(PTM1_DATA, PTM1_OUT, PTM1_IN, PTM1_IN_PD),
-       PINMUX_DATA(PTM0_DATA, PTM0_OUT, PTM0_IN, PTM0_IN_PD),
-
-       /* PTN */
-       PINMUX_DATA(PTN7_DATA, PTN7_OUT, PTN7_IN),
-       PINMUX_DATA(PTN6_DATA, PTN6_OUT, PTN6_IN),
-       PINMUX_DATA(PTN5_DATA, PTN5_OUT, PTN5_IN),
-       PINMUX_DATA(PTN4_DATA, PTN4_OUT, PTN4_IN),
-       PINMUX_DATA(PTN3_DATA, PTN3_OUT, PTN3_IN),
-       PINMUX_DATA(PTN2_DATA, PTN2_OUT, PTN2_IN),
-       PINMUX_DATA(PTN1_DATA, PTN1_OUT, PTN1_IN),
-       PINMUX_DATA(PTN0_DATA, PTN0_OUT, PTN0_IN),
-
-       /* PTQ */
-       PINMUX_DATA(PTQ6_DATA, PTQ6_OUT),
-       PINMUX_DATA(PTQ5_DATA, PTQ5_OUT, PTQ5_IN, PTQ5_IN_PD),
-       PINMUX_DATA(PTQ4_DATA, PTQ4_OUT, PTQ4_IN, PTQ4_IN_PD),
-       PINMUX_DATA(PTQ3_DATA, PTQ3_OUT, PTQ3_IN, PTQ3_IN_PD),
-       PINMUX_DATA(PTQ2_DATA, PTQ2_IN, PTQ2_IN_PD),
-       PINMUX_DATA(PTQ1_DATA, PTQ1_OUT),
-       PINMUX_DATA(PTQ0_DATA, PTQ0_OUT, PTQ0_IN, PTQ0_IN_PU),
-
-       /* PTR */
-       PINMUX_DATA(PTR4_DATA, PTR4_OUT),
-       PINMUX_DATA(PTR3_DATA, PTR3_OUT),
-       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_IN_PU),
-       PINMUX_DATA(PTR1_DATA, PTR1_OUT),
-       PINMUX_DATA(PTR0_DATA, PTR0_OUT),
-
-       /* PTS */
-       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_IN_PD),
-       PINMUX_DATA(PTS3_DATA, PTS3_OUT),
-       PINMUX_DATA(PTS2_DATA, PTS2_OUT, PTS2_IN, PTS2_IN_PD),
-       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_IN_PD),
-       PINMUX_DATA(PTS0_DATA, PTS0_OUT),
-
-       /* PTT */
-       PINMUX_DATA(PTT4_DATA, PTT4_OUT, PTT4_IN, PTT4_IN_PD),
-       PINMUX_DATA(PTT3_DATA, PTT3_OUT, PTT3_IN, PTT3_IN_PD),
-       PINMUX_DATA(PTT2_DATA, PTT2_OUT, PTT2_IN, PTT2_IN_PD),
-       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_IN_PD),
-       PINMUX_DATA(PTT0_DATA, PTT0_OUT),
-
-       /* PTU */
-       PINMUX_DATA(PTU4_DATA, PTU4_OUT, PTU4_IN, PTU4_IN_PD),
-       PINMUX_DATA(PTU3_DATA, PTU3_OUT, PTU3_IN, PTU3_IN_PD),
-       PINMUX_DATA(PTU2_DATA, PTU2_OUT, PTU2_IN, PTU2_IN_PD),
-       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_IN_PD),
-       PINMUX_DATA(PTU0_DATA, PTU0_OUT, PTU0_IN, PTU0_IN_PD),
-
-       /* PTV */
-       PINMUX_DATA(PTV4_DATA, PTV4_OUT, PTV4_IN, PTV4_IN_PD),
-       PINMUX_DATA(PTV3_DATA, PTV3_OUT, PTV3_IN, PTV3_IN_PD),
-       PINMUX_DATA(PTV2_DATA, PTV2_OUT, PTV2_IN, PTV2_IN_PD),
-       PINMUX_DATA(PTV1_DATA, PTV1_OUT, PTV1_IN, PTV1_IN_PD),
-       PINMUX_DATA(PTV0_DATA, PTV0_OUT, PTV0_IN, PTV0_IN_PD),
-
-       /* PTW */
-       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_IN_PD),
-       PINMUX_DATA(PTW5_DATA, PTW5_OUT),
-       PINMUX_DATA(PTW4_DATA, PTW4_OUT, PTW4_IN, PTW4_IN_PD),
-       PINMUX_DATA(PTW3_DATA, PTW3_OUT, PTW3_IN, PTW3_IN_PD),
-       PINMUX_DATA(PTW2_DATA, PTW2_OUT, PTW2_IN, PTW2_IN_PD),
-       PINMUX_DATA(PTW1_DATA, PTW1_OUT, PTW1_IN, PTW1_IN_PD),
-       PINMUX_DATA(PTW0_DATA, PTW0_OUT, PTW0_IN, PTW0_IN_PD),
-
-       /* PTX */
-       PINMUX_DATA(PTX6_DATA, PTX6_OUT, PTX6_IN, PTX6_IN_PD),
-       PINMUX_DATA(PTX5_DATA, PTX5_OUT, PTX5_IN, PTX5_IN_PD),
-       PINMUX_DATA(PTX4_DATA, PTX4_OUT, PTX4_IN, PTX4_IN_PD),
-       PINMUX_DATA(PTX3_DATA, PTX3_OUT, PTX3_IN, PTX3_IN_PD),
-       PINMUX_DATA(PTX2_DATA, PTX2_OUT, PTX2_IN, PTX2_IN_PD),
-       PINMUX_DATA(PTX1_DATA, PTX1_OUT, PTX1_IN, PTX1_IN_PD),
-       PINMUX_DATA(PTX0_DATA, PTX0_OUT, PTX0_IN, PTX0_IN_PD),
-
-       /* PTY */
-       PINMUX_DATA(PTY5_DATA, PTY5_OUT, PTY5_IN, PTY5_IN_PU),
-       PINMUX_DATA(PTY4_DATA, PTY4_OUT, PTY4_IN, PTY4_IN_PU),
-       PINMUX_DATA(PTY3_DATA, PTY3_OUT, PTY3_IN, PTY3_IN_PU),
-       PINMUX_DATA(PTY2_DATA, PTY2_OUT, PTY2_IN, PTY2_IN_PU),
-       PINMUX_DATA(PTY1_DATA, PTY1_OUT),
-       PINMUX_DATA(PTY0_DATA, PTY0_OUT, PTY0_IN, PTY0_IN_PU),
-
-       /* PTZ */
-       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_IN_PU),
-       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_IN_PU),
-       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_IN_PU),
-       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_IN_PU),
-       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_IN_PU),
-
-       /* SCIF0 */
-       PINMUX_DATA(SCIF0_TXD_MARK, SCIF0_TXD),
-       PINMUX_DATA(SCIF0_RXD_MARK, SCIF0_RXD),
-       PINMUX_DATA(SCIF0_RTS_MARK, PSD7_SCIF0_RTS, SCIF0_RTS_SIUAOSPD),
-       PINMUX_DATA(SCIF0_CTS_MARK, PSD6_SCIF0_CTS, SCIF0_CTS_SIUAISPD),
-       PINMUX_DATA(SCIF0_SCK_MARK, PSD8_SCIF0_SCK, SCIF0_SCK_TPUTO),
-
-       /* SCIF1 */
-       PINMUX_DATA(SCIF1_TXD_MARK, PSD11_SCIF1, VIO_D5_SCIF1_TXD),
-       PINMUX_DATA(SCIF1_RXD_MARK, PSD11_SCIF1, VIO_D6_SCIF1_RXD),
-       PINMUX_DATA(SCIF1_RTS_MARK, PSD12_SCIF1, VIO_CLK_SCIF1_RTS),
-       PINMUX_DATA(SCIF1_CTS_MARK, PSD12_SCIF1, VIO_VD_SCIF1_CTS),
-       PINMUX_DATA(SCIF1_SCK_MARK, PSD11_SCIF1, VIO_D7_SCIF1_SCK),
-
-       /* SCIF2 */
-       PINMUX_DATA(SCIF2_TXD_MARK, PSD13_SCIF2, VIO_STEM_SCIF2_TXD),
-       PINMUX_DATA(SCIF2_RXD_MARK, PSD13_SCIF2, VIO_HD_SCIF2_RXD),
-       PINMUX_DATA(SCIF2_RTS_MARK, PSD13_SCIF2, VIO_CKO_SCIF2_RTS),
-       PINMUX_DATA(SCIF2_CTS_MARK, PSD13_SCIF2, VIO_FLD_SCIF2_CTS),
-       PINMUX_DATA(SCIF2_SCK_MARK, PSD13_SCIF2, VIO_STEX_SCIF2_SCK),
-
-       /* SIO */
-       PINMUX_DATA(SIOTXD_MARK, PSB15_SIOTXD, SIOTXD_SIUBOSLD),
-       PINMUX_DATA(SIORXD_MARK, PSB14_SIORXD, SIORXD_SIUBISLD),
-       PINMUX_DATA(SIOD_MARK, PSB13_SIOD, SIOD_SIUBILR),
-       PINMUX_DATA(SIOSTRB0_MARK, PSB12_SIOSTRB0, SIOSTRB0_SIUBIBT),
-       PINMUX_DATA(SIOSTRB1_MARK, PSB11_SIOSTRB1, SIOSTRB1_SIUBOLR),
-       PINMUX_DATA(SIOSCK_MARK, PSB10_SIOSCK, SIOSCK_SIUBOBT),
-       PINMUX_DATA(SIOMCK_MARK, PSD9_SIOMCK_SIUMCKB, PSB9_SIOMCK, PTF6),
-
-       /* CEU */
-       PINMUX_DATA(VIO_D15_MARK, PSC0_VIO, HIZA10_NAF, NAF7_VIO_D15),
-       PINMUX_DATA(VIO_D14_MARK, PSC0_VIO, HIZA10_NAF, NAF6_VIO_D14),
-       PINMUX_DATA(VIO_D13_MARK, PSC0_VIO, HIZA10_NAF, NAF5_VIO_D13),
-       PINMUX_DATA(VIO_D12_MARK, PSC0_VIO, HIZA10_NAF, NAF4_VIO_D12),
-       PINMUX_DATA(VIO_D11_MARK, PSC0_VIO, HIZA10_NAF, NAF3_VIO_D11),
-       PINMUX_DATA(VIO_D10_MARK, PSE2_VIO_D10, HIZB0_VIO, NAF2_VIO_D10),
-       PINMUX_DATA(VIO_D9_MARK, PSE1_VIO_D9, HIZB0_VIO, NAF1_VIO_D9),
-       PINMUX_DATA(VIO_D8_MARK, PSE0_VIO_D8, HIZB0_VIO, NAF0_VIO_D8),
-       PINMUX_DATA(VIO_D7_MARK, PSD11_VIO, VIO_D7_SCIF1_SCK),
-       PINMUX_DATA(VIO_D6_MARK, PSD11_VIO, VIO_D6_SCIF1_RXD),
-       PINMUX_DATA(VIO_D5_MARK, PSD11_VIO, VIO_D5_SCIF1_TXD),
-       PINMUX_DATA(VIO_D4_MARK, VIO_D4),
-       PINMUX_DATA(VIO_D3_MARK, VIO_D3),
-       PINMUX_DATA(VIO_D2_MARK, VIO_D2),
-       PINMUX_DATA(VIO_D1_MARK, VIO_D1),
-       PINMUX_DATA(VIO_D0_MARK, PSD10_VIO_D0, VIO_D0_LCDLCLK),
-       PINMUX_DATA(VIO_CLK_MARK, PSD12_VIO, MSELB9_VIO, VIO_CLK_SCIF1_RTS),
-       PINMUX_DATA(VIO_VD_MARK, PSD12_VIO, MSELB9_VIO, VIO_VD_SCIF1_CTS),
-       PINMUX_DATA(VIO_HD_MARK, PSD13_VIO, MSELB9_VIO, VIO_HD_SCIF2_RXD),
-       PINMUX_DATA(VIO_FLD_MARK, PSD13_VIO, HIZA9_VIO, VIO_FLD_SCIF2_CTS),
-       PINMUX_DATA(VIO_CKO_MARK, PSD13_VIO, HIZA9_VIO, VIO_CKO_SCIF2_RTS),
-       PINMUX_DATA(VIO_STEX_MARK, PSD13_VIO, HIZA9_VIO, VIO_STEX_SCIF2_SCK),
-       PINMUX_DATA(VIO_STEM_MARK, PSD13_VIO, HIZA9_VIO, VIO_STEM_SCIF2_TXD),
-       PINMUX_DATA(VIO_VD2_MARK, PSE3_VIO, MSELB9_VIO2,
-                   HIZB0_VIO, FOE_VIO_VD2),
-       PINMUX_DATA(VIO_HD2_MARK, PSE3_VIO, MSELB9_VIO2,
-                   HIZB1_VIO, FCE_VIO_HD2),
-       PINMUX_DATA(VIO_CLK2_MARK, PSE3_VIO, MSELB9_VIO2,
-                   HIZB1_VIO, FRB_VIO_CLK2),
-
-       /* LCDC */
-       PINMUX_DATA(LCDD23_MARK, HIZA8_LCDC, LCDD23),
-       PINMUX_DATA(LCDD22_MARK, HIZA8_LCDC, LCDD22),
-       PINMUX_DATA(LCDD21_MARK, HIZA8_LCDC, LCDD21),
-       PINMUX_DATA(LCDD20_MARK, HIZA8_LCDC, LCDD20),
-       PINMUX_DATA(LCDD19_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD19_DV_CLKI),
-       PINMUX_DATA(LCDD18_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD18_DV_CLK),
-       PINMUX_DATA(LCDD17_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC,
-                   LCDD17_DV_HSYNC),
-       PINMUX_DATA(LCDD16_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC,
-                   LCDD16_DV_VSYNC),
-       PINMUX_DATA(LCDD15_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD15_DV_D15),
-       PINMUX_DATA(LCDD14_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD14_DV_D14),
-       PINMUX_DATA(LCDD13_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD13_DV_D13),
-       PINMUX_DATA(LCDD12_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD12_DV_D12),
-       PINMUX_DATA(LCDD11_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD11_DV_D11),
-       PINMUX_DATA(LCDD10_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD10_DV_D10),
-       PINMUX_DATA(LCDD9_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD9_DV_D9),
-       PINMUX_DATA(LCDD8_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD8_DV_D8),
-       PINMUX_DATA(LCDD7_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD7_DV_D7),
-       PINMUX_DATA(LCDD6_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD6_DV_D6),
-       PINMUX_DATA(LCDD5_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD5_DV_D5),
-       PINMUX_DATA(LCDD4_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD4_DV_D4),
-       PINMUX_DATA(LCDD3_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD3_DV_D3),
-       PINMUX_DATA(LCDD2_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD2_DV_D2),
-       PINMUX_DATA(LCDD1_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD1_DV_D1),
-       PINMUX_DATA(LCDD0_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD0_DV_D0),
-       PINMUX_DATA(LCDLCLK_MARK, PSD10_LCDLCLK, VIO_D0_LCDLCLK),
-       /* Main LCD */
-       PINMUX_DATA(LCDDON_MARK, PSD2_LCDDON, HIZA7_LCDC, LCDDON_LCDDON2),
-       PINMUX_DATA(LCDVCPWC_MARK, PSD3_LCDVEPWC_LCDVCPWC,
-                   HIZA6_LCDC, LCDVCPWC_LCDVCPWC2),
-       PINMUX_DATA(LCDVEPWC_MARK, PSD3_LCDVEPWC_LCDVCPWC,
-                   HIZA6_LCDC, LCDVEPWC_LCDVEPWC2),
-       PINMUX_DATA(LCDVSYN_MARK, HIZA7_LCDC, LCDVSYN),
-       /* Main LCD - RGB Mode */
-       PINMUX_DATA(LCDDCK_MARK, MSELB8_RGB, HIZA8_LCDC, LCDDCK_LCDWR),
-       PINMUX_DATA(LCDHSYN_MARK, MSELB8_RGB, HIZA7_LCDC, LCDHSYN_LCDCS),
-       PINMUX_DATA(LCDDISP_MARK, MSELB8_RGB, HIZA7_LCDC, LCDDISP_LCDRS),
-       /* Main LCD - SYS Mode */
-       PINMUX_DATA(LCDRS_MARK, MSELB8_SYS, HIZA7_LCDC, LCDDISP_LCDRS),
-       PINMUX_DATA(LCDCS_MARK, MSELB8_SYS, HIZA7_LCDC, LCDHSYN_LCDCS),
-       PINMUX_DATA(LCDWR_MARK, MSELB8_SYS, HIZA8_LCDC, LCDDCK_LCDWR),
-       PINMUX_DATA(LCDRD_MARK, HIZA7_LCDC, LCDRD),
-       /* Sub LCD - SYS Mode */
-       PINMUX_DATA(LCDDON2_MARK, PSD2_LCDDON2, HIZA7_LCDC, LCDDON_LCDDON2),
-       PINMUX_DATA(LCDVCPWC2_MARK, PSD3_LCDVEPWC2_LCDVCPWC2,
-                   HIZA6_LCDC, LCDVCPWC_LCDVCPWC2),
-       PINMUX_DATA(LCDVEPWC2_MARK, PSD3_LCDVEPWC2_LCDVCPWC2,
-                   HIZA6_LCDC, LCDVEPWC_LCDVEPWC2),
-       PINMUX_DATA(LCDVSYN2_MARK, PSE12_LCDVSYN2, HIZA8_LCDC, LCDVSYN2_DACK),
-       PINMUX_DATA(LCDCS2_MARK, PSD5_LCDCS2, CS6B_CE1B_LCDCS2),
-
-       /* BSC */
-       PINMUX_DATA(IOIS16_MARK, IOIS16),
-       PINMUX_DATA(A25_MARK, A25),
-       PINMUX_DATA(A24_MARK, A24),
-       PINMUX_DATA(A23_MARK, A23),
-       PINMUX_DATA(A22_MARK, A22),
-       PINMUX_DATA(BS_MARK, PSA9_BS, IRQ4_BS),
-       PINMUX_DATA(CS6B_CE1B_MARK, PSD5_CS6B_CE1B, CS6B_CE1B_LCDCS2),
-       PINMUX_DATA(WAIT_MARK, WAIT),
-       PINMUX_DATA(CS6A_CE2B_MARK, CS6A_CE2B),
-
-       /* SBSC */
-       PINMUX_DATA(HPD63_MARK, HPD63),
-       PINMUX_DATA(HPD62_MARK, HPD62),
-       PINMUX_DATA(HPD61_MARK, HPD61),
-       PINMUX_DATA(HPD60_MARK, HPD60),
-       PINMUX_DATA(HPD59_MARK, HPD59),
-       PINMUX_DATA(HPD58_MARK, HPD58),
-       PINMUX_DATA(HPD57_MARK, HPD57),
-       PINMUX_DATA(HPD56_MARK, HPD56),
-       PINMUX_DATA(HPD55_MARK, HPD55),
-       PINMUX_DATA(HPD54_MARK, HPD54),
-       PINMUX_DATA(HPD53_MARK, HPD53),
-       PINMUX_DATA(HPD52_MARK, HPD52),
-       PINMUX_DATA(HPD51_MARK, HPD51),
-       PINMUX_DATA(HPD50_MARK, HPD50),
-       PINMUX_DATA(HPD49_MARK, HPD49),
-       PINMUX_DATA(HPD48_MARK, HPD48),
-       PINMUX_DATA(HPDQM7_MARK, HPDQM7),
-       PINMUX_DATA(HPDQM6_MARK, HPDQM6),
-       PINMUX_DATA(HPDQM5_MARK, HPDQM5),
-       PINMUX_DATA(HPDQM4_MARK, HPDQM4),
-
-       /* IRQ */
-       PINMUX_DATA(IRQ0_MARK, HIZC8_IRQ0, IRQ0),
-       PINMUX_DATA(IRQ1_MARK, HIZC9_IRQ1, IRQ1),
-       PINMUX_DATA(IRQ2_MARK, PSA4_IRQ2, HIZC10_IRQ2, IRQ2_SDHID2),
-       PINMUX_DATA(IRQ3_MARK, PSE15_SIOF0_MCK_IRQ3, PSB8_IRQ3,
-                   HIZC11_IRQ3, PTQ0),
-       PINMUX_DATA(IRQ4_MARK, PSA9_IRQ4, HIZC12_IRQ4, IRQ4_BS),
-       PINMUX_DATA(IRQ5_MARK, HIZC13_IRQ5, IRQ5),
-       PINMUX_DATA(IRQ6_MARK, PSA15_IRQ6, HIZC14_IRQ6, KEYIN0_IRQ6),
-       PINMUX_DATA(IRQ7_MARK, PSA14_IRQ7, HIZC15_IRQ7, KEYIN4_IRQ7),
-
-       /* SDHI */
-       PINMUX_DATA(SDHICD_MARK, SDHICD),
-       PINMUX_DATA(SDHIWP_MARK, SDHIWP),
-       PINMUX_DATA(SDHID3_MARK, SDHID3),
-       PINMUX_DATA(SDHID2_MARK, PSA4_SDHID2, IRQ2_SDHID2),
-       PINMUX_DATA(SDHID1_MARK, SDHID1),
-       PINMUX_DATA(SDHID0_MARK, SDHID0),
-       PINMUX_DATA(SDHICMD_MARK, SDHICMD),
-       PINMUX_DATA(SDHICLK_MARK, SDHICLK),
-
-       /* SIU - Port A */
-       PINMUX_DATA(SIUAOLR_MARK, PSC13_SIUAOLR, HIZB4_SIUA, SIUAOLR_SIOF1_SYNC),
-       PINMUX_DATA(SIUAOBT_MARK, PSC14_SIUAOBT, HIZB4_SIUA, SIUAOBT_SIOF1_SCK),
-       PINMUX_DATA(SIUAISLD_MARK, PSC15_SIUAISLD, HIZB4_SIUA, SIUAISLD_SIOF1_RXD),
-       PINMUX_DATA(SIUAILR_MARK, PSC11_SIUAILR, HIZB4_SIUA, SIUAILR_SIOF1_SS2),
-       PINMUX_DATA(SIUAIBT_MARK, PSC12_SIUAIBT, HIZB4_SIUA, SIUAIBT_SIOF1_SS1),
-       PINMUX_DATA(SIUAOSLD_MARK, PSB0_SIUAOSLD, HIZB4_SIUA, SIUAOSLD_SIOF1_TXD),
-       PINMUX_DATA(SIUMCKA_MARK, PSE11_SIUMCKA_SIOF1_MCK, HIZB4_SIUA, PSB1_SIUMCKA, PTK0),
-       PINMUX_DATA(SIUFCKA_MARK, PSE11_SIUFCKA, HIZB4_SIUA, PTK0),
-
-       /* SIU - Port B */
-       PINMUX_DATA(SIUBOLR_MARK, PSB11_SIUBOLR, SIOSTRB1_SIUBOLR),
-       PINMUX_DATA(SIUBOBT_MARK, PSB10_SIUBOBT, SIOSCK_SIUBOBT),
-       PINMUX_DATA(SIUBISLD_MARK, PSB14_SIUBISLD, SIORXD_SIUBISLD),
-       PINMUX_DATA(SIUBILR_MARK, PSB13_SIUBILR, SIOD_SIUBILR),
-       PINMUX_DATA(SIUBIBT_MARK, PSB12_SIUBIBT, SIOSTRB0_SIUBIBT),
-       PINMUX_DATA(SIUBOSLD_MARK, PSB15_SIUBOSLD, SIOTXD_SIUBOSLD),
-       PINMUX_DATA(SIUMCKB_MARK, PSD9_SIOMCK_SIUMCKB, PSB9_SIUMCKB, PTF6),
-       PINMUX_DATA(SIUFCKB_MARK, PSD9_SIUFCKB, PTF6),
-
-       /* AUD */
-       PINMUX_DATA(AUDSYNC_MARK, AUDSYNC),
-       PINMUX_DATA(AUDATA3_MARK, AUDATA3),
-       PINMUX_DATA(AUDATA2_MARK, AUDATA2),
-       PINMUX_DATA(AUDATA1_MARK, AUDATA1),
-       PINMUX_DATA(AUDATA0_MARK, AUDATA0),
-
-       /* DMAC */
-       PINMUX_DATA(DACK_MARK, PSE12_DACK, LCDVSYN2_DACK),
-       PINMUX_DATA(DREQ0_MARK, DREQ0),
-
-       /* VOU */
-       PINMUX_DATA(DV_CLKI_MARK, PSD0_DV, LCDD19_DV_CLKI),
-       PINMUX_DATA(DV_CLK_MARK, PSD0_DV, LCDD18_DV_CLK),
-       PINMUX_DATA(DV_HSYNC_MARK, PSD0_DV, LCDD17_DV_HSYNC),
-       PINMUX_DATA(DV_VSYNC_MARK, PSD0_DV, LCDD16_DV_VSYNC),
-       PINMUX_DATA(DV_D15_MARK, PSD0_DV, LCDD15_DV_D15),
-       PINMUX_DATA(DV_D14_MARK, PSD0_DV, LCDD14_DV_D14),
-       PINMUX_DATA(DV_D13_MARK, PSD0_DV, LCDD13_DV_D13),
-       PINMUX_DATA(DV_D12_MARK, PSD0_DV, LCDD12_DV_D12),
-       PINMUX_DATA(DV_D11_MARK, PSD0_DV, LCDD11_DV_D11),
-       PINMUX_DATA(DV_D10_MARK, PSD0_DV, LCDD10_DV_D10),
-       PINMUX_DATA(DV_D9_MARK, PSD0_DV, LCDD9_DV_D9),
-       PINMUX_DATA(DV_D8_MARK, PSD0_DV, LCDD8_DV_D8),
-       PINMUX_DATA(DV_D7_MARK, PSD0_DV, LCDD7_DV_D7),
-       PINMUX_DATA(DV_D6_MARK, PSD0_DV, LCDD6_DV_D6),
-       PINMUX_DATA(DV_D5_MARK, PSD0_DV, LCDD5_DV_D5),
-       PINMUX_DATA(DV_D4_MARK, PSD0_DV, LCDD4_DV_D4),
-       PINMUX_DATA(DV_D3_MARK, PSD0_DV, LCDD3_DV_D3),
-       PINMUX_DATA(DV_D2_MARK, PSD0_DV, LCDD2_DV_D2),
-       PINMUX_DATA(DV_D1_MARK, PSD0_DV, LCDD1_DV_D1),
-       PINMUX_DATA(DV_D0_MARK, PSD0_DV, LCDD0_DV_D0),
-
-       /* CPG */
-       PINMUX_DATA(STATUS0_MARK, STATUS0),
-       PINMUX_DATA(PDSTATUS_MARK, PDSTATUS),
-
-       /* SIOF0 */
-       PINMUX_DATA(SIOF0_MCK_MARK, PSE15_SIOF0_MCK_IRQ3, PSB8_SIOF0_MCK, PTQ0),
-       PINMUX_DATA(SIOF0_SCK_MARK, PSB5_SIOF0_SCK, SIOF0_SCK_TS_SCK),
-       PINMUX_DATA(SIOF0_SYNC_MARK, PSB4_SIOF0_SYNC, SIOF0_SYNC_TS_SDEN),
-       PINMUX_DATA(SIOF0_SS1_MARK, PSB3_SIOF0_SS1, SIOF0_SS1_TS_SPSYNC),
-       PINMUX_DATA(SIOF0_SS2_MARK, PSB2_SIOF0_SS2, SIOF0_SS2_SIM_RST),
-       PINMUX_DATA(SIOF0_TXD_MARK, PSE14_SIOF0_TXD_IRDA_OUT,
-                   PSB7_SIOF0_TXD, PTQ1),
-       PINMUX_DATA(SIOF0_RXD_MARK, PSE13_SIOF0_RXD_IRDA_IN,
-                   PSB6_SIOF0_RXD, PTQ2),
-
-       /* SIOF1 */
-       PINMUX_DATA(SIOF1_MCK_MARK, PSE11_SIUMCKA_SIOF1_MCK,
-                   PSB1_SIOF1_MCK, PTK0),
-       PINMUX_DATA(SIOF1_SCK_MARK, PSC14_SIOF1_SCK, SIUAOBT_SIOF1_SCK),
-       PINMUX_DATA(SIOF1_SYNC_MARK, PSC13_SIOF1_SYNC, SIUAOLR_SIOF1_SYNC),
-       PINMUX_DATA(SIOF1_SS1_MARK, PSC12_SIOF1_SS1, SIUAIBT_SIOF1_SS1),
-       PINMUX_DATA(SIOF1_SS2_MARK, PSC11_SIOF1_SS2, SIUAILR_SIOF1_SS2),
-       PINMUX_DATA(SIOF1_TXD_MARK, PSB0_SIOF1_TXD, SIUAOSLD_SIOF1_TXD),
-       PINMUX_DATA(SIOF1_RXD_MARK, PSC15_SIOF1_RXD, SIUAISLD_SIOF1_RXD),
-
-       /* SIM */
-       PINMUX_DATA(SIM_D_MARK, PSE15_SIM_D, PTQ0),
-       PINMUX_DATA(SIM_CLK_MARK, PSE14_SIM_CLK, PTQ1),
-       PINMUX_DATA(SIM_RST_MARK, PSB2_SIM_RST, SIOF0_SS2_SIM_RST),
-
-       /* TSIF */
-       PINMUX_DATA(TS_SDAT_MARK, PSE13_TS_SDAT, PTQ2),
-       PINMUX_DATA(TS_SCK_MARK, PSB5_TS_SCK, SIOF0_SCK_TS_SCK),
-       PINMUX_DATA(TS_SDEN_MARK, PSB4_TS_SDEN, SIOF0_SYNC_TS_SDEN),
-       PINMUX_DATA(TS_SPSYNC_MARK, PSB3_TS_SPSYNC, SIOF0_SS1_TS_SPSYNC),
-
-       /* IRDA */
-       PINMUX_DATA(IRDA_IN_MARK, PSE13_SIOF0_RXD_IRDA_IN, PSB6_IRDA_IN, PTQ2),
-       PINMUX_DATA(IRDA_OUT_MARK, PSE14_SIOF0_TXD_IRDA_OUT,
-                   PSB7_IRDA_OUT, PTQ1),
-
-       /* TPU */
-       PINMUX_DATA(TPUTO_MARK, PSD8_TPUTO, SCIF0_SCK_TPUTO),
-
-       /* FLCTL */
-       PINMUX_DATA(FCE_MARK, PSE3_FLCTL, FCE_VIO_HD2),
-       PINMUX_DATA(NAF7_MARK, PSC0_NAF, HIZA10_NAF, NAF7_VIO_D15),
-       PINMUX_DATA(NAF6_MARK, PSC0_NAF, HIZA10_NAF, NAF6_VIO_D14),
-       PINMUX_DATA(NAF5_MARK, PSC0_NAF, HIZA10_NAF, NAF5_VIO_D13),
-       PINMUX_DATA(NAF4_MARK, PSC0_NAF, HIZA10_NAF, NAF4_VIO_D12),
-       PINMUX_DATA(NAF3_MARK, PSC0_NAF, HIZA10_NAF, NAF3_VIO_D11),
-       PINMUX_DATA(NAF2_MARK, PSE2_NAF2, HIZB0_VIO, NAF2_VIO_D10),
-       PINMUX_DATA(NAF1_MARK, PSE1_NAF1, HIZB0_VIO, NAF1_VIO_D9),
-       PINMUX_DATA(NAF0_MARK, PSE0_NAF0, HIZB0_VIO, NAF0_VIO_D8),
-       PINMUX_DATA(FCDE_MARK, FCDE),
-       PINMUX_DATA(FOE_MARK, PSE3_FLCTL, HIZB0_VIO, FOE_VIO_VD2),
-       PINMUX_DATA(FSC_MARK, FSC),
-       PINMUX_DATA(FWE_MARK, FWE),
-       PINMUX_DATA(FRB_MARK, PSE3_FLCTL, FRB_VIO_CLK2),
-
-       /* KEYSC */
-       PINMUX_DATA(KEYIN0_MARK, PSA15_KEYIN0, HIZC14_IRQ6, KEYIN0_IRQ6),
-       PINMUX_DATA(KEYIN1_MARK, HIZA14_KEYSC, KEYIN1),
-       PINMUX_DATA(KEYIN2_MARK, HIZA14_KEYSC, KEYIN2),
-       PINMUX_DATA(KEYIN3_MARK, HIZA14_KEYSC, KEYIN3),
-       PINMUX_DATA(KEYIN4_MARK, PSA14_KEYIN4, HIZC15_IRQ7, KEYIN4_IRQ7),
-       PINMUX_DATA(KEYOUT0_MARK, HIZA14_KEYSC, KEYOUT0),
-       PINMUX_DATA(KEYOUT1_MARK, HIZA14_KEYSC, KEYOUT1),
-       PINMUX_DATA(KEYOUT2_MARK, HIZA14_KEYSC, KEYOUT2),
-       PINMUX_DATA(KEYOUT3_MARK, HIZA14_KEYSC, KEYOUT3),
-       PINMUX_DATA(KEYOUT4_IN6_MARK, HIZA14_KEYSC, KEYOUT4_IN6),
-       PINMUX_DATA(KEYOUT5_IN5_MARK, HIZA14_KEYSC, KEYOUT5_IN5),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* PTA */
-       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
-       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
-       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
-       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
-       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
-       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
-       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
-       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
-
-       /* PTB */
-       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
-       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
-       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
-       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
-       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
-       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
-       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
-       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
-
-       /* PTC */
-       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
-       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
-       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
-       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
-       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
-       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
-
-       /* PTD */
-       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
-       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
-       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
-       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
-       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
-       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
-       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
-       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
-
-       /* PTE */
-       PINMUX_GPIO(GPIO_PTE7, PTE7_DATA),
-       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
-       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
-       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
-       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
-       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
-
-       /* PTF */
-       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
-       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
-       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
-       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
-       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
-       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
-       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
-
-       /* PTG */
-       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
-       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
-       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
-       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
-       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
-
-       /* PTH */
-       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
-       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
-       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
-       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
-       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
-       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
-       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
-       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
-
-       /* PTJ */
-       PINMUX_GPIO(GPIO_PTJ7, PTJ7_DATA),
-       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
-       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
-       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
-       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
-
-       /* PTK */
-       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
-       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
-       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
-       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
-       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
-       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
-       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
-
-       /* PTL */
-       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
-       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
-       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
-       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
-       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
-       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
-       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
-       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
-
-       /* PTM */
-       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
-       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
-       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
-       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
-       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
-       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
-       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
-       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
-
-       /* PTN */
-       PINMUX_GPIO(GPIO_PTN7, PTN7_DATA),
-       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
-       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
-       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
-       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
-       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
-       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
-       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
-
-       /* PTQ */
-       PINMUX_GPIO(GPIO_PTQ6, PTQ6_DATA),
-       PINMUX_GPIO(GPIO_PTQ5, PTQ5_DATA),
-       PINMUX_GPIO(GPIO_PTQ4, PTQ4_DATA),
-       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
-       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
-       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
-       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
-
-       /* PTR */
-       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
-       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
-       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
-       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
-       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
-
-       /* PTS */
-       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
-       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
-       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
-       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
-       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
-
-       /* PTT */
-       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
-       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
-       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
-       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
-       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
-
-       /* PTU */
-       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
-       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
-       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
-       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
-       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
-
-       /* PTV */
-       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
-       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
-       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
-       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
-       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
-
-       /* PTW */
-       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
-       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
-       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
-       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
-       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
-       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
-       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
-
-       /* PTX */
-       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
-       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
-       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
-       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
-       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
-       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
-       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
-
-       /* PTY */
-       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
-       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
-       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
-       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
-       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
-       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
-
-       /* PTZ */
-       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
-       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
-       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
-       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
-       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
-
-       /* SCIF0 */
-       PINMUX_GPIO(GPIO_FN_SCIF0_TXD, SCIF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RXD, SCIF0_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RTS, SCIF0_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_CTS, SCIF0_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_SCK, SCIF0_SCK_MARK),
-
-       /* SCIF1 */
-       PINMUX_GPIO(GPIO_FN_SCIF1_TXD, SCIF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_RXD, SCIF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_RTS, SCIF1_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_CTS, SCIF1_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_SCK, SCIF1_SCK_MARK),
-
-       /* SCIF2 */
-       PINMUX_GPIO(GPIO_FN_SCIF2_TXD, SCIF2_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_RXD, SCIF2_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_RTS, SCIF2_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_CTS, SCIF2_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_SCK, SCIF2_SCK_MARK),
-
-       /* SIO */
-       PINMUX_GPIO(GPIO_FN_SIOTXD, SIOTXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIORXD, SIORXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOD, SIOD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOSTRB0, SIOSTRB0_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOSTRB1, SIOSTRB1_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOSCK, SIOSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOMCK, SIOMCK_MARK),
-
-       /* CEU */
-       PINMUX_GPIO(GPIO_FN_VIO_D15, VIO_D15_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D14, VIO_D14_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D13, VIO_D13_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D12, VIO_D12_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D11, VIO_D11_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D10, VIO_D10_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D9, VIO_D9_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D8, VIO_D8_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D7, VIO_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D6, VIO_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D5, VIO_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D4, VIO_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D3, VIO_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D2, VIO_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D1, VIO_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D0, VIO_D0_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_CLK, VIO_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_VD, VIO_VD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_HD, VIO_HD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_FLD, VIO_FLD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_CKO, VIO_CKO_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_STEX, VIO_STEX_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_STEM, VIO_STEM_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_VD2, VIO_VD2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_HD2, VIO_HD2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_CLK2, VIO_CLK2_MARK),
-
-       /* LCDC */
-       PINMUX_GPIO(GPIO_FN_LCDD23, LCDD23_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD22, LCDD22_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD21, LCDD21_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD20, LCDD20_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD19, LCDD19_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD18, LCDD18_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD17, LCDD17_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD16, LCDD16_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD15, LCDD15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD14, LCDD14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD13, LCDD13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD12, LCDD12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD11, LCDD11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD10, LCDD10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD9, LCDD9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD8, LCDD8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD7, LCDD7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD6, LCDD6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD5, LCDD5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD4, LCDD4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD3, LCDD3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD2, LCDD2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD1, LCDD1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD0, LCDD0_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDLCLK, LCDLCLK_MARK),
-       /* Main LCD */
-       PINMUX_GPIO(GPIO_FN_LCDDON, LCDDON_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVCPWC, LCDVCPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVEPWC, LCDVEPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVSYN, LCDVSYN_MARK),
-       /* Main LCD - RGB Mode */
-       PINMUX_GPIO(GPIO_FN_LCDDCK, LCDDCK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDHSYN, LCDHSYN_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDDISP, LCDDISP_MARK),
-       /* Main LCD - SYS Mode */
-       PINMUX_GPIO(GPIO_FN_LCDRS, LCDRS_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDCS, LCDCS_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDWR, LCDWR_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDRD, LCDRD_MARK),
-       /* Sub LCD - SYS Mode */
-       PINMUX_GPIO(GPIO_FN_LCDDON2, LCDDON2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVCPWC2, LCDVCPWC2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVEPWC2, LCDVEPWC2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVSYN2, LCDVSYN2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDCS2, LCDCS2_MARK),
-
-       /* BSC */
-       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
-       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
-       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6B_CE1B, CS6B_CE1B_MARK),
-       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6A_CE2B, CS6A_CE2B_MARK),
-
-       /* SBSC */
-       PINMUX_GPIO(GPIO_FN_HPD63, HPD63_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD62, HPD62_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD61, HPD61_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD60, HPD60_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD59, HPD59_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD58, HPD58_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD57, HPD57_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD56, HPD56_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD55, HPD55_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD54, HPD54_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD53, HPD53_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD52, HPD52_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD51, HPD51_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD50, HPD50_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD49, HPD49_MARK),
-       PINMUX_GPIO(GPIO_FN_HPD48, HPD48_MARK),
-       PINMUX_GPIO(GPIO_FN_HPDQM7, HPDQM7_MARK),
-       PINMUX_GPIO(GPIO_FN_HPDQM6, HPDQM6_MARK),
-       PINMUX_GPIO(GPIO_FN_HPDQM5, HPDQM5_MARK),
-       PINMUX_GPIO(GPIO_FN_HPDQM4, HPDQM4_MARK),
-
-       /* IRQ */
-       PINMUX_GPIO(GPIO_FN_IRQ0, IRQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1, IRQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2, IRQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3, IRQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6, IRQ6_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ7, IRQ7_MARK),
-
-       /* SDHI */
-       PINMUX_GPIO(GPIO_FN_SDHICD, SDHICD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHIWP, SDHIWP_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHID3, SDHID3_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHID2, SDHID2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHID1, SDHID1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHID0, SDHID0_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHICMD, SDHICMD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHICLK, SDHICLK_MARK),
-
-       /* SIU - Port A */
-       PINMUX_GPIO(GPIO_FN_SIUAOLR, SIUAOLR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAOBT, SIUAOBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAISLD, SIUAISLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAILR, SIUAILR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAIBT, SIUAIBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAOSLD, SIUAOSLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUMCKA, SIUMCKA_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUFCKA, SIUFCKA_MARK),
-
-       /* SIU - Port B */
-       PINMUX_GPIO(GPIO_FN_SIUBOLR, SIUBOLR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBOBT, SIUBOBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBISLD, SIUBISLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBILR, SIUBILR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBIBT, SIUBIBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBOSLD, SIUBOSLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUMCKB, SIUMCKB_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUFCKB, SIUFCKB_MARK),
-
-       /* AUD */
-       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
-
-       /* DMAC */
-       PINMUX_GPIO(GPIO_FN_DACK, DACK_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
-
-       /* VOU */
-       PINMUX_GPIO(GPIO_FN_DV_CLKI, DV_CLKI_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D15, DV_D15_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D14, DV_D14_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D13, DV_D13_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D12, DV_D12_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D11, DV_D11_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D10, DV_D10_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D9, DV_D9_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D8, DV_D8_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D7, DV_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D6, DV_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D5, DV_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D4, DV_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D3, DV_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D2, DV_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D1, DV_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D0, DV_D0_MARK),
-
-       /* CPG */
-       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
-       PINMUX_GPIO(GPIO_FN_PDSTATUS, PDSTATUS_MARK),
-
-       /* SIOF0 */
-       PINMUX_GPIO(GPIO_FN_SIOF0_MCK, SIOF0_MCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_SCK, SIOF0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_SYNC, SIOF0_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_SS1, SIOF0_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_SS2, SIOF0_SS2_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_TXD, SIOF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF0_RXD, SIOF0_RXD_MARK),
-
-       /* SIOF1 */
-       PINMUX_GPIO(GPIO_FN_SIOF1_MCK, SIOF1_MCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_SCK, SIOF1_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_SYNC, SIOF1_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_SS1, SIOF1_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_SS2, SIOF1_SS2_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_TXD, SIOF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF1_RXD, SIOF1_RXD_MARK),
-
-       /* SIM */
-       PINMUX_GPIO(GPIO_FN_SIM_D, SIM_D_MARK),
-       PINMUX_GPIO(GPIO_FN_SIM_CLK, SIM_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIM_RST, SIM_RST_MARK),
-
-       /* TSIF */
-       PINMUX_GPIO(GPIO_FN_TS_SDAT, TS_SDAT_MARK),
-       PINMUX_GPIO(GPIO_FN_TS_SCK, TS_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_TS_SDEN, TS_SDEN_MARK),
-       PINMUX_GPIO(GPIO_FN_TS_SPSYNC, TS_SPSYNC_MARK),
-
-       /* IRDA */
-       PINMUX_GPIO(GPIO_FN_IRDA_IN, IRDA_IN_MARK),
-       PINMUX_GPIO(GPIO_FN_IRDA_OUT, IRDA_OUT_MARK),
-
-       /* TPU */
-       PINMUX_GPIO(GPIO_FN_TPUTO, TPUTO_MARK),
-
-       /* FLCTL */
-       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF7, NAF7_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF6, NAF6_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF5, NAF5_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF4, NAF4_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF3, NAF3_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF2, NAF2_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF1, NAF1_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF0, NAF0_MARK),
-       PINMUX_GPIO(GPIO_FN_FCDE, FCDE_MARK),
-       PINMUX_GPIO(GPIO_FN_FOE, FOE_MARK),
-       PINMUX_GPIO(GPIO_FN_FSC, FSC_MARK),
-       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
-       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
-
-       /* KEYSC */
-       PINMUX_GPIO(GPIO_FN_KEYIN0, KEYIN0_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN1, KEYIN1_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN2, KEYIN2_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN3, KEYIN3_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN4, KEYIN4_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT0, KEYOUT0_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT1, KEYOUT1_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT2, KEYOUT2_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT3, KEYOUT3_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT4_IN6, KEYOUT4_IN6_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT5_IN5, KEYOUT5_IN5_MARK),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
-               VIO_D7_SCIF1_SCK, PTA7_OUT, PTA7_IN_PD, PTA7_IN,
-               VIO_D6_SCIF1_RXD, 0, PTA6_IN_PD, PTA6_IN,
-               VIO_D5_SCIF1_TXD, PTA5_OUT, PTA5_IN_PD, PTA5_IN,
-               VIO_D4, 0, PTA4_IN_PD, PTA4_IN,
-               VIO_D3, 0, PTA3_IN_PD, PTA3_IN,
-               VIO_D2, 0, PTA2_IN_PD, PTA2_IN,
-               VIO_D1, 0, PTA1_IN_PD, PTA1_IN,
-               VIO_D0_LCDLCLK, 0, PTA0_IN_PD, PTA0_IN }
-       },
-       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
-               HPD55, PTB7_OUT, 0, PTB7_IN,
-               HPD54, PTB6_OUT, 0, PTB6_IN,
-               HPD53, PTB5_OUT, 0, PTB5_IN,
-               HPD52, PTB4_OUT, 0, PTB4_IN,
-               HPD51, PTB3_OUT, 0, PTB3_IN,
-               HPD50, PTB2_OUT, 0, PTB2_IN,
-               HPD49, PTB1_OUT, 0, PTB1_IN,
-               HPD48, PTB0_OUT, 0, PTB0_IN }
-       },
-       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
-               0, 0, PTC7_IN_PU, PTC7_IN,
-               0, 0, 0, 0,
-               IOIS16, 0, PTC5_IN_PU, PTC5_IN,
-               HPDQM7, PTC4_OUT, 0, PTC4_IN,
-               HPDQM6, PTC3_OUT, 0, PTC3_IN,
-               HPDQM5, PTC2_OUT, 0, PTC2_IN,
-               0, 0, 0, 0,
-               HPDQM4, PTC0_OUT, 0, PTC0_IN }
-       },
-       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
-               SDHICD, 0, PTD7_IN_PU, PTD7_IN,
-               SDHIWP, PTD6_OUT, PTD6_IN_PU, PTD6_IN,
-               SDHID3, PTD5_OUT, PTD5_IN_PU, PTD5_IN,
-               IRQ2_SDHID2, PTD4_OUT, PTD4_IN_PU, PTD4_IN,
-               SDHID1, PTD3_OUT, PTD3_IN_PU, PTD3_IN,
-               SDHID0, PTD2_OUT, PTD2_IN_PU, PTD2_IN,
-               SDHICMD, PTD1_OUT, PTD1_IN_PU, PTD1_IN,
-               SDHICLK, PTD0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
-               A25, PTE7_OUT, PTE7_IN_PD, PTE7_IN,
-               A24, PTE6_OUT, PTE6_IN_PD, PTE6_IN,
-               A23, PTE5_OUT, PTE5_IN_PD, PTE5_IN,
-               A22, PTE4_OUT, PTE4_IN_PD, PTE4_IN,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               IRQ5, PTE1_OUT, PTE1_IN_PD, PTE1_IN,
-               IRQ4_BS, PTE0_OUT, PTE0_IN_PD, PTE0_IN }
-       },
-       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
-               0, 0, 0, 0,
-               PTF6, PTF6_OUT, PTF6_IN_PD, PTF6_IN,
-               SIOSCK_SIUBOBT, PTF5_OUT, PTF5_IN_PD, PTF5_IN,
-               SIOSTRB1_SIUBOLR, PTF4_OUT, PTF4_IN_PD, PTF4_IN,
-               SIOSTRB0_SIUBIBT, PTF3_OUT, PTF3_IN_PD, PTF3_IN,
-               SIOD_SIUBILR, PTF2_OUT, PTF2_IN_PD, PTF2_IN,
-               SIORXD_SIUBISLD, 0, PTF1_IN_PD, PTF1_IN,
-               SIOTXD_SIUBOSLD, PTF0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               AUDSYNC, PTG4_OUT, 0, 0,
-               AUDATA3, PTG3_OUT, 0, 0,
-               AUDATA2, PTG2_OUT, 0, 0,
-               AUDATA1, PTG1_OUT, 0, 0,
-               AUDATA0, PTG0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
-               LCDVCPWC_LCDVCPWC2, PTH7_OUT, 0, 0,
-               LCDVSYN2_DACK, PTH6_OUT, PTH6_IN_PD, PTH6_IN,
-               LCDVSYN, PTH5_OUT, PTH5_IN_PD, PTH5_IN,
-               LCDDISP_LCDRS, PTH4_OUT, 0, 0,
-               LCDHSYN_LCDCS, PTH3_OUT, 0, 0,
-               LCDDON_LCDDON2, PTH2_OUT, 0, 0,
-               LCDD17_DV_HSYNC, PTH1_OUT, PTH1_IN_PD, PTH1_IN,
-               LCDD16_DV_VSYNC, PTH0_OUT, PTH0_IN_PD, PTH0_IN }
-       },
-       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
-               STATUS0, PTJ7_OUT, 0, 0,
-               0, PTJ6_OUT, 0, 0,
-               PDSTATUS, PTJ5_OUT, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               IRQ1, PTJ1_OUT, PTJ1_IN_PU, PTJ1_IN,
-               IRQ0, PTJ0_OUT, PTJ0_IN_PU, PTJ0_IN }
-       },
-       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
-               0, 0, 0, 0,
-               SIUAILR_SIOF1_SS2, PTK6_OUT, PTK6_IN_PD, PTK6_IN,
-               SIUAIBT_SIOF1_SS1, PTK5_OUT, PTK5_IN_PD, PTK5_IN,
-               SIUAOLR_SIOF1_SYNC, PTK4_OUT, PTK4_IN_PD, PTK4_IN,
-               SIUAOBT_SIOF1_SCK, PTK3_OUT, PTK3_IN_PD, PTK3_IN,
-               SIUAISLD_SIOF1_RXD, 0, PTK2_IN_PD, PTK2_IN,
-               SIUAOSLD_SIOF1_TXD, PTK1_OUT, 0, 0,
-               PTK0, PTK0_OUT, PTK0_IN_PD, PTK0_IN }
-       },
-       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
-               LCDD15_DV_D15, PTL7_OUT, PTL7_IN_PD, PTL7_IN,
-               LCDD14_DV_D14, PTL6_OUT, PTL6_IN_PD, PTL6_IN,
-               LCDD13_DV_D13, PTL5_OUT, PTL5_IN_PD, PTL5_IN,
-               LCDD12_DV_D12, PTL4_OUT, PTL4_IN_PD, PTL4_IN,
-               LCDD11_DV_D11, PTL3_OUT, PTL3_IN_PD, PTL3_IN,
-               LCDD10_DV_D10, PTL2_OUT, PTL2_IN_PD, PTL2_IN,
-               LCDD9_DV_D9, PTL1_OUT, PTL1_IN_PD, PTL1_IN,
-               LCDD8_DV_D8, PTL0_OUT, PTL0_IN_PD, PTL0_IN }
-       },
-       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
-               LCDD7_DV_D7, PTM7_OUT, PTM7_IN_PD, PTM7_IN,
-               LCDD6_DV_D6, PTM6_OUT, PTM6_IN_PD, PTM6_IN,
-               LCDD5_DV_D5, PTM5_OUT, PTM5_IN_PD, PTM5_IN,
-               LCDD4_DV_D4, PTM4_OUT, PTM4_IN_PD, PTM4_IN,
-               LCDD3_DV_D3, PTM3_OUT, PTM3_IN_PD, PTM3_IN,
-               LCDD2_DV_D2, PTM2_OUT, PTM2_IN_PD, PTM2_IN,
-               LCDD1_DV_D1, PTM1_OUT, PTM1_IN_PD, PTM1_IN,
-               LCDD0_DV_D0, PTM0_OUT, PTM0_IN_PD, PTM0_IN }
-       },
-       { PINMUX_CFG_REG("PNCR", 0xa4050118, 16, 2) {
-               HPD63, PTN7_OUT, 0, PTN7_IN,
-               HPD62, PTN6_OUT, 0, PTN6_IN,
-               HPD61, PTN5_OUT, 0, PTN5_IN,
-               HPD60, PTN4_OUT, 0, PTN4_IN,
-               HPD59, PTN3_OUT, 0, PTN3_IN,
-               HPD58, PTN2_OUT, 0, PTN2_IN,
-               HPD57, PTN1_OUT, 0, PTN1_IN,
-               HPD56, PTN0_OUT, 0, PTN0_IN }
-       },
-       { PINMUX_CFG_REG("PQCR", 0xa405011a, 16, 2) {
-               0, 0, 0, 0,
-               SIOF0_SS2_SIM_RST, PTQ6_OUT, 0, 0,
-               SIOF0_SS1_TS_SPSYNC, PTQ5_OUT, PTQ5_IN_PD, PTQ5_IN,
-               SIOF0_SYNC_TS_SDEN, PTQ4_OUT, PTQ4_IN_PD, PTQ4_IN,
-               SIOF0_SCK_TS_SCK, PTQ3_OUT, PTQ3_IN_PD, PTQ3_IN,
-               PTQ2, 0, PTQ2_IN_PD, PTQ2_IN,
-               PTQ1, PTQ1_OUT, 0, 0,
-               PTQ0, PTQ0_OUT, PTQ0_IN_PU, PTQ0_IN }
-       },
-       { PINMUX_CFG_REG("PRCR", 0xa405011c, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               LCDRD, PTR4_OUT, 0, 0,
-               CS6B_CE1B_LCDCS2, PTR3_OUT, 0, 0,
-               WAIT, 0, PTR2_IN_PU, PTR2_IN,
-               LCDDCK_LCDWR, PTR1_OUT, 0, 0,
-               LCDVEPWC_LCDVEPWC2, PTR0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PSCR", 0xa405011e, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               SCIF0_CTS_SIUAISPD, 0, PTS4_IN_PD, PTS4_IN,
-               SCIF0_RTS_SIUAOSPD, PTS3_OUT, 0, 0,
-               SCIF0_SCK_TPUTO, PTS2_OUT, PTS2_IN_PD, PTS2_IN,
-               SCIF0_RXD, 0, PTS1_IN_PD, PTS1_IN,
-               SCIF0_TXD, PTS0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PTCR", 0xa4050140, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               FOE_VIO_VD2, PTT4_OUT, PTT4_IN_PD, PTT4_IN,
-               FWE, PTT3_OUT, PTT3_IN_PD, PTT3_IN,
-               FSC, PTT2_OUT, PTT2_IN_PD, PTT2_IN,
-               DREQ0, 0, PTT1_IN_PD, PTT1_IN,
-               FCDE, PTT0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PUCR", 0xa4050142, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               NAF2_VIO_D10, PTU4_OUT, PTU4_IN_PD, PTU4_IN,
-               NAF1_VIO_D9, PTU3_OUT, PTU3_IN_PD, PTU3_IN,
-               NAF0_VIO_D8, PTU2_OUT, PTU2_IN_PD, PTU2_IN,
-               FRB_VIO_CLK2, 0, PTU1_IN_PD, PTU1_IN,
-               FCE_VIO_HD2, PTU0_OUT, PTU0_IN_PD, PTU0_IN }
-       },
-       { PINMUX_CFG_REG("PVCR", 0xa4050144, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               NAF7_VIO_D15, PTV4_OUT, PTV4_IN_PD, PTV4_IN,
-               NAF6_VIO_D14, PTV3_OUT, PTV3_IN_PD, PTV3_IN,
-               NAF5_VIO_D13, PTV2_OUT, PTV2_IN_PD, PTV2_IN,
-               NAF4_VIO_D12, PTV1_OUT, PTV1_IN_PD, PTV1_IN,
-               NAF3_VIO_D11, PTV0_OUT, PTV0_IN_PD, PTV0_IN }
-       },
-       { PINMUX_CFG_REG("PWCR", 0xa4050146, 16, 2) {
-               0, 0, 0, 0,
-               VIO_FLD_SCIF2_CTS, 0, PTW6_IN_PD, PTW6_IN,
-               VIO_CKO_SCIF2_RTS, PTW5_OUT, 0, 0,
-               VIO_STEX_SCIF2_SCK, PTW4_OUT, PTW4_IN_PD, PTW4_IN,
-               VIO_STEM_SCIF2_TXD, PTW3_OUT, PTW3_IN_PD, PTW3_IN,
-               VIO_HD_SCIF2_RXD, PTW2_OUT, PTW2_IN_PD, PTW2_IN,
-               VIO_VD_SCIF1_CTS, PTW1_OUT, PTW1_IN_PD, PTW1_IN,
-               VIO_CLK_SCIF1_RTS, PTW0_OUT, PTW0_IN_PD, PTW0_IN }
-       },
-       { PINMUX_CFG_REG("PXCR", 0xa4050148, 16, 2) {
-               0, 0, 0, 0,
-               CS6A_CE2B, PTX6_OUT, PTX6_IN_PU, PTX6_IN,
-               LCDD23, PTX5_OUT, PTX5_IN_PD, PTX5_IN,
-               LCDD22, PTX4_OUT, PTX4_IN_PD, PTX4_IN,
-               LCDD21, PTX3_OUT, PTX3_IN_PD, PTX3_IN,
-               LCDD20, PTX2_OUT, PTX2_IN_PD, PTX2_IN,
-               LCDD19_DV_CLKI, PTX1_OUT, PTX1_IN_PD, PTX1_IN,
-               LCDD18_DV_CLK, PTX0_OUT, PTX0_IN_PD, PTX0_IN }
-       },
-       { PINMUX_CFG_REG("PYCR", 0xa405014a, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               KEYOUT5_IN5, PTY5_OUT, PTY5_IN_PU, PTY5_IN,
-               KEYOUT4_IN6, PTY4_OUT, PTY4_IN_PU, PTY4_IN,
-               KEYOUT3, PTY3_OUT, PTY3_IN_PU, PTY3_IN,
-               KEYOUT2, PTY2_OUT, PTY2_IN_PU, PTY2_IN,
-               KEYOUT1, PTY1_OUT, 0, 0,
-               KEYOUT0, PTY0_OUT, PTY0_IN_PU, PTY0_IN }
-       },
-       { PINMUX_CFG_REG("PZCR", 0xa405014c, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               KEYIN4_IRQ7, 0, PTZ5_IN_PU, PTZ5_IN,
-               KEYIN3, 0, PTZ4_IN_PU, PTZ4_IN,
-               KEYIN2, 0, PTZ3_IN_PU, PTZ3_IN,
-               KEYIN1, 0, PTZ2_IN_PU, PTZ2_IN,
-               KEYIN0_IRQ6, 0, PTZ1_IN_PU, PTZ1_IN,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PSELA", 0xa405014e, 16, 1) {
-               PSA15_KEYIN0, PSA15_IRQ6,
-               PSA14_KEYIN4, PSA14_IRQ7,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PSA9_IRQ4, PSA9_BS,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PSA4_IRQ2, PSA4_SDHID2,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0 }
-       },
-       { PINMUX_CFG_REG("PSELB", 0xa4050150, 16, 1) {
-               PSB15_SIOTXD, PSB15_SIUBOSLD,
-               PSB14_SIORXD, PSB14_SIUBISLD,
-               PSB13_SIOD, PSB13_SIUBILR,
-               PSB12_SIOSTRB0, PSB12_SIUBIBT,
-               PSB11_SIOSTRB1, PSB11_SIUBOLR,
-               PSB10_SIOSCK, PSB10_SIUBOBT,
-               PSB9_SIOMCK, PSB9_SIUMCKB,
-               PSB8_SIOF0_MCK, PSB8_IRQ3,
-               PSB7_SIOF0_TXD, PSB7_IRDA_OUT,
-               PSB6_SIOF0_RXD, PSB6_IRDA_IN,
-               PSB5_SIOF0_SCK, PSB5_TS_SCK,
-               PSB4_SIOF0_SYNC, PSB4_TS_SDEN,
-               PSB3_SIOF0_SS1, PSB3_TS_SPSYNC,
-               PSB2_SIOF0_SS2, PSB2_SIM_RST,
-               PSB1_SIUMCKA, PSB1_SIOF1_MCK,
-               PSB0_SIUAOSLD, PSB0_SIOF1_TXD }
-       },
-       { PINMUX_CFG_REG("PSELC", 0xa4050152, 16, 1) {
-               PSC15_SIUAISLD, PSC15_SIOF1_RXD,
-               PSC14_SIUAOBT, PSC14_SIOF1_SCK,
-               PSC13_SIUAOLR, PSC13_SIOF1_SYNC,
-               PSC12_SIUAIBT, PSC12_SIOF1_SS1,
-               PSC11_SIUAILR, PSC11_SIOF1_SS2,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PSC0_NAF, PSC0_VIO }
-       },
-       { PINMUX_CFG_REG("PSELD", 0xa4050154, 16, 1) {
-               0, 0,
-               0, 0,
-               PSD13_VIO, PSD13_SCIF2,
-               PSD12_VIO, PSD12_SCIF1,
-               PSD11_VIO, PSD11_SCIF1,
-               PSD10_VIO_D0, PSD10_LCDLCLK,
-               PSD9_SIOMCK_SIUMCKB, PSD9_SIUFCKB,
-               PSD8_SCIF0_SCK, PSD8_TPUTO,
-               PSD7_SCIF0_RTS, PSD7_SIUAOSPD,
-               PSD6_SCIF0_CTS, PSD6_SIUAISPD,
-               PSD5_CS6B_CE1B, PSD5_LCDCS2,
-               0, 0,
-               PSD3_LCDVEPWC_LCDVCPWC, PSD3_LCDVEPWC2_LCDVCPWC2,
-               PSD2_LCDDON, PSD2_LCDDON2,
-               0, 0,
-               PSD0_LCDD19_LCDD0, PSD0_DV }
-       },
-       { PINMUX_CFG_REG("PSELE", 0xa4050156, 16, 1) {
-               PSE15_SIOF0_MCK_IRQ3, PSE15_SIM_D,
-               PSE14_SIOF0_TXD_IRDA_OUT, PSE14_SIM_CLK,
-               PSE13_SIOF0_RXD_IRDA_IN, PSE13_TS_SDAT,
-               PSE12_LCDVSYN2, PSE12_DACK,
-               PSE11_SIUMCKA_SIOF1_MCK, PSE11_SIUFCKA,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PSE3_FLCTL, PSE3_VIO,
-               PSE2_NAF2, PSE2_VIO_D10,
-               PSE1_NAF1, PSE1_VIO_D9,
-               PSE0_NAF0, PSE0_VIO_D8 }
-       },
-       { PINMUX_CFG_REG("HIZCRA", 0xa4050158, 16, 1) {
-               0, 0,
-               HIZA14_KEYSC, HIZA14_HIZ,
-               0, 0,
-               0, 0,
-               0, 0,
-               HIZA10_NAF, HIZA10_HIZ,
-               HIZA9_VIO, HIZA9_HIZ,
-               HIZA8_LCDC, HIZA8_HIZ,
-               HIZA7_LCDC, HIZA7_HIZ,
-               HIZA6_LCDC, HIZA6_HIZ,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0 }
-       },
-       { PINMUX_CFG_REG("HIZCRB", 0xa405015a, 16, 1) {
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               HIZB4_SIUA, HIZB4_HIZ,
-               0, 0,
-               0, 0,
-               HIZB1_VIO, HIZB1_HIZ,
-               HIZB0_VIO, HIZB0_HIZ }
-       },
-       { PINMUX_CFG_REG("HIZCRC", 0xa405015c, 16, 1) {
-               HIZC15_IRQ7, HIZC15_HIZ,
-               HIZC14_IRQ6, HIZC14_HIZ,
-               HIZC13_IRQ5, HIZC13_HIZ,
-               HIZC12_IRQ4, HIZC12_HIZ,
-               HIZC11_IRQ3, HIZC11_HIZ,
-               HIZC10_IRQ2, HIZC10_HIZ,
-               HIZC9_IRQ1, HIZC9_HIZ,
-               HIZC8_IRQ0, HIZC8_HIZ,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0 }
-       },
-       { PINMUX_CFG_REG("MSELCRB", 0xa4050182, 16, 1) {
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               MSELB9_VIO, MSELB9_VIO2,
-               MSELB8_RGB, MSELB8_SYS,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0 }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR", 0xa4050120, 8) {
-               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR", 0xa4050122, 8) {
-               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDR", 0xa4050124, 8) {
-               PTC7_DATA, 0, PTC5_DATA, PTC4_DATA,
-               PTC3_DATA, PTC2_DATA, 0, PTC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
-               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDR", 0xa4050128, 8) {
-               PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
-               0, 0, PTE1_DATA, PTE0_DATA }
-       },
-       { PINMUX_DATA_REG("PFDR", 0xa405012a, 8) {
-               0, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR", 0xa405012c, 8) {
-               0, 0, 0, PTG4_DATA,
-               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
-       },
-       { PINMUX_DATA_REG("PHDR", 0xa405012e, 8) {
-               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR", 0xa4050130, 8) {
-               PTJ7_DATA, PTJ6_DATA, PTJ5_DATA, 0,
-               0, 0, PTJ1_DATA, PTJ0_DATA }
-       },
-       { PINMUX_DATA_REG("PKDR", 0xa4050132, 8) {
-               0, PTK6_DATA, PTK5_DATA, PTK4_DATA,
-               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
-       },
-       { PINMUX_DATA_REG("PLDR", 0xa4050134, 8) {
-               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
-       },
-       { PINMUX_DATA_REG("PMDR", 0xa4050136, 8) {
-               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
-       },
-       { PINMUX_DATA_REG("PNDR", 0xa4050138, 8) {
-               PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
-               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
-       },
-       { PINMUX_DATA_REG("PQDR", 0xa405013a, 8) {
-               0, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
-               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
-       },
-       { PINMUX_DATA_REG("PRDR", 0xa405013c, 8) {
-               0, 0, 0, PTR4_DATA,
-               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
-       },
-       { PINMUX_DATA_REG("PSDR", 0xa405013e, 8) {
-               0, 0, 0, PTS4_DATA,
-               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
-       },
-       { PINMUX_DATA_REG("PTDR", 0xa4050160, 8) {
-               0, 0, 0, PTT4_DATA,
-               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
-       },
-       { PINMUX_DATA_REG("PUDR", 0xa4050162, 8) {
-               0, 0, 0, PTU4_DATA,
-               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
-       },
-       { PINMUX_DATA_REG("PVDR", 0xa4050164, 8) {
-               0, 0, 0, PTV4_DATA,
-               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
-       },
-       { PINMUX_DATA_REG("PWDR", 0xa4050166, 8) {
-               0, PTW6_DATA, PTW5_DATA, PTW4_DATA,
-               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
-       },
-       { PINMUX_DATA_REG("PXDR", 0xa4050168, 8) {
-               0, PTX6_DATA, PTX5_DATA, PTX4_DATA,
-               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
-       },
-       { PINMUX_DATA_REG("PYDR", 0xa405016a, 8) {
-               0, PTY6_DATA, PTY5_DATA, PTY4_DATA,
-               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
-       },
-       { PINMUX_DATA_REG("PZDR", 0xa405016c, 8) {
-               0, 0, PTZ5_DATA, PTZ4_DATA,
-               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
-       },
-       { },
-};
-
-static struct pinmux_info sh7722_pinmux_info = {
-       .name = "sh7722_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pd = { PINMUX_INPUT_PULLDOWN_BEGIN, PINMUX_INPUT_PULLDOWN_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PTA7,
-       .last_gpio = GPIO_FN_KEYOUT5_IN5,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7722_pinmux_info);
+       return sh_pfc_register("pfc-sh7722", NULL, 0);
 }
 
 arch_initcall(plat_pinmux_setup);
index 88bf5ecda8498a81ce514afdc08854f90a709637..bcec7ad7f783746ccc0afd752f05b43e274cc64c 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7723.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
-       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
-       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
-       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
-       PTE5_DATA, PTE4_DATA, PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
-       PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
-       PTG5_DATA, PTG4_DATA, PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
-       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
-       PTJ7_DATA, PTJ5_DATA, PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
-       PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
-       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
-       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
-       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
-       PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
-       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
-       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
-       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
-       PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
-       PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
-       PTT5_DATA, PTT4_DATA, PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
-       PTU5_DATA, PTU4_DATA, PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
-       PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
-       PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
-       PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
-       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
-       PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
-       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
-       PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
-       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
-       PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
-       PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
-       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
-       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
-       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
-       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
-       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
-       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
-       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
-       PTE5_IN, PTE4_IN, PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
-       PTF7_IN, PTF6_IN, PTF5_IN, PTF4_IN,
-       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
-       PTH7_IN, PTH6_IN, PTH5_IN, PTH4_IN,
-       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
-       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
-       PTK7_IN, PTK6_IN, PTK5_IN, PTK4_IN,
-       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
-       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN,
-       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
-       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
-       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
-       PTN7_IN, PTN6_IN, PTN5_IN, PTN4_IN,
-       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
-       PTQ3_IN, PTQ2_IN, PTQ1_IN, PTQ0_IN,
-       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
-       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
-       PTS7_IN, PTS6_IN, PTS5_IN, PTS4_IN,
-       PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
-       PTT5_IN, PTT4_IN, PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
-       PTU5_IN, PTU4_IN, PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
-       PTV7_IN, PTV6_IN, PTV5_IN, PTV4_IN,
-       PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
-       PTW7_IN, PTW6_IN, PTW5_IN, PTW4_IN,
-       PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
-       PTX7_IN, PTX6_IN, PTX5_IN, PTX4_IN,
-       PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
-       PTY7_IN, PTY6_IN, PTY5_IN, PTY4_IN,
-       PTY3_IN, PTY2_IN, PTY1_IN, PTY0_IN,
-       PTZ7_IN, PTZ6_IN, PTZ5_IN, PTZ4_IN,
-       PTZ3_IN, PTZ2_IN, PTZ1_IN, PTZ0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PTA4_IN_PU, PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
-       PTB2_IN_PU, PTB1_IN_PU,
-       PTR2_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
-       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
-       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
-       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
-       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
-       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
-       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
-       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
-       PTE5_OUT, PTE4_OUT, PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
-       PTF7_OUT, PTF6_OUT, PTF5_OUT, PTF4_OUT,
-       PTF3_OUT, PTF2_OUT, PTF1_OUT, PTF0_OUT,
-       PTG5_OUT, PTG4_OUT, PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
-       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
-       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
-       PTJ7_OUT, PTJ5_OUT, PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
-       PTK7_OUT, PTK6_OUT, PTK5_OUT, PTK4_OUT,
-       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
-       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT,
-       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
-       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
-       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
-       PTN7_OUT, PTN6_OUT, PTN5_OUT, PTN4_OUT,
-       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT,
-       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
-       PTR1_OUT, PTR0_OUT,
-       PTS7_OUT, PTS6_OUT, PTS5_OUT, PTS4_OUT,
-       PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
-       PTT5_OUT, PTT4_OUT, PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
-       PTU5_OUT, PTU4_OUT, PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
-       PTV7_OUT, PTV6_OUT, PTV5_OUT, PTV4_OUT,
-       PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
-       PTW7_OUT, PTW6_OUT, PTW5_OUT, PTW4_OUT,
-       PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
-       PTX7_OUT, PTX6_OUT, PTX5_OUT, PTX4_OUT,
-       PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
-       PTY7_OUT, PTY6_OUT, PTY5_OUT, PTY4_OUT,
-       PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
-       PTZ7_OUT, PTZ6_OUT, PTZ5_OUT, PTZ4_OUT,
-       PTZ3_OUT, PTZ2_OUT, PTZ1_OUT, PTZ0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
-       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
-       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
-       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
-       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
-       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
-       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
-       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
-       PTE5_FN, PTE4_FN, PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
-       PTF7_FN, PTF6_FN, PTF5_FN, PTF4_FN,
-       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
-       PTG5_FN, PTG4_FN, PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
-       PTH7_FN, PTH6_FN, PTH5_FN, PTH4_FN,
-       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
-       PTJ7_FN, PTJ5_FN, PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
-       PTK7_FN, PTK6_FN, PTK5_FN, PTK4_FN,
-       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
-       PTL7_FN, PTL6_FN, PTL5_FN, PTL4_FN,
-       PTL3_FN, PTL2_FN, PTL1_FN, PTL0_FN,
-       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
-       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
-       PTN7_FN, PTN6_FN, PTN5_FN, PTN4_FN,
-       PTN3_FN, PTN2_FN, PTN1_FN, PTN0_FN,
-       PTQ3_FN, PTQ2_FN, PTQ1_FN, PTQ0_FN,
-       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
-       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
-       PTS7_FN, PTS6_FN, PTS5_FN, PTS4_FN,
-       PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
-       PTT5_FN, PTT4_FN, PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
-       PTU5_FN, PTU4_FN, PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
-       PTV7_FN, PTV6_FN, PTV5_FN, PTV4_FN,
-       PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
-       PTW7_FN, PTW6_FN, PTW5_FN, PTW4_FN,
-       PTW3_FN, PTW2_FN, PTW1_FN, PTW0_FN,
-       PTX7_FN, PTX6_FN, PTX5_FN, PTX4_FN,
-       PTX3_FN, PTX2_FN, PTX1_FN, PTX0_FN,
-       PTY7_FN, PTY6_FN, PTY5_FN, PTY4_FN,
-       PTY3_FN, PTY2_FN, PTY1_FN, PTY0_FN,
-       PTZ7_FN, PTZ6_FN, PTZ5_FN, PTZ4_FN,
-       PTZ3_FN, PTZ2_FN, PTZ1_FN, PTZ0_FN,
-
-
-       PSA15_PSA14_FN1, PSA15_PSA14_FN2,
-       PSA13_PSA12_FN1, PSA13_PSA12_FN2,
-       PSA11_PSA10_FN1, PSA11_PSA10_FN2,
-       PSA5_PSA4_FN1, PSA5_PSA4_FN2, PSA5_PSA4_FN3,
-       PSA3_PSA2_FN1, PSA3_PSA2_FN2,
-       PSB15_PSB14_FN1, PSB15_PSB14_FN2,
-       PSB13_PSB12_LCDC_RGB, PSB13_PSB12_LCDC_SYS,
-       PSB9_PSB8_FN1, PSB9_PSB8_FN2, PSB9_PSB8_FN3,
-       PSB7_PSB6_FN1, PSB7_PSB6_FN2,
-       PSB5_PSB4_FN1, PSB5_PSB4_FN2,
-       PSB3_PSB2_FN1, PSB3_PSB2_FN2,
-       PSC15_PSC14_FN1, PSC15_PSC14_FN2,
-       PSC13_PSC12_FN1, PSC13_PSC12_FN2,
-       PSC11_PSC10_FN1, PSC11_PSC10_FN2, PSC11_PSC10_FN3,
-       PSC9_PSC8_FN1, PSC9_PSC8_FN2,
-       PSC7_PSC6_FN1, PSC7_PSC6_FN2, PSC7_PSC6_FN3,
-       PSD15_PSD14_FN1, PSD15_PSD14_FN2,
-       PSD13_PSD12_FN1, PSD13_PSD12_FN2,
-       PSD11_PSD10_FN1, PSD11_PSD10_FN2, PSD11_PSD10_FN3,
-       PSD9_PSD8_FN1, PSD9_PSD8_FN2,
-       PSD7_PSD6_FN1, PSD7_PSD6_FN2,
-       PSD5_PSD4_FN1, PSD5_PSD4_FN2,
-       PSD3_PSD2_FN1, PSD3_PSD2_FN2,
-       PSD1_PSD0_FN1, PSD1_PSD0_FN2,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       SCIF0_PTT_TXD_MARK, SCIF0_PTT_RXD_MARK,
-       SCIF0_PTT_SCK_MARK, SCIF0_PTU_TXD_MARK,
-       SCIF0_PTU_RXD_MARK, SCIF0_PTU_SCK_MARK,
-
-       SCIF1_PTS_TXD_MARK, SCIF1_PTS_RXD_MARK,
-       SCIF1_PTS_SCK_MARK, SCIF1_PTV_TXD_MARK,
-       SCIF1_PTV_RXD_MARK, SCIF1_PTV_SCK_MARK,
-
-       SCIF2_PTT_TXD_MARK, SCIF2_PTT_RXD_MARK,
-       SCIF2_PTT_SCK_MARK, SCIF2_PTU_TXD_MARK,
-       SCIF2_PTU_RXD_MARK, SCIF2_PTU_SCK_MARK,
-
-       SCIF3_PTS_TXD_MARK, SCIF3_PTS_RXD_MARK,
-       SCIF3_PTS_SCK_MARK, SCIF3_PTS_RTS_MARK,
-       SCIF3_PTS_CTS_MARK, SCIF3_PTV_TXD_MARK,
-       SCIF3_PTV_RXD_MARK, SCIF3_PTV_SCK_MARK,
-       SCIF3_PTV_RTS_MARK, SCIF3_PTV_CTS_MARK,
-
-       SCIF4_PTE_TXD_MARK, SCIF4_PTE_RXD_MARK,
-       SCIF4_PTE_SCK_MARK, SCIF4_PTN_TXD_MARK,
-       SCIF4_PTN_RXD_MARK, SCIF4_PTN_SCK_MARK,
-
-       SCIF5_PTE_TXD_MARK, SCIF5_PTE_RXD_MARK,
-       SCIF5_PTE_SCK_MARK, SCIF5_PTN_TXD_MARK,
-       SCIF5_PTN_RXD_MARK, SCIF5_PTN_SCK_MARK,
-
-       VIO_D15_MARK, VIO_D14_MARK, VIO_D13_MARK, VIO_D12_MARK,
-       VIO_D11_MARK, VIO_D10_MARK, VIO_D9_MARK, VIO_D8_MARK,
-       VIO_D7_MARK, VIO_D6_MARK, VIO_D5_MARK, VIO_D4_MARK,
-       VIO_D3_MARK, VIO_D2_MARK, VIO_D1_MARK, VIO_D0_MARK,
-       VIO_FLD_MARK, VIO_CKO_MARK,
-       VIO_VD1_MARK, VIO_HD1_MARK, VIO_CLK1_MARK,
-       VIO_HD2_MARK, VIO_VD2_MARK, VIO_CLK2_MARK,
-
-       LCDD23_MARK, LCDD22_MARK, LCDD21_MARK, LCDD20_MARK,
-       LCDD19_MARK, LCDD18_MARK, LCDD17_MARK, LCDD16_MARK,
-       LCDD15_MARK, LCDD14_MARK, LCDD13_MARK, LCDD12_MARK,
-       LCDD11_MARK, LCDD10_MARK, LCDD9_MARK, LCDD8_MARK,
-       LCDD7_MARK, LCDD6_MARK, LCDD5_MARK, LCDD4_MARK,
-       LCDD3_MARK, LCDD2_MARK, LCDD1_MARK, LCDD0_MARK,
-       LCDDON_MARK, LCDVCPWC_MARK, LCDVEPWC_MARK,
-       LCDVSYN_MARK, LCDDCK_MARK, LCDHSYN_MARK, LCDDISP_MARK,
-       LCDRS_MARK, LCDCS_MARK, LCDWR_MARK, LCDRD_MARK,
-       LCDLCLK_PTR_MARK, LCDLCLK_PTW_MARK,
-
-       IRQ0_MARK, IRQ1_MARK, IRQ2_MARK, IRQ3_MARK,
-       IRQ4_MARK, IRQ5_MARK, IRQ6_MARK, IRQ7_MARK,
-
-       AUDATA3_MARK, AUDATA2_MARK, AUDATA1_MARK, AUDATA0_MARK,
-       AUDCK_MARK, AUDSYNC_MARK,
-
-       SDHI0CD_PTD_MARK, SDHI0WP_PTD_MARK,
-       SDHI0D3_PTD_MARK, SDHI0D2_PTD_MARK,
-       SDHI0D1_PTD_MARK, SDHI0D0_PTD_MARK,
-       SDHI0CMD_PTD_MARK, SDHI0CLK_PTD_MARK,
-
-       SDHI0CD_PTS_MARK, SDHI0WP_PTS_MARK,
-       SDHI0D3_PTS_MARK, SDHI0D2_PTS_MARK,
-       SDHI0D1_PTS_MARK, SDHI0D0_PTS_MARK,
-       SDHI0CMD_PTS_MARK, SDHI0CLK_PTS_MARK,
-
-       SDHI1CD_MARK, SDHI1WP_MARK, SDHI1D3_MARK, SDHI1D2_MARK,
-       SDHI1D1_MARK, SDHI1D0_MARK, SDHI1CMD_MARK, SDHI1CLK_MARK,
-
-       SIUAFCK_MARK, SIUAILR_MARK, SIUAIBT_MARK, SIUAISLD_MARK,
-       SIUAOLR_MARK, SIUAOBT_MARK, SIUAOSLD_MARK, SIUAMCK_MARK,
-       SIUAISPD_MARK, SIUAOSPD_MARK,
-
-       SIUBFCK_MARK, SIUBILR_MARK, SIUBIBT_MARK, SIUBISLD_MARK,
-       SIUBOLR_MARK, SIUBOBT_MARK, SIUBOSLD_MARK, SIUBMCK_MARK,
-
-       IRDA_IN_MARK, IRDA_OUT_MARK,
-
-       DV_CLKI_MARK, DV_CLK_MARK, DV_HSYNC_MARK, DV_VSYNC_MARK,
-       DV_D15_MARK, DV_D14_MARK, DV_D13_MARK, DV_D12_MARK,
-       DV_D11_MARK, DV_D10_MARK, DV_D9_MARK, DV_D8_MARK,
-       DV_D7_MARK, DV_D6_MARK, DV_D5_MARK, DV_D4_MARK,
-       DV_D3_MARK, DV_D2_MARK, DV_D1_MARK, DV_D0_MARK,
-
-       KEYIN0_MARK, KEYIN1_MARK, KEYIN2_MARK, KEYIN3_MARK, KEYIN4_MARK,
-       KEYOUT0_MARK, KEYOUT1_MARK, KEYOUT2_MARK, KEYOUT3_MARK,
-       KEYOUT4_IN6_MARK, KEYOUT5_IN5_MARK,
-
-       MSIOF0_PTF_TXD_MARK, MSIOF0_PTF_RXD_MARK, MSIOF0_PTF_MCK_MARK,
-       MSIOF0_PTF_TSYNC_MARK, MSIOF0_PTF_TSCK_MARK, MSIOF0_PTF_RSYNC_MARK,
-       MSIOF0_PTF_RSCK_MARK, MSIOF0_PTF_SS1_MARK, MSIOF0_PTF_SS2_MARK,
-
-       MSIOF0_PTT_TXD_MARK, MSIOF0_PTT_RXD_MARK, MSIOF0_PTX_MCK_MARK,
-       MSIOF0_PTT_TSYNC_MARK, MSIOF0_PTT_TSCK_MARK, MSIOF0_PTT_RSYNC_MARK,
-       MSIOF0_PTT_RSCK_MARK, MSIOF0_PTT_SS1_MARK, MSIOF0_PTT_SS2_MARK,
-
-       MSIOF1_TXD_MARK, MSIOF1_RXD_MARK, MSIOF1_MCK_MARK,
-       MSIOF1_TSYNC_MARK, MSIOF1_TSCK_MARK, MSIOF1_RSYNC_MARK,
-       MSIOF1_RSCK_MARK, MSIOF1_SS1_MARK, MSIOF1_SS2_MARK,
-
-       TS0_SDAT_MARK, TS0_SCK_MARK, TS0_SDEN_MARK, TS0_SPSYNC_MARK,
-
-       FCE_MARK, NAF7_MARK, NAF6_MARK, NAF5_MARK, NAF4_MARK,
-       NAF3_MARK, NAF2_MARK, NAF1_MARK, NAF0_MARK, FCDE_MARK,
-       FOE_MARK, FSC_MARK, FWE_MARK, FRB_MARK,
-
-       DACK1_MARK, DREQ1_MARK, DACK0_MARK, DREQ0_MARK,
-
-       AN3_MARK, AN2_MARK, AN1_MARK, AN0_MARK, ADTRG_MARK,
-
-       STATUS0_MARK, PDSTATUS_MARK,
-
-       TPUTO3_MARK, TPUTO2_MARK, TPUTO1_MARK, TPUTO0_MARK,
-
-       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
-       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
-       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
-       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
-       IOIS16_MARK, WAIT_MARK, BS_MARK,
-       A25_MARK, A24_MARK, A23_MARK, A22_MARK,
-       CS6B_CE1B_MARK, CS6A_CE2B_MARK,
-       CS5B_CE1A_MARK, CS5A_CE2A_MARK,
-       WE3_ICIOWR_MARK, WE2_ICIORD_MARK,
-
-       IDED15_MARK, IDED14_MARK, IDED13_MARK, IDED12_MARK,
-       IDED11_MARK, IDED10_MARK, IDED9_MARK, IDED8_MARK,
-       IDED7_MARK, IDED6_MARK, IDED5_MARK, IDED4_MARK,
-       IDED3_MARK, IDED2_MARK, IDED1_MARK, IDED0_MARK,
-       DIRECTION_MARK, EXBUF_ENB_MARK, IDERST_MARK, IODACK_MARK,
-       IODREQ_MARK, IDEIORDY_MARK, IDEINT_MARK, IDEIOWR_MARK,
-       IDEIORD_MARK, IDECS1_MARK, IDECS0_MARK, IDEA2_MARK,
-       IDEA1_MARK, IDEA0_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       /* PTA GPIO */
-       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT),
-       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT),
-       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT),
-       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT, PTA4_IN_PU),
-       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT, PTA3_IN_PU),
-       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT, PTA2_IN_PU),
-       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT, PTA1_IN_PU),
-       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT, PTA0_IN_PU),
-
-       /* PTB GPIO */
-       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT),
-       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT),
-       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT),
-       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT),
-       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT),
-       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT, PTB2_IN_PU),
-       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT, PTB1_IN_PU),
-       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT),
-
-       /* PTC GPIO */
-       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT),
-       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT),
-       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT),
-       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT),
-       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT),
-       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT),
-       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT),
-       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT),
-
-       /* PTD GPIO */
-       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT),
-       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT),
-       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT),
-       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT),
-       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT),
-       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT),
-       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT),
-       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT),
-
-       /* PTE GPIO */
-       PINMUX_DATA(PTE5_DATA, PTE5_IN, PTE5_OUT),
-       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT),
-       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT),
-       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT),
-       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT),
-       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT),
-
-       /* PTF GPIO */
-       PINMUX_DATA(PTF7_DATA, PTF7_IN, PTF7_OUT),
-       PINMUX_DATA(PTF6_DATA, PTF6_IN, PTF6_OUT),
-       PINMUX_DATA(PTF5_DATA, PTF5_IN, PTF5_OUT),
-       PINMUX_DATA(PTF4_DATA, PTF4_IN, PTF4_OUT),
-       PINMUX_DATA(PTF3_DATA, PTF3_IN, PTF3_OUT),
-       PINMUX_DATA(PTF2_DATA, PTF2_IN, PTF2_OUT),
-       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_OUT),
-       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT),
-
-       /* PTG GPIO */
-       PINMUX_DATA(PTG5_DATA, PTG5_OUT),
-       PINMUX_DATA(PTG4_DATA, PTG4_OUT),
-       PINMUX_DATA(PTG3_DATA, PTG3_OUT),
-       PINMUX_DATA(PTG2_DATA, PTG2_OUT),
-       PINMUX_DATA(PTG1_DATA, PTG1_OUT),
-       PINMUX_DATA(PTG0_DATA, PTG0_OUT),
-
-       /* PTH GPIO */
-       PINMUX_DATA(PTH7_DATA, PTH7_IN, PTH7_OUT),
-       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT),
-       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT),
-       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT),
-       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT),
-       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT),
-       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT),
-       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT),
-
-       /* PTJ GPIO */
-       PINMUX_DATA(PTJ7_DATA, PTJ7_OUT),
-       PINMUX_DATA(PTJ5_DATA, PTJ5_OUT),
-       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT),
-       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT),
-       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT),
-       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT),
-
-       /* PTK GPIO */
-       PINMUX_DATA(PTK7_DATA, PTK7_IN, PTK7_OUT),
-       PINMUX_DATA(PTK6_DATA, PTK6_IN, PTK6_OUT),
-       PINMUX_DATA(PTK5_DATA, PTK5_IN, PTK5_OUT),
-       PINMUX_DATA(PTK4_DATA, PTK4_IN, PTK4_OUT),
-       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT),
-       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT),
-       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT),
-       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT),
-
-       /* PTL GPIO */
-       PINMUX_DATA(PTL7_DATA, PTL7_IN, PTL7_OUT),
-       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT),
-       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT),
-       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT),
-       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT),
-       PINMUX_DATA(PTL2_DATA, PTL2_IN, PTL2_OUT),
-       PINMUX_DATA(PTL1_DATA, PTL1_IN, PTL1_OUT),
-       PINMUX_DATA(PTL0_DATA, PTL0_IN, PTL0_OUT),
-
-       /* PTM GPIO */
-       PINMUX_DATA(PTM7_DATA, PTM7_IN, PTM7_OUT),
-       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT),
-       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT),
-       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT),
-       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT),
-       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT),
-       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT),
-       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT),
-
-       /* PTN GPIO */
-       PINMUX_DATA(PTN7_DATA, PTN7_IN, PTN7_OUT),
-       PINMUX_DATA(PTN6_DATA, PTN6_IN, PTN6_OUT),
-       PINMUX_DATA(PTN5_DATA, PTN5_IN, PTN5_OUT),
-       PINMUX_DATA(PTN4_DATA, PTN4_IN, PTN4_OUT),
-       PINMUX_DATA(PTN3_DATA, PTN3_IN, PTN3_OUT),
-       PINMUX_DATA(PTN2_DATA, PTN2_IN, PTN2_OUT),
-       PINMUX_DATA(PTN1_DATA, PTN1_IN, PTN1_OUT),
-       PINMUX_DATA(PTN0_DATA, PTN0_IN, PTN0_OUT),
-
-       /* PTQ GPIO */
-       PINMUX_DATA(PTQ3_DATA, PTQ3_IN),
-       PINMUX_DATA(PTQ2_DATA, PTQ2_IN),
-       PINMUX_DATA(PTQ1_DATA, PTQ1_IN),
-       PINMUX_DATA(PTQ0_DATA, PTQ0_IN),
-
-       /* PTR GPIO */
-       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT),
-       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT),
-       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT),
-       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT),
-       PINMUX_DATA(PTR3_DATA, PTR3_IN),
-       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_IN_PU),
-       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT),
-       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT),
-
-       /* PTS GPIO */
-       PINMUX_DATA(PTS7_DATA, PTS7_IN, PTS7_OUT),
-       PINMUX_DATA(PTS6_DATA, PTS6_IN, PTS6_OUT),
-       PINMUX_DATA(PTS5_DATA, PTS5_IN, PTS5_OUT),
-       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT),
-       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT),
-       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT),
-       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT),
-       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT),
-
-       /* PTT GPIO */
-       PINMUX_DATA(PTT5_DATA, PTT5_IN, PTT5_OUT),
-       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT),
-       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT),
-       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT),
-       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT),
-       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT),
-
-       /* PTU GPIO */
-       PINMUX_DATA(PTU5_DATA, PTU5_IN, PTU5_OUT),
-       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT),
-       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT),
-       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT),
-       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT),
-       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT),
-
-       /* PTV GPIO */
-       PINMUX_DATA(PTV7_DATA, PTV7_IN, PTV7_OUT),
-       PINMUX_DATA(PTV6_DATA, PTV6_IN, PTV6_OUT),
-       PINMUX_DATA(PTV5_DATA, PTV5_IN, PTV5_OUT),
-       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT),
-       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT),
-       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT),
-       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT),
-       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT),
-
-       /* PTW GPIO */
-       PINMUX_DATA(PTW7_DATA, PTW7_IN, PTW7_OUT),
-       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_OUT),
-       PINMUX_DATA(PTW5_DATA, PTW5_IN, PTW5_OUT),
-       PINMUX_DATA(PTW4_DATA, PTW4_IN, PTW4_OUT),
-       PINMUX_DATA(PTW3_DATA, PTW3_IN, PTW3_OUT),
-       PINMUX_DATA(PTW2_DATA, PTW2_IN, PTW2_OUT),
-       PINMUX_DATA(PTW1_DATA, PTW1_IN, PTW1_OUT),
-       PINMUX_DATA(PTW0_DATA, PTW0_IN, PTW0_OUT),
-
-       /* PTX GPIO */
-       PINMUX_DATA(PTX7_DATA, PTX7_IN, PTX7_OUT),
-       PINMUX_DATA(PTX6_DATA, PTX6_IN, PTX6_OUT),
-       PINMUX_DATA(PTX5_DATA, PTX5_IN, PTX5_OUT),
-       PINMUX_DATA(PTX4_DATA, PTX4_IN, PTX4_OUT),
-       PINMUX_DATA(PTX3_DATA, PTX3_IN, PTX3_OUT),
-       PINMUX_DATA(PTX2_DATA, PTX2_IN, PTX2_OUT),
-       PINMUX_DATA(PTX1_DATA, PTX1_IN, PTX1_OUT),
-       PINMUX_DATA(PTX0_DATA, PTX0_IN, PTX0_OUT),
-
-       /* PTY GPIO */
-       PINMUX_DATA(PTY7_DATA, PTY7_IN, PTY7_OUT),
-       PINMUX_DATA(PTY6_DATA, PTY6_IN, PTY6_OUT),
-       PINMUX_DATA(PTY5_DATA, PTY5_IN, PTY5_OUT),
-       PINMUX_DATA(PTY4_DATA, PTY4_IN, PTY4_OUT),
-       PINMUX_DATA(PTY3_DATA, PTY3_IN, PTY3_OUT),
-       PINMUX_DATA(PTY2_DATA, PTY2_IN, PTY2_OUT),
-       PINMUX_DATA(PTY1_DATA, PTY1_IN, PTY1_OUT),
-       PINMUX_DATA(PTY0_DATA, PTY0_IN, PTY0_OUT),
-
-       /* PTZ GPIO */
-       PINMUX_DATA(PTZ7_DATA, PTZ7_IN, PTZ7_OUT),
-       PINMUX_DATA(PTZ6_DATA, PTZ6_IN, PTZ6_OUT),
-       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_OUT),
-       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_OUT),
-       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_OUT),
-       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_OUT),
-       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_OUT),
-       PINMUX_DATA(PTZ0_DATA, PTZ0_IN, PTZ0_OUT),
-
-       /* PTA FN */
-       PINMUX_DATA(D23_MARK, PSA15_PSA14_FN1, PTA7_FN),
-       PINMUX_DATA(KEYOUT2_MARK, PSA15_PSA14_FN2, PTA7_FN),
-       PINMUX_DATA(D22_MARK, PSA15_PSA14_FN1, PTA6_FN),
-       PINMUX_DATA(KEYOUT1_MARK, PSA15_PSA14_FN2, PTA6_FN),
-       PINMUX_DATA(D21_MARK, PSA15_PSA14_FN1, PTA5_FN),
-       PINMUX_DATA(KEYOUT0_MARK, PSA15_PSA14_FN2, PTA5_FN),
-       PINMUX_DATA(D20_MARK, PSA15_PSA14_FN1, PTA4_FN),
-       PINMUX_DATA(KEYIN4_MARK, PSA15_PSA14_FN2, PTA4_FN),
-       PINMUX_DATA(D19_MARK, PSA15_PSA14_FN1, PTA3_FN),
-       PINMUX_DATA(KEYIN3_MARK, PSA15_PSA14_FN2, PTA3_FN),
-       PINMUX_DATA(D18_MARK, PSA15_PSA14_FN1, PTA2_FN),
-       PINMUX_DATA(KEYIN2_MARK, PSA15_PSA14_FN2, PTA2_FN),
-       PINMUX_DATA(D17_MARK, PSA15_PSA14_FN1, PTA1_FN),
-       PINMUX_DATA(KEYIN1_MARK, PSA15_PSA14_FN2, PTA1_FN),
-       PINMUX_DATA(D16_MARK, PSA15_PSA14_FN1, PTA0_FN),
-       PINMUX_DATA(KEYIN0_MARK, PSA15_PSA14_FN2, PTA0_FN),
-
-       /* PTB FN */
-       PINMUX_DATA(D31_MARK, PTB7_FN),
-       PINMUX_DATA(D30_MARK, PTB6_FN),
-       PINMUX_DATA(D29_MARK, PTB5_FN),
-       PINMUX_DATA(D28_MARK, PTB4_FN),
-       PINMUX_DATA(D27_MARK, PTB3_FN),
-       PINMUX_DATA(D26_MARK, PSA15_PSA14_FN1, PTB2_FN),
-       PINMUX_DATA(KEYOUT5_IN5_MARK, PSA15_PSA14_FN2, PTB2_FN),
-       PINMUX_DATA(D25_MARK, PSA15_PSA14_FN1, PTB1_FN),
-       PINMUX_DATA(KEYOUT4_IN6_MARK, PSA15_PSA14_FN2, PTB1_FN),
-       PINMUX_DATA(D24_MARK, PSA15_PSA14_FN1, PTB0_FN),
-       PINMUX_DATA(KEYOUT3_MARK, PSA15_PSA14_FN2, PTB0_FN),
-
-       /* PTC FN */
-       PINMUX_DATA(IDED15_MARK, PSA11_PSA10_FN1, PTC7_FN),
-       PINMUX_DATA(SDHI1CD_MARK, PSA11_PSA10_FN2, PTC7_FN),
-       PINMUX_DATA(IDED14_MARK, PSA11_PSA10_FN1, PTC6_FN),
-       PINMUX_DATA(SDHI1WP_MARK, PSA11_PSA10_FN2, PTC6_FN),
-       PINMUX_DATA(IDED13_MARK, PSA11_PSA10_FN1, PTC5_FN),
-       PINMUX_DATA(SDHI1D3_MARK, PSA11_PSA10_FN2, PTC5_FN),
-       PINMUX_DATA(IDED12_MARK, PSA11_PSA10_FN1, PTC4_FN),
-       PINMUX_DATA(SDHI1D2_MARK, PSA11_PSA10_FN2, PTC4_FN),
-       PINMUX_DATA(IDED11_MARK, PSA11_PSA10_FN1, PTC3_FN),
-       PINMUX_DATA(SDHI1D1_MARK, PSA11_PSA10_FN2, PTC3_FN),
-       PINMUX_DATA(IDED10_MARK, PSA11_PSA10_FN1, PTC2_FN),
-       PINMUX_DATA(SDHI1D0_MARK, PSA11_PSA10_FN2, PTC2_FN),
-       PINMUX_DATA(IDED9_MARK, PSA11_PSA10_FN1, PTC1_FN),
-       PINMUX_DATA(SDHI1CMD_MARK, PSA11_PSA10_FN2, PTC1_FN),
-       PINMUX_DATA(IDED8_MARK, PSA11_PSA10_FN1, PTC0_FN),
-       PINMUX_DATA(SDHI1CLK_MARK, PSA11_PSA10_FN2, PTC0_FN),
-
-       /* PTD FN */
-       PINMUX_DATA(IDED7_MARK, PSA11_PSA10_FN1, PTD7_FN),
-       PINMUX_DATA(SDHI0CD_PTD_MARK, PSA11_PSA10_FN2, PTD7_FN),
-       PINMUX_DATA(IDED6_MARK, PSA11_PSA10_FN1, PTD6_FN),
-       PINMUX_DATA(SDHI0WP_PTD_MARK, PSA11_PSA10_FN2, PTD6_FN),
-       PINMUX_DATA(IDED5_MARK, PSA11_PSA10_FN1, PTD5_FN),
-       PINMUX_DATA(SDHI0D3_PTD_MARK, PSA11_PSA10_FN2, PTD5_FN),
-       PINMUX_DATA(IDED4_MARK, PSA11_PSA10_FN1, PTD4_FN),
-       PINMUX_DATA(SDHI0D2_PTD_MARK, PSA11_PSA10_FN2, PTD4_FN),
-       PINMUX_DATA(IDED3_MARK, PSA11_PSA10_FN1, PTD3_FN),
-       PINMUX_DATA(SDHI0D1_PTD_MARK, PSA11_PSA10_FN2, PTD3_FN),
-       PINMUX_DATA(IDED2_MARK, PSA11_PSA10_FN1, PTD2_FN),
-       PINMUX_DATA(SDHI0D0_PTD_MARK, PSA11_PSA10_FN2, PTD2_FN),
-       PINMUX_DATA(IDED1_MARK, PSA11_PSA10_FN1, PTD1_FN),
-       PINMUX_DATA(SDHI0CMD_PTD_MARK, PSA11_PSA10_FN2, PTD1_FN),
-       PINMUX_DATA(IDED0_MARK, PSA11_PSA10_FN1, PTD0_FN),
-       PINMUX_DATA(SDHI0CLK_PTD_MARK, PSA11_PSA10_FN2, PTD0_FN),
-
-       /* PTE FN */
-       PINMUX_DATA(DIRECTION_MARK, PSA11_PSA10_FN1, PTE5_FN),
-       PINMUX_DATA(SCIF5_PTE_SCK_MARK, PSA11_PSA10_FN2, PTE5_FN),
-       PINMUX_DATA(EXBUF_ENB_MARK, PSA11_PSA10_FN1, PTE4_FN),
-       PINMUX_DATA(SCIF5_PTE_RXD_MARK, PSA11_PSA10_FN2, PTE4_FN),
-       PINMUX_DATA(IDERST_MARK, PSA11_PSA10_FN1, PTE3_FN),
-       PINMUX_DATA(SCIF5_PTE_TXD_MARK, PSA11_PSA10_FN2, PTE3_FN),
-       PINMUX_DATA(IODACK_MARK, PSA11_PSA10_FN1, PTE2_FN),
-       PINMUX_DATA(SCIF4_PTE_SCK_MARK, PSA11_PSA10_FN2, PTE2_FN),
-       PINMUX_DATA(IODREQ_MARK, PSA11_PSA10_FN1, PTE1_FN),
-       PINMUX_DATA(SCIF4_PTE_RXD_MARK, PSA11_PSA10_FN2, PTE1_FN),
-       PINMUX_DATA(IDEIORDY_MARK, PSA11_PSA10_FN1, PTE0_FN),
-       PINMUX_DATA(SCIF4_PTE_TXD_MARK, PSA11_PSA10_FN2, PTE0_FN),
-
-       /* PTF FN */
-       PINMUX_DATA(IDEINT_MARK, PTF7_FN),
-       PINMUX_DATA(IDEIOWR_MARK, PSA5_PSA4_FN1, PTF6_FN),
-       PINMUX_DATA(MSIOF0_PTF_SS2_MARK, PSA5_PSA4_FN2, PTF6_FN),
-       PINMUX_DATA(MSIOF0_PTF_RSYNC_MARK, PSA5_PSA4_FN3, PTF6_FN),
-       PINMUX_DATA(IDEIORD_MARK, PSA5_PSA4_FN1, PTF5_FN),
-       PINMUX_DATA(MSIOF0_PTF_SS1_MARK, PSA5_PSA4_FN2, PTF5_FN),
-       PINMUX_DATA(MSIOF0_PTF_RSCK_MARK, PSA5_PSA4_FN3, PTF5_FN),
-       PINMUX_DATA(IDECS1_MARK, PSA11_PSA10_FN1, PTF4_FN),
-       PINMUX_DATA(MSIOF0_PTF_TSYNC_MARK, PSA11_PSA10_FN2, PTF4_FN),
-       PINMUX_DATA(IDECS0_MARK, PSA11_PSA10_FN1, PTF3_FN),
-       PINMUX_DATA(MSIOF0_PTF_TSCK_MARK, PSA11_PSA10_FN2, PTF3_FN),
-       PINMUX_DATA(IDEA2_MARK, PSA11_PSA10_FN1, PTF2_FN),
-       PINMUX_DATA(MSIOF0_PTF_RXD_MARK, PSA11_PSA10_FN2, PTF2_FN),
-       PINMUX_DATA(IDEA1_MARK, PSA11_PSA10_FN1, PTF1_FN),
-       PINMUX_DATA(MSIOF0_PTF_TXD_MARK, PSA11_PSA10_FN2, PTF1_FN),
-       PINMUX_DATA(IDEA0_MARK, PSA11_PSA10_FN1, PTF0_FN),
-       PINMUX_DATA(MSIOF0_PTF_MCK_MARK, PSA11_PSA10_FN2, PTF0_FN),
-
-       /* PTG FN */
-       PINMUX_DATA(AUDCK_MARK, PTG5_FN),
-       PINMUX_DATA(AUDSYNC_MARK, PTG4_FN),
-       PINMUX_DATA(AUDATA3_MARK, PSA3_PSA2_FN1, PTG3_FN),
-       PINMUX_DATA(TPUTO3_MARK, PSA3_PSA2_FN2, PTG3_FN),
-       PINMUX_DATA(AUDATA2_MARK, PSA3_PSA2_FN1, PTG2_FN),
-       PINMUX_DATA(TPUTO2_MARK, PSA3_PSA2_FN2, PTG2_FN),
-       PINMUX_DATA(AUDATA1_MARK, PSA3_PSA2_FN1, PTG1_FN),
-       PINMUX_DATA(TPUTO1_MARK, PSA3_PSA2_FN2, PTG1_FN),
-       PINMUX_DATA(AUDATA0_MARK, PSA3_PSA2_FN1, PTG0_FN),
-       PINMUX_DATA(TPUTO0_MARK, PSA3_PSA2_FN2, PTG0_FN),
-
-       /* PTG FN */
-       PINMUX_DATA(LCDVCPWC_MARK, PTH7_FN),
-       PINMUX_DATA(LCDRD_MARK, PSB15_PSB14_FN1, PTH6_FN),
-       PINMUX_DATA(DV_CLKI_MARK, PSB15_PSB14_FN2, PTH6_FN),
-       PINMUX_DATA(LCDVSYN_MARK, PSB15_PSB14_FN1, PTH5_FN),
-       PINMUX_DATA(DV_CLK_MARK, PSB15_PSB14_FN2, PTH5_FN),
-       PINMUX_DATA(LCDDISP_MARK, PSB13_PSB12_LCDC_RGB, PTH4_FN),
-       PINMUX_DATA(LCDRS_MARK, PSB13_PSB12_LCDC_SYS, PTH4_FN),
-       PINMUX_DATA(LCDHSYN_MARK, PSB13_PSB12_LCDC_RGB, PTH3_FN),
-       PINMUX_DATA(LCDCS_MARK, PSB13_PSB12_LCDC_SYS, PTH3_FN),
-       PINMUX_DATA(LCDDON_MARK, PTH2_FN),
-       PINMUX_DATA(LCDDCK_MARK, PSB13_PSB12_LCDC_RGB, PTH1_FN),
-       PINMUX_DATA(LCDWR_MARK, PSB13_PSB12_LCDC_SYS, PTH1_FN),
-       PINMUX_DATA(LCDVEPWC_MARK, PTH0_FN),
-
-       /* PTJ FN */
-       PINMUX_DATA(STATUS0_MARK, PTJ7_FN),
-       PINMUX_DATA(PDSTATUS_MARK, PTJ5_FN),
-       PINMUX_DATA(A25_MARK, PTJ3_FN),
-       PINMUX_DATA(A24_MARK, PTJ2_FN),
-       PINMUX_DATA(A23_MARK, PTJ1_FN),
-       PINMUX_DATA(A22_MARK, PTJ0_FN),
-
-       /* PTK FN */
-       PINMUX_DATA(SIUAFCK_MARK, PTK7_FN),
-       PINMUX_DATA(SIUAILR_MARK, PSB9_PSB8_FN1, PTK6_FN),
-       PINMUX_DATA(MSIOF1_SS2_MARK, PSB9_PSB8_FN2, PTK6_FN),
-       PINMUX_DATA(MSIOF1_RSYNC_MARK, PSB9_PSB8_FN3, PTK6_FN),
-       PINMUX_DATA(SIUAIBT_MARK, PSB9_PSB8_FN1, PTK5_FN),
-       PINMUX_DATA(MSIOF1_SS1_MARK, PSB9_PSB8_FN2, PTK5_FN),
-       PINMUX_DATA(MSIOF1_RSCK_MARK, PSB9_PSB8_FN3, PTK5_FN),
-       PINMUX_DATA(SIUAISLD_MARK, PSB7_PSB6_FN1, PTK4_FN),
-       PINMUX_DATA(MSIOF1_RXD_MARK, PSB7_PSB6_FN2, PTK4_FN),
-       PINMUX_DATA(SIUAOLR_MARK, PSB7_PSB6_FN1, PTK3_FN),
-       PINMUX_DATA(MSIOF1_TSYNC_MARK, PSB7_PSB6_FN2, PTK3_FN),
-       PINMUX_DATA(SIUAOBT_MARK, PSB7_PSB6_FN1, PTK2_FN),
-       PINMUX_DATA(MSIOF1_TSCK_MARK, PSB7_PSB6_FN2, PTK2_FN),
-       PINMUX_DATA(SIUAOSLD_MARK, PSB7_PSB6_FN1, PTK1_FN),
-       PINMUX_DATA(MSIOF1_RXD_MARK, PSB7_PSB6_FN2, PTK1_FN),
-       PINMUX_DATA(SIUAMCK_MARK, PSB7_PSB6_FN1, PTK0_FN),
-       PINMUX_DATA(MSIOF1_MCK_MARK, PSB7_PSB6_FN2, PTK0_FN),
-
-       /* PTL FN */
-       PINMUX_DATA(LCDD15_MARK, PSB5_PSB4_FN1, PTL7_FN),
-       PINMUX_DATA(DV_D15_MARK, PSB5_PSB4_FN2, PTL7_FN),
-       PINMUX_DATA(LCDD14_MARK, PSB5_PSB4_FN1, PTL6_FN),
-       PINMUX_DATA(DV_D14_MARK, PSB5_PSB4_FN2, PTL6_FN),
-       PINMUX_DATA(LCDD13_MARK, PSB5_PSB4_FN1, PTL5_FN),
-       PINMUX_DATA(DV_D13_MARK, PSB5_PSB4_FN2, PTL5_FN),
-       PINMUX_DATA(LCDD12_MARK, PSB5_PSB4_FN1, PTL4_FN),
-       PINMUX_DATA(DV_D12_MARK, PSB5_PSB4_FN2, PTL4_FN),
-       PINMUX_DATA(LCDD11_MARK, PSB5_PSB4_FN1, PTL3_FN),
-       PINMUX_DATA(DV_D11_MARK, PSB5_PSB4_FN2, PTL3_FN),
-       PINMUX_DATA(LCDD10_MARK, PSB5_PSB4_FN1, PTL2_FN),
-       PINMUX_DATA(DV_D10_MARK, PSB5_PSB4_FN2, PTL2_FN),
-       PINMUX_DATA(LCDD9_MARK, PSB5_PSB4_FN1, PTL1_FN),
-       PINMUX_DATA(DV_D9_MARK, PSB5_PSB4_FN2, PTL1_FN),
-       PINMUX_DATA(LCDD8_MARK, PSB5_PSB4_FN1, PTL0_FN),
-       PINMUX_DATA(DV_D8_MARK, PSB5_PSB4_FN2, PTL0_FN),
-
-       /* PTM FN */
-       PINMUX_DATA(LCDD7_MARK, PSB5_PSB4_FN1, PTM7_FN),
-       PINMUX_DATA(DV_D7_MARK, PSB5_PSB4_FN2, PTM7_FN),
-       PINMUX_DATA(LCDD6_MARK, PSB5_PSB4_FN1, PTM6_FN),
-       PINMUX_DATA(DV_D6_MARK, PSB5_PSB4_FN2, PTM6_FN),
-       PINMUX_DATA(LCDD5_MARK, PSB5_PSB4_FN1, PTM5_FN),
-       PINMUX_DATA(DV_D5_MARK, PSB5_PSB4_FN2, PTM5_FN),
-       PINMUX_DATA(LCDD4_MARK, PSB5_PSB4_FN1, PTM4_FN),
-       PINMUX_DATA(DV_D4_MARK, PSB5_PSB4_FN2, PTM4_FN),
-       PINMUX_DATA(LCDD3_MARK, PSB5_PSB4_FN1, PTM3_FN),
-       PINMUX_DATA(DV_D3_MARK, PSB5_PSB4_FN2, PTM3_FN),
-       PINMUX_DATA(LCDD2_MARK, PSB5_PSB4_FN1, PTM2_FN),
-       PINMUX_DATA(DV_D2_MARK, PSB5_PSB4_FN2, PTM2_FN),
-       PINMUX_DATA(LCDD1_MARK, PSB5_PSB4_FN1, PTM1_FN),
-       PINMUX_DATA(DV_D1_MARK, PSB5_PSB4_FN2, PTM1_FN),
-       PINMUX_DATA(LCDD0_MARK, PSB5_PSB4_FN1, PTM0_FN),
-       PINMUX_DATA(DV_D0_MARK, PSB5_PSB4_FN2, PTM0_FN),
-
-       /* PTN FN */
-       PINMUX_DATA(LCDD23_MARK, PSB3_PSB2_FN1, PTN7_FN),
-       PINMUX_DATA(SCIF5_PTN_SCK_MARK, PSB3_PSB2_FN2, PTN7_FN),
-       PINMUX_DATA(LCDD22_MARK, PSB3_PSB2_FN1, PTN6_FN),
-       PINMUX_DATA(SCIF5_PTN_RXD_MARK, PSB3_PSB2_FN2, PTN6_FN),
-       PINMUX_DATA(LCDD21_MARK, PSB3_PSB2_FN1, PTN5_FN),
-       PINMUX_DATA(SCIF5_PTN_TXD_MARK, PSB3_PSB2_FN2, PTN5_FN),
-       PINMUX_DATA(LCDD20_MARK, PSB3_PSB2_FN1, PTN4_FN),
-       PINMUX_DATA(SCIF4_PTN_SCK_MARK, PSB3_PSB2_FN2, PTN4_FN),
-       PINMUX_DATA(LCDD19_MARK, PSB3_PSB2_FN1, PTN3_FN),
-       PINMUX_DATA(SCIF4_PTN_RXD_MARK, PSB3_PSB2_FN2, PTN3_FN),
-       PINMUX_DATA(LCDD18_MARK, PSB3_PSB2_FN1, PTN2_FN),
-       PINMUX_DATA(SCIF4_PTN_TXD_MARK, PSB3_PSB2_FN2, PTN2_FN),
-       PINMUX_DATA(LCDD17_MARK, PSB5_PSB4_FN1, PTN1_FN),
-       PINMUX_DATA(DV_VSYNC_MARK, PSB5_PSB4_FN2, PTN1_FN),
-       PINMUX_DATA(LCDD16_MARK, PSB5_PSB4_FN1, PTN0_FN),
-       PINMUX_DATA(DV_HSYNC_MARK, PSB5_PSB4_FN2, PTN0_FN),
-
-       /* PTQ FN */
-       PINMUX_DATA(AN3_MARK, PTQ3_FN),
-       PINMUX_DATA(AN2_MARK, PTQ2_FN),
-       PINMUX_DATA(AN1_MARK, PTQ1_FN),
-       PINMUX_DATA(AN0_MARK, PTQ0_FN),
-
-       /* PTR FN */
-       PINMUX_DATA(CS6B_CE1B_MARK, PTR7_FN),
-       PINMUX_DATA(CS6A_CE2B_MARK, PTR6_FN),
-       PINMUX_DATA(CS5B_CE1A_MARK, PTR5_FN),
-       PINMUX_DATA(CS5A_CE2A_MARK, PTR4_FN),
-       PINMUX_DATA(IOIS16_MARK, PSA13_PSA12_FN1, PTR3_FN),
-       PINMUX_DATA(LCDLCLK_PTR_MARK, PSA13_PSA12_FN2, PTR3_FN),
-       PINMUX_DATA(WAIT_MARK, PTR2_FN),
-       PINMUX_DATA(WE3_ICIOWR_MARK, PTR1_FN),
-       PINMUX_DATA(WE2_ICIORD_MARK, PTR0_FN),
-
-       /* PTS FN */
-       PINMUX_DATA(SCIF1_PTS_SCK_MARK, PSC15_PSC14_FN1, PTS7_FN),
-       PINMUX_DATA(SDHI0CD_PTS_MARK, PSC15_PSC14_FN2, PTS7_FN),
-       PINMUX_DATA(SCIF1_PTS_RXD_MARK, PSC15_PSC14_FN1, PTS6_FN),
-       PINMUX_DATA(SDHI0WP_PTS_MARK, PSC15_PSC14_FN2, PTS6_FN),
-       PINMUX_DATA(SCIF1_PTS_TXD_MARK, PSC15_PSC14_FN1, PTS5_FN),
-       PINMUX_DATA(SDHI0D3_PTS_MARK, PSC15_PSC14_FN2, PTS5_FN),
-       PINMUX_DATA(SCIF3_PTS_CTS_MARK, PSC15_PSC14_FN1, PTS4_FN),
-       PINMUX_DATA(SDHI0D2_PTS_MARK, PSC15_PSC14_FN2, PTS4_FN),
-       PINMUX_DATA(SCIF3_PTS_RTS_MARK, PSC15_PSC14_FN1, PTS3_FN),
-       PINMUX_DATA(SDHI0D1_PTS_MARK, PSC15_PSC14_FN2, PTS3_FN),
-       PINMUX_DATA(SCIF3_PTS_SCK_MARK, PSC15_PSC14_FN1, PTS2_FN),
-       PINMUX_DATA(SDHI0D0_PTS_MARK, PSC15_PSC14_FN2, PTS2_FN),
-       PINMUX_DATA(SCIF3_PTS_RXD_MARK, PSC15_PSC14_FN1, PTS1_FN),
-       PINMUX_DATA(SDHI0CMD_PTS_MARK, PSC15_PSC14_FN2, PTS1_FN),
-       PINMUX_DATA(SCIF3_PTS_TXD_MARK, PSC15_PSC14_FN1, PTS0_FN),
-       PINMUX_DATA(SDHI0CLK_PTS_MARK, PSC15_PSC14_FN2, PTS0_FN),
-
-       /* PTT FN */
-       PINMUX_DATA(SCIF0_PTT_SCK_MARK, PSC13_PSC12_FN1, PTT5_FN),
-       PINMUX_DATA(MSIOF0_PTT_TSCK_MARK, PSC13_PSC12_FN2, PTT5_FN),
-       PINMUX_DATA(SCIF0_PTT_RXD_MARK, PSC13_PSC12_FN1, PTT4_FN),
-       PINMUX_DATA(MSIOF0_PTT_RXD_MARK, PSC13_PSC12_FN2, PTT4_FN),
-       PINMUX_DATA(SCIF0_PTT_TXD_MARK, PSC13_PSC12_FN1, PTT3_FN),
-       PINMUX_DATA(MSIOF0_PTT_TXD_MARK, PSC13_PSC12_FN2, PTT3_FN),
-       PINMUX_DATA(SCIF2_PTT_SCK_MARK, PSC11_PSC10_FN1, PTT2_FN),
-       PINMUX_DATA(MSIOF0_PTT_TSYNC_MARK, PSC11_PSC10_FN2, PTT2_FN),
-       PINMUX_DATA(SCIF2_PTT_RXD_MARK, PSC11_PSC10_FN1, PTT1_FN),
-       PINMUX_DATA(MSIOF0_PTT_SS1_MARK, PSC11_PSC10_FN2, PTT1_FN),
-       PINMUX_DATA(MSIOF0_PTT_RSCK_MARK, PSC11_PSC10_FN3, PTT1_FN),
-       PINMUX_DATA(SCIF2_PTT_TXD_MARK, PSC11_PSC10_FN1, PTT0_FN),
-       PINMUX_DATA(MSIOF0_PTT_SS2_MARK, PSC11_PSC10_FN2, PTT0_FN),
-       PINMUX_DATA(MSIOF0_PTT_RSYNC_MARK, PSC11_PSC10_FN3, PTT0_FN),
-
-       /* PTU FN */
-       PINMUX_DATA(FCDE_MARK, PSC9_PSC8_FN1, PTU5_FN),
-       PINMUX_DATA(SCIF0_PTU_SCK_MARK, PSC9_PSC8_FN2, PTU5_FN),
-       PINMUX_DATA(FSC_MARK, PSC9_PSC8_FN1, PTU4_FN),
-       PINMUX_DATA(SCIF0_PTU_RXD_MARK, PSC9_PSC8_FN2, PTU4_FN),
-       PINMUX_DATA(FWE_MARK, PSC9_PSC8_FN1, PTU3_FN),
-       PINMUX_DATA(SCIF0_PTU_TXD_MARK, PSC9_PSC8_FN2, PTU3_FN),
-       PINMUX_DATA(FOE_MARK, PSC7_PSC6_FN1, PTU2_FN),
-       PINMUX_DATA(SCIF2_PTU_SCK_MARK, PSC7_PSC6_FN2, PTU2_FN),
-       PINMUX_DATA(VIO_VD2_MARK, PSC7_PSC6_FN3, PTU2_FN),
-       PINMUX_DATA(FRB_MARK, PSC7_PSC6_FN1, PTU1_FN),
-       PINMUX_DATA(SCIF2_PTU_RXD_MARK, PSC7_PSC6_FN2, PTU1_FN),
-       PINMUX_DATA(VIO_CLK2_MARK, PSC7_PSC6_FN3, PTU1_FN),
-       PINMUX_DATA(FCE_MARK, PSC7_PSC6_FN1, PTU0_FN),
-       PINMUX_DATA(SCIF2_PTU_TXD_MARK, PSC7_PSC6_FN2, PTU0_FN),
-       PINMUX_DATA(VIO_HD2_MARK, PSC7_PSC6_FN3, PTU0_FN),
-
-       /* PTV FN */
-       PINMUX_DATA(NAF7_MARK, PSC7_PSC6_FN1, PTV7_FN),
-       PINMUX_DATA(SCIF1_PTV_SCK_MARK, PSC7_PSC6_FN2, PTV7_FN),
-       PINMUX_DATA(VIO_D15_MARK, PSC7_PSC6_FN3, PTV7_FN),
-       PINMUX_DATA(NAF6_MARK, PSC7_PSC6_FN1, PTV6_FN),
-       PINMUX_DATA(SCIF1_PTV_RXD_MARK, PSC7_PSC6_FN2, PTV6_FN),
-       PINMUX_DATA(VIO_D14_MARK, PSC7_PSC6_FN3, PTV6_FN),
-       PINMUX_DATA(NAF5_MARK, PSC7_PSC6_FN1, PTV5_FN),
-       PINMUX_DATA(SCIF1_PTV_TXD_MARK, PSC7_PSC6_FN2, PTV5_FN),
-       PINMUX_DATA(VIO_D13_MARK, PSC7_PSC6_FN3, PTV5_FN),
-       PINMUX_DATA(NAF4_MARK, PSC7_PSC6_FN1, PTV4_FN),
-       PINMUX_DATA(SCIF3_PTV_CTS_MARK, PSC7_PSC6_FN2, PTV4_FN),
-       PINMUX_DATA(VIO_D12_MARK, PSC7_PSC6_FN3, PTV4_FN),
-       PINMUX_DATA(NAF3_MARK, PSC7_PSC6_FN1, PTV3_FN),
-       PINMUX_DATA(SCIF3_PTV_RTS_MARK, PSC7_PSC6_FN2, PTV3_FN),
-       PINMUX_DATA(VIO_D11_MARK, PSC7_PSC6_FN3, PTV3_FN),
-       PINMUX_DATA(NAF2_MARK, PSC7_PSC6_FN1, PTV2_FN),
-       PINMUX_DATA(SCIF3_PTV_SCK_MARK, PSC7_PSC6_FN2, PTV2_FN),
-       PINMUX_DATA(VIO_D10_MARK, PSC7_PSC6_FN3, PTV2_FN),
-       PINMUX_DATA(NAF1_MARK, PSC7_PSC6_FN1, PTV1_FN),
-       PINMUX_DATA(SCIF3_PTV_RXD_MARK, PSC7_PSC6_FN2, PTV1_FN),
-       PINMUX_DATA(VIO_D9_MARK, PSC7_PSC6_FN3, PTV1_FN),
-       PINMUX_DATA(NAF0_MARK, PSC7_PSC6_FN1, PTV0_FN),
-       PINMUX_DATA(SCIF3_PTV_TXD_MARK, PSC7_PSC6_FN2, PTV0_FN),
-       PINMUX_DATA(VIO_D8_MARK, PSC7_PSC6_FN3, PTV0_FN),
-
-       /* PTW FN */
-       PINMUX_DATA(IRQ7_MARK, PTW7_FN),
-       PINMUX_DATA(IRQ6_MARK, PTW6_FN),
-       PINMUX_DATA(IRQ5_MARK, PTW5_FN),
-       PINMUX_DATA(IRQ4_MARK, PSD15_PSD14_FN1, PTW4_FN),
-       PINMUX_DATA(LCDLCLK_PTW_MARK, PSD15_PSD14_FN2, PTW4_FN),
-       PINMUX_DATA(IRQ3_MARK, PSD13_PSD12_FN1, PTW3_FN),
-       PINMUX_DATA(ADTRG_MARK, PSD13_PSD12_FN2, PTW3_FN),
-       PINMUX_DATA(IRQ2_MARK, PSD11_PSD10_FN1, PTW2_FN),
-       PINMUX_DATA(BS_MARK, PSD11_PSD10_FN2, PTW2_FN),
-       PINMUX_DATA(VIO_CKO_MARK, PSD11_PSD10_FN3, PTW2_FN),
-       PINMUX_DATA(IRQ1_MARK, PSD9_PSD8_FN1, PTW1_FN),
-       PINMUX_DATA(SIUAISPD_MARK, PSD9_PSD8_FN2, PTW1_FN),
-       PINMUX_DATA(IRQ0_MARK, PSD7_PSD6_FN1, PTW0_FN),
-       PINMUX_DATA(SIUAOSPD_MARK, PSD7_PSD6_FN2, PTW0_FN),
-
-       /* PTX FN */
-       PINMUX_DATA(DACK1_MARK, PTX7_FN),
-       PINMUX_DATA(DREQ1_MARK, PSD3_PSD2_FN1, PTX6_FN),
-       PINMUX_DATA(MSIOF0_PTX_MCK_MARK, PSD3_PSD2_FN2, PTX6_FN),
-       PINMUX_DATA(DACK1_MARK, PTX5_FN),
-       PINMUX_DATA(IRDA_OUT_MARK, PSD5_PSD4_FN2, PTX5_FN),
-       PINMUX_DATA(DREQ1_MARK, PTX4_FN),
-       PINMUX_DATA(IRDA_IN_MARK, PSD5_PSD4_FN2, PTX4_FN),
-       PINMUX_DATA(TS0_SDAT_MARK, PTX3_FN),
-       PINMUX_DATA(TS0_SCK_MARK, PTX2_FN),
-       PINMUX_DATA(TS0_SDEN_MARK, PTX1_FN),
-       PINMUX_DATA(TS0_SPSYNC_MARK, PTX0_FN),
-
-       /* PTY FN */
-       PINMUX_DATA(VIO_D7_MARK, PTY7_FN),
-       PINMUX_DATA(VIO_D6_MARK, PTY6_FN),
-       PINMUX_DATA(VIO_D5_MARK, PTY5_FN),
-       PINMUX_DATA(VIO_D4_MARK, PTY4_FN),
-       PINMUX_DATA(VIO_D3_MARK, PTY3_FN),
-       PINMUX_DATA(VIO_D2_MARK, PTY2_FN),
-       PINMUX_DATA(VIO_D1_MARK, PTY1_FN),
-       PINMUX_DATA(VIO_D0_MARK, PTY0_FN),
-
-       /* PTZ FN */
-       PINMUX_DATA(SIUBOBT_MARK, PTZ7_FN),
-       PINMUX_DATA(SIUBOLR_MARK, PTZ6_FN),
-       PINMUX_DATA(SIUBOSLD_MARK, PTZ5_FN),
-       PINMUX_DATA(SIUBMCK_MARK, PTZ4_FN),
-       PINMUX_DATA(VIO_FLD_MARK, PSD1_PSD0_FN1, PTZ3_FN),
-       PINMUX_DATA(SIUBFCK_MARK, PSD1_PSD0_FN2, PTZ3_FN),
-       PINMUX_DATA(VIO_HD1_MARK, PSD1_PSD0_FN1, PTZ2_FN),
-       PINMUX_DATA(SIUBILR_MARK, PSD1_PSD0_FN2, PTZ2_FN),
-       PINMUX_DATA(VIO_VD1_MARK, PSD1_PSD0_FN1, PTZ1_FN),
-       PINMUX_DATA(SIUBIBT_MARK, PSD1_PSD0_FN2, PTZ1_FN),
-       PINMUX_DATA(VIO_CLK1_MARK, PSD1_PSD0_FN1, PTZ0_FN),
-       PINMUX_DATA(SIUBISLD_MARK, PSD1_PSD0_FN2, PTZ0_FN),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* PTA */
-       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
-       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
-       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
-       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
-       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
-       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
-       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
-       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
-
-       /* PTB */
-       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
-       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
-       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
-       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
-       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
-       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
-       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
-       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
-
-       /* PTC */
-       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
-       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
-       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
-       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
-       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
-       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
-       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
-       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
-
-       /* PTD */
-       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
-       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
-       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
-       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
-       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
-       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
-       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
-       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
-
-       /* PTE */
-       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
-       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
-       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
-       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
-       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
-       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
-
-       /* PTF */
-       PINMUX_GPIO(GPIO_PTF7, PTF7_DATA),
-       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
-       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
-       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
-       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
-       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
-       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
-       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
-
-       /* PTG */
-       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
-       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
-       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
-       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
-       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
-       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
-
-       /* PTH */
-       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
-       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
-       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
-       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
-       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
-       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
-       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
-       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
-
-       /* PTJ */
-       PINMUX_GPIO(GPIO_PTJ7, PTJ7_DATA),
-       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
-       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
-       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
-       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
-       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
-
-       /* PTK */
-       PINMUX_GPIO(GPIO_PTK7, PTK7_DATA),
-       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
-       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
-       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
-       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
-       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
-       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
-       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
-
-       /* PTL */
-       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
-       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
-       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
-       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
-       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
-       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
-       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
-       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
-
-       /* PTM */
-       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
-       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
-       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
-       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
-       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
-       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
-       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
-       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
-
-       /* PTN */
-       PINMUX_GPIO(GPIO_PTN7, PTN7_DATA),
-       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
-       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
-       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
-       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
-       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
-       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
-       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
-
-       /* PTQ */
-       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
-       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
-       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
-       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
-
-       /* PTR */
-       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
-       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
-       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
-       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
-       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
-       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
-       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
-       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
-
-       /* PTS */
-       PINMUX_GPIO(GPIO_PTS7, PTS7_DATA),
-       PINMUX_GPIO(GPIO_PTS6, PTS6_DATA),
-       PINMUX_GPIO(GPIO_PTS5, PTS5_DATA),
-       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
-       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
-       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
-       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
-       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
-
-       /* PTT */
-       PINMUX_GPIO(GPIO_PTT5, PTT5_DATA),
-       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
-       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
-       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
-       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
-       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
-
-       /* PTU */
-       PINMUX_GPIO(GPIO_PTU5, PTU5_DATA),
-       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
-       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
-       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
-       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
-       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
-
-       /* PTV */
-       PINMUX_GPIO(GPIO_PTV7, PTV7_DATA),
-       PINMUX_GPIO(GPIO_PTV6, PTV6_DATA),
-       PINMUX_GPIO(GPIO_PTV5, PTV5_DATA),
-       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
-       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
-       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
-       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
-       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
-
-       /* PTW */
-       PINMUX_GPIO(GPIO_PTW7, PTW7_DATA),
-       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
-       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
-       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
-       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
-       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
-       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
-       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
-
-       /* PTX */
-       PINMUX_GPIO(GPIO_PTX7, PTX7_DATA),
-       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
-       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
-       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
-       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
-       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
-       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
-       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
-
-       /* PTY */
-       PINMUX_GPIO(GPIO_PTY7, PTY7_DATA),
-       PINMUX_GPIO(GPIO_PTY6, PTY6_DATA),
-       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
-       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
-       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
-       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
-       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
-       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
-
-       /* PTZ */
-       PINMUX_GPIO(GPIO_PTZ7, PTZ7_DATA),
-       PINMUX_GPIO(GPIO_PTZ6, PTZ6_DATA),
-       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
-       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
-       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
-       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
-       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
-       PINMUX_GPIO(GPIO_PTZ0, PTZ0_DATA),
-
-       /* SCIF0 */
-       PINMUX_GPIO(GPIO_FN_SCIF0_PTT_TXD, SCIF0_PTT_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_PTT_RXD, SCIF0_PTT_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_PTT_SCK, SCIF0_PTT_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_PTU_TXD, SCIF0_PTU_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_PTU_RXD, SCIF0_PTU_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_PTU_SCK, SCIF0_PTU_SCK_MARK),
-
-       /* SCIF1 */
-       PINMUX_GPIO(GPIO_FN_SCIF1_PTS_TXD, SCIF1_PTS_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_PTS_RXD, SCIF1_PTS_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_PTS_SCK, SCIF1_PTS_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_PTV_TXD, SCIF1_PTV_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_PTV_RXD, SCIF1_PTV_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_PTV_SCK, SCIF1_PTV_SCK_MARK),
-
-       /* SCIF2 */
-       PINMUX_GPIO(GPIO_FN_SCIF2_PTT_TXD, SCIF2_PTT_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_PTT_RXD, SCIF2_PTT_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_PTT_SCK, SCIF2_PTT_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_PTU_TXD, SCIF2_PTU_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_PTU_RXD, SCIF2_PTU_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_PTU_SCK, SCIF2_PTU_SCK_MARK),
-
-       /* SCIF3 */
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_TXD, SCIF3_PTS_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_RXD, SCIF3_PTS_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_SCK, SCIF3_PTS_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_RTS, SCIF3_PTS_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_CTS, SCIF3_PTS_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_TXD, SCIF3_PTV_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_RXD, SCIF3_PTV_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_SCK, SCIF3_PTV_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_RTS, SCIF3_PTV_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_CTS, SCIF3_PTV_CTS_MARK),
-
-       /* SCIF4 */
-       PINMUX_GPIO(GPIO_FN_SCIF4_PTE_TXD, SCIF4_PTE_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_PTE_RXD, SCIF4_PTE_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_PTE_SCK, SCIF4_PTE_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_PTN_TXD, SCIF4_PTN_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_PTN_RXD, SCIF4_PTN_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_PTN_SCK, SCIF4_PTN_SCK_MARK),
-
-       /* SCIF5 */
-       PINMUX_GPIO(GPIO_FN_SCIF5_PTE_TXD, SCIF5_PTE_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_PTE_RXD, SCIF5_PTE_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_PTE_SCK, SCIF5_PTE_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_PTN_TXD, SCIF5_PTN_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_PTN_RXD, SCIF5_PTN_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_PTN_SCK, SCIF5_PTN_SCK_MARK),
-
-       /* CEU */
-       PINMUX_GPIO(GPIO_FN_VIO_D15, VIO_D15_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D14, VIO_D14_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D13, VIO_D13_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D12, VIO_D12_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D11, VIO_D11_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D10, VIO_D10_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D9, VIO_D9_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D8, VIO_D8_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D7, VIO_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D6, VIO_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D5, VIO_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D4, VIO_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D3, VIO_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D2, VIO_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D1, VIO_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_D0, VIO_D0_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_CLK1, VIO_CLK1_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_VD1, VIO_VD1_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_HD1, VIO_HD1_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_FLD, VIO_FLD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_CKO, VIO_CKO_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_VD2, VIO_VD2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_HD2, VIO_HD2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO_CLK2, VIO_CLK2_MARK),
-
-       /* LCDC */
-       PINMUX_GPIO(GPIO_FN_LCDD23, LCDD23_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD22, LCDD22_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD21, LCDD21_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD20, LCDD20_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD19, LCDD19_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD18, LCDD18_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD17, LCDD17_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD16, LCDD16_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD15, LCDD15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD14, LCDD14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD13, LCDD13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD12, LCDD12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD11, LCDD11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD10, LCDD10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD9, LCDD9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD8, LCDD8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD7, LCDD7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD6, LCDD6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD5, LCDD5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD4, LCDD4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD3, LCDD3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD2, LCDD2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD1, LCDD1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD0, LCDD0_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDLCLK_PTR, LCDLCLK_PTR_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDLCLK_PTW, LCDLCLK_PTW_MARK),
-       /* Main LCD */
-       PINMUX_GPIO(GPIO_FN_LCDDON, LCDDON_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVCPWC, LCDVCPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVEPWC, LCDVEPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVSYN, LCDVSYN_MARK),
-       /* Main LCD - RGB Mode */
-       PINMUX_GPIO(GPIO_FN_LCDDCK, LCDDCK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDHSYN, LCDHSYN_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDDISP, LCDDISP_MARK),
-       /* Main LCD - SYS Mode */
-       PINMUX_GPIO(GPIO_FN_LCDRS, LCDRS_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDCS, LCDCS_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDWR, LCDWR_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDRD, LCDRD_MARK),
-
-       /* IRQ */
-       PINMUX_GPIO(GPIO_FN_IRQ0, IRQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1, IRQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2, IRQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3, IRQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6, IRQ6_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ7, IRQ7_MARK),
-
-       /* AUD */
-       PINMUX_GPIO(GPIO_FN_AUDCK, AUDCK_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
-
-       /* SDHI0 (PTD) */
-       PINMUX_GPIO(GPIO_FN_SDHI0CD_PTD, SDHI0CD_PTD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0WP_PTD, SDHI0WP_PTD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D3_PTD, SDHI0D3_PTD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D2_PTD, SDHI0D2_PTD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D1_PTD, SDHI0D1_PTD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D0_PTD, SDHI0D0_PTD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0CMD_PTD, SDHI0CMD_PTD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0CLK_PTD, SDHI0CLK_PTD_MARK),
-
-       /* SDHI0 (PTS) */
-       PINMUX_GPIO(GPIO_FN_SDHI0CD_PTS, SDHI0CD_PTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0WP_PTS, SDHI0WP_PTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D3_PTS, SDHI0D3_PTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D2_PTS, SDHI0D2_PTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D1_PTS, SDHI0D1_PTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D0_PTS, SDHI0D0_PTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0CMD_PTS, SDHI0CMD_PTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0CLK_PTS, SDHI0CLK_PTS_MARK),
-
-       /* SDHI1 */
-       PINMUX_GPIO(GPIO_FN_SDHI1CD, SDHI1CD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1WP, SDHI1WP_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D3, SDHI1D3_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D2, SDHI1D2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D1, SDHI1D1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D0, SDHI1D0_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1CMD, SDHI1CMD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1CLK, SDHI1CLK_MARK),
-
-       /* SIUA */
-       PINMUX_GPIO(GPIO_FN_SIUAFCK, SIUAFCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAILR, SIUAILR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAIBT, SIUAIBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAISLD, SIUAISLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAOLR, SIUAOLR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAOBT, SIUAOBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAOSLD, SIUAOSLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAMCK, SIUAMCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUAISPD, SIUAISPD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUOSPD, SIUAOSPD_MARK),
-
-       /* SIUB */
-       PINMUX_GPIO(GPIO_FN_SIUBFCK, SIUBFCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBILR, SIUBILR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBIBT, SIUBIBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBISLD, SIUBISLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBOLR, SIUBOLR_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBOBT, SIUBOBT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBOSLD, SIUBOSLD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIUBMCK, SIUBMCK_MARK),
-
-       /* IRDA */
-       PINMUX_GPIO(GPIO_FN_IRDA_IN, IRDA_IN_MARK),
-       PINMUX_GPIO(GPIO_FN_IRDA_OUT, IRDA_OUT_MARK),
-
-       /* VOU */
-       PINMUX_GPIO(GPIO_FN_DV_CLKI, DV_CLKI_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D15, DV_D15_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D14, DV_D14_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D13, DV_D13_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D12, DV_D12_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D11, DV_D11_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D10, DV_D10_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D9, DV_D9_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D8, DV_D8_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D7, DV_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D6, DV_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D5, DV_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D4, DV_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D3, DV_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D2, DV_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D1, DV_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D0, DV_D0_MARK),
-
-       /* KEYSC */
-       PINMUX_GPIO(GPIO_FN_KEYIN0, KEYIN0_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN1, KEYIN1_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN2, KEYIN2_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN3, KEYIN3_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN4, KEYIN4_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT0, KEYOUT0_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT1, KEYOUT1_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT2, KEYOUT2_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT3, KEYOUT3_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT4_IN6, KEYOUT4_IN6_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT5_IN5, KEYOUT5_IN5_MARK),
-
-       /* MSIOF0 (PTF) */
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_TXD, MSIOF0_PTF_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_RXD, MSIOF0_PTF_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_MCK, MSIOF0_PTF_MCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_TSYNC, MSIOF0_PTF_TSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_TSCK, MSIOF0_PTF_TSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_RSYNC, MSIOF0_PTF_RSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_RSCK, MSIOF0_PTF_RSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_SS1, MSIOF0_PTF_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_SS2, MSIOF0_PTF_SS2_MARK),
-
-       /* MSIOF0 (PTT+PTX) */
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_TXD, MSIOF0_PTT_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_RXD, MSIOF0_PTT_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTX_MCK, MSIOF0_PTX_MCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_TSYNC, MSIOF0_PTT_TSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_TSCK, MSIOF0_PTT_TSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_RSYNC, MSIOF0_PTT_RSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_RSCK, MSIOF0_PTT_RSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_SS1, MSIOF0_PTT_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_SS2, MSIOF0_PTT_SS2_MARK),
-
-       /* MSIOF1 */
-       PINMUX_GPIO(GPIO_FN_MSIOF1_TXD, MSIOF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_RXD, MSIOF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_MCK, MSIOF1_MCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_TSYNC, MSIOF1_TSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_TSCK, MSIOF1_TSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_RSYNC, MSIOF1_RSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_RSCK, MSIOF1_RSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_SS1, MSIOF1_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_SS2, MSIOF1_SS2_MARK),
-
-       /* TSIF */
-       PINMUX_GPIO(GPIO_FN_TS0_SDAT, TS0_SDAT_MARK),
-       PINMUX_GPIO(GPIO_FN_TS0_SCK, TS0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_TS0_SDEN, TS0_SDEN_MARK),
-       PINMUX_GPIO(GPIO_FN_TS0_SPSYNC, TS0_SPSYNC_MARK),
-
-       /* FLCTL */
-       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF7, NAF7_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF6, NAF6_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF5, NAF5_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF4, NAF4_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF3, NAF3_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF2, NAF2_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF1, NAF1_MARK),
-       PINMUX_GPIO(GPIO_FN_NAF0, NAF0_MARK),
-       PINMUX_GPIO(GPIO_FN_FCDE, FCDE_MARK),
-       PINMUX_GPIO(GPIO_FN_FOE, FOE_MARK),
-       PINMUX_GPIO(GPIO_FN_FSC, FSC_MARK),
-       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
-       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
-
-       /* DMAC */
-       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
-
-       /* ADC */
-       PINMUX_GPIO(GPIO_FN_AN3, AN3_MARK),
-       PINMUX_GPIO(GPIO_FN_AN2, AN2_MARK),
-       PINMUX_GPIO(GPIO_FN_AN1, AN1_MARK),
-       PINMUX_GPIO(GPIO_FN_AN0, AN0_MARK),
-       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
-
-       /* CPG */
-       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
-       PINMUX_GPIO(GPIO_FN_PDSTATUS, PDSTATUS_MARK),
-
-       /* TPU */
-       PINMUX_GPIO(GPIO_FN_TPUTO0, TPUTO0_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTO1, TPUTO1_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTO2, TPUTO2_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTO3, TPUTO3_MARK),
-
-       /* BSC */
-       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
-       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
-       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
-       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
-       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
-       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
-       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
-       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
-       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
-       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
-       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
-       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
-       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
-       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
-       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
-       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
-       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
-       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
-       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6B_CE1B, CS6B_CE1B_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6A_CE2B, CS6A_CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5B_CE1A, CS5B_CE1A_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5A_CE2A, CS5A_CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_WE3_ICIOWR, WE3_ICIOWR_MARK),
-       PINMUX_GPIO(GPIO_FN_WE2_ICIORD, WE2_ICIORD_MARK),
-
-       /* ATAPI */
-       PINMUX_GPIO(GPIO_FN_IDED15, IDED15_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED14, IDED14_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED13, IDED13_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED12, IDED12_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED11, IDED11_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED10, IDED10_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED9, IDED9_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED8, IDED8_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED7, IDED7_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED6, IDED6_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED5, IDED5_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED4, IDED4_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED3, IDED3_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED2, IDED2_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED1, IDED1_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED0, IDED0_MARK),
-       PINMUX_GPIO(GPIO_FN_DIRECTION, DIRECTION_MARK),
-       PINMUX_GPIO(GPIO_FN_EXBUF_ENB, EXBUF_ENB_MARK),
-       PINMUX_GPIO(GPIO_FN_IDERST, IDERST_MARK),
-       PINMUX_GPIO(GPIO_FN_IODACK, IODACK_MARK),
-       PINMUX_GPIO(GPIO_FN_IODREQ, IODREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEIORDY, IDEIORDY_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEINT, IDEINT_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEIOWR, IDEIOWR_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEIORD, IDEIORD_MARK),
-       PINMUX_GPIO(GPIO_FN_IDECS1, IDECS1_MARK),
-       PINMUX_GPIO(GPIO_FN_IDECS0, IDECS0_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEA2, IDEA2_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEA1, IDEA1_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEA0, IDEA0_MARK),
- };
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
-               PTA7_FN, PTA7_OUT, 0, PTA7_IN,
-               PTA6_FN, PTA6_OUT, 0, PTA6_IN,
-               PTA5_FN, PTA5_OUT, 0, PTA5_IN,
-               PTA4_FN, PTA4_OUT, PTA4_IN_PU, PTA4_IN,
-               PTA3_FN, PTA3_OUT, PTA3_IN_PU, PTA3_IN,
-               PTA2_FN, PTA2_OUT, PTA2_IN_PU, PTA2_IN,
-               PTA1_FN, PTA1_OUT, PTA1_IN_PU, PTA1_IN,
-               PTA0_FN, PTA0_OUT, PTA0_IN_PU, PTA0_IN }
-       },
-       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
-               PTB7_FN, PTB7_OUT, 0, PTB7_IN,
-               PTB6_FN, PTB6_OUT, 0, PTB6_IN,
-               PTB5_FN, PTB5_OUT, 0, PTB5_IN,
-               PTB4_FN, PTB4_OUT, 0, PTB4_IN,
-               PTB3_FN, PTB3_OUT, 0, PTB3_IN,
-               PTB2_FN, PTB2_OUT, PTB2_IN_PU, PTB2_IN,
-               PTB1_FN, PTB1_OUT, PTB1_IN_PU, PTB1_IN,
-               PTB0_FN, PTB0_OUT, 0, PTB0_IN }
-       },
-       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
-               PTC7_FN, PTC7_OUT, 0, PTC7_IN,
-               PTC6_FN, PTC6_OUT, 0, PTC6_IN,
-               PTC5_FN, PTC5_OUT, 0, PTC5_IN,
-               PTC4_FN, PTC4_OUT, 0, PTC4_IN,
-               PTC3_FN, PTC3_OUT, 0, PTC3_IN,
-               PTC2_FN, PTC2_OUT, 0, PTC2_IN,
-               PTC1_FN, PTC1_OUT, 0, PTC1_IN,
-               PTC0_FN, PTC0_OUT, 0, PTC0_IN }
-       },
-       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
-               PTD7_FN, PTD7_OUT, 0, PTD7_IN,
-               PTD6_FN, PTD6_OUT, 0, PTD6_IN,
-               PTD5_FN, PTD5_OUT, 0, PTD5_IN,
-               PTD4_FN, PTD4_OUT, 0, PTD4_IN,
-               PTD3_FN, PTD3_OUT, 0, PTD3_IN,
-               PTD2_FN, PTD2_OUT, 0, PTD2_IN,
-               PTD1_FN, PTD1_OUT, 0, PTD1_IN,
-               PTD0_FN, PTD0_OUT, 0, PTD0_IN }
-       },
-       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTE5_FN, PTE5_OUT, 0, PTE5_IN,
-               PTE4_FN, PTE4_OUT, 0, PTE4_IN,
-               PTE3_FN, PTE3_OUT, 0, PTE3_IN,
-               PTE2_FN, PTE2_OUT, 0, PTE2_IN,
-               PTE1_FN, PTE1_OUT, 0, PTE1_IN,
-               PTE0_FN, PTE0_OUT, 0, PTE0_IN }
-       },
-       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
-               PTF7_FN, PTF7_OUT, 0, PTF7_IN,
-               PTF6_FN, PTF6_OUT, 0, PTF6_IN,
-               PTF5_FN, PTF5_OUT, 0, PTF5_IN,
-               PTF4_FN, PTF4_OUT, 0, PTF4_IN,
-               PTF3_FN, PTF3_OUT, 0, PTF3_IN,
-               PTF2_FN, PTF2_OUT, 0, PTF2_IN,
-               PTF1_FN, PTF1_OUT, 0, PTF1_IN,
-               PTF0_FN, PTF0_OUT, 0, PTF0_IN }
-       },
-       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTG5_FN, PTG5_OUT, 0, 0,
-               PTG4_FN, PTG4_OUT, 0, 0,
-               PTG3_FN, PTG3_OUT, 0, 0,
-               PTG2_FN, PTG2_OUT, 0, 0,
-               PTG1_FN, PTG1_OUT, 0, 0,
-               PTG0_FN, PTG0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
-               PTH7_FN, PTH7_OUT, 0, PTH7_IN,
-               PTH6_FN, PTH6_OUT, 0, PTH6_IN,
-               PTH5_FN, PTH5_OUT, 0, PTH5_IN,
-               PTH4_FN, PTH4_OUT, 0, PTH4_IN,
-               PTH3_FN, PTH3_OUT, 0, PTH3_IN,
-               PTH2_FN, PTH2_OUT, 0, PTH2_IN,
-               PTH1_FN, PTH1_OUT, 0, PTH1_IN,
-               PTH0_FN, PTH0_OUT, 0, PTH0_IN }
-       },
-       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
-               PTJ7_FN, PTJ7_OUT, 0, 0,
-               0, 0, 0, 0,
-               PTJ5_FN, PTJ5_OUT, 0, 0,
-               0, 0, 0, 0,
-               PTJ3_FN, PTJ3_OUT, 0, PTJ3_IN,
-               PTJ2_FN, PTJ2_OUT, 0, PTJ2_IN,
-               PTJ1_FN, PTJ1_OUT, 0, PTJ1_IN,
-               PTJ0_FN, PTJ0_OUT, 0, PTJ0_IN }
-       },
-       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
-               PTK7_FN, PTK7_OUT, 0, PTK7_IN,
-               PTK6_FN, PTK6_OUT, 0, PTK6_IN,
-               PTK5_FN, PTK5_OUT, 0, PTK5_IN,
-               PTK4_FN, PTK4_OUT, 0, PTK4_IN,
-               PTK3_FN, PTK3_OUT, 0, PTK3_IN,
-               PTK2_FN, PTK2_OUT, 0, PTK2_IN,
-               PTK1_FN, PTK1_OUT, 0, PTK1_IN,
-               PTK0_FN, PTK0_OUT, 0, PTK0_IN }
-       },
-       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
-               PTL7_FN, PTL7_OUT, 0, PTL7_IN,
-               PTL6_FN, PTL6_OUT, 0, PTL6_IN,
-               PTL5_FN, PTL5_OUT, 0, PTL5_IN,
-               PTL4_FN, PTL4_OUT, 0, PTL4_IN,
-               PTL3_FN, PTL3_OUT, 0, PTL3_IN,
-               PTL2_FN, PTL2_OUT, 0, PTL2_IN,
-               PTL1_FN, PTL1_OUT, 0, PTL1_IN,
-               PTL0_FN, PTL0_OUT, 0, PTL0_IN }
-       },
-       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
-               PTM7_FN, PTM7_OUT, 0, PTM7_IN,
-               PTM6_FN, PTM6_OUT, 0, PTM6_IN,
-               PTM5_FN, PTM5_OUT, 0, PTM5_IN,
-               PTM4_FN, PTM4_OUT, 0, PTM4_IN,
-               PTM3_FN, PTM3_OUT, 0, PTM3_IN,
-               PTM2_FN, PTM2_OUT, 0, PTM2_IN,
-               PTM1_FN, PTM1_OUT, 0, PTM1_IN,
-               PTM0_FN, PTM0_OUT, 0, PTM0_IN }
-       },
-       { PINMUX_CFG_REG("PNCR", 0xa4050118, 16, 2) {
-               PTN7_FN, PTN7_OUT, 0, PTN7_IN,
-               PTN6_FN, PTN6_OUT, 0, PTN6_IN,
-               PTN5_FN, PTN5_OUT, 0, PTN5_IN,
-               PTN4_FN, PTN4_OUT, 0, PTN4_IN,
-               PTN3_FN, PTN3_OUT, 0, PTN3_IN,
-               PTN2_FN, PTN2_OUT, 0, PTN2_IN,
-               PTN1_FN, PTN1_OUT, 0, PTN1_IN,
-               PTN0_FN, PTN0_OUT, 0, PTN0_IN }
-       },
-       { PINMUX_CFG_REG("PQCR", 0xa405011a, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTQ3_FN, 0, 0, PTQ3_IN,
-               PTQ2_FN, 0, 0, PTQ2_IN,
-               PTQ1_FN, 0, 0, PTQ1_IN,
-               PTQ0_FN, 0, 0, PTQ0_IN }
-       },
-       { PINMUX_CFG_REG("PRCR", 0xa405011c, 16, 2) {
-               PTR7_FN, PTR7_OUT, 0, PTR7_IN,
-               PTR6_FN, PTR6_OUT, 0, PTR6_IN,
-               PTR5_FN, PTR5_OUT, 0, PTR5_IN,
-               PTR4_FN, PTR4_OUT, 0, PTR4_IN,
-               PTR3_FN, 0, 0, PTR3_IN,
-               PTR2_FN, 0, PTR2_IN_PU, PTR2_IN,
-               PTR1_FN, PTR1_OUT, 0, PTR1_IN,
-               PTR0_FN, PTR0_OUT, 0, PTR0_IN }
-       },
-       { PINMUX_CFG_REG("PSCR", 0xa405011e, 16, 2) {
-               PTS7_FN, PTS7_OUT, 0, PTS7_IN,
-               PTS6_FN, PTS6_OUT, 0, PTS6_IN,
-               PTS5_FN, PTS5_OUT, 0, PTS5_IN,
-               PTS4_FN, PTS4_OUT, 0, PTS4_IN,
-               PTS3_FN, PTS3_OUT, 0, PTS3_IN,
-               PTS2_FN, PTS2_OUT, 0, PTS2_IN,
-               PTS1_FN, PTS1_OUT, 0, PTS1_IN,
-               PTS0_FN, PTS0_OUT, 0, PTS0_IN }
-       },
-       { PINMUX_CFG_REG("PTCR", 0xa4050140, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTT5_FN, PTT5_OUT, 0, PTT5_IN,
-               PTT4_FN, PTT4_OUT, 0, PTT4_IN,
-               PTT3_FN, PTT3_OUT, 0, PTT3_IN,
-               PTT2_FN, PTT2_OUT, 0, PTT2_IN,
-               PTT1_FN, PTT1_OUT, 0, PTT1_IN,
-               PTT0_FN, PTT0_OUT, 0, PTT0_IN }
-       },
-       { PINMUX_CFG_REG("PUCR", 0xa4050142, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTU5_FN, PTU5_OUT, 0, PTU5_IN,
-               PTU4_FN, PTU4_OUT, 0, PTU4_IN,
-               PTU3_FN, PTU3_OUT, 0, PTU3_IN,
-               PTU2_FN, PTU2_OUT, 0, PTU2_IN,
-               PTU1_FN, PTU1_OUT, 0, PTU1_IN,
-               PTU0_FN, PTU0_OUT, 0, PTU0_IN }
-       },
-       { PINMUX_CFG_REG("PVCR", 0xa4050144, 16, 2) {
-               PTV7_FN, PTV7_OUT, 0, PTV7_IN,
-               PTV6_FN, PTV6_OUT, 0, PTV6_IN,
-               PTV5_FN, PTV5_OUT, 0, PTV5_IN,
-               PTV4_FN, PTV4_OUT, 0, PTV4_IN,
-               PTV3_FN, PTV3_OUT, 0, PTV3_IN,
-               PTV2_FN, PTV2_OUT, 0, PTV2_IN,
-               PTV1_FN, PTV1_OUT, 0, PTV1_IN,
-               PTV0_FN, PTV0_OUT, 0, PTV0_IN }
-       },
-       { PINMUX_CFG_REG("PWCR", 0xa4050146, 16, 2) {
-               PTW7_FN, PTW7_OUT, 0, PTW7_IN,
-               PTW6_FN, PTW6_OUT, 0, PTW6_IN,
-               PTW5_FN, PTW5_OUT, 0, PTW5_IN,
-               PTW4_FN, PTW4_OUT, 0, PTW4_IN,
-               PTW3_FN, PTW3_OUT, 0, PTW3_IN,
-               PTW2_FN, PTW2_OUT, 0, PTW2_IN,
-               PTW1_FN, PTW1_OUT, 0, PTW1_IN,
-               PTW0_FN, PTW0_OUT, 0, PTW0_IN }
-       },
-       { PINMUX_CFG_REG("PXCR", 0xa4050148, 16, 2) {
-               PTX7_FN, PTX7_OUT, 0, PTX7_IN,
-               PTX6_FN, PTX6_OUT, 0, PTX6_IN,
-               PTX5_FN, PTX5_OUT, 0, PTX5_IN,
-               PTX4_FN, PTX4_OUT, 0, PTX4_IN,
-               PTX3_FN, PTX3_OUT, 0, PTX3_IN,
-               PTX2_FN, PTX2_OUT, 0, PTX2_IN,
-               PTX1_FN, PTX1_OUT, 0, PTX1_IN,
-               PTX0_FN, PTX0_OUT, 0, PTX0_IN }
-       },
-       { PINMUX_CFG_REG("PYCR", 0xa405014a, 16, 2) {
-               PTY7_FN, PTY7_OUT, 0, PTY7_IN,
-               PTY6_FN, PTY6_OUT, 0, PTY6_IN,
-               PTY5_FN, PTY5_OUT, 0, PTY5_IN,
-               PTY4_FN, PTY4_OUT, 0, PTY4_IN,
-               PTY3_FN, PTY3_OUT, 0, PTY3_IN,
-               PTY2_FN, PTY2_OUT, 0, PTY2_IN,
-               PTY1_FN, PTY1_OUT, 0, PTY1_IN,
-               PTY0_FN, PTY0_OUT, 0, PTY0_IN }
-       },
-       { PINMUX_CFG_REG("PZCR", 0xa405014c, 16, 2) {
-               PTZ7_FN, PTZ7_OUT, 0, PTZ7_IN,
-               PTZ6_FN, PTZ6_OUT, 0, PTZ6_IN,
-               PTZ5_FN, PTZ5_OUT, 0, PTZ5_IN,
-               PTZ4_FN, PTZ4_OUT, 0, PTZ4_IN,
-               PTZ3_FN, PTZ3_OUT, 0, PTZ3_IN,
-               PTZ2_FN, PTZ2_OUT, 0, PTZ2_IN,
-               PTZ1_FN, PTZ1_OUT, 0, PTZ1_IN,
-               PTZ0_FN, PTZ0_OUT, 0, PTZ0_IN }
-       },
-       { PINMUX_CFG_REG("PSELA", 0xa405014e, 16, 2) {
-               PSA15_PSA14_FN1, PSA15_PSA14_FN2, 0, 0,
-               PSA13_PSA12_FN1, PSA13_PSA12_FN2, 0, 0,
-               PSA11_PSA10_FN1, PSA11_PSA10_FN2, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PSA5_PSA4_FN1, PSA5_PSA4_FN2, PSA5_PSA4_FN3, 0,
-               PSA3_PSA2_FN1, PSA3_PSA2_FN2, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PSELB", 0xa4050150, 16, 2) {
-               PSB15_PSB14_FN1, PSB15_PSB14_FN2, 0, 0,
-               PSB13_PSB12_LCDC_RGB, PSB13_PSB12_LCDC_SYS, 0, 0,
-               0, 0, 0, 0,
-               PSB9_PSB8_FN1, PSB9_PSB8_FN2, PSB9_PSB8_FN3, 0,
-               PSB7_PSB6_FN1, PSB7_PSB6_FN2, 0, 0,
-               PSB5_PSB4_FN1, PSB5_PSB4_FN2, 0, 0,
-               PSB3_PSB2_FN1, PSB3_PSB2_FN2, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PSELC", 0xa4050152, 16, 2) {
-               PSC15_PSC14_FN1, PSC15_PSC14_FN2, 0, 0,
-               PSC13_PSC12_FN1, PSC13_PSC12_FN2, 0, 0,
-               PSC11_PSC10_FN1, PSC11_PSC10_FN2, PSC11_PSC10_FN3, 0,
-               PSC9_PSC8_FN1, PSC9_PSC8_FN2, 0, 0,
-               PSC7_PSC6_FN1, PSC7_PSC6_FN2, PSC7_PSC6_FN3, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PSELD", 0xa4050154, 16, 2) {
-               PSD15_PSD14_FN1, PSD15_PSD14_FN2, 0, 0,
-               PSD13_PSD12_FN1, PSD13_PSD12_FN2, 0, 0,
-               PSD11_PSD10_FN1, PSD11_PSD10_FN2, PSD11_PSD10_FN3, 0,
-               PSD9_PSD8_FN1, PSD9_PSD8_FN2, 0, 0,
-               PSD7_PSD6_FN1, PSD7_PSD6_FN2, 0, 0,
-               PSD5_PSD4_FN1, PSD5_PSD4_FN2, 0, 0,
-               PSD3_PSD2_FN1, PSD3_PSD2_FN2, 0, 0,
-               PSD1_PSD0_FN1, PSD1_PSD0_FN2, 0, 0 }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR", 0xa4050120, 8) {
-               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR", 0xa4050122, 8) {
-               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDR", 0xa4050124, 8) {
-               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
-               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDR", 0xa4050128, 8) {
-               0, 0, PTE5_DATA, PTE4_DATA,
-               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
-       },
-       { PINMUX_DATA_REG("PFDR", 0xa405012a, 8) {
-               PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR", 0xa405012c, 8) {
-               0, 0, PTG5_DATA, PTG4_DATA,
-               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
-       },
-       { PINMUX_DATA_REG("PHDR", 0xa405012e, 8) {
-               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR", 0xa4050130, 8) {
-               PTJ7_DATA, 0, PTJ5_DATA, 0,
-               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
-       },
-       { PINMUX_DATA_REG("PKDR", 0xa4050132, 8) {
-               PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
-               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
-       },
-       { PINMUX_DATA_REG("PLDR", 0xa4050134, 8) {
-               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
-       },
-       { PINMUX_DATA_REG("PMDR", 0xa4050136, 8) {
-               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
-       },
-       { PINMUX_DATA_REG("PNDR", 0xa4050138, 8) {
-               PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
-               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
-       },
-       { PINMUX_DATA_REG("PQDR", 0xa405013a, 8) {
-               0, 0, 0, 0,
-               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
-       },
-       { PINMUX_DATA_REG("PRDR", 0xa405013c, 8) {
-               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
-       },
-       { PINMUX_DATA_REG("PSDR", 0xa405013e, 8) {
-               PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
-               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
-       },
-       { PINMUX_DATA_REG("PTDR", 0xa4050160, 8) {
-               0, 0, PTT5_DATA, PTT4_DATA,
-               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
-       },
-       { PINMUX_DATA_REG("PUDR", 0xa4050162, 8) {
-               0, 0, PTU5_DATA, PTU4_DATA,
-               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
-       },
-       { PINMUX_DATA_REG("PVDR", 0xa4050164, 8) {
-               PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
-               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
-       },
-       { PINMUX_DATA_REG("PWDR", 0xa4050166, 8) {
-               PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
-               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
-       },
-       { PINMUX_DATA_REG("PXDR", 0xa4050168, 8) {
-               PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
-               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
-       },
-       { PINMUX_DATA_REG("PYDR", 0xa405016a, 8) {
-               PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
-               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
-       },
-       { PINMUX_DATA_REG("PZDR", 0xa405016c, 8) {
-               PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
-               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
-       },
-       { },
-};
-
-static struct pinmux_info sh7723_pinmux_info = {
-       .name = "sh7723_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PTA7,
-       .last_gpio = GPIO_FN_IDEA0,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7723_pinmux_info);
+       return sh_pfc_register("pfc-sh7723", NULL, 0);
 }
 
 arch_initcall(plat_pinmux_setup);
index 1af0f95863796050146839d087e538ef35c230ce..5c3541d6aed84c2dec68b21c0413b0c2f06af56d 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7724.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
-       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
-       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
-       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
-       PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
-       PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
-       PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
-                             PTG5_DATA, PTG4_DATA,
-       PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
-       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
-       PTJ7_DATA, PTJ6_DATA, PTJ5_DATA,
-       PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
-       PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
-       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
-       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
-       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
-       PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
-       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
-       PTQ7_DATA, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
-       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
-       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
-                  PTS6_DATA, PTS5_DATA, PTS4_DATA,
-       PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
-       PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
-       PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
-       PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
-       PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
-       PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
-       PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
-       PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
-       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
-       PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
-       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
-       PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
-       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
-       PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
-       PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
-       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
-       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
-       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
-       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
-       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
-       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
-       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
-       PTE7_IN, PTE6_IN, PTE5_IN, PTE4_IN,
-       PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
-       PTF7_IN, PTF6_IN, PTF5_IN, PTF4_IN,
-       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
-       PTH7_IN, PTH6_IN, PTH5_IN, PTH4_IN,
-       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
-       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
-       PTK7_IN, PTK6_IN, PTK5_IN, PTK4_IN,
-       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
-       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN,
-       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
-       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
-       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
-       PTN7_IN, PTN6_IN, PTN5_IN, PTN4_IN,
-       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
-       PTQ7_IN, PTQ6_IN, PTQ5_IN, PTQ4_IN,
-       PTQ3_IN, PTQ2_IN, PTQ1_IN, PTQ0_IN,
-       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
-       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
-                PTS6_IN, PTS5_IN, PTS4_IN,
-       PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
-       PTT7_IN, PTT6_IN, PTT5_IN, PTT4_IN,
-       PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
-       PTU7_IN, PTU6_IN, PTU5_IN, PTU4_IN,
-       PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
-       PTV7_IN, PTV6_IN, PTV5_IN, PTV4_IN,
-       PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
-       PTW7_IN, PTW6_IN, PTW5_IN, PTW4_IN,
-       PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
-       PTX7_IN, PTX6_IN, PTX5_IN, PTX4_IN,
-       PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
-       PTY7_IN, PTY6_IN, PTY5_IN, PTY4_IN,
-       PTY3_IN, PTY2_IN, PTY1_IN, PTY0_IN,
-       PTZ7_IN, PTZ6_IN, PTZ5_IN, PTZ4_IN,
-       PTZ3_IN, PTZ2_IN, PTZ1_IN, PTZ0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PTA7_IN_PU, PTA6_IN_PU, PTA5_IN_PU, PTA4_IN_PU,
-       PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
-       PTB7_IN_PU, PTB6_IN_PU, PTB5_IN_PU, PTB4_IN_PU,
-       PTB3_IN_PU, PTB2_IN_PU, PTB1_IN_PU, PTB0_IN_PU,
-       PTC7_IN_PU, PTC6_IN_PU, PTC5_IN_PU, PTC4_IN_PU,
-       PTC3_IN_PU, PTC2_IN_PU, PTC1_IN_PU, PTC0_IN_PU,
-       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
-       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU, PTD0_IN_PU,
-       PTE7_IN_PU, PTE6_IN_PU, PTE5_IN_PU, PTE4_IN_PU,
-       PTE3_IN_PU, PTE2_IN_PU, PTE1_IN_PU, PTE0_IN_PU,
-       PTF7_IN_PU, PTF6_IN_PU, PTF5_IN_PU, PTF4_IN_PU,
-       PTF3_IN_PU, PTF2_IN_PU, PTF1_IN_PU, PTF0_IN_PU,
-       PTH7_IN_PU, PTH6_IN_PU, PTH5_IN_PU, PTH4_IN_PU,
-       PTH3_IN_PU, PTH2_IN_PU, PTH1_IN_PU, PTH0_IN_PU,
-       PTJ3_IN_PU, PTJ2_IN_PU, PTJ1_IN_PU, PTJ0_IN_PU,
-       PTK7_IN_PU, PTK6_IN_PU, PTK5_IN_PU, PTK4_IN_PU,
-       PTK3_IN_PU, PTK2_IN_PU, PTK1_IN_PU, PTK0_IN_PU,
-       PTL7_IN_PU, PTL6_IN_PU, PTL5_IN_PU, PTL4_IN_PU,
-       PTL3_IN_PU, PTL2_IN_PU, PTL1_IN_PU, PTL0_IN_PU,
-       PTM7_IN_PU, PTM6_IN_PU, PTM5_IN_PU, PTM4_IN_PU,
-       PTM3_IN_PU, PTM2_IN_PU, PTM1_IN_PU, PTM0_IN_PU,
-       PTN7_IN_PU, PTN6_IN_PU, PTN5_IN_PU, PTN4_IN_PU,
-       PTN3_IN_PU, PTN2_IN_PU, PTN1_IN_PU, PTN0_IN_PU,
-       PTQ7_IN_PU, PTQ6_IN_PU, PTQ5_IN_PU, PTQ4_IN_PU,
-       PTQ3_IN_PU, PTQ2_IN_PU, PTQ1_IN_PU, PTQ0_IN_PU,
-       PTR7_IN_PU, PTR6_IN_PU, PTR5_IN_PU, PTR4_IN_PU,
-       PTR3_IN_PU, PTR2_IN_PU, PTR1_IN_PU, PTR0_IN_PU,
-                   PTS6_IN_PU, PTS5_IN_PU, PTS4_IN_PU,
-       PTS3_IN_PU, PTS2_IN_PU, PTS1_IN_PU, PTS0_IN_PU,
-       PTT7_IN_PU, PTT6_IN_PU, PTT5_IN_PU, PTT4_IN_PU,
-       PTT3_IN_PU, PTT2_IN_PU, PTT1_IN_PU, PTT0_IN_PU,
-       PTU7_IN_PU, PTU6_IN_PU, PTU5_IN_PU, PTU4_IN_PU,
-       PTU3_IN_PU, PTU2_IN_PU, PTU1_IN_PU, PTU0_IN_PU,
-       PTV7_IN_PU, PTV6_IN_PU, PTV5_IN_PU, PTV4_IN_PU,
-       PTV3_IN_PU, PTV2_IN_PU, PTV1_IN_PU, PTV0_IN_PU,
-       PTW7_IN_PU, PTW6_IN_PU, PTW5_IN_PU, PTW4_IN_PU,
-       PTW3_IN_PU, PTW2_IN_PU, PTW1_IN_PU, PTW0_IN_PU,
-       PTX7_IN_PU, PTX6_IN_PU, PTX5_IN_PU, PTX4_IN_PU,
-       PTX3_IN_PU, PTX2_IN_PU, PTX1_IN_PU, PTX0_IN_PU,
-       PTY7_IN_PU, PTY6_IN_PU, PTY5_IN_PU, PTY4_IN_PU,
-       PTY3_IN_PU, PTY2_IN_PU, PTY1_IN_PU, PTY0_IN_PU,
-       PTZ7_IN_PU, PTZ6_IN_PU, PTZ5_IN_PU, PTZ4_IN_PU,
-       PTZ3_IN_PU, PTZ2_IN_PU, PTZ1_IN_PU, PTZ0_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
-       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
-       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
-       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
-       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
-       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
-       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
-       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
-       PTE7_OUT, PTE6_OUT, PTE5_OUT, PTE4_OUT,
-       PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
-       PTF7_OUT, PTF6_OUT, PTF5_OUT, PTF4_OUT,
-       PTF3_OUT, PTF2_OUT, PTF1_OUT, PTF0_OUT,
-                           PTG5_OUT, PTG4_OUT,
-       PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
-       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
-       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
-       PTJ7_OUT, PTJ6_OUT, PTJ5_OUT,
-       PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
-       PTK7_OUT, PTK6_OUT, PTK5_OUT, PTK4_OUT,
-       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
-       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT,
-       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
-       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
-       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
-       PTN7_OUT, PTN6_OUT, PTN5_OUT, PTN4_OUT,
-       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT,
-       PTQ7_OUT, PTQ6_OUT, PTQ5_OUT, PTQ4_OUT,
-       PTQ3_OUT, PTQ2_OUT, PTQ1_OUT, PTQ0_OUT,
-       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
-                           PTR1_OUT, PTR0_OUT,
-                 PTS6_OUT, PTS5_OUT, PTS4_OUT,
-       PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
-       PTT7_OUT, PTT6_OUT, PTT5_OUT, PTT4_OUT,
-       PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
-       PTU7_OUT, PTU6_OUT, PTU5_OUT, PTU4_OUT,
-       PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
-       PTV7_OUT, PTV6_OUT, PTV5_OUT, PTV4_OUT,
-       PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
-       PTW7_OUT, PTW6_OUT, PTW5_OUT, PTW4_OUT,
-       PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
-       PTX7_OUT, PTX6_OUT, PTX5_OUT, PTX4_OUT,
-       PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
-       PTY7_OUT, PTY6_OUT, PTY5_OUT, PTY4_OUT,
-       PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
-       PTZ7_OUT, PTZ6_OUT, PTZ5_OUT, PTZ4_OUT,
-       PTZ3_OUT, PTZ2_OUT, PTZ1_OUT, PTZ0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
-       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
-       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
-       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
-       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
-       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
-       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
-       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
-       PTE7_FN, PTE6_FN, PTE5_FN, PTE4_FN,
-       PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
-       PTF7_FN, PTF6_FN, PTF5_FN, PTF4_FN,
-       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
-                         PTG5_FN, PTG4_FN,
-       PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
-       PTH7_FN, PTH6_FN, PTH5_FN, PTH4_FN,
-       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
-       PTJ7_FN, PTJ6_FN, PTJ5_FN,
-       PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
-       PTK7_FN, PTK6_FN, PTK5_FN, PTK4_FN,
-       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
-       PTL7_FN, PTL6_FN, PTL5_FN, PTL4_FN,
-       PTL3_FN, PTL2_FN, PTL1_FN, PTL0_FN,
-       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
-       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
-       PTN7_FN, PTN6_FN, PTN5_FN, PTN4_FN,
-       PTN3_FN, PTN2_FN, PTN1_FN, PTN0_FN,
-       PTQ7_FN, PTQ6_FN, PTQ5_FN, PTQ4_FN,
-       PTQ3_FN, PTQ2_FN, PTQ1_FN, PTQ0_FN,
-       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
-       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
-                PTS6_FN, PTS5_FN, PTS4_FN,
-       PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
-       PTT7_FN, PTT6_FN, PTT5_FN, PTT4_FN,
-       PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
-       PTU7_FN, PTU6_FN, PTU5_FN, PTU4_FN,
-       PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
-       PTV7_FN, PTV6_FN, PTV5_FN, PTV4_FN,
-       PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
-       PTW7_FN, PTW6_FN, PTW5_FN, PTW4_FN,
-       PTW3_FN, PTW2_FN, PTW1_FN, PTW0_FN,
-       PTX7_FN, PTX6_FN, PTX5_FN, PTX4_FN,
-       PTX3_FN, PTX2_FN, PTX1_FN, PTX0_FN,
-       PTY7_FN, PTY6_FN, PTY5_FN, PTY4_FN,
-       PTY3_FN, PTY2_FN, PTY1_FN, PTY0_FN,
-       PTZ7_FN, PTZ6_FN, PTZ5_FN, PTZ4_FN,
-       PTZ3_FN, PTZ2_FN, PTZ1_FN, PTZ0_FN,
-
-
-       PSA15_0, PSA15_1,
-       PSA14_0, PSA14_1,
-       PSA13_0, PSA13_1,
-       PSA12_0, PSA12_1,
-       PSA10_0, PSA10_1,
-       PSA9_0,  PSA9_1,
-       PSA8_0,  PSA8_1,
-       PSA7_0,  PSA7_1,
-       PSA6_0,  PSA6_1,
-       PSA5_0,  PSA5_1,
-       PSA3_0,  PSA3_1,
-       PSA2_0,  PSA2_1,
-       PSA1_0,  PSA1_1,
-       PSA0_0,  PSA0_1,
-
-       PSB14_0, PSB14_1,
-       PSB13_0, PSB13_1,
-       PSB12_0, PSB12_1,
-       PSB11_0, PSB11_1,
-       PSB10_0, PSB10_1,
-       PSB9_0,  PSB9_1,
-       PSB8_0,  PSB8_1,
-       PSB7_0,  PSB7_1,
-       PSB6_0,  PSB6_1,
-       PSB5_0,  PSB5_1,
-       PSB4_0,  PSB4_1,
-       PSB3_0,  PSB3_1,
-       PSB2_0,  PSB2_1,
-       PSB1_0,  PSB1_1,
-       PSB0_0,  PSB0_1,
-
-       PSC15_0, PSC15_1,
-       PSC14_0, PSC14_1,
-       PSC13_0, PSC13_1,
-       PSC12_0, PSC12_1,
-       PSC11_0, PSC11_1,
-       PSC10_0, PSC10_1,
-       PSC9_0,  PSC9_1,
-       PSC8_0,  PSC8_1,
-       PSC7_0,  PSC7_1,
-       PSC6_0,  PSC6_1,
-       PSC5_0,  PSC5_1,
-       PSC4_0,  PSC4_1,
-       PSC2_0,  PSC2_1,
-       PSC1_0,  PSC1_1,
-       PSC0_0,  PSC0_1,
-
-       PSD15_0, PSD15_1,
-       PSD14_0, PSD14_1,
-       PSD13_0, PSD13_1,
-       PSD12_0, PSD12_1,
-       PSD11_0, PSD11_1,
-       PSD10_0, PSD10_1,
-       PSD9_0,  PSD9_1,
-       PSD8_0,  PSD8_1,
-       PSD7_0,  PSD7_1,
-       PSD6_0,  PSD6_1,
-       PSD5_0,  PSD5_1,
-       PSD4_0,  PSD4_1,
-       PSD3_0,  PSD3_1,
-       PSD2_0,  PSD2_1,
-       PSD1_0,  PSD1_1,
-       PSD0_0,  PSD0_1,
-
-       PSE15_0, PSE15_1,
-       PSE14_0, PSE14_1,
-       PSE13_0, PSE13_1,
-       PSE12_0, PSE12_1,
-       PSE11_0, PSE11_1,
-       PSE10_0, PSE10_1,
-       PSE9_0,  PSE9_1,
-       PSE8_0,  PSE8_1,
-       PSE7_0,  PSE7_1,
-       PSE6_0,  PSE6_1,
-       PSE5_0,  PSE5_1,
-       PSE4_0,  PSE4_1,
-       PSE3_0,  PSE3_1,
-       PSE2_0,  PSE2_1,
-       PSE1_0,  PSE1_1,
-       PSE0_0,  PSE0_1,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       /*PTA*/
-       D23_MARK,       KEYOUT2_MARK,           IDED15_MARK,
-       D22_MARK,       KEYOUT1_MARK,           IDED14_MARK,
-       D21_MARK,       KEYOUT0_MARK,           IDED13_MARK,
-       D20_MARK,       KEYIN4_MARK,            IDED12_MARK,
-       D19_MARK,       KEYIN3_MARK,            IDED11_MARK,
-       D18_MARK,       KEYIN2_MARK,            IDED10_MARK,
-       D17_MARK,       KEYIN1_MARK,            IDED9_MARK,
-       D16_MARK,       KEYIN0_MARK,            IDED8_MARK,
-
-       /*PTB*/
-       D31_MARK,       TPUTO1_MARK,            IDEA1_MARK,
-       D30_MARK,       TPUTO0_MARK,            IDEA0_MARK,
-       D29_MARK,                               IODREQ_MARK,
-       D28_MARK,                               IDECS0_MARK,
-       D27_MARK,                               IDECS1_MARK,
-       D26_MARK,       KEYOUT5_IN5_MARK,       IDEIORD_MARK,
-       D25_MARK,       KEYOUT4_IN6_MARK,       IDEIOWR_MARK,
-       D24_MARK,       KEYOUT3_MARK,           IDEINT_MARK,
-
-       /*PTC*/
-       LCDD7_MARK,
-       LCDD6_MARK,
-       LCDD5_MARK,
-       LCDD4_MARK,
-       LCDD3_MARK,
-       LCDD2_MARK,
-       LCDD1_MARK,
-       LCDD0_MARK,
-
-       /*PTD*/
-       LCDD15_MARK,
-       LCDD14_MARK,
-       LCDD13_MARK,
-       LCDD12_MARK,
-       LCDD11_MARK,
-       LCDD10_MARK,
-       LCDD9_MARK,
-       LCDD8_MARK,
-
-       /*PTE*/
-       FSIMCKB_MARK,
-       FSIMCKA_MARK,
-       LCDD21_MARK,    SCIF2_L_TXD_MARK,
-       LCDD20_MARK,    SCIF4_SCK_MARK,
-       LCDD19_MARK,    SCIF4_RXD_MARK,
-       LCDD18_MARK,    SCIF4_TXD_MARK,
-       LCDD17_MARK,
-       LCDD16_MARK,
-
-       /*PTF*/
-       LCDVSYN_MARK,
-       LCDDISP_MARK,   LCDRS_MARK,
-       LCDHSYN_MARK,   LCDCS_MARK,
-       LCDDON_MARK,
-       LCDDCK_MARK,    LCDWR_MARK,
-       LCDVEPWC_MARK,  SCIF0_TXD_MARK,
-       LCDD23_MARK,    SCIF2_L_SCK_MARK,
-       LCDD22_MARK,    SCIF2_L_RXD_MARK,
-
-       /*PTG*/
-       AUDCK_MARK,
-       AUDSYNC_MARK,
-       AUDATA3_MARK,
-       AUDATA2_MARK,
-       AUDATA1_MARK,
-       AUDATA0_MARK,
-
-       /*PTH*/
-       VIO0_VD_MARK,
-       VIO0_CLK_MARK,
-       VIO0_D7_MARK,
-       VIO0_D6_MARK,
-       VIO0_D5_MARK,
-       VIO0_D4_MARK,
-       VIO0_D3_MARK,
-       VIO0_D2_MARK,
-
-       /*PTJ*/
-       PDSTATUS_MARK,
-       STATUS2_MARK,
-       STATUS0_MARK,
-       A25_MARK,               BS_MARK,
-       A24_MARK,
-       A23_MARK,
-       A22_MARK,
-
-       /*PTK*/
-       VIO1_D5_MARK,   VIO0_D13_MARK,  IDED5_MARK,
-       VIO1_D4_MARK,   VIO0_D12_MARK,  IDED4_MARK,
-       VIO1_D3_MARK,   VIO0_D11_MARK,  IDED3_MARK,
-       VIO1_D2_MARK,   VIO0_D10_MARK,  IDED2_MARK,
-       VIO1_D1_MARK,   VIO0_D9_MARK,   IDED1_MARK,
-       VIO1_D0_MARK,   VIO0_D8_MARK,   IDED0_MARK,
-       VIO0_FLD_MARK,
-       VIO0_HD_MARK,
-
-       /*PTL*/
-       DV_D5_MARK,     SCIF3_V_SCK_MARK,       RMII_RXD0_MARK,
-       DV_D4_MARK,     SCIF3_V_RXD_MARK,       RMII_RXD1_MARK,
-       DV_D3_MARK,     SCIF3_V_TXD_MARK,       RMII_REF_CLK_MARK,
-       DV_D2_MARK,     SCIF1_SCK_MARK,         RMII_TX_EN_MARK,
-       DV_D1_MARK,     SCIF1_RXD_MARK,         RMII_TXD0_MARK,
-       DV_D0_MARK,     SCIF1_TXD_MARK,         RMII_TXD1_MARK,
-       DV_D15_MARK,
-       DV_D14_MARK,    MSIOF0_MCK_MARK,
-
-       /*PTM*/
-       DV_D13_MARK,    MSIOF0_TSCK_MARK,
-       DV_D12_MARK,    MSIOF0_RXD_MARK,
-       DV_D11_MARK,    MSIOF0_TXD_MARK,
-       DV_D10_MARK,    MSIOF0_TSYNC_MARK,
-       DV_D9_MARK,     MSIOF0_SS1_MARK,        MSIOF0_RSCK_MARK,
-       DV_D8_MARK,     MSIOF0_SS2_MARK,        MSIOF0_RSYNC_MARK,
-       LCDVCPWC_MARK,  SCIF0_RXD_MARK,
-       LCDRD_MARK,     SCIF0_SCK_MARK,
-
-       /*PTN*/
-       VIO0_D1_MARK,
-       VIO0_D0_MARK,
-       DV_CLKI_MARK,
-       DV_CLK_MARK,    SCIF2_V_SCK_MARK,
-       DV_VSYNC_MARK,  SCIF2_V_RXD_MARK,
-       DV_HSYNC_MARK,  SCIF2_V_TXD_MARK,
-       DV_D7_MARK,     SCIF3_V_CTS_MARK,       RMII_RX_ER_MARK,
-       DV_D6_MARK,     SCIF3_V_RTS_MARK,       RMII_CRS_DV_MARK,
-
-       /*PTQ*/
-       D7_MARK,
-       D6_MARK,
-       D5_MARK,
-       D4_MARK,
-       D3_MARK,
-       D2_MARK,
-       D1_MARK,
-       D0_MARK,
-
-       /*PTR*/
-       CS6B_CE1B_MARK,
-       CS6A_CE2B_MARK,
-       CS5B_CE1A_MARK,
-       CS5A_CE2A_MARK,
-       IOIS16_MARK,            LCDLCLK_MARK,
-       WAIT_MARK,
-       WE3_ICIOWR_MARK,        TPUTO3_MARK,    TPUTI3_MARK,
-       WE2_ICIORD_MARK,        TPUTO2_MARK,    IDEA2_MARK,
-
-       /*PTS*/
-       VIO_CKO_MARK,
-       VIO1_FLD_MARK,  TPUTI2_MARK,            IDEIORDY_MARK,
-       VIO1_HD_MARK,   SCIF5_SCK_MARK,
-       VIO1_VD_MARK,   SCIF5_RXD_MARK,
-       VIO1_CLK_MARK,  SCIF5_TXD_MARK,
-       VIO1_D7_MARK,   VIO0_D15_MARK,          IDED7_MARK,
-       VIO1_D6_MARK,   VIO0_D14_MARK,          IDED6_MARK,
-
-       /*PTT*/
-       D15_MARK,
-       D14_MARK,
-       D13_MARK,
-       D12_MARK,
-       D11_MARK,
-       D10_MARK,
-       D9_MARK,
-       D8_MARK,
-
-       /*PTU*/
-       DMAC_DACK0_MARK,
-       DMAC_DREQ0_MARK,
-       FSIOASD_MARK,
-       FSIIABCK_MARK,
-       FSIIALRCK_MARK,
-       FSIOABCK_MARK,
-       FSIOALRCK_MARK,
-       CLKAUDIOAO_MARK,
-
-       /*PTV*/
-       FSIIBSD_MARK,           MSIOF1_SS2_MARK,        MSIOF1_RSYNC_MARK,
-       FSIOBSD_MARK,           MSIOF1_SS1_MARK,        MSIOF1_RSCK_MARK,
-       FSIIBBCK_MARK,          MSIOF1_RXD_MARK,
-       FSIIBLRCK_MARK,         MSIOF1_TSYNC_MARK,
-       FSIOBBCK_MARK,          MSIOF1_TSCK_MARK,
-       FSIOBLRCK_MARK,         MSIOF1_TXD_MARK,
-       CLKAUDIOBO_MARK,        MSIOF1_MCK_MARK,
-       FSIIASD_MARK,
-
-       /*PTW*/
-       MMC_D7_MARK,            SDHI1CD_MARK,           IODACK_MARK,
-       MMC_D6_MARK,            SDHI1WP_MARK,           IDERST_MARK,
-       MMC_D5_MARK,            SDHI1D3_MARK,           EXBUF_ENB_MARK,
-       MMC_D4_MARK,            SDHI1D2_MARK,           DIRECTION_MARK,
-       MMC_D3_MARK,            SDHI1D1_MARK,
-       MMC_D2_MARK,            SDHI1D0_MARK,
-       MMC_D1_MARK,            SDHI1CMD_MARK,
-       MMC_D0_MARK,            SDHI1CLK_MARK,
-
-       /*PTX*/
-       DMAC_DACK1_MARK,        IRDA_OUT_MARK,
-       DMAC_DREQ1_MARK,        IRDA_IN_MARK,
-       TSIF_TS0_SDAT_MARK,                             LNKSTA_MARK,
-       TSIF_TS0_SCK_MARK,                              MDIO_MARK,
-       TSIF_TS0_SDEN_MARK,                             MDC_MARK,
-       TSIF_TS0_SPSYNC_MARK,
-       MMC_CLK_MARK,
-       MMC_CMD_MARK,
-
-       /*PTY*/
-       SDHI0CD_MARK,
-       SDHI0WP_MARK,
-       SDHI0D3_MARK,
-       SDHI0D2_MARK,
-       SDHI0D1_MARK,
-       SDHI0D0_MARK,
-       SDHI0CMD_MARK,
-       SDHI0CLK_MARK,
-
-       /*PTZ*/
-       INTC_IRQ7_MARK,         SCIF3_I_CTS_MARK,
-       INTC_IRQ6_MARK,         SCIF3_I_RTS_MARK,
-       INTC_IRQ5_MARK,         SCIF3_I_SCK_MARK,
-       INTC_IRQ4_MARK,         SCIF3_I_RXD_MARK,
-       INTC_IRQ3_MARK,         SCIF3_I_TXD_MARK,
-       INTC_IRQ2_MARK,
-       INTC_IRQ1_MARK,
-       INTC_IRQ0_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       /* PTA GPIO */
-       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT, PTA7_IN_PU),
-       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT, PTA6_IN_PU),
-       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT, PTA5_IN_PU),
-       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT, PTA4_IN_PU),
-       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT, PTA3_IN_PU),
-       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT, PTA2_IN_PU),
-       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT, PTA1_IN_PU),
-       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT, PTA0_IN_PU),
-
-       /* PTB GPIO */
-       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT, PTB7_IN_PU),
-       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT, PTB6_IN_PU),
-       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT, PTB5_IN_PU),
-       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT, PTB4_IN_PU),
-       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT, PTB3_IN_PU),
-       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT, PTB2_IN_PU),
-       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT, PTB1_IN_PU),
-       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT, PTB0_IN_PU),
-
-       /* PTC GPIO */
-       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT, PTC7_IN_PU),
-       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT, PTC6_IN_PU),
-       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT, PTC5_IN_PU),
-       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT, PTC4_IN_PU),
-       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT, PTC3_IN_PU),
-       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT, PTC2_IN_PU),
-       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT, PTC1_IN_PU),
-       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT, PTC0_IN_PU),
-
-       /* PTD GPIO */
-       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT, PTD7_IN_PU),
-       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT, PTD6_IN_PU),
-       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT, PTD5_IN_PU),
-       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT, PTD4_IN_PU),
-       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT, PTD3_IN_PU),
-       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT, PTD2_IN_PU),
-       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT, PTD1_IN_PU),
-       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT, PTD0_IN_PU),
-
-       /* PTE GPIO */
-       PINMUX_DATA(PTE7_DATA, PTE7_IN, PTE7_OUT, PTE7_IN_PU),
-       PINMUX_DATA(PTE6_DATA, PTE6_IN, PTE6_OUT, PTE6_IN_PU),
-       PINMUX_DATA(PTE5_DATA, PTE5_IN, PTE5_OUT, PTE5_IN_PU),
-       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT, PTE4_IN_PU),
-       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT, PTE3_IN_PU),
-       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT, PTE2_IN_PU),
-       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT, PTE1_IN_PU),
-       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT, PTE0_IN_PU),
-
-       /* PTF GPIO */
-       PINMUX_DATA(PTF7_DATA, PTF7_IN, PTF7_OUT, PTF7_IN_PU),
-       PINMUX_DATA(PTF6_DATA, PTF6_IN, PTF6_OUT, PTF6_IN_PU),
-       PINMUX_DATA(PTF5_DATA, PTF5_IN, PTF5_OUT, PTF5_IN_PU),
-       PINMUX_DATA(PTF4_DATA, PTF4_IN, PTF4_OUT, PTF4_IN_PU),
-       PINMUX_DATA(PTF3_DATA, PTF3_IN, PTF3_OUT, PTF3_IN_PU),
-       PINMUX_DATA(PTF2_DATA, PTF2_IN, PTF2_OUT, PTF2_IN_PU),
-       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_OUT, PTF1_IN_PU),
-       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT, PTF0_IN_PU),
-
-       /* PTG GPIO */
-       PINMUX_DATA(PTG5_DATA, PTG5_OUT),
-       PINMUX_DATA(PTG4_DATA, PTG4_OUT),
-       PINMUX_DATA(PTG3_DATA, PTG3_OUT),
-       PINMUX_DATA(PTG2_DATA, PTG2_OUT),
-       PINMUX_DATA(PTG1_DATA, PTG1_OUT),
-       PINMUX_DATA(PTG0_DATA, PTG0_OUT),
-
-       /* PTH GPIO */
-       PINMUX_DATA(PTH7_DATA, PTH7_IN, PTH7_OUT, PTH7_IN_PU),
-       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT, PTH6_IN_PU),
-       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT, PTH5_IN_PU),
-       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT, PTH4_IN_PU),
-       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT, PTH3_IN_PU),
-       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT, PTH2_IN_PU),
-       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT, PTH1_IN_PU),
-       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT, PTH0_IN_PU),
-
-       /* PTJ GPIO */
-       PINMUX_DATA(PTJ7_DATA, PTJ7_OUT),
-       PINMUX_DATA(PTJ6_DATA, PTJ6_OUT),
-       PINMUX_DATA(PTJ5_DATA, PTJ5_OUT),
-       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT, PTJ3_IN_PU),
-       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT, PTJ2_IN_PU),
-       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT, PTJ1_IN_PU),
-       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT, PTJ0_IN_PU),
-
-       /* PTK GPIO */
-       PINMUX_DATA(PTK7_DATA, PTK7_IN, PTK7_OUT, PTK7_IN_PU),
-       PINMUX_DATA(PTK6_DATA, PTK6_IN, PTK6_OUT, PTK6_IN_PU),
-       PINMUX_DATA(PTK5_DATA, PTK5_IN, PTK5_OUT, PTK5_IN_PU),
-       PINMUX_DATA(PTK4_DATA, PTK4_IN, PTK4_OUT, PTK4_IN_PU),
-       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT, PTK3_IN_PU),
-       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT, PTK2_IN_PU),
-       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT, PTK1_IN_PU),
-       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT, PTK0_IN_PU),
-
-       /* PTL GPIO */
-       PINMUX_DATA(PTL7_DATA, PTL7_IN, PTL7_OUT, PTL7_IN_PU),
-       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT, PTL6_IN_PU),
-       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT, PTL5_IN_PU),
-       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT, PTL4_IN_PU),
-       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT, PTL3_IN_PU),
-       PINMUX_DATA(PTL2_DATA, PTL2_IN, PTL2_OUT, PTL2_IN_PU),
-       PINMUX_DATA(PTL1_DATA, PTL1_IN, PTL1_OUT, PTL1_IN_PU),
-       PINMUX_DATA(PTL0_DATA, PTL0_IN, PTL0_OUT, PTL0_IN_PU),
-
-       /* PTM GPIO */
-       PINMUX_DATA(PTM7_DATA, PTM7_IN, PTM7_OUT, PTM7_IN_PU),
-       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT, PTM6_IN_PU),
-       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT, PTM5_IN_PU),
-       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT, PTM4_IN_PU),
-       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT, PTM3_IN_PU),
-       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT, PTM2_IN_PU),
-       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT, PTM1_IN_PU),
-       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT, PTM0_IN_PU),
-
-       /* PTN GPIO */
-       PINMUX_DATA(PTN7_DATA, PTN7_IN, PTN7_OUT, PTN7_IN_PU),
-       PINMUX_DATA(PTN6_DATA, PTN6_IN, PTN6_OUT, PTN6_IN_PU),
-       PINMUX_DATA(PTN5_DATA, PTN5_IN, PTN5_OUT, PTN5_IN_PU),
-       PINMUX_DATA(PTN4_DATA, PTN4_IN, PTN4_OUT, PTN4_IN_PU),
-       PINMUX_DATA(PTN3_DATA, PTN3_IN, PTN3_OUT, PTN3_IN_PU),
-       PINMUX_DATA(PTN2_DATA, PTN2_IN, PTN2_OUT, PTN2_IN_PU),
-       PINMUX_DATA(PTN1_DATA, PTN1_IN, PTN1_OUT, PTN1_IN_PU),
-       PINMUX_DATA(PTN0_DATA, PTN0_IN, PTN0_OUT, PTN0_IN_PU),
-
-       /* PTQ GPIO */
-       PINMUX_DATA(PTQ7_DATA, PTQ7_IN, PTQ7_OUT, PTQ7_IN_PU),
-       PINMUX_DATA(PTQ6_DATA, PTQ6_IN, PTQ6_OUT, PTQ6_IN_PU),
-       PINMUX_DATA(PTQ5_DATA, PTQ5_IN, PTQ5_OUT, PTQ5_IN_PU),
-       PINMUX_DATA(PTQ4_DATA, PTQ4_IN, PTQ4_OUT, PTQ4_IN_PU),
-       PINMUX_DATA(PTQ3_DATA, PTQ3_IN, PTQ3_OUT, PTQ3_IN_PU),
-       PINMUX_DATA(PTQ2_DATA, PTQ2_IN, PTQ2_OUT, PTQ2_IN_PU),
-       PINMUX_DATA(PTQ1_DATA, PTQ1_IN, PTQ1_OUT, PTQ1_IN_PU),
-       PINMUX_DATA(PTQ0_DATA, PTQ0_IN, PTQ0_OUT, PTQ0_IN_PU),
-
-       /* PTR GPIO */
-       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT, PTR7_IN_PU),
-       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT, PTR6_IN_PU),
-       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT, PTR5_IN_PU),
-       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT, PTR4_IN_PU),
-       PINMUX_DATA(PTR3_DATA, PTR3_IN,           PTR3_IN_PU),
-       PINMUX_DATA(PTR2_DATA, PTR2_IN,           PTR2_IN_PU),
-       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT, PTR1_IN_PU),
-       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT, PTR0_IN_PU),
-
-       /* PTS GPIO */
-       PINMUX_DATA(PTS6_DATA, PTS6_IN, PTS6_OUT, PTS6_IN_PU),
-       PINMUX_DATA(PTS5_DATA, PTS5_IN, PTS5_OUT, PTS5_IN_PU),
-       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT, PTS4_IN_PU),
-       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT, PTS3_IN_PU),
-       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT, PTS2_IN_PU),
-       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT, PTS1_IN_PU),
-       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT, PTS0_IN_PU),
-
-       /* PTT GPIO */
-       PINMUX_DATA(PTT7_DATA, PTT7_IN, PTT7_OUT, PTT7_IN_PU),
-       PINMUX_DATA(PTT6_DATA, PTT6_IN, PTT6_OUT, PTT6_IN_PU),
-       PINMUX_DATA(PTT5_DATA, PTT5_IN, PTT5_OUT, PTT5_IN_PU),
-       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT, PTT4_IN_PU),
-       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT, PTT3_IN_PU),
-       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT, PTT2_IN_PU),
-       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT, PTT1_IN_PU),
-       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT, PTT0_IN_PU),
-
-       /* PTU GPIO */
-       PINMUX_DATA(PTU7_DATA, PTU7_IN, PTU7_OUT, PTU7_IN_PU),
-       PINMUX_DATA(PTU6_DATA, PTU6_IN, PTU6_OUT, PTU6_IN_PU),
-       PINMUX_DATA(PTU5_DATA, PTU5_IN, PTU5_OUT, PTU5_IN_PU),
-       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT, PTU4_IN_PU),
-       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT, PTU3_IN_PU),
-       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT, PTU2_IN_PU),
-       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT, PTU1_IN_PU),
-       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT, PTU0_IN_PU),
-
-       /* PTV GPIO */
-       PINMUX_DATA(PTV7_DATA, PTV7_IN, PTV7_OUT, PTV7_IN_PU),
-       PINMUX_DATA(PTV6_DATA, PTV6_IN, PTV6_OUT, PTV6_IN_PU),
-       PINMUX_DATA(PTV5_DATA, PTV5_IN, PTV5_OUT, PTV5_IN_PU),
-       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT, PTV4_IN_PU),
-       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT, PTV3_IN_PU),
-       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT, PTV2_IN_PU),
-       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT, PTV1_IN_PU),
-       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT, PTV0_IN_PU),
-
-       /* PTW GPIO */
-       PINMUX_DATA(PTW7_DATA, PTW7_IN, PTW7_OUT, PTW7_IN_PU),
-       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_OUT, PTW6_IN_PU),
-       PINMUX_DATA(PTW5_DATA, PTW5_IN, PTW5_OUT, PTW5_IN_PU),
-       PINMUX_DATA(PTW4_DATA, PTW4_IN, PTW4_OUT, PTW4_IN_PU),
-       PINMUX_DATA(PTW3_DATA, PTW3_IN, PTW3_OUT, PTW3_IN_PU),
-       PINMUX_DATA(PTW2_DATA, PTW2_IN, PTW2_OUT, PTW2_IN_PU),
-       PINMUX_DATA(PTW1_DATA, PTW1_IN, PTW1_OUT, PTW1_IN_PU),
-       PINMUX_DATA(PTW0_DATA, PTW0_IN, PTW0_OUT, PTW0_IN_PU),
-
-       /* PTX GPIO */
-       PINMUX_DATA(PTX7_DATA, PTX7_IN, PTX7_OUT, PTX7_IN_PU),
-       PINMUX_DATA(PTX6_DATA, PTX6_IN, PTX6_OUT, PTX6_IN_PU),
-       PINMUX_DATA(PTX5_DATA, PTX5_IN, PTX5_OUT, PTX5_IN_PU),
-       PINMUX_DATA(PTX4_DATA, PTX4_IN, PTX4_OUT, PTX4_IN_PU),
-       PINMUX_DATA(PTX3_DATA, PTX3_IN, PTX3_OUT, PTX3_IN_PU),
-       PINMUX_DATA(PTX2_DATA, PTX2_IN, PTX2_OUT, PTX2_IN_PU),
-       PINMUX_DATA(PTX1_DATA, PTX1_IN, PTX1_OUT, PTX1_IN_PU),
-       PINMUX_DATA(PTX0_DATA, PTX0_IN, PTX0_OUT, PTX0_IN_PU),
-
-       /* PTY GPIO */
-       PINMUX_DATA(PTY7_DATA, PTY7_IN, PTY7_OUT, PTY7_IN_PU),
-       PINMUX_DATA(PTY6_DATA, PTY6_IN, PTY6_OUT, PTY6_IN_PU),
-       PINMUX_DATA(PTY5_DATA, PTY5_IN, PTY5_OUT, PTY5_IN_PU),
-       PINMUX_DATA(PTY4_DATA, PTY4_IN, PTY4_OUT, PTY4_IN_PU),
-       PINMUX_DATA(PTY3_DATA, PTY3_IN, PTY3_OUT, PTY3_IN_PU),
-       PINMUX_DATA(PTY2_DATA, PTY2_IN, PTY2_OUT, PTY2_IN_PU),
-       PINMUX_DATA(PTY1_DATA, PTY1_IN, PTY1_OUT, PTY1_IN_PU),
-       PINMUX_DATA(PTY0_DATA, PTY0_IN, PTY0_OUT, PTY0_IN_PU),
-
-       /* PTZ GPIO */
-       PINMUX_DATA(PTZ7_DATA, PTZ7_IN, PTZ7_OUT, PTZ7_IN_PU),
-       PINMUX_DATA(PTZ6_DATA, PTZ6_IN, PTZ6_OUT, PTZ6_IN_PU),
-       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_OUT, PTZ5_IN_PU),
-       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_OUT, PTZ4_IN_PU),
-       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_OUT, PTZ3_IN_PU),
-       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_OUT, PTZ2_IN_PU),
-       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_OUT, PTZ1_IN_PU),
-       PINMUX_DATA(PTZ0_DATA, PTZ0_IN, PTZ0_OUT, PTZ0_IN_PU),
-
-       /* PTA FN */
-       PINMUX_DATA(D23_MARK,   PSA15_0, PSA14_0, PTA7_FN),
-       PINMUX_DATA(D22_MARK,   PSA15_0, PSA14_0, PTA6_FN),
-       PINMUX_DATA(D21_MARK,   PSA15_0, PSA14_0, PTA5_FN),
-       PINMUX_DATA(D20_MARK,   PSA15_0, PSA14_0, PTA4_FN),
-       PINMUX_DATA(D19_MARK,   PSA15_0, PSA14_0, PTA3_FN),
-       PINMUX_DATA(D18_MARK,   PSA15_0, PSA14_0, PTA2_FN),
-       PINMUX_DATA(D17_MARK,   PSA15_0, PSA14_0, PTA1_FN),
-       PINMUX_DATA(D16_MARK,   PSA15_0, PSA14_0, PTA0_FN),
-
-       PINMUX_DATA(KEYOUT2_MARK,       PSA15_0, PSA14_1, PTA7_FN),
-       PINMUX_DATA(KEYOUT1_MARK,       PSA15_0, PSA14_1, PTA6_FN),
-       PINMUX_DATA(KEYOUT0_MARK,       PSA15_0, PSA14_1, PTA5_FN),
-       PINMUX_DATA(KEYIN4_MARK,        PSA15_0, PSA14_1, PTA4_FN),
-       PINMUX_DATA(KEYIN3_MARK,        PSA15_0, PSA14_1, PTA3_FN),
-       PINMUX_DATA(KEYIN2_MARK,        PSA15_0, PSA14_1, PTA2_FN),
-       PINMUX_DATA(KEYIN1_MARK,        PSA15_0, PSA14_1, PTA1_FN),
-       PINMUX_DATA(KEYIN0_MARK,        PSA15_0, PSA14_1, PTA0_FN),
-
-       PINMUX_DATA(IDED15_MARK,        PSA15_1, PSA14_0, PTA7_FN),
-       PINMUX_DATA(IDED14_MARK,        PSA15_1, PSA14_0, PTA6_FN),
-       PINMUX_DATA(IDED13_MARK,        PSA15_1, PSA14_0, PTA5_FN),
-       PINMUX_DATA(IDED12_MARK,        PSA15_1, PSA14_0, PTA4_FN),
-       PINMUX_DATA(IDED11_MARK,        PSA15_1, PSA14_0, PTA3_FN),
-       PINMUX_DATA(IDED10_MARK,        PSA15_1, PSA14_0, PTA2_FN),
-       PINMUX_DATA(IDED9_MARK,         PSA15_1, PSA14_0, PTA1_FN),
-       PINMUX_DATA(IDED8_MARK,         PSA15_1, PSA14_0, PTA0_FN),
-
-       /* PTB FN */
-       PINMUX_DATA(D31_MARK,           PSE15_0, PSE14_0, PTB7_FN),
-       PINMUX_DATA(D30_MARK,           PSE15_0, PSE14_0, PTB6_FN),
-       PINMUX_DATA(D29_MARK,           PSE11_0,          PTB5_FN),
-       PINMUX_DATA(D28_MARK,           PSE11_0,          PTB4_FN),
-       PINMUX_DATA(D27_MARK,           PSE11_0,          PTB3_FN),
-       PINMUX_DATA(D26_MARK,           PSA15_0, PSA14_0, PTB2_FN),
-       PINMUX_DATA(D25_MARK,           PSA15_0, PSA14_0, PTB1_FN),
-       PINMUX_DATA(D24_MARK,           PSA15_0, PSA14_0, PTB0_FN),
-
-       PINMUX_DATA(IDEA1_MARK,         PSE15_1, PSE14_0, PTB7_FN),
-       PINMUX_DATA(IDEA0_MARK,         PSE15_1, PSE14_0, PTB6_FN),
-       PINMUX_DATA(IODREQ_MARK,        PSE11_1,          PTB5_FN),
-       PINMUX_DATA(IDECS0_MARK,        PSE11_1,          PTB4_FN),
-       PINMUX_DATA(IDECS1_MARK,        PSE11_1,          PTB3_FN),
-       PINMUX_DATA(IDEIORD_MARK,       PSA15_1, PSA14_0, PTB2_FN),
-       PINMUX_DATA(IDEIOWR_MARK,       PSA15_1, PSA14_0, PTB1_FN),
-       PINMUX_DATA(IDEINT_MARK,        PSA15_1, PSA14_0, PTB0_FN),
-
-       PINMUX_DATA(TPUTO1_MARK,        PSE15_0, PSE14_1, PTB7_FN),
-       PINMUX_DATA(TPUTO0_MARK,        PSE15_0, PSE14_1, PTB6_FN),
-
-       PINMUX_DATA(KEYOUT5_IN5_MARK,   PSA15_0, PSA14_1, PTB2_FN),
-       PINMUX_DATA(KEYOUT4_IN6_MARK,   PSA15_0, PSA14_1, PTB1_FN),
-       PINMUX_DATA(KEYOUT3_MARK,       PSA15_0, PSA14_1, PTB0_FN),
-
-       /* PTC FN */
-       PINMUX_DATA(LCDD7_MARK, PSD5_0, PTC7_FN),
-       PINMUX_DATA(LCDD6_MARK, PSD5_0, PTC6_FN),
-       PINMUX_DATA(LCDD5_MARK, PSD5_0, PTC5_FN),
-       PINMUX_DATA(LCDD4_MARK, PSD5_0, PTC4_FN),
-       PINMUX_DATA(LCDD3_MARK, PSD5_0, PTC3_FN),
-       PINMUX_DATA(LCDD2_MARK, PSD5_0, PTC2_FN),
-       PINMUX_DATA(LCDD1_MARK, PSD5_0, PTC1_FN),
-       PINMUX_DATA(LCDD0_MARK, PSD5_0, PTC0_FN),
-
-       /* PTD FN */
-       PINMUX_DATA(LCDD15_MARK, PSD5_0, PTD7_FN),
-       PINMUX_DATA(LCDD14_MARK, PSD5_0, PTD6_FN),
-       PINMUX_DATA(LCDD13_MARK, PSD5_0, PTD5_FN),
-       PINMUX_DATA(LCDD12_MARK, PSD5_0, PTD4_FN),
-       PINMUX_DATA(LCDD11_MARK, PSD5_0, PTD3_FN),
-       PINMUX_DATA(LCDD10_MARK, PSD5_0, PTD2_FN),
-       PINMUX_DATA(LCDD9_MARK,  PSD5_0, PTD1_FN),
-       PINMUX_DATA(LCDD8_MARK,  PSD5_0, PTD0_FN),
-
-       /* PTE FN */
-       PINMUX_DATA(FSIMCKB_MARK, PTE7_FN),
-       PINMUX_DATA(FSIMCKA_MARK, PTE6_FN),
-
-       PINMUX_DATA(LCDD21_MARK,        PSC5_0, PSC4_0, PTE5_FN),
-       PINMUX_DATA(LCDD20_MARK,        PSD3_0, PSD2_0, PTE4_FN),
-       PINMUX_DATA(LCDD19_MARK,        PSA3_0, PSA2_0, PTE3_FN),
-       PINMUX_DATA(LCDD18_MARK,        PSA3_0, PSA2_0, PTE2_FN),
-       PINMUX_DATA(LCDD17_MARK,        PSD5_0,         PTE1_FN),
-       PINMUX_DATA(LCDD16_MARK,        PSD5_0,         PTE0_FN),
-
-       PINMUX_DATA(SCIF2_L_TXD_MARK,   PSC5_0, PSC4_1, PTE5_FN),
-       PINMUX_DATA(SCIF4_SCK_MARK,     PSD3_0, PSD2_1, PTE4_FN),
-       PINMUX_DATA(SCIF4_RXD_MARK,     PSA3_0, PSA2_1, PTE3_FN),
-       PINMUX_DATA(SCIF4_TXD_MARK,     PSA3_0, PSA2_1, PTE2_FN),
-
-       /* PTF FN */
-       PINMUX_DATA(LCDVSYN_MARK,       PSD8_0,          PTF7_FN),
-       PINMUX_DATA(LCDDISP_MARK,       PSD10_0, PSD9_0, PTF6_FN),
-       PINMUX_DATA(LCDHSYN_MARK,       PSD10_0, PSD9_0, PTF5_FN),
-       PINMUX_DATA(LCDDON_MARK,        PSD8_0,          PTF4_FN),
-       PINMUX_DATA(LCDDCK_MARK,        PSD10_0, PSD9_0, PTF3_FN),
-       PINMUX_DATA(LCDVEPWC_MARK,      PSA6_0,          PTF2_FN),
-       PINMUX_DATA(LCDD23_MARK,        PSC7_0,  PSC6_0, PTF1_FN),
-       PINMUX_DATA(LCDD22_MARK,        PSC5_0,  PSC4_0, PTF0_FN),
-
-       PINMUX_DATA(LCDRS_MARK,         PSD10_0, PSD9_1, PTF6_FN),
-       PINMUX_DATA(LCDCS_MARK,         PSD10_0, PSD9_1, PTF5_FN),
-       PINMUX_DATA(LCDWR_MARK,         PSD10_0, PSD9_1, PTF3_FN),
-
-       PINMUX_DATA(SCIF0_TXD_MARK,     PSA6_1,          PTF2_FN),
-       PINMUX_DATA(SCIF2_L_SCK_MARK,   PSC7_0,  PSC6_1, PTF1_FN),
-       PINMUX_DATA(SCIF2_L_RXD_MARK,   PSC5_0,  PSC4_1, PTF0_FN),
-
-       /* PTG FN */
-       PINMUX_DATA(AUDCK_MARK,   PTG5_FN),
-       PINMUX_DATA(AUDSYNC_MARK, PTG4_FN),
-       PINMUX_DATA(AUDATA3_MARK, PTG3_FN),
-       PINMUX_DATA(AUDATA2_MARK, PTG2_FN),
-       PINMUX_DATA(AUDATA1_MARK, PTG1_FN),
-       PINMUX_DATA(AUDATA0_MARK, PTG0_FN),
-
-       /* PTH FN */
-       PINMUX_DATA(VIO0_VD_MARK,  PTH7_FN),
-       PINMUX_DATA(VIO0_CLK_MARK, PTH6_FN),
-       PINMUX_DATA(VIO0_D7_MARK,  PTH5_FN),
-       PINMUX_DATA(VIO0_D6_MARK,  PTH4_FN),
-       PINMUX_DATA(VIO0_D5_MARK,  PTH3_FN),
-       PINMUX_DATA(VIO0_D4_MARK,  PTH2_FN),
-       PINMUX_DATA(VIO0_D3_MARK,  PTH1_FN),
-       PINMUX_DATA(VIO0_D2_MARK,  PTH0_FN),
-
-       /* PTJ FN */
-       PINMUX_DATA(PDSTATUS_MARK,      PTJ7_FN),
-       PINMUX_DATA(STATUS2_MARK,       PTJ6_FN),
-       PINMUX_DATA(STATUS0_MARK,       PTJ5_FN),
-       PINMUX_DATA(A25_MARK,           PSA8_0, PTJ3_FN),
-       PINMUX_DATA(BS_MARK,            PSA8_1, PTJ3_FN),
-       PINMUX_DATA(A24_MARK,           PTJ2_FN),
-       PINMUX_DATA(A23_MARK,           PTJ1_FN),
-       PINMUX_DATA(A22_MARK,           PTJ0_FN),
-
-       /* PTK FN */
-       PINMUX_DATA(VIO1_D5_MARK,       PSB7_0, PSB6_0, PTK7_FN),
-       PINMUX_DATA(VIO1_D4_MARK,       PSB7_0, PSB6_0, PTK6_FN),
-       PINMUX_DATA(VIO1_D3_MARK,       PSB7_0, PSB6_0, PTK5_FN),
-       PINMUX_DATA(VIO1_D2_MARK,       PSB7_0, PSB6_0, PTK4_FN),
-       PINMUX_DATA(VIO1_D1_MARK,       PSB7_0, PSB6_0, PTK3_FN),
-       PINMUX_DATA(VIO1_D0_MARK,       PSB7_0, PSB6_0, PTK2_FN),
-
-       PINMUX_DATA(VIO0_D13_MARK,      PSB7_0, PSB6_1, PTK7_FN),
-       PINMUX_DATA(VIO0_D12_MARK,      PSB7_0, PSB6_1, PTK6_FN),
-       PINMUX_DATA(VIO0_D11_MARK,      PSB7_0, PSB6_1, PTK5_FN),
-       PINMUX_DATA(VIO0_D10_MARK,      PSB7_0, PSB6_1, PTK4_FN),
-       PINMUX_DATA(VIO0_D9_MARK,       PSB7_0, PSB6_1, PTK3_FN),
-       PINMUX_DATA(VIO0_D8_MARK,       PSB7_0, PSB6_1, PTK2_FN),
-
-       PINMUX_DATA(IDED5_MARK,         PSB7_1, PSB6_0, PTK7_FN),
-       PINMUX_DATA(IDED4_MARK,         PSB7_1, PSB6_0, PTK6_FN),
-       PINMUX_DATA(IDED3_MARK,         PSB7_1, PSB6_0, PTK5_FN),
-       PINMUX_DATA(IDED2_MARK,         PSB7_1, PSB6_0, PTK4_FN),
-       PINMUX_DATA(IDED1_MARK,         PSB7_1, PSB6_0, PTK3_FN),
-       PINMUX_DATA(IDED0_MARK,         PSB7_1, PSB6_0, PTK2_FN),
-
-       PINMUX_DATA(VIO0_FLD_MARK,      PTK1_FN),
-       PINMUX_DATA(VIO0_HD_MARK,       PTK0_FN),
-
-       /* PTL FN */
-       PINMUX_DATA(DV_D5_MARK,         PSB9_0, PSB8_0, PTL7_FN),
-       PINMUX_DATA(DV_D4_MARK,         PSB9_0, PSB8_0, PTL6_FN),
-       PINMUX_DATA(DV_D3_MARK,         PSE7_0, PSE6_0, PTL5_FN),
-       PINMUX_DATA(DV_D2_MARK,         PSC9_0, PSC8_0, PTL4_FN),
-       PINMUX_DATA(DV_D1_MARK,         PSC9_0, PSC8_0, PTL3_FN),
-       PINMUX_DATA(DV_D0_MARK,         PSC9_0, PSC8_0, PTL2_FN),
-       PINMUX_DATA(DV_D15_MARK,        PSD4_0,         PTL1_FN),
-       PINMUX_DATA(DV_D14_MARK,        PSE5_0, PSE4_0, PTL0_FN),
-
-       PINMUX_DATA(SCIF3_V_SCK_MARK,   PSB9_0, PSB8_1, PTL7_FN),
-       PINMUX_DATA(SCIF3_V_RXD_MARK,   PSB9_0, PSB8_1, PTL6_FN),
-       PINMUX_DATA(SCIF3_V_TXD_MARK,   PSE7_0, PSE6_1, PTL5_FN),
-       PINMUX_DATA(SCIF1_SCK_MARK,     PSC9_0, PSC8_1, PTL4_FN),
-       PINMUX_DATA(SCIF1_RXD_MARK,     PSC9_0, PSC8_1, PTL3_FN),
-       PINMUX_DATA(SCIF1_TXD_MARK,     PSC9_0, PSC8_1, PTL2_FN),
-
-       PINMUX_DATA(RMII_RXD0_MARK,     PSB9_1, PSB8_0, PTL7_FN),
-       PINMUX_DATA(RMII_RXD1_MARK,     PSB9_1, PSB8_0, PTL6_FN),
-       PINMUX_DATA(RMII_REF_CLK_MARK,  PSE7_1, PSE6_0, PTL5_FN),
-       PINMUX_DATA(RMII_TX_EN_MARK,    PSC9_1, PSC8_0, PTL4_FN),
-       PINMUX_DATA(RMII_TXD0_MARK,     PSC9_1, PSC8_0, PTL3_FN),
-       PINMUX_DATA(RMII_TXD1_MARK,     PSC9_1, PSC8_0, PTL2_FN),
-
-       PINMUX_DATA(MSIOF0_MCK_MARK,    PSE5_0, PSE4_1, PTL0_FN),
-
-       /* PTM FN */
-       PINMUX_DATA(DV_D13_MARK,        PSC13_0, PSC12_0, PTM7_FN),
-       PINMUX_DATA(DV_D12_MARK,        PSC13_0, PSC12_0, PTM6_FN),
-       PINMUX_DATA(DV_D11_MARK,        PSC13_0, PSC12_0, PTM5_FN),
-       PINMUX_DATA(DV_D10_MARK,        PSC13_0, PSC12_0, PTM4_FN),
-       PINMUX_DATA(DV_D9_MARK,         PSC11_0, PSC10_0, PTM3_FN),
-       PINMUX_DATA(DV_D8_MARK,         PSC11_0, PSC10_0, PTM2_FN),
-
-       PINMUX_DATA(MSIOF0_TSCK_MARK,   PSC13_0, PSC12_1, PTM7_FN),
-       PINMUX_DATA(MSIOF0_RXD_MARK,    PSC13_0, PSC12_1, PTM6_FN),
-       PINMUX_DATA(MSIOF0_TXD_MARK,    PSC13_0, PSC12_1, PTM5_FN),
-       PINMUX_DATA(MSIOF0_TSYNC_MARK,  PSC13_0, PSC12_1, PTM4_FN),
-       PINMUX_DATA(MSIOF0_SS1_MARK,    PSC11_0, PSC10_1, PTM3_FN),
-       PINMUX_DATA(MSIOF0_RSCK_MARK,   PSC11_1, PSC10_0, PTM3_FN),
-       PINMUX_DATA(MSIOF0_SS2_MARK,    PSC11_0, PSC10_1, PTM2_FN),
-       PINMUX_DATA(MSIOF0_RSYNC_MARK,  PSC11_1, PSC10_0, PTM2_FN),
-
-       PINMUX_DATA(LCDVCPWC_MARK,      PSA6_0, PTM1_FN),
-       PINMUX_DATA(LCDRD_MARK,         PSA7_0, PTM0_FN),
-
-       PINMUX_DATA(SCIF0_RXD_MARK,     PSA6_1, PTM1_FN),
-       PINMUX_DATA(SCIF0_SCK_MARK,     PSA7_1, PTM0_FN),
-
-       /* PTN FN */
-       PINMUX_DATA(VIO0_D1_MARK,       PTN7_FN),
-       PINMUX_DATA(VIO0_D0_MARK,       PTN6_FN),
-
-       PINMUX_DATA(DV_CLKI_MARK,       PSD11_0,          PTN5_FN),
-       PINMUX_DATA(DV_CLK_MARK,        PSD13_0, PSD12_0, PTN4_FN),
-       PINMUX_DATA(DV_VSYNC_MARK,      PSD15_0, PSD14_0, PTN3_FN),
-       PINMUX_DATA(DV_HSYNC_MARK,      PSB5_0,  PSB4_0,  PTN2_FN),
-       PINMUX_DATA(DV_D7_MARK,         PSB3_0,  PSB2_0,  PTN1_FN),
-       PINMUX_DATA(DV_D6_MARK,         PSB1_0,  PSB0_0,  PTN0_FN),
-
-       PINMUX_DATA(SCIF2_V_SCK_MARK,   PSD13_0, PSD12_1, PTN4_FN),
-       PINMUX_DATA(SCIF2_V_RXD_MARK,   PSD15_0, PSD14_1, PTN3_FN),
-       PINMUX_DATA(SCIF2_V_TXD_MARK,   PSB5_0,  PSB4_1,  PTN2_FN),
-       PINMUX_DATA(SCIF3_V_CTS_MARK,   PSB3_0,  PSB2_1,  PTN1_FN),
-       PINMUX_DATA(SCIF3_V_RTS_MARK,   PSB1_0,  PSB0_1,  PTN0_FN),
-
-       PINMUX_DATA(RMII_RX_ER_MARK,    PSB3_1, PSB2_0, PTN1_FN),
-       PINMUX_DATA(RMII_CRS_DV_MARK,   PSB1_1, PSB0_0, PTN0_FN),
-
-       /* PTQ FN */
-       PINMUX_DATA(D7_MARK, PTQ7_FN),
-       PINMUX_DATA(D6_MARK, PTQ6_FN),
-       PINMUX_DATA(D5_MARK, PTQ5_FN),
-       PINMUX_DATA(D4_MARK, PTQ4_FN),
-       PINMUX_DATA(D3_MARK, PTQ3_FN),
-       PINMUX_DATA(D2_MARK, PTQ2_FN),
-       PINMUX_DATA(D1_MARK, PTQ1_FN),
-       PINMUX_DATA(D0_MARK, PTQ0_FN),
-
-       /* PTR FN */
-       PINMUX_DATA(CS6B_CE1B_MARK,                     PTR7_FN),
-       PINMUX_DATA(CS6A_CE2B_MARK,                     PTR6_FN),
-       PINMUX_DATA(CS5B_CE1A_MARK,                     PTR5_FN),
-       PINMUX_DATA(CS5A_CE2A_MARK,                     PTR4_FN),
-       PINMUX_DATA(IOIS16_MARK,        PSA5_0,         PTR3_FN),
-       PINMUX_DATA(WAIT_MARK,                          PTR2_FN),
-       PINMUX_DATA(WE3_ICIOWR_MARK,    PSA1_0, PSA0_0, PTR1_FN),
-       PINMUX_DATA(WE2_ICIORD_MARK,    PSD1_0, PSD0_0, PTR0_FN),
-
-       PINMUX_DATA(LCDLCLK_MARK,       PSA5_1,         PTR3_FN),
-
-       PINMUX_DATA(IDEA2_MARK,         PSD1_1, PSD0_0, PTR0_FN),
-
-       PINMUX_DATA(TPUTO3_MARK,        PSA1_0, PSA0_1, PTR1_FN),
-       PINMUX_DATA(TPUTI3_MARK,        PSA1_1, PSA0_0, PTR1_FN),
-       PINMUX_DATA(TPUTO2_MARK,        PSD1_0, PSD0_1, PTR0_FN),
-
-       /* PTS FN */
-       PINMUX_DATA(VIO_CKO_MARK,       PTS6_FN),
-
-       PINMUX_DATA(TPUTI2_MARK,        PSE9_0, PSE8_1, PTS5_FN),
-
-       PINMUX_DATA(IDEIORDY_MARK,      PSE9_1, PSE8_0, PTS5_FN),
-
-       PINMUX_DATA(VIO1_FLD_MARK,      PSE9_0, PSE8_0, PTS5_FN),
-       PINMUX_DATA(VIO1_HD_MARK,       PSA10_0,        PTS4_FN),
-       PINMUX_DATA(VIO1_VD_MARK,       PSA9_0,         PTS3_FN),
-       PINMUX_DATA(VIO1_CLK_MARK,      PSA9_0,         PTS2_FN),
-       PINMUX_DATA(VIO1_D7_MARK,       PSB7_0, PSB6_0, PTS1_FN),
-       PINMUX_DATA(VIO1_D6_MARK,       PSB7_0, PSB6_0, PTS0_FN),
-
-       PINMUX_DATA(SCIF5_SCK_MARK,     PSA10_1, PTS4_FN),
-       PINMUX_DATA(SCIF5_RXD_MARK,     PSA9_1,  PTS3_FN),
-       PINMUX_DATA(SCIF5_TXD_MARK,     PSA9_1,  PTS2_FN),
-
-       PINMUX_DATA(VIO0_D15_MARK,      PSB7_0, PSB6_1, PTS1_FN),
-       PINMUX_DATA(VIO0_D14_MARK,      PSB7_0, PSB6_1, PTS0_FN),
-
-       PINMUX_DATA(IDED7_MARK,         PSB7_1, PSB6_0, PTS1_FN),
-       PINMUX_DATA(IDED6_MARK,         PSB7_1, PSB6_0, PTS0_FN),
-
-       /* PTT FN */
-       PINMUX_DATA(D15_MARK, PTT7_FN),
-       PINMUX_DATA(D14_MARK, PTT6_FN),
-       PINMUX_DATA(D13_MARK, PTT5_FN),
-       PINMUX_DATA(D12_MARK, PTT4_FN),
-       PINMUX_DATA(D11_MARK, PTT3_FN),
-       PINMUX_DATA(D10_MARK, PTT2_FN),
-       PINMUX_DATA(D9_MARK,  PTT1_FN),
-       PINMUX_DATA(D8_MARK,  PTT0_FN),
-
-       /* PTU FN */
-       PINMUX_DATA(DMAC_DACK0_MARK, PTU7_FN),
-       PINMUX_DATA(DMAC_DREQ0_MARK, PTU6_FN),
-
-       PINMUX_DATA(FSIOASD_MARK,       PSE1_0, PTU5_FN),
-       PINMUX_DATA(FSIIABCK_MARK,      PSE1_0, PTU4_FN),
-       PINMUX_DATA(FSIIALRCK_MARK,     PSE1_0, PTU3_FN),
-       PINMUX_DATA(FSIOABCK_MARK,      PSE1_0, PTU2_FN),
-       PINMUX_DATA(FSIOALRCK_MARK,     PSE1_0, PTU1_FN),
-       PINMUX_DATA(CLKAUDIOAO_MARK,    PSE0_0, PTU0_FN),
-
-       /* PTV FN */
-       PINMUX_DATA(FSIIBSD_MARK,       PSD7_0,  PSD6_0,  PTV7_FN),
-       PINMUX_DATA(FSIOBSD_MARK,       PSD7_0,  PSD6_0,  PTV6_FN),
-       PINMUX_DATA(FSIIBBCK_MARK,      PSC15_0, PSC14_0, PTV5_FN),
-       PINMUX_DATA(FSIIBLRCK_MARK,     PSC15_0, PSC14_0, PTV4_FN),
-       PINMUX_DATA(FSIOBBCK_MARK,      PSC15_0, PSC14_0, PTV3_FN),
-       PINMUX_DATA(FSIOBLRCK_MARK,     PSC15_0, PSC14_0, PTV2_FN),
-       PINMUX_DATA(CLKAUDIOBO_MARK,    PSE3_0,  PSE2_0,  PTV1_FN),
-       PINMUX_DATA(FSIIASD_MARK,       PSE10_0,          PTV0_FN),
-
-       PINMUX_DATA(MSIOF1_SS2_MARK,    PSD7_0,  PSD6_1,  PTV7_FN),
-       PINMUX_DATA(MSIOF1_RSYNC_MARK,  PSD7_1,  PSD6_0,  PTV7_FN),
-       PINMUX_DATA(MSIOF1_SS1_MARK,    PSD7_0,  PSD6_1,  PTV6_FN),
-       PINMUX_DATA(MSIOF1_RSCK_MARK,   PSD7_1,  PSD6_0,  PTV6_FN),
-       PINMUX_DATA(MSIOF1_RXD_MARK,    PSC15_0, PSC14_1, PTV5_FN),
-       PINMUX_DATA(MSIOF1_TSYNC_MARK,  PSC15_0, PSC14_1, PTV4_FN),
-       PINMUX_DATA(MSIOF1_TSCK_MARK,   PSC15_0, PSC14_1, PTV3_FN),
-       PINMUX_DATA(MSIOF1_TXD_MARK,    PSC15_0, PSC14_1, PTV2_FN),
-       PINMUX_DATA(MSIOF1_MCK_MARK,    PSE3_0,  PSE2_1,  PTV1_FN),
-
-       /* PTW FN */
-       PINMUX_DATA(MMC_D7_MARK,        PSE13_0, PSE12_0, PTW7_FN),
-       PINMUX_DATA(MMC_D6_MARK,        PSE13_0, PSE12_0, PTW6_FN),
-       PINMUX_DATA(MMC_D5_MARK,        PSE13_0, PSE12_0, PTW5_FN),
-       PINMUX_DATA(MMC_D4_MARK,        PSE13_0, PSE12_0, PTW4_FN),
-       PINMUX_DATA(MMC_D3_MARK,        PSA13_0,          PTW3_FN),
-       PINMUX_DATA(MMC_D2_MARK,        PSA13_0,          PTW2_FN),
-       PINMUX_DATA(MMC_D1_MARK,        PSA13_0,          PTW1_FN),
-       PINMUX_DATA(MMC_D0_MARK,        PSA13_0,          PTW0_FN),
-
-       PINMUX_DATA(SDHI1CD_MARK,       PSE13_0, PSE12_1, PTW7_FN),
-       PINMUX_DATA(SDHI1WP_MARK,       PSE13_0, PSE12_1, PTW6_FN),
-       PINMUX_DATA(SDHI1D3_MARK,       PSE13_0, PSE12_1, PTW5_FN),
-       PINMUX_DATA(SDHI1D2_MARK,       PSE13_0, PSE12_1, PTW4_FN),
-       PINMUX_DATA(SDHI1D1_MARK,       PSA13_1,          PTW3_FN),
-       PINMUX_DATA(SDHI1D0_MARK,       PSA13_1,          PTW2_FN),
-       PINMUX_DATA(SDHI1CMD_MARK,      PSA13_1,          PTW1_FN),
-       PINMUX_DATA(SDHI1CLK_MARK,      PSA13_1,          PTW0_FN),
-
-       PINMUX_DATA(IODACK_MARK,        PSE13_1, PSE12_0, PTW7_FN),
-       PINMUX_DATA(IDERST_MARK,        PSE13_1, PSE12_0, PTW6_FN),
-       PINMUX_DATA(EXBUF_ENB_MARK,     PSE13_1, PSE12_0, PTW5_FN),
-       PINMUX_DATA(DIRECTION_MARK,     PSE13_1, PSE12_0, PTW4_FN),
-
-       /* PTX FN */
-       PINMUX_DATA(DMAC_DACK1_MARK,    PSA12_0, PTX7_FN),
-       PINMUX_DATA(DMAC_DREQ1_MARK,    PSA12_0, PTX6_FN),
-
-       PINMUX_DATA(IRDA_OUT_MARK,      PSA12_1, PTX7_FN),
-       PINMUX_DATA(IRDA_IN_MARK,       PSA12_1, PTX6_FN),
-
-       PINMUX_DATA(TSIF_TS0_SDAT_MARK, PSC0_0, PTX5_FN),
-       PINMUX_DATA(TSIF_TS0_SCK_MARK,  PSC1_0, PTX4_FN),
-       PINMUX_DATA(TSIF_TS0_SDEN_MARK, PSC2_0, PTX3_FN),
-       PINMUX_DATA(TSIF_TS0_SPSYNC_MARK,       PTX2_FN),
-
-       PINMUX_DATA(LNKSTA_MARK,        PSC0_1, PTX5_FN),
-       PINMUX_DATA(MDIO_MARK,          PSC1_1, PTX4_FN),
-       PINMUX_DATA(MDC_MARK,           PSC2_1, PTX3_FN),
-
-       PINMUX_DATA(MMC_CLK_MARK, PTX1_FN),
-       PINMUX_DATA(MMC_CMD_MARK, PTX0_FN),
-
-       /* PTY FN */
-       PINMUX_DATA(SDHI0CD_MARK,  PTY7_FN),
-       PINMUX_DATA(SDHI0WP_MARK,  PTY6_FN),
-       PINMUX_DATA(SDHI0D3_MARK,  PTY5_FN),
-       PINMUX_DATA(SDHI0D2_MARK,  PTY4_FN),
-       PINMUX_DATA(SDHI0D1_MARK,  PTY3_FN),
-       PINMUX_DATA(SDHI0D0_MARK,  PTY2_FN),
-       PINMUX_DATA(SDHI0CMD_MARK, PTY1_FN),
-       PINMUX_DATA(SDHI0CLK_MARK, PTY0_FN),
-
-       /* PTZ FN */
-       PINMUX_DATA(INTC_IRQ7_MARK,     PSB10_0, PTZ7_FN),
-       PINMUX_DATA(INTC_IRQ6_MARK,     PSB11_0, PTZ6_FN),
-       PINMUX_DATA(INTC_IRQ5_MARK,     PSB12_0, PTZ5_FN),
-       PINMUX_DATA(INTC_IRQ4_MARK,     PSB13_0, PTZ4_FN),
-       PINMUX_DATA(INTC_IRQ3_MARK,     PSB14_0, PTZ3_FN),
-       PINMUX_DATA(INTC_IRQ2_MARK,              PTZ2_FN),
-       PINMUX_DATA(INTC_IRQ1_MARK,              PTZ1_FN),
-       PINMUX_DATA(INTC_IRQ0_MARK,              PTZ0_FN),
-
-       PINMUX_DATA(SCIF3_I_CTS_MARK,   PSB10_1, PTZ7_FN),
-       PINMUX_DATA(SCIF3_I_RTS_MARK,   PSB11_1, PTZ6_FN),
-       PINMUX_DATA(SCIF3_I_SCK_MARK,   PSB12_1, PTZ5_FN),
-       PINMUX_DATA(SCIF3_I_RXD_MARK,   PSB13_1, PTZ4_FN),
-       PINMUX_DATA(SCIF3_I_TXD_MARK,   PSB14_1, PTZ3_FN),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* PTA */
-       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
-       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
-       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
-       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
-       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
-       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
-       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
-       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
-
-       /* PTB */
-       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
-       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
-       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
-       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
-       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
-       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
-       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
-       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
-
-       /* PTC */
-       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
-       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
-       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
-       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
-       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
-       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
-       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
-       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
-
-       /* PTD */
-       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
-       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
-       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
-       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
-       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
-       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
-       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
-       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
-
-       /* PTE */
-       PINMUX_GPIO(GPIO_PTE7, PTE7_DATA),
-       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
-       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
-       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
-       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
-       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
-       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
-       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
-
-       /* PTF */
-       PINMUX_GPIO(GPIO_PTF7, PTF7_DATA),
-       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
-       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
-       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
-       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
-       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
-       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
-       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
-
-       /* PTG */
-       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
-       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
-       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
-       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
-       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
-       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
-
-       /* PTH */
-       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
-       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
-       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
-       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
-       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
-       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
-       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
-       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
-
-       /* PTJ */
-       PINMUX_GPIO(GPIO_PTJ7, PTJ7_DATA),
-       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
-       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
-       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
-       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
-       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
-       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
-
-       /* PTK */
-       PINMUX_GPIO(GPIO_PTK7, PTK7_DATA),
-       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
-       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
-       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
-       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
-       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
-       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
-       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
-
-       /* PTL */
-       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
-       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
-       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
-       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
-       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
-       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
-       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
-       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
-
-       /* PTM */
-       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
-       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
-       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
-       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
-       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
-       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
-       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
-       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
-
-       /* PTN */
-       PINMUX_GPIO(GPIO_PTN7, PTN7_DATA),
-       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
-       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
-       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
-       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
-       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
-       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
-       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
-
-       /* PTQ */
-       PINMUX_GPIO(GPIO_PTQ7, PTQ7_DATA),
-       PINMUX_GPIO(GPIO_PTQ6, PTQ6_DATA),
-       PINMUX_GPIO(GPIO_PTQ5, PTQ5_DATA),
-       PINMUX_GPIO(GPIO_PTQ4, PTQ4_DATA),
-       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
-       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
-       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
-       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
-
-       /* PTR */
-       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
-       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
-       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
-       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
-       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
-       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
-       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
-       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
-
-       /* PTS */
-       PINMUX_GPIO(GPIO_PTS6, PTS6_DATA),
-       PINMUX_GPIO(GPIO_PTS5, PTS5_DATA),
-       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
-       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
-       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
-       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
-       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
-
-       /* PTT */
-       PINMUX_GPIO(GPIO_PTT7, PTT7_DATA),
-       PINMUX_GPIO(GPIO_PTT6, PTT6_DATA),
-       PINMUX_GPIO(GPIO_PTT5, PTT5_DATA),
-       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
-       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
-       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
-       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
-       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
-
-       /* PTU */
-       PINMUX_GPIO(GPIO_PTU7, PTU7_DATA),
-       PINMUX_GPIO(GPIO_PTU6, PTU6_DATA),
-       PINMUX_GPIO(GPIO_PTU5, PTU5_DATA),
-       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
-       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
-       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
-       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
-       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
-
-       /* PTV */
-       PINMUX_GPIO(GPIO_PTV7, PTV7_DATA),
-       PINMUX_GPIO(GPIO_PTV6, PTV6_DATA),
-       PINMUX_GPIO(GPIO_PTV5, PTV5_DATA),
-       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
-       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
-       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
-       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
-       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
-
-       /* PTW */
-       PINMUX_GPIO(GPIO_PTW7, PTW7_DATA),
-       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
-       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
-       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
-       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
-       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
-       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
-       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
-
-       /* PTX */
-       PINMUX_GPIO(GPIO_PTX7, PTX7_DATA),
-       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
-       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
-       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
-       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
-       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
-       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
-       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
-
-       /* PTY */
-       PINMUX_GPIO(GPIO_PTY7, PTY7_DATA),
-       PINMUX_GPIO(GPIO_PTY6, PTY6_DATA),
-       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
-       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
-       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
-       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
-       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
-       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
-
-       /* PTZ */
-       PINMUX_GPIO(GPIO_PTZ7, PTZ7_DATA),
-       PINMUX_GPIO(GPIO_PTZ6, PTZ6_DATA),
-       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
-       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
-       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
-       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
-       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
-       PINMUX_GPIO(GPIO_PTZ0, PTZ0_DATA),
-
-       /* BSC */
-       PINMUX_GPIO(GPIO_FN_D31,        D31_MARK),
-       PINMUX_GPIO(GPIO_FN_D30,        D30_MARK),
-       PINMUX_GPIO(GPIO_FN_D29,        D29_MARK),
-       PINMUX_GPIO(GPIO_FN_D28,        D28_MARK),
-       PINMUX_GPIO(GPIO_FN_D27,        D27_MARK),
-       PINMUX_GPIO(GPIO_FN_D26,        D26_MARK),
-       PINMUX_GPIO(GPIO_FN_D25,        D25_MARK),
-       PINMUX_GPIO(GPIO_FN_D24,        D24_MARK),
-       PINMUX_GPIO(GPIO_FN_D23,        D23_MARK),
-       PINMUX_GPIO(GPIO_FN_D22,        D22_MARK),
-       PINMUX_GPIO(GPIO_FN_D21,        D21_MARK),
-       PINMUX_GPIO(GPIO_FN_D20,        D20_MARK),
-       PINMUX_GPIO(GPIO_FN_D19,        D19_MARK),
-       PINMUX_GPIO(GPIO_FN_D18,        D18_MARK),
-       PINMUX_GPIO(GPIO_FN_D17,        D17_MARK),
-       PINMUX_GPIO(GPIO_FN_D16,        D16_MARK),
-       PINMUX_GPIO(GPIO_FN_D15,        D15_MARK),
-       PINMUX_GPIO(GPIO_FN_D14,        D14_MARK),
-       PINMUX_GPIO(GPIO_FN_D13,        D13_MARK),
-       PINMUX_GPIO(GPIO_FN_D12,        D12_MARK),
-       PINMUX_GPIO(GPIO_FN_D11,        D11_MARK),
-       PINMUX_GPIO(GPIO_FN_D10,        D10_MARK),
-       PINMUX_GPIO(GPIO_FN_D9,         D9_MARK),
-       PINMUX_GPIO(GPIO_FN_D8,         D8_MARK),
-       PINMUX_GPIO(GPIO_FN_D7,         D7_MARK),
-       PINMUX_GPIO(GPIO_FN_D6,         D6_MARK),
-       PINMUX_GPIO(GPIO_FN_D5,         D5_MARK),
-       PINMUX_GPIO(GPIO_FN_D4,         D4_MARK),
-       PINMUX_GPIO(GPIO_FN_D3,         D3_MARK),
-       PINMUX_GPIO(GPIO_FN_D2,         D2_MARK),
-       PINMUX_GPIO(GPIO_FN_D1,         D1_MARK),
-       PINMUX_GPIO(GPIO_FN_D0,         D0_MARK),
-       PINMUX_GPIO(GPIO_FN_A25,        A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24,        A24_MARK),
-       PINMUX_GPIO(GPIO_FN_A23,        A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22,        A22_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6B_CE1B,  CS6B_CE1B_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6A_CE2B,  CS6A_CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5B_CE1A,  CS5B_CE1A_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5A_CE2A,  CS5A_CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_WE3_ICIOWR, WE3_ICIOWR_MARK),
-       PINMUX_GPIO(GPIO_FN_WE2_ICIORD, WE2_ICIORD_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16,     IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_WAIT,       WAIT_MARK),
-       PINMUX_GPIO(GPIO_FN_BS,         BS_MARK),
-
-       /* KEYSC */
-       PINMUX_GPIO(GPIO_FN_KEYOUT5_IN5,        KEYOUT5_IN5_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT4_IN6,        KEYOUT4_IN6_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN4,             KEYIN4_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN3,             KEYIN3_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN2,             KEYIN2_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN1,             KEYIN1_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYIN0,             KEYIN0_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT3,            KEYOUT3_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT2,            KEYOUT2_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT1,            KEYOUT1_MARK),
-       PINMUX_GPIO(GPIO_FN_KEYOUT0,            KEYOUT0_MARK),
-
-       /* ATAPI */
-       PINMUX_GPIO(GPIO_FN_IDED15,     IDED15_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED14,     IDED14_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED13,     IDED13_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED12,     IDED12_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED11,     IDED11_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED10,     IDED10_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED9,      IDED9_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED8,      IDED8_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED7,      IDED7_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED6,      IDED6_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED5,      IDED5_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED4,      IDED4_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED3,      IDED3_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED2,      IDED2_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED1,      IDED1_MARK),
-       PINMUX_GPIO(GPIO_FN_IDED0,      IDED0_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEA2,      IDEA2_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEA1,      IDEA1_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEA0,      IDEA0_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEIOWR,    IDEIOWR_MARK),
-       PINMUX_GPIO(GPIO_FN_IODREQ,     IODREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_IDECS0,     IDECS0_MARK),
-       PINMUX_GPIO(GPIO_FN_IDECS1,     IDECS1_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEIORD,    IDEIORD_MARK),
-       PINMUX_GPIO(GPIO_FN_DIRECTION,  DIRECTION_MARK),
-       PINMUX_GPIO(GPIO_FN_EXBUF_ENB,  EXBUF_ENB_MARK),
-       PINMUX_GPIO(GPIO_FN_IDERST,     IDERST_MARK),
-       PINMUX_GPIO(GPIO_FN_IODACK,     IODACK_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEINT,     IDEINT_MARK),
-       PINMUX_GPIO(GPIO_FN_IDEIORDY,   IDEIORDY_MARK),
-
-       /* TPU */
-       PINMUX_GPIO(GPIO_FN_TPUTO3,     TPUTO3_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTO2,     TPUTO2_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTO1,     TPUTO1_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTO0,     TPUTO0_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTI3,     TPUTI3_MARK),
-       PINMUX_GPIO(GPIO_FN_TPUTI2,     TPUTI2_MARK),
-
-       /* LCDC */
-       PINMUX_GPIO(GPIO_FN_LCDD23,     LCDD23_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD22,     LCDD22_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD21,     LCDD21_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD20,     LCDD20_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD19,     LCDD19_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD18,     LCDD18_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD17,     LCDD17_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD16,     LCDD16_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD15,     LCDD15_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD14,     LCDD14_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD13,     LCDD13_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD12,     LCDD12_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD11,     LCDD11_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD10,     LCDD10_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD9,      LCDD9_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD8,      LCDD8_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD7,      LCDD7_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD6,      LCDD6_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD5,      LCDD5_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD4,      LCDD4_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD3,      LCDD3_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD2,      LCDD2_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD1,      LCDD1_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDD0,      LCDD0_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVSYN,    LCDVSYN_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDDISP,    LCDDISP_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDRS,      LCDRS_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDHSYN,    LCDHSYN_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDCS,      LCDCS_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDDON,     LCDDON_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDDCK,     LCDDCK_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDWR,      LCDWR_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVEPWC,   LCDVEPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDVCPWC,   LCDVCPWC_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDRD,      LCDRD_MARK),
-       PINMUX_GPIO(GPIO_FN_LCDLCLK,    LCDLCLK_MARK),
-
-       /* SCIF0 */
-       PINMUX_GPIO(GPIO_FN_SCIF0_TXD,  SCIF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RXD,  SCIF0_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_SCK,  SCIF0_SCK_MARK),
-
-       /* SCIF1 */
-       PINMUX_GPIO(GPIO_FN_SCIF1_SCK,  SCIF1_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_RXD,  SCIF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_TXD,  SCIF1_TXD_MARK),
-
-       /* SCIF2 */
-       PINMUX_GPIO(GPIO_FN_SCIF2_L_TXD,        SCIF2_L_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_L_SCK,        SCIF2_L_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_L_RXD,        SCIF2_L_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_V_TXD,        SCIF2_V_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_V_SCK,        SCIF2_V_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_V_RXD,        SCIF2_V_RXD_MARK),
-
-       /* SCIF3 */
-       PINMUX_GPIO(GPIO_FN_SCIF3_V_SCK,        SCIF3_V_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_V_RXD,        SCIF3_V_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_V_TXD,        SCIF3_V_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_V_CTS,        SCIF3_V_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_V_RTS,        SCIF3_V_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_I_SCK,        SCIF3_I_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_I_RXD,        SCIF3_I_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_I_TXD,        SCIF3_I_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_I_CTS,        SCIF3_I_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_I_RTS,        SCIF3_I_RTS_MARK),
-
-       /* SCIF4 */
-       PINMUX_GPIO(GPIO_FN_SCIF4_SCK,  SCIF4_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_RXD,  SCIF4_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_TXD,  SCIF4_TXD_MARK),
-
-       /* SCIF5 */
-       PINMUX_GPIO(GPIO_FN_SCIF5_SCK,  SCIF5_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_RXD,  SCIF5_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_TXD,  SCIF5_TXD_MARK),
-
-       /* FSI */
-       PINMUX_GPIO(GPIO_FN_FSIMCKB,    FSIMCKB_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIMCKA,    FSIMCKA_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIOASD,    FSIOASD_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIIABCK,   FSIIABCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIIALRCK,  FSIIALRCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIOABCK,   FSIOABCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIOALRCK,  FSIOALRCK_MARK),
-       PINMUX_GPIO(GPIO_FN_CLKAUDIOAO, CLKAUDIOAO_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIIBSD,    FSIIBSD_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIOBSD,    FSIOBSD_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIIBBCK,   FSIIBBCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIIBLRCK,  FSIIBLRCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIOBBCK,   FSIOBBCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIOBLRCK,  FSIOBLRCK_MARK),
-       PINMUX_GPIO(GPIO_FN_CLKAUDIOBO, CLKAUDIOBO_MARK),
-       PINMUX_GPIO(GPIO_FN_FSIIASD,    FSIIASD_MARK),
-
-       /* AUD */
-       PINMUX_GPIO(GPIO_FN_AUDCK,      AUDCK_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDSYNC,    AUDSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA3,    AUDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA2,    AUDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA1,    AUDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA0,    AUDATA0_MARK),
-
-       /* VIO */
-       PINMUX_GPIO(GPIO_FN_VIO_CKO,    VIO_CKO_MARK),
-
-       /* VIO0 */
-       PINMUX_GPIO(GPIO_FN_VIO0_D15,   VIO0_D15_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D14,   VIO0_D14_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D13,   VIO0_D13_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D12,   VIO0_D12_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D11,   VIO0_D11_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D10,   VIO0_D10_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D9,    VIO0_D9_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D8,    VIO0_D8_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D7,    VIO0_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D6,    VIO0_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D5,    VIO0_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D4,    VIO0_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D3,    VIO0_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D2,    VIO0_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D1,    VIO0_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_D0,    VIO0_D0_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_VD,    VIO0_VD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_CLK,   VIO0_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_FLD,   VIO0_FLD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO0_HD,    VIO0_HD_MARK),
-
-       /* VIO1 */
-       PINMUX_GPIO(GPIO_FN_VIO1_D7,    VIO1_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_D6,    VIO1_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_D5,    VIO1_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_D4,    VIO1_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_D3,    VIO1_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_D2,    VIO1_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_D1,    VIO1_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_D0,    VIO1_D0_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_FLD,   VIO1_FLD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_HD,    VIO1_HD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_VD,    VIO1_VD_MARK),
-       PINMUX_GPIO(GPIO_FN_VIO1_CLK,   VIO1_CLK_MARK),
-
-       /* Eth */
-       PINMUX_GPIO(GPIO_FN_RMII_RXD0,          RMII_RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII_RXD1,          RMII_RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII_TXD0,          RMII_TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII_TXD1,          RMII_TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII_REF_CLK,       RMII_REF_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII_TX_EN,         RMII_TX_EN_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII_RX_ER,         RMII_RX_ER_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII_CRS_DV,        RMII_CRS_DV_MARK),
-       PINMUX_GPIO(GPIO_FN_LNKSTA,             LNKSTA_MARK),
-       PINMUX_GPIO(GPIO_FN_MDIO,               MDIO_MARK),
-       PINMUX_GPIO(GPIO_FN_MDC,                MDC_MARK),
-
-       /* System */
-       PINMUX_GPIO(GPIO_FN_PDSTATUS,   PDSTATUS_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS2,    STATUS2_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS0,    STATUS0_MARK),
-
-       /* VOU */
-       PINMUX_GPIO(GPIO_FN_DV_D15,     DV_D15_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D14,     DV_D14_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D13,     DV_D13_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D12,     DV_D12_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D11,     DV_D11_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D10,     DV_D10_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D9,      DV_D9_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D8,      DV_D8_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D7,      DV_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D6,      DV_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D5,      DV_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D4,      DV_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D3,      DV_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D2,      DV_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D1,      DV_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_D0,      DV_D0_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_CLKI,    DV_CLKI_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_CLK,     DV_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_VSYNC,   DV_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_DV_HSYNC,   DV_HSYNC_MARK),
-
-       /* MSIOF0 */
-       PINMUX_GPIO(GPIO_FN_MSIOF0_RXD,         MSIOF0_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_TXD,         MSIOF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_MCK,         MSIOF0_MCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_TSCK,        MSIOF0_TSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_SS1,         MSIOF0_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_SS2,         MSIOF0_SS2_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_TSYNC,       MSIOF0_TSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_RSCK,        MSIOF0_RSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF0_RSYNC,       MSIOF0_RSYNC_MARK),
-
-       /* MSIOF1 */
-       PINMUX_GPIO(GPIO_FN_MSIOF1_RXD,         MSIOF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_TXD,         MSIOF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_MCK,         MSIOF1_MCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_TSCK,        MSIOF1_TSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_SS1,         MSIOF1_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_SS2,         MSIOF1_SS2_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_TSYNC,       MSIOF1_TSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_RSCK,        MSIOF1_RSCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MSIOF1_RSYNC,       MSIOF1_RSYNC_MARK),
-
-       /* DMAC */
-       PINMUX_GPIO(GPIO_FN_DMAC_DACK0, DMAC_DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_DMAC_DREQ0, DMAC_DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_DMAC_DACK1, DMAC_DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DMAC_DREQ1, DMAC_DREQ1_MARK),
-
-       /* SDHI0 */
-       PINMUX_GPIO(GPIO_FN_SDHI0CD,    SDHI0CD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0WP,    SDHI0WP_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0CMD,   SDHI0CMD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0CLK,   SDHI0CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D3,    SDHI0D3_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D2,    SDHI0D2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D1,    SDHI0D1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI0D0,    SDHI0D0_MARK),
-
-       /* SDHI1 */
-       PINMUX_GPIO(GPIO_FN_SDHI1CD,    SDHI1CD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1WP,    SDHI1WP_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1CMD,   SDHI1CMD_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1CLK,   SDHI1CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D3,    SDHI1D3_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D2,    SDHI1D2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D1,    SDHI1D1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDHI1D0,    SDHI1D0_MARK),
-
-       /* MMC */
-       PINMUX_GPIO(GPIO_FN_MMC_D7,     MMC_D7_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_D6,     MMC_D6_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_D5,     MMC_D5_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_D4,     MMC_D4_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_D3,     MMC_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_D2,     MMC_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_D1,     MMC_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_D0,     MMC_D0_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_CLK,    MMC_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_MMC_CMD,    MMC_CMD_MARK),
-
-       /* IrDA */
-       PINMUX_GPIO(GPIO_FN_IRDA_OUT,   IRDA_OUT_MARK),
-       PINMUX_GPIO(GPIO_FN_IRDA_IN,    IRDA_IN_MARK),
-
-       /* TSIF */
-       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SDAT,      TSIF_TS0_SDAT_MARK),
-       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SCK,       TSIF_TS0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SDEN,      TSIF_TS0_SDEN_MARK),
-       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SPSYNC,    TSIF_TS0_SPSYNC_MARK),
-
-       /* IRQ */
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ7,  INTC_IRQ7_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ6,  INTC_IRQ6_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ5,  INTC_IRQ5_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ4,  INTC_IRQ4_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ3,  INTC_IRQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ2,  INTC_IRQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ1,  INTC_IRQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC_IRQ0,  INTC_IRQ0_MARK),
- };
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
-               PTA7_FN, PTA7_OUT, PTA7_IN_PU, PTA7_IN,
-               PTA6_FN, PTA6_OUT, PTA6_IN_PU, PTA6_IN,
-               PTA5_FN, PTA5_OUT, PTA5_IN_PU, PTA5_IN,
-               PTA4_FN, PTA4_OUT, PTA4_IN_PU, PTA4_IN,
-               PTA3_FN, PTA3_OUT, PTA3_IN_PU, PTA3_IN,
-               PTA2_FN, PTA2_OUT, PTA2_IN_PU, PTA2_IN,
-               PTA1_FN, PTA1_OUT, PTA1_IN_PU, PTA1_IN,
-               PTA0_FN, PTA0_OUT, PTA0_IN_PU, PTA0_IN }
-       },
-       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
-               PTB7_FN, PTB7_OUT, PTB7_IN_PU, PTB7_IN,
-               PTB6_FN, PTB6_OUT, PTB6_IN_PU, PTB6_IN,
-               PTB5_FN, PTB5_OUT, PTB5_IN_PU, PTB5_IN,
-               PTB4_FN, PTB4_OUT, PTB4_IN_PU, PTB4_IN,
-               PTB3_FN, PTB3_OUT, PTB3_IN_PU, PTB3_IN,
-               PTB2_FN, PTB2_OUT, PTB2_IN_PU, PTB2_IN,
-               PTB1_FN, PTB1_OUT, PTB1_IN_PU, PTB1_IN,
-               PTB0_FN, PTB0_OUT, PTB0_IN_PU, PTB0_IN }
-       },
-       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
-               PTC7_FN, PTC7_OUT, PTC7_IN_PU, PTC7_IN,
-               PTC6_FN, PTC6_OUT, PTC6_IN_PU, PTC6_IN,
-               PTC5_FN, PTC5_OUT, PTC5_IN_PU, PTC5_IN,
-               PTC4_FN, PTC4_OUT, PTC4_IN_PU, PTC4_IN,
-               PTC3_FN, PTC3_OUT, PTC3_IN_PU, PTC3_IN,
-               PTC2_FN, PTC2_OUT, PTC2_IN_PU, PTC2_IN,
-               PTC1_FN, PTC1_OUT, PTC1_IN_PU, PTC1_IN,
-               PTC0_FN, PTC0_OUT, PTC0_IN_PU, PTC0_IN }
-       },
-       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
-               PTD7_FN, PTD7_OUT, PTD7_IN_PU, PTD7_IN,
-               PTD6_FN, PTD6_OUT, PTD6_IN_PU, PTD6_IN,
-               PTD5_FN, PTD5_OUT, PTD5_IN_PU, PTD5_IN,
-               PTD4_FN, PTD4_OUT, PTD4_IN_PU, PTD4_IN,
-               PTD3_FN, PTD3_OUT, PTD3_IN_PU, PTD3_IN,
-               PTD2_FN, PTD2_OUT, PTD2_IN_PU, PTD2_IN,
-               PTD1_FN, PTD1_OUT, PTD1_IN_PU, PTD1_IN,
-               PTD0_FN, PTD0_OUT, PTD0_IN_PU, PTD0_IN }
-       },
-       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
-               PTE7_FN, PTE7_OUT, PTE7_IN_PU, PTE7_IN,
-               PTE6_FN, PTE6_OUT, PTE6_IN_PU, PTE6_IN,
-               PTE5_FN, PTE5_OUT, PTE5_IN_PU, PTE5_IN,
-               PTE4_FN, PTE4_OUT, PTE4_IN_PU, PTE4_IN,
-               PTE3_FN, PTE3_OUT, PTE3_IN_PU, PTE3_IN,
-               PTE2_FN, PTE2_OUT, PTE2_IN_PU, PTE2_IN,
-               PTE1_FN, PTE1_OUT, PTE1_IN_PU, PTE1_IN,
-               PTE0_FN, PTE0_OUT, PTE0_IN_PU, PTE0_IN }
-       },
-       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
-               PTF7_FN, PTF7_OUT, PTF7_IN_PU, PTF7_IN,
-               PTF6_FN, PTF6_OUT, PTF6_IN_PU, PTF6_IN,
-               PTF5_FN, PTF5_OUT, PTF5_IN_PU, PTF5_IN,
-               PTF4_FN, PTF4_OUT, PTF4_IN_PU, PTF4_IN,
-               PTF3_FN, PTF3_OUT, PTF3_IN_PU, PTF3_IN,
-               PTF2_FN, PTF2_OUT, PTF2_IN_PU, PTF2_IN,
-               PTF1_FN, PTF1_OUT, PTF1_IN_PU, PTF1_IN,
-               PTF0_FN, PTF0_OUT, PTF0_IN_PU, PTF0_IN }
-       },
-       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PTG5_FN, PTG5_OUT, 0, 0,
-               PTG4_FN, PTG4_OUT, 0, 0,
-               PTG3_FN, PTG3_OUT, 0, 0,
-               PTG2_FN, PTG2_OUT, 0, 0,
-               PTG1_FN, PTG1_OUT, 0, 0,
-               PTG0_FN, PTG0_OUT, 0, 0 }
-       },
-       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
-               PTH7_FN, PTH7_OUT, PTH7_IN_PU, PTH7_IN,
-               PTH6_FN, PTH6_OUT, PTH6_IN_PU, PTH6_IN,
-               PTH5_FN, PTH5_OUT, PTH5_IN_PU, PTH5_IN,
-               PTH4_FN, PTH4_OUT, PTH4_IN_PU, PTH4_IN,
-               PTH3_FN, PTH3_OUT, PTH3_IN_PU, PTH3_IN,
-               PTH2_FN, PTH2_OUT, PTH2_IN_PU, PTH2_IN,
-               PTH1_FN, PTH1_OUT, PTH1_IN_PU, PTH1_IN,
-               PTH0_FN, PTH0_OUT, PTH0_IN_PU, PTH0_IN }
-       },
-       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
-               PTJ7_FN, PTJ7_OUT, 0, 0,
-               PTJ6_FN, PTJ6_OUT, 0, 0,
-               PTJ5_FN, PTJ5_OUT, 0, 0,
-               0, 0, 0, 0,
-               PTJ3_FN, PTJ3_OUT, PTJ3_IN_PU, PTJ3_IN,
-               PTJ2_FN, PTJ2_OUT, PTJ2_IN_PU, PTJ2_IN,
-               PTJ1_FN, PTJ1_OUT, PTJ1_IN_PU, PTJ1_IN,
-               PTJ0_FN, PTJ0_OUT, PTJ0_IN_PU, PTJ0_IN }
-       },
-       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
-               PTK7_FN, PTK7_OUT, PTK7_IN_PU, PTK7_IN,
-               PTK6_FN, PTK6_OUT, PTK6_IN_PU, PTK6_IN,
-               PTK5_FN, PTK5_OUT, PTK5_IN_PU, PTK5_IN,
-               PTK4_FN, PTK4_OUT, PTK4_IN_PU, PTK4_IN,
-               PTK3_FN, PTK3_OUT, PTK3_IN_PU, PTK3_IN,
-               PTK2_FN, PTK2_OUT, PTK2_IN_PU, PTK2_IN,
-               PTK1_FN, PTK1_OUT, PTK1_IN_PU, PTK1_IN,
-               PTK0_FN, PTK0_OUT, PTK0_IN_PU, PTK0_IN }
-       },
-       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
-               PTL7_FN, PTL7_OUT, PTL7_IN_PU, PTL7_IN,
-               PTL6_FN, PTL6_OUT, PTL6_IN_PU, PTL6_IN,
-               PTL5_FN, PTL5_OUT, PTL5_IN_PU, PTL5_IN,
-               PTL4_FN, PTL4_OUT, PTL4_IN_PU, PTL4_IN,
-               PTL3_FN, PTL3_OUT, PTL3_IN_PU, PTL3_IN,
-               PTL2_FN, PTL2_OUT, PTL2_IN_PU, PTL2_IN,
-               PTL1_FN, PTL1_OUT, PTL1_IN_PU, PTL1_IN,
-               PTL0_FN, PTL0_OUT, PTL0_IN_PU, PTL0_IN }
-       },
-       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
-               PTM7_FN, PTM7_OUT, PTM7_IN_PU, PTM7_IN,
-               PTM6_FN, PTM6_OUT, PTM6_IN_PU, PTM6_IN,
-               PTM5_FN, PTM5_OUT, PTM5_IN_PU, PTM5_IN,
-               PTM4_FN, PTM4_OUT, PTM4_IN_PU, PTM4_IN,
-               PTM3_FN, PTM3_OUT, PTM3_IN_PU, PTM3_IN,
-               PTM2_FN, PTM2_OUT, PTM2_IN_PU, PTM2_IN,
-               PTM1_FN, PTM1_OUT, PTM1_IN_PU, PTM1_IN,
-               PTM0_FN, PTM0_OUT, PTM0_IN_PU, PTM0_IN }
-       },
-       { PINMUX_CFG_REG("PNCR", 0xa4050118, 16, 2) {
-               PTN7_FN, PTN7_OUT, PTN7_IN_PU, PTN7_IN,
-               PTN6_FN, PTN6_OUT, PTN6_IN_PU, PTN6_IN,
-               PTN5_FN, PTN5_OUT, PTN5_IN_PU, PTN5_IN,
-               PTN4_FN, PTN4_OUT, PTN4_IN_PU, PTN4_IN,
-               PTN3_FN, PTN3_OUT, PTN3_IN_PU, PTN3_IN,
-               PTN2_FN, PTN2_OUT, PTN2_IN_PU, PTN2_IN,
-               PTN1_FN, PTN1_OUT, PTN1_IN_PU, PTN1_IN,
-               PTN0_FN, PTN0_OUT, PTN0_IN_PU, PTN0_IN }
-       },
-       { PINMUX_CFG_REG("PQCR", 0xa405011a, 16, 2) {
-               PTQ7_FN, PTQ7_OUT, PTQ7_IN_PU, PTQ7_IN,
-               PTQ6_FN, PTQ6_OUT, PTQ6_IN_PU, PTQ6_IN,
-               PTQ5_FN, PTQ5_OUT, PTQ5_IN_PU, PTQ5_IN,
-               PTQ4_FN, PTQ4_OUT, PTQ4_IN_PU, PTQ4_IN,
-               PTQ3_FN, PTQ3_OUT, PTQ3_IN_PU, PTQ3_IN,
-               PTQ2_FN, PTQ2_OUT, PTQ2_IN_PU, PTQ2_IN,
-               PTQ1_FN, PTQ1_OUT, PTQ1_IN_PU, PTQ1_IN,
-               PTQ0_FN, PTQ0_OUT, PTQ0_IN_PU, PTQ0_IN }
-       },
-       { PINMUX_CFG_REG("PRCR", 0xa405011c, 16, 2) {
-               PTR7_FN, PTR7_OUT, PTR7_IN_PU, PTR7_IN,
-               PTR6_FN, PTR6_OUT, PTR6_IN_PU, PTR6_IN,
-               PTR5_FN, PTR5_OUT, PTR5_IN_PU, PTR5_IN,
-               PTR4_FN, PTR4_OUT, PTR4_IN_PU, PTR4_IN,
-               PTR3_FN, 0,        PTR3_IN_PU, PTR3_IN,
-               PTR2_FN, 0,        PTR2_IN_PU, PTR2_IN,
-               PTR1_FN, PTR1_OUT, PTR1_IN_PU, PTR1_IN,
-               PTR0_FN, PTR0_OUT, PTR0_IN_PU, PTR0_IN }
-       },
-       { PINMUX_CFG_REG("PSCR", 0xa405011e, 16, 2) {
-               0, 0, 0, 0,
-               PTS6_FN, PTS6_OUT, PTS6_IN_PU, PTS6_IN,
-               PTS5_FN, PTS5_OUT, PTS5_IN_PU, PTS5_IN,
-               PTS4_FN, PTS4_OUT, PTS4_IN_PU, PTS4_IN,
-               PTS3_FN, PTS3_OUT, PTS3_IN_PU, PTS3_IN,
-               PTS2_FN, PTS2_OUT, PTS2_IN_PU, PTS2_IN,
-               PTS1_FN, PTS1_OUT, PTS1_IN_PU, PTS1_IN,
-               PTS0_FN, PTS0_OUT, PTS0_IN_PU, PTS0_IN }
-       },
-       { PINMUX_CFG_REG("PTCR", 0xa4050140, 16, 2) {
-               PTT7_FN, PTT7_OUT, PTT7_IN_PU, PTT7_IN,
-               PTT6_FN, PTT6_OUT, PTT6_IN_PU, PTT6_IN,
-               PTT5_FN, PTT5_OUT, PTT5_IN_PU, PTT5_IN,
-               PTT4_FN, PTT4_OUT, PTT4_IN_PU, PTT4_IN,
-               PTT3_FN, PTT3_OUT, PTT3_IN_PU, PTT3_IN,
-               PTT2_FN, PTT2_OUT, PTT2_IN_PU, PTT2_IN,
-               PTT1_FN, PTT1_OUT, PTT1_IN_PU, PTT1_IN,
-               PTT0_FN, PTT0_OUT, PTT0_IN_PU, PTT0_IN }
-       },
-       { PINMUX_CFG_REG("PUCR", 0xa4050142, 16, 2) {
-               PTU7_FN, PTU7_OUT, PTU7_IN_PU, PTU7_IN,
-               PTU6_FN, PTU6_OUT, PTU6_IN_PU, PTU6_IN,
-               PTU5_FN, PTU5_OUT, PTU5_IN_PU, PTU5_IN,
-               PTU4_FN, PTU4_OUT, PTU4_IN_PU, PTU4_IN,
-               PTU3_FN, PTU3_OUT, PTU3_IN_PU, PTU3_IN,
-               PTU2_FN, PTU2_OUT, PTU2_IN_PU, PTU2_IN,
-               PTU1_FN, PTU1_OUT, PTU1_IN_PU, PTU1_IN,
-               PTU0_FN, PTU0_OUT, PTU0_IN_PU, PTU0_IN }
-       },
-       { PINMUX_CFG_REG("PVCR", 0xa4050144, 16, 2) {
-               PTV7_FN, PTV7_OUT, PTV7_IN_PU, PTV7_IN,
-               PTV6_FN, PTV6_OUT, PTV6_IN_PU, PTV6_IN,
-               PTV5_FN, PTV5_OUT, PTV5_IN_PU, PTV5_IN,
-               PTV4_FN, PTV4_OUT, PTV4_IN_PU, PTV4_IN,
-               PTV3_FN, PTV3_OUT, PTV3_IN_PU, PTV3_IN,
-               PTV2_FN, PTV2_OUT, PTV2_IN_PU, PTV2_IN,
-               PTV1_FN, PTV1_OUT, PTV1_IN_PU, PTV1_IN,
-               PTV0_FN, PTV0_OUT, PTV0_IN_PU, PTV0_IN }
-       },
-       { PINMUX_CFG_REG("PWCR", 0xa4050146, 16, 2) {
-               PTW7_FN, PTW7_OUT, PTW7_IN_PU, PTW7_IN,
-               PTW6_FN, PTW6_OUT, PTW6_IN_PU, PTW6_IN,
-               PTW5_FN, PTW5_OUT, PTW5_IN_PU, PTW5_IN,
-               PTW4_FN, PTW4_OUT, PTW4_IN_PU, PTW4_IN,
-               PTW3_FN, PTW3_OUT, PTW3_IN_PU, PTW3_IN,
-               PTW2_FN, PTW2_OUT, PTW2_IN_PU, PTW2_IN,
-               PTW1_FN, PTW1_OUT, PTW1_IN_PU, PTW1_IN,
-               PTW0_FN, PTW0_OUT, PTW0_IN_PU, PTW0_IN }
-       },
-       { PINMUX_CFG_REG("PXCR", 0xa4050148, 16, 2) {
-               PTX7_FN, PTX7_OUT, PTX7_IN_PU, PTX7_IN,
-               PTX6_FN, PTX6_OUT, PTX6_IN_PU, PTX6_IN,
-               PTX5_FN, PTX5_OUT, PTX5_IN_PU, PTX5_IN,
-               PTX4_FN, PTX4_OUT, PTX4_IN_PU, PTX4_IN,
-               PTX3_FN, PTX3_OUT, PTX3_IN_PU, PTX3_IN,
-               PTX2_FN, PTX2_OUT, PTX2_IN_PU, PTX2_IN,
-               PTX1_FN, PTX1_OUT, PTX1_IN_PU, PTX1_IN,
-               PTX0_FN, PTX0_OUT, PTX0_IN_PU, PTX0_IN }
-       },
-       { PINMUX_CFG_REG("PYCR", 0xa405014a, 16, 2) {
-               PTY7_FN, PTY7_OUT, PTY7_IN_PU, PTY7_IN,
-               PTY6_FN, PTY6_OUT, PTY6_IN_PU, PTY6_IN,
-               PTY5_FN, PTY5_OUT, PTY5_IN_PU, PTY5_IN,
-               PTY4_FN, PTY4_OUT, PTY4_IN_PU, PTY4_IN,
-               PTY3_FN, PTY3_OUT, PTY3_IN_PU, PTY3_IN,
-               PTY2_FN, PTY2_OUT, PTY2_IN_PU, PTY2_IN,
-               PTY1_FN, PTY1_OUT, PTY1_IN_PU, PTY1_IN,
-               PTY0_FN, PTY0_OUT, PTY0_IN_PU, PTY0_IN }
-       },
-       { PINMUX_CFG_REG("PZCR", 0xa405014c, 16, 2) {
-               PTZ7_FN, PTZ7_OUT, PTZ7_IN_PU, PTZ7_IN,
-               PTZ6_FN, PTZ6_OUT, PTZ6_IN_PU, PTZ6_IN,
-               PTZ5_FN, PTZ5_OUT, PTZ5_IN_PU, PTZ5_IN,
-               PTZ4_FN, PTZ4_OUT, PTZ4_IN_PU, PTZ4_IN,
-               PTZ3_FN, PTZ3_OUT, PTZ3_IN_PU, PTZ3_IN,
-               PTZ2_FN, PTZ2_OUT, PTZ2_IN_PU, PTZ2_IN,
-               PTZ1_FN, PTZ1_OUT, PTZ1_IN_PU, PTZ1_IN,
-               PTZ0_FN, PTZ0_OUT, PTZ0_IN_PU, PTZ0_IN }
-       },
-       { PINMUX_CFG_REG("PSELA", 0xa405014e, 16, 1) {
-               PSA15_0, PSA15_1,
-               PSA14_0, PSA14_1,
-               PSA13_0, PSA13_1,
-               PSA12_0, PSA12_1,
-               0, 0,
-               PSA10_0, PSA10_1,
-               PSA9_0,  PSA9_1,
-               PSA8_0,  PSA8_1,
-               PSA7_0,  PSA7_1,
-               PSA6_0,  PSA6_1,
-               PSA5_0,  PSA5_1,
-               0, 0,
-               PSA3_0,  PSA3_1,
-               PSA2_0,  PSA2_1,
-               PSA1_0,  PSA1_1,
-               PSA0_0,  PSA0_1}
-       },
-       { PINMUX_CFG_REG("PSELB", 0xa4050150, 16, 1) {
-               0, 0,
-               PSB14_0, PSB14_1,
-               PSB13_0, PSB13_1,
-               PSB12_0, PSB12_1,
-               PSB11_0, PSB11_1,
-               PSB10_0, PSB10_1,
-               PSB9_0,  PSB9_1,
-               PSB8_0,  PSB8_1,
-               PSB7_0,  PSB7_1,
-               PSB6_0,  PSB6_1,
-               PSB5_0,  PSB5_1,
-               PSB4_0,  PSB4_1,
-               PSB3_0,  PSB3_1,
-               PSB2_0,  PSB2_1,
-               PSB1_0,  PSB1_1,
-               PSB0_0,  PSB0_1}
-       },
-       { PINMUX_CFG_REG("PSELC", 0xa4050152, 16, 1) {
-               PSC15_0, PSC15_1,
-               PSC14_0, PSC14_1,
-               PSC13_0, PSC13_1,
-               PSC12_0, PSC12_1,
-               PSC11_0, PSC11_1,
-               PSC10_0, PSC10_1,
-               PSC9_0,  PSC9_1,
-               PSC8_0,  PSC8_1,
-               PSC7_0,  PSC7_1,
-               PSC6_0,  PSC6_1,
-               PSC5_0,  PSC5_1,
-               PSC4_0,  PSC4_1,
-               0, 0,
-               PSC2_0,  PSC2_1,
-               PSC1_0,  PSC1_1,
-               PSC0_0,  PSC0_1}
-       },
-       { PINMUX_CFG_REG("PSELD", 0xa4050154, 16, 1) {
-               PSD15_0, PSD15_1,
-               PSD14_0, PSD14_1,
-               PSD13_0, PSD13_1,
-               PSD12_0, PSD12_1,
-               PSD11_0, PSD11_1,
-               PSD10_0, PSD10_1,
-               PSD9_0,  PSD9_1,
-               PSD8_0,  PSD8_1,
-               PSD7_0,  PSD7_1,
-               PSD6_0,  PSD6_1,
-               PSD5_0,  PSD5_1,
-               PSD4_0,  PSD4_1,
-               PSD3_0,  PSD3_1,
-               PSD2_0,  PSD2_1,
-               PSD1_0,  PSD1_1,
-               PSD0_0,  PSD0_1}
-       },
-       { PINMUX_CFG_REG("PSELE", 0xa4050156, 16, 1) {
-               PSE15_0, PSE15_1,
-               PSE14_0, PSE14_1,
-               PSE13_0, PSE13_1,
-               PSE12_0, PSE12_1,
-               PSE11_0, PSE11_1,
-               PSE10_0, PSE10_1,
-               PSE9_0,  PSE9_1,
-               PSE8_0,  PSE8_1,
-               PSE7_0,  PSE7_1,
-               PSE6_0,  PSE6_1,
-               PSE5_0,  PSE5_1,
-               PSE4_0,  PSE4_1,
-               PSE3_0,  PSE3_1,
-               PSE2_0,  PSE2_1,
-               PSE1_0,  PSE1_1,
-               PSE0_0,  PSE0_1}
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR", 0xa4050120, 8) {
-               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR", 0xa4050122, 8) {
-               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDR", 0xa4050124, 8) {
-               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
-               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDR", 0xa4050128, 8) {
-               PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
-               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
-       },
-       { PINMUX_DATA_REG("PFDR", 0xa405012a, 8) {
-               PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR", 0xa405012c, 8) {
-               0,         0,         PTG5_DATA, PTG4_DATA,
-               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
-       },
-       { PINMUX_DATA_REG("PHDR", 0xa405012e, 8) {
-               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR", 0xa4050130, 8) {
-               PTJ7_DATA, PTJ6_DATA, PTJ5_DATA, 0,
-               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
-       },
-       { PINMUX_DATA_REG("PKDR", 0xa4050132, 8) {
-               PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
-               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
-       },
-       { PINMUX_DATA_REG("PLDR", 0xa4050134, 8) {
-               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
-       },
-       { PINMUX_DATA_REG("PMDR", 0xa4050136, 8) {
-               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
-       },
-       { PINMUX_DATA_REG("PNDR", 0xa4050138, 8) {
-               PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
-               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
-       },
-       { PINMUX_DATA_REG("PQDR", 0xa405013a, 8) {
-               PTQ7_DATA, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
-               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
-       },
-       { PINMUX_DATA_REG("PRDR", 0xa405013c, 8) {
-               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
-       },
-       { PINMUX_DATA_REG("PSDR", 0xa405013e, 8) {
-               0,         PTS6_DATA, PTS5_DATA, PTS4_DATA,
-               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
-       },
-       { PINMUX_DATA_REG("PTDR", 0xa4050160, 8) {
-               PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
-               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
-       },
-       { PINMUX_DATA_REG("PUDR", 0xa4050162, 8) {
-               PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
-               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
-       },
-       { PINMUX_DATA_REG("PVDR", 0xa4050164, 8) {
-               PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
-               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
-       },
-       { PINMUX_DATA_REG("PWDR", 0xa4050166, 8) {
-               PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
-               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
-       },
-       { PINMUX_DATA_REG("PXDR", 0xa4050168, 8) {
-               PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
-               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
-       },
-       { PINMUX_DATA_REG("PYDR", 0xa405016a, 8) {
-               PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
-               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
-       },
-       { PINMUX_DATA_REG("PZDR", 0xa405016c, 8) {
-               PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
-               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
-       },
-       { },
-};
-
-static struct pinmux_info sh7724_pinmux_info = {
-       .name = "sh7724_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PTA7,
-       .last_gpio = GPIO_FN_INTC_IRQ0,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7724_pinmux_info);
+       return sh_pfc_register("pfc-sh7724", NULL, 0);
 }
 arch_initcall(plat_pinmux_setup);
index eed3b9d19d386de1a01d92510fd07a46515e4981..ea2db632a764fb4b6a1a39a72d7b2560b3a75bbc 100644 (file)
  * License.  See the file "COPYING" in the main directory of this archive
  * for more details.
  */
+#include <linux/bug.h>
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
 #include <linux/ioport.h>
-#include <cpu/sh7734.h>
-
-#define CPU_32_PORT(fn, pfx, sfx)                              \
-       PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),        \
-       PORT_10(fn, pfx##2, sfx), PORT_1(fn, pfx##30, sfx),     \
-       PORT_1(fn, pfx##31, sfx)
-
-#define CPU_32_PORT5(fn, pfx, sfx)                             \
-       PORT_1(fn, pfx##0, sfx), PORT_1(fn, pfx##1, sfx),       \
-       PORT_1(fn, pfx##2, sfx), PORT_1(fn, pfx##3, sfx),       \
-       PORT_1(fn, pfx##4, sfx), PORT_1(fn, pfx##5, sfx),       \
-       PORT_1(fn, pfx##6, sfx), PORT_1(fn, pfx##7, sfx),       \
-       PORT_1(fn, pfx##8, sfx), PORT_1(fn, pfx##9, sfx),       \
-       PORT_1(fn, pfx##10, sfx), PORT_1(fn, pfx##11, sfx)
-
-/* GPSR0 - GPSR5 */
-#define CPU_ALL_PORT(fn, pfx, sfx)                             \
-       CPU_32_PORT(fn, pfx##_0_, sfx),                 \
-       CPU_32_PORT(fn, pfx##_1_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_2_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_3_, sfx),                         \
-       CPU_32_PORT(fn, pfx##_4_, sfx),                         \
-       CPU_32_PORT5(fn, pfx##_5_, sfx)
-
-#define _GP_GPIO(pfx, sfx) PINMUX_GPIO(GPIO_GP##pfx, GP##pfx##_DATA)
-#define _GP_DATA(pfx, sfx) PINMUX_DATA(GP##pfx##_DATA, GP##pfx##_FN,   \
-                                      GP##pfx##_IN, GP##pfx##_OUT)
-
-#define _GP_INOUTSEL(pfx, sfx) GP##pfx##_IN, GP##pfx##_OUT
-#define _GP_INDT(pfx, sfx) GP##pfx##_DATA
-
-#define GP_ALL(str)    CPU_ALL_PORT(_PORT_ALL, GP, str)
-#define PINMUX_GPIO_GP_ALL()   CPU_ALL_PORT(_GP_GPIO, , unused)
-#define PINMUX_DATA_GP_ALL()   CPU_ALL_PORT(_GP_DATA, , unused)
-
-#define PORT_10_REV(fn, pfx, sfx)      \
-       PORT_1(fn, pfx##9, sfx), PORT_1(fn, pfx##8, sfx),       \
-       PORT_1(fn, pfx##7, sfx), PORT_1(fn, pfx##6, sfx),       \
-       PORT_1(fn, pfx##5, sfx), PORT_1(fn, pfx##4, sfx),       \
-       PORT_1(fn, pfx##3, sfx), PORT_1(fn, pfx##2, sfx),       \
-       PORT_1(fn, pfx##1, sfx), PORT_1(fn, pfx##0, sfx)
-
-#define CPU_32_PORT_REV(fn, pfx, sfx)  \
-       PORT_1(fn, pfx##31, sfx), PORT_1(fn, pfx##30, sfx),     \
-       PORT_10_REV(fn, pfx##2, sfx), PORT_10_REV(fn, pfx##1, sfx),     \
-       PORT_10_REV(fn, pfx, sfx)
-
-#define GP_INOUTSEL(bank) CPU_32_PORT_REV(_GP_INOUTSEL, _##bank##_, unused)
-#define GP_INDT(bank) CPU_32_PORT_REV(_GP_INDT, _##bank##_, unused)
-
-#define PINMUX_IPSR_DATA(ipsr, fn) PINMUX_DATA(fn##_MARK, FN_##ipsr, FN_##fn)
-#define PINMUX_IPSR_MODSEL_DATA(ipsr, fn, ms) PINMUX_DATA(fn##_MARK, FN_##ms, \
-                                                         FN_##ipsr, FN_##fn)
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       GP_ALL(DATA), /* GP_0_0_DATA -> GP_5_11_DATA */
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       GP_ALL(IN), /* GP_0_0_IN -> GP_5_11_IN */
-       PINMUX_INPUT_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       GP_ALL(OUT), /* GP_0_0_OUT -> GP_5_11_OUT */
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       GP_ALL(FN), /* GP_0_0_FN -> GP_5_11_FN */
-
-       /* GPSR0 */
-       FN_IP1_9_8, FN_IP1_11_10, FN_IP1_13_12, FN_IP1_15_14,
-       FN_IP0_7_6, FN_IP0_9_8, FN_IP0_11_10, FN_IP0_13_12,
-       FN_IP0_15_14, FN_IP0_17_16, FN_IP0_19_18, FN_IP0_21_20,
-       FN_IP0_23_22, FN_IP0_25_24, FN_IP0_27_26, FN_IP0_29_28,
-       FN_IP0_31_30, FN_IP1_1_0, FN_IP1_3_2, FN_IP1_5_4,
-       FN_IP1_7_6, FN_IP11_28, FN_IP0_1_0, FN_IP0_3_2,
-       FN_IP0_5_4, FN_IP1_17_16, FN_IP1_19_18, FN_IP1_22_20,
-       FN_IP1_25_23, FN_IP1_28_26, FN_IP1_31_29, FN_IP2_2_0,
-
-       /* GPSR1 */
-       FN_IP3_20, FN_IP3_29_27, FN_IP11_20_19, FN_IP11_22_21,
-       FN_IP2_16_14, FN_IP2_19_17, FN_IP2_22_20, FN_IP2_24_23,
-       FN_IP2_27_25, FN_IP2_30_28, FN_IP3_1_0, FN_CLKOUT,
-       FN_BS, FN_CS0, FN_IP3_2, FN_EX_CS0,
-       FN_IP3_5_3, FN_IP3_8_6, FN_IP3_11_9, FN_IP3_14_12,
-       FN_IP3_17_15, FN_RD, FN_IP3_19_18, FN_WE0,
-       FN_WE1, FN_IP2_4_3, FN_IP3_23_21, FN_IP3_26_24,
-       FN_IP2_7_5, FN_IP2_10_8, FN_IP2_13_11, FN_IP11_25_23,
-
-       /* GPSR2 */
-       FN_IP11_6_4, FN_IP11_9_7, FN_IP11_11_10, FN_IP4_2_0,
-       FN_IP8_29_28, FN_IP11_27_26, FN_IP8_22_20, FN_IP8_25_23,
-       FN_IP11_12, FN_IP8_27_26, FN_IP4_5_3, FN_IP4_8_6,
-       FN_IP4_11_9, FN_IP4_14_12, FN_IP4_17_15, FN_IP4_19_18,
-       FN_IP4_21_20, FN_IP4_23_22, FN_IP4_25_24, FN_IP4_27_26,
-       FN_IP4_29_28, FN_IP4_31_30, FN_IP5_2_0, FN_IP5_5_3,
-       FN_IP5_8_6, FN_IP5_11_9, FN_IP5_14_12, FN_IP5_17_15,
-       FN_IP5_20_18, FN_IP5_22_21, FN_IP5_24_23, FN_IP5_26_25,
-
-       /* GPSR3 */
-       FN_IP6_2_0, FN_IP6_5_3, FN_IP6_7_6, FN_IP6_9_8,
-       FN_IP6_11_10, FN_IP6_13_12, FN_IP6_15_14, FN_IP6_17_16,
-       FN_IP6_20_18, FN_IP6_23_21, FN_IP7_2_0, FN_IP7_5_3,
-       FN_IP7_8_6, FN_IP7_11_9, FN_IP7_14_12, FN_IP7_17_15,
-       FN_IP7_20_18, FN_IP7_23_21, FN_IP7_26_24, FN_IP7_28_27,
-       FN_IP7_30_29, FN_IP8_1_0, FN_IP8_3_2, FN_IP8_5_4,
-       FN_IP8_7_6, FN_IP8_9_8, FN_IP8_11_10, FN_IP8_13_12,
-       FN_IP8_15_14, FN_IP8_17_16, FN_IP8_19_18, FN_IP9_1_0,
-
-       /* GPSR4 */
-       FN_IP9_19_18, FN_IP9_21_20, FN_IP9_23_22, FN_IP9_25_24,
-       FN_IP9_11_10, FN_IP9_13_12, FN_IP9_15_14, FN_IP9_17_16,
-       FN_IP9_3_2, FN_IP9_5_4, FN_IP9_7_6, FN_IP9_9_8,
-       FN_IP9_27_26, FN_IP9_29_28, FN_IP10_2_0, FN_IP10_5_3,
-       FN_IP10_8_6, FN_IP10_11_9, FN_IP10_14_12, FN_IP10_15,
-       FN_IP10_18_16, FN_IP10_21_19, FN_IP11_0, FN_IP11_1,
-       FN_SCL0, FN_IP11_2, FN_PENC0, FN_IP11_15_13, /* Need check*/
-       FN_USB_OVC0, FN_IP11_18_16,
-       FN_IP10_22, FN_IP10_24_23,
-
-       /* GPSR5 */
-       FN_IP10_25, FN_IP11_3, FN_IRQ2_B, FN_IRQ3_B,
-       FN_IP10_27_26, /* 10 */
-       FN_IP10_29_28, /* 11 */
-
-       /* IPSR0 */
-       FN_A15, FN_ST0_VCO_CLKIN, FN_LCD_DATA15_A, FN_TIOC3D_C,
-       FN_A14, FN_LCD_DATA14_A, FN_TIOC3C_C,
-       FN_A13, FN_LCD_DATA13_A, FN_TIOC3B_C,
-       FN_A12, FN_LCD_DATA12_A, FN_TIOC3A_C,
-       FN_A11, FN_ST0_D7, FN_LCD_DATA11_A, FN_TIOC2B_C,
-       FN_A10, FN_ST0_D6, FN_LCD_DATA10_A, FN_TIOC2A_C,
-       FN_A9, FN_ST0_D5, FN_LCD_DATA9_A, FN_TIOC1B_C,
-       FN_A8, FN_ST0_D4, FN_LCD_DATA8_A, FN_TIOC1A_C,
-       FN_A7, FN_ST0_D3, FN_LCD_DATA7_A, FN_TIOC0D_C,
-       FN_A6, FN_ST0_D2, FN_LCD_DATA6_A, FN_TIOC0C_C,
-       FN_A5, FN_ST0_D1, FN_LCD_DATA5_A, FN_TIOC0B_C,
-       FN_A4, FN_ST0_D0, FN_LCD_DATA4_A, FN_TIOC0A_C,
-       FN_A3, FN_ST0_VLD, FN_LCD_DATA3_A, FN_TCLKD_C,
-       FN_A2, FN_ST0_SYC, FN_LCD_DATA2_A, FN_TCLKC_C,
-       FN_A1, FN_ST0_REQ, FN_LCD_DATA1_A, FN_TCLKB_C,
-       FN_A0, FN_ST0_CLKIN, FN_LCD_DATA0_A, FN_TCLKA_C,
-
-       /* IPSR1 */
-       FN_D3, FN_SD0_DAT3_A, FN_MMC_D3_A, FN_ST1_D6, FN_FD3_A,
-       FN_D2, FN_SD0_DAT2_A, FN_MMC_D2_A, FN_ST1_D5, FN_FD2_A,
-       FN_D1, FN_SD0_DAT1_A, FN_MMC_D1_A, FN_ST1_D4, FN_FD1_A,
-       FN_D0, FN_SD0_DAT0_A, FN_MMC_D0_A, FN_ST1_D3, FN_FD0_A,
-       FN_A25, FN_TX2_D, FN_ST1_D2,
-       FN_A24, FN_RX2_D, FN_ST1_D1,
-       FN_A23, FN_ST1_D0, FN_LCD_M_DISP_A,
-       FN_A22, FN_ST1_VLD, FN_LCD_VEPWC_A,
-       FN_A21, FN_ST1_SYC, FN_LCD_VCPWC_A,
-       FN_A20, FN_ST1_REQ, FN_LCD_FLM_A,
-       FN_A19, FN_ST1_CLKIN, FN_LCD_CLK_A,     FN_TIOC4D_C,
-       FN_A18, FN_ST1_PWM, FN_LCD_CL2_A, FN_TIOC4C_C,
-       FN_A17, FN_ST1_VCO_CLKIN, FN_LCD_CL1_A, FN_TIOC4B_C,
-       FN_A16, FN_ST0_PWM, FN_LCD_DON_A, FN_TIOC4A_C,
-
-       /* IPSR2 */
-       FN_D14, FN_TX2_B, FN_FSE_A, FN_ET0_TX_CLK_B,
-       FN_D13, FN_RX2_B, FN_FRB_A,     FN_ET0_ETXD6_B,
-       FN_D12, FN_FWE_A, FN_ET0_ETXD5_B,
-       FN_D11, FN_RSPI_MISO_A, FN_QMI_QIO1_A, FN_FRE_A,
-               FN_ET0_ETXD3_B,
-       FN_D10, FN_RSPI_MOSI_A, FN_QMO_QIO0_A, FN_FALE_A,
-               FN_ET0_ETXD2_B,
-       FN_D9, FN_SD0_CMD_A, FN_MMC_CMD_A, FN_QIO3_A, FN_FCLE_A,
-               FN_ET0_ETXD1_B,
-       FN_D8, FN_SD0_CLK_A, FN_MMC_CLK_A, FN_QIO2_A, FN_FCE_A,
-               FN_ET0_GTX_CLK_B,
-       FN_D7, FN_RSPI_SSL_A, FN_MMC_D7_A, FN_QSSL_A, FN_FD7_A,
-       FN_D6, FN_RSPI_RSPCK_A, FN_MMC_D6_A, FN_QSPCLK_A, FN_FD6_A,
-       FN_D5, FN_SD0_WP_A, FN_MMC_D5_A, FN_FD5_A,
-       FN_D4, FN_SD0_CD_A, FN_MMC_D4_A, FN_ST1_D7, FN_FD4_A,
-
-       /* IPSR3 */
-       FN_DRACK0, FN_SD1_DAT2_A, FN_ATAG, FN_TCLK1_A, FN_ET0_ETXD7,
-       FN_EX_WAIT2, FN_SD1_DAT1_A, FN_DACK2, FN_CAN1_RX_C,
-               FN_ET0_MAGIC_C, FN_ET0_ETXD6_A,
-       FN_EX_WAIT1, FN_SD1_DAT0_A, FN_DREQ2, FN_CAN1_TX_C,
-               FN_ET0_LINK_C, FN_ET0_ETXD5_A,
-       FN_EX_WAIT0, FN_TCLK1_B,
-       FN_RD_WR, FN_TCLK0, FN_CAN_CLK_B, FN_ET0_ETXD4,
-       FN_EX_CS5, FN_SD1_CMD_A, FN_ATADIR, FN_QSSL_B, FN_ET0_ETXD3_A,
-       FN_EX_CS4, FN_SD1_WP_A, FN_ATAWR, FN_QMI_QIO1_B, FN_ET0_ETXD2_A,
-       FN_EX_CS3, FN_SD1_CD_A, FN_ATARD, FN_QMO_QIO0_B, FN_ET0_ETXD1_A,
-       FN_EX_CS2, FN_TX3_B, FN_ATACS1, FN_QSPCLK_B, FN_ET0_GTX_CLK_A,
-       FN_EX_CS1, FN_RX3_B, FN_ATACS0, FN_QIO2_B, FN_ET0_ETXD0,
-       FN_CS1_A26, FN_QIO3_B,
-       FN_D15, FN_SCK2_B,
-
-       /* IPSR4 */
-       FN_SCK2_A, FN_VI0_G3,
-       FN_RTS1_B, FN_VI0_G2,
-       FN_CTS1_B, FN_VI0_DATA7_VI0_G1,
-       FN_TX1_B, FN_VI0_DATA6_VI0_G0, FN_ET0_PHY_INT_A,
-       FN_RX1_B, FN_VI0_DATA5_VI0_B5, FN_ET0_MAGIC_A,
-       FN_SCK1_B, FN_VI0_DATA4_VI0_B4, FN_ET0_LINK_A,
-       FN_RTS0_B, FN_VI0_DATA3_VI0_B3, FN_ET0_MDIO_A,
-       FN_CTS0_B, FN_VI0_DATA2_VI0_B2, FN_RMII0_MDIO_A, FN_ET0_MDC,
-       FN_HTX0_A, FN_TX1_A, FN_VI0_DATA1_VI0_B1, FN_RMII0_MDC_A, FN_ET0_COL,
-       FN_HRX0_A, FN_RX1_A, FN_VI0_DATA0_VI0_B0, FN_RMII0_CRS_DV_A, FN_ET0_CRS,
-       FN_HSCK0_A, FN_SCK1_A, FN_VI0_VSYNC, FN_RMII0_RX_ER_A, FN_ET0_RX_ER,
-       FN_HRTS0_A, FN_RTS1_A, FN_VI0_HSYNC, FN_RMII0_TXD_EN_A, FN_ET0_RX_DV,
-       FN_HCTS0_A, FN_CTS1_A, FN_VI0_FIELD, FN_RMII0_RXD1_A, FN_ET0_ERXD7,
-
-       /* IPSR5 */
-       FN_SD2_CLK_A, FN_RX2_A, FN_VI0_G4, FN_ET0_RX_CLK_B,
-       FN_SD2_CMD_A, FN_TX2_A, FN_VI0_G5, FN_ET0_ERXD2_B,
-       FN_SD2_DAT0_A, FN_RX3_A, FN_VI0_R0, FN_ET0_ERXD3_B,
-       FN_SD2_DAT1_A, FN_TX3_A, FN_VI0_R1, FN_ET0_MDIO_B,
-       FN_SD2_DAT2_A, FN_RX4_A, FN_VI0_R2, FN_ET0_LINK_B,
-       FN_SD2_DAT3_A, FN_TX4_A, FN_VI0_R3, FN_ET0_MAGIC_B,
-       FN_SD2_CD_A, FN_RX5_A, FN_VI0_R4, FN_ET0_PHY_INT_B,
-       FN_SD2_WP_A, FN_TX5_A, FN_VI0_R5,
-       FN_REF125CK, FN_ADTRG, FN_RX5_C,
-       FN_REF50CK, FN_CTS1_E, FN_HCTS0_D,
-
-       /* IPSR6 */
-       FN_DU0_DR0, FN_SCIF_CLK_B, FN_HRX0_D, FN_IETX_A, FN_TCLKA_A, FN_HIFD00,
-       FN_DU0_DR1, FN_SCK0_B, FN_HTX0_D, FN_IERX_A, FN_TCLKB_A, FN_HIFD01,
-       FN_DU0_DR2, FN_RX0_B, FN_TCLKC_A, FN_HIFD02,
-       FN_DU0_DR3, FN_TX0_B, FN_TCLKD_A, FN_HIFD03,
-       FN_DU0_DR4, FN_CTS0_C, FN_TIOC0A_A, FN_HIFD04,
-       FN_DU0_DR5, FN_RTS0_C, FN_TIOC0B_A, FN_HIFD05,
-       FN_DU0_DR6, FN_SCK1_C, FN_TIOC0C_A, FN_HIFD06,
-       FN_DU0_DR7, FN_RX1_C, FN_TIOC0D_A, FN_HIFD07,
-       FN_DU0_DG0, FN_TX1_C, FN_HSCK0_D, FN_IECLK_A, FN_TIOC1A_A, FN_HIFD08,
-       FN_DU0_DG1, FN_CTS1_C, FN_HRTS0_D, FN_TIOC1B_A, FN_HIFD09,
-
-       /* IPSR7 */
-       FN_DU0_DG2, FN_RTS1_C, FN_RMII0_MDC_B, FN_TIOC2A_A, FN_HIFD10,
-       FN_DU0_DG3, FN_SCK2_C, FN_RMII0_MDIO_B, FN_TIOC2B_A, FN_HIFD11,
-       FN_DU0_DG4, FN_RX2_C, FN_RMII0_CRS_DV_B, FN_TIOC3A_A, FN_HIFD12,
-       FN_DU0_DG5, FN_TX2_C, FN_RMII0_RX_ER_B, FN_TIOC3B_A, FN_HIFD13,
-       FN_DU0_DG6, FN_RX3_C, FN_RMII0_RXD0_B, FN_TIOC3C_A, FN_HIFD14,
-       FN_DU0_DG7, FN_TX3_C, FN_RMII0_RXD1_B, FN_TIOC3D_A, FN_HIFD15,
-       FN_DU0_DB0, FN_RX4_C, FN_RMII0_TXD_EN_B, FN_TIOC4A_A, FN_HIFCS,
-       FN_DU0_DB1, FN_TX4_C, FN_RMII0_TXD0_B, FN_TIOC4B_A, FN_HIFRS,
-       FN_DU0_DB2, FN_RX5_B, FN_RMII0_TXD1_B, FN_TIOC4C_A, FN_HIFWR,
-       FN_DU0_DB3, FN_TX5_B, FN_TIOC4D_A, FN_HIFRD,
-       FN_DU0_DB4, FN_HIFINT,
-
-       /* IPSR8 */
-       FN_DU0_DB5, FN_HIFDREQ,
-       FN_DU0_DB6, FN_HIFRDY,
-       FN_DU0_DB7, FN_SSI_SCK0_B, FN_HIFEBL_B,
-       FN_DU0_DOTCLKIN, FN_HSPI_CS0_C, FN_SSI_WS0_B,
-       FN_DU0_DOTCLKOUT, FN_HSPI_CLK0_C, FN_SSI_SDATA0_B,
-       FN_DU0_EXHSYNC_DU0_HSYNC, FN_HSPI_TX0_C, FN_SSI_SCK1_B,
-       FN_DU0_EXVSYNC_DU0_VSYNC, FN_HSPI_RX0_C, FN_SSI_WS1_B,
-       FN_DU0_EXODDF_DU0_ODDF, FN_CAN0_RX_B, FN_HSCK0_B, FN_SSI_SDATA1_B,
-       FN_DU0_DISP, FN_CAN0_TX_B, FN_HRX0_B, FN_AUDIO_CLKA_B,
-       FN_DU0_CDE, FN_HTX0_B, FN_AUDIO_CLKB_B, FN_LCD_VCPWC_B,
-       FN_IRQ0_A, FN_HSPI_TX_B, FN_RX3_E, FN_ET0_ERXD0,
-       FN_IRQ1_A, FN_HSPI_RX_B, FN_TX3_E, FN_ET0_ERXD1,
-       FN_IRQ2_A, FN_CTS0_A, FN_HCTS0_B, FN_ET0_ERXD2_A,
-       FN_IRQ3_A, FN_RTS0_A, FN_HRTS0_B, FN_ET0_ERXD3_A,
-
-       /* IPSR9 */
-       FN_VI1_CLK_A, FN_FD0_B, FN_LCD_DATA0_B,
-       FN_VI1_0_A, FN_FD1_B, FN_LCD_DATA1_B,
-       FN_VI1_1_A, FN_FD2_B, FN_LCD_DATA2_B,
-       FN_VI1_2_A, FN_FD3_B, FN_LCD_DATA3_B,
-       FN_VI1_3_A, FN_FD4_B, FN_LCD_DATA4_B,
-       FN_VI1_4_A, FN_FD5_B, FN_LCD_DATA5_B,
-       FN_VI1_5_A, FN_FD6_B, FN_LCD_DATA6_B,
-       FN_VI1_6_A, FN_FD7_B, FN_LCD_DATA7_B,
-       FN_VI1_7_A, FN_FCE_B, FN_LCD_DATA8_B,
-       FN_SSI_SCK0_A, FN_TIOC1A_B, FN_LCD_DATA9_B,
-       FN_SSI_WS0_A, FN_TIOC1B_B, FN_LCD_DATA10_B,
-       FN_SSI_SDATA0_A, FN_VI1_0_B, FN_TIOC2A_B, FN_LCD_DATA11_B,
-       FN_SSI_SCK1_A, FN_VI1_1_B, FN_TIOC2B_B, FN_LCD_DATA12_B,
-       FN_SSI_WS1_A, FN_VI1_2_B, FN_LCD_DATA13_B,
-       FN_SSI_SDATA1_A, FN_VI1_3_B, FN_LCD_DATA14_B,
-
-       /* IPSR10 */
-       FN_SSI_SCK23, FN_VI1_4_B, FN_RX1_D, FN_FCLE_B, FN_LCD_DATA15_B,
-       FN_SSI_WS23, FN_VI1_5_B, FN_TX1_D, FN_HSCK0_C, FN_FALE_B, FN_LCD_DON_B,
-       FN_SSI_SDATA2, FN_VI1_6_B, FN_HRX0_C, FN_FRE_B, FN_LCD_CL1_B,
-       FN_SSI_SDATA3, FN_VI1_7_B, FN_HTX0_C, FN_FWE_B, FN_LCD_CL2_B,
-       FN_AUDIO_CLKA_A, FN_VI1_CLK_B, FN_SCK1_D, FN_IECLK_B, FN_LCD_FLM_B,
-       FN_AUDIO_CLKB_A, FN_LCD_CLK_B,
-       FN_AUDIO_CLKC, FN_SCK1_E, FN_HCTS0_C, FN_FRB_B, FN_LCD_VEPWC_B,
-       FN_AUDIO_CLKOUT, FN_TX1_E, FN_HRTS0_C, FN_FSE_B, FN_LCD_M_DISP_B,
-       FN_CAN_CLK_A, FN_RX4_D,
-       FN_CAN0_TX_A, FN_TX4_D, FN_MLB_CLK,
-       FN_CAN1_RX_A, FN_IRQ1_B,
-       FN_CAN0_RX_A, FN_IRQ0_B, FN_MLB_SIG,
-       FN_CAN1_TX_A, FN_TX5_C, FN_MLB_DAT,
-
-       /* IPSR11 */
-       FN_SCL1, FN_SCIF_CLK_C,
-       FN_SDA1, FN_RX1_E,
-       FN_SDA0, FN_HIFEBL_A,
-       FN_SDSELF, FN_RTS1_E,
-       FN_SCIF_CLK_A, FN_HSPI_CLK_A, FN_VI0_CLK, FN_RMII0_TXD0_A, FN_ET0_ERXD4,
-       FN_SCK0_A, FN_HSPI_CS_A, FN_VI0_CLKENB, FN_RMII0_TXD1_A, FN_ET0_ERXD5,
-       FN_RX0_A, FN_HSPI_RX_A, FN_RMII0_RXD0_A, FN_ET0_ERXD6,
-       FN_TX0_A, FN_HSPI_TX_A,
-       FN_PENC1, FN_TX3_D, FN_CAN1_TX_B, FN_TX5_D, FN_IETX_B,
-       FN_USB_OVC1, FN_RX3_D, FN_CAN1_RX_B, FN_RX5_D, FN_IERX_B,
-       FN_DREQ0, FN_SD1_CLK_A, FN_ET0_TX_EN,
-       FN_DACK0, FN_SD1_DAT3_A, FN_ET0_TX_ER,
-       FN_DREQ1, FN_HSPI_CLK_B, FN_RX4_B, FN_ET0_PHY_INT_C, FN_ET0_TX_CLK_A,
-       FN_DACK1, FN_HSPI_CS_B, FN_TX4_B, FN_ET0_RX_CLK_A,
-       FN_PRESETOUT, FN_ST_CLKOUT,
-
-       /* MOD_SEL1 */
-       FN_SEL_IEBUS_0, FN_SEL_IEBUS_1,
-       FN_SEL_RQSPI_0, FN_SEL_RQSPI_1,
-       FN_SEL_VIN1_0, FN_SEL_VIN1_1,
-       FN_SEL_HIF_0, FN_SEL_HIF_1,
-       FN_SEL_RSPI_0, FN_SEL_RSPI_1,
-       FN_SEL_LCDC_0, FN_SEL_LCDC_1,
-       FN_SEL_ET0_CTL_0, FN_SEL_ET0_CTL_1, FN_SEL_ET0_CTL_2,
-       FN_SEL_ET0_0, FN_SEL_ET0_1,
-       FN_SEL_RMII_0, FN_SEL_RMII_1,
-       FN_SEL_TMU_0, FN_SEL_TMU_1,
-       FN_SEL_HSPI_0, FN_SEL_HSPI_1, FN_SEL_HSPI_2,
-       FN_SEL_HSCIF_0, FN_SEL_HSCIF_1, FN_SEL_HSCIF_2, FN_SEL_HSCIF_3,
-       FN_SEL_RCAN_CLK_0, FN_SEL_RCAN_CLK_1,
-       FN_SEL_RCAN1_0, FN_SEL_RCAN1_1, FN_SEL_RCAN1_2,
-       FN_SEL_RCAN0_0, FN_SEL_RCAN0_1,
-       FN_SEL_SDHI2_0, FN_SEL_SDHI2_1,
-       FN_SEL_SDHI1_0, FN_SEL_SDHI1_1,
-       FN_SEL_SDHI0_0, FN_SEL_SDHI0_1,
-       FN_SEL_SSI1_0, FN_SEL_SSI1_1,
-       FN_SEL_SSI0_0, FN_SEL_SSI0_1,
-       FN_SEL_AUDIO_CLKB_0, FN_SEL_AUDIO_CLKB_1,
-       FN_SEL_AUDIO_CLKA_0, FN_SEL_AUDIO_CLKA_1,
-       FN_SEL_FLCTL_0, FN_SEL_FLCTL_1,
-       FN_SEL_MMC_0, FN_SEL_MMC_1,
-       FN_SEL_INTC_0, FN_SEL_INTC_1,
-
-       /* MOD_SEL2 */
-       FN_SEL_MTU2_CLK_0, FN_SEL_MTU2_CLK_1,
-       FN_SEL_MTU2_CH4_0, FN_SEL_MTU2_CH4_1,
-       FN_SEL_MTU2_CH3_0, FN_SEL_MTU2_CH3_1,
-       FN_SEL_MTU2_CH2_0, FN_SEL_MTU2_CH2_1, FN_SEL_MTU2_CH2_2,
-       FN_SEL_MTU2_CH1_0, FN_SEL_MTU2_CH1_1, FN_SEL_MTU2_CH1_2,
-       FN_SEL_MTU2_CH0_0, FN_SEL_MTU2_CH0_1,
-       FN_SEL_SCIF5_0, FN_SEL_SCIF5_1,
-       FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
-       FN_SEL_SCIF4_0, FN_SEL_SCIF4_1,
-       FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
-       FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2,
-               FN_SEL_SCIF3_3, FN_SEL_SCIF3_4,
-       FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2,
-               FN_SEL_SCIF2_3,
-       FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2,
-               FN_SEL_SCIF1_3, FN_SEL_SCIF1_4,
-       FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2,
-       FN_SEL_SCIF_CLK_0, FN_SEL_SCIF_CLK_1, FN_SEL_SCIF_CLK_2,
-
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-
-       CLKOUT_MARK, BS_MARK, CS0_MARK, EX_CS0_MARK, RD_MARK,
-       WE0_MARK, WE1_MARK,
-
-       SCL0_MARK, PENC0_MARK, USB_OVC0_MARK,
-
-       IRQ2_B_MARK, IRQ3_B_MARK,
-
-       /* IPSR0 */
-       A15_MARK, ST0_VCO_CLKIN_MARK, LCD_DATA15_A_MARK, TIOC3D_C_MARK,
-       A14_MARK, LCD_DATA14_A_MARK, TIOC3C_C_MARK,
-       A13_MARK, LCD_DATA13_A_MARK, TIOC3B_C_MARK,
-       A12_MARK, LCD_DATA12_A_MARK, TIOC3A_C_MARK,
-       A11_MARK, ST0_D7_MARK, LCD_DATA11_A_MARK, TIOC2B_C_MARK,
-       A10_MARK, ST0_D6_MARK, LCD_DATA10_A_MARK, TIOC2A_C_MARK,
-       A9_MARK, ST0_D5_MARK, LCD_DATA9_A_MARK, TIOC1B_C_MARK,
-       A8_MARK, ST0_D4_MARK, LCD_DATA8_A_MARK, TIOC1A_C_MARK,
-       A7_MARK, ST0_D3_MARK, LCD_DATA7_A_MARK, TIOC0D_C_MARK,
-       A6_MARK, ST0_D2_MARK, LCD_DATA6_A_MARK, TIOC0C_C_MARK,
-       A5_MARK, ST0_D1_MARK, LCD_DATA5_A_MARK, TIOC0B_C_MARK,
-       A4_MARK, ST0_D0_MARK, LCD_DATA4_A_MARK, TIOC0A_C_MARK,
-       A3_MARK, ST0_VLD_MARK, LCD_DATA3_A_MARK, TCLKD_C_MARK,
-       A2_MARK, ST0_SYC_MARK, LCD_DATA2_A_MARK, TCLKC_C_MARK,
-       A1_MARK, ST0_REQ_MARK, LCD_DATA1_A_MARK, TCLKB_C_MARK,
-       A0_MARK, ST0_CLKIN_MARK, LCD_DATA0_A_MARK, TCLKA_C_MARK,
-
-       /* IPSR1 */
-       D3_MARK, SD0_DAT3_A_MARK, MMC_D3_A_MARK, ST1_D6_MARK, FD3_A_MARK,
-       D2_MARK, SD0_DAT2_A_MARK, MMC_D2_A_MARK, ST1_D5_MARK, FD2_A_MARK,
-       D1_MARK, SD0_DAT1_A_MARK, MMC_D1_A_MARK, ST1_D4_MARK, FD1_A_MARK,
-       D0_MARK, SD0_DAT0_A_MARK, MMC_D0_A_MARK, ST1_D3_MARK, FD0_A_MARK,
-       A25_MARK, TX2_D_MARK, ST1_D2_MARK,
-       A24_MARK, RX2_D_MARK, ST1_D1_MARK,
-       A23_MARK, ST1_D0_MARK, LCD_M_DISP_A_MARK,
-       A22_MARK, ST1_VLD_MARK, LCD_VEPWC_A_MARK,
-       A21_MARK, ST1_SYC_MARK, LCD_VCPWC_A_MARK,
-       A20_MARK, ST1_REQ_MARK, LCD_FLM_A_MARK,
-       A19_MARK, ST1_CLKIN_MARK, LCD_CLK_A_MARK,       TIOC4D_C_MARK,
-       A18_MARK, ST1_PWM_MARK, LCD_CL2_A_MARK, TIOC4C_C_MARK,
-       A17_MARK, ST1_VCO_CLKIN_MARK, LCD_CL1_A_MARK, TIOC4B_C_MARK,
-       A16_MARK, ST0_PWM_MARK, LCD_DON_A_MARK, TIOC4A_C_MARK,
-
-       /* IPSR2 */
-       D14_MARK, TX2_B_MARK, FSE_A_MARK, ET0_TX_CLK_B_MARK,
-       D13_MARK, RX2_B_MARK, FRB_A_MARK, ET0_ETXD6_B_MARK,
-       D12_MARK, FWE_A_MARK, ET0_ETXD5_B_MARK,
-       D11_MARK, RSPI_MISO_A_MARK, QMI_QIO1_A_MARK, FRE_A_MARK,
-               ET0_ETXD3_B_MARK,
-       D10_MARK, RSPI_MOSI_A_MARK, QMO_QIO0_A_MARK, FALE_A_MARK,
-               ET0_ETXD2_B_MARK,
-       D9_MARK, SD0_CMD_A_MARK, MMC_CMD_A_MARK, QIO3_A_MARK,
-               FCLE_A_MARK, ET0_ETXD1_B_MARK,
-       D8_MARK, SD0_CLK_A_MARK, MMC_CLK_A_MARK, QIO2_A_MARK,
-               FCE_A_MARK, ET0_GTX_CLK_B_MARK,
-       D7_MARK, RSPI_SSL_A_MARK, MMC_D7_A_MARK, QSSL_A_MARK,
-               FD7_A_MARK,
-       D6_MARK, RSPI_RSPCK_A_MARK, MMC_D6_A_MARK, QSPCLK_A_MARK,
-               FD6_A_MARK,
-       D5_MARK, SD0_WP_A_MARK, MMC_D5_A_MARK, FD5_A_MARK,
-       D4_MARK, SD0_CD_A_MARK, MMC_D4_A_MARK, ST1_D7_MARK,
-               FD4_A_MARK,
-
-       /* IPSR3 */
-       DRACK0_MARK, SD1_DAT2_A_MARK, ATAG_MARK, TCLK1_A_MARK, ET0_ETXD7_MARK,
-       EX_WAIT2_MARK, SD1_DAT1_A_MARK, DACK2_MARK, CAN1_RX_C_MARK,
-               ET0_MAGIC_C_MARK, ET0_ETXD6_A_MARK,
-       EX_WAIT1_MARK, SD1_DAT0_A_MARK, DREQ2_MARK, CAN1_TX_C_MARK,
-               ET0_LINK_C_MARK, ET0_ETXD5_A_MARK,
-       EX_WAIT0_MARK, TCLK1_B_MARK,
-       RD_WR_MARK, TCLK0_MARK, CAN_CLK_B_MARK, ET0_ETXD4_MARK,
-       EX_CS5_MARK, SD1_CMD_A_MARK, ATADIR_MARK, QSSL_B_MARK,
-               ET0_ETXD3_A_MARK,
-       EX_CS4_MARK, SD1_WP_A_MARK, ATAWR_MARK, QMI_QIO1_B_MARK,
-               ET0_ETXD2_A_MARK,
-       EX_CS3_MARK, SD1_CD_A_MARK, ATARD_MARK, QMO_QIO0_B_MARK,
-               ET0_ETXD1_A_MARK,
-       EX_CS2_MARK, TX3_B_MARK, ATACS1_MARK, QSPCLK_B_MARK,
-               ET0_GTX_CLK_A_MARK,
-       EX_CS1_MARK, RX3_B_MARK, ATACS0_MARK, QIO2_B_MARK,
-               ET0_ETXD0_MARK,
-       CS1_A26_MARK, QIO3_B_MARK,
-       D15_MARK, SCK2_B_MARK,
-
-       /* IPSR4 */
-       SCK2_A_MARK, VI0_G3_MARK,
-       RTS1_B_MARK, VI0_G2_MARK,
-       CTS1_B_MARK, VI0_DATA7_VI0_G1_MARK,
-       TX1_B_MARK, VI0_DATA6_VI0_G0_MARK, ET0_PHY_INT_A_MARK,
-       RX1_B_MARK, VI0_DATA5_VI0_B5_MARK, ET0_MAGIC_A_MARK,
-       SCK1_B_MARK, VI0_DATA4_VI0_B4_MARK, ET0_LINK_A_MARK,
-       RTS0_B_MARK, VI0_DATA3_VI0_B3_MARK, ET0_MDIO_A_MARK,
-       CTS0_B_MARK, VI0_DATA2_VI0_B2_MARK, RMII0_MDIO_A_MARK,
-               ET0_MDC_MARK,
-       HTX0_A_MARK, TX1_A_MARK, VI0_DATA1_VI0_B1_MARK,
-               RMII0_MDC_A_MARK, ET0_COL_MARK,
-       HRX0_A_MARK, RX1_A_MARK, VI0_DATA0_VI0_B0_MARK,
-               RMII0_CRS_DV_A_MARK, ET0_CRS_MARK,
-       HSCK0_A_MARK, SCK1_A_MARK, VI0_VSYNC_MARK,
-               RMII0_RX_ER_A_MARK, ET0_RX_ER_MARK,
-       HRTS0_A_MARK, RTS1_A_MARK, VI0_HSYNC_MARK,
-               RMII0_TXD_EN_A_MARK, ET0_RX_DV_MARK,
-       HCTS0_A_MARK, CTS1_A_MARK, VI0_FIELD_MARK,
-               RMII0_RXD1_A_MARK, ET0_ERXD7_MARK,
-
-       /* IPSR5 */
-       SD2_CLK_A_MARK, RX2_A_MARK, VI0_G4_MARK, ET0_RX_CLK_B_MARK,
-       SD2_CMD_A_MARK, TX2_A_MARK, VI0_G5_MARK, ET0_ERXD2_B_MARK,
-       SD2_DAT0_A_MARK, RX3_A_MARK, VI0_R0_MARK, ET0_ERXD3_B_MARK,
-       SD2_DAT1_A_MARK, TX3_A_MARK, VI0_R1_MARK, ET0_MDIO_B_MARK,
-       SD2_DAT2_A_MARK, RX4_A_MARK, VI0_R2_MARK, ET0_LINK_B_MARK,
-       SD2_DAT3_A_MARK, TX4_A_MARK, VI0_R3_MARK, ET0_MAGIC_B_MARK,
-       SD2_CD_A_MARK, RX5_A_MARK, VI0_R4_MARK, ET0_PHY_INT_B_MARK,
-       SD2_WP_A_MARK, TX5_A_MARK, VI0_R5_MARK,
-       REF125CK_MARK, ADTRG_MARK, RX5_C_MARK,
-       REF50CK_MARK, CTS1_E_MARK, HCTS0_D_MARK,
-
-       /* IPSR6 */
-       DU0_DR0_MARK, SCIF_CLK_B_MARK, HRX0_D_MARK, IETX_A_MARK,
-               TCLKA_A_MARK, HIFD00_MARK,
-       DU0_DR1_MARK, SCK0_B_MARK, HTX0_D_MARK, IERX_A_MARK,
-               TCLKB_A_MARK, HIFD01_MARK,
-       DU0_DR2_MARK, RX0_B_MARK, TCLKC_A_MARK, HIFD02_MARK,
-       DU0_DR3_MARK, TX0_B_MARK, TCLKD_A_MARK, HIFD03_MARK,
-       DU0_DR4_MARK, CTS0_C_MARK, TIOC0A_A_MARK, HIFD04_MARK,
-       DU0_DR5_MARK, RTS0_C_MARK, TIOC0B_A_MARK, HIFD05_MARK,
-       DU0_DR6_MARK, SCK1_C_MARK, TIOC0C_A_MARK, HIFD06_MARK,
-       DU0_DR7_MARK, RX1_C_MARK, TIOC0D_A_MARK, HIFD07_MARK,
-       DU0_DG0_MARK, TX1_C_MARK, HSCK0_D_MARK, IECLK_A_MARK,
-               TIOC1A_A_MARK, HIFD08_MARK,
-       DU0_DG1_MARK, CTS1_C_MARK, HRTS0_D_MARK, TIOC1B_A_MARK,
-               HIFD09_MARK,
-
-       /* IPSR7 */
-       DU0_DG2_MARK, RTS1_C_MARK, RMII0_MDC_B_MARK, TIOC2A_A_MARK,
-               HIFD10_MARK,
-       DU0_DG3_MARK, SCK2_C_MARK, RMII0_MDIO_B_MARK, TIOC2B_A_MARK,
-               HIFD11_MARK,
-       DU0_DG4_MARK, RX2_C_MARK, RMII0_CRS_DV_B_MARK, TIOC3A_A_MARK,
-               HIFD12_MARK,
-       DU0_DG5_MARK, TX2_C_MARK, RMII0_RX_ER_B_MARK, TIOC3B_A_MARK,
-               HIFD13_MARK,
-       DU0_DG6_MARK, RX3_C_MARK, RMII0_RXD0_B_MARK, TIOC3C_A_MARK,
-               HIFD14_MARK,
-       DU0_DG7_MARK, TX3_C_MARK, RMII0_RXD1_B_MARK, TIOC3D_A_MARK,
-               HIFD15_MARK,
-       DU0_DB0_MARK, RX4_C_MARK, RMII0_TXD_EN_B_MARK, TIOC4A_A_MARK,
-               HIFCS_MARK,
-       DU0_DB1_MARK, TX4_C_MARK, RMII0_TXD0_B_MARK, TIOC4B_A_MARK,
-               HIFRS_MARK,
-       DU0_DB2_MARK, RX5_B_MARK, RMII0_TXD1_B_MARK, TIOC4C_A_MARK,
-               HIFWR_MARK,
-       DU0_DB3_MARK, TX5_B_MARK, TIOC4D_A_MARK, HIFRD_MARK,
-       DU0_DB4_MARK, HIFINT_MARK,
-
-       /* IPSR8 */
-       DU0_DB5_MARK, HIFDREQ_MARK,
-       DU0_DB6_MARK, HIFRDY_MARK,
-       DU0_DB7_MARK, SSI_SCK0_B_MARK, HIFEBL_B_MARK,
-       DU0_DOTCLKIN_MARK, HSPI_CS0_C_MARK, SSI_WS0_B_MARK,
-       DU0_DOTCLKOUT_MARK, HSPI_CLK0_C_MARK, SSI_SDATA0_B_MARK,
-       DU0_EXHSYNC_DU0_HSYNC_MARK, HSPI_TX0_C_MARK, SSI_SCK1_B_MARK,
-       DU0_EXVSYNC_DU0_VSYNC_MARK, HSPI_RX0_C_MARK, SSI_WS1_B_MARK,
-       DU0_EXODDF_DU0_ODDF_MARK, CAN0_RX_B_MARK, HSCK0_B_MARK,
-               SSI_SDATA1_B_MARK,
-       DU0_DISP_MARK, CAN0_TX_B_MARK, HRX0_B_MARK, AUDIO_CLKA_B_MARK,
-       DU0_CDE_MARK, HTX0_B_MARK, AUDIO_CLKB_B_MARK, LCD_VCPWC_B_MARK,
-       IRQ0_A_MARK, HSPI_TX_B_MARK, RX3_E_MARK, ET0_ERXD0_MARK,
-       IRQ1_A_MARK, HSPI_RX_B_MARK, TX3_E_MARK, ET0_ERXD1_MARK,
-       IRQ2_A_MARK, CTS0_A_MARK, HCTS0_B_MARK, ET0_ERXD2_A_MARK,
-       IRQ3_A_MARK, RTS0_A_MARK, HRTS0_B_MARK, ET0_ERXD3_A_MARK,
-
-       /* IPSR9 */
-       VI1_CLK_A_MARK, FD0_B_MARK, LCD_DATA0_B_MARK,
-       VI1_0_A_MARK, FD1_B_MARK, LCD_DATA1_B_MARK,
-       VI1_1_A_MARK, FD2_B_MARK, LCD_DATA2_B_MARK,
-       VI1_2_A_MARK, FD3_B_MARK, LCD_DATA3_B_MARK,
-       VI1_3_A_MARK, FD4_B_MARK, LCD_DATA4_B_MARK,
-       VI1_4_A_MARK, FD5_B_MARK, LCD_DATA5_B_MARK,
-       VI1_5_A_MARK, FD6_B_MARK, LCD_DATA6_B_MARK,
-       VI1_6_A_MARK, FD7_B_MARK, LCD_DATA7_B_MARK,
-       VI1_7_A_MARK, FCE_B_MARK, LCD_DATA8_B_MARK,
-       SSI_SCK0_A_MARK, TIOC1A_B_MARK, LCD_DATA9_B_MARK,
-       SSI_WS0_A_MARK, TIOC1B_B_MARK, LCD_DATA10_B_MARK,
-       SSI_SDATA0_A_MARK, VI1_0_B_MARK, TIOC2A_B_MARK, LCD_DATA11_B_MARK,
-       SSI_SCK1_A_MARK, VI1_1_B_MARK, TIOC2B_B_MARK, LCD_DATA12_B_MARK,
-       SSI_WS1_A_MARK, VI1_2_B_MARK, LCD_DATA13_B_MARK,
-       SSI_SDATA1_A_MARK, VI1_3_B_MARK, LCD_DATA14_B_MARK,
-
-       /* IPSR10 */
-       SSI_SCK23_MARK, VI1_4_B_MARK, RX1_D_MARK, FCLE_B_MARK,
-               LCD_DATA15_B_MARK,
-       SSI_WS23_MARK, VI1_5_B_MARK, TX1_D_MARK, HSCK0_C_MARK,
-               FALE_B_MARK, LCD_DON_B_MARK,
-       SSI_SDATA2_MARK, VI1_6_B_MARK, HRX0_C_MARK, FRE_B_MARK,
-               LCD_CL1_B_MARK,
-       SSI_SDATA3_MARK, VI1_7_B_MARK, HTX0_C_MARK, FWE_B_MARK,
-               LCD_CL2_B_MARK,
-       AUDIO_CLKA_A_MARK, VI1_CLK_B_MARK, SCK1_D_MARK, IECLK_B_MARK,
-               LCD_FLM_B_MARK,
-       AUDIO_CLKB_A_MARK, LCD_CLK_B_MARK,
-       AUDIO_CLKC_MARK, SCK1_E_MARK, HCTS0_C_MARK, FRB_B_MARK,
-               LCD_VEPWC_B_MARK,
-       AUDIO_CLKOUT_MARK, TX1_E_MARK, HRTS0_C_MARK, FSE_B_MARK,
-               LCD_M_DISP_B_MARK,
-       CAN_CLK_A_MARK, RX4_D_MARK,
-       CAN0_TX_A_MARK, TX4_D_MARK, MLB_CLK_MARK,
-       CAN1_RX_A_MARK, IRQ1_B_MARK,
-       CAN0_RX_A_MARK, IRQ0_B_MARK, MLB_SIG_MARK,
-       CAN1_TX_A_MARK, TX5_C_MARK, MLB_DAT_MARK,
-
-       /* IPSR11 */
-       SCL1_MARK, SCIF_CLK_C_MARK,
-       SDA1_MARK, RX1_E_MARK,
-       SDA0_MARK, HIFEBL_A_MARK,
-       SDSELF_MARK, RTS1_E_MARK,
-       SCIF_CLK_A_MARK, HSPI_CLK_A_MARK, VI0_CLK_MARK, RMII0_TXD0_A_MARK,
-               ET0_ERXD4_MARK,
-       SCK0_A_MARK, HSPI_CS_A_MARK, VI0_CLKENB_MARK, RMII0_TXD1_A_MARK,
-               ET0_ERXD5_MARK,
-       RX0_A_MARK, HSPI_RX_A_MARK, RMII0_RXD0_A_MARK, ET0_ERXD6_MARK,
-       TX0_A_MARK, HSPI_TX_A_MARK,
-       PENC1_MARK, TX3_D_MARK, CAN1_TX_B_MARK, TX5_D_MARK,
-               IETX_B_MARK,
-       USB_OVC1_MARK, RX3_D_MARK, CAN1_RX_B_MARK, RX5_D_MARK,
-               IERX_B_MARK,
-       DREQ0_MARK, SD1_CLK_A_MARK, ET0_TX_EN_MARK,
-       DACK0_MARK, SD1_DAT3_A_MARK, ET0_TX_ER_MARK,
-       DREQ1_MARK, HSPI_CLK_B_MARK, RX4_B_MARK, ET0_PHY_INT_C_MARK,
-               ET0_TX_CLK_A_MARK,
-       DACK1_MARK, HSPI_CS_B_MARK, TX4_B_MARK, ET0_RX_CLK_A_MARK,
-       PRESETOUT_MARK, ST_CLKOUT_MARK,
-
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       PINMUX_DATA_GP_ALL(), /* PINMUX_DATA(GP_M_N_DATA, GP_M_N_FN...), */
-
-       PINMUX_DATA(CLKOUT_MARK, FN_CLKOUT),
-       PINMUX_DATA(BS_MARK, FN_BS), PINMUX_DATA(CS0_MARK, FN_CS0),
-       PINMUX_DATA(EX_CS0_MARK, FN_EX_CS0),
-       PINMUX_DATA(RD_MARK, FN_RD), PINMUX_DATA(WE0_MARK, FN_WE0),
-       PINMUX_DATA(WE1_MARK, FN_WE1),
-       PINMUX_DATA(SCL0_MARK, FN_SCL0), PINMUX_DATA(PENC0_MARK, FN_PENC0),
-       PINMUX_DATA(USB_OVC0_MARK, FN_USB_OVC0),
-       PINMUX_DATA(IRQ2_B_MARK, FN_IRQ2_B),
-               PINMUX_DATA(IRQ3_B_MARK, FN_IRQ3_B),
-
-       /* IPSR0 */
-       PINMUX_IPSR_DATA(IP0_1_0, A0),
-       PINMUX_IPSR_DATA(IP0_1_0, ST0_CLKIN),
-       PINMUX_IPSR_MODSEL_DATA(IP0_1_0, LCD_DATA0_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_1_0, TCLKA_C, SEL_MTU2_CLK_1),
-
-       PINMUX_IPSR_DATA(IP0_3_2, A1),
-       PINMUX_IPSR_DATA(IP0_3_2, ST0_REQ),
-       PINMUX_IPSR_MODSEL_DATA(IP0_3_2, LCD_DATA1_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_3_2, TCLKB_C, SEL_MTU2_CLK_1),
-
-       PINMUX_IPSR_DATA(IP0_5_4, A2),
-       PINMUX_IPSR_DATA(IP0_5_4, ST0_SYC),
-       PINMUX_IPSR_MODSEL_DATA(IP0_5_4, LCD_DATA2_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_5_4, TCLKC_C, SEL_MTU2_CLK_1),
-
-       PINMUX_IPSR_DATA(IP0_7_6, A3),
-       PINMUX_IPSR_DATA(IP0_7_6, ST0_VLD),
-       PINMUX_IPSR_MODSEL_DATA(IP0_7_6, LCD_DATA3_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_7_6, TCLKD_C, SEL_MTU2_CLK_1),
-
-       PINMUX_IPSR_DATA(IP0_9_8, A4),
-       PINMUX_IPSR_DATA(IP0_9_8, ST0_D0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_9_8, LCD_DATA4_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_9_8, TIOC0A_C, SEL_MTU2_CH0_1),
-
-       PINMUX_IPSR_DATA(IP0_11_10, A5),
-       PINMUX_IPSR_DATA(IP0_11_10, ST0_D1),
-       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, LCD_DATA5_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, TIOC0B_C, SEL_MTU2_CH0_1),
-
-       PINMUX_IPSR_DATA(IP0_13_12, A6),
-       PINMUX_IPSR_DATA(IP0_13_12, ST0_D2),
-       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, LCD_DATA6_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, TIOC0C_C, SEL_MTU2_CH0_1),
-
-       PINMUX_IPSR_DATA(IP0_15_14, A7),
-       PINMUX_IPSR_DATA(IP0_15_14, ST0_D3),
-       PINMUX_IPSR_MODSEL_DATA(IP0_15_14, LCD_DATA7_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_15_14, TIOC0D_C, SEL_MTU2_CH0_1),
-
-       PINMUX_IPSR_DATA(IP0_17_16, A8),
-       PINMUX_IPSR_DATA(IP0_17_16, ST0_D4),
-       PINMUX_IPSR_MODSEL_DATA(IP0_17_16, LCD_DATA8_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_17_16, TIOC1A_C, SEL_MTU2_CH1_2),
-
-       PINMUX_IPSR_DATA(IP0_19_18, A9),
-       PINMUX_IPSR_DATA(IP0_19_18, ST0_D5),
-       PINMUX_IPSR_MODSEL_DATA(IP0_19_18, LCD_DATA9_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_19_18, TIOC1B_C, SEL_MTU2_CH1_2),
-
-       PINMUX_IPSR_DATA(IP0_21_20, A10),
-       PINMUX_IPSR_DATA(IP0_21_20, ST0_D6),
-       PINMUX_IPSR_MODSEL_DATA(IP0_21_20, LCD_DATA10_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_21_20, TIOC2A_C, SEL_MTU2_CH2_2),
-
-       PINMUX_IPSR_DATA(IP0_23_22, A11),
-       PINMUX_IPSR_DATA(IP0_23_22, ST0_D7),
-       PINMUX_IPSR_MODSEL_DATA(IP0_23_22, LCD_DATA11_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_23_22, TIOC2B_C, SEL_MTU2_CH2_2),
-
-       PINMUX_IPSR_DATA(IP0_25_24, A12),
-       PINMUX_IPSR_MODSEL_DATA(IP0_25_24, LCD_DATA12_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_25_24, TIOC3A_C, SEL_MTU2_CH3_1),
-
-       PINMUX_IPSR_DATA(IP0_27_26, A13),
-       PINMUX_IPSR_MODSEL_DATA(IP0_27_26, LCD_DATA13_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_27_26, TIOC3B_C, SEL_MTU2_CH3_1),
-
-       PINMUX_IPSR_DATA(IP0_29_28, A14),
-       PINMUX_IPSR_MODSEL_DATA(IP0_29_28, LCD_DATA14_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_29_28, TIOC3C_C, SEL_MTU2_CH3_1),
-
-       PINMUX_IPSR_DATA(IP0_31_30, A15),
-       PINMUX_IPSR_DATA(IP0_31_30, ST0_VCO_CLKIN),
-       PINMUX_IPSR_MODSEL_DATA(IP0_31_30, LCD_DATA15_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP0_31_30, TIOC3D_C, SEL_MTU2_CH3_1),
-
-
-       /* IPSR1 */
-       PINMUX_IPSR_DATA(IP1_1_0, A16),
-       PINMUX_IPSR_DATA(IP1_1_0, ST0_PWM),
-       PINMUX_IPSR_MODSEL_DATA(IP1_1_0, LCD_DON_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_1_0, TIOC4A_C, SEL_MTU2_CH4_1),
-
-       PINMUX_IPSR_DATA(IP1_3_2, A17),
-       PINMUX_IPSR_DATA(IP1_3_2, ST1_VCO_CLKIN),
-       PINMUX_IPSR_MODSEL_DATA(IP1_3_2, LCD_CL1_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_3_2, TIOC4B_C, SEL_MTU2_CH4_1),
-
-       PINMUX_IPSR_DATA(IP1_5_4, A18),
-       PINMUX_IPSR_DATA(IP1_5_4, ST1_PWM),
-       PINMUX_IPSR_MODSEL_DATA(IP1_5_4, LCD_CL2_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_5_4, TIOC4C_C, SEL_MTU2_CH4_1),
-
-       PINMUX_IPSR_DATA(IP1_7_6, A19),
-       PINMUX_IPSR_DATA(IP1_7_6, ST1_CLKIN),
-       PINMUX_IPSR_MODSEL_DATA(IP1_7_6, LCD_CLK_A, SEL_LCDC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_7_6, TIOC4D_C, SEL_MTU2_CH4_1),
-
-       PINMUX_IPSR_DATA(IP1_9_8, A20),
-       PINMUX_IPSR_DATA(IP1_9_8, ST1_REQ),
-       PINMUX_IPSR_MODSEL_DATA(IP1_9_8, LCD_FLM_A, SEL_LCDC_0),
-
-       PINMUX_IPSR_DATA(IP1_11_10, A21),
-       PINMUX_IPSR_DATA(IP1_11_10, ST1_SYC),
-       PINMUX_IPSR_MODSEL_DATA(IP1_11_10, LCD_VCPWC_A, SEL_LCDC_0),
-
-       PINMUX_IPSR_DATA(IP1_13_12, A22),
-       PINMUX_IPSR_DATA(IP1_13_12, ST1_VLD),
-       PINMUX_IPSR_MODSEL_DATA(IP1_13_12, LCD_VEPWC_A, SEL_LCDC_0),
-
-       PINMUX_IPSR_DATA(IP1_15_14, A23),
-       PINMUX_IPSR_DATA(IP1_15_14, ST1_D0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_15_14, LCD_M_DISP_A, SEL_LCDC_0),
-
-       PINMUX_IPSR_DATA(IP1_17_16, A24),
-       PINMUX_IPSR_MODSEL_DATA(IP1_17_16, RX2_D, SEL_SCIF2_3),
-       PINMUX_IPSR_DATA(IP1_17_16, ST1_D1),
-
-       PINMUX_IPSR_DATA(IP1_19_18, A25),
-       PINMUX_IPSR_MODSEL_DATA(IP1_17_16, RX2_D, SEL_SCIF2_3),
-       PINMUX_IPSR_DATA(IP1_17_16, ST1_D2),
-
-       PINMUX_IPSR_DATA(IP1_22_20, D0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_22_20, SD0_DAT0_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_22_20, MMC_D0_A, SEL_MMC_0),
-       PINMUX_IPSR_DATA(IP1_22_20, ST1_D3),
-       PINMUX_IPSR_MODSEL_DATA(IP1_22_20, FD0_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP1_25_23, D1),
-       PINMUX_IPSR_MODSEL_DATA(IP1_25_23, SD0_DAT0_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_25_23, MMC_D1_A, SEL_MMC_0),
-       PINMUX_IPSR_DATA(IP1_25_23, ST1_D4),
-       PINMUX_IPSR_MODSEL_DATA(IP1_25_23, FD1_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP1_28_26, D2),
-       PINMUX_IPSR_MODSEL_DATA(IP1_28_26, SD0_DAT0_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_28_26, MMC_D2_A, SEL_MMC_0),
-       PINMUX_IPSR_DATA(IP1_28_26, ST1_D5),
-       PINMUX_IPSR_MODSEL_DATA(IP1_28_26, FD2_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP1_31_29, D3),
-       PINMUX_IPSR_MODSEL_DATA(IP1_31_29, SD0_DAT0_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP1_31_29, MMC_D3_A, SEL_MMC_0),
-       PINMUX_IPSR_DATA(IP1_31_29, ST1_D6),
-       PINMUX_IPSR_MODSEL_DATA(IP1_31_29, FD3_A, SEL_FLCTL_0),
-
-       /* IPSR2 */
-       PINMUX_IPSR_DATA(IP2_2_0, D4),
-       PINMUX_IPSR_MODSEL_DATA(IP2_2_0, SD0_CD_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_2_0, MMC_D4_A, SEL_MMC_0),
-       PINMUX_IPSR_DATA(IP2_2_0, ST1_D7),
-       PINMUX_IPSR_MODSEL_DATA(IP2_2_0, FD4_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP2_4_3, D5),
-       PINMUX_IPSR_MODSEL_DATA(IP2_4_3, SD0_WP_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_4_3, MMC_D5_A, SEL_MMC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_4_3, FD5_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP2_7_5, D6),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, RSPI_RSPCK_A, SEL_RSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, MMC_D6_A, SEL_MMC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, QSPCLK_A, SEL_RQSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, FD6_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP2_10_8, D7),
-       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, RSPI_SSL_A, SEL_RSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, MMC_D7_A, SEL_MMC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, QSSL_A, SEL_RQSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, FD7_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP2_13_11, D8),
-       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, SD0_CLK_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, MMC_CLK_A, SEL_MMC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, QIO2_A, SEL_RQSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, FCE_A, SEL_FLCTL_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, ET0_GTX_CLK_B, SEL_ET0_1),
-
-       PINMUX_IPSR_DATA(IP2_16_14, D9),
-       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, SD0_CMD_A, SEL_SDHI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, MMC_CMD_A, SEL_MMC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, QIO3_A, SEL_RQSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, FCLE_A, SEL_FLCTL_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, ET0_ETXD1_B, SEL_ET0_1),
-
-       PINMUX_IPSR_DATA(IP2_19_17, D10),
-       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, RSPI_MOSI_A, SEL_RSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, QMO_QIO0_A, SEL_RQSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, FALE_A, SEL_FLCTL_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, ET0_ETXD2_B, SEL_ET0_1),
-
-       PINMUX_IPSR_DATA(IP2_22_20, D11),
-       PINMUX_IPSR_MODSEL_DATA(IP2_22_20, RSPI_MISO_A, SEL_RSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_22_20, QMI_QIO1_A, SEL_RQSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_22_20, FRE_A, SEL_FLCTL_0),
-
-       PINMUX_IPSR_DATA(IP2_24_23, D12),
-       PINMUX_IPSR_MODSEL_DATA(IP2_24_23, FWE_A, SEL_FLCTL_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_24_23, ET0_ETXD5_B, SEL_ET0_1),
-
-       PINMUX_IPSR_DATA(IP2_27_25, D13),
-       PINMUX_IPSR_MODSEL_DATA(IP2_27_25, RX2_B, SEL_SCIF2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP2_27_25, FRB_A, SEL_FLCTL_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_27_25, ET0_ETXD6_B, SEL_ET0_1),
-
-       PINMUX_IPSR_DATA(IP2_30_28, D14),
-       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, TX2_B, SEL_SCIF2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, FSE_A, SEL_FLCTL_0),
-       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, ET0_TX_CLK_B, SEL_ET0_1),
-
-       /* IPSR3 */
-       PINMUX_IPSR_DATA(IP3_1_0, D15),
-       PINMUX_IPSR_MODSEL_DATA(IP3_1_0, SCK2_B, SEL_SCIF2_1),
-
-       PINMUX_IPSR_DATA(IP3_2, CS1_A26),
-       PINMUX_IPSR_MODSEL_DATA(IP3_2, QIO3_B, SEL_RQSPI_1),
-
-       PINMUX_IPSR_DATA(IP3_5_3, EX_CS1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_5_3, RX3_B, SEL_SCIF2_1),
-       PINMUX_IPSR_DATA(IP3_5_3, ATACS0),
-       PINMUX_IPSR_MODSEL_DATA(IP3_5_3, QIO2_B, SEL_RQSPI_1),
-       PINMUX_IPSR_DATA(IP3_5_3, ET0_ETXD0),
-
-       PINMUX_IPSR_DATA(IP3_8_6, EX_CS2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_8_6, TX3_B, SEL_SCIF3_1),
-       PINMUX_IPSR_DATA(IP3_8_6, ATACS1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_8_6, QSPCLK_B, SEL_RQSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_8_6, ET0_GTX_CLK_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP3_11_9, EX_CS3),
-       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, SD1_CD_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP3_11_9, ATARD),
-       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, QMO_QIO0_B, SEL_RQSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, ET0_ETXD1_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP3_14_12, EX_CS4),
-       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, SD1_WP_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP3_14_12, ATAWR),
-       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, QMI_QIO1_B, SEL_RQSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, ET0_ETXD2_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP3_17_15, EX_CS5),
-       PINMUX_IPSR_MODSEL_DATA(IP3_17_15, SD1_CMD_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP3_17_15, ATADIR),
-       PINMUX_IPSR_MODSEL_DATA(IP3_17_15, QSSL_B, SEL_RQSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_17_15, ET0_ETXD3_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP3_19_18, RD_WR),
-       PINMUX_IPSR_DATA(IP3_19_18, TCLK0),
-       PINMUX_IPSR_MODSEL_DATA(IP3_19_18, CAN_CLK_B, SEL_RCAN_CLK_1),
-       PINMUX_IPSR_DATA(IP3_19_18, ET0_ETXD4),
-
-       PINMUX_IPSR_DATA(IP3_20, EX_WAIT0),
-       PINMUX_IPSR_MODSEL_DATA(IP3_20, TCLK1_B, SEL_TMU_1),
-
-       PINMUX_IPSR_DATA(IP3_23_21, EX_WAIT1),
-       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, SD1_DAT0_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP3_23_21, DREQ2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, CAN1_TX_C, SEL_RCAN1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, ET0_LINK_C, SEL_ET0_CTL_2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, ET0_ETXD5_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP3_26_24, EX_WAIT2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, SD1_DAT1_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP3_26_24, DACK2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, CAN1_RX_C, SEL_RCAN1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, ET0_MAGIC_C, SEL_ET0_CTL_2),
-       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, ET0_ETXD6_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP3_29_27, DRACK0),
-       PINMUX_IPSR_MODSEL_DATA(IP3_29_27, SD1_DAT2_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP3_29_27, ATAG),
-       PINMUX_IPSR_MODSEL_DATA(IP3_29_27, TCLK1_A, SEL_TMU_0),
-       PINMUX_IPSR_DATA(IP3_29_27, ET0_ETXD7),
-
-       /* IPSR4 */
-       PINMUX_IPSR_MODSEL_DATA(IP4_2_0, HCTS0_A, SEL_HSCIF_0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_2_0, CTS1_A, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP4_2_0, VI0_FIELD),
-       PINMUX_IPSR_MODSEL_DATA(IP4_2_0, RMII0_RXD1_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP4_2_0, ET0_ERXD7),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_5_3, HRTS0_A, SEL_HSCIF_0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_5_3, RTS1_A, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP4_5_3, VI0_HSYNC),
-       PINMUX_IPSR_MODSEL_DATA(IP4_5_3, RMII0_TXD_EN_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP4_5_3, ET0_RX_DV),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, HSCK0_A, SEL_HSCIF_0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, SCK1_A, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP4_8_6, VI0_VSYNC),
-       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, RMII0_RX_ER_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP4_8_6, ET0_RX_ER),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_11_9, HRX0_A, SEL_HSCIF_0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_11_9, RX1_A, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP4_11_9, VI0_DATA0_VI0_B0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_11_9, RMII0_CRS_DV_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP4_11_9, ET0_CRS),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_14_12, HTX0_A, SEL_HSCIF_0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_14_12, TX1_A, SEL_SCIF1_0),
-       PINMUX_IPSR_DATA(IP4_14_12, VI0_DATA1_VI0_B1),
-       PINMUX_IPSR_MODSEL_DATA(IP4_14_12, RMII0_MDC_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP4_14_12, ET0_COL),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_17_15, CTS0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_DATA(IP4_17_15, VI0_DATA2_VI0_B2),
-       PINMUX_IPSR_MODSEL_DATA(IP4_17_15, RMII0_MDIO_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP4_17_15, ET0_MDC),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_19_18, RTS0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_DATA(IP4_19_18, VI0_DATA3_VI0_B3),
-       PINMUX_IPSR_MODSEL_DATA(IP4_19_18, ET0_MDIO_A, SEL_ET0_0),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_21_20, SCK1_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP4_21_20, VI0_DATA4_VI0_B4),
-       PINMUX_IPSR_MODSEL_DATA(IP4_21_20, ET0_LINK_A, SEL_ET0_CTL_0),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_23_22, RX1_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP4_23_22, VI0_DATA5_VI0_B5),
-       PINMUX_IPSR_MODSEL_DATA(IP4_23_22, ET0_MAGIC_A, SEL_ET0_CTL_0),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_25_24, TX1_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP4_25_24, VI0_DATA6_VI0_G0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_25_24, ET0_PHY_INT_A, SEL_ET0_CTL_0),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_27_26, CTS1_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP4_27_26, VI0_DATA7_VI0_G1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_29_28, RTS1_B, SEL_SCIF1_1),
-       PINMUX_IPSR_DATA(IP4_29_28, VI0_G2),
-
-       PINMUX_IPSR_MODSEL_DATA(IP4_31_30, SCK2_A, SEL_SCIF2_0),
-       PINMUX_IPSR_DATA(IP4_31_30, VI0_G3),
-
-       /* IPSR5 */
-       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, SD2_CLK_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, RX2_A, SEL_SCIF2_0),
-       PINMUX_IPSR_DATA(IP5_2_0, VI0_G4),
-       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, ET0_RX_CLK_B, SEL_ET0_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP5_5_3, SD2_CMD_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_5_3, TX2_A, SEL_SCIF2_0),
-       PINMUX_IPSR_DATA(IP5_5_3, VI0_G5),
-       PINMUX_IPSR_MODSEL_DATA(IP5_5_3, ET0_ERXD2_B, SEL_ET0_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP5_8_6, SD2_DAT0_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_8_6, RX3_A, SEL_SCIF3_0),
-       PINMUX_IPSR_DATA(IP4_8_6, VI0_R0),
-       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, ET0_ERXD2_B, SEL_ET0_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP5_11_9, SD2_DAT1_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_11_9, TX3_A, SEL_SCIF3_0),
-       PINMUX_IPSR_DATA(IP5_11_9, VI0_R1),
-       PINMUX_IPSR_MODSEL_DATA(IP5_11_9, ET0_MDIO_B, SEL_ET0_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP5_14_12, SD2_DAT2_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_14_12, RX4_A, SEL_SCIF4_0),
-       PINMUX_IPSR_DATA(IP5_14_12, VI0_R2),
-       PINMUX_IPSR_MODSEL_DATA(IP5_14_12, ET0_LINK_B, SEL_ET0_CTL_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP5_17_15, SD2_DAT3_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_17_15, TX4_A, SEL_SCIF4_0),
-       PINMUX_IPSR_DATA(IP5_17_15, VI0_R3),
-       PINMUX_IPSR_MODSEL_DATA(IP5_17_15, ET0_MAGIC_B, SEL_ET0_CTL_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP5_20_18, SD2_CD_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_20_18, RX5_A, SEL_SCIF5_0),
-       PINMUX_IPSR_DATA(IP5_20_18, VI0_R4),
-       PINMUX_IPSR_MODSEL_DATA(IP5_20_18, ET0_PHY_INT_B, SEL_ET0_CTL_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP5_22_21, SD2_WP_A, SEL_SDHI2_0),
-       PINMUX_IPSR_MODSEL_DATA(IP5_22_21, TX5_A, SEL_SCIF5_0),
-       PINMUX_IPSR_DATA(IP5_22_21, VI0_R5),
-
-       PINMUX_IPSR_DATA(IP5_24_23, REF125CK),
-       PINMUX_IPSR_DATA(IP5_24_23, ADTRG),
-       PINMUX_IPSR_MODSEL_DATA(IP5_24_23, RX5_C, SEL_SCIF5_2),
-       PINMUX_IPSR_DATA(IP5_26_25, REF50CK),
-       PINMUX_IPSR_MODSEL_DATA(IP5_26_25, CTS1_E, SEL_SCIF1_3),
-       PINMUX_IPSR_MODSEL_DATA(IP5_26_25, HCTS0_D, SEL_HSCIF_3),
-
-       /* IPSR6 */
-       PINMUX_IPSR_DATA(IP6_2_0, DU0_DR0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, SCIF_CLK_B, SEL_SCIF_CLK_1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, HRX0_D, SEL_HSCIF_3),
-       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, IETX_A, SEL_IEBUS_0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, TCLKA_A, SEL_MTU2_CLK_0),
-       PINMUX_IPSR_DATA(IP6_2_0, HIFD00),
-
-       PINMUX_IPSR_DATA(IP6_5_3, DU0_DR1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, SCK0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, HTX0_D, SEL_HSCIF_3),
-       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, IERX_A, SEL_IEBUS_0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, TCLKB_A, SEL_MTU2_CLK_0),
-       PINMUX_IPSR_DATA(IP6_5_3, HIFD01),
-
-       PINMUX_IPSR_DATA(IP6_7_6, DU0_DR2),
-       PINMUX_IPSR_MODSEL_DATA(IP6_7_6, RX0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_7_6, TCLKC_A, SEL_MTU2_CLK_0),
-       PINMUX_IPSR_DATA(IP6_7_6, HIFD02),
-
-       PINMUX_IPSR_DATA(IP6_9_8, DU0_DR3),
-       PINMUX_IPSR_MODSEL_DATA(IP6_9_8, TX0_B, SEL_SCIF0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_9_8, TCLKD_A, SEL_MTU2_CLK_0),
-       PINMUX_IPSR_DATA(IP6_9_8, HIFD03),
-
-       PINMUX_IPSR_DATA(IP6_11_10, DU0_DR4),
-       PINMUX_IPSR_MODSEL_DATA(IP6_11_10, CTS0_C, SEL_SCIF0_2),
-       PINMUX_IPSR_MODSEL_DATA(IP6_11_10, TIOC0A_A, SEL_MTU2_CH0_0),
-       PINMUX_IPSR_DATA(IP6_11_10, HIFD04),
-
-       PINMUX_IPSR_DATA(IP6_13_12, DU0_DR5),
-       PINMUX_IPSR_MODSEL_DATA(IP6_13_12, RTS0_C, SEL_SCIF0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_13_12, TIOC0B_A, SEL_MTU2_CH0_0),
-       PINMUX_IPSR_DATA(IP6_13_12, HIFD05),
-
-       PINMUX_IPSR_DATA(IP6_15_14, DU0_DR6),
-       PINMUX_IPSR_MODSEL_DATA(IP6_15_14, SCK1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP6_15_14, TIOC0C_A, SEL_MTU2_CH0_0),
-       PINMUX_IPSR_DATA(IP6_15_14, HIFD06),
-
-       PINMUX_IPSR_DATA(IP6_17_16, DU0_DR7),
-       PINMUX_IPSR_MODSEL_DATA(IP6_17_16, RX1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP6_17_16, TIOC0D_A, SEL_MTU2_CH0_0),
-       PINMUX_IPSR_DATA(IP6_17_16, HIFD07),
-
-       PINMUX_IPSR_DATA(IP6_20_18, DU0_DG0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, TX1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, HSCK0_D, SEL_HSCIF_3),
-       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, IECLK_A, SEL_IEBUS_0),
-       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, TIOC1A_A, SEL_MTU2_CH1_0),
-       PINMUX_IPSR_DATA(IP6_20_18, HIFD08),
-
-       PINMUX_IPSR_DATA(IP6_23_21, DU0_DG1),
-       PINMUX_IPSR_MODSEL_DATA(IP6_23_21, CTS1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP6_23_21, HRTS0_D, SEL_HSCIF_3),
-       PINMUX_IPSR_MODSEL_DATA(IP6_23_21, TIOC1B_A, SEL_MTU2_CH1_0),
-       PINMUX_IPSR_DATA(IP6_23_21, HIFD09),
-
-       /* IPSR7 */
-       PINMUX_IPSR_DATA(IP7_2_0, DU0_DG2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_2_0, RTS1_C, SEL_SCIF1_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_2_0, RMII0_MDC_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_2_0, TIOC2A_A, SEL_MTU2_CH2_0),
-       PINMUX_IPSR_DATA(IP7_2_0, HIFD10),
-
-       PINMUX_IPSR_DATA(IP7_5_3, DU0_DG3),
-       PINMUX_IPSR_MODSEL_DATA(IP7_5_3, SCK2_C, SEL_SCIF2_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_5_3, RMII0_MDIO_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_5_3, TIOC2B_A, SEL_MTU2_CH2_0),
-       PINMUX_IPSR_DATA(IP7_5_3, HIFD11),
-
-       PINMUX_IPSR_DATA(IP7_8_6, DU0_DG4),
-       PINMUX_IPSR_MODSEL_DATA(IP7_8_6, RX2_C, SEL_SCIF2_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_8_6, RMII0_CRS_DV_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_8_6, TIOC3A_A, SEL_MTU2_CH3_0),
-       PINMUX_IPSR_DATA(IP7_8_6, HIFD12),
-
-       PINMUX_IPSR_DATA(IP7_11_9, DU0_DG5),
-       PINMUX_IPSR_MODSEL_DATA(IP7_11_9, TX2_C, SEL_SCIF2_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_11_9, RMII0_RX_ER_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_11_9, TIOC3B_A, SEL_MTU2_CH3_0),
-       PINMUX_IPSR_DATA(IP7_11_9, HIFD13),
-
-       PINMUX_IPSR_DATA(IP7_14_12, DU0_DG6),
-       PINMUX_IPSR_MODSEL_DATA(IP7_14_12, RX3_C, SEL_SCIF3_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_14_12, RMII0_RXD0_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_14_12, TIOC3C_A, SEL_MTU2_CH3_0),
-       PINMUX_IPSR_DATA(IP7_14_12, HIFD14),
-
-       PINMUX_IPSR_DATA(IP7_17_15, DU0_DG7),
-       PINMUX_IPSR_MODSEL_DATA(IP7_17_15, TX3_C, SEL_SCIF3_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_17_15, RMII0_RXD1_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_17_15, TIOC3D_A, SEL_MTU2_CH3_0),
-       PINMUX_IPSR_DATA(IP7_17_15, HIFD15),
-
-       PINMUX_IPSR_DATA(IP7_20_18, DU0_DB0),
-       PINMUX_IPSR_MODSEL_DATA(IP7_20_18, RX4_C, SEL_SCIF4_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_20_18, RMII0_TXD_EN_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_20_18, TIOC4A_A, SEL_MTU2_CH4_0),
-       PINMUX_IPSR_DATA(IP7_20_18, HIFCS),
-
-       PINMUX_IPSR_DATA(IP7_23_21, DU0_DB1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_23_21, TX4_C, SEL_SCIF4_2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_23_21, RMII0_TXD0_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_23_21, TIOC4B_A, SEL_MTU2_CH4_0),
-       PINMUX_IPSR_DATA(IP7_23_21, HIFWR),
-
-       PINMUX_IPSR_DATA(IP7_26_24, DU0_DB2),
-       PINMUX_IPSR_MODSEL_DATA(IP7_26_24, RX5_B, SEL_SCIF5_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_26_24, RMII0_TXD1_B, SEL_RMII_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_26_24, TIOC4C_A, SEL_MTU2_CH4_0),
-
-       PINMUX_IPSR_DATA(IP7_28_27, DU0_DB3),
-       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, TX5_B, SEL_SCIF5_1),
-       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, TIOC4D_A, SEL_MTU2_CH4_0),
-       PINMUX_IPSR_DATA(IP7_28_27, HIFRD),
-
-       PINMUX_IPSR_DATA(IP7_30_29, DU0_DB4),
-       PINMUX_IPSR_DATA(IP7_30_29, HIFINT),
-
-       /* IPSR8 */
-       PINMUX_IPSR_DATA(IP8_1_0, DU0_DB5),
-       PINMUX_IPSR_DATA(IP8_1_0, HIFDREQ),
-
-       PINMUX_IPSR_DATA(IP8_3_2, DU0_DB6),
-       PINMUX_IPSR_DATA(IP8_3_2, HIFRDY),
-
-       PINMUX_IPSR_DATA(IP8_5_4, DU0_DB7),
-       PINMUX_IPSR_MODSEL_DATA(IP8_5_4, SSI_SCK0_B, SEL_SSI0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_5_4, HIFEBL_B, SEL_HIF_1),
-
-       PINMUX_IPSR_DATA(IP8_7_6, DU0_DOTCLKIN),
-       PINMUX_IPSR_MODSEL_DATA(IP8_7_6, HSPI_CS0_C, SEL_HSPI_2),
-       PINMUX_IPSR_MODSEL_DATA(IP8_7_6, SSI_WS0_B, SEL_SSI0_1),
-
-       PINMUX_IPSR_DATA(IP8_9_8, DU0_DOTCLKOUT),
-       PINMUX_IPSR_MODSEL_DATA(IP8_9_8, HSPI_CLK0_C, SEL_HSPI_2),
-       PINMUX_IPSR_MODSEL_DATA(IP8_9_8, SSI_SDATA0_B, SEL_SSI0_1),
-
-       PINMUX_IPSR_DATA(IP8_11_10, DU0_EXHSYNC_DU0_HSYNC),
-       PINMUX_IPSR_MODSEL_DATA(IP8_11_10, HSPI_TX0_C, SEL_HSPI_2),
-       PINMUX_IPSR_MODSEL_DATA(IP8_11_10, SSI_SCK1_B, SEL_SSI1_1),
-
-       PINMUX_IPSR_DATA(IP8_13_12, DU0_EXVSYNC_DU0_VSYNC),
-       PINMUX_IPSR_MODSEL_DATA(IP8_13_12, HSPI_RX0_C, SEL_HSPI_2),
-       PINMUX_IPSR_MODSEL_DATA(IP8_13_12, SSI_WS1_B, SEL_SSI1_1),
-
-       PINMUX_IPSR_DATA(IP8_15_14, DU0_EXODDF_DU0_ODDF),
-       PINMUX_IPSR_MODSEL_DATA(IP8_15_14, CAN0_RX_B, SEL_RCAN0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_15_14, HSCK0_B, SEL_HSCIF_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_15_14, SSI_SDATA1_B, SEL_SSI1_1),
-
-       PINMUX_IPSR_DATA(IP8_17_16, DU0_DISP),
-       PINMUX_IPSR_MODSEL_DATA(IP8_17_16, CAN0_TX_B, SEL_RCAN0_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_17_16, HRX0_B, SEL_HSCIF_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_17_16, AUDIO_CLKA_B, SEL_AUDIO_CLKA_1),
-
-       PINMUX_IPSR_DATA(IP8_19_18, DU0_CDE),
-       PINMUX_IPSR_MODSEL_DATA(IP8_19_18, HTX0_B, SEL_HSCIF_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_19_18, AUDIO_CLKB_B, SEL_AUDIO_CLKB_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_19_18, LCD_VCPWC_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP8_22_20, IRQ0_A, SEL_INTC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_22_20, HSPI_TX_B, SEL_HSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_22_20, RX3_E, SEL_SCIF3_4),
-       PINMUX_IPSR_DATA(IP8_22_20, ET0_ERXD0),
-
-       PINMUX_IPSR_MODSEL_DATA(IP8_25_23, IRQ1_A, SEL_INTC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_25_23, HSPI_RX_B, SEL_HSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_25_23, TX3_E, SEL_SCIF3_4),
-       PINMUX_IPSR_DATA(IP8_25_23, ET0_ERXD1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, IRQ2_A, SEL_INTC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, CTS0_A, SEL_SCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, HCTS0_B, SEL_HSCIF_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, ET0_ERXD2_A, SEL_ET0_0),
-
-       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, IRQ3_A, SEL_INTC_0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, RTS0_A, SEL_SCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, HRTS0_B, SEL_HSCIF_1),
-       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, ET0_ERXD3_A, SEL_ET0_0),
-
-       /* IPSR9 */
-       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, VI1_CLK_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, FD0_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, LCD_DATA0_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, VI1_0_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, FD1_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, LCD_DATA1_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_5_4, VI1_1_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_5_4, FD2_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_5_4, LCD_DATA2_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_7_6, VI1_2_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_7_6, FD3_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_7_6, LCD_DATA3_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_9_8, VI1_3_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_9_8, FD4_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_9_8, LCD_DATA4_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_11_10, VI1_4_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_11_10, FD5_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_11_10, LCD_DATA5_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, VI1_5_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, FD6_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, LCD_DATA6_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, VI1_6_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, FD7_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, LCD_DATA7_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_17_16, VI1_7_A, SEL_VIN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_17_16, FCE_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_17_16, LCD_DATA8_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_19_18, SSI_SCK0_A, SEL_SSI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_19_18, TIOC1A_B, SEL_MTU2_CH1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_19_18, LCD_DATA9_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_21_20, SSI_WS0_A, SEL_SSI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_21_20, TIOC1B_B, SEL_MTU2_CH1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_21_20, LCD_DATA10_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, SSI_SDATA0_A, SEL_SSI0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, VI1_0_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, TIOC2A_B, SEL_MTU2_CH2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, LCD_DATA11_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, SSI_SCK1_A, SEL_SSI1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, VI1_1_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, TIOC2B_B, SEL_MTU2_CH2_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, LCD_DATA12_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, SSI_WS1_A, SEL_SSI1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, VI1_2_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, LCD_DATA13_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, SSI_SDATA1_A, SEL_SSI1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, VI1_3_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, LCD_DATA14_B, SEL_LCDC_1),
-
-       /* IPSE10 */
-       PINMUX_IPSR_DATA(IP10_2_0, SSI_SCK23),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, VI1_4_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, RX1_D, SEL_SCIF1_3),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, FCLE_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, LCD_DATA15_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_DATA(IP10_5_3, SSI_WS23),
-       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, VI1_5_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, TX1_D, SEL_SCIF1_3),
-       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, HSCK0_C, SEL_HSCIF_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, FALE_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, LCD_DON_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_DATA(IP10_8_6, SSI_SDATA2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, VI1_6_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, HRX0_C, SEL_HSCIF_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, FRE_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, LCD_CL1_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_DATA(IP10_11_9, SSI_SDATA3),
-       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, VI1_7_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, HTX0_C, SEL_HSCIF_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, FWE_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, LCD_CL2_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, AUDIO_CLKA_A, SEL_AUDIO_CLKA_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, VI1_CLK_B, SEL_VIN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, SCK1_D, SEL_SCIF1_3),
-       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, IECLK_B, SEL_IEBUS_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, LCD_FLM_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP10_15, AUDIO_CLKB_A, SEL_AUDIO_CLKB_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_15, LCD_CLK_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_DATA(IP10_18_16, AUDIO_CLKC),
-       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, SCK1_E, SEL_SCIF1_4),
-       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, HCTS0_C, SEL_HSCIF_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, FRB_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, LCD_VEPWC_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_DATA(IP10_21_19, AUDIO_CLKOUT),
-       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, TX1_E, SEL_SCIF1_4),
-       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, HRTS0_C, SEL_HSCIF_2),
-       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, FSE_B, SEL_FLCTL_1),
-       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, LCD_M_DISP_B, SEL_LCDC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP10_22, CAN_CLK_A, SEL_RCAN_CLK_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_22, RX4_D, SEL_SCIF4_3),
-
-       PINMUX_IPSR_MODSEL_DATA(IP10_24_23, CAN0_TX_A, SEL_RCAN0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_24_23, TX4_D, SEL_SCIF4_3),
-       PINMUX_IPSR_DATA(IP10_24_23, MLB_CLK),
-
-       PINMUX_IPSR_MODSEL_DATA(IP10_25, CAN1_RX_A, SEL_RCAN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_25, IRQ1_B, SEL_INTC_1),
-
-       PINMUX_IPSR_MODSEL_DATA(IP10_27_26, CAN0_RX_A, SEL_RCAN0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_27_26, IRQ0_B, SEL_INTC_1),
-       PINMUX_IPSR_DATA(IP10_27_26, MLB_SIG),
-
-       PINMUX_IPSR_MODSEL_DATA(IP10_29_28, CAN1_TX_A, SEL_RCAN1_0),
-       PINMUX_IPSR_MODSEL_DATA(IP10_29_28, TX5_C, SEL_SCIF1_2),
-       PINMUX_IPSR_DATA(IP10_29_28, MLB_DAT),
-
-       /* IPSR11 */
-       PINMUX_IPSR_DATA(IP11_0, SCL1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_0, SCIF_CLK_C, SEL_SCIF_CLK_2),
-
-       PINMUX_IPSR_DATA(IP11_1, SDA1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_0, RX1_E, SEL_SCIF1_4),
-
-       PINMUX_IPSR_DATA(IP11_2, SDA0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_2, HIFEBL_A, SEL_HIF_0),
-
-       PINMUX_IPSR_DATA(IP11_3, SDSELF),
-       PINMUX_IPSR_MODSEL_DATA(IP11_3, RTS1_E, SEL_SCIF1_3),
-
-       PINMUX_IPSR_MODSEL_DATA(IP11_6_4, SCIF_CLK_A, SEL_SCIF_CLK_0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_6_4, HSPI_CLK_A, SEL_HSPI_0),
-       PINMUX_IPSR_DATA(IP11_6_4, VI0_CLK),
-       PINMUX_IPSR_MODSEL_DATA(IP11_6_4, RMII0_TXD0_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP11_6_4, ET0_ERXD4),
-
-       PINMUX_IPSR_MODSEL_DATA(IP11_9_7, SCK0_A, SEL_SCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_9_7, HSPI_CS_A, SEL_HSPI_0),
-       PINMUX_IPSR_DATA(IP11_9_7, VI0_CLKENB),
-       PINMUX_IPSR_MODSEL_DATA(IP11_9_7, RMII0_TXD1_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP11_9_7, ET0_ERXD5),
-
-       PINMUX_IPSR_MODSEL_DATA(IP11_11_10, RX0_A, SEL_SCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_11_10, HSPI_RX_A, SEL_HSPI_0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_11_10, RMII0_RXD0_A, SEL_RMII_0),
-       PINMUX_IPSR_DATA(IP11_11_10, ET0_ERXD6),
-
-       PINMUX_IPSR_MODSEL_DATA(IP11_12, TX0_A, SEL_SCIF0_0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_12, HSPI_TX_A, SEL_HSPI_0),
-
-       PINMUX_IPSR_DATA(IP11_15_13, PENC1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, TX3_D, SEL_SCIF3_3),
-       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, CAN1_TX_B,  SEL_RCAN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, TX5_D, SEL_SCIF5_3),
-       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, IETX_B, SEL_IEBUS_1),
-
-       PINMUX_IPSR_DATA(IP11_18_16, USB_OVC1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, RX3_D, SEL_SCIF3_3),
-       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, CAN1_RX_B, SEL_RCAN1_1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, RX5_D, SEL_SCIF5_3),
-       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, IERX_B, SEL_IEBUS_1),
-
-       PINMUX_IPSR_DATA(IP11_20_19, DREQ0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_20_19, SD1_CLK_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP11_20_19, ET0_TX_EN),
-
-       PINMUX_IPSR_DATA(IP11_22_21, DACK0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_22_21, SD1_DAT3_A, SEL_SDHI1_0),
-       PINMUX_IPSR_DATA(IP11_22_21, ET0_TX_ER),
-
-       PINMUX_IPSR_DATA(IP11_25_23, DREQ1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, HSPI_CLK_B, SEL_HSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, RX4_B, SEL_SCIF4_1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, ET0_PHY_INT_C, SEL_ET0_CTL_0),
-       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, ET0_TX_CLK_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP11_27_26, DACK1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_27_26, HSPI_CS_B, SEL_HSPI_1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_27_26, TX4_B, SEL_SCIF3_1),
-       PINMUX_IPSR_MODSEL_DATA(IP11_27_26, ET0_RX_CLK_A, SEL_ET0_0),
-
-       PINMUX_IPSR_DATA(IP11_28, PRESETOUT),
-       PINMUX_IPSR_DATA(IP11_28, ST_CLKOUT),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       PINMUX_GPIO_GP_ALL(),
-
-       GPIO_FN(CLKOUT), GPIO_FN(BS), GPIO_FN(CS0), GPIO_FN(EX_CS0),
-       GPIO_FN(RD), GPIO_FN(WE0), GPIO_FN(WE1),
-       GPIO_FN(SCL0), GPIO_FN(PENC0), GPIO_FN(USB_OVC0),
-       GPIO_FN(IRQ2_B), GPIO_FN(IRQ3_B),
-
-       /* IPSR0 */
-       GPIO_FN(A0), GPIO_FN(ST0_CLKIN), GPIO_FN(LCD_DATA0_A),
-       GPIO_FN(TCLKA_C),
-       GPIO_FN(A1), GPIO_FN(ST0_REQ), GPIO_FN(LCD_DATA1_A),
-       GPIO_FN(TCLKB_C),
-       GPIO_FN(A2), GPIO_FN(ST0_SYC), GPIO_FN(LCD_DATA2_A),
-       GPIO_FN(TCLKC_C),
-       GPIO_FN(A3), GPIO_FN(ST0_VLD), GPIO_FN(LCD_DATA3_A),
-       GPIO_FN(TCLKD_C),
-       GPIO_FN(A4), GPIO_FN(ST0_D0), GPIO_FN(LCD_DATA4_A),
-       GPIO_FN(TIOC0A_C),
-       GPIO_FN(A5), GPIO_FN(ST0_D1), GPIO_FN(LCD_DATA5_A),
-       GPIO_FN(TIOC0B_C),
-       GPIO_FN(A6), GPIO_FN(ST0_D2), GPIO_FN(LCD_DATA6_A),
-       GPIO_FN(TIOC0C_C),
-       GPIO_FN(A7), GPIO_FN(ST0_D3), GPIO_FN(LCD_DATA7_A),
-       GPIO_FN(TIOC0D_C),
-       GPIO_FN(A8), GPIO_FN(ST0_D4), GPIO_FN(LCD_DATA8_A),
-       GPIO_FN(TIOC1A_C),
-       GPIO_FN(A9), GPIO_FN(ST0_D5), GPIO_FN(LCD_DATA9_A),
-       GPIO_FN(TIOC1B_C),
-       GPIO_FN(A10), GPIO_FN(ST0_D6), GPIO_FN(LCD_DATA10_A),
-       GPIO_FN(TIOC2A_C),
-       GPIO_FN(A11), GPIO_FN(ST0_D7), GPIO_FN(LCD_DATA11_A),
-       GPIO_FN(TIOC2B_C),
-       GPIO_FN(A12), GPIO_FN(LCD_DATA12_A), GPIO_FN(TIOC3A_C),
-       GPIO_FN(A13), GPIO_FN(LCD_DATA13_A), GPIO_FN(TIOC3B_C),
-       GPIO_FN(A14), GPIO_FN(LCD_DATA14_A), GPIO_FN(TIOC3C_C),
-       GPIO_FN(A15), GPIO_FN(ST0_VCO_CLKIN), GPIO_FN(LCD_DATA15_A),
-       GPIO_FN(TIOC3D_C),
-
-       /* IPSR1 */
-       GPIO_FN(A16), GPIO_FN(ST0_PWM), GPIO_FN(LCD_DON_A),
-       GPIO_FN(TIOC4A_C),
-       GPIO_FN(A17), GPIO_FN(ST1_VCO_CLKIN), GPIO_FN(LCD_CL1_A),
-       GPIO_FN(TIOC4B_C),
-       GPIO_FN(A18), GPIO_FN(ST1_PWM), GPIO_FN(LCD_CL2_A),
-       GPIO_FN(TIOC4C_C),
-       GPIO_FN(A19), GPIO_FN(ST1_CLKIN), GPIO_FN(LCD_CLK_A),
-       GPIO_FN(TIOC4D_C),
-       GPIO_FN(A20), GPIO_FN(ST1_REQ), GPIO_FN(LCD_FLM_A),
-       GPIO_FN(A21), GPIO_FN(ST1_SYC), GPIO_FN(LCD_VCPWC_A),
-       GPIO_FN(A22), GPIO_FN(ST1_VLD), GPIO_FN(LCD_VEPWC_A),
-       GPIO_FN(A23), GPIO_FN(ST1_D0), GPIO_FN(LCD_M_DISP_A),
-       GPIO_FN(A24), GPIO_FN(RX2_D), GPIO_FN(ST1_D1),
-       GPIO_FN(A25), GPIO_FN(TX2_D), GPIO_FN(ST1_D2),
-       GPIO_FN(D0), GPIO_FN(SD0_DAT0_A), GPIO_FN(MMC_D0_A),
-       GPIO_FN(ST1_D3), GPIO_FN(FD0_A),
-       GPIO_FN(D1), GPIO_FN(SD0_DAT1_A), GPIO_FN(MMC_D1_A),
-       GPIO_FN(ST1_D4), GPIO_FN(FD1_A),
-       GPIO_FN(D2), GPIO_FN(SD0_DAT2_A), GPIO_FN(MMC_D2_A),
-       GPIO_FN(ST1_D5), GPIO_FN(FD2_A),
-       GPIO_FN(D3), GPIO_FN(SD0_DAT3_A), GPIO_FN(MMC_D3_A),
-       GPIO_FN(ST1_D6), GPIO_FN(FD3_A),
-
-       /* IPSR2 */
-       GPIO_FN(D4), GPIO_FN(SD0_CD_A), GPIO_FN(MMC_D4_A), GPIO_FN(ST1_D7),
-       GPIO_FN(FD4_A),
-       GPIO_FN(D5), GPIO_FN(SD0_WP_A), GPIO_FN(MMC_D5_A), GPIO_FN(FD5_A),
-       GPIO_FN(D6), GPIO_FN(RSPI_RSPCK_A), GPIO_FN(MMC_D6_A),
-               GPIO_FN(QSPCLK_A),
-       GPIO_FN(FD6_A),
-       GPIO_FN(D7), GPIO_FN(RSPI_SSL_A), GPIO_FN(MMC_D7_A), GPIO_FN(QSSL_A),
-       GPIO_FN(FD7_A),
-       GPIO_FN(D8), GPIO_FN(SD0_CLK_A), GPIO_FN(MMC_CLK_A), GPIO_FN(QIO2_A),
-       GPIO_FN(FCE_A), GPIO_FN(ET0_GTX_CLK_B),
-       GPIO_FN(D9), GPIO_FN(SD0_CMD_A), GPIO_FN(MMC_CMD_A), GPIO_FN(QIO3_A),
-       GPIO_FN(FCLE_A), GPIO_FN(ET0_ETXD1_B),
-       GPIO_FN(D10), GPIO_FN(RSPI_MOSI_A), GPIO_FN(QMO_QIO0_A),
-               GPIO_FN(FALE_A), GPIO_FN(ET0_ETXD2_B),
-       GPIO_FN(D11), GPIO_FN(RSPI_MISO_A), GPIO_FN(QMI_QIO1_A), GPIO_FN(FRE_A),
-               GPIO_FN(ET0_ETXD3_B),
-       GPIO_FN(D12), GPIO_FN(FWE_A), GPIO_FN(ET0_ETXD5_B),
-       GPIO_FN(D13), GPIO_FN(RX2_B), GPIO_FN(FRB_A), GPIO_FN(ET0_ETXD6_B),
-       GPIO_FN(D14), GPIO_FN(TX2_B), GPIO_FN(FSE_A), GPIO_FN(ET0_TX_CLK_B),
-
-       /* IPSR3 */
-       GPIO_FN(D15), GPIO_FN(SCK2_B),
-       GPIO_FN(CS1_A26), GPIO_FN(QIO3_B),
-       GPIO_FN(EX_CS1), GPIO_FN(RX3_B), GPIO_FN(ATACS0), GPIO_FN(QIO2_B),
-       GPIO_FN(ET0_ETXD0),
-       GPIO_FN(EX_CS2), GPIO_FN(TX3_B), GPIO_FN(ATACS1), GPIO_FN(QSPCLK_B),
-       GPIO_FN(ET0_GTX_CLK_A),
-       GPIO_FN(EX_CS3), GPIO_FN(SD1_CD_A), GPIO_FN(ATARD), GPIO_FN(QMO_QIO0_B),
-       GPIO_FN(ET0_ETXD1_A),
-       GPIO_FN(EX_CS4), GPIO_FN(SD1_WP_A), GPIO_FN(ATAWR), GPIO_FN(QMI_QIO1_B),
-       GPIO_FN(ET0_ETXD2_A),
-       GPIO_FN(EX_CS5), GPIO_FN(SD1_CMD_A), GPIO_FN(ATADIR), GPIO_FN(QSSL_B),
-       GPIO_FN(ET0_ETXD3_A),
-       GPIO_FN(RD_WR), GPIO_FN(TCLK1_B),
-       GPIO_FN(EX_WAIT0), GPIO_FN(TCLK1_B),
-       GPIO_FN(EX_WAIT1), GPIO_FN(SD1_DAT0_A), GPIO_FN(DREQ2),
-               GPIO_FN(CAN1_TX_C), GPIO_FN(ET0_LINK_C), GPIO_FN(ET0_ETXD5_A),
-       GPIO_FN(EX_WAIT2), GPIO_FN(SD1_DAT1_A), GPIO_FN(DACK2),
-               GPIO_FN(CAN1_RX_C), GPIO_FN(ET0_MAGIC_C), GPIO_FN(ET0_ETXD6_A),
-       GPIO_FN(DRACK0), GPIO_FN(SD1_DAT2_A), GPIO_FN(ATAG), GPIO_FN(TCLK1_A),
-       GPIO_FN(ET0_ETXD7),
-
-       /* IPSR4 */
-       GPIO_FN(HCTS0_A), GPIO_FN(CTS1_A), GPIO_FN(VI0_FIELD),
-               GPIO_FN(RMII0_RXD1_A), GPIO_FN(ET0_ERXD7),
-       GPIO_FN(HRTS0_A), GPIO_FN(RTS1_A), GPIO_FN(VI0_HSYNC),
-               GPIO_FN(RMII0_TXD_EN_A), GPIO_FN(ET0_RX_DV),
-       GPIO_FN(HSCK0_A), GPIO_FN(SCK1_A), GPIO_FN(VI0_VSYNC),
-               GPIO_FN(RMII0_RX_ER_A), GPIO_FN(ET0_RX_ER),
-       GPIO_FN(HRX0_A), GPIO_FN(RX1_A), GPIO_FN(VI0_DATA0_VI0_B0),
-               GPIO_FN(RMII0_CRS_DV_A), GPIO_FN(ET0_CRS),
-       GPIO_FN(HTX0_A), GPIO_FN(TX1_A), GPIO_FN(VI0_DATA1_VI0_B1),
-               GPIO_FN(RMII0_MDC_A), GPIO_FN(ET0_COL),
-       GPIO_FN(CTS0_B), GPIO_FN(VI0_DATA2_VI0_B2), GPIO_FN(RMII0_MDIO_A),
-               GPIO_FN(ET0_MDC),
-       GPIO_FN(RTS0_B), GPIO_FN(VI0_DATA3_VI0_B3), GPIO_FN(ET0_MDIO_A),
-       GPIO_FN(SCK1_B), GPIO_FN(VI0_DATA4_VI0_B4), GPIO_FN(ET0_LINK_A),
-       GPIO_FN(RX1_B), GPIO_FN(VI0_DATA5_VI0_B5), GPIO_FN(ET0_MAGIC_A),
-       GPIO_FN(TX1_B), GPIO_FN(VI0_DATA6_VI0_G0), GPIO_FN(ET0_PHY_INT_A),
-       GPIO_FN(CTS1_B), GPIO_FN(VI0_DATA7_VI0_G1),
-       GPIO_FN(RTS1_B), GPIO_FN(VI0_G2),
-       GPIO_FN(SCK2_A), GPIO_FN(VI0_G3),
-
-       /* IPSR5 */
-       GPIO_FN(REF50CK), GPIO_FN(CTS1_E), GPIO_FN(HCTS0_D),
-       GPIO_FN(REF125CK), GPIO_FN(ADTRG), GPIO_FN(RX5_C),
-       GPIO_FN(SD2_WP_A), GPIO_FN(TX5_A), GPIO_FN(VI0_R5),
-       GPIO_FN(SD2_CD_A), GPIO_FN(RX5_A), GPIO_FN(VI0_R4),
-               GPIO_FN(ET0_PHY_INT_B),
-       GPIO_FN(SD2_DAT3_A), GPIO_FN(TX4_A), GPIO_FN(VI0_R3),
-               GPIO_FN(ET0_MAGIC_B),
-       GPIO_FN(SD2_DAT2_A), GPIO_FN(RX4_A), GPIO_FN(VI0_R2),
-               GPIO_FN(ET0_LINK_B),
-       GPIO_FN(SD2_DAT1_A), GPIO_FN(TX3_A), GPIO_FN(VI0_R1),
-               GPIO_FN(ET0_MDIO_B),
-       GPIO_FN(SD2_DAT0_A), GPIO_FN(RX3_A), GPIO_FN(VI0_R0),
-               GPIO_FN(ET0_ERXD3_B),
-       GPIO_FN(SD2_CMD_A), GPIO_FN(TX2_A), GPIO_FN(VI0_G5),
-               GPIO_FN(ET0_ERXD2_B),
-       GPIO_FN(SD2_CLK_A), GPIO_FN(RX2_A), GPIO_FN(VI0_G4),
-               GPIO_FN(ET0_RX_CLK_B),
-
-       /* IPSR6 */
-       GPIO_FN(DU0_DG1), GPIO_FN(CTS1_C), GPIO_FN(HRTS0_D),
-               GPIO_FN(TIOC1B_A), GPIO_FN(HIFD09),
-       GPIO_FN(DU0_DG0), GPIO_FN(TX1_C), GPIO_FN(HSCK0_D),
-               GPIO_FN(IECLK_A), GPIO_FN(TIOC1A_A), GPIO_FN(HIFD08),
-       GPIO_FN(DU0_DR7), GPIO_FN(RX1_C), GPIO_FN(TIOC0D_A),
-               GPIO_FN(HIFD07),
-       GPIO_FN(DU0_DR6), GPIO_FN(SCK1_C), GPIO_FN(TIOC0C_A),
-               GPIO_FN(HIFD06),
-       GPIO_FN(DU0_DR5), GPIO_FN(RTS0_C), GPIO_FN(TIOC0B_A),
-               GPIO_FN(HIFD05),
-       GPIO_FN(DU0_DR4), GPIO_FN(CTS0_C), GPIO_FN(TIOC0A_A),
-               GPIO_FN(HIFD04),
-       GPIO_FN(DU0_DR3), GPIO_FN(TX0_B), GPIO_FN(TCLKD_A), GPIO_FN(HIFD03),
-       GPIO_FN(DU0_DR2), GPIO_FN(RX0_B), GPIO_FN(TCLKC_A), GPIO_FN(HIFD02),
-       GPIO_FN(DU0_DR1), GPIO_FN(SCK0_B), GPIO_FN(HTX0_D),
-               GPIO_FN(IERX_A), GPIO_FN(TCLKB_A), GPIO_FN(HIFD01),
-       GPIO_FN(DU0_DR0), GPIO_FN(SCIF_CLK_B), GPIO_FN(HRX0_D),
-               GPIO_FN(IETX_A), GPIO_FN(TCLKA_A), GPIO_FN(HIFD00),
-
-       /* IPSR7 */
-       GPIO_FN(DU0_DB4), GPIO_FN(HIFINT),
-       GPIO_FN(DU0_DB3), GPIO_FN(TX5_B), GPIO_FN(TIOC4D_A), GPIO_FN(HIFRD),
-       GPIO_FN(DU0_DB2), GPIO_FN(RX5_B), GPIO_FN(RMII0_TXD1_B),
-               GPIO_FN(TIOC4C_A), GPIO_FN(HIFWR),
-       GPIO_FN(DU0_DB1), GPIO_FN(TX4_C), GPIO_FN(RMII0_TXD0_B),
-               GPIO_FN(TIOC4B_A), GPIO_FN(HIFRS),
-       GPIO_FN(DU0_DB0), GPIO_FN(RX4_C), GPIO_FN(RMII0_TXD_EN_B),
-               GPIO_FN(TIOC4A_A), GPIO_FN(HIFCS),
-       GPIO_FN(DU0_DG7), GPIO_FN(TX3_C), GPIO_FN(RMII0_RXD1_B),
-               GPIO_FN(TIOC3D_A), GPIO_FN(HIFD15),
-       GPIO_FN(DU0_DG6), GPIO_FN(RX3_C), GPIO_FN(RMII0_RXD0_B),
-               GPIO_FN(TIOC3C_A), GPIO_FN(HIFD14),
-       GPIO_FN(DU0_DG5), GPIO_FN(TX2_C), GPIO_FN(RMII0_RX_ER_B),
-               GPIO_FN(TIOC3B_A), GPIO_FN(HIFD13),
-       GPIO_FN(DU0_DG4), GPIO_FN(RX2_C), GPIO_FN(RMII0_CRS_DV_B),
-               GPIO_FN(TIOC3A_A), GPIO_FN(HIFD12),
-       GPIO_FN(DU0_DG3), GPIO_FN(SCK2_C), GPIO_FN(RMII0_MDIO_B),
-               GPIO_FN(TIOC2B_A), GPIO_FN(HIFD11),
-       GPIO_FN(DU0_DG2), GPIO_FN(RTS1_C), GPIO_FN(RMII0_MDC_B),
-               GPIO_FN(TIOC2A_A), GPIO_FN(HIFD10),
-
-       /* IPSR8 */
-       GPIO_FN(IRQ3_A), GPIO_FN(RTS0_A), GPIO_FN(HRTS0_B),
-               GPIO_FN(ET0_ERXD3_A),
-       GPIO_FN(IRQ2_A), GPIO_FN(CTS0_A), GPIO_FN(HCTS0_B),
-               GPIO_FN(ET0_ERXD2_A),
-       GPIO_FN(IRQ1_A), GPIO_FN(HSPI_RX_B), GPIO_FN(TX3_E),
-               GPIO_FN(ET0_ERXD1),
-       GPIO_FN(IRQ0_A), GPIO_FN(HSPI_TX_B), GPIO_FN(RX3_E),
-               GPIO_FN(ET0_ERXD0),
-       GPIO_FN(DU0_CDE), GPIO_FN(HTX0_B), GPIO_FN(AUDIO_CLKB_B),
-               GPIO_FN(LCD_VCPWC_B),
-       GPIO_FN(DU0_DISP), GPIO_FN(CAN0_TX_B), GPIO_FN(HRX0_B),
-               GPIO_FN(AUDIO_CLKA_B),
-       GPIO_FN(DU0_EXODDF_DU0_ODDF), GPIO_FN(CAN0_RX_B), GPIO_FN(HSCK0_B),
-               GPIO_FN(SSI_SDATA1_B),
-       GPIO_FN(DU0_EXVSYNC_DU0_VSYNC), GPIO_FN(HSPI_RX0_C),
-               GPIO_FN(SSI_WS1_B),
-       GPIO_FN(DU0_EXHSYNC_DU0_HSYNC), GPIO_FN(HSPI_TX0_C),
-               GPIO_FN(SSI_SCK1_B),
-       GPIO_FN(DU0_DOTCLKOUT), GPIO_FN(HSPI_CLK0_C),
-               GPIO_FN(SSI_SDATA0_B),
-       GPIO_FN(DU0_DOTCLKIN), GPIO_FN(HSPI_CS0_C),
-               GPIO_FN(SSI_WS0_B),
-       GPIO_FN(DU0_DB7), GPIO_FN(SSI_SCK0_B), GPIO_FN(HIFEBL_B),
-       GPIO_FN(DU0_DB6), GPIO_FN(HIFRDY),
-       GPIO_FN(DU0_DB5), GPIO_FN(HIFDREQ),
-
-       /* IPSR9 */
-       GPIO_FN(SSI_SDATA1_A), GPIO_FN(VI1_3_B), GPIO_FN(LCD_DATA14_B),
-       GPIO_FN(SSI_WS1_A), GPIO_FN(VI1_2_B), GPIO_FN(LCD_DATA13_B),
-       GPIO_FN(SSI_SCK1_A), GPIO_FN(VI1_1_B), GPIO_FN(TIOC2B_B),
-               GPIO_FN(LCD_DATA12_B),
-       GPIO_FN(SSI_SDATA0_A), GPIO_FN(VI1_0_B), GPIO_FN(TIOC2A_B),
-               GPIO_FN(LCD_DATA11_B),
-       GPIO_FN(SSI_WS0_A), GPIO_FN(TIOC1B_B), GPIO_FN(LCD_DATA10_B),
-       GPIO_FN(SSI_SCK0_A), GPIO_FN(TIOC1A_B), GPIO_FN(LCD_DATA9_B),
-       GPIO_FN(VI1_7_A), GPIO_FN(FCE_B), GPIO_FN(LCD_DATA8_B),
-       GPIO_FN(VI1_6_A), GPIO_FN(FD7_B), GPIO_FN(LCD_DATA7_B),
-       GPIO_FN(VI1_5_A), GPIO_FN(FD6_B), GPIO_FN(LCD_DATA6_B),
-       GPIO_FN(VI1_4_A), GPIO_FN(FD5_B), GPIO_FN(LCD_DATA5_B),
-       GPIO_FN(VI1_3_A), GPIO_FN(FD4_B), GPIO_FN(LCD_DATA4_B),
-       GPIO_FN(VI1_2_A), GPIO_FN(FD3_B), GPIO_FN(LCD_DATA3_B),
-       GPIO_FN(VI1_1_A), GPIO_FN(FD2_B), GPIO_FN(LCD_DATA2_B),
-       GPIO_FN(VI1_0_A), GPIO_FN(FD1_B), GPIO_FN(LCD_DATA1_B),
-       GPIO_FN(VI1_CLK_A), GPIO_FN(FD0_B), GPIO_FN(LCD_DATA0_B),
-
-       /* IPSR10 */
-       GPIO_FN(CAN1_TX_A), GPIO_FN(TX5_C), GPIO_FN(MLB_DAT),
-       GPIO_FN(CAN0_RX_A), GPIO_FN(IRQ0_B), GPIO_FN(MLB_SIG),
-       GPIO_FN(CAN1_RX_A), GPIO_FN(IRQ1_B),
-       GPIO_FN(CAN0_TX_A), GPIO_FN(TX4_D), GPIO_FN(MLB_CLK),
-       GPIO_FN(CAN_CLK_A), GPIO_FN(RX4_D),
-       GPIO_FN(AUDIO_CLKOUT), GPIO_FN(TX1_E), GPIO_FN(HRTS0_C),
-               GPIO_FN(FSE_B), GPIO_FN(LCD_M_DISP_B),
-       GPIO_FN(AUDIO_CLKC), GPIO_FN(SCK1_E), GPIO_FN(HCTS0_C),
-               GPIO_FN(FRB_B), GPIO_FN(LCD_VEPWC_B),
-       GPIO_FN(AUDIO_CLKB_A), GPIO_FN(LCD_CLK_B),
-       GPIO_FN(AUDIO_CLKA_A), GPIO_FN(VI1_CLK_B), GPIO_FN(SCK1_D),
-               GPIO_FN(IECLK_B), GPIO_FN(LCD_FLM_B),
-       GPIO_FN(SSI_SDATA3), GPIO_FN(VI1_7_B), GPIO_FN(HTX0_C),
-               GPIO_FN(FWE_B), GPIO_FN(LCD_CL2_B),
-       GPIO_FN(SSI_SDATA2), GPIO_FN(VI1_6_B), GPIO_FN(HRX0_C),
-               GPIO_FN(FRE_B), GPIO_FN(LCD_CL1_B),
-       GPIO_FN(SSI_WS23), GPIO_FN(VI1_5_B), GPIO_FN(TX1_D),
-               GPIO_FN(HSCK0_C), GPIO_FN(FALE_B), GPIO_FN(LCD_DON_B),
-       GPIO_FN(SSI_SCK23), GPIO_FN(VI1_4_B), GPIO_FN(RX1_D),
-               GPIO_FN(FCLE_B), GPIO_FN(LCD_DATA15_B),
-
-       /* IPSR11 */
-       GPIO_FN(PRESETOUT), GPIO_FN(ST_CLKOUT),
-       GPIO_FN(DACK1), GPIO_FN(HSPI_CS_B), GPIO_FN(TX4_B),
-               GPIO_FN(ET0_RX_CLK_A),
-       GPIO_FN(DREQ1), GPIO_FN(HSPI_CLK_B), GPIO_FN(RX4_B),
-               GPIO_FN(ET0_PHY_INT_C), GPIO_FN(ET0_TX_CLK_A),
-       GPIO_FN(DACK0), GPIO_FN(SD1_DAT3_A), GPIO_FN(ET0_TX_ER),
-       GPIO_FN(DREQ0), GPIO_FN(SD1_CLK_A), GPIO_FN(ET0_TX_EN),
-       GPIO_FN(USB_OVC1), GPIO_FN(RX3_D), GPIO_FN(CAN1_RX_B),
-               GPIO_FN(RX5_D), GPIO_FN(IERX_B),
-       GPIO_FN(PENC1), GPIO_FN(TX3_D), GPIO_FN(CAN1_TX_B),
-               GPIO_FN(TX5_D), GPIO_FN(IETX_B),
-       GPIO_FN(TX0_A), GPIO_FN(HSPI_TX_A),
-       GPIO_FN(RX0_A), GPIO_FN(HSPI_RX_A), GPIO_FN(RMII0_RXD0_A),
-               GPIO_FN(ET0_ERXD6),
-       GPIO_FN(SCK0_A), GPIO_FN(HSPI_CS_A), GPIO_FN(VI0_CLKENB),
-               GPIO_FN(RMII0_TXD1_A), GPIO_FN(ET0_ERXD5),
-       GPIO_FN(SCIF_CLK_A), GPIO_FN(HSPI_CLK_A), GPIO_FN(VI0_CLK),
-               GPIO_FN(RMII0_TXD0_A), GPIO_FN(ET0_ERXD4),
-       GPIO_FN(SDSELF), GPIO_FN(RTS1_E),
-       GPIO_FN(SDA0), GPIO_FN(HIFEBL_A),
-       GPIO_FN(SDA1), GPIO_FN(RX1_E),
-       GPIO_FN(SCL1), GPIO_FN(SCIF_CLK_C),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("GPSR0", 0xFFFC0004, 32, 1) {
-               GP_0_31_FN, FN_IP2_2_0,
-               GP_0_30_FN, FN_IP1_31_29,
-               GP_0_29_FN, FN_IP1_28_26,
-               GP_0_28_FN, FN_IP1_25_23,
-               GP_0_27_FN, FN_IP1_22_20,
-               GP_0_26_FN, FN_IP1_19_18,
-               GP_0_25_FN, FN_IP1_17_16,
-               GP_0_24_FN, FN_IP0_5_4,
-               GP_0_23_FN, FN_IP0_3_2,
-               GP_0_22_FN, FN_IP0_1_0,
-               GP_0_21_FN, FN_IP11_28,
-               GP_0_20_FN, FN_IP1_7_6,
-               GP_0_19_FN, FN_IP1_5_4,
-               GP_0_18_FN, FN_IP1_3_2,
-               GP_0_17_FN, FN_IP1_1_0,
-               GP_0_16_FN, FN_IP0_31_30,
-               GP_0_15_FN, FN_IP0_29_28,
-               GP_0_14_FN, FN_IP0_27_26,
-               GP_0_13_FN, FN_IP0_25_24,
-               GP_0_12_FN, FN_IP0_23_22,
-               GP_0_11_FN, FN_IP0_21_20,
-               GP_0_10_FN, FN_IP0_19_18,
-               GP_0_9_FN, FN_IP0_17_16,
-               GP_0_8_FN, FN_IP0_15_14,
-               GP_0_7_FN, FN_IP0_13_12,
-               GP_0_6_FN, FN_IP0_11_10,
-               GP_0_5_FN, FN_IP0_9_8,
-               GP_0_4_FN, FN_IP0_7_6,
-               GP_0_3_FN, FN_IP1_15_14,
-               GP_0_2_FN, FN_IP1_13_12,
-               GP_0_1_FN, FN_IP1_11_10,
-               GP_0_0_FN, FN_IP1_9_8 }
-       },
-       { PINMUX_CFG_REG("GPSR1", 0xFFFC0008, 32, 1) {
-               GP_1_31_FN, FN_IP11_25_23,
-               GP_1_30_FN, FN_IP2_13_11,
-               GP_1_29_FN, FN_IP2_10_8,
-               GP_1_28_FN, FN_IP2_7_5,
-               GP_1_27_FN, FN_IP3_26_24,
-               GP_1_26_FN, FN_IP3_23_21,
-               GP_1_25_FN, FN_IP2_4_3,
-               GP_1_24_FN, FN_WE1,
-               GP_1_23_FN, FN_WE0,
-               GP_1_22_FN, FN_IP3_19_18,
-               GP_1_21_FN, FN_RD,
-               GP_1_20_FN, FN_IP3_17_15,
-               GP_1_19_FN, FN_IP3_14_12,
-               GP_1_18_FN, FN_IP3_11_9,
-               GP_1_17_FN, FN_IP3_8_6,
-               GP_1_16_FN, FN_IP3_5_3,
-               GP_1_15_FN, FN_EX_CS0,
-               GP_1_14_FN, FN_IP3_2,
-               GP_1_13_FN, FN_CS0,
-               GP_1_12_FN, FN_BS,
-               GP_1_11_FN, FN_CLKOUT,
-               GP_1_10_FN, FN_IP3_1_0,
-               GP_1_9_FN, FN_IP2_30_28,
-               GP_1_8_FN, FN_IP2_27_25,
-               GP_1_7_FN, FN_IP2_24_23,
-               GP_1_6_FN, FN_IP2_22_20,
-               GP_1_5_FN, FN_IP2_19_17,
-               GP_1_4_FN, FN_IP2_16_14,
-               GP_1_3_FN, FN_IP11_22_21,
-               GP_1_2_FN, FN_IP11_20_19,
-               GP_1_1_FN, FN_IP3_29_27,
-               GP_1_0_FN, FN_IP3_20 }
-       },
-       { PINMUX_CFG_REG("GPSR2", 0xFFFC000C, 32, 1) {
-               GP_2_31_FN, FN_IP4_31_30,
-               GP_2_30_FN, FN_IP5_2_0,
-               GP_2_29_FN, FN_IP5_5_3,
-               GP_2_28_FN, FN_IP5_8_6,
-               GP_2_27_FN, FN_IP5_11_9,
-               GP_2_26_FN, FN_IP5_14_12,
-               GP_2_25_FN, FN_IP5_17_15,
-               GP_2_24_FN, FN_IP5_20_18,
-               GP_2_23_FN, FN_IP5_22_21,
-               GP_2_22_FN, FN_IP5_24_23,
-               GP_2_21_FN, FN_IP5_26_25,
-               GP_2_20_FN, FN_IP4_29_28,
-               GP_2_19_FN, FN_IP4_27_26,
-               GP_2_18_FN, FN_IP4_25_24,
-               GP_2_17_FN, FN_IP4_23_22,
-               GP_2_16_FN, FN_IP4_21_20,
-               GP_2_15_FN, FN_IP4_19_18,
-               GP_2_14_FN, FN_IP4_17_15,
-               GP_2_13_FN, FN_IP4_14_12,
-               GP_2_12_FN, FN_IP4_11_9,
-               GP_2_11_FN, FN_IP4_8_6,
-               GP_2_10_FN, FN_IP4_5_3,
-               GP_2_9_FN, FN_IP8_27_26,
-               GP_2_8_FN, FN_IP11_12,
-               GP_2_7_FN, FN_IP8_25_23,
-               GP_2_6_FN, FN_IP8_22_20,
-               GP_2_5_FN, FN_IP11_27_26,
-               GP_2_4_FN, FN_IP8_29_28,
-               GP_2_3_FN, FN_IP4_2_0,
-               GP_2_2_FN, FN_IP11_11_10,
-               GP_2_1_FN, FN_IP11_9_7,
-               GP_2_0_FN, FN_IP11_6_4 }
-       },
-       { PINMUX_CFG_REG("GPSR3", 0xFFFC0010, 32, 1) {
-               GP_3_31_FN, FN_IP9_1_0,
-               GP_3_30_FN, FN_IP8_19_18,
-               GP_3_29_FN, FN_IP8_17_16,
-               GP_3_28_FN, FN_IP8_15_14,
-               GP_3_27_FN, FN_IP8_13_12,
-               GP_3_26_FN, FN_IP8_11_10,
-               GP_3_25_FN, FN_IP8_9_8,
-               GP_3_24_FN, FN_IP8_7_6,
-               GP_3_23_FN, FN_IP8_5_4,
-               GP_3_22_FN, FN_IP8_3_2,
-               GP_3_21_FN, FN_IP8_1_0,
-               GP_3_20_FN, FN_IP7_30_29,
-               GP_3_19_FN, FN_IP7_28_27,
-               GP_3_18_FN, FN_IP7_26_24,
-               GP_3_17_FN, FN_IP7_23_21,
-               GP_3_16_FN, FN_IP7_20_18,
-               GP_3_15_FN, FN_IP7_17_15,
-               GP_3_14_FN, FN_IP7_14_12,
-               GP_3_13_FN, FN_IP7_11_9,
-               GP_3_12_FN, FN_IP7_8_6,
-               GP_3_11_FN, FN_IP7_5_3,
-               GP_3_10_FN, FN_IP7_2_0,
-               GP_3_9_FN, FN_IP6_23_21,
-               GP_3_8_FN, FN_IP6_20_18,
-               GP_3_7_FN, FN_IP6_17_16,
-               GP_3_6_FN, FN_IP6_15_14,
-               GP_3_5_FN, FN_IP6_13_12,
-               GP_3_4_FN, FN_IP6_11_10,
-               GP_3_3_FN, FN_IP6_9_8,
-               GP_3_2_FN, FN_IP6_7_6,
-               GP_3_1_FN, FN_IP6_5_3,
-               GP_3_0_FN, FN_IP6_2_0 }
-       },
-
-       { PINMUX_CFG_REG("GPSR4", 0xFFFC0014, 32, 1) {
-               GP_4_31_FN, FN_IP10_24_23,
-               GP_4_30_FN, FN_IP10_22,
-               GP_4_29_FN, FN_IP11_18_16,
-               GP_4_28_FN, FN_USB_OVC0,
-               GP_4_27_FN, FN_IP11_15_13,
-               GP_4_26_FN, FN_PENC0,
-               GP_4_25_FN, FN_IP11_2,
-               GP_4_24_FN, FN_SCL0,
-               GP_4_23_FN, FN_IP11_1,
-               GP_4_22_FN, FN_IP11_0,
-               GP_4_21_FN, FN_IP10_21_19,
-               GP_4_20_FN, FN_IP10_18_16,
-               GP_4_19_FN, FN_IP10_15,
-               GP_4_18_FN, FN_IP10_14_12,
-               GP_4_17_FN, FN_IP10_11_9,
-               GP_4_16_FN, FN_IP10_8_6,
-               GP_4_15_FN, FN_IP10_5_3,
-               GP_4_14_FN, FN_IP10_2_0,
-               GP_4_13_FN, FN_IP9_29_28,
-               GP_4_12_FN, FN_IP9_27_26,
-               GP_4_11_FN, FN_IP9_9_8,
-               GP_4_10_FN, FN_IP9_7_6,
-               GP_4_9_FN, FN_IP9_5_4,
-               GP_4_8_FN, FN_IP9_3_2,
-               GP_4_7_FN, FN_IP9_17_16,
-               GP_4_6_FN, FN_IP9_15_14,
-               GP_4_5_FN, FN_IP9_13_12,
-               GP_4_4_FN, FN_IP9_11_10,
-               GP_4_3_FN, FN_IP9_25_24,
-               GP_4_2_FN, FN_IP9_23_22,
-               GP_4_1_FN, FN_IP9_21_20,
-               GP_4_0_FN, FN_IP9_19_18 }
-       },
-       { PINMUX_CFG_REG("GPSR5", 0xFFFC0018, 32, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0, /* 31 - 28 */
-               0, 0, 0, 0, 0, 0, 0, 0, /* 27 - 24 */
-               0, 0, 0, 0, 0, 0, 0, 0, /* 23 - 20 */
-               0, 0, 0, 0, 0, 0, 0, 0, /* 19 - 16 */
-               0, 0, 0, 0, 0, 0, 0, 0, /* 15 - 12 */
-               GP_5_11_FN, FN_IP10_29_28,
-               GP_5_10_FN, FN_IP10_27_26,
-               0, 0, 0, 0, 0, 0, 0, 0, /* 9 - 6 */
-               0, 0, 0, 0, /* 5, 4 */
-               GP_5_3_FN, FN_IRQ3_B,
-               GP_5_2_FN, FN_IRQ2_B,
-               GP_5_1_FN, FN_IP11_3,
-               GP_5_0_FN, FN_IP10_25 }
-       },
-
-       { PINMUX_CFG_REG_VAR("IPSR0", 0xFFFC001C, 32,
-                       2, 2, 2, 2, 2, 2, 2, 2,
-                       2, 2, 2, 2, 2, 2, 2, 2) {
-               /* IP0_31_30 [2] */
-               FN_A15, FN_ST0_VCO_CLKIN, FN_LCD_DATA15_A,
-                       FN_TIOC3D_C,
-               /* IP0_29_28 [2] */
-               FN_A14, FN_LCD_DATA14_A, FN_TIOC3C_C, 0,
-               /* IP0_27_26 [2] */
-               FN_A13, FN_LCD_DATA13_A, FN_TIOC3B_C, 0,
-               /* IP0_25_24 [2] */
-               FN_A12, FN_LCD_DATA12_A, FN_TIOC3A_C, 0,
-               /* IP0_23_22 [2] */
-               FN_A11, FN_ST0_D7, FN_LCD_DATA11_A, FN_TIOC2B_C,
-               /* IP0_21_20 [2] */
-               FN_A10, FN_ST0_D6, FN_LCD_DATA10_A, FN_TIOC2A_C,
-               /* IP0_19_18 [2] */
-               FN_A9, FN_ST0_D5, FN_LCD_DATA9_A, FN_TIOC1B_C,
-               /* IP0_17_16 [2] */
-               FN_A8, FN_ST0_D4, FN_LCD_DATA8_A, FN_TIOC1A_C,
-               /* IP0_15_14 [2] */
-               FN_A7, FN_ST0_D3, FN_LCD_DATA7_A, FN_TIOC0D_C,
-               /* IP0_13_12 [2] */
-               FN_A6, FN_ST0_D2, FN_LCD_DATA6_A, FN_TIOC0C_C,
-               /* IP0_11_10 [2] */
-               FN_A5, FN_ST0_D1, FN_LCD_DATA5_A, FN_TIOC0B_C,
-               /* IP0_9_8 [2] */
-               FN_A4, FN_ST0_D0, FN_LCD_DATA4_A, FN_TIOC0A_C,
-               /* IP0_7_6 [2] */
-               FN_A3, FN_ST0_VLD, FN_LCD_DATA3_A, FN_TCLKD_C,
-               /* IP0_5_4 [2] */
-               FN_A2, FN_ST0_SYC, FN_LCD_DATA2_A, FN_TCLKC_C,
-               /* IP0_3_2 [2] */
-               FN_A1, FN_ST0_REQ, FN_LCD_DATA1_A, FN_TCLKB_C,
-               /* IP0_1_0 [2] */
-               FN_A0, FN_ST0_CLKIN, FN_LCD_DATA0_A, FN_TCLKA_C }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR1", 0xFFFC0020, 32,
-                       3, 3, 3, 3, 2, 2, 2, 2, 2, 2, 2, 2, 2, 2) {
-               /* IP1_31_29 [3] */
-               FN_D3, FN_SD0_DAT3_A, FN_MMC_D3_A, FN_ST1_D6,
-                       FN_FD3_A, 0, 0, 0,
-               /* IP1_28_26 [3] */
-               FN_D2, FN_SD0_DAT2_A, FN_MMC_D2_A, FN_ST1_D5,
-                       FN_FD2_A, 0, 0, 0,
-               /* IP1_25_23 [3] */
-               FN_D1, FN_SD0_DAT1_A, FN_MMC_D1_A, FN_ST1_D4,
-                       FN_FD1_A, 0, 0, 0,
-               /* IP1_22_20 [3] */
-               FN_D0, FN_SD0_DAT0_A, FN_MMC_D0_A, FN_ST1_D3,
-                       FN_FD0_A, 0, 0, 0,
-               /* IP1_19_18 [2] */
-               FN_A25, FN_TX2_D, FN_ST1_D2, 0,
-               /* IP1_17_16 [2] */
-               FN_A24, FN_RX2_D, FN_ST1_D1, 0,
-               /* IP1_15_14 [2] */
-               FN_A23, FN_ST1_D0, FN_LCD_M_DISP_A, 0,
-               /* IP1_13_12 [2] */
-               FN_A22, FN_ST1_VLD, FN_LCD_VEPWC_A, 0,
-               /* IP1_11_10 [2] */
-               FN_A21, FN_ST1_SYC, FN_LCD_VCPWC_A, 0,
-               /* IP1_9_8 [2] */
-               FN_A20, FN_ST1_REQ, FN_LCD_FLM_A, 0,
-               /* IP1_7_6 [2] */
-               FN_A19, FN_ST1_CLKIN, FN_LCD_CLK_A,     FN_TIOC4D_C,
-               /* IP1_5_4 [2] */
-               FN_A18, FN_ST1_PWM, FN_LCD_CL2_A, FN_TIOC4C_C,
-               /* IP1_3_2 [2] */
-               FN_A17, FN_ST1_VCO_CLKIN, FN_LCD_CL1_A, FN_TIOC4B_C,
-               /* IP1_1_0 [2] */
-               FN_A16, FN_ST0_PWM, FN_LCD_DON_A, FN_TIOC4A_C }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR2", 0xFFFC0024, 32,
-                            1, 3, 3, 2, 3, 3, 3, 3, 3, 3, 2, 3) {
-               /* IP2_31 [1] */
-               0, 0,
-               /* IP2_30_28 [3] */
-               FN_D14, FN_TX2_B, 0, FN_FSE_A,
-                       FN_ET0_TX_CLK_B, 0, 0, 0,
-               /* IP2_27_25 [3] */
-               FN_D13, FN_RX2_B, 0, FN_FRB_A,
-                       FN_ET0_ETXD6_B, 0, 0, 0,
-               /* IP2_24_23 [2] */
-               FN_D12, 0, FN_FWE_A, FN_ET0_ETXD5_B,
-               /* IP2_22_20 [3] */
-               FN_D11, FN_RSPI_MISO_A, 0, FN_QMI_QIO1_A,
-                       FN_FRE_A, FN_ET0_ETXD3_B, 0, 0,
-               /* IP2_19_17 [3] */
-               FN_D10, FN_RSPI_MOSI_A, 0, FN_QMO_QIO0_A,
-                       FN_FALE_A, FN_ET0_ETXD2_B, 0, 0,
-               /* IP2_16_14 [3] */
-               FN_D9, FN_SD0_CMD_A, FN_MMC_CMD_A, FN_QIO3_A,
-                       FN_FCLE_A, FN_ET0_ETXD1_B, 0, 0,
-               /* IP2_13_11 [3] */
-               FN_D8, FN_SD0_CLK_A, FN_MMC_CLK_A, FN_QIO2_A,
-                       FN_FCE_A, FN_ET0_GTX_CLK_B, 0, 0,
-               /* IP2_10_8 [3] */
-               FN_D7, FN_RSPI_SSL_A, FN_MMC_D7_A, FN_QSSL_A,
-                       FN_FD7_A, 0, 0, 0,
-               /* IP2_7_5 [3] */
-               FN_D6, FN_RSPI_RSPCK_A, FN_MMC_D6_A, FN_QSPCLK_A,
-                       FN_FD6_A, 0, 0, 0,
-               /* IP2_4_3 [2] */
-               FN_D5, FN_SD0_WP_A, FN_MMC_D5_A, FN_FD5_A,
-               /* IP2_2_0 [3] */
-               FN_D4, FN_SD0_CD_A, FN_MMC_D4_A, FN_ST1_D7,
-                       FN_FD4_A, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR3", 0xFFFC0028, 32,
-                               2, 3, 3, 3, 1, 2, 3, 3, 3, 3, 3, 1, 2) {
-           /* IP3_31_30 [2] */
-               0, 0, 0, 0,
-           /* IP3_29_27 [3] */
-               FN_DRACK0, FN_SD1_DAT2_A, FN_ATAG, FN_TCLK1_A,
-               FN_ET0_ETXD7, 0, 0, 0,
-           /* IP3_26_24 [3] */
-               FN_EX_WAIT2, FN_SD1_DAT1_A, FN_DACK2, FN_CAN1_RX_C,
-               FN_ET0_MAGIC_C, FN_ET0_ETXD6_A, 0, 0,
-           /* IP3_23_21 [3] */
-               FN_EX_WAIT1, FN_SD1_DAT0_A, FN_DREQ2, FN_CAN1_TX_C,
-               FN_ET0_LINK_C, FN_ET0_ETXD5_A, 0, 0,
-           /* IP3_20 [1] */
-               FN_EX_WAIT0, FN_TCLK1_B,
-           /* IP3_19_18 [2] */
-               FN_RD_WR, FN_TCLK1_B, 0, 0,
-           /* IP3_17_15 [3] */
-               FN_EX_CS5, FN_SD1_CMD_A, FN_ATADIR, FN_QSSL_B,
-               FN_ET0_ETXD3_A, 0, 0, 0,
-           /* IP3_14_12 [3] */
-               FN_EX_CS4, FN_SD1_WP_A, FN_ATAWR, FN_QMI_QIO1_B,
-               FN_ET0_ETXD2_A, 0, 0, 0,
-           /* IP3_11_9 [3] */
-               FN_EX_CS3, FN_SD1_CD_A, FN_ATARD, FN_QMO_QIO0_B,
-               FN_ET0_ETXD1_A, 0, 0, 0,
-           /* IP3_8_6 [3] */
-               FN_EX_CS2, FN_TX3_B, FN_ATACS1, FN_QSPCLK_B,
-               FN_ET0_GTX_CLK_A, 0, 0, 0,
-           /* IP3_5_3 [3] */
-               FN_EX_CS1, FN_RX3_B, FN_ATACS0, FN_QIO2_B,
-               FN_ET0_ETXD0, 0, 0, 0,
-           /* IP3_2 [1] */
-               FN_CS1_A26, FN_QIO3_B,
-           /* IP3_1_0 [2] */
-               FN_D15, FN_SCK2_B, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR4", 0xFFFC002C, 32,
-                               2, 2, 2, 2, 2, 2 , 2, 3, 3, 3, 3, 3, 3) {
-           /* IP4_31_30 [2] */
-               0, FN_SCK2_A, FN_VI0_G3, 0,
-           /* IP4_29_28 [2] */
-               0, FN_RTS1_B, FN_VI0_G2, 0,
-           /* IP4_27_26 [2] */
-               0, FN_CTS1_B, FN_VI0_DATA7_VI0_G1, 0,
-           /* IP4_25_24 [2] */
-               0, FN_TX1_B, FN_VI0_DATA6_VI0_G0, FN_ET0_PHY_INT_A,
-           /* IP4_23_22 [2] */
-               0, FN_RX1_B, FN_VI0_DATA5_VI0_B5, FN_ET0_MAGIC_A,
-           /* IP4_21_20 [2] */
-               0, FN_SCK1_B, FN_VI0_DATA4_VI0_B4, FN_ET0_LINK_A,
-           /* IP4_19_18 [2] */
-               0, FN_RTS0_B, FN_VI0_DATA3_VI0_B3, FN_ET0_MDIO_A,
-           /* IP4_17_15 [3] */
-               0, FN_CTS0_B, FN_VI0_DATA2_VI0_B2, FN_RMII0_MDIO_A,
-                       FN_ET0_MDC, 0, 0, 0,
-           /* IP4_14_12 [3] */
-               FN_HTX0_A, FN_TX1_A, FN_VI0_DATA1_VI0_B1, FN_RMII0_MDC_A,
-                       FN_ET0_COL, 0, 0, 0,
-           /* IP4_11_9 [3] */
-               FN_HRX0_A, FN_RX1_A, FN_VI0_DATA0_VI0_B0, FN_RMII0_CRS_DV_A,
-                       FN_ET0_CRS, 0, 0, 0,
-           /* IP4_8_6 [3] */
-               FN_HSCK0_A, FN_SCK1_A, FN_VI0_VSYNC, FN_RMII0_RX_ER_A,
-                       FN_ET0_RX_ER, 0, 0, 0,
-           /* IP4_5_3 [3] */
-               FN_HRTS0_A, FN_RTS1_A, FN_VI0_HSYNC, FN_RMII0_TXD_EN_A,
-                       FN_ET0_RX_DV, 0, 0, 0,
-           /* IP4_2_0 [3] */
-               FN_HCTS0_A, FN_CTS1_A, FN_VI0_FIELD, FN_RMII0_RXD1_A,
-                       FN_ET0_ERXD7, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR5", 0xFFFC0030, 32,
-                               1, 1, 1, 1, 1, 2, 2, 2, 3, 3, 3, 3, 3, 3, 3) {
-           /* IP5_31 [1] */
-           0, 0,
-           /* IP5_30 [1] */
-           0, 0,
-           /* IP5_29 [1] */
-           0, 0,
-           /* IP5_28 [1] */
-           0, 0,
-           /* IP5_27 [1] */
-           0, 0,
-           /* IP5_26_25 [2] */
-               FN_REF50CK, FN_CTS1_E, FN_HCTS0_D, 0,
-           /* IP5_24_23 [2] */
-               FN_REF125CK, FN_ADTRG, FN_RX5_C, 0,
-           /* IP5_22_21 [2] */
-               FN_SD2_WP_A, FN_TX5_A, FN_VI0_R5, 0,
-           /* IP5_20_18 [3] */
-               FN_SD2_CD_A, FN_RX5_A, FN_VI0_R4, 0,
-               0, 0, 0, FN_ET0_PHY_INT_B,
-           /* IP5_17_15 [3] */
-               FN_SD2_DAT3_A, FN_TX4_A, FN_VI0_R3, 0,
-               0, 0, 0, FN_ET0_MAGIC_B,
-           /* IP5_14_12 [3] */
-               FN_SD2_DAT2_A, FN_RX4_A, FN_VI0_R2, 0,
-               0, 0, 0, FN_ET0_LINK_B,
-           /* IP5_11_9 [3] */
-               FN_SD2_DAT1_A, FN_TX3_A, FN_VI0_R1, 0,
-               0, 0, 0, FN_ET0_MDIO_B,
-           /* IP5_8_6 [3] */
-               FN_SD2_DAT0_A, FN_RX3_A, FN_VI0_R0, 0,
-               0, 0, 0, FN_ET0_ERXD3_B,
-           /* IP5_5_3 [3] */
-               FN_SD2_CMD_A, FN_TX2_A, FN_VI0_G5, 0,
-               0, 0, 0, FN_ET0_ERXD2_B,
-           /* IP5_2_0 [3] */
-               FN_SD2_CLK_A, FN_RX2_A, FN_VI0_G4, 0,
-               FN_ET0_RX_CLK_B, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR6", 0xFFFC0034, 32,
-                               1, 1, 1, 1, 1, 1, 1, 1,
-                               3, 3, 2, 2, 2, 2, 2, 2, 3, 3) {
-           /* IP5_31 [1] */
-           0, 0,
-           /* IP6_30 [1] */
-           0, 0,
-           /* IP6_29 [1] */
-           0, 0,
-           /* IP6_28 [1] */
-           0, 0,
-           /* IP6_27 [1] */
-           0, 0,
-           /* IP6_26 [1] */
-           0, 0,
-           /* IP6_25 [1] */
-           0, 0,
-           /* IP6_24 [1] */
-           0, 0,
-           /* IP6_23_21 [3] */
-               FN_DU0_DG1, FN_CTS1_C, FN_HRTS0_D, FN_TIOC1B_A,
-               FN_HIFD09, 0, 0, 0,
-           /* IP6_20_18 [3] */
-               FN_DU0_DG0, FN_TX1_C, FN_HSCK0_D, FN_IECLK_A,
-               FN_TIOC1A_A, FN_HIFD08, 0, 0,
-           /* IP6_17_16 [2] */
-               FN_DU0_DR7, FN_RX1_C, FN_TIOC0D_A, FN_HIFD07,
-           /* IP6_15_14 [2] */
-               FN_DU0_DR6, FN_SCK1_C, FN_TIOC0C_A, FN_HIFD06,
-           /* IP6_13_12 [2] */
-               FN_DU0_DR5, FN_RTS0_C, FN_TIOC0B_A, FN_HIFD05,
-           /* IP6_11_10 [2] */
-               FN_DU0_DR4, FN_CTS0_C, FN_TIOC0A_A, FN_HIFD04,
-           /* IP6_9_8 [2] */
-               FN_DU0_DR3, FN_TX0_B, FN_TCLKD_A, FN_HIFD03,
-           /* IP6_7_6 [2] */
-               FN_DU0_DR2, FN_RX0_B, FN_TCLKC_A, FN_HIFD02,
-           /* IP6_5_3 [3] */
-               FN_DU0_DR1, FN_SCK0_B, FN_HTX0_D, FN_IERX_A,
-               FN_TCLKB_A, FN_HIFD01, 0, 0,
-           /* IP6_2_0 [3] */
-               FN_DU0_DR0, FN_SCIF_CLK_B, FN_HRX0_D, FN_IETX_A,
-               FN_TCLKA_A, FN_HIFD00, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR7", 0xFFFC0038, 32,
-                            1, 2, 2, 3, 3, 3, 3, 3, 3, 3, 3, 3) {
-           /* IP7_31 [1] */
-           0, 0,
-           /* IP7_30_29 [2] */
-               FN_DU0_DB4, 0, FN_HIFINT, 0,
-           /* IP7_28_27 [2] */
-               FN_DU0_DB3, FN_TX5_B, FN_TIOC4D_A, FN_HIFRD,
-           /* IP7_26_24 [3] */
-               FN_DU0_DB2, FN_RX5_B, FN_RMII0_TXD1_B, FN_TIOC4C_A,
-               FN_HIFWR, 0, 0, 0,
-           /* IP7_23_21 [3] */
-               FN_DU0_DB1, FN_TX4_C, FN_RMII0_TXD0_B, FN_TIOC4B_A,
-               FN_HIFRS, 0, 0, 0,
-           /* IP7_20_18 [3] */
-               FN_DU0_DB0, FN_RX4_C, FN_RMII0_TXD_EN_B, FN_TIOC4A_A,
-               FN_HIFCS, 0, 0, 0,
-           /* IP7_17_15 [3] */
-               FN_DU0_DG7, FN_TX3_C, FN_RMII0_RXD1_B, FN_TIOC3D_A,
-               FN_HIFD15, 0, 0, 0,
-           /* IP7_14_12 [3] */
-               FN_DU0_DG6, FN_RX3_C, FN_RMII0_RXD0_B, FN_TIOC3C_A,
-               FN_HIFD14, 0, 0, 0,
-           /* IP7_11_9 [3] */
-               FN_DU0_DG5, FN_TX2_C, FN_RMII0_RX_ER_B, FN_TIOC3B_A,
-               FN_HIFD13, 0, 0, 0,
-           /* IP7_8_6 [3] */
-               FN_DU0_DG4, FN_RX2_C, FN_RMII0_CRS_DV_B, FN_TIOC3A_A,
-               FN_HIFD12, 0, 0, 0,
-           /* IP7_5_3 [3] */
-               FN_DU0_DG3, FN_SCK2_C, FN_RMII0_MDIO_B, FN_TIOC2B_A,
-               FN_HIFD11, 0, 0, 0,
-           /* IP7_2_0 [3] */
-               FN_DU0_DG2, FN_RTS1_C, FN_RMII0_MDC_B, FN_TIOC2A_A,
-               FN_HIFD10, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR8", 0xFFFC003C, 32,
-                            2, 2, 2, 3, 3, 2, 2, 2, 2, 2, 2, 2, 2, 2, 2) {
-           /* IP9_31_30 [2] */
-           0, 0, 0, 0,
-           /* IP8_29_28 [2] */
-               FN_IRQ3_A, FN_RTS0_A, FN_HRTS0_B, FN_ET0_ERXD3_A,
-           /* IP8_27_26 [2] */
-               FN_IRQ2_A, FN_CTS0_A, FN_HCTS0_B, FN_ET0_ERXD2_A,
-           /* IP8_25_23 [3] */
-               FN_IRQ1_A, 0, FN_HSPI_RX_B, FN_TX3_E,
-                       FN_ET0_ERXD1, 0, 0, 0,
-           /* IP8_22_20 [3] */
-               FN_IRQ0_A, 0, FN_HSPI_TX_B, FN_RX3_E,
-                       FN_ET0_ERXD0, 0, 0, 0,
-           /* IP8_19_18 [2] */
-               FN_DU0_CDE, FN_HTX0_B, FN_AUDIO_CLKB_B, FN_LCD_VCPWC_B,
-           /* IP8_17_16 [2] */
-               FN_DU0_DISP, FN_CAN0_TX_B, FN_HRX0_B, FN_AUDIO_CLKA_B,
-           /* IP8_15_14 [2] */
-               FN_DU0_EXODDF_DU0_ODDF, FN_CAN0_RX_B, FN_HSCK0_B,
-                       FN_SSI_SDATA1_B,
-           /* IP8_13_12 [2] */
-               FN_DU0_EXVSYNC_DU0_VSYNC, 0, FN_HSPI_RX0_C, FN_SSI_WS1_B,
-           /* IP8_11_10 [2] */
-               FN_DU0_EXHSYNC_DU0_HSYNC, 0, FN_HSPI_TX0_C, FN_SSI_SCK1_B,
-           /* IP8_9_8 [2] */
-               FN_DU0_DOTCLKOUT, 0, FN_HSPI_CLK0_C, FN_SSI_SDATA0_B,
-           /* IP8_7_6 [2] */
-               FN_DU0_DOTCLKIN, 0, FN_HSPI_CS0_C, FN_SSI_WS0_B,
-           /* IP8_5_4 [2] */
-               FN_DU0_DB7, 0, FN_SSI_SCK0_B, FN_HIFEBL_B,
-           /* IP8_3_2 [2] */
-               FN_DU0_DB6, 0, FN_HIFRDY, 0,
-           /* IP8_1_0 [2] */
-               FN_DU0_DB5, 0, FN_HIFDREQ, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR9", 0xFFFC0040, 32,
-                            2, 2, 2, 2, 2, 2, 2, 2,
-                            2, 2, 2, 2, 2, 2, 2, 2) {
-           /* IP9_31_30 [2] */
-           0, 0, 0, 0,
-           /* IP9_29_28 [2] */
-               FN_SSI_SDATA1_A, FN_VI1_3_B, FN_LCD_DATA14_B, 0,
-           /* IP9_27_26 [2] */
-               FN_SSI_WS1_A, FN_VI1_2_B, FN_LCD_DATA13_B, 0,
-           /* IP9_25_24 [2] */
-               FN_SSI_SCK1_A, FN_VI1_1_B, FN_TIOC2B_B, FN_LCD_DATA12_B,
-           /* IP9_23_22 [2] */
-               FN_SSI_SDATA0_A, FN_VI1_0_B, FN_TIOC2A_B, FN_LCD_DATA11_B,
-           /* IP9_21_20 [2] */
-               FN_SSI_WS0_A, FN_TIOC1B_B, FN_LCD_DATA10_B, 0,
-           /* IP9_19_18 [2] */
-               FN_SSI_SCK0_A, FN_TIOC1A_B, FN_LCD_DATA9_B, 0,
-           /* IP9_17_16 [2] */
-               FN_VI1_7_A, FN_FCE_B, FN_LCD_DATA8_B, 0,
-           /* IP9_15_14 [2] */
-               FN_VI1_6_A, 0, FN_FD7_B, FN_LCD_DATA7_B,
-           /* IP9_13_12 [2] */
-               FN_VI1_5_A, 0, FN_FD6_B, FN_LCD_DATA6_B,
-           /* IP9_11_10 [2] */
-               FN_VI1_4_A, 0, FN_FD5_B, FN_LCD_DATA5_B,
-           /* IP9_9_8 [2] */
-               FN_VI1_3_A, 0, FN_FD4_B, FN_LCD_DATA4_B,
-           /* IP9_7_6 [2] */
-               FN_VI1_2_A, 0, FN_FD3_B, FN_LCD_DATA3_B,
-           /* IP9_5_4 [2] */
-               FN_VI1_1_A, 0, FN_FD2_B, FN_LCD_DATA2_B,
-           /* IP9_3_2 [2] */
-               FN_VI1_0_A, 0, FN_FD1_B, FN_LCD_DATA1_B,
-           /* IP9_1_0 [2] */
-               FN_VI1_CLK_A, 0, FN_FD0_B, FN_LCD_DATA0_B }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR10", 0xFFFC0044, 32,
-                                       2, 2, 2, 1, 2, 1, 3,
-                                       3, 1, 3, 3, 3, 3, 3) {
-           /* IP9_31_30 [2] */
-           0, 0, 0, 0,
-           /* IP10_29_28 [2] */
-               FN_CAN1_TX_A, FN_TX5_C, FN_MLB_DAT, 0,
-           /* IP10_27_26 [2] */
-               FN_CAN0_RX_A, FN_IRQ0_B, FN_MLB_SIG, 0,
-           /* IP10_25 [1] */
-               FN_CAN1_RX_A, FN_IRQ1_B,
-           /* IP10_24_23 [2] */
-               FN_CAN0_TX_A, FN_TX4_D, FN_MLB_CLK, 0,
-           /* IP10_22 [1] */
-               FN_CAN_CLK_A, FN_RX4_D,
-           /* IP10_21_19 [3] */
-               FN_AUDIO_CLKOUT, FN_TX1_E, FN_HRTS0_C, FN_FSE_B,
-               FN_LCD_M_DISP_B, 0, 0, 0,
-           /* IP10_18_16 [3] */
-               FN_AUDIO_CLKC, FN_SCK1_E, FN_HCTS0_C, FN_FRB_B,
-               FN_LCD_VEPWC_B, 0, 0, 0,
-           /* IP10_15 [1] */
-               FN_AUDIO_CLKB_A, FN_LCD_CLK_B,
-           /* IP10_14_12 [3] */
-               FN_AUDIO_CLKA_A, FN_VI1_CLK_B, FN_SCK1_D, FN_IECLK_B,
-               FN_LCD_FLM_B, 0, 0, 0,
-           /* IP10_11_9 [3] */
-               FN_SSI_SDATA3, FN_VI1_7_B, FN_HTX0_C, FN_FWE_B,
-               FN_LCD_CL2_B, 0, 0, 0,
-           /* IP10_8_6 [3] */
-               FN_SSI_SDATA2, FN_VI1_6_B, FN_HRX0_C, FN_FRE_B,
-               FN_LCD_CL1_B, 0, 0, 0,
-           /* IP10_5_3 [3] */
-               FN_SSI_WS23, FN_VI1_5_B, FN_TX1_D, FN_HSCK0_C, FN_FALE_B,
-               FN_LCD_DON_B, 0, 0, 0,
-           /* IP10_2_0 [3] */
-               FN_SSI_SCK23, FN_VI1_4_B, FN_RX1_D, FN_FCLE_B,
-               FN_LCD_DATA15_B, 0, 0, 0 }
-       },
-       { PINMUX_CFG_REG_VAR("IPSR11", 0xFFFC0048, 32,
-                       3, 1, 2, 2, 2, 3, 3, 1, 2, 3, 3, 1, 1, 1, 1) {
-           /* IP11_31_29 [3] */
-           0, 0, 0, 0, 0, 0, 0, 0,
-           /* IP11_28 [1] */
-               FN_PRESETOUT, FN_ST_CLKOUT,
-           /* IP11_27_26 [2] */
-               FN_DACK1, FN_HSPI_CS_B, FN_TX4_B, FN_ET0_RX_CLK_A,
-           /* IP11_25_23 [3] */
-               FN_DREQ1, FN_HSPI_CLK_B, FN_RX4_B, FN_ET0_PHY_INT_C,
-               FN_ET0_TX_CLK_A, 0, 0, 0,
-           /* IP11_22_21 [2] */
-               FN_DACK0, FN_SD1_DAT3_A, FN_ET0_TX_ER, 0,
-           /* IP11_20_19 [2] */
-               FN_DREQ0, FN_SD1_CLK_A, FN_ET0_TX_EN, 0,
-           /* IP11_18_16 [3] */
-               FN_USB_OVC1, FN_RX3_D, FN_CAN1_RX_B, FN_RX5_D,
-               FN_IERX_B, 0, 0, 0,
-           /* IP11_15_13 [3] */
-               FN_PENC1, FN_TX3_D, FN_CAN1_TX_B, FN_TX5_D,
-               FN_IETX_B, 0, 0, 0,
-           /* IP11_12 [1] */
-               FN_TX0_A, FN_HSPI_TX_A,
-           /* IP11_11_10 [2] */
-               FN_RX0_A, FN_HSPI_RX_A, FN_RMII0_RXD0_A, FN_ET0_ERXD6,
-           /* IP11_9_7 [3] */
-               FN_SCK0_A, FN_HSPI_CS_A, FN_VI0_CLKENB, FN_RMII0_TXD1_A,
-               FN_ET0_ERXD5, 0, 0, 0,
-           /* IP11_6_4 [3] */
-               FN_SCIF_CLK_A, FN_HSPI_CLK_A, FN_VI0_CLK, FN_RMII0_TXD0_A,
-               FN_ET0_ERXD4, 0, 0, 0,
-           /* IP11_3 [1] */
-               FN_SDSELF, FN_RTS1_E,
-           /* IP11_2 [1] */
-               FN_SDA0, FN_HIFEBL_A,
-           /* IP11_1 [1] */
-               FN_SDA1, FN_RX1_E,
-           /* IP11_0 [1] */
-               FN_SCL1, FN_SCIF_CLK_C }
-       },
-       { PINMUX_CFG_REG_VAR("MOD_SEL1", 0xFFFC004C, 32,
-                               3, 1, 1, 1, 1, 1, 1, 2, 1, 1, 1, 2, 2,
-                               1, 2, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1) {
-               /* SEL1_31_29 [3] */
-               0, 0, 0, 0, 0, 0, 0, 0,
-               /* SEL1_28 [1] */
-               FN_SEL_IEBUS_0, FN_SEL_IEBUS_1,
-               /* SEL1_27 [1] */
-               FN_SEL_RQSPI_0, FN_SEL_RQSPI_1,
-               /* SEL1_26 [1] */
-               FN_SEL_VIN1_0, FN_SEL_VIN1_1,
-               /* SEL1_25 [1] */
-               FN_SEL_HIF_0, FN_SEL_HIF_1,
-               /* SEL1_24 [1] */
-               FN_SEL_RSPI_0, FN_SEL_RSPI_1,
-               /* SEL1_23 [1] */
-               FN_SEL_LCDC_0, FN_SEL_LCDC_1,
-               /* SEL1_22_21 [2] */
-               FN_SEL_ET0_CTL_0, FN_SEL_ET0_CTL_1, FN_SEL_ET0_CTL_2, 0,
-               /* SEL1_20 [1] */
-               FN_SEL_ET0_0, FN_SEL_ET0_1,
-               /* SEL1_19 [1] */
-               FN_SEL_RMII_0, FN_SEL_RMII_1,
-               /* SEL1_18 [1] */
-               FN_SEL_TMU_0, FN_SEL_TMU_1,
-               /* SEL1_17_16 [2] */
-               FN_SEL_HSPI_0, FN_SEL_HSPI_1, FN_SEL_HSPI_2, 0,
-               /* SEL1_15_14 [2] */
-               FN_SEL_HSCIF_0, FN_SEL_HSCIF_1, FN_SEL_HSCIF_2, FN_SEL_HSCIF_3,
-               /* SEL1_13 [1] */
-               FN_SEL_RCAN_CLK_0, FN_SEL_RCAN_CLK_1,
-               /* SEL1_12_11 [2] */
-               FN_SEL_RCAN1_0, FN_SEL_RCAN1_1, FN_SEL_RCAN1_2, 0,
-               /* SEL1_10 [1] */
-               FN_SEL_RCAN0_0, FN_SEL_RCAN0_1,
-               /* SEL1_9 [1] */
-               FN_SEL_SDHI2_0, FN_SEL_SDHI2_1,
-               /* SEL1_8 [1] */
-               FN_SEL_SDHI1_0, FN_SEL_SDHI1_1,
-               /* SEL1_7 [1] */
-               FN_SEL_SDHI0_0, FN_SEL_SDHI0_1,
-               /* SEL1_6 [1] */
-               FN_SEL_SSI1_0, FN_SEL_SSI1_1,
-               /* SEL1_5 [1] */
-               FN_SEL_SSI0_0, FN_SEL_SSI0_1,
-               /* SEL1_4 [1] */
-               FN_SEL_AUDIO_CLKB_0, FN_SEL_AUDIO_CLKB_1,
-               /* SEL1_3 [1] */
-               FN_SEL_AUDIO_CLKA_0, FN_SEL_AUDIO_CLKA_1,
-               /* SEL1_2 [1] */
-               FN_SEL_FLCTL_0, FN_SEL_FLCTL_1,
-               /* SEL1_1 [1] */
-               FN_SEL_MMC_0, FN_SEL_MMC_1,
-               /* SEL1_0 [1] */
-               FN_SEL_INTC_0, FN_SEL_INTC_1 }
-       },
-       { PINMUX_CFG_REG_VAR("MOD_SEL2", 0xFFFC0050, 32,
-                               1, 1, 1, 1, 1, 1, 1, 1,
-                               1, 1, 1, 2, 2, 1, 2, 2, 3, 2, 3, 2, 2) {
-               /* SEL2_31 [1] */
-               0, 0,
-               /* SEL2_30 [1] */
-               0, 0,
-               /* SEL2_29 [1] */
-               0, 0,
-               /* SEL2_28 [1] */
-               0, 0,
-               /* SEL2_27 [1] */
-               0, 0,
-               /* SEL2_26 [1] */
-               0, 0,
-               /* SEL2_25 [1] */
-               0, 0,
-               /* SEL2_24 [1] */
-               0, 0,
-               /* SEL2_23 [1] */
-               FN_SEL_MTU2_CLK_0, FN_SEL_MTU2_CLK_1,
-               /* SEL2_22 [1] */
-               FN_SEL_MTU2_CH4_0, FN_SEL_MTU2_CH4_1,
-               /* SEL2_21 [1] */
-               FN_SEL_MTU2_CH3_0, FN_SEL_MTU2_CH3_1,
-               /* SEL2_20_19 [2] */
-               FN_SEL_MTU2_CH2_0, FN_SEL_MTU2_CH2_1, FN_SEL_MTU2_CH2_2, 0,
-               /* SEL2_18_17 [2] */
-               FN_SEL_MTU2_CH1_0, FN_SEL_MTU2_CH1_1, FN_SEL_MTU2_CH1_2, 0,
-               /* SEL2_16 [1] */
-               FN_SEL_MTU2_CH0_0, FN_SEL_MTU2_CH0_1,
-               /* SEL2_15_14 [2] */
-               FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
-               /* SEL2_13_12 [2] */
-               FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
-               /* SEL2_11_9 [3] */
-               FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2, FN_SEL_SCIF3_3,
-               FN_SEL_SCIF3_4, 0, 0, 0,
-               /* SEL2_8_7 [2] */
-               FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2, FN_SEL_SCIF2_3,
-               /* SEL2_6_4 [3] */
-               FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, FN_SEL_SCIF1_3,
-                       FN_SEL_SCIF1_4, 0, 0, 0,
-               /* SEL2_3_2 [2] */
-               FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, 0,
-               /* SEL2_1_0 [2] */
-               FN_SEL_SCIF_CLK_0, FN_SEL_SCIF_CLK_1, FN_SEL_SCIF_CLK_2, 0  }
-       },
-       /* GPIO 0 - 5*/
-       { PINMUX_CFG_REG("INOUTSEL0", 0xFFC40004, 32, 1) { GP_INOUTSEL(0) } },
-       { PINMUX_CFG_REG("INOUTSEL1", 0xFFC41004, 32, 1) { GP_INOUTSEL(1) } },
-       { PINMUX_CFG_REG("INOUTSEL2", 0xFFC42004, 32, 1) { GP_INOUTSEL(2) } },
-       { PINMUX_CFG_REG("INOUTSEL3", 0xFFC43004, 32, 1) { GP_INOUTSEL(3) } },
-       { PINMUX_CFG_REG("INOUTSEL4", 0xFFC44004, 32, 1) { GP_INOUTSEL(4) } },
-       { PINMUX_CFG_REG("INOUTSEL5", 0xffc45004, 32, 1) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, /* 31 - 24 */
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, /* 23 - 16 */
-               0, 0, 0, 0, 0, 0, 0, 0, /* 15 - 12 */
-               GP_5_11_IN, GP_5_11_OUT,
-               GP_5_10_IN, GP_5_10_OUT,
-               GP_5_9_IN, GP_5_9_OUT,
-               GP_5_8_IN, GP_5_8_OUT,
-               GP_5_7_IN, GP_5_7_OUT,
-               GP_5_6_IN, GP_5_6_OUT,
-               GP_5_5_IN, GP_5_5_OUT,
-               GP_5_4_IN, GP_5_4_OUT,
-               GP_5_3_IN, GP_5_3_OUT,
-               GP_5_2_IN, GP_5_2_OUT,
-               GP_5_1_IN, GP_5_1_OUT,
-               GP_5_0_IN, GP_5_0_OUT }
-       },
-       { },
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       /* GPIO 0 - 5*/
-       { PINMUX_DATA_REG("INDT0", 0xFFC4000C, 32) { GP_INDT(0) } },
-       { PINMUX_DATA_REG("INDT1", 0xFFC4100C, 32) { GP_INDT(1) } },
-       { PINMUX_DATA_REG("INDT2", 0xFFC4200C, 32) { GP_INDT(2) } },
-       { PINMUX_DATA_REG("INDT3", 0xFFC4300C, 32) { GP_INDT(3) } },
-       { PINMUX_DATA_REG("INDT4", 0xFFC4400C, 32) { GP_INDT(4) } },
-       { PINMUX_DATA_REG("INDT5", 0xFFC4500C, 32) {
-               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, 0, 0,
-               GP_5_11_DATA, GP_5_10_DATA, GP_5_9_DATA, GP_5_8_DATA,
-               GP_5_7_DATA, GP_5_6_DATA, GP_5_5_DATA, GP_5_4_DATA,
-               GP_5_3_DATA, GP_5_2_DATA, GP_5_1_DATA, GP_5_0_DATA }
-       },
-       { },
-};
+#include <cpu/pfc.h>
 
 static struct resource sh7734_pfc_resources[] = {
        [0] = { /* PFC */
@@ -2464,34 +27,9 @@ static struct resource sh7734_pfc_resources[] = {
        }
 };
 
-static struct pinmux_info sh7734_pinmux_info = {
-       .name = "sh7734_pfc",
-
-       .resource = sh7734_pfc_resources,
-       .num_resources = ARRAY_SIZE(sh7734_pfc_resources),
-
-       .unlock_reg = 0xFFFC0000,
-
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_GP_0_0,
-       .last_gpio = GPIO_FN_ST_CLKOUT,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
-
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7734_pinmux_info);
+       return sh_pfc_register("pfc-sh7734", sh7734_pfc_resources,
+                              ARRAY_SIZE(sh7734_pfc_resources));
 }
 arch_initcall(plat_pinmux_setup);
index 4c74bd04bba43b505ab967316a5a5e7a7d3f014a..cda6bd177b8c25f9ced14cfce99fdfb5727ef76a 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7757.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
-       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
-       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
-       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
-       PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
-       PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
-       PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
-       PTG7_DATA, PTG6_DATA, PTG5_DATA, PTG4_DATA,
-       PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
-       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
-       PTI7_DATA, PTI6_DATA, PTI5_DATA, PTI4_DATA,
-       PTI3_DATA, PTI2_DATA, PTI1_DATA, PTI0_DATA,
-                  PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
-       PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
-       PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
-       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
-                  PTL6_DATA, PTL5_DATA, PTL4_DATA,
-       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
-       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
-                  PTN6_DATA, PTN5_DATA, PTN4_DATA,
-       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
-       PTO7_DATA, PTO6_DATA, PTO5_DATA, PTO4_DATA,
-       PTO3_DATA, PTO2_DATA, PTO1_DATA, PTO0_DATA,
-       PTP7_DATA, PTP6_DATA, PTP5_DATA, PTP4_DATA,
-       PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA,
-                  PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
-       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
-       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
-       PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
-       PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
-       PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
-       PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
-       PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
-       PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
-       PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
-       PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
-       PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
-       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
-       PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
-       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
-       PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
-       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
-       PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
-       PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
-       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
-       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
-       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
-       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
-       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
-       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
-       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
-       PTE7_IN, PTE6_IN, PTE5_IN, PTE4_IN,
-       PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
-       PTF7_IN, PTF6_IN, PTF5_IN, PTF4_IN,
-       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
-       PTG7_IN, PTG6_IN, PTG5_IN, PTG4_IN,
-       PTG3_IN, PTG2_IN, PTG1_IN, PTG0_IN,
-       PTH7_IN, PTH6_IN, PTH5_IN, PTH4_IN,
-       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
-       PTI7_IN, PTI6_IN, PTI5_IN, PTI4_IN,
-       PTI3_IN, PTI2_IN, PTI1_IN, PTI0_IN,
-                PTJ6_IN, PTJ5_IN, PTJ4_IN,
-       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
-       PTK7_IN, PTK6_IN, PTK5_IN, PTK4_IN,
-       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
-                PTL6_IN, PTL5_IN, PTL4_IN,
-       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
-       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
-       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
-                PTN6_IN, PTN5_IN, PTN4_IN,
-       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
-       PTO7_IN, PTO6_IN, PTO5_IN, PTO4_IN,
-       PTO3_IN, PTO2_IN, PTO1_IN, PTO0_IN,
-       PTP7_IN, PTP6_IN, PTP5_IN, PTP4_IN,
-       PTP3_IN, PTP2_IN, PTP1_IN, PTP0_IN,
-                PTQ6_IN, PTQ5_IN, PTQ4_IN,
-       PTQ3_IN, PTQ2_IN, PTQ1_IN, PTQ0_IN,
-       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
-       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
-       PTS7_IN, PTS6_IN, PTS5_IN, PTS4_IN,
-       PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
-       PTT7_IN, PTT6_IN, PTT5_IN, PTT4_IN,
-       PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
-       PTU7_IN, PTU6_IN, PTU5_IN, PTU4_IN,
-       PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
-       PTV7_IN, PTV6_IN, PTV5_IN, PTV4_IN,
-       PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
-       PTW7_IN, PTW6_IN, PTW5_IN, PTW4_IN,
-       PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
-       PTX7_IN, PTX6_IN, PTX5_IN, PTX4_IN,
-       PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
-       PTY7_IN, PTY6_IN, PTY5_IN, PTY4_IN,
-       PTY3_IN, PTY2_IN, PTY1_IN, PTY0_IN,
-       PTZ7_IN, PTZ6_IN, PTZ5_IN, PTZ4_IN,
-       PTZ3_IN, PTZ2_IN, PTZ1_IN, PTZ0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PTA7_IN_PU, PTA6_IN_PU, PTA5_IN_PU, PTA4_IN_PU,
-       PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
-       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
-       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU, PTD0_IN_PU,
-       PTE7_IN_PU, PTE6_IN_PU, PTE5_IN_PU, PTE4_IN_PU,
-       PTE3_IN_PU, PTE2_IN_PU, PTE1_IN_PU, PTE0_IN_PU,
-       PTF7_IN_PU, PTF6_IN_PU, PTF5_IN_PU, PTF4_IN_PU,
-       PTF3_IN_PU, PTF2_IN_PU, PTF1_IN_PU, PTF0_IN_PU,
-       PTG7_IN_PU, PTG6_IN_PU,             PTG4_IN_PU,
-       PTH7_IN_PU, PTH6_IN_PU, PTH5_IN_PU, PTH4_IN_PU,
-       PTH3_IN_PU, PTH2_IN_PU, PTH1_IN_PU, PTH0_IN_PU,
-       PTI7_IN_PU, PTI6_IN_PU,             PTI4_IN_PU,
-       PTI3_IN_PU, PTI2_IN_PU, PTI1_IN_PU, PTI0_IN_PU,
-                   PTJ6_IN_PU, PTJ5_IN_PU, PTJ4_IN_PU,
-       PTJ3_IN_PU, PTJ2_IN_PU, PTJ1_IN_PU, PTJ0_IN_PU,
-       PTK7_IN_PU, PTK6_IN_PU, PTK5_IN_PU, PTK4_IN_PU,
-       PTK3_IN_PU, PTK2_IN_PU, PTK1_IN_PU, PTK0_IN_PU,
-                   PTL6_IN_PU, PTL5_IN_PU, PTL4_IN_PU,
-       PTL3_IN_PU, PTL2_IN_PU, PTL1_IN_PU, PTL0_IN_PU,
-       PTM7_IN_PU, PTM6_IN_PU, PTM5_IN_PU, PTM4_IN_PU,
-                                           PTN4_IN_PU,
-       PTN3_IN_PU, PTN2_IN_PU, PTN1_IN_PU, PTN0_IN_PU,
-       PTO7_IN_PU, PTO6_IN_PU, PTO5_IN_PU, PTO4_IN_PU,
-       PTO3_IN_PU, PTO2_IN_PU, PTO1_IN_PU, PTO0_IN_PU,
-       PTT7_IN_PU, PTT6_IN_PU, PTT5_IN_PU, PTT4_IN_PU,
-       PTT3_IN_PU, PTT2_IN_PU, PTT1_IN_PU, PTT0_IN_PU,
-       PTU7_IN_PU, PTU6_IN_PU, PTU5_IN_PU, PTU4_IN_PU,
-       PTU3_IN_PU, PTU2_IN_PU, PTU1_IN_PU, PTU0_IN_PU,
-       PTV7_IN_PU, PTV6_IN_PU, PTV5_IN_PU, PTV4_IN_PU,
-       PTV3_IN_PU, PTV2_IN_PU,
-                               PTW1_IN_PU, PTW0_IN_PU,
-       PTX7_IN_PU, PTX6_IN_PU, PTX5_IN_PU, PTX4_IN_PU,
-       PTX3_IN_PU, PTX2_IN_PU, PTX1_IN_PU, PTX0_IN_PU,
-       PTY7_IN_PU, PTY6_IN_PU, PTY5_IN_PU, PTY4_IN_PU,
-       PTY3_IN_PU, PTY2_IN_PU, PTY1_IN_PU, PTY0_IN_PU,
-       PTZ7_IN_PU, PTZ6_IN_PU, PTZ5_IN_PU, PTZ4_IN_PU,
-       PTZ3_IN_PU, PTZ2_IN_PU, PTZ1_IN_PU, PTZ0_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
-       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
-       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
-       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
-       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
-       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
-       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
-       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
-       PTE7_OUT, PTE6_OUT, PTE5_OUT, PTE4_OUT,
-       PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
-       PTF7_OUT, PTF6_OUT, PTF5_OUT, PTF4_OUT,
-       PTF3_OUT, PTF2_OUT, PTF1_OUT, PTF0_OUT,
-       PTG7_OUT, PTG6_OUT, PTG5_OUT, PTG4_OUT,
-       PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
-       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
-       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
-       PTI7_OUT, PTI6_OUT, PTI5_OUT, PTI4_OUT,
-       PTI3_OUT, PTI2_OUT, PTI1_OUT, PTI0_OUT,
-                 PTJ6_OUT, PTJ5_OUT, PTJ4_OUT,
-       PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
-       PTK7_OUT, PTK6_OUT, PTK5_OUT, PTK4_OUT,
-       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
-                 PTL6_OUT, PTL5_OUT, PTL4_OUT,
-       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
-       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
-       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
-                 PTN6_OUT, PTN5_OUT, PTN4_OUT,
-       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT,
-       PTO7_OUT, PTO6_OUT, PTO5_OUT, PTO4_OUT,
-       PTO3_OUT, PTO2_OUT, PTO1_OUT, PTO0_OUT,
-       PTP7_OUT, PTP6_OUT, PTP5_OUT, PTP4_OUT,
-       PTP3_OUT, PTP2_OUT, PTP1_OUT, PTP0_OUT,
-                 PTQ6_OUT, PTQ5_OUT, PTQ4_OUT,
-       PTQ3_OUT, PTQ2_OUT, PTQ1_OUT, PTQ0_OUT,
-       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
-       PTR3_OUT, PTR2_OUT, PTR1_OUT, PTR0_OUT,
-       PTS7_OUT, PTS6_OUT, PTS5_OUT, PTS4_OUT,
-       PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
-       PTT7_OUT, PTT6_OUT, PTT5_OUT, PTT4_OUT,
-       PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
-       PTU7_OUT, PTU6_OUT, PTU5_OUT, PTU4_OUT,
-       PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
-       PTV7_OUT, PTV6_OUT, PTV5_OUT, PTV4_OUT,
-       PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
-       PTW7_OUT, PTW6_OUT, PTW5_OUT, PTW4_OUT,
-       PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
-       PTX7_OUT, PTX6_OUT, PTX5_OUT, PTX4_OUT,
-       PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
-       PTY7_OUT, PTY6_OUT, PTY5_OUT, PTY4_OUT,
-       PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
-       PTZ7_OUT, PTZ6_OUT, PTZ5_OUT, PTZ4_OUT,
-       PTZ3_OUT, PTZ2_OUT, PTZ1_OUT, PTZ0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
-       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
-       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
-       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
-       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
-       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
-       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
-       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
-       PTE7_FN, PTE6_FN, PTE5_FN, PTE4_FN,
-       PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
-       PTF7_FN, PTF6_FN, PTF5_FN, PTF4_FN,
-       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
-       PTG7_FN, PTG6_FN, PTG5_FN, PTG4_FN,
-       PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
-       PTH7_FN, PTH6_FN, PTH5_FN, PTH4_FN,
-       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
-       PTI7_FN, PTI6_FN, PTI5_FN, PTI4_FN,
-       PTI3_FN, PTI2_FN, PTI1_FN, PTI0_FN,
-                PTJ6_FN, PTJ5_FN, PTJ4_FN,
-       PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
-       PTK7_FN, PTK6_FN, PTK5_FN, PTK4_FN,
-       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
-                PTL6_FN, PTL5_FN, PTL4_FN,
-       PTL3_FN, PTL2_FN, PTL1_FN, PTL0_FN,
-       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
-       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
-                PTN6_FN, PTN5_FN, PTN4_FN,
-       PTN3_FN, PTN2_FN, PTN1_FN, PTN0_FN,
-       PTO7_FN, PTO6_FN, PTO5_FN, PTO4_FN,
-       PTO3_FN, PTO2_FN, PTO1_FN, PTO0_FN,
-       PTP7_FN, PTP6_FN, PTP5_FN, PTP4_FN,
-       PTP3_FN, PTP2_FN, PTP1_FN, PTP0_FN,
-                PTQ6_FN, PTQ5_FN, PTQ4_FN,
-       PTQ3_FN, PTQ2_FN, PTQ1_FN, PTQ0_FN,
-       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
-       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
-       PTS7_FN, PTS6_FN, PTS5_FN, PTS4_FN,
-       PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
-       PTT7_FN, PTT6_FN, PTT5_FN, PTT4_FN,
-       PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
-       PTU7_FN, PTU6_FN, PTU5_FN, PTU4_FN,
-       PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
-       PTV7_FN, PTV6_FN, PTV5_FN, PTV4_FN,
-       PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
-       PTW7_FN, PTW6_FN, PTW5_FN, PTW4_FN,
-       PTW3_FN, PTW2_FN, PTW1_FN, PTW0_FN,
-       PTX7_FN, PTX6_FN, PTX5_FN, PTX4_FN,
-       PTX3_FN, PTX2_FN, PTX1_FN, PTX0_FN,
-       PTY7_FN, PTY6_FN, PTY5_FN, PTY4_FN,
-       PTY3_FN, PTY2_FN, PTY1_FN, PTY0_FN,
-       PTZ7_FN, PTZ6_FN, PTZ5_FN, PTZ4_FN,
-       PTZ3_FN, PTZ2_FN, PTZ1_FN, PTZ0_FN,
-
-       PS0_15_FN1, PS0_15_FN2,
-       PS0_14_FN1, PS0_14_FN2,
-       PS0_13_FN1, PS0_13_FN2,
-       PS0_12_FN1, PS0_12_FN2,
-       PS0_11_FN1, PS0_11_FN2,
-       PS0_10_FN1, PS0_10_FN2,
-       PS0_9_FN1, PS0_9_FN2,
-       PS0_8_FN1, PS0_8_FN2,
-       PS0_7_FN1, PS0_7_FN2,
-       PS0_6_FN1, PS0_6_FN2,
-       PS0_5_FN1, PS0_5_FN2,
-       PS0_4_FN1, PS0_4_FN2,
-       PS0_3_FN1, PS0_3_FN2,
-       PS0_2_FN1, PS0_2_FN2,
-
-       PS1_10_FN1, PS1_10_FN2,
-       PS1_9_FN1, PS1_9_FN2,
-       PS1_8_FN1, PS1_8_FN2,
-       PS1_2_FN1, PS1_2_FN2,
-
-       PS2_13_FN1, PS2_13_FN2,
-       PS2_12_FN1, PS2_12_FN2,
-       PS2_7_FN1, PS2_7_FN2,
-       PS2_6_FN1, PS2_6_FN2,
-       PS2_5_FN1, PS2_5_FN2,
-       PS2_4_FN1, PS2_4_FN2,
-       PS2_2_FN1, PS2_2_FN2,
-
-       PS3_15_FN1, PS3_15_FN2,
-       PS3_14_FN1, PS3_14_FN2,
-       PS3_13_FN1, PS3_13_FN2,
-       PS3_12_FN1, PS3_12_FN2,
-       PS3_11_FN1, PS3_11_FN2,
-       PS3_10_FN1, PS3_10_FN2,
-       PS3_9_FN1, PS3_9_FN2,
-       PS3_8_FN1, PS3_8_FN2,
-       PS3_7_FN1, PS3_7_FN2,
-       PS3_2_FN1, PS3_2_FN2,
-       PS3_1_FN1, PS3_1_FN2,
-
-       PS4_14_FN1, PS4_14_FN2,
-       PS4_13_FN1, PS4_13_FN2,
-       PS4_12_FN1, PS4_12_FN2,
-       PS4_10_FN1, PS4_10_FN2,
-       PS4_9_FN1, PS4_9_FN2,
-       PS4_8_FN1, PS4_8_FN2,
-       PS4_4_FN1, PS4_4_FN2,
-       PS4_3_FN1, PS4_3_FN2,
-       PS4_2_FN1, PS4_2_FN2,
-       PS4_1_FN1, PS4_1_FN2,
-       PS4_0_FN1, PS4_0_FN2,
-
-       PS5_11_FN1, PS5_11_FN2,
-       PS5_10_FN1, PS5_10_FN2,
-       PS5_9_FN1, PS5_9_FN2,
-       PS5_8_FN1, PS5_8_FN2,
-       PS5_7_FN1, PS5_7_FN2,
-       PS5_6_FN1, PS5_6_FN2,
-       PS5_5_FN1, PS5_5_FN2,
-       PS5_4_FN1, PS5_4_FN2,
-       PS5_3_FN1, PS5_3_FN2,
-       PS5_2_FN1, PS5_2_FN2,
-
-       PS6_15_FN1, PS6_15_FN2,
-       PS6_14_FN1, PS6_14_FN2,
-       PS6_13_FN1, PS6_13_FN2,
-       PS6_12_FN1, PS6_12_FN2,
-       PS6_11_FN1, PS6_11_FN2,
-       PS6_10_FN1, PS6_10_FN2,
-       PS6_9_FN1, PS6_9_FN2,
-       PS6_8_FN1, PS6_8_FN2,
-       PS6_7_FN1, PS6_7_FN2,
-       PS6_6_FN1, PS6_6_FN2,
-       PS6_5_FN1, PS6_5_FN2,
-       PS6_4_FN1, PS6_4_FN2,
-       PS6_3_FN1, PS6_3_FN2,
-       PS6_2_FN1, PS6_2_FN2,
-       PS6_1_FN1, PS6_1_FN2,
-       PS6_0_FN1, PS6_0_FN2,
-
-       PS7_15_FN1, PS7_15_FN2,
-       PS7_14_FN1, PS7_14_FN2,
-       PS7_13_FN1, PS7_13_FN2,
-       PS7_12_FN1, PS7_12_FN2,
-       PS7_11_FN1, PS7_11_FN2,
-       PS7_10_FN1, PS7_10_FN2,
-       PS7_9_FN1, PS7_9_FN2,
-       PS7_8_FN1, PS7_8_FN2,
-       PS7_7_FN1, PS7_7_FN2,
-       PS7_6_FN1, PS7_6_FN2,
-       PS7_5_FN1, PS7_5_FN2,
-       PS7_4_FN1, PS7_4_FN2,
-
-       PS8_15_FN1, PS8_15_FN2,
-       PS8_14_FN1, PS8_14_FN2,
-       PS8_13_FN1, PS8_13_FN2,
-       PS8_12_FN1, PS8_12_FN2,
-       PS8_11_FN1, PS8_11_FN2,
-       PS8_10_FN1, PS8_10_FN2,
-       PS8_9_FN1, PS8_9_FN2,
-       PS8_8_FN1, PS8_8_FN2,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       /* PTA (mobule: LBSC, RGMII) */
-       BS_MARK,        RDWR_MARK,      WE1_MARK,       RDY_MARK,
-       ET0_MDC_MARK,   ET0_MDIO_MARK,  ET1_MDC_MARK,   ET1_MDIO_MARK,
-
-       /* PTB (mobule: INTC, ONFI, TMU) */
-       IRQ15_MARK,     IRQ14_MARK,     IRQ13_MARK,     IRQ12_MARK,
-       IRQ11_MARK,     IRQ10_MARK,     IRQ9_MARK,      IRQ8_MARK,
-       ON_NRE_MARK,    ON_NWE_MARK,    ON_NWP_MARK,    ON_NCE0_MARK,
-       ON_R_B0_MARK,   ON_ALE_MARK,    ON_CLE_MARK,    TCLK_MARK,
-
-       /* PTC (mobule: IRQ, PWMU) */
-       IRQ7_MARK,      IRQ6_MARK,      IRQ5_MARK,      IRQ4_MARK,
-       IRQ3_MARK,      IRQ2_MARK,      IRQ1_MARK,      IRQ0_MARK,
-       PWMU0_MARK,     PWMU1_MARK,     PWMU2_MARK,     PWMU3_MARK,
-       PWMU4_MARK,     PWMU5_MARK,
-
-       /* PTD (mobule: SPI0, DMAC) */
-       SP0_MOSI_MARK,  SP0_MISO_MARK,  SP0_SCK_MARK,   SP0_SCK_FB_MARK,
-       SP0_SS0_MARK,   SP0_SS1_MARK,   SP0_SS2_MARK,   SP0_SS3_MARK,
-       DREQ0_MARK,     DACK0_MARK,     TEND0_MARK,
-
-       /* PTE (mobule: RMII) */
-       RMII0_CRS_DV_MARK,      RMII0_TXD1_MARK,
-       RMII0_TXD0_MARK,        RMII0_TXEN_MARK,
-       RMII0_REFCLK_MARK,      RMII0_RXD1_MARK,
-       RMII0_RXD0_MARK,        RMII0_RX_ER_MARK,
-
-       /* PTF (mobule: RMII, SerMux) */
-       RMII1_CRS_DV_MARK,      RMII1_TXD1_MARK,
-       RMII1_TXD0_MARK,        RMII1_TXEN_MARK,
-       RMII1_REFCLK_MARK,      RMII1_RXD1_MARK,
-       RMII1_RXD0_MARK,        RMII1_RX_ER_MARK,
-       RAC_RI_MARK,
-
-       /* PTG (mobule: system, LBSC, LPC, WDT, LPC, eMMC) */
-       BOOTFMS_MARK,   BOOTWP_MARK,    A25_MARK,       A24_MARK,
-       SERIRQ_MARK,    WDTOVF_MARK,    LPCPD_MARK,     LDRQ_MARK,
-       MMCCLK_MARK,    MMCCMD_MARK,
-
-       /* PTH (mobule: SPI1, LPC, DMAC, ADC) */
-       SP1_MOSI_MARK,  SP1_MISO_MARK,  SP1_SCK_MARK,   SP1_SCK_FB_MARK,
-       SP1_SS0_MARK,   SP1_SS1_MARK,   WP_MARK,        FMS0_MARK,
-       TEND1_MARK,     DREQ1_MARK,     DACK1_MARK,     ADTRG1_MARK,
-       ADTRG0_MARK,
-
-       /* PTI (mobule: LBSC, SDHI) */
-       D15_MARK,       D14_MARK,       D13_MARK,       D12_MARK,
-       D11_MARK,       D10_MARK,       D9_MARK,        D8_MARK,
-       SD_WP_MARK,     SD_CD_MARK,     SD_CLK_MARK,    SD_CMD_MARK,
-       SD_D3_MARK,     SD_D2_MARK,     SD_D1_MARK,     SD_D0_MARK,
-
-       /* PTJ (mobule: SCIF234) */
-       RTS3_MARK,      CTS3_MARK,      TXD3_MARK,      RXD3_MARK,
-       RTS4_MARK,      RXD4_MARK,      TXD4_MARK,
-
-       /* PTK (mobule: SERMUX, LBSC, SCIF) */
-       COM2_TXD_MARK,  COM2_RXD_MARK,  COM2_RTS_MARK,  COM2_CTS_MARK,
-       COM2_DTR_MARK,  COM2_DSR_MARK,  COM2_DCD_MARK,  CLKOUT_MARK,
-       SCK2_MARK,      SCK4_MARK,      SCK3_MARK,
-
-       /* PTL (mobule: SERMUX, SCIF, LBSC, AUD) */
-       RAC_RXD_MARK,   RAC_RTS_MARK,   RAC_CTS_MARK,   RAC_DTR_MARK,
-       RAC_DSR_MARK,   RAC_DCD_MARK,   RAC_TXD_MARK,   RXD2_MARK,
-       CS5_MARK,       CS6_MARK,       AUDSYNC_MARK,   AUDCK_MARK,
-       TXD2_MARK,
-
-       /* PTM (mobule: LBSC, IIC) */
-       CS4_MARK,       RD_MARK,        WE0_MARK,       CS0_MARK,
-       SDA6_MARK,      SCL6_MARK,      SDA7_MARK,      SCL7_MARK,
-
-       /* PTN (mobule: USB, JMC, SGPIO, WDT) */
-       VBUS_EN_MARK,   VBUS_OC_MARK,   JMCTCK_MARK,    JMCTMS_MARK,
-       JMCTDO_MARK,    JMCTDI_MARK,    JMCTRST_MARK,
-       SGPIO1_CLK_MARK,        SGPIO1_LOAD_MARK,       SGPIO1_DI_MARK,
-       SGPIO1_DO_MARK,         SUB_CLKIN_MARK,
-
-       /* PTO (mobule: SGPIO, SerMux) */
-       SGPIO0_CLK_MARK,        SGPIO0_LOAD_MARK,       SGPIO0_DI_MARK,
-       SGPIO0_DO_MARK,         SGPIO2_CLK_MARK,        SGPIO2_LOAD_MARK,
-       SGPIO2_DI_MARK,         SGPIO2_DO_MARK,
-       COM1_TXD_MARK,  COM1_RXD_MARK,  COM1_RTS_MARK,  COM1_CTS_MARK,
-
-       /* PTQ (mobule: LPC) */
-       LAD3_MARK,      LAD2_MARK,      LAD1_MARK,      LAD0_MARK,
-       LFRAME_MARK,    LRESET_MARK,    LCLK_MARK,
-
-       /* PTR (mobule: GRA, IIC) */
-       DDC3_MARK,      DDC2_MARK,      SDA2_MARK,      SCL2_MARK,
-       SDA1_MARK,      SCL1_MARK,      SDA0_MARK,      SCL0_MARK,
-       SDA8_MARK,      SCL8_MARK,
-
-       /* PTS (mobule: GRA, IIC) */
-       DDC1_MARK,      DDC0_MARK,      SDA5_MARK,      SCL5_MARK,
-       SDA4_MARK,      SCL4_MARK,      SDA3_MARK,      SCL3_MARK,
-       SDA9_MARK,      SCL9_MARK,
-
-       /* PTT (mobule: PWMX, AUD) */
-       PWMX7_MARK,     PWMX6_MARK,     PWMX5_MARK,     PWMX4_MARK,
-       PWMX3_MARK,     PWMX2_MARK,     PWMX1_MARK,     PWMX0_MARK,
-       AUDATA3_MARK,   AUDATA2_MARK,   AUDATA1_MARK,   AUDATA0_MARK,
-       STATUS1_MARK,   STATUS0_MARK,
-
-       /* PTU (mobule: LPC, APM) */
-       LGPIO7_MARK,    LGPIO6_MARK,    LGPIO5_MARK,    LGPIO4_MARK,
-       LGPIO3_MARK,    LGPIO2_MARK,    LGPIO1_MARK,    LGPIO0_MARK,
-       APMONCTL_O_MARK,        APMPWBTOUT_O_MARK,      APMSCI_O_MARK,
-       APMVDDON_MARK,  APMSLPBTN_MARK, APMPWRBTN_MARK, APMS5N_MARK,
-       APMS3N_MARK,
-
-       /* PTV (mobule: LBSC, SerMux, R-SPI, EVC, GRA) */
-       A23_MARK,       A22_MARK,       A21_MARK,       A20_MARK,
-       A19_MARK,       A18_MARK,       A17_MARK,       A16_MARK,
-       COM2_RI_MARK,           R_SPI_MOSI_MARK,        R_SPI_MISO_MARK,
-       R_SPI_RSPCK_MARK,       R_SPI_SSL0_MARK,        R_SPI_SSL1_MARK,
-       EVENT7_MARK,    EVENT6_MARK,    VBIOS_DI_MARK,  VBIOS_DO_MARK,
-       VBIOS_CLK_MARK, VBIOS_CS_MARK,
-
-       /* PTW (mobule: LBSC, EVC, SCIF) */
-       A15_MARK,       A14_MARK,       A13_MARK,       A12_MARK,
-       A11_MARK,       A10_MARK,       A9_MARK,        A8_MARK,
-       EVENT5_MARK,    EVENT4_MARK,    EVENT3_MARK,    EVENT2_MARK,
-       EVENT1_MARK,    EVENT0_MARK,    CTS4_MARK,      CTS2_MARK,
-
-       /* PTX (mobule: LBSC, SCIF, SIM) */
-       A7_MARK,        A6_MARK,        A5_MARK,        A4_MARK,
-       A3_MARK,        A2_MARK,        A1_MARK,        A0_MARK,
-       RTS2_MARK,      SIM_D_MARK,     SIM_CLK_MARK,   SIM_RST_MARK,
-
-       /* PTY (mobule: LBSC) */
-       D7_MARK,        D6_MARK,        D5_MARK,        D4_MARK,
-       D3_MARK,        D2_MARK,        D1_MARK,        D0_MARK,
-
-       /* PTZ (mobule: eMMC, ONFI) */
-       MMCDAT7_MARK,   MMCDAT6_MARK,   MMCDAT5_MARK,   MMCDAT4_MARK,
-       MMCDAT3_MARK,   MMCDAT2_MARK,   MMCDAT1_MARK,   MMCDAT0_MARK,
-       ON_DQ7_MARK,    ON_DQ6_MARK,    ON_DQ5_MARK,    ON_DQ4_MARK,
-       ON_DQ3_MARK,    ON_DQ2_MARK,    ON_DQ1_MARK,    ON_DQ0_MARK,
-
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-       /* PTA GPIO */
-       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT),
-       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT),
-       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT),
-       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT),
-       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT),
-       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT),
-       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT),
-       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT),
-
-       /* PTB GPIO */
-       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT),
-       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT),
-       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT),
-       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT),
-       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT),
-       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT),
-       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT),
-       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT),
-
-       /* PTC GPIO */
-       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT),
-       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT),
-       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT),
-       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT),
-       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT),
-       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT),
-       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT),
-       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT),
-
-       /* PTD GPIO */
-       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT),
-       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT),
-       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT),
-       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT),
-       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT),
-       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT),
-       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT),
-       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT),
-
-       /* PTE GPIO */
-       PINMUX_DATA(PTE7_DATA, PTE7_IN, PTE7_OUT),
-       PINMUX_DATA(PTE6_DATA, PTE6_IN, PTE6_OUT),
-       PINMUX_DATA(PTE5_DATA, PTE5_IN, PTE5_OUT),
-       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT),
-       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT),
-       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT),
-       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT),
-       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT),
-
-       /* PTF GPIO */
-       PINMUX_DATA(PTF7_DATA, PTF7_IN, PTF7_OUT),
-       PINMUX_DATA(PTF6_DATA, PTF6_IN, PTF6_OUT),
-       PINMUX_DATA(PTF5_DATA, PTF5_IN, PTF5_OUT),
-       PINMUX_DATA(PTF4_DATA, PTF4_IN, PTF4_OUT),
-       PINMUX_DATA(PTF3_DATA, PTF3_IN, PTF3_OUT),
-       PINMUX_DATA(PTF2_DATA, PTF2_IN, PTF2_OUT),
-       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_OUT),
-       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT),
-
-       /* PTG GPIO */
-       PINMUX_DATA(PTG7_DATA, PTG7_IN, PTG7_OUT),
-       PINMUX_DATA(PTG6_DATA, PTG6_IN, PTG6_OUT),
-       PINMUX_DATA(PTG5_DATA, PTG5_IN, PTG5_OUT),
-       PINMUX_DATA(PTG4_DATA, PTG4_IN, PTG4_OUT),
-       PINMUX_DATA(PTG3_DATA, PTG3_IN, PTG3_OUT),
-       PINMUX_DATA(PTG2_DATA, PTG2_IN, PTG2_OUT),
-       PINMUX_DATA(PTG1_DATA, PTG1_IN, PTG1_OUT),
-       PINMUX_DATA(PTG0_DATA, PTG0_IN, PTG0_OUT),
-
-       /* PTH GPIO */
-       PINMUX_DATA(PTH7_DATA, PTH7_IN, PTH7_OUT),
-       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT),
-       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT),
-       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT),
-       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT),
-       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT),
-       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT),
-       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT),
-
-       /* PTI GPIO */
-       PINMUX_DATA(PTI7_DATA, PTI7_IN, PTI7_OUT),
-       PINMUX_DATA(PTI6_DATA, PTI6_IN, PTI6_OUT),
-       PINMUX_DATA(PTI5_DATA, PTI5_IN, PTI5_OUT),
-       PINMUX_DATA(PTI4_DATA, PTI4_IN, PTI4_OUT),
-       PINMUX_DATA(PTI3_DATA, PTI3_IN, PTI3_OUT),
-       PINMUX_DATA(PTI2_DATA, PTI2_IN, PTI2_OUT),
-       PINMUX_DATA(PTI1_DATA, PTI1_IN, PTI1_OUT),
-       PINMUX_DATA(PTI0_DATA, PTI0_IN, PTI0_OUT),
-
-       /* PTJ GPIO */
-       PINMUX_DATA(PTJ6_DATA, PTJ6_IN, PTJ6_OUT),
-       PINMUX_DATA(PTJ5_DATA, PTJ5_IN, PTJ5_OUT),
-       PINMUX_DATA(PTJ4_DATA, PTJ4_IN, PTJ4_OUT),
-       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT),
-       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT),
-       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT),
-       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT),
-
-       /* PTK GPIO */
-       PINMUX_DATA(PTK7_DATA, PTK7_IN, PTK7_OUT),
-       PINMUX_DATA(PTK6_DATA, PTK6_IN, PTK6_OUT),
-       PINMUX_DATA(PTK5_DATA, PTK5_IN, PTK5_OUT),
-       PINMUX_DATA(PTK4_DATA, PTK4_IN, PTK4_OUT),
-       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT),
-       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT),
-       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT),
-       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT),
-
-       /* PTL GPIO */
-       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT),
-       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT),
-       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT),
-       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT),
-       PINMUX_DATA(PTL2_DATA, PTL2_IN, PTL2_OUT),
-       PINMUX_DATA(PTL1_DATA, PTL1_IN, PTL1_OUT),
-       PINMUX_DATA(PTL0_DATA, PTL0_IN, PTL0_OUT),
-
-       /* PTM GPIO */
-       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT),
-       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT),
-       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT),
-       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT),
-       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT),
-       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT),
-       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT),
-
-       /* PTN GPIO */
-       PINMUX_DATA(PTN6_DATA, PTN6_IN, PTN6_OUT),
-       PINMUX_DATA(PTN5_DATA, PTN5_IN, PTN5_OUT),
-       PINMUX_DATA(PTN4_DATA, PTN4_IN, PTN4_OUT),
-       PINMUX_DATA(PTN3_DATA, PTN3_IN, PTN3_OUT),
-       PINMUX_DATA(PTN2_DATA, PTN2_IN, PTN2_OUT),
-       PINMUX_DATA(PTN1_DATA, PTN1_IN, PTN1_OUT),
-       PINMUX_DATA(PTN0_DATA, PTN0_IN, PTN0_OUT),
-
-       /* PTO GPIO */
-       PINMUX_DATA(PTO7_DATA, PTO7_IN, PTO7_OUT),
-       PINMUX_DATA(PTO6_DATA, PTO6_IN, PTO6_OUT),
-       PINMUX_DATA(PTO5_DATA, PTO5_IN, PTO5_OUT),
-       PINMUX_DATA(PTO4_DATA, PTO4_IN, PTO4_OUT),
-       PINMUX_DATA(PTO3_DATA, PTO3_IN, PTO3_OUT),
-       PINMUX_DATA(PTO2_DATA, PTO2_IN, PTO2_OUT),
-       PINMUX_DATA(PTO1_DATA, PTO1_IN, PTO1_OUT),
-       PINMUX_DATA(PTO0_DATA, PTO0_IN, PTO0_OUT),
-
-       /* PTQ GPIO */
-       PINMUX_DATA(PTQ6_DATA, PTQ6_IN, PTQ6_OUT),
-       PINMUX_DATA(PTQ5_DATA, PTQ5_IN, PTQ5_OUT),
-       PINMUX_DATA(PTQ4_DATA, PTQ4_IN, PTQ4_OUT),
-       PINMUX_DATA(PTQ3_DATA, PTQ3_IN, PTQ3_OUT),
-       PINMUX_DATA(PTQ2_DATA, PTQ2_IN, PTQ2_OUT),
-       PINMUX_DATA(PTQ1_DATA, PTQ1_IN, PTQ1_OUT),
-       PINMUX_DATA(PTQ0_DATA, PTQ0_IN, PTQ0_OUT),
-
-       /* PTR GPIO */
-       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT),
-       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT),
-       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT),
-       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT),
-       PINMUX_DATA(PTR3_DATA, PTR3_IN, PTR3_OUT),
-       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_OUT),
-       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT),
-       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT),
-
-       /* PTS GPIO */
-       PINMUX_DATA(PTS7_DATA, PTS7_IN, PTS7_OUT),
-       PINMUX_DATA(PTS6_DATA, PTS6_IN, PTS6_OUT),
-       PINMUX_DATA(PTS5_DATA, PTS5_IN, PTS5_OUT),
-       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT),
-       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT),
-       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT),
-       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT),
-       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT),
-
-       /* PTT GPIO */
-       PINMUX_DATA(PTT7_DATA, PTT7_IN, PTT7_OUT),
-       PINMUX_DATA(PTT6_DATA, PTT6_IN, PTT6_OUT),
-       PINMUX_DATA(PTT5_DATA, PTT5_IN, PTT5_OUT),
-       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT),
-       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT),
-       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT),
-       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT),
-       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT),
-
-       /* PTU GPIO */
-       PINMUX_DATA(PTU7_DATA, PTU7_IN, PTU7_OUT),
-       PINMUX_DATA(PTU6_DATA, PTU6_IN, PTU6_OUT),
-       PINMUX_DATA(PTU5_DATA, PTU5_IN, PTU5_OUT),
-       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT),
-       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT),
-       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT),
-       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT),
-       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT),
-
-       /* PTV GPIO */
-       PINMUX_DATA(PTV7_DATA, PTV7_IN, PTV7_OUT),
-       PINMUX_DATA(PTV6_DATA, PTV6_IN, PTV6_OUT),
-       PINMUX_DATA(PTV5_DATA, PTV5_IN, PTV5_OUT),
-       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT),
-       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT),
-       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT),
-       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT),
-       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT),
-
-       /* PTW GPIO */
-       PINMUX_DATA(PTW7_DATA, PTW7_IN, PTW7_OUT),
-       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_OUT),
-       PINMUX_DATA(PTW5_DATA, PTW5_IN, PTW5_OUT),
-       PINMUX_DATA(PTW4_DATA, PTW4_IN, PTW4_OUT),
-       PINMUX_DATA(PTW3_DATA, PTW3_IN, PTW3_OUT),
-       PINMUX_DATA(PTW2_DATA, PTW2_IN, PTW2_OUT),
-       PINMUX_DATA(PTW1_DATA, PTW1_IN, PTW1_OUT),
-       PINMUX_DATA(PTW0_DATA, PTW0_IN, PTW0_OUT),
-
-       /* PTX GPIO */
-       PINMUX_DATA(PTX7_DATA, PTX7_IN, PTX7_OUT),
-       PINMUX_DATA(PTX6_DATA, PTX6_IN, PTX6_OUT),
-       PINMUX_DATA(PTX5_DATA, PTX5_IN, PTX5_OUT),
-       PINMUX_DATA(PTX4_DATA, PTX4_IN, PTX4_OUT),
-       PINMUX_DATA(PTX3_DATA, PTX3_IN, PTX3_OUT),
-       PINMUX_DATA(PTX2_DATA, PTX2_IN, PTX2_OUT),
-       PINMUX_DATA(PTX1_DATA, PTX1_IN, PTX1_OUT),
-       PINMUX_DATA(PTX0_DATA, PTX0_IN, PTX0_OUT),
-
-       /* PTY GPIO */
-       PINMUX_DATA(PTY7_DATA, PTY7_IN, PTY7_OUT),
-       PINMUX_DATA(PTY6_DATA, PTY6_IN, PTY6_OUT),
-       PINMUX_DATA(PTY5_DATA, PTY5_IN, PTY5_OUT),
-       PINMUX_DATA(PTY4_DATA, PTY4_IN, PTY4_OUT),
-       PINMUX_DATA(PTY3_DATA, PTY3_IN, PTY3_OUT),
-       PINMUX_DATA(PTY2_DATA, PTY2_IN, PTY2_OUT),
-       PINMUX_DATA(PTY1_DATA, PTY1_IN, PTY1_OUT),
-       PINMUX_DATA(PTY0_DATA, PTY0_IN, PTY0_OUT),
-
-       /* PTZ GPIO */
-       PINMUX_DATA(PTZ7_DATA, PTZ7_IN, PTZ7_OUT),
-       PINMUX_DATA(PTZ6_DATA, PTZ6_IN, PTZ6_OUT),
-       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_OUT),
-       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_OUT),
-       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_OUT),
-       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_OUT),
-       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_OUT),
-       PINMUX_DATA(PTZ0_DATA, PTZ0_IN, PTZ0_OUT),
-
-       /* PTA FN */
-       PINMUX_DATA(BS_MARK, PTA7_FN),
-       PINMUX_DATA(RDWR_MARK, PTA6_FN),
-       PINMUX_DATA(WE1_MARK, PTA5_FN),
-       PINMUX_DATA(RDY_MARK, PTA4_FN),
-       PINMUX_DATA(ET0_MDC_MARK, PTA3_FN),
-       PINMUX_DATA(ET0_MDIO_MARK, PTA2_FN),
-       PINMUX_DATA(ET1_MDC_MARK, PTA1_FN),
-       PINMUX_DATA(ET1_MDIO_MARK, PTA0_FN),
-
-       /* PTB FN */
-       PINMUX_DATA(IRQ15_MARK, PS0_15_FN1, PTB7_FN),
-       PINMUX_DATA(ON_NRE_MARK, PS0_15_FN2, PTB7_FN),
-       PINMUX_DATA(IRQ14_MARK, PS0_14_FN1, PTB6_FN),
-       PINMUX_DATA(ON_NWE_MARK, PS0_14_FN2, PTB6_FN),
-       PINMUX_DATA(IRQ13_MARK, PS0_13_FN1, PTB5_FN),
-       PINMUX_DATA(ON_NWP_MARK, PS0_13_FN2, PTB5_FN),
-       PINMUX_DATA(IRQ12_MARK, PS0_12_FN1, PTB4_FN),
-       PINMUX_DATA(ON_NCE0_MARK, PS0_12_FN2, PTB4_FN),
-       PINMUX_DATA(IRQ11_MARK, PS0_11_FN1, PTB3_FN),
-       PINMUX_DATA(ON_R_B0_MARK, PS0_11_FN2, PTB3_FN),
-       PINMUX_DATA(IRQ10_MARK, PS0_10_FN1, PTB2_FN),
-       PINMUX_DATA(ON_ALE_MARK, PS0_10_FN2, PTB2_FN),
-       PINMUX_DATA(IRQ9_MARK, PS0_9_FN1, PTB1_FN),
-       PINMUX_DATA(ON_CLE_MARK, PS0_9_FN2, PTB1_FN),
-       PINMUX_DATA(IRQ8_MARK, PS0_8_FN1, PTB0_FN),
-       PINMUX_DATA(TCLK_MARK, PS0_8_FN2, PTB0_FN),
-
-       /* PTC FN */
-       PINMUX_DATA(IRQ7_MARK, PS0_7_FN1, PTC7_FN),
-       PINMUX_DATA(PWMU0_MARK, PS0_7_FN2, PTC7_FN),
-       PINMUX_DATA(IRQ6_MARK, PS0_6_FN1, PTC6_FN),
-       PINMUX_DATA(PWMU1_MARK, PS0_6_FN2, PTC6_FN),
-       PINMUX_DATA(IRQ5_MARK, PS0_5_FN1, PTC5_FN),
-       PINMUX_DATA(PWMU2_MARK, PS0_5_FN2, PTC5_FN),
-       PINMUX_DATA(IRQ4_MARK, PS0_4_FN1, PTC5_FN),
-       PINMUX_DATA(PWMU3_MARK, PS0_4_FN2, PTC4_FN),
-       PINMUX_DATA(IRQ3_MARK, PS0_3_FN1, PTC3_FN),
-       PINMUX_DATA(PWMU4_MARK, PS0_3_FN2, PTC3_FN),
-       PINMUX_DATA(IRQ2_MARK, PS0_2_FN1, PTC2_FN),
-       PINMUX_DATA(PWMU5_MARK, PS0_2_FN2, PTC2_FN),
-       PINMUX_DATA(IRQ1_MARK, PTC1_FN),
-       PINMUX_DATA(IRQ0_MARK, PTC0_FN),
-
-       /* PTD FN */
-       PINMUX_DATA(SP0_MOSI_MARK, PTD7_FN),
-       PINMUX_DATA(SP0_MISO_MARK, PTD6_FN),
-       PINMUX_DATA(SP0_SCK_MARK, PTD5_FN),
-       PINMUX_DATA(SP0_SCK_FB_MARK, PTD4_FN),
-       PINMUX_DATA(SP0_SS0_MARK, PTD3_FN),
-       PINMUX_DATA(SP0_SS1_MARK, PS1_10_FN1, PTD2_FN),
-       PINMUX_DATA(DREQ0_MARK, PS1_10_FN2, PTD2_FN),
-       PINMUX_DATA(SP0_SS2_MARK, PS1_9_FN1, PTD1_FN),
-       PINMUX_DATA(DACK0_MARK, PS1_9_FN2, PTD1_FN),
-       PINMUX_DATA(SP0_SS3_MARK, PS1_8_FN1, PTD0_FN),
-       PINMUX_DATA(TEND0_MARK, PS1_8_FN2, PTD0_FN),
-
-       /* PTE FN */
-       PINMUX_DATA(RMII0_CRS_DV_MARK, PTE7_FN),
-       PINMUX_DATA(RMII0_TXD1_MARK, PTE6_FN),
-       PINMUX_DATA(RMII0_TXD0_MARK, PTE5_FN),
-       PINMUX_DATA(RMII0_TXEN_MARK, PTE4_FN),
-       PINMUX_DATA(RMII0_REFCLK_MARK, PTE3_FN),
-       PINMUX_DATA(RMII0_RXD1_MARK, PTE2_FN),
-       PINMUX_DATA(RMII0_RXD0_MARK, PTE1_FN),
-       PINMUX_DATA(RMII0_RX_ER_MARK, PTE0_FN),
-
-       /* PTF FN */
-       PINMUX_DATA(RMII1_CRS_DV_MARK, PTF7_FN),
-       PINMUX_DATA(RMII1_TXD1_MARK, PTF6_FN),
-       PINMUX_DATA(RMII1_TXD0_MARK, PTF5_FN),
-       PINMUX_DATA(RMII1_TXEN_MARK, PTF4_FN),
-       PINMUX_DATA(RMII1_REFCLK_MARK, PTF3_FN),
-       PINMUX_DATA(RMII1_RXD1_MARK, PS1_2_FN1, PTF2_FN),
-       PINMUX_DATA(RAC_RI_MARK, PS1_2_FN2, PTF2_FN),
-       PINMUX_DATA(RMII1_RXD0_MARK, PTF1_FN),
-       PINMUX_DATA(RMII1_RX_ER_MARK, PTF0_FN),
-
-       /* PTG FN */
-       PINMUX_DATA(BOOTFMS_MARK, PTG7_FN),
-       PINMUX_DATA(BOOTWP_MARK, PTG6_FN),
-       PINMUX_DATA(A25_MARK, PS2_13_FN1, PTG5_FN),
-       PINMUX_DATA(MMCCLK_MARK, PS2_13_FN2, PTG5_FN),
-       PINMUX_DATA(A24_MARK, PS2_12_FN1, PTG4_FN),
-       PINMUX_DATA(MMCCMD_MARK, PS2_12_FN2, PTG4_FN),
-       PINMUX_DATA(SERIRQ_MARK, PTG3_FN),
-       PINMUX_DATA(WDTOVF_MARK, PTG2_FN),
-       PINMUX_DATA(LPCPD_MARK, PTG1_FN),
-       PINMUX_DATA(LDRQ_MARK, PTG0_FN),
-
-       /* PTH FN */
-       PINMUX_DATA(SP1_MOSI_MARK, PS2_7_FN1, PTH7_FN),
-       PINMUX_DATA(TEND1_MARK, PS2_7_FN2, PTH7_FN),
-       PINMUX_DATA(SP1_MISO_MARK, PS2_6_FN1, PTH6_FN),
-       PINMUX_DATA(DREQ1_MARK, PS2_6_FN2, PTH6_FN),
-       PINMUX_DATA(SP1_SCK_MARK, PS2_5_FN1, PTH5_FN),
-       PINMUX_DATA(DACK1_MARK, PS2_5_FN2, PTH5_FN),
-       PINMUX_DATA(SP1_SCK_FB_MARK, PS2_4_FN1, PTH4_FN),
-       PINMUX_DATA(ADTRG1_MARK, PS2_4_FN2, PTH4_FN),
-       PINMUX_DATA(SP1_SS0_MARK, PTH3_FN),
-       PINMUX_DATA(SP1_SS1_MARK, PS2_2_FN1, PTH2_FN),
-       PINMUX_DATA(ADTRG0_MARK, PS2_2_FN2, PTH2_FN),
-       PINMUX_DATA(WP_MARK, PTH1_FN),
-       PINMUX_DATA(FMS0_MARK, PTH0_FN),
-
-       /* PTI FN */
-       PINMUX_DATA(D15_MARK, PS3_15_FN1, PTI7_FN),
-       PINMUX_DATA(SD_WP_MARK, PS3_15_FN2, PTI7_FN),
-       PINMUX_DATA(D14_MARK, PS3_14_FN1, PTI6_FN),
-       PINMUX_DATA(SD_CD_MARK, PS3_14_FN2, PTI6_FN),
-       PINMUX_DATA(D13_MARK, PS3_13_FN1, PTI5_FN),
-       PINMUX_DATA(SD_CLK_MARK, PS3_13_FN2, PTI5_FN),
-       PINMUX_DATA(D12_MARK, PS3_12_FN1, PTI4_FN),
-       PINMUX_DATA(SD_CMD_MARK, PS3_12_FN2, PTI4_FN),
-       PINMUX_DATA(D11_MARK, PS3_11_FN1, PTI3_FN),
-       PINMUX_DATA(SD_D3_MARK, PS3_11_FN2, PTI3_FN),
-       PINMUX_DATA(D10_MARK, PS3_10_FN1, PTI2_FN),
-       PINMUX_DATA(SD_D2_MARK, PS3_10_FN2, PTI2_FN),
-       PINMUX_DATA(D9_MARK, PS3_9_FN1, PTI1_FN),
-       PINMUX_DATA(SD_D1_MARK, PS3_9_FN2, PTI1_FN),
-       PINMUX_DATA(D8_MARK, PS3_8_FN1, PTI0_FN),
-       PINMUX_DATA(SD_D0_MARK, PS3_8_FN2, PTI0_FN),
-
-       /* PTJ FN */
-       PINMUX_DATA(RTS3_MARK, PTJ6_FN),
-       PINMUX_DATA(CTS3_MARK, PTJ5_FN),
-       PINMUX_DATA(TXD3_MARK, PTJ4_FN),
-       PINMUX_DATA(RXD3_MARK, PTJ3_FN),
-       PINMUX_DATA(RTS4_MARK, PTJ2_FN),
-       PINMUX_DATA(RXD4_MARK, PTJ1_FN),
-       PINMUX_DATA(TXD4_MARK, PTJ0_FN),
-
-       /* PTK FN */
-       PINMUX_DATA(COM2_TXD_MARK, PS3_7_FN1, PTK7_FN),
-       PINMUX_DATA(SCK2_MARK, PS3_7_FN2, PTK7_FN),
-       PINMUX_DATA(COM2_RXD_MARK, PTK6_FN),
-       PINMUX_DATA(COM2_RTS_MARK, PTK5_FN),
-       PINMUX_DATA(COM2_CTS_MARK, PTK4_FN),
-       PINMUX_DATA(COM2_DTR_MARK, PTK3_FN),
-       PINMUX_DATA(COM2_DSR_MARK, PS3_2_FN1, PTK2_FN),
-       PINMUX_DATA(SCK4_MARK, PS3_2_FN2, PTK2_FN),
-       PINMUX_DATA(COM2_DCD_MARK, PS3_1_FN1, PTK1_FN),
-       PINMUX_DATA(SCK3_MARK, PS3_1_FN2, PTK1_FN),
-       PINMUX_DATA(CLKOUT_MARK, PTK0_FN),
-
-       /* PTL FN */
-       PINMUX_DATA(RAC_RXD_MARK, PS4_14_FN1, PTL6_FN),
-       PINMUX_DATA(RXD2_MARK, PS4_14_FN2, PTL6_FN),
-       PINMUX_DATA(RAC_RTS_MARK, PS4_13_FN1, PTL5_FN),
-       PINMUX_DATA(CS5_MARK, PS4_13_FN2, PTL5_FN),
-       PINMUX_DATA(RAC_CTS_MARK, PS4_12_FN1, PTL4_FN),
-       PINMUX_DATA(CS6_MARK, PS4_12_FN2, PTL4_FN),
-       PINMUX_DATA(RAC_DTR_MARK, PTL3_FN),
-       PINMUX_DATA(RAC_DSR_MARK, PS4_10_FN1, PTL2_FN),
-       PINMUX_DATA(AUDSYNC_MARK, PS4_10_FN2, PTL2_FN),
-       PINMUX_DATA(RAC_DCD_MARK, PS4_9_FN1, PTL1_FN),
-       PINMUX_DATA(AUDCK_MARK, PS4_9_FN2, PTL1_FN),
-       PINMUX_DATA(RAC_TXD_MARK, PS4_8_FN1, PTL0_FN),
-       PINMUX_DATA(TXD2_MARK, PS4_8_FN1, PTL0_FN),
-
-       /* PTM FN */
-       PINMUX_DATA(CS4_MARK, PTM7_FN),
-       PINMUX_DATA(RD_MARK, PTM6_FN),
-       PINMUX_DATA(WE0_MARK, PTM7_FN),
-       PINMUX_DATA(CS0_MARK, PTM4_FN),
-       PINMUX_DATA(SDA6_MARK, PTM3_FN),
-       PINMUX_DATA(SCL6_MARK, PTM2_FN),
-       PINMUX_DATA(SDA7_MARK, PTM1_FN),
-       PINMUX_DATA(SCL7_MARK, PTM0_FN),
-
-       /* PTN FN */
-       PINMUX_DATA(VBUS_EN_MARK, PTN6_FN),
-       PINMUX_DATA(VBUS_OC_MARK, PTN5_FN),
-       PINMUX_DATA(JMCTCK_MARK, PS4_4_FN1, PTN4_FN),
-       PINMUX_DATA(SGPIO1_CLK_MARK, PS4_4_FN2, PTN4_FN),
-       PINMUX_DATA(JMCTMS_MARK, PS4_3_FN1, PTN5_FN),
-       PINMUX_DATA(SGPIO1_LOAD_MARK, PS4_3_FN2, PTN5_FN),
-       PINMUX_DATA(JMCTDO_MARK, PS4_2_FN1, PTN2_FN),
-       PINMUX_DATA(SGPIO1_DO_MARK, PS4_2_FN2, PTN2_FN),
-       PINMUX_DATA(JMCTDI_MARK, PS4_1_FN1, PTN1_FN),
-       PINMUX_DATA(SGPIO1_DI_MARK, PS4_1_FN2, PTN1_FN),
-       PINMUX_DATA(JMCTRST_MARK, PS4_0_FN1, PTN0_FN),
-       PINMUX_DATA(SUB_CLKIN_MARK, PS4_0_FN2, PTN0_FN),
-
-       /* PTO FN */
-       PINMUX_DATA(SGPIO0_CLK_MARK, PTO7_FN),
-       PINMUX_DATA(SGPIO0_LOAD_MARK, PTO6_FN),
-       PINMUX_DATA(SGPIO0_DI_MARK, PTO5_FN),
-       PINMUX_DATA(SGPIO0_DO_MARK, PTO4_FN),
-       PINMUX_DATA(SGPIO2_CLK_MARK, PS5_11_FN1, PTO3_FN),
-       PINMUX_DATA(COM1_TXD_MARK, PS5_11_FN2, PTO3_FN),
-       PINMUX_DATA(SGPIO2_LOAD_MARK, PS5_10_FN1, PTO2_FN),
-       PINMUX_DATA(COM1_RXD_MARK, PS5_10_FN2, PTO2_FN),
-       PINMUX_DATA(SGPIO2_DI_MARK, PS5_9_FN1, PTO1_FN),
-       PINMUX_DATA(COM1_RTS_MARK, PS5_9_FN2, PTO1_FN),
-       PINMUX_DATA(SGPIO2_DO_MARK, PS5_8_FN1, PTO0_FN),
-       PINMUX_DATA(COM1_CTS_MARK, PS5_8_FN2, PTO0_FN),
-
-       /* PTP FN */
-
-       /* PTQ FN */
-       PINMUX_DATA(LAD3_MARK, PTQ6_FN),
-       PINMUX_DATA(LAD2_MARK, PTQ5_FN),
-       PINMUX_DATA(LAD1_MARK, PTQ4_FN),
-       PINMUX_DATA(LAD0_MARK, PTQ3_FN),
-       PINMUX_DATA(LFRAME_MARK, PTQ2_FN),
-       PINMUX_DATA(LRESET_MARK, PTQ1_FN),
-       PINMUX_DATA(LCLK_MARK, PTQ0_FN),
-
-       /* PTR FN */
-       PINMUX_DATA(SDA8_MARK, PTR7_FN),        /* DDC3? */
-       PINMUX_DATA(SCL8_MARK, PTR6_FN),        /* DDC2? */
-       PINMUX_DATA(SDA2_MARK, PTR5_FN),
-       PINMUX_DATA(SCL2_MARK, PTR4_FN),
-       PINMUX_DATA(SDA1_MARK, PTR3_FN),
-       PINMUX_DATA(SCL1_MARK, PTR2_FN),
-       PINMUX_DATA(SDA0_MARK, PTR1_FN),
-       PINMUX_DATA(SCL0_MARK, PTR0_FN),
-
-       /* PTS FN */
-       PINMUX_DATA(SDA9_MARK, PTS7_FN),        /* DDC1? */
-       PINMUX_DATA(SCL9_MARK, PTS6_FN),        /* DDC0? */
-       PINMUX_DATA(SDA5_MARK, PTS5_FN),
-       PINMUX_DATA(SCL5_MARK, PTS4_FN),
-       PINMUX_DATA(SDA4_MARK, PTS3_FN),
-       PINMUX_DATA(SCL4_MARK, PTS2_FN),
-       PINMUX_DATA(SDA3_MARK, PTS1_FN),
-       PINMUX_DATA(SCL3_MARK, PTS0_FN),
-
-       /* PTT FN */
-       PINMUX_DATA(PWMX7_MARK, PS5_7_FN1, PTT7_FN),
-       PINMUX_DATA(AUDATA3_MARK, PS5_7_FN2, PTT7_FN),
-       PINMUX_DATA(PWMX6_MARK, PS5_6_FN1, PTT6_FN),
-       PINMUX_DATA(AUDATA2_MARK, PS5_6_FN2, PTT6_FN),
-       PINMUX_DATA(PWMX5_MARK, PS5_5_FN1, PTT5_FN),
-       PINMUX_DATA(AUDATA1_MARK, PS5_5_FN2, PTT5_FN),
-       PINMUX_DATA(PWMX4_MARK, PS5_4_FN1, PTT4_FN),
-       PINMUX_DATA(AUDATA0_MARK, PS5_4_FN2, PTT4_FN),
-       PINMUX_DATA(PWMX3_MARK, PS5_3_FN1, PTT3_FN),
-       PINMUX_DATA(STATUS1_MARK, PS5_3_FN2, PTT3_FN),
-       PINMUX_DATA(PWMX2_MARK, PS5_2_FN1, PTT2_FN),
-       PINMUX_DATA(STATUS0_MARK, PS5_2_FN2, PTT2_FN),
-       PINMUX_DATA(PWMX1_MARK, PTT1_FN),
-       PINMUX_DATA(PWMX0_MARK, PTT0_FN),
-
-       /* PTU FN */
-       PINMUX_DATA(LGPIO7_MARK, PS6_15_FN1, PTU7_FN),
-       PINMUX_DATA(APMONCTL_O_MARK, PS6_15_FN2, PTU7_FN),
-       PINMUX_DATA(LGPIO6_MARK, PS6_14_FN1, PTU6_FN),
-       PINMUX_DATA(APMPWBTOUT_O_MARK, PS6_14_FN2, PTU6_FN),
-       PINMUX_DATA(LGPIO5_MARK, PS6_13_FN1, PTU5_FN),
-       PINMUX_DATA(APMSCI_O_MARK, PS6_13_FN2, PTU5_FN),
-       PINMUX_DATA(LGPIO4_MARK, PS6_12_FN1, PTU4_FN),
-       PINMUX_DATA(APMVDDON_MARK, PS6_12_FN2, PTU4_FN),
-       PINMUX_DATA(LGPIO3_MARK, PS6_11_FN1, PTU3_FN),
-       PINMUX_DATA(APMSLPBTN_MARK, PS6_11_FN2, PTU3_FN),
-       PINMUX_DATA(LGPIO2_MARK, PS6_10_FN1, PTU2_FN),
-       PINMUX_DATA(APMPWRBTN_MARK, PS6_10_FN2, PTU2_FN),
-       PINMUX_DATA(LGPIO1_MARK, PS6_9_FN1, PTU1_FN),
-       PINMUX_DATA(APMS5N_MARK, PS6_9_FN2, PTU1_FN),
-       PINMUX_DATA(LGPIO0_MARK, PS6_8_FN1, PTU0_FN),
-       PINMUX_DATA(APMS3N_MARK, PS6_8_FN2, PTU0_FN),
-
-       /* PTV FN */
-       PINMUX_DATA(A23_MARK, PS6_7_FN1, PTV7_FN),
-       PINMUX_DATA(COM2_RI_MARK, PS6_7_FN2, PTV7_FN),
-       PINMUX_DATA(A22_MARK, PS6_6_FN1, PTV6_FN),
-       PINMUX_DATA(R_SPI_MOSI_MARK, PS6_6_FN2, PTV6_FN),
-       PINMUX_DATA(A21_MARK, PS6_5_FN1, PTV5_FN),
-       PINMUX_DATA(R_SPI_MISO_MARK, PS6_5_FN2, PTV5_FN),
-       PINMUX_DATA(A20_MARK, PS6_4_FN1, PTV4_FN),
-       PINMUX_DATA(R_SPI_RSPCK_MARK, PS6_4_FN2, PTV4_FN),
-       PINMUX_DATA(A19_MARK, PS6_3_FN1, PTV3_FN),
-       PINMUX_DATA(R_SPI_SSL0_MARK, PS6_3_FN2, PTV3_FN),
-       PINMUX_DATA(A18_MARK, PS6_2_FN1, PTV2_FN),
-       PINMUX_DATA(R_SPI_SSL1_MARK, PS6_2_FN2, PTV2_FN),
-       PINMUX_DATA(A17_MARK, PS6_1_FN1, PTV1_FN),
-       PINMUX_DATA(EVENT7_MARK, PS6_1_FN2, PTV1_FN),
-       PINMUX_DATA(A16_MARK, PS6_0_FN1, PTV0_FN),
-       PINMUX_DATA(EVENT6_MARK, PS6_0_FN1, PTV0_FN),
-
-       /* PTW FN */
-       PINMUX_DATA(A15_MARK, PS7_15_FN1, PTW7_FN),
-       PINMUX_DATA(EVENT5_MARK, PS7_15_FN2, PTW7_FN),
-       PINMUX_DATA(A14_MARK, PS7_14_FN1, PTW6_FN),
-       PINMUX_DATA(EVENT4_MARK, PS7_14_FN2, PTW6_FN),
-       PINMUX_DATA(A13_MARK, PS7_13_FN1, PTW5_FN),
-       PINMUX_DATA(EVENT3_MARK, PS7_13_FN2, PTW5_FN),
-       PINMUX_DATA(A12_MARK, PS7_12_FN1, PTW4_FN),
-       PINMUX_DATA(EVENT2_MARK, PS7_12_FN2, PTW4_FN),
-       PINMUX_DATA(A11_MARK, PS7_11_FN1, PTW3_FN),
-       PINMUX_DATA(EVENT1_MARK, PS7_11_FN2, PTW3_FN),
-       PINMUX_DATA(A10_MARK, PS7_10_FN1, PTW2_FN),
-       PINMUX_DATA(EVENT0_MARK, PS7_10_FN2, PTW2_FN),
-       PINMUX_DATA(A9_MARK, PS7_9_FN1, PTW1_FN),
-       PINMUX_DATA(CTS4_MARK, PS7_9_FN2, PTW1_FN),
-       PINMUX_DATA(A8_MARK, PS7_8_FN1, PTW0_FN),
-       PINMUX_DATA(CTS2_MARK, PS7_8_FN2, PTW0_FN),
-
-       /* PTX FN */
-       PINMUX_DATA(A7_MARK, PS7_7_FN1, PTX7_FN),
-       PINMUX_DATA(RTS2_MARK, PS7_7_FN2, PTX7_FN),
-       PINMUX_DATA(A6_MARK, PS7_6_FN1, PTX6_FN),
-       PINMUX_DATA(SIM_D_MARK, PS7_6_FN2, PTX6_FN),
-       PINMUX_DATA(A5_MARK, PS7_5_FN1, PTX5_FN),
-       PINMUX_DATA(SIM_CLK_MARK, PS7_5_FN2, PTX5_FN),
-       PINMUX_DATA(A4_MARK, PS7_4_FN1, PTX4_FN),
-       PINMUX_DATA(SIM_RST_MARK, PS7_4_FN2, PTX4_FN),
-       PINMUX_DATA(A3_MARK, PTX3_FN),
-       PINMUX_DATA(A2_MARK, PTX2_FN),
-       PINMUX_DATA(A1_MARK, PTX1_FN),
-       PINMUX_DATA(A0_MARK, PTX0_FN),
-
-       /* PTY FN */
-       PINMUX_DATA(D7_MARK, PTY7_FN),
-       PINMUX_DATA(D6_MARK, PTY6_FN),
-       PINMUX_DATA(D5_MARK, PTY5_FN),
-       PINMUX_DATA(D4_MARK, PTY4_FN),
-       PINMUX_DATA(D3_MARK, PTY3_FN),
-       PINMUX_DATA(D2_MARK, PTY2_FN),
-       PINMUX_DATA(D1_MARK, PTY1_FN),
-       PINMUX_DATA(D0_MARK, PTY0_FN),
-
-       /* PTZ FN */
-       PINMUX_DATA(MMCDAT7_MARK, PS8_15_FN1, PTZ7_FN),
-       PINMUX_DATA(ON_DQ7_MARK, PS8_15_FN2, PTZ7_FN),
-       PINMUX_DATA(MMCDAT6_MARK, PS8_14_FN1, PTZ6_FN),
-       PINMUX_DATA(ON_DQ6_MARK, PS8_14_FN2, PTZ6_FN),
-       PINMUX_DATA(MMCDAT5_MARK, PS8_13_FN1, PTZ5_FN),
-       PINMUX_DATA(ON_DQ5_MARK, PS8_13_FN2, PTZ5_FN),
-       PINMUX_DATA(MMCDAT4_MARK, PS8_12_FN1, PTZ4_FN),
-       PINMUX_DATA(ON_DQ4_MARK, PS8_12_FN2, PTZ4_FN),
-       PINMUX_DATA(MMCDAT3_MARK, PS8_11_FN1, PTZ3_FN),
-       PINMUX_DATA(ON_DQ3_MARK, PS8_11_FN2, PTZ3_FN),
-       PINMUX_DATA(MMCDAT2_MARK, PS8_10_FN1, PTZ2_FN),
-       PINMUX_DATA(ON_DQ2_MARK, PS8_10_FN2, PTZ2_FN),
-       PINMUX_DATA(MMCDAT1_MARK, PS8_9_FN1, PTZ1_FN),
-       PINMUX_DATA(ON_DQ1_MARK, PS8_9_FN2, PTZ1_FN),
-       PINMUX_DATA(MMCDAT0_MARK, PS8_8_FN1, PTZ0_FN),
-       PINMUX_DATA(ON_DQ0_MARK, PS8_8_FN2, PTZ0_FN),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* PTA */
-       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
-       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
-       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
-       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
-       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
-       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
-       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
-       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
-
-       /* PTB */
-       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
-       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
-       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
-       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
-       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
-       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
-       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
-       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
-
-       /* PTC */
-       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
-       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
-       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
-       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
-       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
-       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
-       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
-       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
-
-       /* PTD */
-       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
-       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
-       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
-       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
-       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
-       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
-       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
-       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
-
-       /* PTE */
-       PINMUX_GPIO(GPIO_PTE7, PTE7_DATA),
-       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
-       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
-       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
-       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
-       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
-       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
-       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
-
-       /* PTF */
-       PINMUX_GPIO(GPIO_PTF7, PTF7_DATA),
-       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
-       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
-       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
-       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
-       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
-       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
-       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
-
-       /* PTG */
-       PINMUX_GPIO(GPIO_PTG7, PTG7_DATA),
-       PINMUX_GPIO(GPIO_PTG6, PTG6_DATA),
-       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
-       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
-       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
-       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
-       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
-       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
-
-       /* PTH */
-       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
-       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
-       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
-       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
-       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
-       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
-       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
-       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
-
-       /* PTI */
-       PINMUX_GPIO(GPIO_PTI7, PTI7_DATA),
-       PINMUX_GPIO(GPIO_PTI6, PTI6_DATA),
-       PINMUX_GPIO(GPIO_PTI5, PTI5_DATA),
-       PINMUX_GPIO(GPIO_PTI4, PTI4_DATA),
-       PINMUX_GPIO(GPIO_PTI3, PTI3_DATA),
-       PINMUX_GPIO(GPIO_PTI2, PTI2_DATA),
-       PINMUX_GPIO(GPIO_PTI1, PTI1_DATA),
-       PINMUX_GPIO(GPIO_PTI0, PTI0_DATA),
-
-       /* PTJ */
-       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
-       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
-       PINMUX_GPIO(GPIO_PTJ4, PTJ4_DATA),
-       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
-       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
-       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
-       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
-
-       /* PTK */
-       PINMUX_GPIO(GPIO_PTK7, PTK7_DATA),
-       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
-       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
-       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
-       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
-       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
-       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
-       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
-
-       /* PTL */
-       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
-       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
-       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
-       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
-       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
-       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
-       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
-
-       /* PTM */
-       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
-       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
-       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
-       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
-       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
-       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
-       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
-       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
-
-       /* PTN */
-       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
-       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
-       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
-       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
-       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
-       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
-       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
-
-       /* PTO */
-       PINMUX_GPIO(GPIO_PTO7, PTO7_DATA),
-       PINMUX_GPIO(GPIO_PTO6, PTO6_DATA),
-       PINMUX_GPIO(GPIO_PTO5, PTO5_DATA),
-       PINMUX_GPIO(GPIO_PTO4, PTO4_DATA),
-       PINMUX_GPIO(GPIO_PTO3, PTO3_DATA),
-       PINMUX_GPIO(GPIO_PTO2, PTO2_DATA),
-       PINMUX_GPIO(GPIO_PTO1, PTO1_DATA),
-       PINMUX_GPIO(GPIO_PTO0, PTO0_DATA),
-
-       /* PTP */
-       PINMUX_GPIO(GPIO_PTP7, PTP7_DATA),
-       PINMUX_GPIO(GPIO_PTP6, PTP6_DATA),
-       PINMUX_GPIO(GPIO_PTP5, PTP5_DATA),
-       PINMUX_GPIO(GPIO_PTP4, PTP4_DATA),
-       PINMUX_GPIO(GPIO_PTP3, PTP3_DATA),
-       PINMUX_GPIO(GPIO_PTP2, PTP2_DATA),
-       PINMUX_GPIO(GPIO_PTP1, PTP1_DATA),
-       PINMUX_GPIO(GPIO_PTP0, PTP0_DATA),
-
-       /* PTQ */
-       PINMUX_GPIO(GPIO_PTQ6, PTQ6_DATA),
-       PINMUX_GPIO(GPIO_PTQ5, PTQ5_DATA),
-       PINMUX_GPIO(GPIO_PTQ4, PTQ4_DATA),
-       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
-       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
-       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
-       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
-
-       /* PTR */
-       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
-       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
-       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
-       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
-       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
-       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
-       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
-       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
-
-       /* PTS */
-       PINMUX_GPIO(GPIO_PTS7, PTS7_DATA),
-       PINMUX_GPIO(GPIO_PTS6, PTS6_DATA),
-       PINMUX_GPIO(GPIO_PTS5, PTS5_DATA),
-       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
-       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
-       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
-       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
-       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
-
-       /* PTT */
-       PINMUX_GPIO(GPIO_PTT7, PTT7_DATA),
-       PINMUX_GPIO(GPIO_PTT6, PTT6_DATA),
-       PINMUX_GPIO(GPIO_PTT5, PTT5_DATA),
-       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
-       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
-       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
-       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
-       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
-
-       /* PTU */
-       PINMUX_GPIO(GPIO_PTU7, PTU7_DATA),
-       PINMUX_GPIO(GPIO_PTU6, PTU6_DATA),
-       PINMUX_GPIO(GPIO_PTU5, PTU5_DATA),
-       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
-       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
-       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
-       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
-       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
-
-       /* PTV */
-       PINMUX_GPIO(GPIO_PTV7, PTV7_DATA),
-       PINMUX_GPIO(GPIO_PTV6, PTV6_DATA),
-       PINMUX_GPIO(GPIO_PTV5, PTV5_DATA),
-       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
-       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
-       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
-       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
-       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
-
-       /* PTW */
-       PINMUX_GPIO(GPIO_PTW7, PTW7_DATA),
-       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
-       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
-       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
-       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
-       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
-       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
-       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
-
-       /* PTX */
-       PINMUX_GPIO(GPIO_PTX7, PTX7_DATA),
-       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
-       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
-       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
-       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
-       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
-       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
-       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
-
-       /* PTY */
-       PINMUX_GPIO(GPIO_PTY7, PTY7_DATA),
-       PINMUX_GPIO(GPIO_PTY6, PTY6_DATA),
-       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
-       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
-       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
-       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
-       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
-       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
-
-       /* PTZ */
-       PINMUX_GPIO(GPIO_PTZ7, PTZ7_DATA),
-       PINMUX_GPIO(GPIO_PTZ6, PTZ6_DATA),
-       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
-       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
-       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
-       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
-       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
-       PINMUX_GPIO(GPIO_PTZ0, PTZ0_DATA),
-
-       /* PTA (mobule: LBSC, RGMII) */
-       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
-       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
-       PINMUX_GPIO(GPIO_FN_WE1, WE1_MARK),
-       PINMUX_GPIO(GPIO_FN_RDY, RDY_MARK),
-       PINMUX_GPIO(GPIO_FN_ET0_MDC, ET0_MDC_MARK),
-       PINMUX_GPIO(GPIO_FN_ET0_MDIO, ET0_MDC_MARK),
-       PINMUX_GPIO(GPIO_FN_ET1_MDC, ET1_MDC_MARK),
-       PINMUX_GPIO(GPIO_FN_ET1_MDIO, ET1_MDC_MARK),
-
-       /* PTB (mobule: INTC, ONFI, TMU) */
-       PINMUX_GPIO(GPIO_FN_IRQ15, IRQ15_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ14, IRQ14_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ13, IRQ13_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ12, IRQ12_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ11, IRQ11_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ10, IRQ10_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ9, IRQ9_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ8, IRQ8_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_NRE, ON_NRE_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_NWE, ON_NWE_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_NWP, ON_NWP_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_NCE0, ON_NCE0_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_R_B0, ON_R_B0_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_ALE, ON_ALE_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_CLE, ON_CLE_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLK, TCLK_MARK),
-
-       /* PTC (mobule: IRQ, PWMU) */
-       PINMUX_GPIO(GPIO_FN_IRQ7, IRQ7_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ6, IRQ6_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3, IRQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2, IRQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1, IRQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0, IRQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMU0, PWMU0_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMU1, PWMU1_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMU2, PWMU2_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMU3, PWMU3_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMU4, PWMU4_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMU5, PWMU5_MARK),
-
-       /* PTD (mobule: SPI0, DMAC) */
-       PINMUX_GPIO(GPIO_FN_SP0_MOSI, SP0_MOSI_MARK),
-       PINMUX_GPIO(GPIO_FN_SP0_MISO, SP0_MISO_MARK),
-       PINMUX_GPIO(GPIO_FN_SP0_SCK, SP0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SP0_SCK_FB, SP0_SCK_FB_MARK),
-       PINMUX_GPIO(GPIO_FN_SP0_SS0, SP0_SS0_MARK),
-       PINMUX_GPIO(GPIO_FN_SP0_SS1, SP0_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_SP0_SS2, SP0_SS2_MARK),
-       PINMUX_GPIO(GPIO_FN_SP0_SS3, SP0_SS3_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
-
-       /* PTE (mobule: RMII) */
-       PINMUX_GPIO(GPIO_FN_RMII0_CRS_DV, RMII0_CRS_DV_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII0_TXD1, RMII0_TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII0_TXD0, RMII0_TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII0_TXEN, RMII0_TXEN_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII0_REFCLK, RMII0_REFCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII0_RXD1, RMII0_RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII0_RXD0, RMII0_RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII0_RX_ER, RMII0_RX_ER_MARK),
-
-       /* PTF (mobule: RMII, SerMux) */
-       PINMUX_GPIO(GPIO_FN_RMII1_CRS_DV, RMII1_CRS_DV_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII1_TXD1, RMII1_TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII1_TXD0, RMII1_TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII1_TXEN, RMII1_TXEN_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII1_REFCLK, RMII1_REFCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII1_RXD1, RMII1_RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII1_RXD0, RMII1_RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RMII1_RX_ER, RMII1_RX_ER_MARK),
-       PINMUX_GPIO(GPIO_FN_RAC_RI, RAC_RI_MARK),
-
-       /* PTG (mobule: system, LBSC, LPC, WDT, LPC, eMMC) */
-       PINMUX_GPIO(GPIO_FN_BOOTFMS, BOOTFMS_MARK),
-       PINMUX_GPIO(GPIO_FN_BOOTWP, BOOTWP_MARK),
-       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
-       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
-       PINMUX_GPIO(GPIO_FN_SERIRQ, SERIRQ_MARK),
-       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
-       PINMUX_GPIO(GPIO_FN_LPCPD, LPCPD_MARK),
-       PINMUX_GPIO(GPIO_FN_LDRQ, LDRQ_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCCLK, MMCCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCCMD, MMCCMD_MARK),
-
-       /* PTH (mobule: SPI1, LPC, DMAC, ADC) */
-       PINMUX_GPIO(GPIO_FN_SP1_MOSI, SP1_MOSI_MARK),
-       PINMUX_GPIO(GPIO_FN_SP1_MISO, SP1_MISO_MARK),
-       PINMUX_GPIO(GPIO_FN_SP1_SCK, SP1_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SP1_SCK_FB, SP1_SCK_FB_MARK),
-       PINMUX_GPIO(GPIO_FN_SP1_SS0, SP1_SS0_MARK),
-       PINMUX_GPIO(GPIO_FN_SP1_SS1, SP1_SS1_MARK),
-       PINMUX_GPIO(GPIO_FN_WP, WP_MARK),
-       PINMUX_GPIO(GPIO_FN_FMS0, FMS0_MARK),
-       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_ADTRG1, ADTRG1_MARK),
-       PINMUX_GPIO(GPIO_FN_ADTRG0, ADTRG0_MARK),
-
-       /* PTI (mobule: LBSC, SDHI) */
-       PINMUX_GPIO(GPIO_FN_D15, D15_MARK),
-       PINMUX_GPIO(GPIO_FN_D14, D14_MARK),
-       PINMUX_GPIO(GPIO_FN_D13, D13_MARK),
-       PINMUX_GPIO(GPIO_FN_D12, D12_MARK),
-       PINMUX_GPIO(GPIO_FN_D11, D11_MARK),
-       PINMUX_GPIO(GPIO_FN_D10, D10_MARK),
-       PINMUX_GPIO(GPIO_FN_D9, D9_MARK),
-       PINMUX_GPIO(GPIO_FN_D8, D8_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_WP, SD_WP_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_CD, SD_CD_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_CLK, SD_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_CMD, SD_CMD_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_D3, SD_D3_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_D2, SD_D2_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_D1, SD_D1_MARK),
-       PINMUX_GPIO(GPIO_FN_SD_D0, SD_D0_MARK),
-
-       /* PTJ (mobule: SCIF234, SERMUX) */
-       PINMUX_GPIO(GPIO_FN_RTS3, RTS3_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS3, CTS3_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS4, RTS4_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD4, RXD4_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD4, TXD4_MARK),
-
-       /* PTK (mobule: SERMUX, LBSC, SCIF) */
-       PINMUX_GPIO(GPIO_FN_COM2_TXD, COM2_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_COM2_RXD, COM2_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_COM2_RTS, COM2_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_COM2_CTS, COM2_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_COM2_DTR, COM2_DTR_MARK),
-       PINMUX_GPIO(GPIO_FN_COM2_DSR, COM2_DSR_MARK),
-       PINMUX_GPIO(GPIO_FN_COM2_DCD, COM2_DCD_MARK),
-       PINMUX_GPIO(GPIO_FN_CLKOUT, CLKOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK4, SCK4_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
-
-       /* PTL (mobule: SERMUX, SCIF, LBSC, AUD) */
-       PINMUX_GPIO(GPIO_FN_RAC_RXD, RAC_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_RAC_RTS, RAC_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_RAC_CTS, RAC_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_RAC_DTR, RAC_DTR_MARK),
-       PINMUX_GPIO(GPIO_FN_RAC_DSR, RAC_DSR_MARK),
-       PINMUX_GPIO(GPIO_FN_RAC_DCD, RAC_DCD_MARK),
-       PINMUX_GPIO(GPIO_FN_RAC_TXD, RAC_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5, CS5_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6, CS6_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDCK, AUDCK_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
-
-       /* PTM (mobule: LBSC, IIC) */
-       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
-       PINMUX_GPIO(GPIO_FN_RD, RD_MARK),
-       PINMUX_GPIO(GPIO_FN_WE0, WE0_MARK),
-       PINMUX_GPIO(GPIO_FN_CS0, CS0_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA6, SDA6_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL6, SCL6_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA7, SDA7_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL7, SCL7_MARK),
-
-       /* PTN (mobule: USB, JMC, SGPIO, WDT) */
-       PINMUX_GPIO(GPIO_FN_VBUS_EN, VBUS_EN_MARK),
-       PINMUX_GPIO(GPIO_FN_VBUS_OC, VBUS_OC_MARK),
-       PINMUX_GPIO(GPIO_FN_JMCTCK, JMCTCK_MARK),
-       PINMUX_GPIO(GPIO_FN_JMCTMS, JMCTMS_MARK),
-       PINMUX_GPIO(GPIO_FN_JMCTDO, JMCTDO_MARK),
-       PINMUX_GPIO(GPIO_FN_JMCTDI, JMCTDI_MARK),
-       PINMUX_GPIO(GPIO_FN_JMCTRST, JMCTRST_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO1_CLK, SGPIO1_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO1_LOAD, SGPIO1_LOAD_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO1_DI, SGPIO1_DI_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO1_DO, SGPIO1_DO_MARK),
-       PINMUX_GPIO(GPIO_FN_SUB_CLKIN, SUB_CLKIN_MARK),
-
-       /* PTO (mobule: SGPIO, SerMux) */
-       PINMUX_GPIO(GPIO_FN_SGPIO0_CLK, SGPIO0_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO0_LOAD, SGPIO0_LOAD_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO0_DI, SGPIO0_DI_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO0_DO, SGPIO0_DO_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO2_CLK, SGPIO2_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO2_LOAD, SGPIO2_LOAD_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO2_DI, SGPIO2_DI_MARK),
-       PINMUX_GPIO(GPIO_FN_SGPIO2_DO, SGPIO2_DO_MARK),
-       PINMUX_GPIO(GPIO_FN_COM1_TXD, COM1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_COM1_RXD, COM1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_COM1_RTS, COM1_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_COM1_CTS, COM1_CTS_MARK),
-
-       /* PTP (mobule: EVC, ADC) */
-
-       /* PTQ (mobule: LPC) */
-       PINMUX_GPIO(GPIO_FN_LAD3, LAD3_MARK),
-       PINMUX_GPIO(GPIO_FN_LAD2, LAD2_MARK),
-       PINMUX_GPIO(GPIO_FN_LAD1, LAD1_MARK),
-       PINMUX_GPIO(GPIO_FN_LAD0, LAD0_MARK),
-       PINMUX_GPIO(GPIO_FN_LFRAME, LFRAME_MARK),
-       PINMUX_GPIO(GPIO_FN_LRESET, LRESET_MARK),
-       PINMUX_GPIO(GPIO_FN_LCLK, LCLK_MARK),
-
-       /* PTR (mobule: GRA, IIC) */
-       PINMUX_GPIO(GPIO_FN_DDC3, DDC3_MARK),
-       PINMUX_GPIO(GPIO_FN_DDC2, DDC2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA8, SDA8_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL8, SCL8_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
-
-       /* PTS (mobule: GRA, IIC) */
-       PINMUX_GPIO(GPIO_FN_DDC1, DDC1_MARK),
-       PINMUX_GPIO(GPIO_FN_DDC0, DDC0_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA9, SDA9_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL9, SCL9_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA5, SDA5_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL5, SCL5_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA4, SDA4_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL4, SCL4_MARK),
-       PINMUX_GPIO(GPIO_FN_SDA3, SDA3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCL3, SCL3_MARK),
-
-       /* PTT (mobule: PWMX, AUD) */
-       PINMUX_GPIO(GPIO_FN_PWMX7, PWMX7_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMX6, PWMX6_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMX5, PWMX5_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMX4, PWMX4_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMX3, PWMX3_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMX2, PWMX2_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMX1, PWMX1_MARK),
-       PINMUX_GPIO(GPIO_FN_PWMX0, PWMX0_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
-       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS1, STATUS1_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
-
-       /* PTU (mobule: LPC, APM) */
-       PINMUX_GPIO(GPIO_FN_LGPIO7, LGPIO7_MARK),
-       PINMUX_GPIO(GPIO_FN_LGPIO6, LGPIO6_MARK),
-       PINMUX_GPIO(GPIO_FN_LGPIO5, LGPIO5_MARK),
-       PINMUX_GPIO(GPIO_FN_LGPIO4, LGPIO4_MARK),
-       PINMUX_GPIO(GPIO_FN_LGPIO3, LGPIO3_MARK),
-       PINMUX_GPIO(GPIO_FN_LGPIO2, LGPIO2_MARK),
-       PINMUX_GPIO(GPIO_FN_LGPIO1, LGPIO1_MARK),
-       PINMUX_GPIO(GPIO_FN_LGPIO0, LGPIO0_MARK),
-       PINMUX_GPIO(GPIO_FN_APMONCTL_O, APMONCTL_O_MARK),
-       PINMUX_GPIO(GPIO_FN_APMPWBTOUT_O, APMPWBTOUT_O_MARK),
-       PINMUX_GPIO(GPIO_FN_APMSCI_O, APMSCI_O_MARK),
-       PINMUX_GPIO(GPIO_FN_APMVDDON, APMVDDON_MARK),
-       PINMUX_GPIO(GPIO_FN_APMSLPBTN, APMSLPBTN_MARK),
-       PINMUX_GPIO(GPIO_FN_APMPWRBTN, APMPWRBTN_MARK),
-       PINMUX_GPIO(GPIO_FN_APMS5N, APMS5N_MARK),
-       PINMUX_GPIO(GPIO_FN_APMS3N, APMS3N_MARK),
-
-       /* PTV (mobule: LBSC, SerMux, R-SPI, EVC, GRA) */
-       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
-       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
-       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
-       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
-       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
-       PINMUX_GPIO(GPIO_FN_A18, A18_MARK),
-       PINMUX_GPIO(GPIO_FN_A17, A17_MARK),
-       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
-       PINMUX_GPIO(GPIO_FN_COM2_RI, COM2_RI_MARK),
-       PINMUX_GPIO(GPIO_FN_R_SPI_MOSI, R_SPI_MOSI_MARK),
-       PINMUX_GPIO(GPIO_FN_R_SPI_MISO, R_SPI_MISO_MARK),
-       PINMUX_GPIO(GPIO_FN_R_SPI_RSPCK, R_SPI_RSPCK_MARK),
-       PINMUX_GPIO(GPIO_FN_R_SPI_SSL0, R_SPI_SSL0_MARK),
-       PINMUX_GPIO(GPIO_FN_R_SPI_SSL1, R_SPI_SSL1_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT7, EVENT7_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT6, EVENT6_MARK),
-       PINMUX_GPIO(GPIO_FN_VBIOS_DI, VBIOS_DI_MARK),
-       PINMUX_GPIO(GPIO_FN_VBIOS_DO, VBIOS_DO_MARK),
-       PINMUX_GPIO(GPIO_FN_VBIOS_CLK, VBIOS_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_VBIOS_CS, VBIOS_CS_MARK),
-
-       /* PTW (mobule: LBSC, EVC, SCIF) */
-       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
-       PINMUX_GPIO(GPIO_FN_A15, A15_MARK),
-       PINMUX_GPIO(GPIO_FN_A14, A14_MARK),
-       PINMUX_GPIO(GPIO_FN_A13, A13_MARK),
-       PINMUX_GPIO(GPIO_FN_A12, A12_MARK),
-       PINMUX_GPIO(GPIO_FN_A11, A11_MARK),
-       PINMUX_GPIO(GPIO_FN_A10, A10_MARK),
-       PINMUX_GPIO(GPIO_FN_A9, A9_MARK),
-       PINMUX_GPIO(GPIO_FN_A8, A8_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT5, EVENT5_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT4, EVENT4_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT3, EVENT3_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT2, EVENT2_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT1, EVENT1_MARK),
-       PINMUX_GPIO(GPIO_FN_EVENT0, EVENT0_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS4, CTS4_MARK),
-       PINMUX_GPIO(GPIO_FN_CTS2, CTS2_MARK),
-
-       /* PTX (mobule: LBSC) */
-       PINMUX_GPIO(GPIO_FN_A7, A7_MARK),
-       PINMUX_GPIO(GPIO_FN_A6, A6_MARK),
-       PINMUX_GPIO(GPIO_FN_A5, A5_MARK),
-       PINMUX_GPIO(GPIO_FN_A4, A4_MARK),
-       PINMUX_GPIO(GPIO_FN_A3, A3_MARK),
-       PINMUX_GPIO(GPIO_FN_A2, A2_MARK),
-       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
-       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
-       PINMUX_GPIO(GPIO_FN_RTS2, RTS2_MARK),
-       PINMUX_GPIO(GPIO_FN_SIM_D, SIM_D_MARK),
-       PINMUX_GPIO(GPIO_FN_SIM_CLK, SIM_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIM_RST, SIM_RST_MARK),
-
-       /* PTY (mobule: LBSC) */
-       PINMUX_GPIO(GPIO_FN_D7, D7_MARK),
-       PINMUX_GPIO(GPIO_FN_D6, D6_MARK),
-       PINMUX_GPIO(GPIO_FN_D5, D5_MARK),
-       PINMUX_GPIO(GPIO_FN_D4, D4_MARK),
-       PINMUX_GPIO(GPIO_FN_D3, D3_MARK),
-       PINMUX_GPIO(GPIO_FN_D2, D2_MARK),
-       PINMUX_GPIO(GPIO_FN_D1, D1_MARK),
-       PINMUX_GPIO(GPIO_FN_D0, D0_MARK),
-
-       /* PTZ (mobule: eMMC, ONFI) */
-       PINMUX_GPIO(GPIO_FN_MMCDAT7, MMCDAT7_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT6, MMCDAT6_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT5, MMCDAT5_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT4, MMCDAT4_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT3, MMCDAT3_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT2, MMCDAT2_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT1, MMCDAT1_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT0, MMCDAT0_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ7, ON_DQ7_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ6, ON_DQ6_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ5, ON_DQ5_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ4, ON_DQ4_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ3, ON_DQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ2, ON_DQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ1, ON_DQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_ON_DQ0, ON_DQ0_MARK),
- };
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PACR", 0xffec0000, 16, 2) {
-               PTA7_FN, PTA7_OUT, PTA7_IN, PTA7_IN_PU,
-               PTA6_FN, PTA6_OUT, PTA6_IN, PTA6_IN_PU,
-               PTA5_FN, PTA5_OUT, PTA5_IN, PTA5_IN_PU,
-               PTA4_FN, PTA4_OUT, PTA4_IN, PTA4_IN_PU,
-               PTA3_FN, PTA3_OUT, PTA3_IN, PTA3_IN_PU,
-               PTA2_FN, PTA2_OUT, PTA2_IN, PTA2_IN_PU,
-               PTA1_FN, PTA1_OUT, PTA1_IN, PTA1_IN_PU,
-               PTA0_FN, PTA0_OUT, PTA0_IN, PTA0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PBCR", 0xffec0002, 16, 2) {
-               PTB7_FN, PTB7_OUT, PTB7_IN, 0,
-               PTB6_FN, PTB6_OUT, PTB6_IN, 0,
-               PTB5_FN, PTB5_OUT, PTB5_IN, 0,
-               PTB4_FN, PTB4_OUT, PTB4_IN, 0,
-               PTB3_FN, PTB3_OUT, PTB3_IN, 0,
-               PTB2_FN, PTB2_OUT, PTB2_IN, 0,
-               PTB1_FN, PTB1_OUT, PTB1_IN, 0,
-               PTB0_FN, PTB0_OUT, PTB0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PCCR", 0xffec0004, 16, 2) {
-               PTC7_FN, PTC7_OUT, PTC7_IN, 0,
-               PTC6_FN, PTC6_OUT, PTC6_IN, 0,
-               PTC5_FN, PTC5_OUT, PTC5_IN, 0,
-               PTC4_FN, PTC4_OUT, PTC4_IN, 0,
-               PTC3_FN, PTC3_OUT, PTC3_IN, 0,
-               PTC2_FN, PTC2_OUT, PTC2_IN, 0,
-               PTC1_FN, PTC1_OUT, PTC1_IN, 0,
-               PTC0_FN, PTC0_OUT, PTC0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PDCR", 0xffec0006, 16, 2) {
-               PTD7_FN, PTD7_OUT, PTD7_IN, PTD7_IN_PU,
-               PTD6_FN, PTD6_OUT, PTD6_IN, PTD6_IN_PU,
-               PTD5_FN, PTD5_OUT, PTD5_IN, PTD5_IN_PU,
-               PTD4_FN, PTD4_OUT, PTD4_IN, PTD4_IN_PU,
-               PTD3_FN, PTD3_OUT, PTD3_IN, PTD3_IN_PU,
-               PTD2_FN, PTD2_OUT, PTD2_IN, PTD2_IN_PU,
-               PTD1_FN, PTD1_OUT, PTD1_IN, PTD1_IN_PU,
-               PTD0_FN, PTD0_OUT, PTD0_IN, PTD0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PECR", 0xffec0008, 16, 2) {
-               PTE7_FN, PTE7_OUT, PTE7_IN, PTE7_IN_PU,
-               PTE6_FN, PTE6_OUT, PTE6_IN, PTE6_IN_PU,
-               PTE5_FN, PTE5_OUT, PTE5_IN, PTE5_IN_PU,
-               PTE4_FN, PTE4_OUT, PTE4_IN, PTE4_IN_PU,
-               PTE3_FN, PTE3_OUT, PTE3_IN, PTE3_IN_PU,
-               PTE2_FN, PTE2_OUT, PTE2_IN, PTE2_IN_PU,
-               PTE1_FN, PTE1_OUT, PTE1_IN, PTE1_IN_PU,
-               PTE0_FN, PTE0_OUT, PTE0_IN, PTE0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PFCR", 0xffec000a, 16, 2) {
-               PTF7_FN, PTF7_OUT, PTF7_IN, PTF7_IN_PU,
-               PTF6_FN, PTF6_OUT, PTF6_IN, PTF6_IN_PU,
-               PTF5_FN, PTF5_OUT, PTF5_IN, PTF5_IN_PU,
-               PTF4_FN, PTF4_OUT, PTF4_IN, PTF4_IN_PU,
-               PTF3_FN, PTF3_OUT, PTF3_IN, PTF3_IN_PU,
-               PTF2_FN, PTF2_OUT, PTF2_IN, PTF2_IN_PU,
-               PTF1_FN, PTF1_OUT, PTF1_IN, PTF1_IN_PU,
-               PTF0_FN, PTF0_OUT, PTF0_IN, PTF0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PGCR", 0xffec000c, 16, 2) {
-               PTG7_FN, PTG7_OUT, PTG7_IN, PTG7_IN_PU ,
-               PTG6_FN, PTG6_OUT, PTG6_IN, PTG6_IN_PU ,
-               PTG5_FN, PTG5_OUT, PTG5_IN, 0,
-               PTG4_FN, PTG4_OUT, PTG4_IN, PTG4_IN_PU ,
-               PTG3_FN, PTG3_OUT, PTG3_IN, 0,
-               PTG2_FN, PTG2_OUT, PTG2_IN, 0,
-               PTG1_FN, PTG1_OUT, PTG1_IN, 0,
-               PTG0_FN, PTG0_OUT, PTG0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PHCR", 0xffec000e, 16, 2) {
-               PTH7_FN, PTH7_OUT, PTH7_IN, PTH7_IN_PU,
-               PTH6_FN, PTH6_OUT, PTH6_IN, PTH6_IN_PU,
-               PTH5_FN, PTH5_OUT, PTH5_IN, PTH5_IN_PU,
-               PTH4_FN, PTH4_OUT, PTH4_IN, PTH4_IN_PU,
-               PTH3_FN, PTH3_OUT, PTH3_IN, PTH3_IN_PU,
-               PTH2_FN, PTH2_OUT, PTH2_IN, PTH2_IN_PU,
-               PTH1_FN, PTH1_OUT, PTH1_IN, PTH1_IN_PU,
-               PTH0_FN, PTH0_OUT, PTH0_IN, PTH0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PICR", 0xffec0010, 16, 2) {
-               PTI7_FN, PTI7_OUT, PTI7_IN, PTI7_IN_PU,
-               PTI6_FN, PTI6_OUT, PTI6_IN, PTI6_IN_PU,
-               PTI5_FN, PTI5_OUT, PTI5_IN, 0,
-               PTI4_FN, PTI4_OUT, PTI4_IN, PTI4_IN_PU,
-               PTI3_FN, PTI3_OUT, PTI3_IN, PTI3_IN_PU,
-               PTI2_FN, PTI2_OUT, PTI2_IN, PTI2_IN_PU,
-               PTI1_FN, PTI1_OUT, PTI1_IN, PTI1_IN_PU,
-               PTI0_FN, PTI0_OUT, PTI0_IN, PTI0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PJCR", 0xffec0012, 16, 2) {
-               0, 0, 0, 0,     /* reserved: always set 1 */
-               PTJ6_FN, PTJ6_OUT, PTJ6_IN, PTJ6_IN_PU,
-               PTJ5_FN, PTJ5_OUT, PTJ5_IN, PTJ5_IN_PU,
-               PTJ4_FN, PTJ4_OUT, PTJ4_IN, PTJ4_IN_PU,
-               PTJ3_FN, PTJ3_OUT, PTJ3_IN, PTJ3_IN_PU,
-               PTJ2_FN, PTJ2_OUT, PTJ2_IN, PTJ2_IN_PU,
-               PTJ1_FN, PTJ1_OUT, PTJ1_IN, PTJ1_IN_PU,
-               PTJ0_FN, PTJ0_OUT, PTJ0_IN, PTJ0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PKCR", 0xffec0014, 16, 2) {
-               PTK7_FN, PTK7_OUT, PTK7_IN, PTK7_IN_PU,
-               PTK6_FN, PTK6_OUT, PTK6_IN, PTK6_IN_PU,
-               PTK5_FN, PTK5_OUT, PTK5_IN, PTK5_IN_PU,
-               PTK4_FN, PTK4_OUT, PTK4_IN, PTK4_IN_PU,
-               PTK3_FN, PTK3_OUT, PTK3_IN, PTK3_IN_PU,
-               PTK2_FN, PTK2_OUT, PTK2_IN, PTK2_IN_PU,
-               PTK1_FN, PTK1_OUT, PTK1_IN, PTK1_IN_PU,
-               PTK0_FN, PTK0_OUT, PTK0_IN, PTK0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PLCR", 0xffec0016, 16, 2) {
-               0, 0, 0, 0,     /* reserved: always set 1 */
-               PTL6_FN, PTL6_OUT, PTL6_IN, PTL6_IN_PU,
-               PTL5_FN, PTL5_OUT, PTL5_IN, PTL5_IN_PU,
-               PTL4_FN, PTL4_OUT, PTL4_IN, PTL4_IN_PU,
-               PTL3_FN, PTL3_OUT, PTL3_IN, PTL3_IN_PU,
-               PTL2_FN, PTL2_OUT, PTL2_IN, PTL2_IN_PU,
-               PTL1_FN, PTL1_OUT, PTL1_IN, PTL1_IN_PU,
-               PTL0_FN, PTL0_OUT, PTL0_IN, PTL0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PMCR", 0xffec0018, 16, 2) {
-               PTM7_FN, PTM7_OUT, PTM7_IN, PTM7_IN_PU,
-               PTM6_FN, PTM6_OUT, PTM6_IN, PTM6_IN_PU,
-               PTM5_FN, PTM5_OUT, PTM5_IN, PTM5_IN_PU,
-               PTM4_FN, PTM4_OUT, PTM4_IN, PTM4_IN_PU,
-               PTM3_FN, PTM3_OUT, PTM3_IN, 0,
-               PTM2_FN, PTM2_OUT, PTM2_IN, 0,
-               PTM1_FN, PTM1_OUT, PTM1_IN, 0,
-               PTM0_FN, PTM0_OUT, PTM0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PNCR", 0xffec001a, 16, 2) {
-               0, 0, 0, 0,     /* reserved: always set 1 */
-               PTN6_FN, PTN6_OUT, PTN6_IN, 0,
-               PTN5_FN, PTN5_OUT, PTN5_IN, 0,
-               PTN4_FN, PTN4_OUT, PTN4_IN, PTN4_IN_PU,
-               PTN3_FN, PTN3_OUT, PTN3_IN, PTN3_IN_PU,
-               PTN2_FN, PTN2_OUT, PTN2_IN, PTN2_IN_PU,
-               PTN1_FN, PTN1_OUT, PTN1_IN, PTN1_IN_PU,
-               PTN0_FN, PTN0_OUT, PTN0_IN, PTN0_IN_PU }
-       },
-       { PINMUX_CFG_REG("POCR", 0xffec001c, 16, 2) {
-               PTO7_FN, PTO7_OUT, PTO7_IN, PTO7_IN_PU,
-               PTO6_FN, PTO6_OUT, PTO6_IN, PTO6_IN_PU,
-               PTO5_FN, PTO5_OUT, PTO5_IN, PTO5_IN_PU,
-               PTO4_FN, PTO4_OUT, PTO4_IN, PTO4_IN_PU,
-               PTO3_FN, PTO3_OUT, PTO3_IN, PTO3_IN_PU,
-               PTO2_FN, PTO2_OUT, PTO2_IN, PTO2_IN_PU,
-               PTO1_FN, PTO1_OUT, PTO1_IN, PTO1_IN_PU,
-               PTO0_FN, PTO0_OUT, PTO0_IN, PTO0_IN_PU }
-       },
-#if 0  /* FIXME: Remove it? */
-       { PINMUX_CFG_REG("PPCR", 0xffec001e, 16, 2) {
-               0, 0, 0, 0,     /* reserved: always set 1 */
-               PTP6_FN, PTP6_OUT, PTP6_IN, 0,
-               PTP5_FN, PTP5_OUT, PTP5_IN, 0,
-               PTP4_FN, PTP4_OUT, PTP4_IN, 0,
-               PTP3_FN, PTP3_OUT, PTP3_IN, 0,
-               PTP2_FN, PTP2_OUT, PTP2_IN, 0,
-               PTP1_FN, PTP1_OUT, PTP1_IN, 0,
-               PTP0_FN, PTP0_OUT, PTP0_IN, 0 }
-       },
-#endif
-       { PINMUX_CFG_REG("PQCR", 0xffec0020, 16, 2) {
-               0, 0, 0, 0,     /* reserved: always set 1 */
-               PTQ6_FN, PTQ6_OUT, PTQ6_IN, 0,
-               PTQ5_FN, PTQ5_OUT, PTQ5_IN, 0,
-               PTQ4_FN, PTQ4_OUT, PTQ4_IN, 0,
-               PTQ3_FN, PTQ3_OUT, PTQ3_IN, 0,
-               PTQ2_FN, PTQ2_OUT, PTQ2_IN, 0,
-               PTQ1_FN, PTQ1_OUT, PTQ1_IN, 0,
-               PTQ0_FN, PTQ0_OUT, PTQ0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PRCR", 0xffec0022, 16, 2) {
-               PTR7_FN, PTR7_OUT, PTR7_IN, 0,
-               PTR6_FN, PTR6_OUT, PTR6_IN, 0,
-               PTR5_FN, PTR5_OUT, PTR5_IN, 0,
-               PTR4_FN, PTR4_OUT, PTR4_IN, 0,
-               PTR3_FN, PTR3_OUT, PTR3_IN, 0,
-               PTR2_FN, PTR2_OUT, PTR2_IN, 0,
-               PTR1_FN, PTR1_OUT, PTR1_IN, 0,
-               PTR0_FN, PTR0_OUT, PTR0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PSCR", 0xffec0024, 16, 2) {
-               PTS7_FN, PTS7_OUT, PTS7_IN, 0,
-               PTS6_FN, PTS6_OUT, PTS6_IN, 0,
-               PTS5_FN, PTS5_OUT, PTS5_IN, 0,
-               PTS4_FN, PTS4_OUT, PTS4_IN, 0,
-               PTS3_FN, PTS3_OUT, PTS3_IN, 0,
-               PTS2_FN, PTS2_OUT, PTS2_IN, 0,
-               PTS1_FN, PTS1_OUT, PTS1_IN, 0,
-               PTS0_FN, PTS0_OUT, PTS0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PTCR", 0xffec0026, 16, 2) {
-               PTT7_FN, PTT7_OUT, PTT7_IN, PTO7_IN_PU,
-               PTT6_FN, PTT6_OUT, PTT6_IN, PTO6_IN_PU,
-               PTT5_FN, PTT5_OUT, PTT5_IN, PTO5_IN_PU,
-               PTT4_FN, PTT4_OUT, PTT4_IN, PTO4_IN_PU,
-               PTT3_FN, PTT3_OUT, PTT3_IN, PTO3_IN_PU,
-               PTT2_FN, PTT2_OUT, PTT2_IN, PTO2_IN_PU,
-               PTT1_FN, PTT1_OUT, PTT1_IN, PTO1_IN_PU,
-               PTT0_FN, PTT0_OUT, PTT0_IN, PTO0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PUCR", 0xffec0028, 16, 2) {
-               PTU7_FN, PTU7_OUT, PTU7_IN, PTU7_IN_PU,
-               PTU6_FN, PTU6_OUT, PTU6_IN, PTU6_IN_PU,
-               PTU5_FN, PTU5_OUT, PTU5_IN, PTU5_IN_PU,
-               PTU4_FN, PTU4_OUT, PTU4_IN, PTU4_IN_PU,
-               PTU3_FN, PTU3_OUT, PTU3_IN, PTU3_IN_PU,
-               PTU2_FN, PTU2_OUT, PTU2_IN, PTU2_IN_PU,
-               PTU1_FN, PTU1_OUT, PTU1_IN, PTU1_IN_PU,
-               PTU0_FN, PTU0_OUT, PTU0_IN, PTU0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PVCR", 0xffec002a, 16, 2) {
-               PTV7_FN, PTV7_OUT, PTV7_IN, PTV7_IN_PU,
-               PTV6_FN, PTV6_OUT, PTV6_IN, PTV6_IN_PU,
-               PTV5_FN, PTV5_OUT, PTV5_IN, PTV5_IN_PU,
-               PTV4_FN, PTV4_OUT, PTV4_IN, PTV4_IN_PU,
-               PTV3_FN, PTV3_OUT, PTV3_IN, PTV3_IN_PU,
-               PTV2_FN, PTV2_OUT, PTV2_IN, PTV2_IN_PU,
-               PTV1_FN, PTV1_OUT, PTV1_IN, 0,
-               PTV0_FN, PTV0_OUT, PTV0_IN, 0 }
-       },
-       { PINMUX_CFG_REG("PWCR", 0xffec002c, 16, 2) {
-               PTW7_FN, PTW7_OUT, PTW7_IN, 0,
-               PTW6_FN, PTW6_OUT, PTW6_IN, 0,
-               PTW5_FN, PTW5_OUT, PTW5_IN, 0,
-               PTW4_FN, PTW4_OUT, PTW4_IN, 0,
-               PTW3_FN, PTW3_OUT, PTW3_IN, 0,
-               PTW2_FN, PTW2_OUT, PTW2_IN, 0,
-               PTW1_FN, PTW1_OUT, PTW1_IN, PTW1_IN_PU,
-               PTW0_FN, PTW0_OUT, PTW0_IN, PTW0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PXCR", 0xffec002e, 16, 2) {
-               PTX7_FN, PTX7_OUT, PTX7_IN, PTX7_IN_PU,
-               PTX6_FN, PTX6_OUT, PTX6_IN, PTX6_IN_PU,
-               PTX5_FN, PTX5_OUT, PTX5_IN, PTX5_IN_PU,
-               PTX4_FN, PTX4_OUT, PTX4_IN, PTX4_IN_PU,
-               PTX3_FN, PTX3_OUT, PTX3_IN, PTX3_IN_PU,
-               PTX2_FN, PTX2_OUT, PTX2_IN, PTX2_IN_PU,
-               PTX1_FN, PTX1_OUT, PTX1_IN, PTX1_IN_PU,
-               PTX0_FN, PTX0_OUT, PTX0_IN, PTX0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PYCR", 0xffec0030, 16, 2) {
-               PTY7_FN, PTY7_OUT, PTY7_IN, PTY7_IN_PU,
-               PTY6_FN, PTY6_OUT, PTY6_IN, PTY6_IN_PU,
-               PTY5_FN, PTY5_OUT, PTY5_IN, PTY5_IN_PU,
-               PTY4_FN, PTY4_OUT, PTY4_IN, PTY4_IN_PU,
-               PTY3_FN, PTY3_OUT, PTY3_IN, PTY3_IN_PU,
-               PTY2_FN, PTY2_OUT, PTY2_IN, PTY2_IN_PU,
-               PTY1_FN, PTY1_OUT, PTY1_IN, PTY1_IN_PU,
-               PTY0_FN, PTY0_OUT, PTY0_IN, PTY0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PZCR", 0xffec0032, 16, 2) {
-               PTZ7_FN, PTZ7_OUT, PTZ7_IN, 0,
-               PTZ6_FN, PTZ6_OUT, PTZ6_IN, 0,
-               PTZ5_FN, PTZ5_OUT, PTZ5_IN, 0,
-               PTZ4_FN, PTZ4_OUT, PTZ4_IN, 0,
-               PTZ3_FN, PTZ3_OUT, PTZ3_IN, 0,
-               PTZ2_FN, PTZ2_OUT, PTZ2_IN, 0,
-               PTZ1_FN, PTZ1_OUT, PTZ1_IN, 0,
-               PTZ0_FN, PTZ0_OUT, PTZ0_IN, 0 }
-       },
-
-       { PINMUX_CFG_REG("PSEL0", 0xffec0070, 16, 1) {
-               PS0_15_FN1, PS0_15_FN2,
-               PS0_14_FN1, PS0_14_FN2,
-               PS0_13_FN1, PS0_13_FN2,
-               PS0_12_FN1, PS0_12_FN2,
-               PS0_11_FN1, PS0_11_FN2,
-               PS0_10_FN1, PS0_10_FN2,
-               PS0_9_FN1, PS0_9_FN2,
-               PS0_8_FN1, PS0_8_FN2,
-               PS0_7_FN1, PS0_7_FN2,
-               PS0_6_FN1, PS0_6_FN2,
-               PS0_5_FN1, PS0_5_FN2,
-               PS0_4_FN1, PS0_4_FN2,
-               PS0_3_FN1, PS0_3_FN2,
-               PS0_2_FN1, PS0_2_FN2,
-               0, 0,
-               0, 0, }
-       },
-       { PINMUX_CFG_REG("PSEL1", 0xffec0072, 16, 1) {
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PS1_10_FN1, PS1_10_FN2,
-               PS1_9_FN1, PS1_9_FN2,
-               PS1_8_FN1, PS1_8_FN2,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PS1_2_FN1, PS1_2_FN2,
-               0, 0,
-               0, 0, }
-       },
-       { PINMUX_CFG_REG("PSEL2", 0xffec0074, 16, 1) {
-               0, 0,
-               0, 0,
-               PS2_13_FN1, PS2_13_FN2,
-               PS2_12_FN1, PS2_12_FN2,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PS2_7_FN1, PS2_7_FN2,
-               PS2_6_FN1, PS2_6_FN2,
-               PS2_5_FN1, PS2_5_FN2,
-               PS2_4_FN1, PS2_4_FN2,
-               0, 0,
-               PS2_2_FN1, PS2_2_FN2,
-               0, 0,
-               0, 0, }
-       },
-       { PINMUX_CFG_REG("PSEL3", 0xffec0076, 16, 1) {
-               PS3_15_FN1, PS3_15_FN2,
-               PS3_14_FN1, PS3_14_FN2,
-               PS3_13_FN1, PS3_13_FN2,
-               PS3_12_FN1, PS3_12_FN2,
-               PS3_11_FN1, PS3_11_FN2,
-               PS3_10_FN1, PS3_10_FN2,
-               PS3_9_FN1, PS3_9_FN2,
-               PS3_8_FN1, PS3_8_FN2,
-               PS3_7_FN1, PS3_7_FN2,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PS3_2_FN1, PS3_2_FN2,
-               PS3_1_FN1, PS3_1_FN2,
-               0, 0, }
-       },
-
-       { PINMUX_CFG_REG("PSEL4", 0xffec0078, 16, 1) {
-               0, 0,
-               PS4_14_FN1, PS4_14_FN2,
-               PS4_13_FN1, PS4_13_FN2,
-               PS4_12_FN1, PS4_12_FN2,
-               0, 0,
-               PS4_10_FN1, PS4_10_FN2,
-               PS4_9_FN1, PS4_9_FN2,
-               PS4_8_FN1, PS4_8_FN2,
-               0, 0,
-               0, 0,
-               0, 0,
-               PS4_4_FN1, PS4_4_FN2,
-               PS4_3_FN1, PS4_3_FN2,
-               PS4_2_FN1, PS4_2_FN2,
-               PS4_1_FN1, PS4_1_FN2,
-               PS4_0_FN1, PS4_0_FN2, }
-       },
-       { PINMUX_CFG_REG("PSEL5", 0xffec007a, 16, 1) {
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               PS5_11_FN1, PS5_11_FN2,
-               PS5_10_FN1, PS5_10_FN2,
-               PS5_9_FN1, PS5_9_FN2,
-               PS5_8_FN1, PS5_8_FN2,
-               PS5_7_FN1, PS5_7_FN2,
-               PS5_6_FN1, PS5_6_FN2,
-               PS5_5_FN1, PS5_5_FN2,
-               PS5_4_FN1, PS5_4_FN2,
-               PS5_3_FN1, PS5_3_FN2,
-               PS5_2_FN1, PS5_2_FN2,
-               0, 0,
-               0, 0, }
-       },
-       { PINMUX_CFG_REG("PSEL6", 0xffec007c, 16, 1) {
-               PS6_15_FN1, PS6_15_FN2,
-               PS6_14_FN1, PS6_14_FN2,
-               PS6_13_FN1, PS6_13_FN2,
-               PS6_12_FN1, PS6_12_FN2,
-               PS6_11_FN1, PS6_11_FN2,
-               PS6_10_FN1, PS6_10_FN2,
-               PS6_9_FN1, PS6_9_FN2,
-               PS6_8_FN1, PS6_8_FN2,
-               PS6_7_FN1, PS6_7_FN2,
-               PS6_6_FN1, PS6_6_FN2,
-               PS6_5_FN1, PS6_5_FN2,
-               PS6_4_FN1, PS6_4_FN2,
-               PS6_3_FN1, PS6_3_FN2,
-               PS6_2_FN1, PS6_2_FN2,
-               PS6_1_FN1, PS6_1_FN2,
-               PS6_0_FN1, PS6_0_FN2, }
-       },
-       { PINMUX_CFG_REG("PSEL7", 0xffec0082, 16, 1) {
-               PS7_15_FN1, PS7_15_FN2,
-               PS7_14_FN1, PS7_14_FN2,
-               PS7_13_FN1, PS7_13_FN2,
-               PS7_12_FN1, PS7_12_FN2,
-               PS7_11_FN1, PS7_11_FN2,
-               PS7_10_FN1, PS7_10_FN2,
-               PS7_9_FN1, PS7_9_FN2,
-               PS7_8_FN1, PS7_8_FN2,
-               PS7_7_FN1, PS7_7_FN2,
-               PS7_6_FN1, PS7_6_FN2,
-               PS7_5_FN1, PS7_5_FN2,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0, }
-       },
-       { PINMUX_CFG_REG("PSEL8", 0xffec0084, 16, 1) {
-               PS8_15_FN1, PS8_15_FN2,
-               PS8_14_FN1, PS8_14_FN2,
-               PS8_13_FN1, PS8_13_FN2,
-               PS8_12_FN1, PS8_12_FN2,
-               PS8_11_FN1, PS8_11_FN2,
-               PS8_10_FN1, PS8_10_FN2,
-               PS8_9_FN1, PS8_9_FN2,
-               PS8_8_FN1, PS8_8_FN2,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0, }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR", 0xffec0034, 8) {
-               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
-               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR", 0xffec0036, 8) {
-               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
-               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDR", 0xffec0038, 8) {
-               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
-               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDR", 0xffec003a, 8) {
-               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
-               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDR", 0xffec003c, 8) {
-               PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
-               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
-       },
-       { PINMUX_DATA_REG("PFDR", 0xffec003e, 8) {
-               PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
-               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR", 0xffec0040, 8) {
-               PTG7_DATA, PTG6_DATA, PTG5_DATA, PTG4_DATA,
-               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
-       },
-       { PINMUX_DATA_REG("PHDR", 0xffec0042, 8) {
-               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
-               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
-       },
-       { PINMUX_DATA_REG("PIDR", 0xffec0044, 8) {
-               PTI7_DATA, PTI6_DATA, PTI5_DATA, PTI4_DATA,
-               PTI3_DATA, PTI2_DATA, PTI1_DATA, PTI0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR", 0xffec0046, 8) {
-               0, PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
-               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
-       },
-       { PINMUX_DATA_REG("PKDR", 0xffec0048, 8) {
-               PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
-               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
-       },
-       { PINMUX_DATA_REG("PLDR", 0xffec004a, 8) {
-               0, PTL6_DATA, PTL5_DATA, PTL4_DATA,
-               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
-       },
-       { PINMUX_DATA_REG("PMDR", 0xffec004c, 8) {
-               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
-               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
-       },
-       { PINMUX_DATA_REG("PNDR", 0xffec004e, 8) {
-               0, PTN6_DATA, PTN5_DATA, PTN4_DATA,
-               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
-       },
-       { PINMUX_DATA_REG("PODR", 0xffec0050, 8) {
-               PTO7_DATA, PTO6_DATA, PTO5_DATA, PTO4_DATA,
-               PTO3_DATA, PTO2_DATA, PTO1_DATA, PTO0_DATA }
-       },
-       { PINMUX_DATA_REG("PPDR", 0xffec0052, 8) {
-               PTP7_DATA, PTP6_DATA, PTP5_DATA, PTP4_DATA,
-               PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA }
-       },
-       { PINMUX_DATA_REG("PQDR", 0xffec0054, 8) {
-               0, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
-               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
-       },
-       { PINMUX_DATA_REG("PRDR", 0xffec0056, 8) {
-               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
-               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
-       },
-       { PINMUX_DATA_REG("PSDR", 0xffec0058, 8) {
-               PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
-               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
-       },
-       { PINMUX_DATA_REG("PTDR", 0xffec005a, 8) {
-               PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
-               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
-       },
-       { PINMUX_DATA_REG("PUDR", 0xffec005c, 8) {
-               PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
-               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
-       },
-       { PINMUX_DATA_REG("PVDR", 0xffec005e, 8) {
-               PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
-               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
-       },
-       { PINMUX_DATA_REG("PWDR", 0xffec0060, 8) {
-               PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
-               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
-       },
-       { PINMUX_DATA_REG("PXDR", 0xffec0062, 8) {
-               PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
-               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
-       },
-       { PINMUX_DATA_REG("PYDR", 0xffec0064, 8) {
-               PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
-               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
-       },
-       { PINMUX_DATA_REG("PZDR", 0xffec0066, 8) {
-               PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
-               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
-       },
-       { },
-};
-
-static struct pinmux_info sh7757_pinmux_info = {
-       .name = "sh7757_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PTA0,
-       .last_gpio = GPIO_FN_ON_DQ0,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7757_pinmux_info);
+       return sh_pfc_register("pfc-sh7757", NULL, 0);
 }
 arch_initcall(plat_pinmux_setup);
index 5ebc25fd9b2a46c3bfa50b5677df6669804bcaa6..01055b809f644d936098cd3f440a19b514c4e7be 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7785.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
-       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
-       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
-       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
-       PE5_DATA, PE4_DATA, PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
-       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
-       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
-       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
-       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
-       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-       PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA,
-       PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
-       PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA,
-       PL7_DATA, PL6_DATA, PL5_DATA, PL4_DATA,
-       PL3_DATA, PL2_DATA, PL1_DATA, PL0_DATA,
-       PM1_DATA, PM0_DATA,
-       PN7_DATA, PN6_DATA, PN5_DATA, PN4_DATA,
-       PN3_DATA, PN2_DATA, PN1_DATA, PN0_DATA,
-       PP5_DATA, PP4_DATA, PP3_DATA, PP2_DATA, PP1_DATA, PP0_DATA,
-       PQ4_DATA, PQ3_DATA, PQ2_DATA, PQ1_DATA, PQ0_DATA,
-       PR3_DATA, PR2_DATA, PR1_DATA, PR0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
-       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
-       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
-       PB3_IN, PB2_IN, PB1_IN, PB0_IN,
-       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
-       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
-       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
-       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
-       PE5_IN, PE4_IN, PE3_IN, PE2_IN, PE1_IN, PE0_IN,
-       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
-       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
-       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
-       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
-       PH7_IN, PH6_IN, PH5_IN, PH4_IN,
-       PH3_IN, PH2_IN, PH1_IN, PH0_IN,
-       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
-       PJ3_IN, PJ2_IN, PJ1_IN, PJ0_IN,
-       PK7_IN, PK6_IN, PK5_IN, PK4_IN,
-       PK3_IN, PK2_IN, PK1_IN, PK0_IN,
-       PL7_IN, PL6_IN, PL5_IN, PL4_IN,
-       PL3_IN, PL2_IN, PL1_IN, PL0_IN,
-       PM1_IN, PM0_IN,
-       PN7_IN, PN6_IN, PN5_IN, PN4_IN,
-       PN3_IN, PN2_IN, PN1_IN, PN0_IN,
-       PP5_IN, PP4_IN, PP3_IN, PP2_IN, PP1_IN, PP0_IN,
-       PQ4_IN, PQ3_IN, PQ2_IN, PQ1_IN, PQ0_IN,
-       PR3_IN, PR2_IN, PR1_IN, PR0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PA7_IN_PU, PA6_IN_PU, PA5_IN_PU, PA4_IN_PU,
-       PA3_IN_PU, PA2_IN_PU, PA1_IN_PU, PA0_IN_PU,
-       PB7_IN_PU, PB6_IN_PU, PB5_IN_PU, PB4_IN_PU,
-       PB3_IN_PU, PB2_IN_PU, PB1_IN_PU, PB0_IN_PU,
-       PC7_IN_PU, PC6_IN_PU, PC5_IN_PU, PC4_IN_PU,
-       PC3_IN_PU, PC2_IN_PU, PC1_IN_PU, PC0_IN_PU,
-       PD7_IN_PU, PD6_IN_PU, PD5_IN_PU, PD4_IN_PU,
-       PD3_IN_PU, PD2_IN_PU, PD1_IN_PU, PD0_IN_PU,
-       PE5_IN_PU, PE4_IN_PU, PE3_IN_PU, PE2_IN_PU, PE1_IN_PU, PE0_IN_PU,
-       PF7_IN_PU, PF6_IN_PU, PF5_IN_PU, PF4_IN_PU,
-       PF3_IN_PU, PF2_IN_PU, PF1_IN_PU, PF0_IN_PU,
-       PG7_IN_PU, PG6_IN_PU, PG5_IN_PU, PG4_IN_PU,
-       PG3_IN_PU, PG2_IN_PU, PG1_IN_PU, PG0_IN_PU,
-       PH7_IN_PU, PH6_IN_PU, PH5_IN_PU, PH4_IN_PU,
-       PH3_IN_PU, PH2_IN_PU, PH1_IN_PU, PH0_IN_PU,
-       PJ7_IN_PU, PJ6_IN_PU, PJ5_IN_PU, PJ4_IN_PU,
-       PJ3_IN_PU, PJ2_IN_PU, PJ1_IN_PU, PJ0_IN_PU,
-       PK7_IN_PU, PK6_IN_PU, PK5_IN_PU, PK4_IN_PU,
-       PK3_IN_PU, PK2_IN_PU, PK1_IN_PU, PK0_IN_PU,
-       PL7_IN_PU, PL6_IN_PU, PL5_IN_PU, PL4_IN_PU,
-       PL3_IN_PU, PL2_IN_PU, PL1_IN_PU, PL0_IN_PU,
-       PM1_IN_PU, PM0_IN_PU,
-       PN7_IN_PU, PN6_IN_PU, PN5_IN_PU, PN4_IN_PU,
-       PN3_IN_PU, PN2_IN_PU, PN1_IN_PU, PN0_IN_PU,
-       PP5_IN_PU, PP4_IN_PU, PP3_IN_PU, PP2_IN_PU, PP1_IN_PU, PP0_IN_PU,
-       PQ4_IN_PU, PQ3_IN_PU, PQ2_IN_PU, PQ1_IN_PU, PQ0_IN_PU,
-       PR3_IN_PU, PR2_IN_PU, PR1_IN_PU, PR0_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PA7_OUT, PA6_OUT, PA5_OUT, PA4_OUT,
-       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
-       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
-       PB3_OUT, PB2_OUT, PB1_OUT, PB0_OUT,
-       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
-       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
-       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
-       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
-       PE5_OUT, PE4_OUT, PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
-       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
-       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
-       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
-       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
-       PH7_OUT, PH6_OUT, PH5_OUT, PH4_OUT,
-       PH3_OUT, PH2_OUT, PH1_OUT, PH0_OUT,
-       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
-       PJ3_OUT, PJ2_OUT, PJ1_OUT, PJ0_OUT,
-       PK7_OUT, PK6_OUT, PK5_OUT, PK4_OUT,
-       PK3_OUT, PK2_OUT, PK1_OUT, PK0_OUT,
-       PL7_OUT, PL6_OUT, PL5_OUT, PL4_OUT,
-       PL3_OUT, PL2_OUT, PL1_OUT, PL0_OUT,
-       PM1_OUT, PM0_OUT,
-       PN7_OUT, PN6_OUT, PN5_OUT, PN4_OUT,
-       PN3_OUT, PN2_OUT, PN1_OUT, PN0_OUT,
-       PP5_OUT, PP4_OUT, PP3_OUT, PP2_OUT, PP1_OUT, PP0_OUT,
-       PQ4_OUT, PQ3_OUT, PQ2_OUT, PQ1_OUT, PQ0_OUT,
-       PR3_OUT, PR2_OUT, PR1_OUT, PR0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PA7_FN, PA6_FN, PA5_FN, PA4_FN,
-       PA3_FN, PA2_FN, PA1_FN, PA0_FN,
-       PB7_FN, PB6_FN, PB5_FN, PB4_FN,
-       PB3_FN, PB2_FN, PB1_FN, PB0_FN,
-       PC7_FN, PC6_FN, PC5_FN, PC4_FN,
-       PC3_FN, PC2_FN, PC1_FN, PC0_FN,
-       PD7_FN, PD6_FN, PD5_FN, PD4_FN,
-       PD3_FN, PD2_FN, PD1_FN, PD0_FN,
-       PE5_FN, PE4_FN, PE3_FN, PE2_FN, PE1_FN, PE0_FN,
-       PF7_FN, PF6_FN, PF5_FN, PF4_FN,
-       PF3_FN, PF2_FN, PF1_FN, PF0_FN,
-       PG7_FN, PG6_FN, PG5_FN, PG4_FN,
-       PG3_FN, PG2_FN, PG1_FN, PG0_FN,
-       PH7_FN, PH6_FN, PH5_FN, PH4_FN,
-       PH3_FN, PH2_FN, PH1_FN, PH0_FN,
-       PJ7_FN, PJ6_FN, PJ5_FN, PJ4_FN,
-       PJ3_FN, PJ2_FN, PJ1_FN, PJ0_FN,
-       PK7_FN, PK6_FN, PK5_FN, PK4_FN,
-       PK3_FN, PK2_FN, PK1_FN, PK0_FN,
-       PL7_FN, PL6_FN, PL5_FN, PL4_FN,
-       PL3_FN, PL2_FN, PL1_FN, PL0_FN,
-       PM1_FN, PM0_FN,
-       PN7_FN, PN6_FN, PN5_FN, PN4_FN,
-       PN3_FN, PN2_FN, PN1_FN, PN0_FN,
-       PP5_FN, PP4_FN, PP3_FN, PP2_FN, PP1_FN, PP0_FN,
-       PQ4_FN, PQ3_FN, PQ2_FN, PQ1_FN, PQ0_FN,
-       PR3_FN, PR2_FN, PR1_FN, PR0_FN,
-       P1MSEL15_0, P1MSEL15_1,
-       P1MSEL14_0, P1MSEL14_1,
-       P1MSEL13_0, P1MSEL13_1,
-       P1MSEL12_0, P1MSEL12_1,
-       P1MSEL11_0, P1MSEL11_1,
-       P1MSEL10_0, P1MSEL10_1,
-       P1MSEL9_0, P1MSEL9_1,
-       P1MSEL8_0, P1MSEL8_1,
-       P1MSEL7_0, P1MSEL7_1,
-       P1MSEL6_0, P1MSEL6_1,
-       P1MSEL5_0,
-       P1MSEL4_0, P1MSEL4_1,
-       P1MSEL3_0, P1MSEL3_1,
-       P1MSEL2_0, P1MSEL2_1,
-       P1MSEL1_0, P1MSEL1_1,
-       P1MSEL0_0, P1MSEL0_1,
-       P2MSEL2_0, P2MSEL2_1,
-       P2MSEL1_0, P2MSEL1_1,
-       P2MSEL0_0, P2MSEL0_1,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       D63_AD31_MARK,
-       D62_AD30_MARK,
-       D61_AD29_MARK,
-       D60_AD28_MARK,
-       D59_AD27_MARK,
-       D58_AD26_MARK,
-       D57_AD25_MARK,
-       D56_AD24_MARK,
-       D55_AD23_MARK,
-       D54_AD22_MARK,
-       D53_AD21_MARK,
-       D52_AD20_MARK,
-       D51_AD19_MARK,
-       D50_AD18_MARK,
-       D49_AD17_DB5_MARK,
-       D48_AD16_DB4_MARK,
-       D47_AD15_DB3_MARK,
-       D46_AD14_DB2_MARK,
-       D45_AD13_DB1_MARK,
-       D44_AD12_DB0_MARK,
-       D43_AD11_DG5_MARK,
-       D42_AD10_DG4_MARK,
-       D41_AD9_DG3_MARK,
-       D40_AD8_DG2_MARK,
-       D39_AD7_DG1_MARK,
-       D38_AD6_DG0_MARK,
-       D37_AD5_DR5_MARK,
-       D36_AD4_DR4_MARK,
-       D35_AD3_DR3_MARK,
-       D34_AD2_DR2_MARK,
-       D33_AD1_DR1_MARK,
-       D32_AD0_DR0_MARK,
-       REQ1_MARK,
-       REQ2_MARK,
-       REQ3_MARK,
-       GNT1_MARK,
-       GNT2_MARK,
-       GNT3_MARK,
-       MMCCLK_MARK,
-       D31_MARK,
-       D30_MARK,
-       D29_MARK,
-       D28_MARK,
-       D27_MARK,
-       D26_MARK,
-       D25_MARK,
-       D24_MARK,
-       D23_MARK,
-       D22_MARK,
-       D21_MARK,
-       D20_MARK,
-       D19_MARK,
-       D18_MARK,
-       D17_MARK,
-       D16_MARK,
-       SCIF1_SCK_MARK,
-       SCIF1_RXD_MARK,
-       SCIF1_TXD_MARK,
-       SCIF0_CTS_MARK,
-       INTD_MARK,
-       FCE_MARK,
-       SCIF0_RTS_MARK,
-       HSPI_CS_MARK,
-       FSE_MARK,
-       SCIF0_SCK_MARK,
-       HSPI_CLK_MARK,
-       FRE_MARK,
-       SCIF0_RXD_MARK,
-       HSPI_RX_MARK,
-       FRB_MARK,
-       SCIF0_TXD_MARK,
-       HSPI_TX_MARK,
-       FWE_MARK,
-       SCIF5_TXD_MARK,
-       HAC1_SYNC_MARK,
-       SSI1_WS_MARK,
-       SIOF_TXD_PJ_MARK,
-       HAC0_SDOUT_MARK,
-       SSI0_SDATA_MARK,
-       SIOF_RXD_PJ_MARK,
-       HAC0_SDIN_MARK,
-       SSI0_SCK_MARK,
-       SIOF_SYNC_PJ_MARK,
-       HAC0_SYNC_MARK,
-       SSI0_WS_MARK,
-       SIOF_MCLK_PJ_MARK,
-       HAC_RES_MARK,
-       SIOF_SCK_PJ_MARK,
-       HAC0_BITCLK_MARK,
-       SSI0_CLK_MARK,
-       HAC1_BITCLK_MARK,
-       SSI1_CLK_MARK,
-       TCLK_MARK,
-       IOIS16_MARK,
-       STATUS0_MARK,
-       DRAK0_PK3_MARK,
-       STATUS1_MARK,
-       DRAK1_PK2_MARK,
-       DACK2_MARK,
-       SCIF2_TXD_MARK,
-       MMCCMD_MARK,
-       SIOF_TXD_PK_MARK,
-       DACK3_MARK,
-       SCIF2_SCK_MARK,
-       MMCDAT_MARK,
-       SIOF_SCK_PK_MARK,
-       DREQ0_MARK,
-       DREQ1_MARK,
-       DRAK0_PK1_MARK,
-       DRAK1_PK0_MARK,
-       DREQ2_MARK,
-       INTB_MARK,
-       DREQ3_MARK,
-       INTC_MARK,
-       DRAK2_MARK,
-       CE2A_MARK,
-       IRL4_MARK,
-       FD4_MARK,
-       IRL5_MARK,
-       FD5_MARK,
-       IRL6_MARK,
-       FD6_MARK,
-       IRL7_MARK,
-       FD7_MARK,
-       DRAK3_MARK,
-       CE2B_MARK,
-       BREQ_BSACK_MARK,
-       BACK_BSREQ_MARK,
-       SCIF5_RXD_MARK,
-       HAC1_SDIN_MARK,
-       SSI1_SCK_MARK,
-       SCIF5_SCK_MARK,
-       HAC1_SDOUT_MARK,
-       SSI1_SDATA_MARK,
-       SCIF3_TXD_MARK,
-       FCLE_MARK,
-       SCIF3_RXD_MARK,
-       FALE_MARK,
-       SCIF3_SCK_MARK,
-       FD0_MARK,
-       SCIF4_TXD_MARK,
-       FD1_MARK,
-       SCIF4_RXD_MARK,
-       FD2_MARK,
-       SCIF4_SCK_MARK,
-       FD3_MARK,
-       DEVSEL_DCLKOUT_MARK,
-       STOP_CDE_MARK,
-       LOCK_ODDF_MARK,
-       TRDY_DISPL_MARK,
-       IRDY_HSYNC_MARK,
-       PCIFRAME_VSYNC_MARK,
-       INTA_MARK,
-       GNT0_GNTIN_MARK,
-       REQ0_REQOUT_MARK,
-       PERR_MARK,
-       SERR_MARK,
-       WE7_CBE3_MARK,
-       WE6_CBE2_MARK,
-       WE5_CBE1_MARK,
-       WE4_CBE0_MARK,
-       SCIF2_RXD_MARK,
-       SIOF_RXD_MARK,
-       MRESETOUT_MARK,
-       IRQOUT_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-
-       /* PA GPIO */
-       PINMUX_DATA(PA7_DATA, PA7_IN, PA7_OUT, PA7_IN_PU),
-       PINMUX_DATA(PA6_DATA, PA6_IN, PA6_OUT, PA6_IN_PU),
-       PINMUX_DATA(PA5_DATA, PA5_IN, PA5_OUT, PA5_IN_PU),
-       PINMUX_DATA(PA4_DATA, PA4_IN, PA4_OUT, PA4_IN_PU),
-       PINMUX_DATA(PA3_DATA, PA3_IN, PA3_OUT, PA3_IN_PU),
-       PINMUX_DATA(PA2_DATA, PA2_IN, PA2_OUT, PA2_IN_PU),
-       PINMUX_DATA(PA1_DATA, PA1_IN, PA1_OUT, PA1_IN_PU),
-       PINMUX_DATA(PA0_DATA, PA0_IN, PA0_OUT, PA0_IN_PU),
-
-       /* PB GPIO */
-       PINMUX_DATA(PB7_DATA, PB7_IN, PB7_OUT, PB7_IN_PU),
-       PINMUX_DATA(PB6_DATA, PB6_IN, PB6_OUT, PB6_IN_PU),
-       PINMUX_DATA(PB5_DATA, PB5_IN, PB5_OUT, PB5_IN_PU),
-       PINMUX_DATA(PB4_DATA, PB4_IN, PB4_OUT, PB4_IN_PU),
-       PINMUX_DATA(PB3_DATA, PB3_IN, PB3_OUT, PB3_IN_PU),
-       PINMUX_DATA(PB2_DATA, PB2_IN, PB2_OUT, PB2_IN_PU),
-       PINMUX_DATA(PB1_DATA, PB1_IN, PB1_OUT, PB1_IN_PU),
-       PINMUX_DATA(PB0_DATA, PB0_IN, PB0_OUT, PB0_IN_PU),
-
-       /* PC GPIO */
-       PINMUX_DATA(PC7_DATA, PC7_IN, PC7_OUT, PC7_IN_PU),
-       PINMUX_DATA(PC6_DATA, PC6_IN, PC6_OUT, PC6_IN_PU),
-       PINMUX_DATA(PC5_DATA, PC5_IN, PC5_OUT, PC5_IN_PU),
-       PINMUX_DATA(PC4_DATA, PC4_IN, PC4_OUT, PC4_IN_PU),
-       PINMUX_DATA(PC3_DATA, PC3_IN, PC3_OUT, PC3_IN_PU),
-       PINMUX_DATA(PC2_DATA, PC2_IN, PC2_OUT, PC2_IN_PU),
-       PINMUX_DATA(PC1_DATA, PC1_IN, PC1_OUT, PC1_IN_PU),
-       PINMUX_DATA(PC0_DATA, PC0_IN, PC0_OUT, PC0_IN_PU),
-
-       /* PD GPIO */
-       PINMUX_DATA(PD7_DATA, PD7_IN, PD7_OUT, PD7_IN_PU),
-       PINMUX_DATA(PD6_DATA, PD6_IN, PD6_OUT, PD6_IN_PU),
-       PINMUX_DATA(PD5_DATA, PD5_IN, PD5_OUT, PD5_IN_PU),
-       PINMUX_DATA(PD4_DATA, PD4_IN, PD4_OUT, PD4_IN_PU),
-       PINMUX_DATA(PD3_DATA, PD3_IN, PD3_OUT, PD3_IN_PU),
-       PINMUX_DATA(PD2_DATA, PD2_IN, PD2_OUT, PD2_IN_PU),
-       PINMUX_DATA(PD1_DATA, PD1_IN, PD1_OUT, PD1_IN_PU),
-       PINMUX_DATA(PD0_DATA, PD0_IN, PD0_OUT, PD0_IN_PU),
-
-       /* PE GPIO */
-       PINMUX_DATA(PE5_DATA, PE5_IN, PE5_OUT, PE5_IN_PU),
-       PINMUX_DATA(PE4_DATA, PE4_IN, PE4_OUT, PE4_IN_PU),
-       PINMUX_DATA(PE3_DATA, PE3_IN, PE3_OUT, PE3_IN_PU),
-       PINMUX_DATA(PE2_DATA, PE2_IN, PE2_OUT, PE2_IN_PU),
-       PINMUX_DATA(PE1_DATA, PE1_IN, PE1_OUT, PE1_IN_PU),
-       PINMUX_DATA(PE0_DATA, PE0_IN, PE0_OUT, PE0_IN_PU),
-
-       /* PF GPIO */
-       PINMUX_DATA(PF7_DATA, PF7_IN, PF7_OUT, PF7_IN_PU),
-       PINMUX_DATA(PF6_DATA, PF6_IN, PF6_OUT, PF6_IN_PU),
-       PINMUX_DATA(PF5_DATA, PF5_IN, PF5_OUT, PF5_IN_PU),
-       PINMUX_DATA(PF4_DATA, PF4_IN, PF4_OUT, PF4_IN_PU),
-       PINMUX_DATA(PF3_DATA, PF3_IN, PF3_OUT, PF3_IN_PU),
-       PINMUX_DATA(PF2_DATA, PF2_IN, PF2_OUT, PF2_IN_PU),
-       PINMUX_DATA(PF1_DATA, PF1_IN, PF1_OUT, PF1_IN_PU),
-       PINMUX_DATA(PF0_DATA, PF0_IN, PF0_OUT, PF0_IN_PU),
-
-       /* PG GPIO */
-       PINMUX_DATA(PG7_DATA, PG7_IN, PG7_OUT, PG7_IN_PU),
-       PINMUX_DATA(PG6_DATA, PG6_IN, PG6_OUT, PG6_IN_PU),
-       PINMUX_DATA(PG5_DATA, PG5_IN, PG5_OUT, PG5_IN_PU),
-       PINMUX_DATA(PG4_DATA, PG4_IN, PG4_OUT, PG4_IN_PU),
-       PINMUX_DATA(PG3_DATA, PG3_IN, PG3_OUT, PG3_IN_PU),
-       PINMUX_DATA(PG2_DATA, PG2_IN, PG2_OUT, PG2_IN_PU),
-       PINMUX_DATA(PG1_DATA, PG1_IN, PG1_OUT, PG1_IN_PU),
-       PINMUX_DATA(PG0_DATA, PG0_IN, PG0_OUT, PG0_IN_PU),
-
-       /* PH GPIO */
-       PINMUX_DATA(PH7_DATA, PH7_IN, PH7_OUT, PH7_IN_PU),
-       PINMUX_DATA(PH6_DATA, PH6_IN, PH6_OUT, PH6_IN_PU),
-       PINMUX_DATA(PH5_DATA, PH5_IN, PH5_OUT, PH5_IN_PU),
-       PINMUX_DATA(PH4_DATA, PH4_IN, PH4_OUT, PH4_IN_PU),
-       PINMUX_DATA(PH3_DATA, PH3_IN, PH3_OUT, PH3_IN_PU),
-       PINMUX_DATA(PH2_DATA, PH2_IN, PH2_OUT, PH2_IN_PU),
-       PINMUX_DATA(PH1_DATA, PH1_IN, PH1_OUT, PH1_IN_PU),
-       PINMUX_DATA(PH0_DATA, PH0_IN, PH0_OUT, PH0_IN_PU),
-
-       /* PJ GPIO */
-       PINMUX_DATA(PJ7_DATA, PJ7_IN, PJ7_OUT, PJ7_IN_PU),
-       PINMUX_DATA(PJ6_DATA, PJ6_IN, PJ6_OUT, PJ6_IN_PU),
-       PINMUX_DATA(PJ5_DATA, PJ5_IN, PJ5_OUT, PJ5_IN_PU),
-       PINMUX_DATA(PJ4_DATA, PJ4_IN, PJ4_OUT, PJ4_IN_PU),
-       PINMUX_DATA(PJ3_DATA, PJ3_IN, PJ3_OUT, PJ3_IN_PU),
-       PINMUX_DATA(PJ2_DATA, PJ2_IN, PJ2_OUT, PJ2_IN_PU),
-       PINMUX_DATA(PJ1_DATA, PJ1_IN, PJ1_OUT, PJ1_IN_PU),
-       PINMUX_DATA(PJ0_DATA, PJ0_IN, PJ0_OUT, PJ0_IN_PU),
-
-       /* PK GPIO */
-       PINMUX_DATA(PK7_DATA, PK7_IN, PK7_OUT, PK7_IN_PU),
-       PINMUX_DATA(PK6_DATA, PK6_IN, PK6_OUT, PK6_IN_PU),
-       PINMUX_DATA(PK5_DATA, PK5_IN, PK5_OUT, PK5_IN_PU),
-       PINMUX_DATA(PK4_DATA, PK4_IN, PK4_OUT, PK4_IN_PU),
-       PINMUX_DATA(PK3_DATA, PK3_IN, PK3_OUT, PK3_IN_PU),
-       PINMUX_DATA(PK2_DATA, PK2_IN, PK2_OUT, PK2_IN_PU),
-       PINMUX_DATA(PK1_DATA, PK1_IN, PK1_OUT, PK1_IN_PU),
-       PINMUX_DATA(PK0_DATA, PK0_IN, PK0_OUT, PK0_IN_PU),
-
-       /* PL GPIO */
-       PINMUX_DATA(PL7_DATA, PL7_IN, PL7_OUT, PL7_IN_PU),
-       PINMUX_DATA(PL6_DATA, PL6_IN, PL6_OUT, PL6_IN_PU),
-       PINMUX_DATA(PL5_DATA, PL5_IN, PL5_OUT, PL5_IN_PU),
-       PINMUX_DATA(PL4_DATA, PL4_IN, PL4_OUT, PL4_IN_PU),
-       PINMUX_DATA(PL3_DATA, PL3_IN, PL3_OUT, PL3_IN_PU),
-       PINMUX_DATA(PL2_DATA, PL2_IN, PL2_OUT, PL2_IN_PU),
-       PINMUX_DATA(PL1_DATA, PL1_IN, PL1_OUT, PL1_IN_PU),
-       PINMUX_DATA(PL0_DATA, PL0_IN, PL0_OUT, PL0_IN_PU),
-
-       /* PM GPIO */
-       PINMUX_DATA(PM1_DATA, PM1_IN, PM1_OUT, PM1_IN_PU),
-       PINMUX_DATA(PM0_DATA, PM0_IN, PM0_OUT, PM0_IN_PU),
-
-       /* PN GPIO */
-       PINMUX_DATA(PN7_DATA, PN7_IN, PN7_OUT, PN7_IN_PU),
-       PINMUX_DATA(PN6_DATA, PN6_IN, PN6_OUT, PN6_IN_PU),
-       PINMUX_DATA(PN5_DATA, PN5_IN, PN5_OUT, PN5_IN_PU),
-       PINMUX_DATA(PN4_DATA, PN4_IN, PN4_OUT, PN4_IN_PU),
-       PINMUX_DATA(PN3_DATA, PN3_IN, PN3_OUT, PN3_IN_PU),
-       PINMUX_DATA(PN2_DATA, PN2_IN, PN2_OUT, PN2_IN_PU),
-       PINMUX_DATA(PN1_DATA, PN1_IN, PN1_OUT, PN1_IN_PU),
-       PINMUX_DATA(PN0_DATA, PN0_IN, PN0_OUT, PN0_IN_PU),
-
-       /* PP GPIO */
-       PINMUX_DATA(PP5_DATA, PP5_IN, PP5_OUT, PP5_IN_PU),
-       PINMUX_DATA(PP4_DATA, PP4_IN, PP4_OUT, PP4_IN_PU),
-       PINMUX_DATA(PP3_DATA, PP3_IN, PP3_OUT, PP3_IN_PU),
-       PINMUX_DATA(PP2_DATA, PP2_IN, PP2_OUT, PP2_IN_PU),
-       PINMUX_DATA(PP1_DATA, PP1_IN, PP1_OUT, PP1_IN_PU),
-       PINMUX_DATA(PP0_DATA, PP0_IN, PP0_OUT, PP0_IN_PU),
-
-       /* PQ GPIO */
-       PINMUX_DATA(PQ4_DATA, PQ4_IN, PQ4_OUT, PQ4_IN_PU),
-       PINMUX_DATA(PQ3_DATA, PQ3_IN, PQ3_OUT, PQ3_IN_PU),
-       PINMUX_DATA(PQ2_DATA, PQ2_IN, PQ2_OUT, PQ2_IN_PU),
-       PINMUX_DATA(PQ1_DATA, PQ1_IN, PQ1_OUT, PQ1_IN_PU),
-       PINMUX_DATA(PQ0_DATA, PQ0_IN, PQ0_OUT, PQ0_IN_PU),
-
-       /* PR GPIO */
-       PINMUX_DATA(PR3_DATA, PR3_IN, PR3_OUT, PR3_IN_PU),
-       PINMUX_DATA(PR2_DATA, PR2_IN, PR2_OUT, PR2_IN_PU),
-       PINMUX_DATA(PR1_DATA, PR1_IN, PR1_OUT, PR1_IN_PU),
-       PINMUX_DATA(PR0_DATA, PR0_IN, PR0_OUT, PR0_IN_PU),
-
-       /* PA FN */
-       PINMUX_DATA(D63_AD31_MARK, PA7_FN),
-       PINMUX_DATA(D62_AD30_MARK, PA6_FN),
-       PINMUX_DATA(D61_AD29_MARK, PA5_FN),
-       PINMUX_DATA(D60_AD28_MARK, PA4_FN),
-       PINMUX_DATA(D59_AD27_MARK, PA3_FN),
-       PINMUX_DATA(D58_AD26_MARK, PA2_FN),
-       PINMUX_DATA(D57_AD25_MARK, PA1_FN),
-       PINMUX_DATA(D56_AD24_MARK, PA0_FN),
-
-       /* PB FN */
-       PINMUX_DATA(D55_AD23_MARK, PB7_FN),
-       PINMUX_DATA(D54_AD22_MARK, PB6_FN),
-       PINMUX_DATA(D53_AD21_MARK, PB5_FN),
-       PINMUX_DATA(D52_AD20_MARK, PB4_FN),
-       PINMUX_DATA(D51_AD19_MARK, PB3_FN),
-       PINMUX_DATA(D50_AD18_MARK, PB2_FN),
-       PINMUX_DATA(D49_AD17_DB5_MARK, PB1_FN),
-       PINMUX_DATA(D48_AD16_DB4_MARK, PB0_FN),
-
-       /* PC FN */
-       PINMUX_DATA(D47_AD15_DB3_MARK, PC7_FN),
-       PINMUX_DATA(D46_AD14_DB2_MARK, PC6_FN),
-       PINMUX_DATA(D45_AD13_DB1_MARK, PC5_FN),
-       PINMUX_DATA(D44_AD12_DB0_MARK, PC4_FN),
-       PINMUX_DATA(D43_AD11_DG5_MARK, PC3_FN),
-       PINMUX_DATA(D42_AD10_DG4_MARK, PC2_FN),
-       PINMUX_DATA(D41_AD9_DG3_MARK, PC1_FN),
-       PINMUX_DATA(D40_AD8_DG2_MARK, PC0_FN),
-
-       /* PD FN */
-       PINMUX_DATA(D39_AD7_DG1_MARK, PD7_FN),
-       PINMUX_DATA(D38_AD6_DG0_MARK, PD6_FN),
-       PINMUX_DATA(D37_AD5_DR5_MARK, PD5_FN),
-       PINMUX_DATA(D36_AD4_DR4_MARK, PD4_FN),
-       PINMUX_DATA(D35_AD3_DR3_MARK, PD3_FN),
-       PINMUX_DATA(D34_AD2_DR2_MARK, PD2_FN),
-       PINMUX_DATA(D33_AD1_DR1_MARK, PD1_FN),
-       PINMUX_DATA(D32_AD0_DR0_MARK, PD0_FN),
-
-       /* PE FN */
-       PINMUX_DATA(REQ1_MARK, PE5_FN),
-       PINMUX_DATA(REQ2_MARK, PE4_FN),
-       PINMUX_DATA(REQ3_MARK, P2MSEL0_0, PE3_FN),
-       PINMUX_DATA(GNT1_MARK, PE2_FN),
-       PINMUX_DATA(GNT2_MARK, PE1_FN),
-       PINMUX_DATA(GNT3_MARK, P2MSEL0_0, PE0_FN),
-       PINMUX_DATA(MMCCLK_MARK, P2MSEL0_1, PE0_FN),
-
-       /* PF FN */
-       PINMUX_DATA(D31_MARK, PF7_FN),
-       PINMUX_DATA(D30_MARK, PF6_FN),
-       PINMUX_DATA(D29_MARK, PF5_FN),
-       PINMUX_DATA(D28_MARK, PF4_FN),
-       PINMUX_DATA(D27_MARK, PF3_FN),
-       PINMUX_DATA(D26_MARK, PF2_FN),
-       PINMUX_DATA(D25_MARK, PF1_FN),
-       PINMUX_DATA(D24_MARK, PF0_FN),
-
-       /* PF FN */
-       PINMUX_DATA(D23_MARK, PG7_FN),
-       PINMUX_DATA(D22_MARK, PG6_FN),
-       PINMUX_DATA(D21_MARK, PG5_FN),
-       PINMUX_DATA(D20_MARK, PG4_FN),
-       PINMUX_DATA(D19_MARK, PG3_FN),
-       PINMUX_DATA(D18_MARK, PG2_FN),
-       PINMUX_DATA(D17_MARK, PG1_FN),
-       PINMUX_DATA(D16_MARK, PG0_FN),
-
-       /* PH FN */
-       PINMUX_DATA(SCIF1_SCK_MARK, PH7_FN),
-       PINMUX_DATA(SCIF1_RXD_MARK, PH6_FN),
-       PINMUX_DATA(SCIF1_TXD_MARK, PH5_FN),
-       PINMUX_DATA(SCIF0_CTS_MARK, PH4_FN),
-       PINMUX_DATA(INTD_MARK, P1MSEL7_1, PH4_FN),
-       PINMUX_DATA(FCE_MARK, P1MSEL8_1, P1MSEL7_0, PH4_FN),
-       PINMUX_DATA(SCIF0_RTS_MARK, P1MSEL8_0, P1MSEL7_0, PH3_FN),
-       PINMUX_DATA(HSPI_CS_MARK, P1MSEL8_0, P1MSEL7_1, PH3_FN),
-       PINMUX_DATA(FSE_MARK, P1MSEL8_1, P1MSEL7_0, PH3_FN),
-       PINMUX_DATA(SCIF0_SCK_MARK, P1MSEL8_0, P1MSEL7_0, PH2_FN),
-       PINMUX_DATA(HSPI_CLK_MARK, P1MSEL8_0, P1MSEL7_1, PH2_FN),
-       PINMUX_DATA(FRE_MARK, P1MSEL8_1, P1MSEL7_0, PH2_FN),
-       PINMUX_DATA(SCIF0_RXD_MARK, P1MSEL8_0, P1MSEL7_0, PH1_FN),
-       PINMUX_DATA(HSPI_RX_MARK, P1MSEL8_0, P1MSEL7_1, PH1_FN),
-       PINMUX_DATA(FRB_MARK, P1MSEL8_1, P1MSEL7_0, PH1_FN),
-       PINMUX_DATA(SCIF0_TXD_MARK, P1MSEL8_0, P1MSEL7_0, PH0_FN),
-       PINMUX_DATA(HSPI_TX_MARK, P1MSEL8_0, P1MSEL7_1, PH0_FN),
-       PINMUX_DATA(FWE_MARK, P1MSEL8_1, P1MSEL7_0, PH0_FN),
-
-       /* PJ FN */
-       PINMUX_DATA(SCIF5_TXD_MARK, P1MSEL2_0, P1MSEL1_0, PJ7_FN),
-       PINMUX_DATA(HAC1_SYNC_MARK, P1MSEL2_0, P1MSEL1_1, PJ7_FN),
-       PINMUX_DATA(SSI1_WS_MARK, P1MSEL2_1, P1MSEL1_0, PJ7_FN),
-       PINMUX_DATA(SIOF_TXD_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ6_FN),
-       PINMUX_DATA(HAC0_SDOUT_MARK, P1MSEL4_0, P1MSEL3_1, PJ6_FN),
-       PINMUX_DATA(SSI0_SDATA_MARK, P1MSEL4_1, P1MSEL3_0, PJ6_FN),
-       PINMUX_DATA(SIOF_RXD_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ5_FN),
-       PINMUX_DATA(HAC0_SDIN_MARK, P1MSEL4_0, P1MSEL3_1, PJ5_FN),
-       PINMUX_DATA(SSI0_SCK_MARK, P1MSEL4_1, P1MSEL3_0, PJ5_FN),
-       PINMUX_DATA(SIOF_SYNC_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ4_FN),
-       PINMUX_DATA(HAC0_SYNC_MARK, P1MSEL4_0, P1MSEL3_1, PJ4_FN),
-       PINMUX_DATA(SSI0_WS_MARK, P1MSEL4_1, P1MSEL3_0, PJ4_FN),
-       PINMUX_DATA(SIOF_MCLK_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ3_FN),
-       PINMUX_DATA(HAC_RES_MARK, P1MSEL4_0, P1MSEL3_1, PJ3_FN),
-       PINMUX_DATA(SIOF_SCK_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ2_FN),
-       PINMUX_DATA(HAC0_BITCLK_MARK, P1MSEL4_0, P1MSEL3_1, PJ2_FN),
-       PINMUX_DATA(SSI0_CLK_MARK, P1MSEL4_1, P1MSEL3_0, PJ2_FN),
-       PINMUX_DATA(HAC1_BITCLK_MARK, P1MSEL2_0, PJ1_FN),
-       PINMUX_DATA(SSI1_CLK_MARK, P1MSEL2_1, P1MSEL1_0, PJ1_FN),
-       PINMUX_DATA(TCLK_MARK, P1MSEL9_0, PJ0_FN),
-       PINMUX_DATA(IOIS16_MARK, P1MSEL9_1, PJ0_FN),
-
-       /* PK FN */
-       PINMUX_DATA(STATUS0_MARK, P1MSEL15_0, PK7_FN),
-       PINMUX_DATA(DRAK0_PK3_MARK, P1MSEL15_1, PK7_FN),
-       PINMUX_DATA(STATUS1_MARK, P1MSEL15_0, PK6_FN),
-       PINMUX_DATA(DRAK1_PK2_MARK, P1MSEL15_1, PK6_FN),
-       PINMUX_DATA(DACK2_MARK, P1MSEL12_0, P1MSEL11_0, PK5_FN),
-       PINMUX_DATA(SCIF2_TXD_MARK, P1MSEL12_1, P1MSEL11_0, PK5_FN),
-       PINMUX_DATA(MMCCMD_MARK, P1MSEL12_1, P1MSEL11_1, PK5_FN),
-       PINMUX_DATA(SIOF_TXD_PK_MARK, P2MSEL1_1,
-                   P1MSEL12_0, P1MSEL11_1, PK5_FN),
-       PINMUX_DATA(DACK3_MARK, P1MSEL12_0, P1MSEL11_0, PK4_FN),
-       PINMUX_DATA(SCIF2_SCK_MARK, P1MSEL12_1, P1MSEL11_0, PK4_FN),
-       PINMUX_DATA(MMCDAT_MARK, P1MSEL12_1, P1MSEL11_1, PK4_FN),
-       PINMUX_DATA(SIOF_SCK_PK_MARK, P2MSEL1_1,
-                   P1MSEL12_0, P1MSEL11_1, PK4_FN),
-       PINMUX_DATA(DREQ0_MARK, PK3_FN),
-       PINMUX_DATA(DREQ1_MARK, PK2_FN),
-       PINMUX_DATA(DRAK0_PK1_MARK, PK1_FN),
-       PINMUX_DATA(DRAK1_PK0_MARK, PK0_FN),
-
-       /* PL FN */
-       PINMUX_DATA(DREQ2_MARK, P1MSEL13_0, PL7_FN),
-       PINMUX_DATA(INTB_MARK, P1MSEL13_1, PL7_FN),
-       PINMUX_DATA(DREQ3_MARK, P1MSEL13_0, PL6_FN),
-       PINMUX_DATA(INTC_MARK, P1MSEL13_1, PL6_FN),
-       PINMUX_DATA(DRAK2_MARK, P1MSEL10_0, PL5_FN),
-       PINMUX_DATA(CE2A_MARK, P1MSEL10_1, PL5_FN),
-       PINMUX_DATA(IRL4_MARK, P1MSEL14_0, PL4_FN),
-       PINMUX_DATA(FD4_MARK, P1MSEL14_1, PL4_FN),
-       PINMUX_DATA(IRL5_MARK, P1MSEL14_0, PL3_FN),
-       PINMUX_DATA(FD5_MARK, P1MSEL14_1, PL3_FN),
-       PINMUX_DATA(IRL6_MARK, P1MSEL14_0, PL2_FN),
-       PINMUX_DATA(FD6_MARK, P1MSEL14_1, PL2_FN),
-       PINMUX_DATA(IRL7_MARK, P1MSEL14_0, PL1_FN),
-       PINMUX_DATA(FD7_MARK, P1MSEL14_1, PL1_FN),
-       PINMUX_DATA(DRAK3_MARK, P1MSEL10_0, PL0_FN),
-       PINMUX_DATA(CE2B_MARK, P1MSEL10_1, PL0_FN),
-
-       /* PM FN */
-       PINMUX_DATA(BREQ_BSACK_MARK, PM1_FN),
-       PINMUX_DATA(BACK_BSREQ_MARK, PM0_FN),
-
-       /* PN FN */
-       PINMUX_DATA(SCIF5_RXD_MARK, P1MSEL2_0, P1MSEL1_0, PN7_FN),
-       PINMUX_DATA(HAC1_SDIN_MARK, P1MSEL2_0, P1MSEL1_1, PN7_FN),
-       PINMUX_DATA(SSI1_SCK_MARK, P1MSEL2_1, P1MSEL1_0, PN7_FN),
-       PINMUX_DATA(SCIF5_SCK_MARK, P1MSEL2_0, P1MSEL1_0, PN6_FN),
-       PINMUX_DATA(HAC1_SDOUT_MARK, P1MSEL2_0, P1MSEL1_1, PN6_FN),
-       PINMUX_DATA(SSI1_SDATA_MARK, P1MSEL2_1, P1MSEL1_0, PN6_FN),
-       PINMUX_DATA(SCIF3_TXD_MARK, P1MSEL0_0, PN5_FN),
-       PINMUX_DATA(FCLE_MARK, P1MSEL0_1, PN5_FN),
-       PINMUX_DATA(SCIF3_RXD_MARK, P1MSEL0_0, PN4_FN),
-       PINMUX_DATA(FALE_MARK, P1MSEL0_1, PN4_FN),
-       PINMUX_DATA(SCIF3_SCK_MARK, P1MSEL0_0, PN3_FN),
-       PINMUX_DATA(FD0_MARK, P1MSEL0_1, PN3_FN),
-       PINMUX_DATA(SCIF4_TXD_MARK, P1MSEL0_0, PN2_FN),
-       PINMUX_DATA(FD1_MARK, P1MSEL0_1, PN2_FN),
-       PINMUX_DATA(SCIF4_RXD_MARK, P1MSEL0_0, PN1_FN),
-       PINMUX_DATA(FD2_MARK, P1MSEL0_1, PN1_FN),
-       PINMUX_DATA(SCIF4_SCK_MARK, P1MSEL0_0, PN0_FN),
-       PINMUX_DATA(FD3_MARK, P1MSEL0_1, PN0_FN),
-
-       /* PP FN */
-       PINMUX_DATA(DEVSEL_DCLKOUT_MARK, PP5_FN),
-       PINMUX_DATA(STOP_CDE_MARK, PP4_FN),
-       PINMUX_DATA(LOCK_ODDF_MARK, PP3_FN),
-       PINMUX_DATA(TRDY_DISPL_MARK, PP2_FN),
-       PINMUX_DATA(IRDY_HSYNC_MARK, PP1_FN),
-       PINMUX_DATA(PCIFRAME_VSYNC_MARK, PP0_FN),
-
-       /* PQ FN */
-       PINMUX_DATA(INTA_MARK, PQ4_FN),
-       PINMUX_DATA(GNT0_GNTIN_MARK, PQ3_FN),
-       PINMUX_DATA(REQ0_REQOUT_MARK, PQ2_FN),
-       PINMUX_DATA(PERR_MARK, PQ1_FN),
-       PINMUX_DATA(SERR_MARK, PQ0_FN),
-
-       /* PR FN */
-       PINMUX_DATA(WE7_CBE3_MARK, PR3_FN),
-       PINMUX_DATA(WE6_CBE2_MARK, PR2_FN),
-       PINMUX_DATA(WE5_CBE1_MARK, PR1_FN),
-       PINMUX_DATA(WE4_CBE0_MARK, PR0_FN),
-
-       /* MISC FN */
-       PINMUX_DATA(SCIF2_RXD_MARK, P1MSEL6_0, P1MSEL5_0),
-       PINMUX_DATA(SIOF_RXD_MARK, P2MSEL1_1, P1MSEL6_1, P1MSEL5_0),
-       PINMUX_DATA(MRESETOUT_MARK, P2MSEL2_0),
-       PINMUX_DATA(IRQOUT_MARK, P2MSEL2_1),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* PA */
-       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
-       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
-       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
-       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
-       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
-       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
-       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
-       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
-
-       /* PB */
-       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
-       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
-       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
-       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
-       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
-       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
-       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
-       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
-
-       /* PC */
-       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
-       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
-       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
-       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
-       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
-       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
-       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
-       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
-
-       /* PD */
-       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
-       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
-       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
-       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
-       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
-       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
-       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
-       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
-
-       /* PE */
-       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
-       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
-       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
-       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
-       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
-       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
-
-       /* PF */
-       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
-       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
-       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
-       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
-       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
-       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
-       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
-       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
-
-       /* PG */
-       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
-       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
-       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
-       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
-       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
-       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
-       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
-       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
-
-       /* PH */
-       PINMUX_GPIO(GPIO_PH7, PH7_DATA),
-       PINMUX_GPIO(GPIO_PH6, PH6_DATA),
-       PINMUX_GPIO(GPIO_PH5, PH5_DATA),
-       PINMUX_GPIO(GPIO_PH4, PH4_DATA),
-       PINMUX_GPIO(GPIO_PH3, PH3_DATA),
-       PINMUX_GPIO(GPIO_PH2, PH2_DATA),
-       PINMUX_GPIO(GPIO_PH1, PH1_DATA),
-       PINMUX_GPIO(GPIO_PH0, PH0_DATA),
-
-       /* PJ */
-       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
-       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
-       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
-       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
-       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
-       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
-       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
-       PINMUX_GPIO(GPIO_PJ0, PJ0_DATA),
-
-       /* PK */
-       PINMUX_GPIO(GPIO_PK7, PK7_DATA),
-       PINMUX_GPIO(GPIO_PK6, PK6_DATA),
-       PINMUX_GPIO(GPIO_PK5, PK5_DATA),
-       PINMUX_GPIO(GPIO_PK4, PK4_DATA),
-       PINMUX_GPIO(GPIO_PK3, PK3_DATA),
-       PINMUX_GPIO(GPIO_PK2, PK2_DATA),
-       PINMUX_GPIO(GPIO_PK1, PK1_DATA),
-       PINMUX_GPIO(GPIO_PK0, PK0_DATA),
-
-       /* PL */
-       PINMUX_GPIO(GPIO_PL7, PL7_DATA),
-       PINMUX_GPIO(GPIO_PL6, PL6_DATA),
-       PINMUX_GPIO(GPIO_PL5, PL5_DATA),
-       PINMUX_GPIO(GPIO_PL4, PL4_DATA),
-       PINMUX_GPIO(GPIO_PL3, PL3_DATA),
-       PINMUX_GPIO(GPIO_PL2, PL2_DATA),
-       PINMUX_GPIO(GPIO_PL1, PL1_DATA),
-       PINMUX_GPIO(GPIO_PL0, PL0_DATA),
-
-       /* PM */
-       PINMUX_GPIO(GPIO_PM1, PM1_DATA),
-       PINMUX_GPIO(GPIO_PM0, PM0_DATA),
-
-       /* PN */
-       PINMUX_GPIO(GPIO_PN7, PN7_DATA),
-       PINMUX_GPIO(GPIO_PN6, PN6_DATA),
-       PINMUX_GPIO(GPIO_PN5, PN5_DATA),
-       PINMUX_GPIO(GPIO_PN4, PN4_DATA),
-       PINMUX_GPIO(GPIO_PN3, PN3_DATA),
-       PINMUX_GPIO(GPIO_PN2, PN2_DATA),
-       PINMUX_GPIO(GPIO_PN1, PN1_DATA),
-       PINMUX_GPIO(GPIO_PN0, PN0_DATA),
-
-       /* PP */
-       PINMUX_GPIO(GPIO_PP5, PP5_DATA),
-       PINMUX_GPIO(GPIO_PP4, PP4_DATA),
-       PINMUX_GPIO(GPIO_PP3, PP3_DATA),
-       PINMUX_GPIO(GPIO_PP2, PP2_DATA),
-       PINMUX_GPIO(GPIO_PP1, PP1_DATA),
-       PINMUX_GPIO(GPIO_PP0, PP0_DATA),
-
-       /* PQ */
-       PINMUX_GPIO(GPIO_PQ4, PQ4_DATA),
-       PINMUX_GPIO(GPIO_PQ3, PQ3_DATA),
-       PINMUX_GPIO(GPIO_PQ2, PQ2_DATA),
-       PINMUX_GPIO(GPIO_PQ1, PQ1_DATA),
-       PINMUX_GPIO(GPIO_PQ0, PQ0_DATA),
-
-       /* PR */
-       PINMUX_GPIO(GPIO_PR3, PR3_DATA),
-       PINMUX_GPIO(GPIO_PR2, PR2_DATA),
-       PINMUX_GPIO(GPIO_PR1, PR1_DATA),
-       PINMUX_GPIO(GPIO_PR0, PR0_DATA),
-
-       /* FN */
-       PINMUX_GPIO(GPIO_FN_D63_AD31, D63_AD31_MARK),
-       PINMUX_GPIO(GPIO_FN_D62_AD30, D62_AD30_MARK),
-       PINMUX_GPIO(GPIO_FN_D61_AD29, D61_AD29_MARK),
-       PINMUX_GPIO(GPIO_FN_D60_AD28, D60_AD28_MARK),
-       PINMUX_GPIO(GPIO_FN_D59_AD27, D59_AD27_MARK),
-       PINMUX_GPIO(GPIO_FN_D58_AD26, D58_AD26_MARK),
-       PINMUX_GPIO(GPIO_FN_D57_AD25, D57_AD25_MARK),
-       PINMUX_GPIO(GPIO_FN_D56_AD24, D56_AD24_MARK),
-       PINMUX_GPIO(GPIO_FN_D55_AD23, D55_AD23_MARK),
-       PINMUX_GPIO(GPIO_FN_D54_AD22, D54_AD22_MARK),
-       PINMUX_GPIO(GPIO_FN_D53_AD21, D53_AD21_MARK),
-       PINMUX_GPIO(GPIO_FN_D52_AD20, D52_AD20_MARK),
-       PINMUX_GPIO(GPIO_FN_D51_AD19, D51_AD19_MARK),
-       PINMUX_GPIO(GPIO_FN_D50_AD18, D50_AD18_MARK),
-       PINMUX_GPIO(GPIO_FN_D49_AD17_DB5, D49_AD17_DB5_MARK),
-       PINMUX_GPIO(GPIO_FN_D48_AD16_DB4, D48_AD16_DB4_MARK),
-       PINMUX_GPIO(GPIO_FN_D47_AD15_DB3, D47_AD15_DB3_MARK),
-       PINMUX_GPIO(GPIO_FN_D46_AD14_DB2, D46_AD14_DB2_MARK),
-       PINMUX_GPIO(GPIO_FN_D45_AD13_DB1, D45_AD13_DB1_MARK),
-       PINMUX_GPIO(GPIO_FN_D44_AD12_DB0, D44_AD12_DB0_MARK),
-       PINMUX_GPIO(GPIO_FN_D43_AD11_DG5, D43_AD11_DG5_MARK),
-       PINMUX_GPIO(GPIO_FN_D42_AD10_DG4, D42_AD10_DG4_MARK),
-       PINMUX_GPIO(GPIO_FN_D41_AD9_DG3, D41_AD9_DG3_MARK),
-       PINMUX_GPIO(GPIO_FN_D40_AD8_DG2, D40_AD8_DG2_MARK),
-       PINMUX_GPIO(GPIO_FN_D39_AD7_DG1, D39_AD7_DG1_MARK),
-       PINMUX_GPIO(GPIO_FN_D38_AD6_DG0, D38_AD6_DG0_MARK),
-       PINMUX_GPIO(GPIO_FN_D37_AD5_DR5, D37_AD5_DR5_MARK),
-       PINMUX_GPIO(GPIO_FN_D36_AD4_DR4, D36_AD4_DR4_MARK),
-       PINMUX_GPIO(GPIO_FN_D35_AD3_DR3, D35_AD3_DR3_MARK),
-       PINMUX_GPIO(GPIO_FN_D34_AD2_DR2, D34_AD2_DR2_MARK),
-       PINMUX_GPIO(GPIO_FN_D33_AD1_DR1, D33_AD1_DR1_MARK),
-       PINMUX_GPIO(GPIO_FN_D32_AD0_DR0, D32_AD0_DR0_MARK),
-       PINMUX_GPIO(GPIO_FN_REQ1, REQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_REQ2, REQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_REQ3, REQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_GNT1, GNT1_MARK),
-       PINMUX_GPIO(GPIO_FN_GNT2, GNT2_MARK),
-       PINMUX_GPIO(GPIO_FN_GNT3, GNT3_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCCLK, MMCCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
-       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
-       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
-       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
-       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
-       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
-       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
-       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
-       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
-       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
-       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
-       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
-       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
-       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
-       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
-       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_SCK, SCIF1_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_RXD, SCIF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_TXD, SCIF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_CTS, SCIF0_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_INTD, INTD_MARK),
-       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RTS, SCIF0_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_CS, HSPI_CS_MARK),
-       PINMUX_GPIO(GPIO_FN_FSE, FSE_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_SCK, SCIF0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_CLK, HSPI_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_FRE, FRE_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RXD, SCIF0_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_RX, HSPI_RX_MARK),
-       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_TXD, SCIF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_TX, HSPI_TX_MARK),
-       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_TXD, SCIF5_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_SYNC, HAC1_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_WS, SSI1_WS_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_TXD_PJ, SIOF_TXD_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_SDOUT, HAC0_SDOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_SDATA, SSI0_SDATA_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_RXD_PJ, SIOF_RXD_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_SDIN, HAC0_SDIN_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_SCK, SSI0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_SYNC_PJ, SIOF_SYNC_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_SYNC, HAC0_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_WS, SSI0_WS_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_MCLK_PJ, SIOF_MCLK_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC_RES, HAC_RES_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_SCK_PJ, SIOF_SCK_PJ_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_BITCLK, HAC0_BITCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_CLK, SSI0_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_BITCLK, HAC1_BITCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_CLK, SSI1_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLK, TCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK0_PK3, DRAK0_PK3_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS1, STATUS1_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK1_PK2, DRAK1_PK2_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK2, DACK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_TXD, SCIF2_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCCMD, MMCCMD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_TXD_PK, SIOF_TXD_PK_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK3, DACK3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_SCK, SCIF2_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_MMCDAT, MMCDAT_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_SCK_PK, SIOF_SCK_PK_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK0_PK1, DRAK0_PK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK1_PK0, DRAK1_PK0_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ2, DREQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_INTB, INTB_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ3, DREQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_INTC, INTC_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK2, DRAK2_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL4, IRL4_MARK),
-       PINMUX_GPIO(GPIO_FN_FD4, FD4_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL5, IRL5_MARK),
-       PINMUX_GPIO(GPIO_FN_FD5, FD5_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL6, IRL6_MARK),
-       PINMUX_GPIO(GPIO_FN_FD6, FD6_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL7, IRL7_MARK),
-       PINMUX_GPIO(GPIO_FN_FD7, FD7_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK3, DRAK3_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_BREQ_BSACK, BREQ_BSACK_MARK),
-       PINMUX_GPIO(GPIO_FN_BACK_BSREQ, BACK_BSREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_RXD, SCIF5_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_SDIN, HAC1_SDIN_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_SCK, SSI1_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_SCK, SCIF5_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_SDOUT, HAC1_SDOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_SDATA, SSI1_SDATA_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_TXD, SCIF3_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_FCLE, FCLE_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_RXD, SCIF3_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_FALE, FALE_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_SCK, SCIF3_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FD0, FD0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_TXD, SCIF4_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_FD1, FD1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_RXD, SCIF4_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_FD2, FD2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_SCK, SCIF4_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FD3, FD3_MARK),
-       PINMUX_GPIO(GPIO_FN_DEVSEL_DCLKOUT, DEVSEL_DCLKOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_STOP_CDE, STOP_CDE_MARK),
-       PINMUX_GPIO(GPIO_FN_LOCK_ODDF, LOCK_ODDF_MARK),
-       PINMUX_GPIO(GPIO_FN_TRDY_DISPL, TRDY_DISPL_MARK),
-       PINMUX_GPIO(GPIO_FN_IRDY_HSYNC, IRDY_HSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_PCIFRAME_VSYNC, PCIFRAME_VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_INTA, INTA_MARK),
-       PINMUX_GPIO(GPIO_FN_GNT0_GNTIN, GNT0_GNTIN_MARK),
-       PINMUX_GPIO(GPIO_FN_REQ0_REQOUT, REQ0_REQOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_PERR, PERR_MARK),
-       PINMUX_GPIO(GPIO_FN_SERR, SERR_MARK),
-       PINMUX_GPIO(GPIO_FN_WE7_CBE3, WE7_CBE3_MARK),
-       PINMUX_GPIO(GPIO_FN_WE6_CBE2, WE6_CBE2_MARK),
-       PINMUX_GPIO(GPIO_FN_WE5_CBE1, WE5_CBE1_MARK),
-       PINMUX_GPIO(GPIO_FN_WE4_CBE0, WE4_CBE0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF2_RXD, SCIF2_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SIOF_RXD, SIOF_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_MRESETOUT, MRESETOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQOUT, IRQOUT_MARK),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PACR", 0xffe70000, 16, 2) {
-               PA7_FN, PA7_OUT, PA7_IN, PA7_IN_PU,
-               PA6_FN, PA6_OUT, PA6_IN, PA6_IN_PU,
-               PA5_FN, PA5_OUT, PA5_IN, PA5_IN_PU,
-               PA4_FN, PA4_OUT, PA4_IN, PA4_IN_PU,
-               PA3_FN, PA3_OUT, PA3_IN, PA3_IN_PU,
-               PA2_FN, PA2_OUT, PA2_IN, PA2_IN_PU,
-               PA1_FN, PA1_OUT, PA1_IN, PA1_IN_PU,
-               PA0_FN, PA0_OUT, PA0_IN, PA0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PBCR", 0xffe70002, 16, 2) {
-               PB7_FN, PB7_OUT, PB7_IN, PB7_IN_PU,
-               PB6_FN, PB6_OUT, PB6_IN, PB6_IN_PU,
-               PB5_FN, PB5_OUT, PB5_IN, PB5_IN_PU,
-               PB4_FN, PB4_OUT, PB4_IN, PB4_IN_PU,
-               PB3_FN, PB3_OUT, PB3_IN, PB3_IN_PU,
-               PB2_FN, PB2_OUT, PB2_IN, PB2_IN_PU,
-               PB1_FN, PB1_OUT, PB1_IN, PB1_IN_PU,
-               PB0_FN, PB0_OUT, PB0_IN, PB0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PCCR", 0xffe70004, 16, 2) {
-               PC7_FN, PC7_OUT, PC7_IN, PC7_IN_PU,
-               PC6_FN, PC6_OUT, PC6_IN, PC6_IN_PU,
-               PC5_FN, PC5_OUT, PC5_IN, PC5_IN_PU,
-               PC4_FN, PC4_OUT, PC4_IN, PC4_IN_PU,
-               PC3_FN, PC3_OUT, PC3_IN, PC3_IN_PU,
-               PC2_FN, PC2_OUT, PC2_IN, PC2_IN_PU,
-               PC1_FN, PC1_OUT, PC1_IN, PC1_IN_PU,
-               PC0_FN, PC0_OUT, PC0_IN, PC0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PDCR", 0xffe70006, 16, 2) {
-               PD7_FN, PD7_OUT, PD7_IN, PD7_IN_PU,
-               PD6_FN, PD6_OUT, PD6_IN, PD6_IN_PU,
-               PD5_FN, PD5_OUT, PD5_IN, PD5_IN_PU,
-               PD4_FN, PD4_OUT, PD4_IN, PD4_IN_PU,
-               PD3_FN, PD3_OUT, PD3_IN, PD3_IN_PU,
-               PD2_FN, PD2_OUT, PD2_IN, PD2_IN_PU,
-               PD1_FN, PD1_OUT, PD1_IN, PD1_IN_PU,
-               PD0_FN, PD0_OUT, PD0_IN, PD0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PECR", 0xffe70008, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PE5_FN, PE5_OUT, PE5_IN, PE5_IN_PU,
-               PE4_FN, PE4_OUT, PE4_IN, PE4_IN_PU,
-               PE3_FN, PE3_OUT, PE3_IN, PE3_IN_PU,
-               PE2_FN, PE2_OUT, PE2_IN, PE2_IN_PU,
-               PE1_FN, PE1_OUT, PE1_IN, PE1_IN_PU,
-               PE0_FN, PE0_OUT, PE0_IN, PE0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PFCR", 0xffe7000a, 16, 2) {
-               PF7_FN, PF7_OUT, PF7_IN, PF7_IN_PU,
-               PF6_FN, PF6_OUT, PF6_IN, PF6_IN_PU,
-               PF5_FN, PF5_OUT, PF5_IN, PF5_IN_PU,
-               PF4_FN, PF4_OUT, PF4_IN, PF4_IN_PU,
-               PF3_FN, PF3_OUT, PF3_IN, PF3_IN_PU,
-               PF2_FN, PF2_OUT, PF2_IN, PF2_IN_PU,
-               PF1_FN, PF1_OUT, PF1_IN, PF1_IN_PU,
-               PF0_FN, PF0_OUT, PF0_IN, PF0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PGCR", 0xffe7000c, 16, 2) {
-               PG7_FN, PG7_OUT, PG7_IN, PG7_IN_PU,
-               PG6_FN, PG6_OUT, PG6_IN, PG6_IN_PU,
-               PG5_FN, PG5_OUT, PG5_IN, PG5_IN_PU,
-               PG4_FN, PG4_OUT, PG4_IN, PG4_IN_PU,
-               PG3_FN, PG3_OUT, PG3_IN, PG3_IN_PU,
-               PG2_FN, PG2_OUT, PG2_IN, PG2_IN_PU,
-               PG1_FN, PG1_OUT, PG1_IN, PG1_IN_PU,
-               PG0_FN, PG0_OUT, PG0_IN, PG0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PHCR", 0xffe7000e, 16, 2) {
-               PH7_FN, PH7_OUT, PH7_IN, PH7_IN_PU,
-               PH6_FN, PH6_OUT, PH6_IN, PH6_IN_PU,
-               PH5_FN, PH5_OUT, PH5_IN, PH5_IN_PU,
-               PH4_FN, PH4_OUT, PH4_IN, PH4_IN_PU,
-               PH3_FN, PH3_OUT, PH3_IN, PH3_IN_PU,
-               PH2_FN, PH2_OUT, PH2_IN, PH2_IN_PU,
-               PH1_FN, PH1_OUT, PH1_IN, PH1_IN_PU,
-               PH0_FN, PH0_OUT, PH0_IN, PH0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PJCR", 0xffe70010, 16, 2) {
-               PJ7_FN, PJ7_OUT, PJ7_IN, PJ7_IN_PU,
-               PJ6_FN, PJ6_OUT, PJ6_IN, PJ6_IN_PU,
-               PJ5_FN, PJ5_OUT, PJ5_IN, PJ5_IN_PU,
-               PJ4_FN, PJ4_OUT, PJ4_IN, PJ4_IN_PU,
-               PJ3_FN, PJ3_OUT, PJ3_IN, PJ3_IN_PU,
-               PJ2_FN, PJ2_OUT, PJ2_IN, PJ2_IN_PU,
-               PJ1_FN, PJ1_OUT, PJ1_IN, PJ1_IN_PU,
-               PJ0_FN, PJ0_OUT, PJ0_IN, PJ0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PKCR", 0xffe70012, 16, 2) {
-               PK7_FN, PK7_OUT, PK7_IN, PK7_IN_PU,
-               PK6_FN, PK6_OUT, PK6_IN, PK6_IN_PU,
-               PK5_FN, PK5_OUT, PK5_IN, PK5_IN_PU,
-               PK4_FN, PK4_OUT, PK4_IN, PK4_IN_PU,
-               PK3_FN, PK3_OUT, PK3_IN, PK3_IN_PU,
-               PK2_FN, PK2_OUT, PK2_IN, PK2_IN_PU,
-               PK1_FN, PK1_OUT, PK1_IN, PK1_IN_PU,
-               PK0_FN, PK0_OUT, PK0_IN, PK0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PLCR", 0xffe70014, 16, 2) {
-               PL7_FN, PL7_OUT, PL7_IN, PL7_IN_PU,
-               PL6_FN, PL6_OUT, PL6_IN, PL6_IN_PU,
-               PL5_FN, PL5_OUT, PL5_IN, PL5_IN_PU,
-               PL4_FN, PL4_OUT, PL4_IN, PL4_IN_PU,
-               PL3_FN, PL3_OUT, PL3_IN, PL3_IN_PU,
-               PL2_FN, PL2_OUT, PL2_IN, PL2_IN_PU,
-               PL1_FN, PL1_OUT, PL1_IN, PL1_IN_PU,
-               PL0_FN, PL0_OUT, PL0_IN, PL0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PMCR", 0xffe70016, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PM1_FN, PM1_OUT, PM1_IN, PM1_IN_PU,
-               PM0_FN, PM0_OUT, PM0_IN, PM0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PNCR", 0xffe70018, 16, 2) {
-               PN7_FN, PN7_OUT, PN7_IN, PN7_IN_PU,
-               PN6_FN, PN6_OUT, PN6_IN, PN6_IN_PU,
-               PN5_FN, PN5_OUT, PN5_IN, PN5_IN_PU,
-               PN4_FN, PN4_OUT, PN4_IN, PN4_IN_PU,
-               PN3_FN, PN3_OUT, PN3_IN, PN3_IN_PU,
-               PN2_FN, PN2_OUT, PN2_IN, PN2_IN_PU,
-               PN1_FN, PN1_OUT, PN1_IN, PN1_IN_PU,
-               PN0_FN, PN0_OUT, PN0_IN, PN0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PPCR", 0xffe7001a, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PP5_FN, PP5_OUT, PP5_IN, PP5_IN_PU,
-               PP4_FN, PP4_OUT, PP4_IN, PP4_IN_PU,
-               PP3_FN, PP3_OUT, PP3_IN, PP3_IN_PU,
-               PP2_FN, PP2_OUT, PP2_IN, PP2_IN_PU,
-               PP1_FN, PP1_OUT, PP1_IN, PP1_IN_PU,
-               PP0_FN, PP0_OUT, PP0_IN, PP0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PQCR", 0xffe7001c, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PQ4_FN, PQ4_OUT, PQ4_IN, PQ4_IN_PU,
-               PQ3_FN, PQ3_OUT, PQ3_IN, PQ3_IN_PU,
-               PQ2_FN, PQ2_OUT, PQ2_IN, PQ2_IN_PU,
-               PQ1_FN, PQ1_OUT, PQ1_IN, PQ1_IN_PU,
-               PQ0_FN, PQ0_OUT, PQ0_IN, PQ0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PRCR", 0xffe7001e, 16, 2) {
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PR3_FN, PR3_OUT, PR3_IN, PR3_IN_PU,
-               PR2_FN, PR2_OUT, PR2_IN, PR2_IN_PU,
-               PR1_FN, PR1_OUT, PR1_IN, PR1_IN_PU,
-               PR0_FN, PR0_OUT, PR0_IN, PR0_IN_PU }
-       },
-       { PINMUX_CFG_REG("P1MSELR", 0xffe70080, 16, 1) {
-               P1MSEL15_0, P1MSEL15_1,
-               P1MSEL14_0, P1MSEL14_1,
-               P1MSEL13_0, P1MSEL13_1,
-               P1MSEL12_0, P1MSEL12_1,
-               P1MSEL11_0, P1MSEL11_1,
-               P1MSEL10_0, P1MSEL10_1,
-               P1MSEL9_0, P1MSEL9_1,
-               P1MSEL8_0, P1MSEL8_1,
-               P1MSEL7_0, P1MSEL7_1,
-               P1MSEL6_0, P1MSEL6_1,
-               P1MSEL5_0, 0,
-               P1MSEL4_0, P1MSEL4_1,
-               P1MSEL3_0, P1MSEL3_1,
-               P1MSEL2_0, P1MSEL2_1,
-               P1MSEL1_0, P1MSEL1_1,
-               P1MSEL0_0, P1MSEL0_1 }
-       },
-       { PINMUX_CFG_REG("P2MSELR", 0xffe70082, 16, 1) {
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               0, 0,
-               P2MSEL2_0, P2MSEL2_1,
-               P2MSEL1_0, P2MSEL1_1,
-               P2MSEL0_0, P2MSEL0_1 }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR", 0xffe70020, 8) {
-               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR", 0xffe70022, 8) {
-               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDR", 0xffe70024, 8) {
-               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDR", 0xffe70026, 8) {
-               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDR", 0xffe70028, 8) {
-               0, 0, PE5_DATA, PE4_DATA,
-               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
-       },
-       { PINMUX_DATA_REG("PFDR", 0xffe7002a, 8) {
-               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR", 0xffe7002c, 8) {
-               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA }
-       },
-       { PINMUX_DATA_REG("PHDR", 0xffe7002e, 8) {
-               PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
-               PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR", 0xffe70030, 8) {
-               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-               PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA }
-       },
-       { PINMUX_DATA_REG("PKDR", 0xffe70032, 8) {
-               PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
-               PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA }
-       },
-       { PINMUX_DATA_REG("PLDR", 0xffe70034, 8) {
-               PL7_DATA, PL6_DATA, PL5_DATA, PL4_DATA,
-               PL3_DATA, PL2_DATA, PL1_DATA, PL0_DATA }
-       },
-       { PINMUX_DATA_REG("PMDR", 0xffe70036, 8) {
-               0, 0, 0, 0,
-               0, 0, PM1_DATA, PM0_DATA }
-       },
-       { PINMUX_DATA_REG("PNDR", 0xffe70038, 8) {
-               PN7_DATA, PN6_DATA, PN5_DATA, PN4_DATA,
-               PN3_DATA, PN2_DATA, PN1_DATA, PN0_DATA }
-       },
-       { PINMUX_DATA_REG("PPDR", 0xffe7003a, 8) {
-               0, 0, PP5_DATA, PP4_DATA,
-               PP3_DATA, PP2_DATA, PP1_DATA, PP0_DATA }
-       },
-       { PINMUX_DATA_REG("PQDR", 0xffe7003c, 8) {
-               0, 0, 0, PQ4_DATA,
-               PQ3_DATA, PQ2_DATA, PQ1_DATA, PQ0_DATA }
-       },
-       { PINMUX_DATA_REG("PRDR", 0xffe7003e, 8) {
-               0, 0, 0, 0,
-               PR3_DATA, PR2_DATA, PR1_DATA, PR0_DATA }
-       },
-       { },
-};
-
-static struct pinmux_info sh7785_pinmux_info = {
-       .name = "sh7785_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PA7,
-       .last_gpio = GPIO_FN_IRQOUT,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7785_pinmux_info);
+       return sh_pfc_register("pfc-sh7785", NULL, 0);
 }
 
 arch_initcall(plat_pinmux_setup);
index 4229e0724c89d20c985e77f0ccd132222ef17a7a..3061778d55dad9303d92026a5072f9dc98b7a37e 100644 (file)
 
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/sh7786.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
-       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
-       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
-       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
-       PE7_DATA, PE6_DATA,
-       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
-       PG7_DATA, PG6_DATA, PG5_DATA,
-       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
-       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
-       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-       PJ3_DATA, PJ2_DATA, PJ1_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
-       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
-       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
-       PB3_IN, PB2_IN, PB1_IN, PB0_IN,
-       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
-       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
-       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
-       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
-       PE7_IN, PE6_IN,
-       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
-       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
-       PG7_IN, PG6_IN, PG5_IN,
-       PH7_IN, PH6_IN, PH5_IN, PH4_IN,
-       PH3_IN, PH2_IN, PH1_IN, PH0_IN,
-       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
-       PJ3_IN, PJ2_IN, PJ1_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PA7_IN_PU, PA6_IN_PU, PA5_IN_PU, PA4_IN_PU,
-       PA3_IN_PU, PA2_IN_PU, PA1_IN_PU, PA0_IN_PU,
-       PB7_IN_PU, PB6_IN_PU, PB5_IN_PU, PB4_IN_PU,
-       PB3_IN_PU, PB2_IN_PU, PB1_IN_PU, PB0_IN_PU,
-       PC7_IN_PU, PC6_IN_PU, PC5_IN_PU, PC4_IN_PU,
-       PC3_IN_PU, PC2_IN_PU, PC1_IN_PU, PC0_IN_PU,
-       PD7_IN_PU, PD6_IN_PU, PD5_IN_PU, PD4_IN_PU,
-       PD3_IN_PU, PD2_IN_PU, PD1_IN_PU, PD0_IN_PU,
-       PE7_IN_PU, PE6_IN_PU,
-       PF7_IN_PU, PF6_IN_PU, PF5_IN_PU, PF4_IN_PU,
-       PF3_IN_PU, PF2_IN_PU, PF1_IN_PU, PF0_IN_PU,
-       PG7_IN_PU, PG6_IN_PU, PG5_IN_PU,
-       PH7_IN_PU, PH6_IN_PU, PH5_IN_PU, PH4_IN_PU,
-       PH3_IN_PU, PH2_IN_PU, PH1_IN_PU, PH0_IN_PU,
-       PJ7_IN_PU, PJ6_IN_PU, PJ5_IN_PU, PJ4_IN_PU,
-       PJ3_IN_PU, PJ2_IN_PU, PJ1_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PA7_OUT, PA6_OUT, PA5_OUT, PA4_OUT,
-       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
-       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
-       PB3_OUT, PB2_OUT, PB1_OUT, PB0_OUT,
-       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
-       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
-       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
-       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
-       PE7_OUT, PE6_OUT,
-       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
-       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
-       PG7_OUT, PG6_OUT, PG5_OUT,
-       PH7_OUT, PH6_OUT, PH5_OUT, PH4_OUT,
-       PH3_OUT, PH2_OUT, PH1_OUT, PH0_OUT,
-       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
-       PJ3_OUT, PJ2_OUT, PJ1_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PA7_FN, PA6_FN, PA5_FN, PA4_FN,
-       PA3_FN, PA2_FN, PA1_FN, PA0_FN,
-       PB7_FN, PB6_FN, PB5_FN, PB4_FN,
-       PB3_FN, PB2_FN, PB1_FN, PB0_FN,
-       PC7_FN, PC6_FN, PC5_FN, PC4_FN,
-       PC3_FN, PC2_FN, PC1_FN, PC0_FN,
-       PD7_FN, PD6_FN, PD5_FN, PD4_FN,
-       PD3_FN, PD2_FN, PD1_FN, PD0_FN,
-       PE7_FN, PE6_FN,
-       PF7_FN, PF6_FN, PF5_FN, PF4_FN,
-       PF3_FN, PF2_FN, PF1_FN, PF0_FN,
-       PG7_FN, PG6_FN, PG5_FN,
-       PH7_FN, PH6_FN, PH5_FN, PH4_FN,
-       PH3_FN, PH2_FN, PH1_FN, PH0_FN,
-       PJ7_FN, PJ6_FN, PJ5_FN, PJ4_FN,
-       PJ3_FN, PJ2_FN, PJ1_FN,
-       P1MSEL14_0, P1MSEL14_1,
-       P1MSEL13_0, P1MSEL13_1,
-       P1MSEL12_0, P1MSEL12_1,
-       P1MSEL11_0, P1MSEL11_1,
-       P1MSEL10_0, P1MSEL10_1,
-       P1MSEL9_0, P1MSEL9_1,
-       P1MSEL8_0, P1MSEL8_1,
-       P1MSEL7_0, P1MSEL7_1,
-       P1MSEL6_0, P1MSEL6_1,
-       P1MSEL5_0, P1MSEL5_1,
-       P1MSEL4_0, P1MSEL4_1,
-       P1MSEL3_0, P1MSEL3_1,
-       P1MSEL2_0, P1MSEL2_1,
-       P1MSEL1_0, P1MSEL1_1,
-       P1MSEL0_0, P1MSEL0_1,
-
-       P2MSEL15_0, P2MSEL15_1,
-       P2MSEL14_0, P2MSEL14_1,
-       P2MSEL13_0, P2MSEL13_1,
-       P2MSEL12_0, P2MSEL12_1,
-       P2MSEL11_0, P2MSEL11_1,
-       P2MSEL10_0, P2MSEL10_1,
-       P2MSEL9_0, P2MSEL9_1,
-       P2MSEL8_0, P2MSEL8_1,
-       P2MSEL7_0, P2MSEL7_1,
-       P2MSEL6_0, P2MSEL6_1,
-       P2MSEL5_0, P2MSEL5_1,
-       P2MSEL4_0, P2MSEL4_1,
-       P2MSEL3_0, P2MSEL3_1,
-       P2MSEL2_0, P2MSEL2_1,
-       P2MSEL1_0, P2MSEL1_1,
-       P2MSEL0_0, P2MSEL0_1,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-       DCLKIN_MARK, DCLKOUT_MARK, ODDF_MARK,
-       VSYNC_MARK, HSYNC_MARK, CDE_MARK, DISP_MARK,
-       DR0_MARK, DR1_MARK, DR2_MARK, DR3_MARK, DR4_MARK, DR5_MARK,
-       DG0_MARK, DG1_MARK, DG2_MARK, DG3_MARK, DG4_MARK, DG5_MARK,
-       DB0_MARK, DB1_MARK, DB2_MARK, DB3_MARK, DB4_MARK, DB5_MARK,
-       ETH_MAGIC_MARK, ETH_LINK_MARK, ETH_TX_ER_MARK, ETH_TX_EN_MARK,
-       ETH_MDIO_MARK, ETH_RX_CLK_MARK, ETH_MDC_MARK, ETH_COL_MARK,
-       ETH_TX_CLK_MARK, ETH_CRS_MARK, ETH_RX_DV_MARK, ETH_RX_ER_MARK,
-       ETH_TXD3_MARK, ETH_TXD2_MARK, ETH_TXD1_MARK, ETH_TXD0_MARK,
-       ETH_RXD3_MARK, ETH_RXD2_MARK, ETH_RXD1_MARK, ETH_RXD0_MARK,
-       HSPI_CLK_MARK, HSPI_CS_MARK, HSPI_RX_MARK, HSPI_TX_MARK,
-       SCIF0_CTS_MARK, SCIF0_RTS_MARK,
-       SCIF0_SCK_MARK, SCIF0_RXD_MARK, SCIF0_TXD_MARK,
-       SCIF1_SCK_MARK, SCIF1_RXD_MARK, SCIF1_TXD_MARK,
-       SCIF3_SCK_MARK, SCIF3_RXD_MARK, SCIF3_TXD_MARK,
-       SCIF4_SCK_MARK, SCIF4_RXD_MARK, SCIF4_TXD_MARK,
-       SCIF5_SCK_MARK, SCIF5_RXD_MARK, SCIF5_TXD_MARK,
-       BREQ_MARK, IOIS16_MARK, CE2B_MARK, CE2A_MARK, BACK_MARK,
-       FALE_MARK, FRB_MARK, FSTATUS_MARK,
-       FSE_MARK, FCLE_MARK,
-       DACK0_MARK, DACK1_MARK, DACK2_MARK, DACK3_MARK,
-       DREQ0_MARK, DREQ1_MARK, DREQ2_MARK, DREQ3_MARK,
-       DRAK0_MARK, DRAK1_MARK, DRAK2_MARK, DRAK3_MARK,
-       USB_OVC1_MARK, USB_OVC0_MARK,
-       USB_PENC1_MARK, USB_PENC0_MARK,
-       HAC_RES_MARK,
-       HAC1_SDOUT_MARK, HAC1_SDIN_MARK, HAC1_SYNC_MARK, HAC1_BITCLK_MARK,
-       HAC0_SDOUT_MARK, HAC0_SDIN_MARK, HAC0_SYNC_MARK, HAC0_BITCLK_MARK,
-       SSI0_SDATA_MARK, SSI0_SCK_MARK, SSI0_WS_MARK, SSI0_CLK_MARK,
-       SSI1_SDATA_MARK, SSI1_SCK_MARK, SSI1_WS_MARK, SSI1_CLK_MARK,
-       SSI2_SDATA_MARK, SSI2_SCK_MARK, SSI2_WS_MARK,
-       SSI3_SDATA_MARK, SSI3_SCK_MARK, SSI3_WS_MARK,
-       SDIF1CMD_MARK, SDIF1CD_MARK, SDIF1WP_MARK, SDIF1CLK_MARK,
-       SDIF1D3_MARK, SDIF1D2_MARK, SDIF1D1_MARK, SDIF1D0_MARK,
-       SDIF0CMD_MARK, SDIF0CD_MARK, SDIF0WP_MARK, SDIF0CLK_MARK,
-       SDIF0D3_MARK, SDIF0D2_MARK, SDIF0D1_MARK, SDIF0D0_MARK,
-       TCLK_MARK,
-       IRL7_MARK, IRL6_MARK, IRL5_MARK, IRL4_MARK,
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t pinmux_data[] = {
-
-       /* PA GPIO */
-       PINMUX_DATA(PA7_DATA, PA7_IN, PA7_OUT, PA7_IN_PU),
-       PINMUX_DATA(PA6_DATA, PA6_IN, PA6_OUT, PA6_IN_PU),
-       PINMUX_DATA(PA5_DATA, PA5_IN, PA5_OUT, PA5_IN_PU),
-       PINMUX_DATA(PA4_DATA, PA4_IN, PA4_OUT, PA4_IN_PU),
-       PINMUX_DATA(PA3_DATA, PA3_IN, PA3_OUT, PA3_IN_PU),
-       PINMUX_DATA(PA2_DATA, PA2_IN, PA2_OUT, PA2_IN_PU),
-       PINMUX_DATA(PA1_DATA, PA1_IN, PA1_OUT, PA1_IN_PU),
-       PINMUX_DATA(PA0_DATA, PA0_IN, PA0_OUT, PA0_IN_PU),
-
-       /* PB GPIO */
-       PINMUX_DATA(PB7_DATA, PB7_IN, PB7_OUT, PB7_IN_PU),
-       PINMUX_DATA(PB6_DATA, PB6_IN, PB6_OUT, PB6_IN_PU),
-       PINMUX_DATA(PB5_DATA, PB5_IN, PB5_OUT, PB5_IN_PU),
-       PINMUX_DATA(PB4_DATA, PB4_IN, PB4_OUT, PB4_IN_PU),
-       PINMUX_DATA(PB3_DATA, PB3_IN, PB3_OUT, PB3_IN_PU),
-       PINMUX_DATA(PB2_DATA, PB2_IN, PB2_OUT, PB2_IN_PU),
-       PINMUX_DATA(PB1_DATA, PB1_IN, PB1_OUT, PB1_IN_PU),
-       PINMUX_DATA(PB0_DATA, PB0_IN, PB0_OUT, PB0_IN_PU),
-
-       /* PC GPIO */
-       PINMUX_DATA(PC7_DATA, PC7_IN, PC7_OUT, PC7_IN_PU),
-       PINMUX_DATA(PC6_DATA, PC6_IN, PC6_OUT, PC6_IN_PU),
-       PINMUX_DATA(PC5_DATA, PC5_IN, PC5_OUT, PC5_IN_PU),
-       PINMUX_DATA(PC4_DATA, PC4_IN, PC4_OUT, PC4_IN_PU),
-       PINMUX_DATA(PC3_DATA, PC3_IN, PC3_OUT, PC3_IN_PU),
-       PINMUX_DATA(PC2_DATA, PC2_IN, PC2_OUT, PC2_IN_PU),
-       PINMUX_DATA(PC1_DATA, PC1_IN, PC1_OUT, PC1_IN_PU),
-       PINMUX_DATA(PC0_DATA, PC0_IN, PC0_OUT, PC0_IN_PU),
-
-       /* PD GPIO */
-       PINMUX_DATA(PD7_DATA, PD7_IN, PD7_OUT, PD7_IN_PU),
-       PINMUX_DATA(PD6_DATA, PD6_IN, PD6_OUT, PD6_IN_PU),
-       PINMUX_DATA(PD5_DATA, PD5_IN, PD5_OUT, PD5_IN_PU),
-       PINMUX_DATA(PD4_DATA, PD4_IN, PD4_OUT, PD4_IN_PU),
-       PINMUX_DATA(PD3_DATA, PD3_IN, PD3_OUT, PD3_IN_PU),
-       PINMUX_DATA(PD2_DATA, PD2_IN, PD2_OUT, PD2_IN_PU),
-       PINMUX_DATA(PD1_DATA, PD1_IN, PD1_OUT, PD1_IN_PU),
-       PINMUX_DATA(PD0_DATA, PD0_IN, PD0_OUT, PD0_IN_PU),
-
-       /* PE GPIO */
-       PINMUX_DATA(PE7_DATA, PE7_IN, PE7_OUT, PE7_IN_PU),
-       PINMUX_DATA(PE6_DATA, PE6_IN, PE6_OUT, PE6_IN_PU),
-
-       /* PF GPIO */
-       PINMUX_DATA(PF7_DATA, PF7_IN, PF7_OUT, PF7_IN_PU),
-       PINMUX_DATA(PF6_DATA, PF6_IN, PF6_OUT, PF6_IN_PU),
-       PINMUX_DATA(PF5_DATA, PF5_IN, PF5_OUT, PF5_IN_PU),
-       PINMUX_DATA(PF4_DATA, PF4_IN, PF4_OUT, PF4_IN_PU),
-       PINMUX_DATA(PF3_DATA, PF3_IN, PF3_OUT, PF3_IN_PU),
-       PINMUX_DATA(PF2_DATA, PF2_IN, PF2_OUT, PF2_IN_PU),
-       PINMUX_DATA(PF1_DATA, PF1_IN, PF1_OUT, PF1_IN_PU),
-       PINMUX_DATA(PF0_DATA, PF0_IN, PF0_OUT, PF0_IN_PU),
-
-       /* PG GPIO */
-       PINMUX_DATA(PG7_DATA, PG7_IN, PG7_OUT, PG7_IN_PU),
-       PINMUX_DATA(PG6_DATA, PG6_IN, PG6_OUT, PG6_IN_PU),
-       PINMUX_DATA(PG5_DATA, PG5_IN, PG5_OUT, PG5_IN_PU),
-
-       /* PH GPIO */
-       PINMUX_DATA(PH7_DATA, PH7_IN, PH7_OUT, PH7_IN_PU),
-       PINMUX_DATA(PH6_DATA, PH6_IN, PH6_OUT, PH6_IN_PU),
-       PINMUX_DATA(PH5_DATA, PH5_IN, PH5_OUT, PH5_IN_PU),
-       PINMUX_DATA(PH4_DATA, PH4_IN, PH4_OUT, PH4_IN_PU),
-       PINMUX_DATA(PH3_DATA, PH3_IN, PH3_OUT, PH3_IN_PU),
-       PINMUX_DATA(PH2_DATA, PH2_IN, PH2_OUT, PH2_IN_PU),
-       PINMUX_DATA(PH1_DATA, PH1_IN, PH1_OUT, PH1_IN_PU),
-       PINMUX_DATA(PH0_DATA, PH0_IN, PH0_OUT, PH0_IN_PU),
-
-       /* PJ GPIO */
-       PINMUX_DATA(PJ7_DATA, PJ7_IN, PJ7_OUT, PJ7_IN_PU),
-       PINMUX_DATA(PJ6_DATA, PJ6_IN, PJ6_OUT, PJ6_IN_PU),
-       PINMUX_DATA(PJ5_DATA, PJ5_IN, PJ5_OUT, PJ5_IN_PU),
-       PINMUX_DATA(PJ4_DATA, PJ4_IN, PJ4_OUT, PJ4_IN_PU),
-       PINMUX_DATA(PJ3_DATA, PJ3_IN, PJ3_OUT, PJ3_IN_PU),
-       PINMUX_DATA(PJ2_DATA, PJ2_IN, PJ2_OUT, PJ2_IN_PU),
-       PINMUX_DATA(PJ1_DATA, PJ1_IN, PJ1_OUT, PJ1_IN_PU),
-
-       /* PA FN */
-       PINMUX_DATA(CDE_MARK,           P1MSEL2_0, PA7_FN),
-       PINMUX_DATA(DISP_MARK,          P1MSEL2_0, PA6_FN),
-       PINMUX_DATA(DR5_MARK,           P1MSEL2_0, PA5_FN),
-       PINMUX_DATA(DR4_MARK,           P1MSEL2_0, PA4_FN),
-       PINMUX_DATA(DR3_MARK,           P1MSEL2_0, PA3_FN),
-       PINMUX_DATA(DR2_MARK,           P1MSEL2_0, PA2_FN),
-       PINMUX_DATA(DR1_MARK,           P1MSEL2_0, PA1_FN),
-       PINMUX_DATA(DR0_MARK,           P1MSEL2_0, PA0_FN),
-       PINMUX_DATA(ETH_MAGIC_MARK,     P1MSEL2_1, PA7_FN),
-       PINMUX_DATA(ETH_LINK_MARK,      P1MSEL2_1, PA6_FN),
-       PINMUX_DATA(ETH_TX_ER_MARK,     P1MSEL2_1, PA5_FN),
-       PINMUX_DATA(ETH_TX_EN_MARK,     P1MSEL2_1, PA4_FN),
-       PINMUX_DATA(ETH_TXD3_MARK,      P1MSEL2_1, PA3_FN),
-       PINMUX_DATA(ETH_TXD2_MARK,      P1MSEL2_1, PA2_FN),
-       PINMUX_DATA(ETH_TXD1_MARK,      P1MSEL2_1, PA1_FN),
-       PINMUX_DATA(ETH_TXD0_MARK,      P1MSEL2_1, PA0_FN),
-
-       /* PB FN */
-       PINMUX_DATA(VSYNC_MARK,         P1MSEL3_0, PB7_FN),
-       PINMUX_DATA(ODDF_MARK,          P1MSEL3_0, PB6_FN),
-       PINMUX_DATA(DG5_MARK,           P1MSEL2_0, PB5_FN),
-       PINMUX_DATA(DG4_MARK,           P1MSEL2_0, PB4_FN),
-       PINMUX_DATA(DG3_MARK,           P1MSEL2_0, PB3_FN),
-       PINMUX_DATA(DG2_MARK,           P1MSEL2_0, PB2_FN),
-       PINMUX_DATA(DG1_MARK,           P1MSEL2_0, PB1_FN),
-       PINMUX_DATA(DG0_MARK,           P1MSEL2_0, PB0_FN),
-       PINMUX_DATA(HSPI_CLK_MARK,      P1MSEL3_1, PB7_FN),
-       PINMUX_DATA(HSPI_CS_MARK,       P1MSEL3_1, PB6_FN),
-       PINMUX_DATA(ETH_MDIO_MARK,      P1MSEL2_1, PB5_FN),
-       PINMUX_DATA(ETH_RX_CLK_MARK,    P1MSEL2_1, PB4_FN),
-       PINMUX_DATA(ETH_MDC_MARK,       P1MSEL2_1, PB3_FN),
-       PINMUX_DATA(ETH_COL_MARK,       P1MSEL2_1, PB2_FN),
-       PINMUX_DATA(ETH_TX_CLK_MARK,    P1MSEL2_1, PB1_FN),
-       PINMUX_DATA(ETH_CRS_MARK,       P1MSEL2_1, PB0_FN),
-
-       /* PC FN */
-       PINMUX_DATA(DCLKIN_MARK,        P1MSEL3_0, PC7_FN),
-       PINMUX_DATA(HSYNC_MARK,         P1MSEL3_0, PC6_FN),
-       PINMUX_DATA(DB5_MARK,           P1MSEL2_0, PC5_FN),
-       PINMUX_DATA(DB4_MARK,           P1MSEL2_0, PC4_FN),
-       PINMUX_DATA(DB3_MARK,           P1MSEL2_0, PC3_FN),
-       PINMUX_DATA(DB2_MARK,           P1MSEL2_0, PC2_FN),
-       PINMUX_DATA(DB1_MARK,           P1MSEL2_0, PC1_FN),
-       PINMUX_DATA(DB0_MARK,           P1MSEL2_0, PC0_FN),
-
-       PINMUX_DATA(HSPI_RX_MARK,       P1MSEL3_1, PC7_FN),
-       PINMUX_DATA(HSPI_TX_MARK,       P1MSEL3_1, PC6_FN),
-       PINMUX_DATA(ETH_RXD3_MARK,      P1MSEL2_1, PC5_FN),
-       PINMUX_DATA(ETH_RXD2_MARK,      P1MSEL2_1, PC4_FN),
-       PINMUX_DATA(ETH_RXD1_MARK,      P1MSEL2_1, PC3_FN),
-       PINMUX_DATA(ETH_RXD0_MARK,      P1MSEL2_1, PC2_FN),
-       PINMUX_DATA(ETH_RX_DV_MARK,     P1MSEL2_1, PC1_FN),
-       PINMUX_DATA(ETH_RX_ER_MARK,     P1MSEL2_1, PC0_FN),
-
-       /* PD FN */
-       PINMUX_DATA(DCLKOUT_MARK,       PD7_FN),
-       PINMUX_DATA(SCIF1_SCK_MARK,     PD6_FN),
-       PINMUX_DATA(SCIF1_RXD_MARK,     PD5_FN),
-       PINMUX_DATA(SCIF1_TXD_MARK,     PD4_FN),
-       PINMUX_DATA(DACK1_MARK,         P1MSEL13_1, P1MSEL12_0, PD3_FN),
-       PINMUX_DATA(BACK_MARK,          P1MSEL13_0, P1MSEL12_1, PD3_FN),
-       PINMUX_DATA(FALE_MARK,          P1MSEL13_0, P1MSEL12_0, PD3_FN),
-       PINMUX_DATA(DACK0_MARK,         P1MSEL14_1, PD2_FN),
-       PINMUX_DATA(FCLE_MARK,          P1MSEL14_0, PD2_FN),
-       PINMUX_DATA(DREQ1_MARK,         P1MSEL10_0, P1MSEL9_1, PD1_FN),
-       PINMUX_DATA(BREQ_MARK,          P1MSEL10_1, P1MSEL9_0, PD1_FN),
-       PINMUX_DATA(USB_OVC1_MARK,      P1MSEL10_0, P1MSEL9_0, PD1_FN),
-       PINMUX_DATA(DREQ0_MARK,         P1MSEL11_1, PD0_FN),
-       PINMUX_DATA(USB_OVC0_MARK,      P1MSEL11_0, PD0_FN),
-
-       /* PE FN */
-       PINMUX_DATA(USB_PENC1_MARK,     PE7_FN),
-       PINMUX_DATA(USB_PENC0_MARK,     PE6_FN),
-
-       /* PF FN */
-       PINMUX_DATA(HAC1_SDOUT_MARK,    P2MSEL15_0, P2MSEL14_0, PF7_FN),
-       PINMUX_DATA(HAC1_SDIN_MARK,     P2MSEL15_0, P2MSEL14_0, PF6_FN),
-       PINMUX_DATA(HAC1_SYNC_MARK,     P2MSEL15_0, P2MSEL14_0, PF5_FN),
-       PINMUX_DATA(HAC1_BITCLK_MARK,   P2MSEL15_0, P2MSEL14_0, PF4_FN),
-       PINMUX_DATA(HAC0_SDOUT_MARK,    P2MSEL13_0, P2MSEL12_0, PF3_FN),
-       PINMUX_DATA(HAC0_SDIN_MARK,     P2MSEL13_0, P2MSEL12_0, PF2_FN),
-       PINMUX_DATA(HAC0_SYNC_MARK,     P2MSEL13_0, P2MSEL12_0, PF1_FN),
-       PINMUX_DATA(HAC0_BITCLK_MARK,   P2MSEL13_0, P2MSEL12_0, PF0_FN),
-       PINMUX_DATA(SSI1_SDATA_MARK,    P2MSEL15_0, P2MSEL14_1, PF7_FN),
-       PINMUX_DATA(SSI1_SCK_MARK,      P2MSEL15_0, P2MSEL14_1, PF6_FN),
-       PINMUX_DATA(SSI1_WS_MARK,       P2MSEL15_0, P2MSEL14_1, PF5_FN),
-       PINMUX_DATA(SSI1_CLK_MARK,      P2MSEL15_0, P2MSEL14_1, PF4_FN),
-       PINMUX_DATA(SSI0_SDATA_MARK,    P2MSEL13_0, P2MSEL12_1, PF3_FN),
-       PINMUX_DATA(SSI0_SCK_MARK,      P2MSEL13_0, P2MSEL12_1, PF2_FN),
-       PINMUX_DATA(SSI0_WS_MARK,       P2MSEL13_0, P2MSEL12_1, PF1_FN),
-       PINMUX_DATA(SSI0_CLK_MARK,      P2MSEL13_0, P2MSEL12_1, PF0_FN),
-       PINMUX_DATA(SDIF1CMD_MARK,      P2MSEL15_1, P2MSEL14_0, PF7_FN),
-       PINMUX_DATA(SDIF1CD_MARK,       P2MSEL15_1, P2MSEL14_0, PF6_FN),
-       PINMUX_DATA(SDIF1WP_MARK,       P2MSEL15_1, P2MSEL14_0, PF5_FN),
-       PINMUX_DATA(SDIF1CLK_MARK,      P2MSEL15_1, P2MSEL14_0, PF4_FN),
-       PINMUX_DATA(SDIF1D3_MARK,       P2MSEL13_1, P2MSEL12_0, PF3_FN),
-       PINMUX_DATA(SDIF1D2_MARK,       P2MSEL13_1, P2MSEL12_0, PF2_FN),
-       PINMUX_DATA(SDIF1D1_MARK,       P2MSEL13_1, P2MSEL12_0, PF1_FN),
-       PINMUX_DATA(SDIF1D0_MARK,       P2MSEL13_1, P2MSEL12_0, PF0_FN),
-
-       /* PG FN */
-       PINMUX_DATA(SCIF3_SCK_MARK,     P1MSEL8_0, PG7_FN),
-       PINMUX_DATA(SSI2_SDATA_MARK,    P1MSEL8_1, PG7_FN),
-       PINMUX_DATA(SCIF3_RXD_MARK,     P1MSEL7_0, P1MSEL6_0, PG6_FN),
-       PINMUX_DATA(SSI2_SCK_MARK,      P1MSEL7_1, P1MSEL6_0, PG6_FN),
-       PINMUX_DATA(TCLK_MARK,          P1MSEL7_0, P1MSEL6_1, PG6_FN),
-       PINMUX_DATA(SCIF3_TXD_MARK,     P1MSEL5_0, P1MSEL4_0, PG5_FN),
-       PINMUX_DATA(SSI2_WS_MARK,       P1MSEL5_1, P1MSEL4_0, PG5_FN),
-       PINMUX_DATA(HAC_RES_MARK,       P1MSEL5_0, P1MSEL4_1, PG5_FN),
-
-       /* PH FN */
-       PINMUX_DATA(DACK3_MARK,         P2MSEL4_0, PH7_FN),
-       PINMUX_DATA(SDIF0CMD_MARK,      P2MSEL4_1, PH7_FN),
-       PINMUX_DATA(DACK2_MARK,         P2MSEL4_0, PH6_FN),
-       PINMUX_DATA(SDIF0CD_MARK,       P2MSEL4_1, PH6_FN),
-       PINMUX_DATA(DREQ3_MARK,         P2MSEL4_0, PH5_FN),
-       PINMUX_DATA(SDIF0WP_MARK,       P2MSEL4_1, PH5_FN),
-       PINMUX_DATA(DREQ2_MARK,         P2MSEL3_0, P2MSEL2_1, PH4_FN),
-       PINMUX_DATA(SDIF0CLK_MARK,      P2MSEL3_1, P2MSEL2_0, PH4_FN),
-       PINMUX_DATA(SCIF0_CTS_MARK,     P2MSEL3_0, P2MSEL2_0, PH4_FN),
-       PINMUX_DATA(SDIF0D3_MARK,       P2MSEL1_1, P2MSEL0_0, PH3_FN),
-       PINMUX_DATA(SCIF0_RTS_MARK,     P2MSEL1_0, P2MSEL0_0, PH3_FN),
-       PINMUX_DATA(IRL7_MARK,          P2MSEL1_0, P2MSEL0_1, PH3_FN),
-       PINMUX_DATA(SDIF0D2_MARK,       P2MSEL1_1, P2MSEL0_0, PH2_FN),
-       PINMUX_DATA(SCIF0_SCK_MARK,     P2MSEL1_0, P2MSEL0_0, PH2_FN),
-       PINMUX_DATA(IRL6_MARK,          P2MSEL1_0, P2MSEL0_1, PH2_FN),
-       PINMUX_DATA(SDIF0D1_MARK,       P2MSEL1_1, P2MSEL0_0, PH1_FN),
-       PINMUX_DATA(SCIF0_RXD_MARK,     P2MSEL1_0, P2MSEL0_0, PH1_FN),
-       PINMUX_DATA(IRL5_MARK,          P2MSEL1_0, P2MSEL0_1, PH1_FN),
-       PINMUX_DATA(SDIF0D0_MARK,       P2MSEL1_1, P2MSEL0_0, PH0_FN),
-       PINMUX_DATA(SCIF0_TXD_MARK,     P2MSEL1_0, P2MSEL0_0, PH0_FN),
-       PINMUX_DATA(IRL4_MARK,          P2MSEL1_0, P2MSEL0_1, PH0_FN),
-
-       /* PJ FN */
-       PINMUX_DATA(SCIF5_SCK_MARK,     P2MSEL11_1, PJ7_FN),
-       PINMUX_DATA(FRB_MARK,           P2MSEL11_0, PJ7_FN),
-       PINMUX_DATA(SCIF5_RXD_MARK,     P2MSEL10_0, PJ6_FN),
-       PINMUX_DATA(IOIS16_MARK,        P2MSEL10_1, PJ6_FN),
-       PINMUX_DATA(SCIF5_TXD_MARK,     P2MSEL10_0, PJ5_FN),
-       PINMUX_DATA(CE2B_MARK,          P2MSEL10_1, PJ5_FN),
-       PINMUX_DATA(DRAK3_MARK,         P2MSEL7_0, PJ4_FN),
-       PINMUX_DATA(CE2A_MARK,          P2MSEL7_1, PJ4_FN),
-       PINMUX_DATA(SCIF4_SCK_MARK,     P2MSEL9_0, P2MSEL8_0, PJ3_FN),
-       PINMUX_DATA(DRAK2_MARK,         P2MSEL9_0, P2MSEL8_1, PJ3_FN),
-       PINMUX_DATA(SSI3_WS_MARK,       P2MSEL9_1, P2MSEL8_0, PJ3_FN),
-       PINMUX_DATA(SCIF4_RXD_MARK,     P2MSEL6_1, P2MSEL5_0, PJ2_FN),
-       PINMUX_DATA(DRAK1_MARK,         P2MSEL6_0, P2MSEL5_1, PJ2_FN),
-       PINMUX_DATA(FSTATUS_MARK,       P2MSEL6_0, P2MSEL5_0, PJ2_FN),
-       PINMUX_DATA(SSI3_SDATA_MARK,    P2MSEL6_1, P2MSEL5_1, PJ2_FN),
-       PINMUX_DATA(SCIF4_TXD_MARK,     P2MSEL6_1, P2MSEL5_0, PJ1_FN),
-       PINMUX_DATA(DRAK0_MARK,         P2MSEL6_0, P2MSEL5_1, PJ1_FN),
-       PINMUX_DATA(FSE_MARK,           P2MSEL6_0, P2MSEL5_0, PJ1_FN),
-       PINMUX_DATA(SSI3_SCK_MARK,      P2MSEL6_1, P2MSEL5_1, PJ1_FN),
-};
-
-static struct pinmux_gpio pinmux_gpios[] = {
-       /* PA */
-       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
-       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
-       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
-       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
-       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
-       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
-       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
-       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
-
-       /* PB */
-       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
-       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
-       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
-       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
-       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
-       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
-       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
-       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
-
-       /* PC */
-       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
-       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
-       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
-       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
-       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
-       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
-       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
-       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
-
-       /* PD */
-       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
-       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
-       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
-       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
-       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
-       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
-       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
-       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
-
-       /* PE */
-       PINMUX_GPIO(GPIO_PE5, PE7_DATA),
-       PINMUX_GPIO(GPIO_PE4, PE6_DATA),
-
-       /* PF */
-       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
-       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
-       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
-       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
-       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
-       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
-       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
-       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
-
-       /* PG */
-       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
-       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
-       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
-
-       /* PH */
-       PINMUX_GPIO(GPIO_PH7, PH7_DATA),
-       PINMUX_GPIO(GPIO_PH6, PH6_DATA),
-       PINMUX_GPIO(GPIO_PH5, PH5_DATA),
-       PINMUX_GPIO(GPIO_PH4, PH4_DATA),
-       PINMUX_GPIO(GPIO_PH3, PH3_DATA),
-       PINMUX_GPIO(GPIO_PH2, PH2_DATA),
-       PINMUX_GPIO(GPIO_PH1, PH1_DATA),
-       PINMUX_GPIO(GPIO_PH0, PH0_DATA),
-
-       /* PJ */
-       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
-       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
-       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
-       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
-       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
-       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
-       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
-
-       /* FN */
-       PINMUX_GPIO(GPIO_FN_CDE,                CDE_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_MAGIC,          ETH_MAGIC_MARK),
-       PINMUX_GPIO(GPIO_FN_DISP,               DISP_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_LINK,           ETH_LINK_MARK),
-       PINMUX_GPIO(GPIO_FN_DR5,                DR5_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_TX_ER,          ETH_TX_ER_MARK),
-       PINMUX_GPIO(GPIO_FN_DR4,                DR4_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_TX_EN,          ETH_TX_EN_MARK),
-       PINMUX_GPIO(GPIO_FN_DR3,                DR3_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_TXD3,           ETH_TXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_DR2,                DR2_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_TXD2,           ETH_TXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_DR1,                DR1_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_TXD1,           ETH_TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_DR0,                DR0_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_TXD0,           ETH_TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_VSYNC,              VSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_CLK,           HSPI_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_ODDF,               ODDF_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_CS,            HSPI_CS_MARK),
-       PINMUX_GPIO(GPIO_FN_DG5,                DG5_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_MDIO,           ETH_MDIO_MARK),
-       PINMUX_GPIO(GPIO_FN_DG4,                DG4_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_RX_CLK,         ETH_RX_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_DG3,                DG3_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_MDC,            ETH_MDC_MARK),
-       PINMUX_GPIO(GPIO_FN_DG2,                DG2_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_COL,            ETH_COL_MARK),
-       PINMUX_GPIO(GPIO_FN_DG1,                DG1_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_TX_CLK,         ETH_TX_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_DG0,                DG0_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_CRS,            ETH_CRS_MARK),
-       PINMUX_GPIO(GPIO_FN_DCLKIN,             DCLKIN_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_RX,            HSPI_RX_MARK),
-       PINMUX_GPIO(GPIO_FN_HSYNC,              HSYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_HSPI_TX,            HSPI_TX_MARK),
-       PINMUX_GPIO(GPIO_FN_DB5,                DB5_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_RXD3,           ETH_RXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_DB4,                DB4_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_RXD2,           ETH_RXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_DB3,                DB3_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_RXD1,           ETH_RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_DB2,                DB2_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_RXD0,           ETH_RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_DB1,                DB1_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_RX_DV,          ETH_RX_DV_MARK),
-       PINMUX_GPIO(GPIO_FN_DB0,                DB0_MARK),
-       PINMUX_GPIO(GPIO_FN_ETH_RX_ER,          ETH_RX_ER_MARK),
-       PINMUX_GPIO(GPIO_FN_DCLKOUT,            DCLKOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_SCK,          SCIF1_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_RXD,          SCIF1_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF1_TXD,          SCIF1_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK1,              DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_BACK,               BACK_MARK),
-       PINMUX_GPIO(GPIO_FN_FALE,               FALE_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0,              DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_FCLE,               FCLE_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1,              DREQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_BREQ,               BREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_USB_OVC1,           USB_OVC1_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0,              DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_USB_OVC0,           USB_OVC0_MARK),
-       PINMUX_GPIO(GPIO_FN_USB_PENC1,          USB_PENC1_MARK),
-       PINMUX_GPIO(GPIO_FN_USB_PENC0,          USB_PENC0_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_SDOUT,         HAC1_SDOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_SDATA,         SSI1_SDATA_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1CMD,           SDIF1CMD_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_SDIN,          HAC1_SDIN_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_SCK,           SSI1_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1CD,            SDIF1CD_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_SYNC,          HAC1_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_WS,            SSI1_WS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1WP,            SDIF1WP_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC1_BITCLK,        HAC1_BITCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI1_CLK,           SSI1_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1CLK,           SDIF1CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_SDOUT,         HAC0_SDOUT_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_SDATA,         SSI0_SDATA_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1D3,            SDIF1D3_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_SDIN,          HAC0_SDIN_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_SCK,           SSI0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1D2,            SDIF1D2_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_SYNC,          HAC0_SYNC_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_WS,            SSI0_WS_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1D1,            SDIF1D1_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC0_BITCLK,        HAC0_BITCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI0_CLK,           SSI0_CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF1D0,            SDIF1D0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_SCK,          SCIF3_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI2_SDATA,         SSI2_SDATA_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_RXD,          SCIF3_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_TCLK,               TCLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI2_SCK,           SSI2_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF3_TXD,          SCIF3_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_HAC_RES,            HAC_RES_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI2_WS,            SSI2_WS_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK3,              DACK3_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0CMD,           SDIF0CMD_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK2,              DACK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0CD,            SDIF0CD_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ3,              DREQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0WP,            SDIF0WP_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_CTS,          SCIF0_CTS_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ2,              DREQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0CLK,           SDIF0CLK_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RTS,          SCIF0_RTS_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL7,               IRL7_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0D3,            SDIF0D3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_SCK,          SCIF0_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL6,               IRL6_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0D2,            SDIF0D2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_RXD,          SCIF0_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL5,               IRL5_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0D1,            SDIF0D1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF0_TXD,          SCIF0_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL4,               IRL4_MARK),
-       PINMUX_GPIO(GPIO_FN_SDIF0D0,            SDIF0D0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_SCK,          SCIF5_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FRB,                FRB_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_RXD,          SCIF5_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16,             IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF5_TXD,          SCIF5_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2B,               CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK3,              DRAK3_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2A,               CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_SCK,          SCIF4_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK2,              DRAK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI3_WS,            SSI3_WS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_RXD,          SCIF4_RXD_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK1,              DRAK1_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI3_SDATA,         SSI3_SDATA_MARK),
-       PINMUX_GPIO(GPIO_FN_FSTATUS,            FSTATUS_MARK),
-       PINMUX_GPIO(GPIO_FN_SCIF4_TXD,          SCIF4_TXD_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK0,              DRAK0_MARK),
-       PINMUX_GPIO(GPIO_FN_SSI3_SCK,           SSI3_SCK_MARK),
-       PINMUX_GPIO(GPIO_FN_FSE,                FSE_MARK),
-};
-
-static struct pinmux_cfg_reg pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PACR", 0xffcc0000, 16, 2) {
-               PA7_FN, PA7_OUT, PA7_IN, PA7_IN_PU,
-               PA6_FN, PA6_OUT, PA6_IN, PA6_IN_PU,
-               PA5_FN, PA5_OUT, PA5_IN, PA5_IN_PU,
-               PA4_FN, PA4_OUT, PA4_IN, PA4_IN_PU,
-               PA3_FN, PA3_OUT, PA3_IN, PA3_IN_PU,
-               PA2_FN, PA2_OUT, PA2_IN, PA2_IN_PU,
-               PA1_FN, PA1_OUT, PA1_IN, PA1_IN_PU,
-               PA0_FN, PA0_OUT, PA0_IN, PA0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PBCR", 0xffcc0002, 16, 2) {
-               PB7_FN, PB7_OUT, PB7_IN, PB7_IN_PU,
-               PB6_FN, PB6_OUT, PB6_IN, PB6_IN_PU,
-               PB5_FN, PB5_OUT, PB5_IN, PB5_IN_PU,
-               PB4_FN, PB4_OUT, PB4_IN, PB4_IN_PU,
-               PB3_FN, PB3_OUT, PB3_IN, PB3_IN_PU,
-               PB2_FN, PB2_OUT, PB2_IN, PB2_IN_PU,
-               PB1_FN, PB1_OUT, PB1_IN, PB1_IN_PU,
-               PB0_FN, PB0_OUT, PB0_IN, PB0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PCCR", 0xffcc0004, 16, 2) {
-               PC7_FN, PC7_OUT, PC7_IN, PC7_IN_PU,
-               PC6_FN, PC6_OUT, PC6_IN, PC6_IN_PU,
-               PC5_FN, PC5_OUT, PC5_IN, PC5_IN_PU,
-               PC4_FN, PC4_OUT, PC4_IN, PC4_IN_PU,
-               PC3_FN, PC3_OUT, PC3_IN, PC3_IN_PU,
-               PC2_FN, PC2_OUT, PC2_IN, PC2_IN_PU,
-               PC1_FN, PC1_OUT, PC1_IN, PC1_IN_PU,
-               PC0_FN, PC0_OUT, PC0_IN, PC0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PDCR", 0xffcc0006, 16, 2) {
-               PD7_FN, PD7_OUT, PD7_IN, PD7_IN_PU,
-               PD6_FN, PD6_OUT, PD6_IN, PD6_IN_PU,
-               PD5_FN, PD5_OUT, PD5_IN, PD5_IN_PU,
-               PD4_FN, PD4_OUT, PD4_IN, PD4_IN_PU,
-               PD3_FN, PD3_OUT, PD3_IN, PD3_IN_PU,
-               PD2_FN, PD2_OUT, PD2_IN, PD2_IN_PU,
-               PD1_FN, PD1_OUT, PD1_IN, PD1_IN_PU,
-               PD0_FN, PD0_OUT, PD0_IN, PD0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PECR", 0xffcc0008, 16, 2) {
-               PE7_FN, PE7_OUT, PE7_IN, PE7_IN_PU,
-               PE6_FN, PE6_OUT, PE6_IN, PE6_IN_PU,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0, }
-       },
-       { PINMUX_CFG_REG("PFCR", 0xffcc000a, 16, 2) {
-               PF7_FN, PF7_OUT, PF7_IN, PF7_IN_PU,
-               PF6_FN, PF6_OUT, PF6_IN, PF6_IN_PU,
-               PF5_FN, PF5_OUT, PF5_IN, PF5_IN_PU,
-               PF4_FN, PF4_OUT, PF4_IN, PF4_IN_PU,
-               PF3_FN, PF3_OUT, PF3_IN, PF3_IN_PU,
-               PF2_FN, PF2_OUT, PF2_IN, PF2_IN_PU,
-               PF1_FN, PF1_OUT, PF1_IN, PF1_IN_PU,
-               PF0_FN, PF0_OUT, PF0_IN, PF0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PGCR", 0xffcc000c, 16, 2) {
-               PG7_FN, PG7_OUT, PG7_IN, PG7_IN_PU,
-               PG6_FN, PG6_OUT, PG6_IN, PG6_IN_PU,
-               PG5_FN, PG5_OUT, PG5_IN, PG5_IN_PU,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               0, 0, 0, 0, }
-       },
-       { PINMUX_CFG_REG("PHCR", 0xffcc000e, 16, 2) {
-               PH7_FN, PH7_OUT, PH7_IN, PH7_IN_PU,
-               PH6_FN, PH6_OUT, PH6_IN, PH6_IN_PU,
-               PH5_FN, PH5_OUT, PH5_IN, PH5_IN_PU,
-               PH4_FN, PH4_OUT, PH4_IN, PH4_IN_PU,
-               PH3_FN, PH3_OUT, PH3_IN, PH3_IN_PU,
-               PH2_FN, PH2_OUT, PH2_IN, PH2_IN_PU,
-               PH1_FN, PH1_OUT, PH1_IN, PH1_IN_PU,
-               PH0_FN, PH0_OUT, PH0_IN, PH0_IN_PU }
-       },
-       { PINMUX_CFG_REG("PJCR", 0xffcc0010, 16, 2) {
-               PJ7_FN, PJ7_OUT, PJ7_IN, PJ7_IN_PU,
-               PJ6_FN, PJ6_OUT, PJ6_IN, PJ6_IN_PU,
-               PJ5_FN, PJ5_OUT, PJ5_IN, PJ5_IN_PU,
-               PJ4_FN, PJ4_OUT, PJ4_IN, PJ4_IN_PU,
-               PJ3_FN, PJ3_OUT, PJ3_IN, PJ3_IN_PU,
-               PJ2_FN, PJ2_OUT, PJ2_IN, PJ2_IN_PU,
-               PJ1_FN, PJ1_OUT, PJ1_IN, PJ1_IN_PU,
-               0, 0, 0, 0, }
-       },
-       { PINMUX_CFG_REG("P1MSELR", 0xffcc0080, 16, 1) {
-               0, 0,
-               P1MSEL14_0, P1MSEL14_1,
-               P1MSEL13_0, P1MSEL13_1,
-               P1MSEL12_0, P1MSEL12_1,
-               P1MSEL11_0, P1MSEL11_1,
-               P1MSEL10_0, P1MSEL10_1,
-               P1MSEL9_0,  P1MSEL9_1,
-               P1MSEL8_0,  P1MSEL8_1,
-               P1MSEL7_0,  P1MSEL7_1,
-               P1MSEL6_0,  P1MSEL6_1,
-               P1MSEL5_0,  P1MSEL5_1,
-               P1MSEL4_0,  P1MSEL4_1,
-               P1MSEL3_0,  P1MSEL3_1,
-               P1MSEL2_0,  P1MSEL2_1,
-               P1MSEL1_0,  P1MSEL1_1,
-               P1MSEL0_0,  P1MSEL0_1 }
-       },
-       { PINMUX_CFG_REG("P2MSELR", 0xffcc0082, 16, 1) {
-               P2MSEL15_0, P2MSEL15_1,
-               P2MSEL14_0, P2MSEL14_1,
-               P2MSEL13_0, P2MSEL13_1,
-               P2MSEL12_0, P2MSEL12_1,
-               P2MSEL11_0, P2MSEL11_1,
-               P2MSEL10_0, P2MSEL10_1,
-               P2MSEL9_0,  P2MSEL9_1,
-               P2MSEL8_0,  P2MSEL8_1,
-               P2MSEL7_0,  P2MSEL7_1,
-               P2MSEL6_0,  P2MSEL6_1,
-               P2MSEL5_0,  P2MSEL5_1,
-               P2MSEL4_0,  P2MSEL4_1,
-               P2MSEL3_0,  P2MSEL3_1,
-               P2MSEL2_0,  P2MSEL2_1,
-               P2MSEL1_0,  P2MSEL1_1,
-               P2MSEL0_0,  P2MSEL0_1 }
-       },
-       {}
-};
-
-static struct pinmux_data_reg pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PADR", 0xffcc0020, 8) {
-               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA }
-       },
-       { PINMUX_DATA_REG("PBDR", 0xffcc0022, 8) {
-               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA }
-       },
-       { PINMUX_DATA_REG("PCDR", 0xffcc0024, 8) {
-               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
-       },
-       { PINMUX_DATA_REG("PDDR", 0xffcc0026, 8) {
-               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
-       },
-       { PINMUX_DATA_REG("PEDR", 0xffcc0028, 8) {
-               PE7_DATA, PE6_DATA,
-               0, 0, 0, 0, 0, 0 }
-       },
-       { PINMUX_DATA_REG("PFDR", 0xffcc002a, 8) {
-               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
-       },
-       { PINMUX_DATA_REG("PGDR", 0xffcc002c, 8) {
-               PG7_DATA, PG6_DATA, PG5_DATA, 0,
-               0, 0, 0, 0 }
-       },
-       { PINMUX_DATA_REG("PHDR", 0xffcc002e, 8) {
-               PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
-               PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA }
-       },
-       { PINMUX_DATA_REG("PJDR", 0xffcc0030, 8) {
-               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
-               PJ3_DATA, PJ2_DATA, PJ1_DATA, 0 }
-       },
-       { },
-};
-
-static struct pinmux_info sh7786_pinmux_info = {
-       .name = "sh7786_pfc",
-       .reserved_id = PINMUX_RESERVED,
-       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
-       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
-       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
-       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
-       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
-       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-
-       .first_gpio = GPIO_PA7,
-       .last_gpio = GPIO_FN_FSE,
-
-       .gpios = pinmux_gpios,
-       .cfg_regs = pinmux_config_regs,
-       .data_regs = pinmux_data_regs,
-
-       .gpio_data = pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(pinmux_data),
-};
+#include <cpu/pfc.h>
 
 static int __init plat_pinmux_setup(void)
 {
-       return register_pinmux(&sh7786_pinmux_info);
+       return sh_pfc_register("pfc-sh7786", NULL, 0);
 }
 
 arch_initcall(plat_pinmux_setup);
index aaa5338abbffc89a39aede314f95f4221f674ac3..ace84acc55eae26d604ef8d2c51f959f2ef42e20 100644 (file)
  */
 #include <linux/init.h>
 #include <linux/kernel.h>
-#include <linux/gpio.h>
-#include <cpu/shx3.h>
-
-enum {
-       PINMUX_RESERVED = 0,
-
-       PINMUX_DATA_BEGIN,
-       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
-       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
-       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
-       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
-       PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
-       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
-       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
-       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
-
-       PH5_DATA, PH4_DATA,
-       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
-       PINMUX_DATA_END,
-
-       PINMUX_INPUT_BEGIN,
-       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
-       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
-       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
-       PB3_IN, PB2_IN, PB1_IN, PB0_IN,
-       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
-       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
-       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
-       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
-       PE7_IN, PE6_IN, PE5_IN, PE4_IN,
-       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
-       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
-       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
-       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
-       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
-
-       PH5_IN, PH4_IN,
-       PH3_IN, PH2_IN, PH1_IN, PH0_IN,
-       PINMUX_INPUT_END,
-
-       PINMUX_INPUT_PULLUP_BEGIN,
-       PA7_IN_PU, PA6_IN_PU, PA5_IN_PU, PA4_IN_PU,
-       PA3_IN_PU, PA2_IN_PU, PA1_IN_PU, PA0_IN_PU,
-       PB7_IN_PU, PB6_IN_PU, PB5_IN_PU, PB4_IN_PU,
-       PB3_IN_PU, PB2_IN_PU, PB1_IN_PU, PB0_IN_PU,
-       PC7_IN_PU, PC6_IN_PU, PC5_IN_PU, PC4_IN_PU,
-       PC3_IN_PU, PC2_IN_PU, PC1_IN_PU, PC0_IN_PU,
-       PD7_IN_PU, PD6_IN_PU, PD5_IN_PU, PD4_IN_PU,
-       PD3_IN_PU, PD2_IN_PU, PD1_IN_PU, PD0_IN_PU,
-       PE7_IN_PU, PE6_IN_PU, PE5_IN_PU, PE4_IN_PU,
-       PE3_IN_PU, PE2_IN_PU, PE1_IN_PU, PE0_IN_PU,
-       PF7_IN_PU, PF6_IN_PU, PF5_IN_PU, PF4_IN_PU,
-       PF3_IN_PU, PF2_IN_PU, PF1_IN_PU, PF0_IN_PU,
-       PG7_IN_PU, PG6_IN_PU, PG5_IN_PU, PG4_IN_PU,
-       PG3_IN_PU, PG2_IN_PU, PG1_IN_PU, PG0_IN_PU,
-
-       PH5_IN_PU, PH4_IN_PU,
-       PH3_IN_PU, PH2_IN_PU, PH1_IN_PU, PH0_IN_PU,
-       PINMUX_INPUT_PULLUP_END,
-
-       PINMUX_OUTPUT_BEGIN,
-       PA7_OUT, PA6_OUT, PA5_OUT, PA4_OUT,
-       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
-       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
-       PB3_OUT, PB2_OUT, PB1_OUT, PB0_OUT,
-       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
-       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
-       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
-       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
-       PE7_OUT, PE6_OUT, PE5_OUT, PE4_OUT,
-       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
-       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
-       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
-       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
-       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
-
-       PH5_OUT, PH4_OUT,
-       PH3_OUT, PH2_OUT, PH1_OUT, PH0_OUT,
-       PINMUX_OUTPUT_END,
-
-       PINMUX_FUNCTION_BEGIN,
-       PA7_FN, PA6_FN, PA5_FN, PA4_FN,
-       PA3_FN, PA2_FN, PA1_FN, PA0_FN,
-       PB7_FN, PB6_FN, PB5_FN, PB4_FN,
-       PB3_FN, PB2_FN, PB1_FN, PB0_FN,
-       PC7_FN, PC6_FN, PC5_FN, PC4_FN,
-       PC3_FN, PC2_FN, PC1_FN, PC0_FN,
-       PD7_FN, PD6_FN, PD5_FN, PD4_FN,
-       PD3_FN, PD2_FN, PD1_FN, PD0_FN,
-       PE7_FN, PE6_FN, PE5_FN, PE4_FN,
-       PE3_FN, PE2_FN, PE1_FN, PE0_FN,
-       PF7_FN, PF6_FN, PF5_FN, PF4_FN,
-       PF3_FN, PF2_FN, PF1_FN, PF0_FN,
-       PG7_FN, PG6_FN, PG5_FN, PG4_FN,
-       PG3_FN, PG2_FN, PG1_FN, PG0_FN,
-
-       PH5_FN, PH4_FN,
-       PH3_FN, PH2_FN, PH1_FN, PH0_FN,
-       PINMUX_FUNCTION_END,
-
-       PINMUX_MARK_BEGIN,
-
-       D31_MARK, D30_MARK, D29_MARK, D28_MARK, D27_MARK, D26_MARK,
-       D25_MARK, D24_MARK, D23_MARK, D22_MARK, D21_MARK, D20_MARK,
-       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
-
-       BACK_MARK, BREQ_MARK,
-       WE3_MARK, WE2_MARK,
-       CS6_MARK, CS5_MARK, CS4_MARK,
-       CLKOUTENB_MARK,
-
-       DACK3_MARK, DACK2_MARK, DACK1_MARK, DACK0_MARK,
-       DREQ3_MARK, DREQ2_MARK, DREQ1_MARK, DREQ0_MARK,
-
-       IRQ3_MARK, IRQ2_MARK, IRQ1_MARK, IRQ0_MARK,
-
-       DRAK3_MARK, DRAK2_MARK, DRAK1_MARK, DRAK0_MARK,
-
-       SCK3_MARK, SCK2_MARK, SCK1_MARK, SCK0_MARK,
-       IRL3_MARK, IRL2_MARK, IRL1_MARK, IRL0_MARK,
-       TXD3_MARK, TXD2_MARK, TXD1_MARK, TXD0_MARK,
-       RXD3_MARK, RXD2_MARK, RXD1_MARK, RXD0_MARK,
-
-       CE2B_MARK, CE2A_MARK, IOIS16_MARK,
-       STATUS1_MARK, STATUS0_MARK,
-
-       IRQOUT_MARK,
-
-       PINMUX_MARK_END,
-};
-
-static pinmux_enum_t shx3_pinmux_data[] = {
-
-       /* PA GPIO */
-       PINMUX_DATA(PA7_DATA, PA7_IN, PA7_OUT, PA7_IN_PU),
-       PINMUX_DATA(PA6_DATA, PA6_IN, PA6_OUT, PA6_IN_PU),
-       PINMUX_DATA(PA5_DATA, PA5_IN, PA5_OUT, PA5_IN_PU),
-       PINMUX_DATA(PA4_DATA, PA4_IN, PA4_OUT, PA4_IN_PU),
-       PINMUX_DATA(PA3_DATA, PA3_IN, PA3_OUT, PA3_IN_PU),
-       PINMUX_DATA(PA2_DATA, PA2_IN, PA2_OUT, PA2_IN_PU),
-       PINMUX_DATA(PA1_DATA, PA1_IN, PA1_OUT, PA1_IN_PU),
-       PINMUX_DATA(PA0_DATA, PA0_IN, PA0_OUT, PA0_IN_PU),
-
-       /* PB GPIO */
-       PINMUX_DATA(PB7_DATA, PB7_IN, PB7_OUT, PB7_IN_PU),
-       PINMUX_DATA(PB6_DATA, PB6_IN, PB6_OUT, PB6_IN_PU),
-       PINMUX_DATA(PB5_DATA, PB5_IN, PB5_OUT, PB5_IN_PU),
-       PINMUX_DATA(PB4_DATA, PB4_IN, PB4_OUT, PB4_IN_PU),
-       PINMUX_DATA(PB3_DATA, PB3_IN, PB3_OUT, PB3_IN_PU),
-       PINMUX_DATA(PB2_DATA, PB2_IN, PB2_OUT, PB2_IN_PU),
-       PINMUX_DATA(PB1_DATA, PB1_IN, PB1_OUT, PB1_IN_PU),
-       PINMUX_DATA(PB0_DATA, PB0_IN, PB0_OUT, PB0_IN_PU),
-
-       /* PC GPIO */
-       PINMUX_DATA(PC7_DATA, PC7_IN, PC7_OUT, PC7_IN_PU),
-       PINMUX_DATA(PC6_DATA, PC6_IN, PC6_OUT, PC6_IN_PU),
-       PINMUX_DATA(PC5_DATA, PC5_IN, PC5_OUT, PC5_IN_PU),
-       PINMUX_DATA(PC4_DATA, PC4_IN, PC4_OUT, PC4_IN_PU),
-       PINMUX_DATA(PC3_DATA, PC3_IN, PC3_OUT, PC3_IN_PU),
-       PINMUX_DATA(PC2_DATA, PC2_IN, PC2_OUT, PC2_IN_PU),
-       PINMUX_DATA(PC1_DATA, PC1_IN, PC1_OUT, PC1_IN_PU),
-       PINMUX_DATA(PC0_DATA, PC0_IN, PC0_OUT, PC0_IN_PU),
-
-       /* PD GPIO */
-       PINMUX_DATA(PD7_DATA, PD7_IN, PD7_OUT, PD7_IN_PU),
-       PINMUX_DATA(PD6_DATA, PD6_IN, PD6_OUT, PD6_IN_PU),
-       PINMUX_DATA(PD5_DATA, PD5_IN, PD5_OUT, PD5_IN_PU),
-       PINMUX_DATA(PD4_DATA, PD4_IN, PD4_OUT, PD4_IN_PU),
-       PINMUX_DATA(PD3_DATA, PD3_IN, PD3_OUT, PD3_IN_PU),
-       PINMUX_DATA(PD2_DATA, PD2_IN, PD2_OUT, PD2_IN_PU),
-       PINMUX_DATA(PD1_DATA, PD1_IN, PD1_OUT, PD1_IN_PU),
-       PINMUX_DATA(PD0_DATA, PD0_IN, PD0_OUT, PD0_IN_PU),
-
-       /* PE GPIO */
-       PINMUX_DATA(PE7_DATA, PE7_IN, PE7_OUT, PE7_IN_PU),
-       PINMUX_DATA(PE6_DATA, PE6_IN, PE6_OUT, PE6_IN_PU),
-       PINMUX_DATA(PE5_DATA, PE5_IN, PE5_OUT, PE5_IN_PU),
-       PINMUX_DATA(PE4_DATA, PE4_IN, PE4_OUT, PE4_IN_PU),
-       PINMUX_DATA(PE3_DATA, PE3_IN, PE3_OUT, PE3_IN_PU),
-       PINMUX_DATA(PE2_DATA, PE2_IN, PE2_OUT, PE2_IN_PU),
-       PINMUX_DATA(PE1_DATA, PE1_IN, PE1_OUT, PE1_IN_PU),
-       PINMUX_DATA(PE0_DATA, PE0_IN, PE0_OUT, PE0_IN_PU),
-
-       /* PF GPIO */
-       PINMUX_DATA(PF7_DATA, PF7_IN, PF7_OUT, PF7_IN_PU),
-       PINMUX_DATA(PF6_DATA, PF6_IN, PF6_OUT, PF6_IN_PU),
-       PINMUX_DATA(PF5_DATA, PF5_IN, PF5_OUT, PF5_IN_PU),
-       PINMUX_DATA(PF4_DATA, PF4_IN, PF4_OUT, PF4_IN_PU),
-       PINMUX_DATA(PF3_DATA, PF3_IN, PF3_OUT, PF3_IN_PU),
-       PINMUX_DATA(PF2_DATA, PF2_IN, PF2_OUT, PF2_IN_PU),
-       PINMUX_DATA(PF1_DATA, PF1_IN, PF1_OUT, PF1_IN_PU),
-       PINMUX_DATA(PF0_DATA, PF0_IN, PF0_OUT, PF0_IN_PU),
-
-       /* PG GPIO */
-       PINMUX_DATA(PG7_DATA, PG7_IN, PG7_OUT, PG7_IN_PU),
-       PINMUX_DATA(PG6_DATA, PG6_IN, PG6_OUT, PG6_IN_PU),
-       PINMUX_DATA(PG5_DATA, PG5_IN, PG5_OUT, PG5_IN_PU),
-       PINMUX_DATA(PG4_DATA, PG4_IN, PG4_OUT, PG4_IN_PU),
-       PINMUX_DATA(PG3_DATA, PG3_IN, PG3_OUT, PG3_IN_PU),
-       PINMUX_DATA(PG2_DATA, PG2_IN, PG2_OUT, PG2_IN_PU),
-       PINMUX_DATA(PG1_DATA, PG1_IN, PG1_OUT, PG1_IN_PU),
-       PINMUX_DATA(PG0_DATA, PG0_IN, PG0_OUT, PG0_IN_PU),
-
-       /* PH GPIO */
-       PINMUX_DATA(PH5_DATA, PH5_IN, PH5_OUT, PH5_IN_PU),
-       PINMUX_DATA(PH4_DATA, PH4_IN, PH4_OUT, PH4_IN_PU),
-       PINMUX_DATA(PH3_DATA, PH3_IN, PH3_OUT, PH3_IN_PU),
-       PINMUX_DATA(PH2_DATA, PH2_IN, PH2_OUT, PH2_IN_PU),
-       PINMUX_DATA(PH1_DATA, PH1_IN, PH1_OUT, PH1_IN_PU),
-       PINMUX_DATA(PH0_DATA, PH0_IN, PH0_OUT, PH0_IN_PU),
-
-       /* PA FN */
-       PINMUX_DATA(D31_MARK, PA7_FN),
-       PINMUX_DATA(D30_MARK, PA6_FN),
-       PINMUX_DATA(D29_MARK, PA5_FN),
-       PINMUX_DATA(D28_MARK, PA4_FN),
-       PINMUX_DATA(D27_MARK, PA3_FN),
-       PINMUX_DATA(D26_MARK, PA2_FN),
-       PINMUX_DATA(D25_MARK, PA1_FN),
-       PINMUX_DATA(D24_MARK, PA0_FN),
-
-       /* PB FN */
-       PINMUX_DATA(D23_MARK, PB7_FN),
-       PINMUX_DATA(D22_MARK, PB6_FN),
-       PINMUX_DATA(D21_MARK, PB5_FN),
-       PINMUX_DATA(D20_MARK, PB4_FN),
-       PINMUX_DATA(D19_MARK, PB3_FN),
-       PINMUX_DATA(D18_MARK, PB2_FN),
-       PINMUX_DATA(D17_MARK, PB1_FN),
-       PINMUX_DATA(D16_MARK, PB0_FN),
-
-       /* PC FN */
-       PINMUX_DATA(BACK_MARK,          PC7_FN),
-       PINMUX_DATA(BREQ_MARK,          PC6_FN),
-       PINMUX_DATA(WE3_MARK,           PC5_FN),
-       PINMUX_DATA(WE2_MARK,           PC4_FN),
-       PINMUX_DATA(CS6_MARK,           PC3_FN),
-       PINMUX_DATA(CS5_MARK,           PC2_FN),
-       PINMUX_DATA(CS4_MARK,           PC1_FN),
-       PINMUX_DATA(CLKOUTENB_MARK,     PC0_FN),
-
-       /* PD FN */
-       PINMUX_DATA(DACK3_MARK, PD7_FN),
-       PINMUX_DATA(DACK2_MARK, PD6_FN),
-       PINMUX_DATA(DACK1_MARK, PD5_FN),
-       PINMUX_DATA(DACK0_MARK, PD4_FN),
-       PINMUX_DATA(DREQ3_MARK, PD3_FN),
-       PINMUX_DATA(DREQ2_MARK, PD2_FN),
-       PINMUX_DATA(DREQ1_MARK, PD1_FN),
-       PINMUX_DATA(DREQ0_MARK, PD0_FN),
-
-       /* PE FN */
-       PINMUX_DATA(IRQ3_MARK,  PE7_FN),
-       PINMUX_DATA(IRQ2_MARK,  PE6_FN),
-       PINMUX_DATA(IRQ1_MARK,  PE5_FN),
-       PINMUX_DATA(IRQ0_MARK,  PE4_FN),
-       PINMUX_DATA(DRAK3_MARK, PE3_FN),
-       PINMUX_DATA(DRAK2_MARK, PE2_FN),
-       PINMUX_DATA(DRAK1_MARK, PE1_FN),
-       PINMUX_DATA(DRAK0_MARK, PE0_FN),
-
-       /* PF FN */
-       PINMUX_DATA(SCK3_MARK, PF7_FN),
-       PINMUX_DATA(SCK2_MARK, PF6_FN),
-       PINMUX_DATA(SCK1_MARK, PF5_FN),
-       PINMUX_DATA(SCK0_MARK, PF4_FN),
-       PINMUX_DATA(IRL3_MARK, PF3_FN),
-       PINMUX_DATA(IRL2_MARK, PF2_FN),
-       PINMUX_DATA(IRL1_MARK, PF1_FN),
-       PINMUX_DATA(IRL0_MARK, PF0_FN),
-
-       /* PG FN */
-       PINMUX_DATA(TXD3_MARK, PG7_FN),
-       PINMUX_DATA(TXD2_MARK, PG6_FN),
-       PINMUX_DATA(TXD1_MARK, PG5_FN),
-       PINMUX_DATA(TXD0_MARK, PG4_FN),
-       PINMUX_DATA(RXD3_MARK, PG3_FN),
-       PINMUX_DATA(RXD2_MARK, PG2_FN),
-       PINMUX_DATA(RXD1_MARK, PG1_FN),
-       PINMUX_DATA(RXD0_MARK, PG0_FN),
-
-       /* PH FN */
-       PINMUX_DATA(CE2B_MARK,          PH5_FN),
-       PINMUX_DATA(CE2A_MARK,          PH4_FN),
-       PINMUX_DATA(IOIS16_MARK,        PH3_FN),
-       PINMUX_DATA(STATUS1_MARK,       PH2_FN),
-       PINMUX_DATA(STATUS0_MARK,       PH1_FN),
-       PINMUX_DATA(IRQOUT_MARK,        PH0_FN),
-};
-
-static struct pinmux_gpio shx3_pinmux_gpios[] = {
-       /* PA */
-       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
-       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
-       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
-       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
-       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
-       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
-       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
-       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
-
-       /* PB */
-       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
-       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
-       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
-       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
-       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
-       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
-       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
-       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
-
-       /* PC */
-       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
-       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
-       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
-       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
-       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
-       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
-       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
-       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
-
-       /* PD */
-       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
-       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
-       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
-       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
-       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
-       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
-       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
-       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
-
-       /* PE */
-       PINMUX_GPIO(GPIO_PE7, PE7_DATA),
-       PINMUX_GPIO(GPIO_PE6, PE6_DATA),
-       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
-       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
-       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
-       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
-       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
-       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
-
-       /* PF */
-       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
-       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
-       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
-       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
-       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
-       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
-       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
-       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
-
-       /* PG */
-       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
-       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
-       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
-       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
-       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
-       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
-       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
-       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
-
-       /* PH */
-       PINMUX_GPIO(GPIO_PH5, PH5_DATA),
-       PINMUX_GPIO(GPIO_PH4, PH4_DATA),
-       PINMUX_GPIO(GPIO_PH3, PH3_DATA),
-       PINMUX_GPIO(GPIO_PH2, PH2_DATA),
-       PINMUX_GPIO(GPIO_PH1, PH1_DATA),
-       PINMUX_GPIO(GPIO_PH0, PH0_DATA),
-
-       /* FN */
-       PINMUX_GPIO(GPIO_FN_D31,        D31_MARK),
-       PINMUX_GPIO(GPIO_FN_D30,        D30_MARK),
-       PINMUX_GPIO(GPIO_FN_D29,        D29_MARK),
-       PINMUX_GPIO(GPIO_FN_D28,        D28_MARK),
-       PINMUX_GPIO(GPIO_FN_D27,        D27_MARK),
-       PINMUX_GPIO(GPIO_FN_D26,        D26_MARK),
-       PINMUX_GPIO(GPIO_FN_D25,        D25_MARK),
-       PINMUX_GPIO(GPIO_FN_D24,        D24_MARK),
-       PINMUX_GPIO(GPIO_FN_D23,        D23_MARK),
-       PINMUX_GPIO(GPIO_FN_D22,        D22_MARK),
-       PINMUX_GPIO(GPIO_FN_D21,        D21_MARK),
-       PINMUX_GPIO(GPIO_FN_D20,        D20_MARK),
-       PINMUX_GPIO(GPIO_FN_D19,        D19_MARK),
-       PINMUX_GPIO(GPIO_FN_D18,        D18_MARK),
-       PINMUX_GPIO(GPIO_FN_D17,        D17_MARK),
-       PINMUX_GPIO(GPIO_FN_D16,        D16_MARK),
-       PINMUX_GPIO(GPIO_FN_BACK,       BACK_MARK),
-       PINMUX_GPIO(GPIO_FN_BREQ,       BREQ_MARK),
-       PINMUX_GPIO(GPIO_FN_WE3,        WE3_MARK),
-       PINMUX_GPIO(GPIO_FN_WE2,        WE2_MARK),
-       PINMUX_GPIO(GPIO_FN_CS6,        CS6_MARK),
-       PINMUX_GPIO(GPIO_FN_CS5,        CS5_MARK),
-       PINMUX_GPIO(GPIO_FN_CS4,        CS4_MARK),
-       PINMUX_GPIO(GPIO_FN_CLKOUTENB,  CLKOUTENB_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK3,      DACK3_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK2,      DACK2_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK1,      DACK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DACK0,      DACK0_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ3,      DREQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ2,      DREQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ1,      DREQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_DREQ0,      DREQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ3,       IRQ3_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ2,       IRQ2_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ1,       IRQ1_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQ0,       IRQ0_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK3,      DRAK3_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK2,      DRAK2_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK1,      DRAK1_MARK),
-       PINMUX_GPIO(GPIO_FN_DRAK0,      DRAK0_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK3,       SCK3_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK2,       SCK2_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK1,       SCK1_MARK),
-       PINMUX_GPIO(GPIO_FN_SCK0,       SCK0_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL3,       IRL3_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL2,       IRL2_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL1,       IRL1_MARK),
-       PINMUX_GPIO(GPIO_FN_IRL0,       IRL0_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD3,       TXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD2,       TXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD1,       TXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_TXD0,       TXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD3,       RXD3_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD2,       RXD2_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD1,       RXD1_MARK),
-       PINMUX_GPIO(GPIO_FN_RXD0,       RXD0_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2B,       CE2B_MARK),
-       PINMUX_GPIO(GPIO_FN_CE2A,       CE2A_MARK),
-       PINMUX_GPIO(GPIO_FN_IOIS16,     IOIS16_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS1,    STATUS1_MARK),
-       PINMUX_GPIO(GPIO_FN_STATUS0,    STATUS0_MARK),
-       PINMUX_GPIO(GPIO_FN_IRQOUT,     IRQOUT_MARK),
-};
-
-static struct pinmux_cfg_reg shx3_pinmux_config_regs[] = {
-       { PINMUX_CFG_REG("PABCR", 0xffc70000, 32, 2) {
-               PA7_FN, PA7_OUT, PA7_IN, PA7_IN_PU,
-               PA6_FN, PA6_OUT, PA6_IN, PA6_IN_PU,
-               PA5_FN, PA5_OUT, PA5_IN, PA5_IN_PU,
-               PA4_FN, PA4_OUT, PA4_IN, PA4_IN_PU,
-               PA3_FN, PA3_OUT, PA3_IN, PA3_IN_PU,
-               PA2_FN, PA2_OUT, PA2_IN, PA2_IN_PU,
-               PA1_FN, PA1_OUT, PA1_IN, PA1_IN_PU,
-               PA0_FN, PA0_OUT, PA0_IN, PA0_IN_PU,
-               PB7_FN, PB7_OUT, PB7_IN, PB7_IN_PU,
-               PB6_FN, PB6_OUT, PB6_IN, PB6_IN_PU,
-               PB5_FN, PB5_OUT, PB5_IN, PB5_IN_PU,
-               PB4_FN, PB4_OUT, PB4_IN, PB4_IN_PU,
-               PB3_FN, PB3_OUT, PB3_IN, PB3_IN_PU,
-               PB2_FN, PB2_OUT, PB2_IN, PB2_IN_PU,
-               PB1_FN, PB1_OUT, PB1_IN, PB1_IN_PU,
-               PB0_FN, PB0_OUT, PB0_IN, PB0_IN_PU, },
-       },
-       { PINMUX_CFG_REG("PCDCR", 0xffc70004, 32, 2) {
-               PC7_FN, PC7_OUT, PC7_IN, PC7_IN_PU,
-               PC6_FN, PC6_OUT, PC6_IN, PC6_IN_PU,
-               PC5_FN, PC5_OUT, PC5_IN, PC5_IN_PU,
-               PC4_FN, PC4_OUT, PC4_IN, PC4_IN_PU,
-               PC3_FN, PC3_OUT, PC3_IN, PC3_IN_PU,
-               PC2_FN, PC2_OUT, PC2_IN, PC2_IN_PU,
-               PC1_FN, PC1_OUT, PC1_IN, PC1_IN_PU,
-               PC0_FN, PC0_OUT, PC0_IN, PC0_IN_PU,
-               PD7_FN, PD7_OUT, PD7_IN, PD7_IN_PU,
-               PD6_FN, PD6_OUT, PD6_IN, PD6_IN_PU,
-               PD5_FN, PD5_OUT, PD5_IN, PD5_IN_PU,
-               PD4_FN, PD4_OUT, PD4_IN, PD4_IN_PU,
-               PD3_FN, PD3_OUT, PD3_IN, PD3_IN_PU,
-               PD2_FN, PD2_OUT, PD2_IN, PD2_IN_PU,
-               PD1_FN, PD1_OUT, PD1_IN, PD1_IN_PU,
-               PD0_FN, PD0_OUT, PD0_IN, PD0_IN_PU, },
-       },
-       { PINMUX_CFG_REG("PEFCR", 0xffc70008, 32, 2) {
-               PE7_FN, PE7_OUT, PE7_IN, PE7_IN_PU,
-               PE6_FN, PE6_OUT, PE6_IN, PE6_IN_PU,
-               PE5_FN, PE5_OUT, PE5_IN, PE5_IN_PU,
-               PE4_FN, PE4_OUT, PE4_IN, PE4_IN_PU,
-               PE3_FN, PE3_OUT, PE3_IN, PE3_IN_PU,
-               PE2_FN, PE2_OUT, PE2_IN, PE2_IN_PU,
-               PE1_FN, PE1_OUT, PE1_IN, PE1_IN_PU,
-               PE0_FN, PE0_OUT, PE0_IN, PE0_IN_PU,
-               PF7_FN, PF7_OUT, PF7_IN, PF7_IN_PU,
-               PF6_FN, PF6_OUT, PF6_IN, PF6_IN_PU,
-               PF5_FN, PF5_OUT, PF5_IN, PF5_IN_PU,
-               PF4_FN, PF4_OUT, PF4_IN, PF4_IN_PU,
-               PF3_FN, PF3_OUT, PF3_IN, PF3_IN_PU,
-               PF2_FN, PF2_OUT, PF2_IN, PF2_IN_PU,
-               PF1_FN, PF1_OUT, PF1_IN, PF1_IN_PU,
-               PF0_FN, PF0_OUT, PF0_IN, PF0_IN_PU, },
-       },
-       { PINMUX_CFG_REG("PGHCR", 0xffc7000c, 32, 2) {
-               PG7_FN, PG7_OUT, PG7_IN, PG7_IN_PU,
-               PG6_FN, PG6_OUT, PG6_IN, PG6_IN_PU,
-               PG5_FN, PG5_OUT, PG5_IN, PG5_IN_PU,
-               PG4_FN, PG4_OUT, PG4_IN, PG4_IN_PU,
-               PG3_FN, PG3_OUT, PG3_IN, PG3_IN_PU,
-               PG2_FN, PG2_OUT, PG2_IN, PG2_IN_PU,
-               PG1_FN, PG1_OUT, PG1_IN, PG1_IN_PU,
-               PG0_FN, PG0_OUT, PG0_IN, PG0_IN_PU,
-               0, 0, 0, 0,
-               0, 0, 0, 0,
-               PH5_FN, PH5_OUT, PH5_IN, PH5_IN_PU,
-               PH4_FN, PH4_OUT, PH4_IN, PH4_IN_PU,
-               PH3_FN, PH3_OUT, PH3_IN, PH3_IN_PU,
-               PH2_FN, PH2_OUT, PH2_IN, PH2_IN_PU,
-               PH1_FN, PH1_OUT, PH1_IN, PH1_IN_PU,
-               PH0_FN, PH0_OUT, PH0_IN, PH0_IN_PU, },
-       },
-       { },
-};
-
-static struct pinmux_data_reg shx3_pinmux_data_regs[] = {
-       { PINMUX_DATA_REG("PABDR", 0xffc70010, 32) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
-               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
-               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA, },
-       },
-       { PINMUX_DATA_REG("PCDDR", 0xffc70014, 32) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
-               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
-               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA, },
-       },
-       { PINMUX_DATA_REG("PEFDR", 0xffc70018, 32) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
-               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
-               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA, },
-       },
-       { PINMUX_DATA_REG("PGHDR", 0xffc7001c, 32) {
-               0, 0, 0, 0, 0, 0, 0, 0,
-               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
-               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
-               0, 0, 0, 0, 0, 0, 0, 0,
-               0, 0, PH5_DATA, PH4_DATA,
-               PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA, },
-       },
-       { },
-};
-
-static struct pinmux_info shx3_pinmux_info = {
-       .name           = "shx3_pfc",
-       .reserved_id    = PINMUX_RESERVED,
-       .data           = { PINMUX_DATA_BEGIN,     PINMUX_DATA_END },
-       .input          = { PINMUX_INPUT_BEGIN,    PINMUX_INPUT_END },
-       .input_pu       = { PINMUX_INPUT_PULLUP_BEGIN,
-                           PINMUX_INPUT_PULLUP_END },
-       .output         = { PINMUX_OUTPUT_BEGIN,   PINMUX_OUTPUT_END },
-       .mark           = { PINMUX_MARK_BEGIN,     PINMUX_MARK_END },
-       .function       = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
-       .first_gpio     = GPIO_PA7,
-       .last_gpio      = GPIO_FN_IRQOUT,
-       .gpios          = shx3_pinmux_gpios,
-       .gpio_data      = shx3_pinmux_data,
-       .gpio_data_size = ARRAY_SIZE(shx3_pinmux_data),
-       .cfg_regs       = shx3_pinmux_config_regs,
-       .data_regs      = shx3_pinmux_data_regs,
-};
+#include <cpu/pfc.h>
 
 static int __init shx3_pinmux_setup(void)
 {
-       return register_pinmux(&shx3_pinmux_info);
+       return sh_pfc_register("pfc-shx3", NULL, 0);
 }
 arch_initcall(shx3_pinmux_setup);
index 393b0ecf4ca4f21ec3731db30e9531bf7eaa4043..34f51d2d90d2ed118a4aa0682a062d2d86a4ecb9 100644 (file)
@@ -227,7 +227,7 @@ config PINCTRL_EXYNOS5440
        select PINCONF
 
 source "drivers/pinctrl/mvebu/Kconfig"
-
+source "drivers/pinctrl/sh-pfc/Kconfig"
 source "drivers/pinctrl/spear/Kconfig"
 
 config PINCTRL_XWAY
index 0fd5f57fcb57f7e935d960de62e2db954f23038c..f82cc5baf767829aac92d7f16efc7fa14f9d3122 100644 (file)
@@ -49,4 +49,6 @@ obj-$(CONFIG_PINCTRL_XWAY)    += pinctrl-xway.o
 obj-$(CONFIG_PINCTRL_LANTIQ)   += pinctrl-lantiq.o
 
 obj-$(CONFIG_PLAT_ORION)        += mvebu/
+obj-$(CONFIG_ARCH_SHMOBILE)    += sh-pfc/
+obj-$(CONFIG_SUPERH)           += sh-pfc/
 obj-$(CONFIG_PLAT_SPEAR)       += spear/
diff --git a/drivers/pinctrl/sh-pfc/Kconfig b/drivers/pinctrl/sh-pfc/Kconfig
new file mode 100644 (file)
index 0000000..c3340f5
--- /dev/null
@@ -0,0 +1,116 @@
+#
+# Renesas SH and SH Mobile PINCTRL drivers
+#
+
+if ARCH_SHMOBILE || SUPERH
+
+config PINCTRL_SH_PFC
+       # XXX move off the gpio dependency
+       depends on GENERIC_GPIO
+       select GPIO_SH_PFC if ARCH_REQUIRE_GPIOLIB
+       select PINMUX
+       select PINCONF
+       def_bool y
+       help
+         This enables pin control drivers for SH and SH Mobile platforms
+
+config GPIO_SH_PFC
+       bool "SuperH PFC GPIO support"
+       depends on PINCTRL_SH_PFC && GPIOLIB
+       help
+         This enables support for GPIOs within the SoC's pin function
+         controller.
+
+config PINCTRL_PFC_R8A7740
+       def_bool y
+       depends on ARCH_R8A7740
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_R8A7779
+       def_bool y
+       depends on ARCH_R8A7779
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7203
+       def_bool y
+       depends on CPU_SUBTYPE_SH7203
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7264
+       def_bool y
+       depends on CPU_SUBTYPE_SH7264
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7269
+       def_bool y
+       depends on CPU_SUBTYPE_SH7269
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7372
+       def_bool y
+       depends on ARCH_SH7372
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH73A0
+       def_bool y
+       depends on ARCH_SH73A0
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7720
+       def_bool y
+       depends on CPU_SUBTYPE_SH7720
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7722
+       def_bool y
+       depends on CPU_SUBTYPE_SH7722
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7723
+       def_bool y
+       depends on CPU_SUBTYPE_SH7723
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7724
+       def_bool y
+       depends on CPU_SUBTYPE_SH7724
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7734
+       def_bool y
+       depends on CPU_SUBTYPE_SH7734
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7757
+       def_bool y
+       depends on CPU_SUBTYPE_SH7757
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7785
+       def_bool y
+       depends on CPU_SUBTYPE_SH7785
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SH7786
+       def_bool y
+       depends on CPU_SUBTYPE_SH7786
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+config PINCTRL_PFC_SHX3
+       def_bool y
+       depends on CPU_SUBTYPE_SHX3
+       depends on GENERIC_GPIO
+       select PINCTRL_SH_PFC
+
+endif
diff --git a/drivers/pinctrl/sh-pfc/Makefile b/drivers/pinctrl/sh-pfc/Makefile
new file mode 100644 (file)
index 0000000..e8b9562
--- /dev/null
@@ -0,0 +1,21 @@
+sh-pfc-objs                    = core.o pinctrl.o
+ifeq ($(CONFIG_GPIO_SH_PFC),y)
+sh-pfc-objs                    += gpio.o
+endif
+obj-$(CONFIG_PINCTRL_SH_PFC)   += sh-pfc.o
+obj-$(CONFIG_PINCTRL_PFC_R8A7740)      += pfc-r8a7740.o
+obj-$(CONFIG_PINCTRL_PFC_R8A7779)      += pfc-r8a7779.o
+obj-$(CONFIG_PINCTRL_PFC_SH7203)       += pfc-sh7203.o
+obj-$(CONFIG_PINCTRL_PFC_SH7264)       += pfc-sh7264.o
+obj-$(CONFIG_PINCTRL_PFC_SH7269)       += pfc-sh7269.o
+obj-$(CONFIG_PINCTRL_PFC_SH7372)       += pfc-sh7372.o
+obj-$(CONFIG_PINCTRL_PFC_SH73A0)       += pfc-sh73a0.o
+obj-$(CONFIG_PINCTRL_PFC_SH7720)       += pfc-sh7720.o
+obj-$(CONFIG_PINCTRL_PFC_SH7722)       += pfc-sh7722.o
+obj-$(CONFIG_PINCTRL_PFC_SH7723)       += pfc-sh7723.o
+obj-$(CONFIG_PINCTRL_PFC_SH7724)       += pfc-sh7724.o
+obj-$(CONFIG_PINCTRL_PFC_SH7734)       += pfc-sh7734.o
+obj-$(CONFIG_PINCTRL_PFC_SH7757)       += pfc-sh7757.o
+obj-$(CONFIG_PINCTRL_PFC_SH7785)       += pfc-sh7785.o
+obj-$(CONFIG_PINCTRL_PFC_SH7786)       += pfc-sh7786.o
+obj-$(CONFIG_PINCTRL_PFC_SHX3)         += pfc-shx3.o
diff --git a/drivers/pinctrl/sh-pfc/core.c b/drivers/pinctrl/sh-pfc/core.c
new file mode 100644 (file)
index 0000000..970ddff
--- /dev/null
@@ -0,0 +1,635 @@
+/*
+ * SuperH Pin Function Controller support.
+ *
+ * Copyright (C) 2008 Magnus Damm
+ * Copyright (C) 2009 - 2012 Paul Mundt
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#define DRV_NAME "sh-pfc"
+#define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
+
+#include <linux/bitops.h>
+#include <linux/err.h>
+#include <linux/errno.h>
+#include <linux/io.h>
+#include <linux/ioport.h>
+#include <linux/kernel.h>
+#include <linux/module.h>
+#include <linux/pinctrl/machine.h>
+#include <linux/platform_device.h>
+#include <linux/slab.h>
+
+#include "core.h"
+
+static int sh_pfc_ioremap(struct sh_pfc *pfc, struct platform_device *pdev)
+{
+       struct resource *res;
+       int k;
+
+       if (pdev->num_resources == 0) {
+               pfc->num_windows = 0;
+               return 0;
+       }
+
+       pfc->window = devm_kzalloc(pfc->dev, pdev->num_resources *
+                                  sizeof(*pfc->window), GFP_NOWAIT);
+       if (!pfc->window)
+               return -ENOMEM;
+
+       pfc->num_windows = pdev->num_resources;
+
+       for (k = 0, res = pdev->resource; k < pdev->num_resources; k++, res++) {
+               WARN_ON(resource_type(res) != IORESOURCE_MEM);
+               pfc->window[k].phys = res->start;
+               pfc->window[k].size = resource_size(res);
+               pfc->window[k].virt = devm_ioremap_nocache(pfc->dev, res->start,
+                                                          resource_size(res));
+               if (!pfc->window[k].virt)
+                       return -ENOMEM;
+       }
+
+       return 0;
+}
+
+static void __iomem *sh_pfc_phys_to_virt(struct sh_pfc *pfc,
+                                        unsigned long address)
+{
+       struct sh_pfc_window *window;
+       int k;
+
+       /* scan through physical windows and convert address */
+       for (k = 0; k < pfc->num_windows; k++) {
+               window = pfc->window + k;
+
+               if (address < window->phys)
+                       continue;
+
+               if (address >= (window->phys + window->size))
+                       continue;
+
+               return window->virt + (address - window->phys);
+       }
+
+       /* no windows defined, register must be 1:1 mapped virt:phys */
+       return (void __iomem *)address;
+}
+
+static int sh_pfc_enum_in_range(pinmux_enum_t enum_id, struct pinmux_range *r)
+{
+       if (enum_id < r->begin)
+               return 0;
+
+       if (enum_id > r->end)
+               return 0;
+
+       return 1;
+}
+
+static unsigned long sh_pfc_read_raw_reg(void __iomem *mapped_reg,
+                                        unsigned long reg_width)
+{
+       switch (reg_width) {
+       case 8:
+               return ioread8(mapped_reg);
+       case 16:
+               return ioread16(mapped_reg);
+       case 32:
+               return ioread32(mapped_reg);
+       }
+
+       BUG();
+       return 0;
+}
+
+static void sh_pfc_write_raw_reg(void __iomem *mapped_reg,
+                                unsigned long reg_width, unsigned long data)
+{
+       switch (reg_width) {
+       case 8:
+               iowrite8(data, mapped_reg);
+               return;
+       case 16:
+               iowrite16(data, mapped_reg);
+               return;
+       case 32:
+               iowrite32(data, mapped_reg);
+               return;
+       }
+
+       BUG();
+}
+
+int sh_pfc_read_bit(struct pinmux_data_reg *dr, unsigned long in_pos)
+{
+       unsigned long pos;
+
+       pos = dr->reg_width - (in_pos + 1);
+
+       pr_debug("read_bit: addr = %lx, pos = %ld, "
+                "r_width = %ld\n", dr->reg, pos, dr->reg_width);
+
+       return (sh_pfc_read_raw_reg(dr->mapped_reg, dr->reg_width) >> pos) & 1;
+}
+
+void sh_pfc_write_bit(struct pinmux_data_reg *dr, unsigned long in_pos,
+                     unsigned long value)
+{
+       unsigned long pos;
+
+       pos = dr->reg_width - (in_pos + 1);
+
+       pr_debug("write_bit addr = %lx, value = %d, pos = %ld, "
+                "r_width = %ld\n",
+                dr->reg, !!value, pos, dr->reg_width);
+
+       if (value)
+               set_bit(pos, &dr->reg_shadow);
+       else
+               clear_bit(pos, &dr->reg_shadow);
+
+       sh_pfc_write_raw_reg(dr->mapped_reg, dr->reg_width, dr->reg_shadow);
+}
+
+static void sh_pfc_config_reg_helper(struct sh_pfc *pfc,
+                                    struct pinmux_cfg_reg *crp,
+                                    unsigned long in_pos,
+                                    void __iomem **mapped_regp,
+                                    unsigned long *maskp,
+                                    unsigned long *posp)
+{
+       int k;
+
+       *mapped_regp = sh_pfc_phys_to_virt(pfc, crp->reg);
+
+       if (crp->field_width) {
+               *maskp = (1 << crp->field_width) - 1;
+               *posp = crp->reg_width - ((in_pos + 1) * crp->field_width);
+       } else {
+               *maskp = (1 << crp->var_field_width[in_pos]) - 1;
+               *posp = crp->reg_width;
+               for (k = 0; k <= in_pos; k++)
+                       *posp -= crp->var_field_width[k];
+       }
+}
+
+static int sh_pfc_read_config_reg(struct sh_pfc *pfc,
+                                 struct pinmux_cfg_reg *crp,
+                                 unsigned long field)
+{
+       void __iomem *mapped_reg;
+       unsigned long mask, pos;
+
+       sh_pfc_config_reg_helper(pfc, crp, field, &mapped_reg, &mask, &pos);
+
+       pr_debug("read_reg: addr = %lx, field = %ld, "
+                "r_width = %ld, f_width = %ld\n",
+                crp->reg, field, crp->reg_width, crp->field_width);
+
+       return (sh_pfc_read_raw_reg(mapped_reg, crp->reg_width) >> pos) & mask;
+}
+
+static void sh_pfc_write_config_reg(struct sh_pfc *pfc,
+                                   struct pinmux_cfg_reg *crp,
+                                   unsigned long field, unsigned long value)
+{
+       void __iomem *mapped_reg;
+       unsigned long mask, pos, data;
+
+       sh_pfc_config_reg_helper(pfc, crp, field, &mapped_reg, &mask, &pos);
+
+       pr_debug("write_reg addr = %lx, value = %ld, field = %ld, "
+                "r_width = %ld, f_width = %ld\n",
+                crp->reg, value, field, crp->reg_width, crp->field_width);
+
+       mask = ~(mask << pos);
+       value = value << pos;
+
+       data = sh_pfc_read_raw_reg(mapped_reg, crp->reg_width);
+       data &= mask;
+       data |= value;
+
+       if (pfc->info->unlock_reg)
+               sh_pfc_write_raw_reg(
+                       sh_pfc_phys_to_virt(pfc, pfc->info->unlock_reg), 32,
+                       ~data);
+
+       sh_pfc_write_raw_reg(mapped_reg, crp->reg_width, data);
+}
+
+static int sh_pfc_setup_data_reg(struct sh_pfc *pfc, unsigned gpio)
+{
+       struct pinmux_gpio *gpiop = &pfc->info->gpios[gpio];
+       struct pinmux_data_reg *data_reg;
+       int k, n;
+
+       if (!sh_pfc_enum_in_range(gpiop->enum_id, &pfc->info->data))
+               return -1;
+
+       k = 0;
+       while (1) {
+               data_reg = pfc->info->data_regs + k;
+
+               if (!data_reg->reg_width)
+                       break;
+
+               data_reg->mapped_reg = sh_pfc_phys_to_virt(pfc, data_reg->reg);
+
+               for (n = 0; n < data_reg->reg_width; n++) {
+                       if (data_reg->enum_ids[n] == gpiop->enum_id) {
+                               gpiop->flags &= ~PINMUX_FLAG_DREG;
+                               gpiop->flags |= (k << PINMUX_FLAG_DREG_SHIFT);
+                               gpiop->flags &= ~PINMUX_FLAG_DBIT;
+                               gpiop->flags |= (n << PINMUX_FLAG_DBIT_SHIFT);
+                               return 0;
+                       }
+               }
+               k++;
+       }
+
+       BUG();
+
+       return -1;
+}
+
+static void sh_pfc_setup_data_regs(struct sh_pfc *pfc)
+{
+       struct pinmux_data_reg *drp;
+       int k;
+
+       for (k = pfc->info->first_gpio; k <= pfc->info->last_gpio; k++)
+               sh_pfc_setup_data_reg(pfc, k);
+
+       k = 0;
+       while (1) {
+               drp = pfc->info->data_regs + k;
+
+               if (!drp->reg_width)
+                       break;
+
+               drp->reg_shadow = sh_pfc_read_raw_reg(drp->mapped_reg,
+                                                     drp->reg_width);
+               k++;
+       }
+}
+
+int sh_pfc_get_data_reg(struct sh_pfc *pfc, unsigned gpio,
+                       struct pinmux_data_reg **drp, int *bitp)
+{
+       struct pinmux_gpio *gpiop = &pfc->info->gpios[gpio];
+       int k, n;
+
+       if (!sh_pfc_enum_in_range(gpiop->enum_id, &pfc->info->data))
+               return -1;
+
+       k = (gpiop->flags & PINMUX_FLAG_DREG) >> PINMUX_FLAG_DREG_SHIFT;
+       n = (gpiop->flags & PINMUX_FLAG_DBIT) >> PINMUX_FLAG_DBIT_SHIFT;
+       *drp = pfc->info->data_regs + k;
+       *bitp = n;
+       return 0;
+}
+
+static int sh_pfc_get_config_reg(struct sh_pfc *pfc, pinmux_enum_t enum_id,
+                                struct pinmux_cfg_reg **crp, int *fieldp,
+                                int *valuep, unsigned long **cntp)
+{
+       struct pinmux_cfg_reg *config_reg;
+       unsigned long r_width, f_width, curr_width, ncomb;
+       int k, m, n, pos, bit_pos;
+
+       k = 0;
+       while (1) {
+               config_reg = pfc->info->cfg_regs + k;
+
+               r_width = config_reg->reg_width;
+               f_width = config_reg->field_width;
+
+               if (!r_width)
+                       break;
+
+               pos = 0;
+               m = 0;
+               for (bit_pos = 0; bit_pos < r_width; bit_pos += curr_width) {
+                       if (f_width)
+                               curr_width = f_width;
+                       else
+                               curr_width = config_reg->var_field_width[m];
+
+                       ncomb = 1 << curr_width;
+                       for (n = 0; n < ncomb; n++) {
+                               if (config_reg->enum_ids[pos + n] == enum_id) {
+                                       *crp = config_reg;
+                                       *fieldp = m;
+                                       *valuep = n;
+                                       *cntp = &config_reg->cnt[m];
+                                       return 0;
+                               }
+                       }
+                       pos += ncomb;
+                       m++;
+               }
+               k++;
+       }
+
+       return -1;
+}
+
+int sh_pfc_gpio_to_enum(struct sh_pfc *pfc, unsigned gpio, int pos,
+                       pinmux_enum_t *enum_idp)
+{
+       pinmux_enum_t enum_id = pfc->info->gpios[gpio].enum_id;
+       pinmux_enum_t *data = pfc->info->gpio_data;
+       int k;
+
+       if (!sh_pfc_enum_in_range(enum_id, &pfc->info->data)) {
+               if (!sh_pfc_enum_in_range(enum_id, &pfc->info->mark)) {
+                       pr_err("non data/mark enum_id for gpio %d\n", gpio);
+                       return -1;
+               }
+       }
+
+       if (pos) {
+               *enum_idp = data[pos + 1];
+               return pos + 1;
+       }
+
+       for (k = 0; k < pfc->info->gpio_data_size; k++) {
+               if (data[k] == enum_id) {
+                       *enum_idp = data[k + 1];
+                       return k + 1;
+               }
+       }
+
+       pr_err("cannot locate data/mark enum_id for gpio %d\n", gpio);
+       return -1;
+}
+
+int sh_pfc_config_gpio(struct sh_pfc *pfc, unsigned gpio, int pinmux_type,
+                      int cfg_mode)
+{
+       struct pinmux_cfg_reg *cr = NULL;
+       pinmux_enum_t enum_id;
+       struct pinmux_range *range;
+       int in_range, pos, field, value;
+       unsigned long *cntp;
+
+       switch (pinmux_type) {
+
+       case PINMUX_TYPE_FUNCTION:
+               range = NULL;
+               break;
+
+       case PINMUX_TYPE_OUTPUT:
+               range = &pfc->info->output;
+               break;
+
+       case PINMUX_TYPE_INPUT:
+               range = &pfc->info->input;
+               break;
+
+       case PINMUX_TYPE_INPUT_PULLUP:
+               range = &pfc->info->input_pu;
+               break;
+
+       case PINMUX_TYPE_INPUT_PULLDOWN:
+               range = &pfc->info->input_pd;
+               break;
+
+       default:
+               goto out_err;
+       }
+
+       pos = 0;
+       enum_id = 0;
+       field = 0;
+       value = 0;
+       while (1) {
+               pos = sh_pfc_gpio_to_enum(pfc, gpio, pos, &enum_id);
+               if (pos <= 0)
+                       goto out_err;
+
+               if (!enum_id)
+                       break;
+
+               /* first check if this is a function enum */
+               in_range = sh_pfc_enum_in_range(enum_id, &pfc->info->function);
+               if (!in_range) {
+                       /* not a function enum */
+                       if (range) {
+                               /*
+                                * other range exists, so this pin is
+                                * a regular GPIO pin that now is being
+                                * bound to a specific direction.
+                                *
+                                * for this case we only allow function enums
+                                * and the enums that match the other range.
+                                */
+                               in_range = sh_pfc_enum_in_range(enum_id, range);
+
+                               /*
+                                * special case pass through for fixed
+                                * input-only or output-only pins without
+                                * function enum register association.
+                                */
+                               if (in_range && enum_id == range->force)
+                                       continue;
+                       } else {
+                               /*
+                                * no other range exists, so this pin
+                                * must then be of the function type.
+                                *
+                                * allow function type pins to select
+                                * any combination of function/in/out
+                                * in their MARK lists.
+                                */
+                               in_range = 1;
+                       }
+               }
+
+               if (!in_range)
+                       continue;
+
+               if (sh_pfc_get_config_reg(pfc, enum_id, &cr,
+                                         &field, &value, &cntp) != 0)
+                       goto out_err;
+
+               switch (cfg_mode) {
+               case GPIO_CFG_DRYRUN:
+                       if (!*cntp ||
+                           (sh_pfc_read_config_reg(pfc, cr, field) != value))
+                               continue;
+                       break;
+
+               case GPIO_CFG_REQ:
+                       sh_pfc_write_config_reg(pfc, cr, field, value);
+                       *cntp = *cntp + 1;
+                       break;
+
+               case GPIO_CFG_FREE:
+                       *cntp = *cntp - 1;
+                       break;
+               }
+       }
+
+       return 0;
+ out_err:
+       return -1;
+}
+
+static int sh_pfc_probe(struct platform_device *pdev)
+{
+       struct sh_pfc_soc_info *info;
+       struct sh_pfc *pfc;
+       int ret;
+
+       /*
+        * Ensure that the type encoding fits
+        */
+       BUILD_BUG_ON(PINMUX_FLAG_TYPE > ((1 << PINMUX_FLAG_DBIT_SHIFT) - 1));
+
+       info = pdev->id_entry->driver_data
+             ? (void *)pdev->id_entry->driver_data : pdev->dev.platform_data;
+       if (info == NULL)
+               return -ENODEV;
+
+       pfc = devm_kzalloc(&pdev->dev, sizeof(*pfc), GFP_KERNEL);
+       if (pfc == NULL)
+               return -ENOMEM;
+
+       pfc->info = info;
+       pfc->dev = &pdev->dev;
+
+       ret = sh_pfc_ioremap(pfc, pdev);
+       if (unlikely(ret < 0))
+               return ret;
+
+       spin_lock_init(&pfc->lock);
+
+       pinctrl_provide_dummies();
+       sh_pfc_setup_data_regs(pfc);
+
+       /*
+        * Initialize pinctrl bindings first
+        */
+       ret = sh_pfc_register_pinctrl(pfc);
+       if (unlikely(ret != 0))
+               return ret;
+
+#ifdef CONFIG_GPIO_SH_PFC
+       /*
+        * Then the GPIO chip
+        */
+       ret = sh_pfc_register_gpiochip(pfc);
+       if (unlikely(ret != 0)) {
+               /*
+                * If the GPIO chip fails to come up we still leave the
+                * PFC state as it is, given that there are already
+                * extant users of it that have succeeded by this point.
+                */
+               pr_notice("failed to init GPIO chip, ignoring...\n");
+       }
+#endif
+
+       platform_set_drvdata(pdev, pfc);
+
+       pr_info("%s support registered\n", info->name);
+
+       return 0;
+}
+
+static int sh_pfc_remove(struct platform_device *pdev)
+{
+       struct sh_pfc *pfc = platform_get_drvdata(pdev);
+
+#ifdef CONFIG_GPIO_SH_PFC
+       sh_pfc_unregister_gpiochip(pfc);
+#endif
+       sh_pfc_unregister_pinctrl(pfc);
+
+       platform_set_drvdata(pdev, NULL);
+
+       return 0;
+}
+
+static const struct platform_device_id sh_pfc_id_table[] = {
+#ifdef CONFIG_PINCTRL_PFC_R8A7740
+       { "pfc-r8a7740", (kernel_ulong_t)&r8a7740_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_R8A7779
+       { "pfc-r8a7779", (kernel_ulong_t)&r8a7779_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7203
+       { "pfc-sh7203", (kernel_ulong_t)&sh7203_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7264
+       { "pfc-sh7264", (kernel_ulong_t)&sh7264_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7269
+       { "pfc-sh7269", (kernel_ulong_t)&sh7269_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7372
+       { "pfc-sh7372", (kernel_ulong_t)&sh7372_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH73A0
+       { "pfc-sh73a0", (kernel_ulong_t)&sh73a0_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7720
+       { "pfc-sh7720", (kernel_ulong_t)&sh7720_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7722
+       { "pfc-sh7722", (kernel_ulong_t)&sh7722_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7723
+       { "pfc-sh7723", (kernel_ulong_t)&sh7723_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7724
+       { "pfc-sh7724", (kernel_ulong_t)&sh7724_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7734
+       { "pfc-sh7734", (kernel_ulong_t)&sh7734_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7757
+       { "pfc-sh7757", (kernel_ulong_t)&sh7757_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7785
+       { "pfc-sh7785", (kernel_ulong_t)&sh7785_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SH7786
+       { "pfc-sh7786", (kernel_ulong_t)&sh7786_pinmux_info },
+#endif
+#ifdef CONFIG_PINCTRL_PFC_SHX3
+       { "pfc-shx3", (kernel_ulong_t)&shx3_pinmux_info },
+#endif
+       { "sh-pfc", 0 },
+       { },
+};
+MODULE_DEVICE_TABLE(platform, sh_pfc_id_table);
+
+static struct platform_driver sh_pfc_driver = {
+       .probe          = sh_pfc_probe,
+       .remove         = sh_pfc_remove,
+       .id_table       = sh_pfc_id_table,
+       .driver         = {
+               .name   = DRV_NAME,
+               .owner  = THIS_MODULE,
+       },
+};
+
+static int __init sh_pfc_init(void)
+{
+       return platform_driver_register(&sh_pfc_driver);
+}
+postcore_initcall(sh_pfc_init);
+
+static void __exit sh_pfc_exit(void)
+{
+       platform_driver_unregister(&sh_pfc_driver);
+}
+module_exit(sh_pfc_exit);
+
+MODULE_AUTHOR("Magnus Damm, Paul Mundt, Laurent Pinchart");
+MODULE_DESCRIPTION("Pin Control and GPIO driver for SuperH pin function controller");
+MODULE_LICENSE("GPL v2");
diff --git a/drivers/pinctrl/sh-pfc/core.h b/drivers/pinctrl/sh-pfc/core.h
new file mode 100644 (file)
index 0000000..ba7c33c
--- /dev/null
@@ -0,0 +1,72 @@
+/*
+ * SuperH Pin Function Controller support.
+ *
+ * Copyright (C) 2012  Renesas Solutions Corp.
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+#ifndef __SH_PFC_CORE_H__
+#define __SH_PFC_CORE_H__
+
+#include <linux/compiler.h>
+#include <linux/types.h>
+
+#include "sh_pfc.h"
+
+struct sh_pfc_window {
+       phys_addr_t phys;
+       void __iomem *virt;
+       unsigned long size;
+};
+
+struct sh_pfc_chip;
+struct sh_pfc_pinctrl;
+
+struct sh_pfc {
+       struct device *dev;
+       struct sh_pfc_soc_info *info;
+       spinlock_t lock;
+
+       unsigned int num_windows;
+       struct sh_pfc_window *window;
+
+       struct sh_pfc_chip *gpio;
+       struct sh_pfc_pinctrl *pinctrl;
+};
+
+int sh_pfc_register_gpiochip(struct sh_pfc *pfc);
+int sh_pfc_unregister_gpiochip(struct sh_pfc *pfc);
+
+int sh_pfc_register_pinctrl(struct sh_pfc *pfc);
+int sh_pfc_unregister_pinctrl(struct sh_pfc *pfc);
+
+int sh_pfc_read_bit(struct pinmux_data_reg *dr, unsigned long in_pos);
+void sh_pfc_write_bit(struct pinmux_data_reg *dr, unsigned long in_pos,
+                     unsigned long value);
+int sh_pfc_get_data_reg(struct sh_pfc *pfc, unsigned gpio,
+                       struct pinmux_data_reg **drp, int *bitp);
+int sh_pfc_gpio_to_enum(struct sh_pfc *pfc, unsigned gpio, int pos,
+                       pinmux_enum_t *enum_idp);
+int sh_pfc_config_gpio(struct sh_pfc *pfc, unsigned gpio, int pinmux_type,
+                      int cfg_mode);
+
+extern struct sh_pfc_soc_info r8a7740_pinmux_info;
+extern struct sh_pfc_soc_info r8a7779_pinmux_info;
+extern struct sh_pfc_soc_info sh7203_pinmux_info;
+extern struct sh_pfc_soc_info sh7264_pinmux_info;
+extern struct sh_pfc_soc_info sh7269_pinmux_info;
+extern struct sh_pfc_soc_info sh7372_pinmux_info;
+extern struct sh_pfc_soc_info sh73a0_pinmux_info;
+extern struct sh_pfc_soc_info sh7720_pinmux_info;
+extern struct sh_pfc_soc_info sh7722_pinmux_info;
+extern struct sh_pfc_soc_info sh7723_pinmux_info;
+extern struct sh_pfc_soc_info sh7724_pinmux_info;
+extern struct sh_pfc_soc_info sh7734_pinmux_info;
+extern struct sh_pfc_soc_info sh7757_pinmux_info;
+extern struct sh_pfc_soc_info sh7785_pinmux_info;
+extern struct sh_pfc_soc_info sh7786_pinmux_info;
+extern struct sh_pfc_soc_info shx3_pinmux_info;
+
+#endif /* __SH_PFC_CORE_H__ */
diff --git a/drivers/pinctrl/sh-pfc/gpio.c b/drivers/pinctrl/sh-pfc/gpio.c
new file mode 100644 (file)
index 0000000..a535075
--- /dev/null
@@ -0,0 +1,178 @@
+/*
+ * SuperH Pin Function Controller GPIO driver.
+ *
+ * Copyright (C) 2008 Magnus Damm
+ * Copyright (C) 2009 - 2012 Paul Mundt
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#define pr_fmt(fmt) KBUILD_MODNAME " gpio: " fmt
+
+#include <linux/device.h>
+#include <linux/gpio.h>
+#include <linux/init.h>
+#include <linux/module.h>
+#include <linux/pinctrl/consumer.h>
+#include <linux/slab.h>
+#include <linux/spinlock.h>
+
+#include "core.h"
+
+struct sh_pfc_chip {
+       struct sh_pfc           *pfc;
+       struct gpio_chip        gpio_chip;
+};
+
+static struct sh_pfc_chip *gpio_to_pfc_chip(struct gpio_chip *gc)
+{
+       return container_of(gc, struct sh_pfc_chip, gpio_chip);
+}
+
+static struct sh_pfc *gpio_to_pfc(struct gpio_chip *gc)
+{
+       return gpio_to_pfc_chip(gc)->pfc;
+}
+
+static int sh_gpio_request(struct gpio_chip *gc, unsigned offset)
+{
+       return pinctrl_request_gpio(offset);
+}
+
+static void sh_gpio_free(struct gpio_chip *gc, unsigned offset)
+{
+       pinctrl_free_gpio(offset);
+}
+
+static void sh_gpio_set_value(struct sh_pfc *pfc, unsigned gpio, int value)
+{
+       struct pinmux_data_reg *dr = NULL;
+       int bit = 0;
+
+       if (sh_pfc_get_data_reg(pfc, gpio, &dr, &bit) != 0)
+               BUG();
+       else
+               sh_pfc_write_bit(dr, bit, value);
+}
+
+static int sh_gpio_get_value(struct sh_pfc *pfc, unsigned gpio)
+{
+       struct pinmux_data_reg *dr = NULL;
+       int bit = 0;
+
+       if (sh_pfc_get_data_reg(pfc, gpio, &dr, &bit) != 0)
+               return -EINVAL;
+
+       return sh_pfc_read_bit(dr, bit);
+}
+
+static int sh_gpio_direction_input(struct gpio_chip *gc, unsigned offset)
+{
+       return pinctrl_gpio_direction_input(offset);
+}
+
+static int sh_gpio_direction_output(struct gpio_chip *gc, unsigned offset,
+                                   int value)
+{
+       sh_gpio_set_value(gpio_to_pfc(gc), offset, value);
+
+       return pinctrl_gpio_direction_output(offset);
+}
+
+static int sh_gpio_get(struct gpio_chip *gc, unsigned offset)
+{
+       return sh_gpio_get_value(gpio_to_pfc(gc), offset);
+}
+
+static void sh_gpio_set(struct gpio_chip *gc, unsigned offset, int value)
+{
+       sh_gpio_set_value(gpio_to_pfc(gc), offset, value);
+}
+
+static int sh_gpio_to_irq(struct gpio_chip *gc, unsigned offset)
+{
+       struct sh_pfc *pfc = gpio_to_pfc(gc);
+       pinmux_enum_t enum_id;
+       pinmux_enum_t *enum_ids;
+       int i, k, pos;
+
+       pos = 0;
+       enum_id = 0;
+       while (1) {
+               pos = sh_pfc_gpio_to_enum(pfc, offset, pos, &enum_id);
+               if (pos <= 0 || !enum_id)
+                       break;
+
+               for (i = 0; i < pfc->info->gpio_irq_size; i++) {
+                       enum_ids = pfc->info->gpio_irq[i].enum_ids;
+                       for (k = 0; enum_ids[k]; k++) {
+                               if (enum_ids[k] == enum_id)
+                                       return pfc->info->gpio_irq[i].irq;
+                       }
+               }
+       }
+
+       return -ENOSYS;
+}
+
+static void sh_pfc_gpio_setup(struct sh_pfc_chip *chip)
+{
+       struct sh_pfc *pfc = chip->pfc;
+       struct gpio_chip *gc = &chip->gpio_chip;
+
+       gc->request = sh_gpio_request;
+       gc->free = sh_gpio_free;
+       gc->direction_input = sh_gpio_direction_input;
+       gc->get = sh_gpio_get;
+       gc->direction_output = sh_gpio_direction_output;
+       gc->set = sh_gpio_set;
+       gc->to_irq = sh_gpio_to_irq;
+
+       WARN_ON(pfc->info->first_gpio != 0); /* needs testing */
+
+       gc->label = pfc->info->name;
+       gc->owner = THIS_MODULE;
+       gc->base = pfc->info->first_gpio;
+       gc->ngpio = (pfc->info->last_gpio - pfc->info->first_gpio) + 1;
+}
+
+int sh_pfc_register_gpiochip(struct sh_pfc *pfc)
+{
+       struct sh_pfc_chip *chip;
+       int ret;
+
+       chip = devm_kzalloc(pfc->dev, sizeof(*chip), GFP_KERNEL);
+       if (unlikely(!chip))
+               return -ENOMEM;
+
+       chip->pfc = pfc;
+
+       sh_pfc_gpio_setup(chip);
+
+       ret = gpiochip_add(&chip->gpio_chip);
+       if (unlikely(ret < 0))
+               return ret;
+
+       pfc->gpio = chip;
+
+       pr_info("%s handling gpio %d -> %d\n",
+               pfc->info->name, pfc->info->first_gpio,
+               pfc->info->last_gpio);
+
+       return 0;
+}
+
+int sh_pfc_unregister_gpiochip(struct sh_pfc *pfc)
+{
+       struct sh_pfc_chip *chip = pfc->gpio;
+       int ret;
+
+       ret = gpiochip_remove(&chip->gpio_chip);
+       if (unlikely(ret < 0))
+               return ret;
+
+       pfc->gpio = NULL;
+       return 0;
+}
diff --git a/drivers/pinctrl/sh-pfc/pfc-r8a7740.c b/drivers/pinctrl/sh-pfc/pfc-r8a7740.c
new file mode 100644 (file)
index 0000000..214788c
--- /dev/null
@@ -0,0 +1,2612 @@
+/*
+ * R8A7740 processor support
+ *
+ * Copyright (C) 2011  Renesas Solutions Corp.
+ * Copyright (C) 2011  Kuninori Morimoto <kuninori.morimoto.gx@renesas.com>
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; version 2 of the
+ * License.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
+ */
+#include <linux/kernel.h>
+#include <mach/r8a7740.h>
+#include <mach/irqs.h>
+
+#include "sh_pfc.h"
+
+#define CPU_ALL_PORT(fn, pfx, sfx)                                     \
+       PORT_10(fn, pfx, sfx),          PORT_90(fn, pfx, sfx),          \
+       PORT_10(fn, pfx##10, sfx),      PORT_90(fn, pfx##1, sfx),       \
+       PORT_10(fn, pfx##20, sfx),                                      \
+       PORT_1(fn, pfx##210, sfx),      PORT_1(fn, pfx##211, sfx)
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       /* PORT0_DATA -> PORT211_DATA */
+       PINMUX_DATA_BEGIN,
+       PORT_ALL(DATA),
+       PINMUX_DATA_END,
+
+       /* PORT0_IN -> PORT211_IN */
+       PINMUX_INPUT_BEGIN,
+       PORT_ALL(IN),
+       PINMUX_INPUT_END,
+
+       /* PORT0_IN_PU -> PORT211_IN_PU */
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PORT_ALL(IN_PU),
+       PINMUX_INPUT_PULLUP_END,
+
+       /* PORT0_IN_PD -> PORT211_IN_PD */
+       PINMUX_INPUT_PULLDOWN_BEGIN,
+       PORT_ALL(IN_PD),
+       PINMUX_INPUT_PULLDOWN_END,
+
+       /* PORT0_OUT -> PORT211_OUT */
+       PINMUX_OUTPUT_BEGIN,
+       PORT_ALL(OUT),
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PORT_ALL(FN_IN),        /* PORT0_FN_IN -> PORT211_FN_IN */
+       PORT_ALL(FN_OUT),       /* PORT0_FN_OUT -> PORT211_FN_OUT */
+       PORT_ALL(FN0),          /* PORT0_FN0 -> PORT211_FN0 */
+       PORT_ALL(FN1),          /* PORT0_FN1 -> PORT211_FN1 */
+       PORT_ALL(FN2),          /* PORT0_FN2 -> PORT211_FN2 */
+       PORT_ALL(FN3),          /* PORT0_FN3 -> PORT211_FN3 */
+       PORT_ALL(FN4),          /* PORT0_FN4 -> PORT211_FN4 */
+       PORT_ALL(FN5),          /* PORT0_FN5 -> PORT211_FN5 */
+       PORT_ALL(FN6),          /* PORT0_FN6 -> PORT211_FN6 */
+       PORT_ALL(FN7),          /* PORT0_FN7 -> PORT211_FN7 */
+
+       MSEL1CR_31_0,   MSEL1CR_31_1,
+       MSEL1CR_30_0,   MSEL1CR_30_1,
+       MSEL1CR_29_0,   MSEL1CR_29_1,
+       MSEL1CR_28_0,   MSEL1CR_28_1,
+       MSEL1CR_27_0,   MSEL1CR_27_1,
+       MSEL1CR_26_0,   MSEL1CR_26_1,
+       MSEL1CR_16_0,   MSEL1CR_16_1,
+       MSEL1CR_15_0,   MSEL1CR_15_1,
+       MSEL1CR_14_0,   MSEL1CR_14_1,
+       MSEL1CR_13_0,   MSEL1CR_13_1,
+       MSEL1CR_12_0,   MSEL1CR_12_1,
+       MSEL1CR_9_0,    MSEL1CR_9_1,
+       MSEL1CR_7_0,    MSEL1CR_7_1,
+       MSEL1CR_6_0,    MSEL1CR_6_1,
+       MSEL1CR_5_0,    MSEL1CR_5_1,
+       MSEL1CR_4_0,    MSEL1CR_4_1,
+       MSEL1CR_3_0,    MSEL1CR_3_1,
+       MSEL1CR_2_0,    MSEL1CR_2_1,
+       MSEL1CR_0_0,    MSEL1CR_0_1,
+
+       MSEL3CR_15_0,   MSEL3CR_15_1, /* Trace / Debug ? */
+       MSEL3CR_6_0,    MSEL3CR_6_1,
+
+       MSEL4CR_19_0,   MSEL4CR_19_1,
+       MSEL4CR_18_0,   MSEL4CR_18_1,
+       MSEL4CR_15_0,   MSEL4CR_15_1,
+       MSEL4CR_10_0,   MSEL4CR_10_1,
+       MSEL4CR_6_0,    MSEL4CR_6_1,
+       MSEL4CR_4_0,    MSEL4CR_4_1,
+       MSEL4CR_1_0,    MSEL4CR_1_1,
+
+       MSEL5CR_31_0,   MSEL5CR_31_1, /* irq/fiq output */
+       MSEL5CR_30_0,   MSEL5CR_30_1,
+       MSEL5CR_29_0,   MSEL5CR_29_1,
+       MSEL5CR_27_0,   MSEL5CR_27_1,
+       MSEL5CR_25_0,   MSEL5CR_25_1,
+       MSEL5CR_23_0,   MSEL5CR_23_1,
+       MSEL5CR_21_0,   MSEL5CR_21_1,
+       MSEL5CR_19_0,   MSEL5CR_19_1,
+       MSEL5CR_17_0,   MSEL5CR_17_1,
+       MSEL5CR_15_0,   MSEL5CR_15_1,
+       MSEL5CR_14_0,   MSEL5CR_14_1,
+       MSEL5CR_13_0,   MSEL5CR_13_1,
+       MSEL5CR_12_0,   MSEL5CR_12_1,
+       MSEL5CR_11_0,   MSEL5CR_11_1,
+       MSEL5CR_10_0,   MSEL5CR_10_1,
+       MSEL5CR_8_0,    MSEL5CR_8_1,
+       MSEL5CR_7_0,    MSEL5CR_7_1,
+       MSEL5CR_6_0,    MSEL5CR_6_1,
+       MSEL5CR_5_0,    MSEL5CR_5_1,
+       MSEL5CR_4_0,    MSEL5CR_4_1,
+       MSEL5CR_3_0,    MSEL5CR_3_1,
+       MSEL5CR_2_0,    MSEL5CR_2_1,
+       MSEL5CR_0_0,    MSEL5CR_0_1,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+
+       /* IRQ */
+       IRQ0_PORT2_MARK,        IRQ0_PORT13_MARK,
+       IRQ1_MARK,
+       IRQ2_PORT11_MARK,       IRQ2_PORT12_MARK,
+       IRQ3_PORT10_MARK,       IRQ3_PORT14_MARK,
+       IRQ4_PORT15_MARK,       IRQ4_PORT172_MARK,
+       IRQ5_PORT0_MARK,        IRQ5_PORT1_MARK,
+       IRQ6_PORT121_MARK,      IRQ6_PORT173_MARK,
+       IRQ7_PORT120_MARK,      IRQ7_PORT209_MARK,
+       IRQ8_MARK,
+       IRQ9_PORT118_MARK,      IRQ9_PORT210_MARK,
+       IRQ10_MARK,
+       IRQ11_MARK,
+       IRQ12_PORT42_MARK,      IRQ12_PORT97_MARK,
+       IRQ13_PORT64_MARK,      IRQ13_PORT98_MARK,
+       IRQ14_PORT63_MARK,      IRQ14_PORT99_MARK,
+       IRQ15_PORT62_MARK,      IRQ15_PORT100_MARK,
+       IRQ16_PORT68_MARK,      IRQ16_PORT211_MARK,
+       IRQ17_MARK,
+       IRQ18_MARK,
+       IRQ19_MARK,
+       IRQ20_MARK,
+       IRQ21_MARK,
+       IRQ22_MARK,
+       IRQ23_MARK,
+       IRQ24_MARK,
+       IRQ25_MARK,
+       IRQ26_PORT58_MARK,      IRQ26_PORT81_MARK,
+       IRQ27_PORT57_MARK,      IRQ27_PORT168_MARK,
+       IRQ28_PORT56_MARK,      IRQ28_PORT169_MARK,
+       IRQ29_PORT50_MARK,      IRQ29_PORT170_MARK,
+       IRQ30_PORT49_MARK,      IRQ30_PORT171_MARK,
+       IRQ31_PORT41_MARK,      IRQ31_PORT167_MARK,
+
+       /* Function */
+
+       /* DBGT */
+       DBGMDT2_MARK,   DBGMDT1_MARK,   DBGMDT0_MARK,
+       DBGMD10_MARK,   DBGMD11_MARK,   DBGMD20_MARK,
+       DBGMD21_MARK,
+
+       /* FSI-A */
+       FSIAISLD_PORT0_MARK,    /* FSIAISLD Port 0/5 */
+       FSIAISLD_PORT5_MARK,
+       FSIASPDIF_PORT9_MARK,   /* FSIASPDIF Port 9/18 */
+       FSIASPDIF_PORT18_MARK,
+       FSIAOSLD1_MARK, FSIAOSLD2_MARK, FSIAOLR_MARK,
+       FSIAOBT_MARK,   FSIAOSLD_MARK,  FSIAOMC_MARK,
+       FSIACK_MARK,    FSIAILR_MARK,   FSIAIBT_MARK,
+
+       /* FSI-B */
+       FSIBCK_MARK,
+
+       /* FMSI */
+       FMSISLD_PORT1_MARK, /* FMSISLD Port 1/6 */
+       FMSISLD_PORT6_MARK,
+       FMSIILR_MARK,   FMSIIBT_MARK,   FMSIOLR_MARK,   FMSIOBT_MARK,
+       FMSICK_MARK,    FMSOILR_MARK,   FMSOIBT_MARK,   FMSOOLR_MARK,
+       FMSOOBT_MARK,   FMSOSLD_MARK,   FMSOCK_MARK,
+
+       /* SCIFA0 */
+       SCIFA0_SCK_MARK,        SCIFA0_CTS_MARK,        SCIFA0_RTS_MARK,
+       SCIFA0_RXD_MARK,        SCIFA0_TXD_MARK,
+
+       /* SCIFA1 */
+       SCIFA1_CTS_MARK,        SCIFA1_SCK_MARK,        SCIFA1_RXD_MARK,
+       SCIFA1_TXD_MARK,        SCIFA1_RTS_MARK,
+
+       /* SCIFA2 */
+       SCIFA2_SCK_PORT22_MARK, /* SCIFA2_SCK Port 22/199 */
+       SCIFA2_SCK_PORT199_MARK,
+       SCIFA2_RXD_MARK,        SCIFA2_TXD_MARK,
+       SCIFA2_CTS_MARK,        SCIFA2_RTS_MARK,
+
+       /* SCIFA3 */
+       SCIFA3_RTS_PORT105_MARK, /* MSEL5CR_8_0 */
+       SCIFA3_SCK_PORT116_MARK,
+       SCIFA3_CTS_PORT117_MARK,
+       SCIFA3_RXD_PORT174_MARK,
+       SCIFA3_TXD_PORT175_MARK,
+
+       SCIFA3_RTS_PORT161_MARK, /* MSEL5CR_8_1 */
+       SCIFA3_SCK_PORT158_MARK,
+       SCIFA3_CTS_PORT162_MARK,
+       SCIFA3_RXD_PORT159_MARK,
+       SCIFA3_TXD_PORT160_MARK,
+
+       /* SCIFA4 */
+       SCIFA4_RXD_PORT12_MARK, /* MSEL5CR[12:11] = 00 */
+       SCIFA4_TXD_PORT13_MARK,
+
+       SCIFA4_RXD_PORT204_MARK, /* MSEL5CR[12:11] = 01 */
+       SCIFA4_TXD_PORT203_MARK,
+
+       SCIFA4_RXD_PORT94_MARK, /* MSEL5CR[12:11] = 10 */
+       SCIFA4_TXD_PORT93_MARK,
+
+       SCIFA4_SCK_PORT21_MARK, /* SCIFA4_SCK Port 21/205 */
+       SCIFA4_SCK_PORT205_MARK,
+
+       /* SCIFA5 */
+       SCIFA5_TXD_PORT20_MARK, /* MSEL5CR[15:14] = 00 */
+       SCIFA5_RXD_PORT10_MARK,
+
+       SCIFA5_RXD_PORT207_MARK, /* MSEL5CR[15:14] = 01 */
+       SCIFA5_TXD_PORT208_MARK,
+
+       SCIFA5_TXD_PORT91_MARK, /* MSEL5CR[15:14] = 10 */
+       SCIFA5_RXD_PORT92_MARK,
+
+       SCIFA5_SCK_PORT23_MARK, /* SCIFA5_SCK Port 23/206 */
+       SCIFA5_SCK_PORT206_MARK,
+
+       /* SCIFA6 */
+       SCIFA6_SCK_MARK,        SCIFA6_RXD_MARK,        SCIFA6_TXD_MARK,
+
+       /* SCIFA7 */
+       SCIFA7_TXD_MARK,        SCIFA7_RXD_MARK,
+
+       /* SCIFAB */
+       SCIFB_SCK_PORT190_MARK, /* MSEL5CR_17_0 */
+       SCIFB_RXD_PORT191_MARK,
+       SCIFB_TXD_PORT192_MARK,
+       SCIFB_RTS_PORT186_MARK,
+       SCIFB_CTS_PORT187_MARK,
+
+       SCIFB_SCK_PORT2_MARK, /* MSEL5CR_17_1 */
+       SCIFB_RXD_PORT3_MARK,
+       SCIFB_TXD_PORT4_MARK,
+       SCIFB_RTS_PORT172_MARK,
+       SCIFB_CTS_PORT173_MARK,
+
+       /* LCD0 */
+       LCDC0_SELECT_MARK,
+
+       LCD0_D0_MARK,   LCD0_D1_MARK,   LCD0_D2_MARK,   LCD0_D3_MARK,
+       LCD0_D4_MARK,   LCD0_D5_MARK,   LCD0_D6_MARK,   LCD0_D7_MARK,
+       LCD0_D8_MARK,   LCD0_D9_MARK,   LCD0_D10_MARK,  LCD0_D11_MARK,
+       LCD0_D12_MARK,  LCD0_D13_MARK,  LCD0_D14_MARK,  LCD0_D15_MARK,
+       LCD0_D16_MARK,  LCD0_D17_MARK,
+       LCD0_DON_MARK,  LCD0_VCPWC_MARK,        LCD0_VEPWC_MARK,
+       LCD0_DCK_MARK,  LCD0_VSYN_MARK, /* for RGB */
+       LCD0_HSYN_MARK, LCD0_DISP_MARK, /* for RGB */
+       LCD0_WR_MARK,   LCD0_RD_MARK,   /* for SYS */
+       LCD0_CS_MARK,   LCD0_RS_MARK,   /* for SYS */
+
+       LCD0_D21_PORT158_MARK,  LCD0_D23_PORT159_MARK, /* MSEL5CR_6_1 */
+       LCD0_D22_PORT160_MARK,  LCD0_D20_PORT161_MARK,
+       LCD0_D19_PORT162_MARK,  LCD0_D18_PORT163_MARK,
+       LCD0_LCLK_PORT165_MARK,
+
+       LCD0_D18_PORT40_MARK,   LCD0_D22_PORT0_MARK, /* MSEL5CR_6_0 */
+       LCD0_D23_PORT1_MARK,    LCD0_D21_PORT2_MARK,
+       LCD0_D20_PORT3_MARK,    LCD0_D19_PORT4_MARK,
+       LCD0_LCLK_PORT102_MARK,
+
+       /* LCD1 */
+       LCDC1_SELECT_MARK,
+
+       LCD1_D0_MARK,   LCD1_D1_MARK,   LCD1_D2_MARK,   LCD1_D3_MARK,
+       LCD1_D4_MARK,   LCD1_D5_MARK,   LCD1_D6_MARK,   LCD1_D7_MARK,
+       LCD1_D8_MARK,   LCD1_D9_MARK,   LCD1_D10_MARK,  LCD1_D11_MARK,
+       LCD1_D12_MARK,  LCD1_D13_MARK,  LCD1_D14_MARK,  LCD1_D15_MARK,
+       LCD1_D16_MARK,  LCD1_D17_MARK,  LCD1_D18_MARK,  LCD1_D19_MARK,
+       LCD1_D20_MARK,  LCD1_D21_MARK,  LCD1_D22_MARK,  LCD1_D23_MARK,
+       LCD1_DON_MARK,  LCD1_VCPWC_MARK,
+       LCD1_LCLK_MARK, LCD1_VEPWC_MARK,
+
+       LCD1_DCK_MARK,  LCD1_VSYN_MARK, /* for RGB */
+       LCD1_HSYN_MARK, LCD1_DISP_MARK, /* for RGB */
+       LCD1_RS_MARK,   LCD1_CS_MARK,   /* for SYS */
+       LCD1_RD_MARK,   LCD1_WR_MARK,   /* for SYS */
+
+       /* RSPI */
+       RSPI_SSL0_A_MARK,       RSPI_SSL1_A_MARK,       RSPI_SSL2_A_MARK,
+       RSPI_SSL3_A_MARK,       RSPI_CK_A_MARK,         RSPI_MOSI_A_MARK,
+       RSPI_MISO_A_MARK,
+
+       /* VIO CKO */
+       VIO_CKO1_MARK, /* needs fixup */
+       VIO_CKO2_MARK,
+       VIO_CKO_1_MARK,
+       VIO_CKO_MARK,
+
+       /* VIO0 */
+       VIO0_D0_MARK,   VIO0_D1_MARK,   VIO0_D2_MARK,   VIO0_D3_MARK,
+       VIO0_D4_MARK,   VIO0_D5_MARK,   VIO0_D6_MARK,   VIO0_D7_MARK,
+       VIO0_D8_MARK,   VIO0_D9_MARK,   VIO0_D10_MARK,  VIO0_D11_MARK,
+       VIO0_D12_MARK,  VIO0_VD_MARK,   VIO0_HD_MARK,   VIO0_CLK_MARK,
+       VIO0_FIELD_MARK,
+
+       VIO0_D13_PORT26_MARK, /* MSEL5CR_27_0 */
+       VIO0_D14_PORT25_MARK,
+       VIO0_D15_PORT24_MARK,
+
+       VIO0_D13_PORT22_MARK, /* MSEL5CR_27_1 */
+       VIO0_D14_PORT95_MARK,
+       VIO0_D15_PORT96_MARK,
+
+       /* VIO1 */
+       VIO1_D0_MARK,   VIO1_D1_MARK,   VIO1_D2_MARK,   VIO1_D3_MARK,
+       VIO1_D4_MARK,   VIO1_D5_MARK,   VIO1_D6_MARK,   VIO1_D7_MARK,
+       VIO1_VD_MARK,   VIO1_HD_MARK,   VIO1_CLK_MARK,  VIO1_FIELD_MARK,
+
+       /* TPU0 */
+       TPU0TO0_MARK,   TPU0TO1_MARK,   TPU0TO3_MARK,
+       TPU0TO2_PORT66_MARK, /* TPU0TO2 Port 66/202 */
+       TPU0TO2_PORT202_MARK,
+
+       /* SSP1 0 */
+       STP0_IPD0_MARK, STP0_IPD1_MARK, STP0_IPD2_MARK, STP0_IPD3_MARK,
+       STP0_IPD4_MARK, STP0_IPD5_MARK, STP0_IPD6_MARK, STP0_IPD7_MARK,
+       STP0_IPEN_MARK, STP0_IPCLK_MARK,        STP0_IPSYNC_MARK,
+
+       /* SSP1 1 */
+       STP1_IPD1_MARK, STP1_IPD2_MARK, STP1_IPD3_MARK, STP1_IPD4_MARK,
+       STP1_IPD5_MARK, STP1_IPD6_MARK, STP1_IPD7_MARK, STP1_IPCLK_MARK,
+       STP1_IPSYNC_MARK,
+
+       STP1_IPD0_PORT186_MARK, /* MSEL5CR_23_0 */
+       STP1_IPEN_PORT187_MARK,
+
+       STP1_IPD0_PORT194_MARK, /* MSEL5CR_23_1 */
+       STP1_IPEN_PORT193_MARK,
+
+       /* SIM */
+       SIM_RST_MARK,   SIM_CLK_MARK,
+       SIM_D_PORT22_MARK, /* SIM_D  Port 22/199 */
+       SIM_D_PORT199_MARK,
+
+       /* SDHI0 */
+       SDHI0_D0_MARK,  SDHI0_D1_MARK,  SDHI0_D2_MARK,  SDHI0_D3_MARK,
+       SDHI0_CD_MARK,  SDHI0_WP_MARK,  SDHI0_CMD_MARK, SDHI0_CLK_MARK,
+
+       /* SDHI1 */
+       SDHI1_D0_MARK,  SDHI1_D1_MARK,  SDHI1_D2_MARK,  SDHI1_D3_MARK,
+       SDHI1_CD_MARK,  SDHI1_WP_MARK,  SDHI1_CMD_MARK, SDHI1_CLK_MARK,
+
+       /* SDHI2 */
+       SDHI2_D0_MARK,  SDHI2_D1_MARK,  SDHI2_D2_MARK,  SDHI2_D3_MARK,
+       SDHI2_CLK_MARK, SDHI2_CMD_MARK,
+
+       SDHI2_CD_PORT24_MARK, /* MSEL5CR_19_0 */
+       SDHI2_WP_PORT25_MARK,
+
+       SDHI2_WP_PORT177_MARK, /* MSEL5CR_19_1 */
+       SDHI2_CD_PORT202_MARK,
+
+       /* MSIOF2 */
+       MSIOF2_TXD_MARK,        MSIOF2_RXD_MARK,        MSIOF2_TSCK_MARK,
+       MSIOF2_SS2_MARK,        MSIOF2_TSYNC_MARK,      MSIOF2_SS1_MARK,
+       MSIOF2_MCK1_MARK,       MSIOF2_MCK0_MARK,       MSIOF2_RSYNC_MARK,
+       MSIOF2_RSCK_MARK,
+
+       /* KEYSC */
+       KEYIN4_MARK,    KEYIN5_MARK,    KEYIN6_MARK,    KEYIN7_MARK,
+       KEYOUT0_MARK,   KEYOUT1_MARK,   KEYOUT2_MARK,   KEYOUT3_MARK,
+       KEYOUT4_MARK,   KEYOUT5_MARK,   KEYOUT6_MARK,   KEYOUT7_MARK,
+
+       KEYIN0_PORT43_MARK, /* MSEL4CR_18_0 */
+       KEYIN1_PORT44_MARK,
+       KEYIN2_PORT45_MARK,
+       KEYIN3_PORT46_MARK,
+
+       KEYIN0_PORT58_MARK, /* MSEL4CR_18_1 */
+       KEYIN1_PORT57_MARK,
+       KEYIN2_PORT56_MARK,
+       KEYIN3_PORT55_MARK,
+
+       /* VOU */
+       DV_D0_MARK,     DV_D1_MARK,     DV_D2_MARK,     DV_D3_MARK,
+       DV_D4_MARK,     DV_D5_MARK,     DV_D6_MARK,     DV_D7_MARK,
+       DV_D8_MARK,     DV_D9_MARK,     DV_D10_MARK,    DV_D11_MARK,
+       DV_D12_MARK,    DV_D13_MARK,    DV_D14_MARK,    DV_D15_MARK,
+       DV_CLK_MARK,    DV_VSYNC_MARK,  DV_HSYNC_MARK,
+
+       /* MEMC */
+       MEMC_AD0_MARK,  MEMC_AD1_MARK,  MEMC_AD2_MARK,  MEMC_AD3_MARK,
+       MEMC_AD4_MARK,  MEMC_AD5_MARK,  MEMC_AD6_MARK,  MEMC_AD7_MARK,
+       MEMC_AD8_MARK,  MEMC_AD9_MARK,  MEMC_AD10_MARK, MEMC_AD11_MARK,
+       MEMC_AD12_MARK, MEMC_AD13_MARK, MEMC_AD14_MARK, MEMC_AD15_MARK,
+       MEMC_CS0_MARK,  MEMC_INT_MARK,  MEMC_NWE_MARK,  MEMC_NOE_MARK,
+
+       MEMC_CS1_MARK, /* MSEL4CR_6_0 */
+       MEMC_ADV_MARK,
+       MEMC_WAIT_MARK,
+       MEMC_BUSCLK_MARK,
+
+       MEMC_A1_MARK, /* MSEL4CR_6_1 */
+       MEMC_DREQ0_MARK,
+       MEMC_DREQ1_MARK,
+       MEMC_A0_MARK,
+
+       /* MMC */
+       MMC0_D0_PORT68_MARK,    MMC0_D1_PORT69_MARK,    MMC0_D2_PORT70_MARK,
+       MMC0_D3_PORT71_MARK,    MMC0_D4_PORT72_MARK,    MMC0_D5_PORT73_MARK,
+       MMC0_D6_PORT74_MARK,    MMC0_D7_PORT75_MARK,    MMC0_CLK_PORT66_MARK,
+       MMC0_CMD_PORT67_MARK,   /* MSEL4CR_15_0 */
+
+       MMC1_D0_PORT149_MARK,   MMC1_D1_PORT148_MARK,   MMC1_D2_PORT147_MARK,
+       MMC1_D3_PORT146_MARK,   MMC1_D4_PORT145_MARK,   MMC1_D5_PORT144_MARK,
+       MMC1_D6_PORT143_MARK,   MMC1_D7_PORT142_MARK,   MMC1_CLK_PORT103_MARK,
+       MMC1_CMD_PORT104_MARK,  /* MSEL4CR_15_1 */
+
+       /* MSIOF0 */
+       MSIOF0_SS1_MARK,        MSIOF0_SS2_MARK,        MSIOF0_RXD_MARK,
+       MSIOF0_TXD_MARK,        MSIOF0_MCK0_MARK,       MSIOF0_MCK1_MARK,
+       MSIOF0_RSYNC_MARK,      MSIOF0_RSCK_MARK,       MSIOF0_TSCK_MARK,
+       MSIOF0_TSYNC_MARK,
+
+       /* MSIOF1 */
+       MSIOF1_RSCK_MARK,       MSIOF1_RSYNC_MARK,
+       MSIOF1_MCK0_MARK,       MSIOF1_MCK1_MARK,
+
+       MSIOF1_SS2_PORT116_MARK,        MSIOF1_SS1_PORT117_MARK,
+       MSIOF1_RXD_PORT118_MARK,        MSIOF1_TXD_PORT119_MARK,
+       MSIOF1_TSYNC_PORT120_MARK,
+       MSIOF1_TSCK_PORT121_MARK,       /* MSEL4CR_10_0 */
+
+       MSIOF1_SS1_PORT67_MARK,         MSIOF1_TSCK_PORT72_MARK,
+       MSIOF1_TSYNC_PORT73_MARK,       MSIOF1_TXD_PORT74_MARK,
+       MSIOF1_RXD_PORT75_MARK,
+       MSIOF1_SS2_PORT202_MARK,        /* MSEL4CR_10_1 */
+
+       /* GPIO */
+       GPO0_MARK,      GPI0_MARK,      GPO1_MARK,      GPI1_MARK,
+
+       /* USB0 */
+       USB0_OCI_MARK,  USB0_PPON_MARK, VBUS_MARK,
+
+       /* USB1 */
+       USB1_OCI_MARK,  USB1_PPON_MARK,
+
+       /* BBIF1 */
+       BBIF1_RXD_MARK,         BBIF1_TXD_MARK,         BBIF1_TSYNC_MARK,
+       BBIF1_TSCK_MARK,        BBIF1_RSCK_MARK,        BBIF1_RSYNC_MARK,
+       BBIF1_FLOW_MARK,        BBIF1_RX_FLOW_N_MARK,
+
+       /* BBIF2 */
+       BBIF2_TXD2_PORT5_MARK, /* MSEL5CR_0_0 */
+       BBIF2_RXD2_PORT60_MARK,
+       BBIF2_TSYNC2_PORT6_MARK,
+       BBIF2_TSCK2_PORT59_MARK,
+
+       BBIF2_RXD2_PORT90_MARK, /* MSEL5CR_0_1 */
+       BBIF2_TXD2_PORT183_MARK,
+       BBIF2_TSCK2_PORT89_MARK,
+       BBIF2_TSYNC2_PORT184_MARK,
+
+       /* BSC / FLCTL / PCMCIA */
+       CS0_MARK,       CS2_MARK,       CS4_MARK,
+       CS5B_MARK,      CS6A_MARK,
+       CS5A_PORT105_MARK, /* CS5A PORT 19/105 */
+       CS5A_PORT19_MARK,
+       IOIS16_MARK, /* ? */
+
+       A0_MARK,        A1_MARK,        A2_MARK,        A3_MARK,
+       A4_FOE_MARK,    /* share with FLCTL */
+       A5_FCDE_MARK,   /* share with FLCTL */
+       A6_MARK,        A7_MARK,        A8_MARK,        A9_MARK,
+       A10_MARK,       A11_MARK,       A12_MARK,       A13_MARK,
+       A14_MARK,       A15_MARK,       A16_MARK,       A17_MARK,
+       A18_MARK,       A19_MARK,       A20_MARK,       A21_MARK,
+       A22_MARK,       A23_MARK,       A24_MARK,       A25_MARK,
+       A26_MARK,
+
+       D0_NAF0_MARK,   D1_NAF1_MARK,   D2_NAF2_MARK,   /* share with FLCTL */
+       D3_NAF3_MARK,   D4_NAF4_MARK,   D5_NAF5_MARK,   /* share with FLCTL */
+       D6_NAF6_MARK,   D7_NAF7_MARK,   D8_NAF8_MARK,   /* share with FLCTL */
+       D9_NAF9_MARK,   D10_NAF10_MARK, D11_NAF11_MARK, /* share with FLCTL */
+       D12_NAF12_MARK, D13_NAF13_MARK, D14_NAF14_MARK, /* share with FLCTL */
+       D15_NAF15_MARK,                                 /* share with FLCTL */
+       D16_MARK,       D17_MARK,       D18_MARK,       D19_MARK,
+       D20_MARK,       D21_MARK,       D22_MARK,       D23_MARK,
+       D24_MARK,       D25_MARK,       D26_MARK,       D27_MARK,
+       D28_MARK,       D29_MARK,       D30_MARK,       D31_MARK,
+
+       WE0_FWE_MARK,   /* share with FLCTL */
+       WE1_MARK,
+       WE2_ICIORD_MARK,        /* share with PCMCIA */
+       WE3_ICIOWR_MARK,        /* share with PCMCIA */
+       CKO_MARK,       BS_MARK,        RDWR_MARK,
+       RD_FSC_MARK,    /* share with FLCTL */
+       WAIT_PORT177_MARK, /* WAIT Port 90/177 */
+       WAIT_PORT90_MARK,
+
+       FCE0_MARK,      FCE1_MARK,      FRB_MARK, /* FLCTL */
+
+       /* IRDA */
+       IRDA_FIRSEL_MARK,       IRDA_IN_MARK,   IRDA_OUT_MARK,
+
+       /* ATAPI */
+       IDE_D0_MARK,    IDE_D1_MARK,    IDE_D2_MARK,    IDE_D3_MARK,
+       IDE_D4_MARK,    IDE_D5_MARK,    IDE_D6_MARK,    IDE_D7_MARK,
+       IDE_D8_MARK,    IDE_D9_MARK,    IDE_D10_MARK,   IDE_D11_MARK,
+       IDE_D12_MARK,   IDE_D13_MARK,   IDE_D14_MARK,   IDE_D15_MARK,
+       IDE_A0_MARK,    IDE_A1_MARK,    IDE_A2_MARK,    IDE_CS0_MARK,
+       IDE_CS1_MARK,   IDE_IOWR_MARK,  IDE_IORD_MARK,  IDE_IORDY_MARK,
+       IDE_INT_MARK,           IDE_RST_MARK,           IDE_DIRECTION_MARK,
+       IDE_EXBUF_ENB_MARK,     IDE_IODACK_MARK,        IDE_IODREQ_MARK,
+
+       /* RMII */
+       RMII_CRS_DV_MARK,       RMII_RX_ER_MARK,        RMII_RXD0_MARK,
+       RMII_RXD1_MARK,         RMII_TX_EN_MARK,        RMII_TXD0_MARK,
+       RMII_MDC_MARK,          RMII_TXD1_MARK,         RMII_MDIO_MARK,
+       RMII_REF50CK_MARK,      /* for RMII */
+       RMII_REF125CK_MARK,     /* for GMII */
+
+       /* GEther */
+       ET_TX_CLK_MARK, ET_TX_EN_MARK,  ET_ETXD0_MARK,  ET_ETXD1_MARK,
+       ET_ETXD2_MARK,  ET_ETXD3_MARK,
+       ET_ETXD4_MARK,  ET_ETXD5_MARK, /* for GEther */
+       ET_ETXD6_MARK,  ET_ETXD7_MARK, /* for GEther */
+       ET_COL_MARK,    ET_TX_ER_MARK,  ET_RX_CLK_MARK, ET_RX_DV_MARK,
+       ET_ERXD0_MARK,  ET_ERXD1_MARK,  ET_ERXD2_MARK,  ET_ERXD3_MARK,
+       ET_ERXD4_MARK,  ET_ERXD5_MARK, /* for GEther */
+       ET_ERXD6_MARK,  ET_ERXD7_MARK, /* for GEther */
+       ET_RX_ER_MARK,  ET_CRS_MARK,            ET_MDC_MARK,    ET_MDIO_MARK,
+       ET_LINK_MARK,   ET_PHY_INT_MARK,        ET_WOL_MARK,    ET_GTX_CLK_MARK,
+
+       /* DMA0 */
+       DREQ0_MARK,     DACK0_MARK,
+
+       /* DMA1 */
+       DREQ1_MARK,     DACK1_MARK,
+
+       /* SYSC */
+       RESETOUTS_MARK,         RESETP_PULLUP_MARK,     RESETP_PLAIN_MARK,
+
+       /* IRREM */
+       IROUT_MARK,
+
+       /* SDENC */
+       SDENC_CPG_MARK,         SDENC_DV_CLKI_MARK,
+
+       /* HDMI */
+       HDMI_HPD_MARK, HDMI_CEC_MARK,
+
+       /* DEBUG */
+       EDEBGREQ_PULLUP_MARK,   /* for JTAG */
+       EDEBGREQ_PULLDOWN_MARK,
+
+       TRACEAUD_FROM_VIO_MARK, /* for TRACE/AUD */
+       TRACEAUD_FROM_LCDC0_MARK,
+       TRACEAUD_FROM_MEMC_MARK,
+
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       /* specify valid pin states for each pin in GPIO mode */
+
+       /* I/O and Pull U/D */
+       PORT_DATA_IO_PD(0),             PORT_DATA_IO_PD(1),
+       PORT_DATA_IO_PD(2),             PORT_DATA_IO_PD(3),
+       PORT_DATA_IO_PD(4),             PORT_DATA_IO_PD(5),
+       PORT_DATA_IO_PD(6),             PORT_DATA_IO(7),
+       PORT_DATA_IO(8),                PORT_DATA_IO(9),
+
+       PORT_DATA_IO_PD(10),            PORT_DATA_IO_PD(11),
+       PORT_DATA_IO_PD(12),            PORT_DATA_IO_PU_PD(13),
+       PORT_DATA_IO_PD(14),            PORT_DATA_IO_PD(15),
+       PORT_DATA_IO_PD(16),            PORT_DATA_IO_PD(17),
+       PORT_DATA_IO(18),               PORT_DATA_IO_PU(19),
+
+       PORT_DATA_IO_PU_PD(20),         PORT_DATA_IO_PD(21),
+       PORT_DATA_IO_PU_PD(22),         PORT_DATA_IO(23),
+       PORT_DATA_IO_PU(24),            PORT_DATA_IO_PU(25),
+       PORT_DATA_IO_PU(26),            PORT_DATA_IO_PU(27),
+       PORT_DATA_IO_PU(28),            PORT_DATA_IO_PU(29),
+
+       PORT_DATA_IO_PU(30),            PORT_DATA_IO_PD(31),
+       PORT_DATA_IO_PD(32),            PORT_DATA_IO_PD(33),
+       PORT_DATA_IO_PD(34),            PORT_DATA_IO_PU(35),
+       PORT_DATA_IO_PU(36),            PORT_DATA_IO_PD(37),
+       PORT_DATA_IO_PU(38),            PORT_DATA_IO_PD(39),
+
+       PORT_DATA_IO_PU_PD(40),         PORT_DATA_IO_PD(41),
+       PORT_DATA_IO_PD(42),            PORT_DATA_IO_PU_PD(43),
+       PORT_DATA_IO_PU_PD(44),         PORT_DATA_IO_PU_PD(45),
+       PORT_DATA_IO_PU_PD(46),         PORT_DATA_IO_PU_PD(47),
+       PORT_DATA_IO_PU_PD(48),         PORT_DATA_IO_PU_PD(49),
+
+       PORT_DATA_IO_PU_PD(50),         PORT_DATA_IO_PD(51),
+       PORT_DATA_IO_PD(52),            PORT_DATA_IO_PD(53),
+       PORT_DATA_IO_PD(54),            PORT_DATA_IO_PU_PD(55),
+       PORT_DATA_IO_PU_PD(56),         PORT_DATA_IO_PU_PD(57),
+       PORT_DATA_IO_PU_PD(58),         PORT_DATA_IO_PU_PD(59),
+
+       PORT_DATA_IO_PU_PD(60),         PORT_DATA_IO_PD(61),
+       PORT_DATA_IO_PD(62),            PORT_DATA_IO_PD(63),
+       PORT_DATA_IO_PD(64),            PORT_DATA_IO_PD(65),
+       PORT_DATA_IO_PU_PD(66),         PORT_DATA_IO_PU_PD(67),
+       PORT_DATA_IO_PU_PD(68),         PORT_DATA_IO_PU_PD(69),
+
+       PORT_DATA_IO_PU_PD(70),         PORT_DATA_IO_PU_PD(71),
+       PORT_DATA_IO_PU_PD(72),         PORT_DATA_IO_PU_PD(73),
+       PORT_DATA_IO_PU_PD(74),         PORT_DATA_IO_PU_PD(75),
+       PORT_DATA_IO_PU_PD(76),         PORT_DATA_IO_PU_PD(77),
+       PORT_DATA_IO_PU_PD(78),         PORT_DATA_IO_PU_PD(79),
+
+       PORT_DATA_IO_PU_PD(80),         PORT_DATA_IO_PU_PD(81),
+       PORT_DATA_IO(82),               PORT_DATA_IO_PU_PD(83),
+       PORT_DATA_IO(84),               PORT_DATA_IO_PD(85),
+       PORT_DATA_IO_PD(86),            PORT_DATA_IO_PD(87),
+       PORT_DATA_IO_PD(88),            PORT_DATA_IO_PD(89),
+
+       PORT_DATA_IO_PD(90),            PORT_DATA_IO_PU_PD(91),
+       PORT_DATA_IO_PU_PD(92),         PORT_DATA_IO_PU_PD(93),
+       PORT_DATA_IO_PU_PD(94),         PORT_DATA_IO_PU_PD(95),
+       PORT_DATA_IO_PU_PD(96),         PORT_DATA_IO_PU_PD(97),
+       PORT_DATA_IO_PU_PD(98),         PORT_DATA_IO_PU_PD(99),
+
+       PORT_DATA_IO_PU_PD(100),        PORT_DATA_IO(101),
+       PORT_DATA_IO_PU(102),           PORT_DATA_IO_PU_PD(103),
+       PORT_DATA_IO_PU(104),           PORT_DATA_IO_PU(105),
+       PORT_DATA_IO_PU_PD(106),        PORT_DATA_IO(107),
+       PORT_DATA_IO(108),              PORT_DATA_IO(109),
+
+       PORT_DATA_IO(110),              PORT_DATA_IO(111),
+       PORT_DATA_IO(112),              PORT_DATA_IO(113),
+       PORT_DATA_IO_PU_PD(114),        PORT_DATA_IO(115),
+       PORT_DATA_IO_PD(116),           PORT_DATA_IO_PD(117),
+       PORT_DATA_IO_PD(118),           PORT_DATA_IO_PD(119),
+
+       PORT_DATA_IO_PD(120),           PORT_DATA_IO_PD(121),
+       PORT_DATA_IO_PD(122),           PORT_DATA_IO_PD(123),
+       PORT_DATA_IO_PD(124),           PORT_DATA_IO(125),
+       PORT_DATA_IO(126),              PORT_DATA_IO(127),
+       PORT_DATA_IO(128),              PORT_DATA_IO(129),
+
+       PORT_DATA_IO(130),              PORT_DATA_IO(131),
+       PORT_DATA_IO(132),              PORT_DATA_IO(133),
+       PORT_DATA_IO(134),              PORT_DATA_IO(135),
+       PORT_DATA_IO(136),              PORT_DATA_IO(137),
+       PORT_DATA_IO(138),              PORT_DATA_IO(139),
+
+       PORT_DATA_IO(140),              PORT_DATA_IO(141),
+       PORT_DATA_IO_PU(142),           PORT_DATA_IO_PU(143),
+       PORT_DATA_IO_PU(144),           PORT_DATA_IO_PU(145),
+       PORT_DATA_IO_PU(146),           PORT_DATA_IO_PU(147),
+       PORT_DATA_IO_PU(148),           PORT_DATA_IO_PU(149),
+
+       PORT_DATA_IO_PU(150),           PORT_DATA_IO_PU(151),
+       PORT_DATA_IO_PU(152),           PORT_DATA_IO_PU(153),
+       PORT_DATA_IO_PU(154),           PORT_DATA_IO_PU(155),
+       PORT_DATA_IO_PU(156),           PORT_DATA_IO_PU(157),
+       PORT_DATA_IO_PD(158),           PORT_DATA_IO_PD(159),
+
+       PORT_DATA_IO_PU_PD(160),        PORT_DATA_IO_PD(161),
+       PORT_DATA_IO_PD(162),           PORT_DATA_IO_PD(163),
+       PORT_DATA_IO_PD(164),           PORT_DATA_IO_PD(165),
+       PORT_DATA_IO_PU(166),           PORT_DATA_IO_PU(167),
+       PORT_DATA_IO_PU(168),           PORT_DATA_IO_PU(169),
+
+       PORT_DATA_IO_PU(170),           PORT_DATA_IO_PU(171),
+       PORT_DATA_IO_PD(172),           PORT_DATA_IO_PD(173),
+       PORT_DATA_IO_PD(174),           PORT_DATA_IO_PD(175),
+       PORT_DATA_IO_PU(176),           PORT_DATA_IO_PU_PD(177),
+       PORT_DATA_IO_PU(178),           PORT_DATA_IO_PD(179),
+
+       PORT_DATA_IO_PD(180),           PORT_DATA_IO_PU(181),
+       PORT_DATA_IO_PU(182),           PORT_DATA_IO(183),
+       PORT_DATA_IO_PD(184),           PORT_DATA_IO_PD(185),
+       PORT_DATA_IO_PD(186),           PORT_DATA_IO_PD(187),
+       PORT_DATA_IO_PD(188),           PORT_DATA_IO_PD(189),
+
+       PORT_DATA_IO_PD(190),           PORT_DATA_IO_PD(191),
+       PORT_DATA_IO_PD(192),           PORT_DATA_IO_PU_PD(193),
+       PORT_DATA_IO_PU_PD(194),        PORT_DATA_IO_PD(195),
+       PORT_DATA_IO_PU_PD(196),        PORT_DATA_IO_PD(197),
+       PORT_DATA_IO_PU_PD(198),        PORT_DATA_IO_PU_PD(199),
+
+       PORT_DATA_IO_PU_PD(200),        PORT_DATA_IO_PU(201),
+       PORT_DATA_IO_PU_PD(202),        PORT_DATA_IO(203),
+       PORT_DATA_IO_PU_PD(204),        PORT_DATA_IO_PU_PD(205),
+       PORT_DATA_IO_PU_PD(206),        PORT_DATA_IO_PU_PD(207),
+       PORT_DATA_IO_PU_PD(208),        PORT_DATA_IO_PD(209),
+
+       PORT_DATA_IO_PD(210),           PORT_DATA_IO_PD(211),
+
+       /* Port0 */
+       PINMUX_DATA(DBGMDT2_MARK,               PORT0_FN1),
+       PINMUX_DATA(FSIAISLD_PORT0_MARK,        PORT0_FN2,      MSEL5CR_3_0),
+       PINMUX_DATA(FSIAOSLD1_MARK,             PORT0_FN3),
+       PINMUX_DATA(LCD0_D22_PORT0_MARK,        PORT0_FN4,      MSEL5CR_6_0),
+       PINMUX_DATA(SCIFA7_RXD_MARK,            PORT0_FN6),
+       PINMUX_DATA(LCD1_D4_MARK,               PORT0_FN7),
+       PINMUX_DATA(IRQ5_PORT0_MARK,            PORT0_FN0,      MSEL1CR_5_0),
+
+       /* Port1 */
+       PINMUX_DATA(DBGMDT1_MARK,               PORT1_FN1),
+       PINMUX_DATA(FMSISLD_PORT1_MARK,         PORT1_FN2,      MSEL5CR_5_0),
+       PINMUX_DATA(FSIAOSLD2_MARK,             PORT1_FN3),
+       PINMUX_DATA(LCD0_D23_PORT1_MARK,        PORT1_FN4,      MSEL5CR_6_0),
+       PINMUX_DATA(SCIFA7_TXD_MARK,            PORT1_FN6),
+       PINMUX_DATA(LCD1_D3_MARK,               PORT1_FN7),
+       PINMUX_DATA(IRQ5_PORT1_MARK,            PORT1_FN0,      MSEL1CR_5_1),
+
+       /* Port2 */
+       PINMUX_DATA(DBGMDT0_MARK,               PORT2_FN1),
+       PINMUX_DATA(SCIFB_SCK_PORT2_MARK,       PORT2_FN2,      MSEL5CR_17_1),
+       PINMUX_DATA(LCD0_D21_PORT2_MARK,        PORT2_FN4,      MSEL5CR_6_0),
+       PINMUX_DATA(LCD1_D2_MARK,               PORT2_FN7),
+       PINMUX_DATA(IRQ0_PORT2_MARK,            PORT2_FN0,      MSEL1CR_0_1),
+
+       /* Port3 */
+       PINMUX_DATA(DBGMD21_MARK,               PORT3_FN1),
+       PINMUX_DATA(SCIFB_RXD_PORT3_MARK,       PORT3_FN2,      MSEL5CR_17_1),
+       PINMUX_DATA(LCD0_D20_PORT3_MARK,        PORT3_FN4,      MSEL5CR_6_0),
+       PINMUX_DATA(LCD1_D1_MARK,               PORT3_FN7),
+
+       /* Port4 */
+       PINMUX_DATA(DBGMD20_MARK,               PORT4_FN1),
+       PINMUX_DATA(SCIFB_TXD_PORT4_MARK,       PORT4_FN2,      MSEL5CR_17_1),
+       PINMUX_DATA(LCD0_D19_PORT4_MARK,        PORT4_FN4,      MSEL5CR_6_0),
+       PINMUX_DATA(LCD1_D0_MARK,               PORT4_FN7),
+
+       /* Port5 */
+       PINMUX_DATA(DBGMD11_MARK,               PORT5_FN1),
+       PINMUX_DATA(BBIF2_TXD2_PORT5_MARK,      PORT5_FN2,      MSEL5CR_0_0),
+       PINMUX_DATA(FSIAISLD_PORT5_MARK,        PORT5_FN4,      MSEL5CR_3_1),
+       PINMUX_DATA(RSPI_SSL0_A_MARK,           PORT5_FN6),
+       PINMUX_DATA(LCD1_VCPWC_MARK,            PORT5_FN7),
+
+       /* Port6 */
+       PINMUX_DATA(DBGMD10_MARK,               PORT6_FN1),
+       PINMUX_DATA(BBIF2_TSYNC2_PORT6_MARK,    PORT6_FN2,      MSEL5CR_0_0),
+       PINMUX_DATA(FMSISLD_PORT6_MARK,         PORT6_FN4,      MSEL5CR_5_1),
+       PINMUX_DATA(RSPI_SSL1_A_MARK,           PORT6_FN6),
+       PINMUX_DATA(LCD1_VEPWC_MARK,            PORT6_FN7),
+
+       /* Port7 */
+       PINMUX_DATA(FSIAOLR_MARK,               PORT7_FN1),
+
+       /* Port8 */
+       PINMUX_DATA(FSIAOBT_MARK,               PORT8_FN1),
+
+       /* Port9 */
+       PINMUX_DATA(FSIAOSLD_MARK,              PORT9_FN1),
+       PINMUX_DATA(FSIASPDIF_PORT9_MARK,       PORT9_FN2,      MSEL5CR_4_0),
+
+       /* Port10 */
+       PINMUX_DATA(FSIAOMC_MARK,               PORT10_FN1),
+       PINMUX_DATA(SCIFA5_RXD_PORT10_MARK,     PORT10_FN3,     MSEL5CR_14_0,   MSEL5CR_15_0),
+       PINMUX_DATA(IRQ3_PORT10_MARK,           PORT10_FN0,     MSEL1CR_3_0),
+
+       /* Port11 */
+       PINMUX_DATA(FSIACK_MARK,                PORT11_FN1),
+       PINMUX_DATA(FSIBCK_MARK,                PORT11_FN2),
+       PINMUX_DATA(IRQ2_PORT11_MARK,           PORT11_FN0,     MSEL1CR_2_0),
+
+       /* Port12 */
+       PINMUX_DATA(FSIAILR_MARK,               PORT12_FN1),
+       PINMUX_DATA(SCIFA4_RXD_PORT12_MARK,     PORT12_FN2,     MSEL5CR_12_0,   MSEL5CR_11_0),
+       PINMUX_DATA(LCD1_RS_MARK,               PORT12_FN6),
+       PINMUX_DATA(LCD1_DISP_MARK,             PORT12_FN7),
+       PINMUX_DATA(IRQ2_PORT12_MARK,           PORT12_FN0,     MSEL1CR_2_1),
+
+       /* Port13 */
+       PINMUX_DATA(FSIAIBT_MARK,               PORT13_FN1),
+       PINMUX_DATA(SCIFA4_TXD_PORT13_MARK,     PORT13_FN2,     MSEL5CR_12_0,   MSEL5CR_11_0),
+       PINMUX_DATA(LCD1_RD_MARK,               PORT13_FN7),
+       PINMUX_DATA(IRQ0_PORT13_MARK,           PORT13_FN0,     MSEL1CR_0_0),
+
+       /* Port14 */
+       PINMUX_DATA(FMSOILR_MARK,               PORT14_FN1),
+       PINMUX_DATA(FMSIILR_MARK,               PORT14_FN2),
+       PINMUX_DATA(VIO_CKO1_MARK,              PORT14_FN3),
+       PINMUX_DATA(LCD1_D23_MARK,              PORT14_FN7),
+       PINMUX_DATA(IRQ3_PORT14_MARK,           PORT14_FN0,     MSEL1CR_3_1),
+
+       /* Port15 */
+       PINMUX_DATA(FMSOIBT_MARK,               PORT15_FN1),
+       PINMUX_DATA(FMSIIBT_MARK,               PORT15_FN2),
+       PINMUX_DATA(VIO_CKO2_MARK,              PORT15_FN3),
+       PINMUX_DATA(LCD1_D22_MARK,              PORT15_FN7),
+       PINMUX_DATA(IRQ4_PORT15_MARK,           PORT15_FN0,     MSEL1CR_4_0),
+
+       /* Port16 */
+       PINMUX_DATA(FMSOOLR_MARK,               PORT16_FN1),
+       PINMUX_DATA(FMSIOLR_MARK,               PORT16_FN2),
+
+       /* Port17 */
+       PINMUX_DATA(FMSOOBT_MARK,               PORT17_FN1),
+       PINMUX_DATA(FMSIOBT_MARK,               PORT17_FN2),
+
+       /* Port18 */
+       PINMUX_DATA(FMSOSLD_MARK,               PORT18_FN1),
+       PINMUX_DATA(FSIASPDIF_PORT18_MARK,      PORT18_FN2,     MSEL5CR_4_1),
+
+       /* Port19 */
+       PINMUX_DATA(FMSICK_MARK,                PORT19_FN1),
+       PINMUX_DATA(CS5A_PORT19_MARK,           PORT19_FN7,     MSEL5CR_2_1),
+       PINMUX_DATA(IRQ10_MARK,                 PORT19_FN0),
+
+       /* Port20 */
+       PINMUX_DATA(FMSOCK_MARK,                PORT20_FN1),
+       PINMUX_DATA(SCIFA5_TXD_PORT20_MARK,     PORT20_FN3,     MSEL5CR_15_0,   MSEL5CR_14_0),
+       PINMUX_DATA(IRQ1_MARK,                  PORT20_FN0),
+
+       /* Port21 */
+       PINMUX_DATA(SCIFA1_CTS_MARK,            PORT21_FN1),
+       PINMUX_DATA(SCIFA4_SCK_PORT21_MARK,     PORT21_FN2,     MSEL5CR_10_0),
+       PINMUX_DATA(TPU0TO1_MARK,               PORT21_FN4),
+       PINMUX_DATA(VIO1_FIELD_MARK,            PORT21_FN5),
+       PINMUX_DATA(STP0_IPD5_MARK,             PORT21_FN6),
+       PINMUX_DATA(LCD1_D10_MARK,              PORT21_FN7),
+
+       /* Port22 */
+       PINMUX_DATA(SCIFA2_SCK_PORT22_MARK,     PORT22_FN1,     MSEL5CR_7_0),
+       PINMUX_DATA(SIM_D_PORT22_MARK,          PORT22_FN4,     MSEL5CR_21_0),
+       PINMUX_DATA(VIO0_D13_PORT22_MARK,       PORT22_FN7,     MSEL5CR_27_1),
+
+       /* Port23 */
+       PINMUX_DATA(SCIFA1_RTS_MARK,            PORT23_FN1),
+       PINMUX_DATA(SCIFA5_SCK_PORT23_MARK,     PORT23_FN3,     MSEL5CR_13_0),
+       PINMUX_DATA(TPU0TO0_MARK,               PORT23_FN4),
+       PINMUX_DATA(VIO_CKO_1_MARK,             PORT23_FN5),
+       PINMUX_DATA(STP0_IPD2_MARK,             PORT23_FN6),
+       PINMUX_DATA(LCD1_D7_MARK,               PORT23_FN7),
+
+       /* Port24 */
+       PINMUX_DATA(VIO0_D15_PORT24_MARK,       PORT24_FN1,     MSEL5CR_27_0),
+       PINMUX_DATA(VIO1_D7_MARK,               PORT24_FN5),
+       PINMUX_DATA(SCIFA6_SCK_MARK,            PORT24_FN6),
+       PINMUX_DATA(SDHI2_CD_PORT24_MARK,       PORT24_FN7,     MSEL5CR_19_0),
+
+       /* Port25 */
+       PINMUX_DATA(VIO0_D14_PORT25_MARK,       PORT25_FN1,     MSEL5CR_27_0),
+       PINMUX_DATA(VIO1_D6_MARK,               PORT25_FN5),
+       PINMUX_DATA(SCIFA6_RXD_MARK,            PORT25_FN6),
+       PINMUX_DATA(SDHI2_WP_PORT25_MARK,       PORT25_FN7,     MSEL5CR_19_0),
+
+       /* Port26 */
+       PINMUX_DATA(VIO0_D13_PORT26_MARK,       PORT26_FN1,     MSEL5CR_27_0),
+       PINMUX_DATA(VIO1_D5_MARK,               PORT26_FN5),
+       PINMUX_DATA(SCIFA6_TXD_MARK,            PORT26_FN6),
+
+       /* Port27 - Port39 Function */
+       PINMUX_DATA(VIO0_D7_MARK,               PORT27_FN1),
+       PINMUX_DATA(VIO0_D6_MARK,               PORT28_FN1),
+       PINMUX_DATA(VIO0_D5_MARK,               PORT29_FN1),
+       PINMUX_DATA(VIO0_D4_MARK,               PORT30_FN1),
+       PINMUX_DATA(VIO0_D3_MARK,               PORT31_FN1),
+       PINMUX_DATA(VIO0_D2_MARK,               PORT32_FN1),
+       PINMUX_DATA(VIO0_D1_MARK,               PORT33_FN1),
+       PINMUX_DATA(VIO0_D0_MARK,               PORT34_FN1),
+       PINMUX_DATA(VIO0_CLK_MARK,              PORT35_FN1),
+       PINMUX_DATA(VIO_CKO_MARK,               PORT36_FN1),
+       PINMUX_DATA(VIO0_HD_MARK,               PORT37_FN1),
+       PINMUX_DATA(VIO0_FIELD_MARK,            PORT38_FN1),
+       PINMUX_DATA(VIO0_VD_MARK,               PORT39_FN1),
+
+       /* Port38 IRQ */
+       PINMUX_DATA(IRQ25_MARK,                 PORT38_FN0),
+
+       /* Port40 */
+       PINMUX_DATA(LCD0_D18_PORT40_MARK,       PORT40_FN4,     MSEL5CR_6_0),
+       PINMUX_DATA(RSPI_CK_A_MARK,             PORT40_FN6),
+       PINMUX_DATA(LCD1_LCLK_MARK,             PORT40_FN7),
+
+       /* Port41 */
+       PINMUX_DATA(LCD0_D17_MARK,              PORT41_FN1),
+       PINMUX_DATA(MSIOF2_SS1_MARK,            PORT41_FN2),
+       PINMUX_DATA(IRQ31_PORT41_MARK,          PORT41_FN0,     MSEL1CR_31_1),
+
+       /* Port42 */
+       PINMUX_DATA(LCD0_D16_MARK,              PORT42_FN1),
+       PINMUX_DATA(MSIOF2_MCK1_MARK,           PORT42_FN2),
+       PINMUX_DATA(IRQ12_PORT42_MARK,          PORT42_FN0,     MSEL1CR_12_1),
+
+       /* Port43 */
+       PINMUX_DATA(LCD0_D15_MARK,              PORT43_FN1),
+       PINMUX_DATA(MSIOF2_MCK0_MARK,           PORT43_FN2),
+       PINMUX_DATA(KEYIN0_PORT43_MARK,         PORT43_FN3,     MSEL4CR_18_0),
+       PINMUX_DATA(DV_D15_MARK,                PORT43_FN6),
+
+       /* Port44 */
+       PINMUX_DATA(LCD0_D14_MARK,              PORT44_FN1),
+       PINMUX_DATA(MSIOF2_RSYNC_MARK,          PORT44_FN2),
+       PINMUX_DATA(KEYIN1_PORT44_MARK,         PORT44_FN3,     MSEL4CR_18_0),
+       PINMUX_DATA(DV_D14_MARK,                PORT44_FN6),
+
+       /* Port45 */
+       PINMUX_DATA(LCD0_D13_MARK,              PORT45_FN1),
+       PINMUX_DATA(MSIOF2_RSCK_MARK,           PORT45_FN2),
+       PINMUX_DATA(KEYIN2_PORT45_MARK,         PORT45_FN3,     MSEL4CR_18_0),
+       PINMUX_DATA(DV_D13_MARK,                PORT45_FN6),
+
+       /* Port46 */
+       PINMUX_DATA(LCD0_D12_MARK,              PORT46_FN1),
+       PINMUX_DATA(KEYIN3_PORT46_MARK,         PORT46_FN3,     MSEL4CR_18_0),
+       PINMUX_DATA(DV_D12_MARK,                PORT46_FN6),
+
+       /* Port47 */
+       PINMUX_DATA(LCD0_D11_MARK,              PORT47_FN1),
+       PINMUX_DATA(KEYIN4_MARK,                PORT47_FN3),
+       PINMUX_DATA(DV_D11_MARK,                PORT47_FN6),
+
+       /* Port48 */
+       PINMUX_DATA(LCD0_D10_MARK,              PORT48_FN1),
+       PINMUX_DATA(KEYIN5_MARK,                PORT48_FN3),
+       PINMUX_DATA(DV_D10_MARK,                PORT48_FN6),
+
+       /* Port49 */
+       PINMUX_DATA(LCD0_D9_MARK,               PORT49_FN1),
+       PINMUX_DATA(KEYIN6_MARK,                PORT49_FN3),
+       PINMUX_DATA(DV_D9_MARK,                 PORT49_FN6),
+       PINMUX_DATA(IRQ30_PORT49_MARK,          PORT49_FN0,     MSEL1CR_30_1),
+
+       /* Port50 */
+       PINMUX_DATA(LCD0_D8_MARK,               PORT50_FN1),
+       PINMUX_DATA(KEYIN7_MARK,                PORT50_FN3),
+       PINMUX_DATA(DV_D8_MARK,                 PORT50_FN6),
+       PINMUX_DATA(IRQ29_PORT50_MARK,          PORT50_FN0,     MSEL1CR_29_1),
+
+       /* Port51 */
+       PINMUX_DATA(LCD0_D7_MARK,               PORT51_FN1),
+       PINMUX_DATA(KEYOUT0_MARK,               PORT51_FN3),
+       PINMUX_DATA(DV_D7_MARK,                 PORT51_FN6),
+
+       /* Port52 */
+       PINMUX_DATA(LCD0_D6_MARK,               PORT52_FN1),
+       PINMUX_DATA(KEYOUT1_MARK,               PORT52_FN3),
+       PINMUX_DATA(DV_D6_MARK,                 PORT52_FN6),
+
+       /* Port53 */
+       PINMUX_DATA(LCD0_D5_MARK,               PORT53_FN1),
+       PINMUX_DATA(KEYOUT2_MARK,               PORT53_FN3),
+       PINMUX_DATA(DV_D5_MARK,                 PORT53_FN6),
+
+       /* Port54 */
+       PINMUX_DATA(LCD0_D4_MARK,               PORT54_FN1),
+       PINMUX_DATA(KEYOUT3_MARK,               PORT54_FN3),
+       PINMUX_DATA(DV_D4_MARK,                 PORT54_FN6),
+
+       /* Port55 */
+       PINMUX_DATA(LCD0_D3_MARK,               PORT55_FN1),
+       PINMUX_DATA(KEYOUT4_MARK,               PORT55_FN3),
+       PINMUX_DATA(KEYIN3_PORT55_MARK,         PORT55_FN4,     MSEL4CR_18_1),
+       PINMUX_DATA(DV_D3_MARK,                 PORT55_FN6),
+
+       /* Port56 */
+       PINMUX_DATA(LCD0_D2_MARK,               PORT56_FN1),
+       PINMUX_DATA(KEYOUT5_MARK,               PORT56_FN3),
+       PINMUX_DATA(KEYIN2_PORT56_MARK,         PORT56_FN4,     MSEL4CR_18_1),
+       PINMUX_DATA(DV_D2_MARK,                 PORT56_FN6),
+       PINMUX_DATA(IRQ28_PORT56_MARK,          PORT56_FN0,     MSEL1CR_28_1),
+
+       /* Port57 */
+       PINMUX_DATA(LCD0_D1_MARK,               PORT57_FN1),
+       PINMUX_DATA(KEYOUT6_MARK,               PORT57_FN3),
+       PINMUX_DATA(KEYIN1_PORT57_MARK,         PORT57_FN4,     MSEL4CR_18_1),
+       PINMUX_DATA(DV_D1_MARK,                 PORT57_FN6),
+       PINMUX_DATA(IRQ27_PORT57_MARK,          PORT57_FN0,     MSEL1CR_27_1),
+
+       /* Port58 */
+       PINMUX_DATA(LCD0_D0_MARK,               PORT58_FN1),
+       PINMUX_DATA(KEYOUT7_MARK,               PORT58_FN3),
+       PINMUX_DATA(KEYIN0_PORT58_MARK,         PORT58_FN4,     MSEL4CR_18_1),
+       PINMUX_DATA(DV_D0_MARK,                 PORT58_FN6),
+       PINMUX_DATA(IRQ26_PORT58_MARK,          PORT58_FN0,     MSEL1CR_26_1),
+
+       /* Port59 */
+       PINMUX_DATA(LCD0_VCPWC_MARK,            PORT59_FN1),
+       PINMUX_DATA(BBIF2_TSCK2_PORT59_MARK,    PORT59_FN2,     MSEL5CR_0_0),
+       PINMUX_DATA(RSPI_MOSI_A_MARK,           PORT59_FN6),
+
+       /* Port60 */
+       PINMUX_DATA(LCD0_VEPWC_MARK,            PORT60_FN1),
+       PINMUX_DATA(BBIF2_RXD2_PORT60_MARK,     PORT60_FN2,     MSEL5CR_0_0),
+       PINMUX_DATA(RSPI_MISO_A_MARK,           PORT60_FN6),
+
+       /* Port61 */
+       PINMUX_DATA(LCD0_DON_MARK,              PORT61_FN1),
+       PINMUX_DATA(MSIOF2_TXD_MARK,            PORT61_FN2),
+
+       /* Port62 */
+       PINMUX_DATA(LCD0_DCK_MARK,              PORT62_FN1),
+       PINMUX_DATA(LCD0_WR_MARK,               PORT62_FN4),
+       PINMUX_DATA(DV_CLK_MARK,                PORT62_FN6),
+       PINMUX_DATA(IRQ15_PORT62_MARK,          PORT62_FN0,     MSEL1CR_15_1),
+
+       /* Port63 */
+       PINMUX_DATA(LCD0_VSYN_MARK,             PORT63_FN1),
+       PINMUX_DATA(DV_VSYNC_MARK,              PORT63_FN6),
+       PINMUX_DATA(IRQ14_PORT63_MARK,          PORT63_FN0,     MSEL1CR_14_1),
+
+       /* Port64 */
+       PINMUX_DATA(LCD0_HSYN_MARK,             PORT64_FN1),
+       PINMUX_DATA(LCD0_CS_MARK,               PORT64_FN4),
+       PINMUX_DATA(DV_HSYNC_MARK,              PORT64_FN6),
+       PINMUX_DATA(IRQ13_PORT64_MARK,          PORT64_FN0,     MSEL1CR_13_1),
+
+       /* Port65 */
+       PINMUX_DATA(LCD0_DISP_MARK,             PORT65_FN1),
+       PINMUX_DATA(MSIOF2_TSCK_MARK,           PORT65_FN2),
+       PINMUX_DATA(LCD0_RS_MARK,               PORT65_FN4),
+
+       /* Port66 */
+       PINMUX_DATA(MEMC_INT_MARK,              PORT66_FN1),
+       PINMUX_DATA(TPU0TO2_PORT66_MARK,        PORT66_FN3,     MSEL5CR_25_0),
+       PINMUX_DATA(MMC0_CLK_PORT66_MARK,       PORT66_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(SDHI1_CLK_MARK,             PORT66_FN6),
+
+       /* Port67 - Port73 Function1 */
+       PINMUX_DATA(MEMC_CS0_MARK,              PORT67_FN1),
+       PINMUX_DATA(MEMC_AD8_MARK,              PORT68_FN1),
+       PINMUX_DATA(MEMC_AD9_MARK,              PORT69_FN1),
+       PINMUX_DATA(MEMC_AD10_MARK,             PORT70_FN1),
+       PINMUX_DATA(MEMC_AD11_MARK,             PORT71_FN1),
+       PINMUX_DATA(MEMC_AD12_MARK,             PORT72_FN1),
+       PINMUX_DATA(MEMC_AD13_MARK,             PORT73_FN1),
+
+       /* Port67 - Port73 Function2 */
+       PINMUX_DATA(MSIOF1_SS1_PORT67_MARK,     PORT67_FN2,     MSEL4CR_10_1),
+       PINMUX_DATA(MSIOF1_RSCK_MARK,           PORT68_FN2),
+       PINMUX_DATA(MSIOF1_RSYNC_MARK,          PORT69_FN2),
+       PINMUX_DATA(MSIOF1_MCK0_MARK,           PORT70_FN2),
+       PINMUX_DATA(MSIOF1_MCK1_MARK,           PORT71_FN2),
+       PINMUX_DATA(MSIOF1_TSCK_PORT72_MARK,    PORT72_FN2,     MSEL4CR_10_1),
+       PINMUX_DATA(MSIOF1_TSYNC_PORT73_MARK,   PORT73_FN2,     MSEL4CR_10_1),
+
+       /* Port67 - Port73 Function4 */
+       PINMUX_DATA(MMC0_CMD_PORT67_MARK,       PORT67_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(MMC0_D0_PORT68_MARK,        PORT68_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(MMC0_D1_PORT69_MARK,        PORT69_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(MMC0_D2_PORT70_MARK,        PORT70_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(MMC0_D3_PORT71_MARK,        PORT71_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(MMC0_D4_PORT72_MARK,        PORT72_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(MMC0_D5_PORT73_MARK,        PORT73_FN4,     MSEL4CR_15_0),
+
+       /* Port67 - Port73 Function6 */
+       PINMUX_DATA(SDHI1_CMD_MARK,             PORT67_FN6),
+       PINMUX_DATA(SDHI1_D0_MARK,              PORT68_FN6),
+       PINMUX_DATA(SDHI1_D1_MARK,              PORT69_FN6),
+       PINMUX_DATA(SDHI1_D2_MARK,              PORT70_FN6),
+       PINMUX_DATA(SDHI1_D3_MARK,              PORT71_FN6),
+       PINMUX_DATA(SDHI1_CD_MARK,              PORT72_FN6),
+       PINMUX_DATA(SDHI1_WP_MARK,              PORT73_FN6),
+
+       /* Port67 - Port71 IRQ */
+       PINMUX_DATA(IRQ20_MARK,                 PORT67_FN0),
+       PINMUX_DATA(IRQ16_PORT68_MARK,          PORT68_FN0,     MSEL1CR_16_0),
+       PINMUX_DATA(IRQ17_MARK,                 PORT69_FN0),
+       PINMUX_DATA(IRQ18_MARK,                 PORT70_FN0),
+       PINMUX_DATA(IRQ19_MARK,                 PORT71_FN0),
+
+       /* Port74 */
+       PINMUX_DATA(MEMC_AD14_MARK,             PORT74_FN1),
+       PINMUX_DATA(MSIOF1_TXD_PORT74_MARK,     PORT74_FN2,     MSEL4CR_10_1),
+       PINMUX_DATA(MMC0_D6_PORT74_MARK,        PORT74_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(STP1_IPD7_MARK,             PORT74_FN6),
+       PINMUX_DATA(LCD1_D21_MARK,              PORT74_FN7),
+
+       /* Port75 */
+       PINMUX_DATA(MEMC_AD15_MARK,             PORT75_FN1),
+       PINMUX_DATA(MSIOF1_RXD_PORT75_MARK,     PORT75_FN2,     MSEL4CR_10_1),
+       PINMUX_DATA(MMC0_D7_PORT75_MARK,        PORT75_FN4,     MSEL4CR_15_0),
+       PINMUX_DATA(STP1_IPD6_MARK,             PORT75_FN6),
+       PINMUX_DATA(LCD1_D20_MARK,              PORT75_FN7),
+
+       /* Port76 - Port80 Function */
+       PINMUX_DATA(SDHI0_CMD_MARK,             PORT76_FN1),
+       PINMUX_DATA(SDHI0_D0_MARK,              PORT77_FN1),
+       PINMUX_DATA(SDHI0_D1_MARK,              PORT78_FN1),
+       PINMUX_DATA(SDHI0_D2_MARK,              PORT79_FN1),
+       PINMUX_DATA(SDHI0_D3_MARK,              PORT80_FN1),
+
+       /* Port81 */
+       PINMUX_DATA(SDHI0_CD_MARK,              PORT81_FN1),
+       PINMUX_DATA(IRQ26_PORT81_MARK,          PORT81_FN0,     MSEL1CR_26_0),
+
+       /* Port82 - Port88 Function */
+       PINMUX_DATA(SDHI0_CLK_MARK,             PORT82_FN1),
+       PINMUX_DATA(SDHI0_WP_MARK,              PORT83_FN1),
+       PINMUX_DATA(RESETOUTS_MARK,             PORT84_FN1),
+       PINMUX_DATA(USB0_PPON_MARK,             PORT85_FN1),
+       PINMUX_DATA(USB0_OCI_MARK,              PORT86_FN1),
+       PINMUX_DATA(USB1_PPON_MARK,             PORT87_FN1),
+       PINMUX_DATA(USB1_OCI_MARK,              PORT88_FN1),
+
+       /* Port89 */
+       PINMUX_DATA(DREQ0_MARK,                 PORT89_FN1),
+       PINMUX_DATA(BBIF2_TSCK2_PORT89_MARK,    PORT89_FN2,     MSEL5CR_0_1),
+       PINMUX_DATA(RSPI_SSL3_A_MARK,           PORT89_FN6),
+
+       /* Port90 */
+       PINMUX_DATA(DACK0_MARK,                 PORT90_FN1),
+       PINMUX_DATA(BBIF2_RXD2_PORT90_MARK,     PORT90_FN2,     MSEL5CR_0_1),
+       PINMUX_DATA(RSPI_SSL2_A_MARK,           PORT90_FN6),
+       PINMUX_DATA(WAIT_PORT90_MARK,           PORT90_FN7,     MSEL5CR_2_1),
+
+       /* Port91 */
+       PINMUX_DATA(MEMC_AD0_MARK,              PORT91_FN1),
+       PINMUX_DATA(BBIF1_RXD_MARK,             PORT91_FN2),
+       PINMUX_DATA(SCIFA5_TXD_PORT91_MARK,     PORT91_FN3,     MSEL5CR_15_1,   MSEL5CR_14_0),
+       PINMUX_DATA(LCD1_D5_MARK,               PORT91_FN7),
+
+       /* Port92 */
+       PINMUX_DATA(MEMC_AD1_MARK,              PORT92_FN1),
+       PINMUX_DATA(BBIF1_TSYNC_MARK,           PORT92_FN2),
+       PINMUX_DATA(SCIFA5_RXD_PORT92_MARK,     PORT92_FN3,     MSEL5CR_15_1,   MSEL5CR_14_0),
+       PINMUX_DATA(STP0_IPD1_MARK,             PORT92_FN6),
+       PINMUX_DATA(LCD1_D6_MARK,               PORT92_FN7),
+
+       /* Port93 */
+       PINMUX_DATA(MEMC_AD2_MARK,              PORT93_FN1),
+       PINMUX_DATA(BBIF1_TSCK_MARK,            PORT93_FN2),
+       PINMUX_DATA(SCIFA4_TXD_PORT93_MARK,     PORT93_FN3,     MSEL5CR_12_1,   MSEL5CR_11_0),
+       PINMUX_DATA(STP0_IPD3_MARK,             PORT93_FN6),
+       PINMUX_DATA(LCD1_D8_MARK,               PORT93_FN7),
+
+       /* Port94 */
+       PINMUX_DATA(MEMC_AD3_MARK,              PORT94_FN1),
+       PINMUX_DATA(BBIF1_TXD_MARK,             PORT94_FN2),
+       PINMUX_DATA(SCIFA4_RXD_PORT94_MARK,     PORT94_FN3,     MSEL5CR_12_1,   MSEL5CR_11_0),
+       PINMUX_DATA(STP0_IPD4_MARK,             PORT94_FN6),
+       PINMUX_DATA(LCD1_D9_MARK,               PORT94_FN7),
+
+       /* Port95 */
+       PINMUX_DATA(MEMC_CS1_MARK,              PORT95_FN1,     MSEL4CR_6_0),
+       PINMUX_DATA(MEMC_A1_MARK,               PORT95_FN1,     MSEL4CR_6_1),
+
+       PINMUX_DATA(SCIFA2_CTS_MARK,            PORT95_FN2),
+       PINMUX_DATA(SIM_RST_MARK,               PORT95_FN4),
+       PINMUX_DATA(VIO0_D14_PORT95_MARK,       PORT95_FN7,     MSEL5CR_27_1),
+       PINMUX_DATA(IRQ22_MARK,                 PORT95_FN0),
+
+       /* Port96 */
+       PINMUX_DATA(MEMC_ADV_MARK,              PORT96_FN1,     MSEL4CR_6_0),
+       PINMUX_DATA(MEMC_DREQ0_MARK,            PORT96_FN1,     MSEL4CR_6_1),
+
+       PINMUX_DATA(SCIFA2_RTS_MARK,            PORT96_FN2),
+       PINMUX_DATA(SIM_CLK_MARK,               PORT96_FN4),
+       PINMUX_DATA(VIO0_D15_PORT96_MARK,       PORT96_FN7,     MSEL5CR_27_1),
+       PINMUX_DATA(IRQ23_MARK,                 PORT96_FN0),
+
+       /* Port97 */
+       PINMUX_DATA(MEMC_AD4_MARK,              PORT97_FN1),
+       PINMUX_DATA(BBIF1_RSCK_MARK,            PORT97_FN2),
+       PINMUX_DATA(LCD1_CS_MARK,               PORT97_FN6),
+       PINMUX_DATA(LCD1_HSYN_MARK,             PORT97_FN7),
+       PINMUX_DATA(IRQ12_PORT97_MARK,          PORT97_FN0,     MSEL1CR_12_0),
+
+       /* Port98 */
+       PINMUX_DATA(MEMC_AD5_MARK,              PORT98_FN1),
+       PINMUX_DATA(BBIF1_RSYNC_MARK,           PORT98_FN2),
+       PINMUX_DATA(LCD1_VSYN_MARK,             PORT98_FN7),
+       PINMUX_DATA(IRQ13_PORT98_MARK,          PORT98_FN0,     MSEL1CR_13_0),
+
+       /* Port99 */
+       PINMUX_DATA(MEMC_AD6_MARK,              PORT99_FN1),
+       PINMUX_DATA(BBIF1_FLOW_MARK,            PORT99_FN2),
+       PINMUX_DATA(LCD1_WR_MARK,               PORT99_FN6),
+       PINMUX_DATA(LCD1_DCK_MARK,              PORT99_FN7),
+       PINMUX_DATA(IRQ14_PORT99_MARK,          PORT99_FN0,     MSEL1CR_14_0),
+
+       /* Port100 */
+       PINMUX_DATA(MEMC_AD7_MARK,              PORT100_FN1),
+       PINMUX_DATA(BBIF1_RX_FLOW_N_MARK,       PORT100_FN2),
+       PINMUX_DATA(LCD1_DON_MARK,              PORT100_FN7),
+       PINMUX_DATA(IRQ15_PORT100_MARK,         PORT100_FN0,    MSEL1CR_15_0),
+
+       /* Port101 */
+       PINMUX_DATA(FCE0_MARK,                  PORT101_FN1),
+
+       /* Port102 */
+       PINMUX_DATA(FRB_MARK,                   PORT102_FN1),
+       PINMUX_DATA(LCD0_LCLK_PORT102_MARK,     PORT102_FN4,    MSEL5CR_6_0),
+
+       /* Port103 */
+       PINMUX_DATA(CS5B_MARK,                  PORT103_FN1),
+       PINMUX_DATA(FCE1_MARK,                  PORT103_FN2),
+       PINMUX_DATA(MMC1_CLK_PORT103_MARK,      PORT103_FN3,    MSEL4CR_15_1),
+
+       /* Port104 */
+       PINMUX_DATA(CS6A_MARK,                  PORT104_FN1),
+       PINMUX_DATA(MMC1_CMD_PORT104_MARK,      PORT104_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(IRQ11_MARK,                 PORT104_FN0),
+
+       /* Port105 */
+       PINMUX_DATA(CS5A_PORT105_MARK,          PORT105_FN1,    MSEL5CR_2_0),
+       PINMUX_DATA(SCIFA3_RTS_PORT105_MARK,    PORT105_FN4,    MSEL5CR_8_0),
+
+       /* Port106 */
+       PINMUX_DATA(IOIS16_MARK,                PORT106_FN1),
+       PINMUX_DATA(IDE_EXBUF_ENB_MARK,         PORT106_FN6),
+
+       /* Port107 - Port115 Function */
+       PINMUX_DATA(WE3_ICIOWR_MARK,            PORT107_FN1),
+       PINMUX_DATA(WE2_ICIORD_MARK,            PORT108_FN1),
+       PINMUX_DATA(CS0_MARK,                   PORT109_FN1),
+       PINMUX_DATA(CS2_MARK,                   PORT110_FN1),
+       PINMUX_DATA(CS4_MARK,                   PORT111_FN1),
+       PINMUX_DATA(WE1_MARK,                   PORT112_FN1),
+       PINMUX_DATA(WE0_FWE_MARK,               PORT113_FN1),
+       PINMUX_DATA(RDWR_MARK,                  PORT114_FN1),
+       PINMUX_DATA(RD_FSC_MARK,                PORT115_FN1),
+
+       /* Port116 */
+       PINMUX_DATA(A25_MARK,                   PORT116_FN1),
+       PINMUX_DATA(MSIOF0_SS2_MARK,            PORT116_FN2),
+       PINMUX_DATA(MSIOF1_SS2_PORT116_MARK,    PORT116_FN3,    MSEL4CR_10_0),
+       PINMUX_DATA(SCIFA3_SCK_PORT116_MARK,    PORT116_FN4,    MSEL5CR_8_0),
+       PINMUX_DATA(GPO1_MARK,                  PORT116_FN5),
+
+       /* Port117 */
+       PINMUX_DATA(A24_MARK,                   PORT117_FN1),
+       PINMUX_DATA(MSIOF0_SS1_MARK,            PORT117_FN2),
+       PINMUX_DATA(MSIOF1_SS1_PORT117_MARK,    PORT117_FN3,    MSEL4CR_10_0),
+       PINMUX_DATA(SCIFA3_CTS_PORT117_MARK,    PORT117_FN4,    MSEL5CR_8_0),
+       PINMUX_DATA(GPO0_MARK,                  PORT117_FN5),
+
+       /* Port118 */
+       PINMUX_DATA(A23_MARK,                   PORT118_FN1),
+       PINMUX_DATA(MSIOF0_MCK1_MARK,           PORT118_FN2),
+       PINMUX_DATA(MSIOF1_RXD_PORT118_MARK,    PORT118_FN3,    MSEL4CR_10_0),
+       PINMUX_DATA(GPI1_MARK,                  PORT118_FN5),
+       PINMUX_DATA(IRQ9_PORT118_MARK,          PORT118_FN0,    MSEL1CR_9_0),
+
+       /* Port119 */
+       PINMUX_DATA(A22_MARK,                   PORT119_FN1),
+       PINMUX_DATA(MSIOF0_MCK0_MARK,           PORT119_FN2),
+       PINMUX_DATA(MSIOF1_TXD_PORT119_MARK,    PORT119_FN3,    MSEL4CR_10_0),
+       PINMUX_DATA(GPI0_MARK,                  PORT119_FN5),
+       PINMUX_DATA(IRQ8_MARK,                  PORT119_FN0),
+
+       /* Port120 */
+       PINMUX_DATA(A21_MARK,                   PORT120_FN1),
+       PINMUX_DATA(MSIOF0_RSYNC_MARK,          PORT120_FN2),
+       PINMUX_DATA(MSIOF1_TSYNC_PORT120_MARK,  PORT120_FN3,    MSEL4CR_10_0),
+       PINMUX_DATA(IRQ7_PORT120_MARK,          PORT120_FN0,    MSEL1CR_7_1),
+
+       /* Port121 */
+       PINMUX_DATA(A20_MARK,                   PORT121_FN1),
+       PINMUX_DATA(MSIOF0_RSCK_MARK,           PORT121_FN2),
+       PINMUX_DATA(MSIOF1_TSCK_PORT121_MARK,   PORT121_FN3,    MSEL4CR_10_0),
+       PINMUX_DATA(IRQ6_PORT121_MARK,          PORT121_FN0,    MSEL1CR_6_0),
+
+       /* Port122 */
+       PINMUX_DATA(A19_MARK,                   PORT122_FN1),
+       PINMUX_DATA(MSIOF0_RXD_MARK,            PORT122_FN2),
+
+       /* Port123 */
+       PINMUX_DATA(A18_MARK,                   PORT123_FN1),
+       PINMUX_DATA(MSIOF0_TSCK_MARK,           PORT123_FN2),
+
+       /* Port124 */
+       PINMUX_DATA(A17_MARK,                   PORT124_FN1),
+       PINMUX_DATA(MSIOF0_TSYNC_MARK,          PORT124_FN2),
+
+       /* Port125 - Port141 Function */
+       PINMUX_DATA(A16_MARK,                   PORT125_FN1),
+       PINMUX_DATA(A15_MARK,                   PORT126_FN1),
+       PINMUX_DATA(A14_MARK,                   PORT127_FN1),
+       PINMUX_DATA(A13_MARK,                   PORT128_FN1),
+       PINMUX_DATA(A12_MARK,                   PORT129_FN1),
+       PINMUX_DATA(A11_MARK,                   PORT130_FN1),
+       PINMUX_DATA(A10_MARK,                   PORT131_FN1),
+       PINMUX_DATA(A9_MARK,                    PORT132_FN1),
+       PINMUX_DATA(A8_MARK,                    PORT133_FN1),
+       PINMUX_DATA(A7_MARK,                    PORT134_FN1),
+       PINMUX_DATA(A6_MARK,                    PORT135_FN1),
+       PINMUX_DATA(A5_FCDE_MARK,               PORT136_FN1),
+       PINMUX_DATA(A4_FOE_MARK,                PORT137_FN1),
+       PINMUX_DATA(A3_MARK,                    PORT138_FN1),
+       PINMUX_DATA(A2_MARK,                    PORT139_FN1),
+       PINMUX_DATA(A1_MARK,                    PORT140_FN1),
+       PINMUX_DATA(CKO_MARK,                   PORT141_FN1),
+
+       /* Port142 - Port157 Function1 */
+       PINMUX_DATA(D15_NAF15_MARK,             PORT142_FN1),
+       PINMUX_DATA(D14_NAF14_MARK,             PORT143_FN1),
+       PINMUX_DATA(D13_NAF13_MARK,             PORT144_FN1),
+       PINMUX_DATA(D12_NAF12_MARK,             PORT145_FN1),
+       PINMUX_DATA(D11_NAF11_MARK,             PORT146_FN1),
+       PINMUX_DATA(D10_NAF10_MARK,             PORT147_FN1),
+       PINMUX_DATA(D9_NAF9_MARK,               PORT148_FN1),
+       PINMUX_DATA(D8_NAF8_MARK,               PORT149_FN1),
+       PINMUX_DATA(D7_NAF7_MARK,               PORT150_FN1),
+       PINMUX_DATA(D6_NAF6_MARK,               PORT151_FN1),
+       PINMUX_DATA(D5_NAF5_MARK,               PORT152_FN1),
+       PINMUX_DATA(D4_NAF4_MARK,               PORT153_FN1),
+       PINMUX_DATA(D3_NAF3_MARK,               PORT154_FN1),
+       PINMUX_DATA(D2_NAF2_MARK,               PORT155_FN1),
+       PINMUX_DATA(D1_NAF1_MARK,               PORT156_FN1),
+       PINMUX_DATA(D0_NAF0_MARK,               PORT157_FN1),
+
+       /* Port142 - Port149 Function3 */
+       PINMUX_DATA(MMC1_D7_PORT142_MARK,       PORT142_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(MMC1_D6_PORT143_MARK,       PORT143_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(MMC1_D5_PORT144_MARK,       PORT144_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(MMC1_D4_PORT145_MARK,       PORT145_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(MMC1_D3_PORT146_MARK,       PORT146_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(MMC1_D2_PORT147_MARK,       PORT147_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(MMC1_D1_PORT148_MARK,       PORT148_FN3,    MSEL4CR_15_1),
+       PINMUX_DATA(MMC1_D0_PORT149_MARK,       PORT149_FN3,    MSEL4CR_15_1),
+
+       /* Port158 */
+       PINMUX_DATA(D31_MARK,                   PORT158_FN1),
+       PINMUX_DATA(SCIFA3_SCK_PORT158_MARK,    PORT158_FN2,    MSEL5CR_8_1),
+       PINMUX_DATA(RMII_REF125CK_MARK,         PORT158_FN3),
+       PINMUX_DATA(LCD0_D21_PORT158_MARK,      PORT158_FN4,    MSEL5CR_6_1),
+       PINMUX_DATA(IRDA_FIRSEL_MARK,           PORT158_FN5),
+       PINMUX_DATA(IDE_D15_MARK,               PORT158_FN6),
+
+       /* Port159 */
+       PINMUX_DATA(D30_MARK,                   PORT159_FN1),
+       PINMUX_DATA(SCIFA3_RXD_PORT159_MARK,    PORT159_FN2,    MSEL5CR_8_1),
+       PINMUX_DATA(RMII_REF50CK_MARK,          PORT159_FN3),
+       PINMUX_DATA(LCD0_D23_PORT159_MARK,      PORT159_FN4,    MSEL5CR_6_1),
+       PINMUX_DATA(IDE_D14_MARK,               PORT159_FN6),
+
+       /* Port160 */
+       PINMUX_DATA(D29_MARK,                   PORT160_FN1),
+       PINMUX_DATA(SCIFA3_TXD_PORT160_MARK,    PORT160_FN2,    MSEL5CR_8_1),
+       PINMUX_DATA(LCD0_D22_PORT160_MARK,      PORT160_FN4,    MSEL5CR_6_1),
+       PINMUX_DATA(VIO1_HD_MARK,               PORT160_FN5),
+       PINMUX_DATA(IDE_D13_MARK,               PORT160_FN6),
+
+       /* Port161 */
+       PINMUX_DATA(D28_MARK,                   PORT161_FN1),
+       PINMUX_DATA(SCIFA3_RTS_PORT161_MARK,    PORT161_FN2,    MSEL5CR_8_1),
+       PINMUX_DATA(ET_RX_DV_MARK,              PORT161_FN3),
+       PINMUX_DATA(LCD0_D20_PORT161_MARK,      PORT161_FN4,    MSEL5CR_6_1),
+       PINMUX_DATA(IRDA_IN_MARK,               PORT161_FN5),
+       PINMUX_DATA(IDE_D12_MARK,               PORT161_FN6),
+
+       /* Port162 */
+       PINMUX_DATA(D27_MARK,                   PORT162_FN1),
+       PINMUX_DATA(SCIFA3_CTS_PORT162_MARK,    PORT162_FN2,    MSEL5CR_8_1),
+       PINMUX_DATA(LCD0_D19_PORT162_MARK,      PORT162_FN4,    MSEL5CR_6_1),
+       PINMUX_DATA(IRDA_OUT_MARK,              PORT162_FN5),
+       PINMUX_DATA(IDE_D11_MARK,               PORT162_FN6),
+
+       /* Port163 */
+       PINMUX_DATA(D26_MARK,                   PORT163_FN1),
+       PINMUX_DATA(MSIOF2_SS2_MARK,            PORT163_FN2),
+       PINMUX_DATA(ET_COL_MARK,                PORT163_FN3),
+       PINMUX_DATA(LCD0_D18_PORT163_MARK,      PORT163_FN4,    MSEL5CR_6_1),
+       PINMUX_DATA(IROUT_MARK,                 PORT163_FN5),
+       PINMUX_DATA(IDE_D10_MARK,               PORT163_FN6),
+
+       /* Port164 */
+       PINMUX_DATA(D25_MARK,                   PORT164_FN1),
+       PINMUX_DATA(MSIOF2_TSYNC_MARK,          PORT164_FN2),
+       PINMUX_DATA(ET_PHY_INT_MARK,            PORT164_FN3),
+       PINMUX_DATA(LCD0_RD_MARK,               PORT164_FN4),
+       PINMUX_DATA(IDE_D9_MARK,                PORT164_FN6),
+
+       /* Port165 */
+       PINMUX_DATA(D24_MARK,                   PORT165_FN1),
+       PINMUX_DATA(MSIOF2_RXD_MARK,            PORT165_FN2),
+       PINMUX_DATA(LCD0_LCLK_PORT165_MARK,     PORT165_FN4,    MSEL5CR_6_1),
+       PINMUX_DATA(IDE_D8_MARK,                PORT165_FN6),
+
+       /* Port166 - Port171 Function1 */
+       PINMUX_DATA(D21_MARK,                   PORT166_FN1),
+       PINMUX_DATA(D20_MARK,                   PORT167_FN1),
+       PINMUX_DATA(D19_MARK,                   PORT168_FN1),
+       PINMUX_DATA(D18_MARK,                   PORT169_FN1),
+       PINMUX_DATA(D17_MARK,                   PORT170_FN1),
+       PINMUX_DATA(D16_MARK,                   PORT171_FN1),
+
+       /* Port166 - Port171 Function3 */
+       PINMUX_DATA(ET_ETXD5_MARK,              PORT166_FN3),
+       PINMUX_DATA(ET_ETXD4_MARK,              PORT167_FN3),
+       PINMUX_DATA(ET_ETXD3_MARK,              PORT168_FN3),
+       PINMUX_DATA(ET_ETXD2_MARK,              PORT169_FN3),
+       PINMUX_DATA(ET_ETXD1_MARK,              PORT170_FN3),
+       PINMUX_DATA(ET_ETXD0_MARK,              PORT171_FN3),
+
+       /* Port166 - Port171 Function6 */
+       PINMUX_DATA(IDE_D5_MARK,                PORT166_FN6),
+       PINMUX_DATA(IDE_D4_MARK,                PORT167_FN6),
+       PINMUX_DATA(IDE_D3_MARK,                PORT168_FN6),
+       PINMUX_DATA(IDE_D2_MARK,                PORT169_FN6),
+       PINMUX_DATA(IDE_D1_MARK,                PORT170_FN6),
+       PINMUX_DATA(IDE_D0_MARK,                PORT171_FN6),
+
+       /* Port167 - Port171 IRQ */
+       PINMUX_DATA(IRQ31_PORT167_MARK,         PORT167_FN0,    MSEL1CR_31_0),
+       PINMUX_DATA(IRQ27_PORT168_MARK,         PORT168_FN0,    MSEL1CR_27_0),
+       PINMUX_DATA(IRQ28_PORT169_MARK,         PORT169_FN0,    MSEL1CR_28_0),
+       PINMUX_DATA(IRQ29_PORT170_MARK,         PORT170_FN0,    MSEL1CR_29_0),
+       PINMUX_DATA(IRQ30_PORT171_MARK,         PORT171_FN0,    MSEL1CR_30_0),
+
+       /* Port172 */
+       PINMUX_DATA(D23_MARK,                   PORT172_FN1),
+       PINMUX_DATA(SCIFB_RTS_PORT172_MARK,     PORT172_FN2,    MSEL5CR_17_1),
+       PINMUX_DATA(ET_ETXD7_MARK,              PORT172_FN3),
+       PINMUX_DATA(IDE_D7_MARK,                PORT172_FN6),
+       PINMUX_DATA(IRQ4_PORT172_MARK,          PORT172_FN0,    MSEL1CR_4_1),
+
+       /* Port173 */
+       PINMUX_DATA(D22_MARK,                   PORT173_FN1),
+       PINMUX_DATA(SCIFB_CTS_PORT173_MARK,     PORT173_FN2,    MSEL5CR_17_1),
+       PINMUX_DATA(ET_ETXD6_MARK,              PORT173_FN3),
+       PINMUX_DATA(IDE_D6_MARK,                PORT173_FN6),
+       PINMUX_DATA(IRQ6_PORT173_MARK,          PORT173_FN0,    MSEL1CR_6_1),
+
+       /* Port174 */
+       PINMUX_DATA(A26_MARK,                   PORT174_FN1),
+       PINMUX_DATA(MSIOF0_TXD_MARK,            PORT174_FN2),
+       PINMUX_DATA(ET_RX_CLK_MARK,             PORT174_FN3),
+       PINMUX_DATA(SCIFA3_RXD_PORT174_MARK,    PORT174_FN4,    MSEL5CR_8_0),
+
+       /* Port175 */
+       PINMUX_DATA(A0_MARK,                    PORT175_FN1),
+       PINMUX_DATA(BS_MARK,                    PORT175_FN2),
+       PINMUX_DATA(ET_WOL_MARK,                PORT175_FN3),
+       PINMUX_DATA(SCIFA3_TXD_PORT175_MARK,    PORT175_FN4,    MSEL5CR_8_0),
+
+       /* Port176 */
+       PINMUX_DATA(ET_GTX_CLK_MARK,            PORT176_FN3),
+
+       /* Port177 */
+       PINMUX_DATA(WAIT_PORT177_MARK,          PORT177_FN1,    MSEL5CR_2_0),
+       PINMUX_DATA(ET_LINK_MARK,               PORT177_FN3),
+       PINMUX_DATA(IDE_IOWR_MARK,              PORT177_FN6),
+       PINMUX_DATA(SDHI2_WP_PORT177_MARK,      PORT177_FN7,    MSEL5CR_19_1),
+
+       /* Port178 */
+       PINMUX_DATA(VIO0_D12_MARK,              PORT178_FN1),
+       PINMUX_DATA(VIO1_D4_MARK,               PORT178_FN5),
+       PINMUX_DATA(IDE_IORD_MARK,              PORT178_FN6),
+
+       /* Port179 */
+       PINMUX_DATA(VIO0_D11_MARK,              PORT179_FN1),
+       PINMUX_DATA(VIO1_D3_MARK,               PORT179_FN5),
+       PINMUX_DATA(IDE_IORDY_MARK,             PORT179_FN6),
+
+       /* Port180 */
+       PINMUX_DATA(VIO0_D10_MARK,              PORT180_FN1),
+       PINMUX_DATA(TPU0TO3_MARK,               PORT180_FN4),
+       PINMUX_DATA(VIO1_D2_MARK,               PORT180_FN5),
+       PINMUX_DATA(IDE_INT_MARK,               PORT180_FN6),
+       PINMUX_DATA(IRQ24_MARK,                 PORT180_FN0),
+
+       /* Port181 */
+       PINMUX_DATA(VIO0_D9_MARK,               PORT181_FN1),
+       PINMUX_DATA(VIO1_D1_MARK,               PORT181_FN5),
+       PINMUX_DATA(IDE_RST_MARK,               PORT181_FN6),
+
+       /* Port182 */
+       PINMUX_DATA(VIO0_D8_MARK,               PORT182_FN1),
+       PINMUX_DATA(VIO1_D0_MARK,               PORT182_FN5),
+       PINMUX_DATA(IDE_DIRECTION_MARK,         PORT182_FN6),
+
+       /* Port183 */
+       PINMUX_DATA(DREQ1_MARK,                 PORT183_FN1),
+       PINMUX_DATA(BBIF2_TXD2_PORT183_MARK,    PORT183_FN2,    MSEL5CR_0_1),
+       PINMUX_DATA(ET_TX_EN_MARK,              PORT183_FN3),
+
+       /* Port184 */
+       PINMUX_DATA(DACK1_MARK,                 PORT184_FN1),
+       PINMUX_DATA(BBIF2_TSYNC2_PORT184_MARK,  PORT184_FN2,    MSEL5CR_0_1),
+       PINMUX_DATA(ET_TX_CLK_MARK,             PORT184_FN3),
+
+       /* Port185 - Port192 Function1 */
+       PINMUX_DATA(SCIFA1_SCK_MARK,            PORT185_FN1),
+       PINMUX_DATA(SCIFB_RTS_PORT186_MARK,     PORT186_FN1,    MSEL5CR_17_0),
+       PINMUX_DATA(SCIFB_CTS_PORT187_MARK,     PORT187_FN1,    MSEL5CR_17_0),
+       PINMUX_DATA(SCIFA0_SCK_MARK,            PORT188_FN1),
+       PINMUX_DATA(SCIFB_SCK_PORT190_MARK,     PORT190_FN1,    MSEL5CR_17_0),
+       PINMUX_DATA(SCIFB_RXD_PORT191_MARK,     PORT191_FN1,    MSEL5CR_17_0),
+       PINMUX_DATA(SCIFB_TXD_PORT192_MARK,     PORT192_FN1,    MSEL5CR_17_0),
+
+       /* Port185 - Port192 Function3 */
+       PINMUX_DATA(ET_ERXD0_MARK,              PORT185_FN3),
+       PINMUX_DATA(ET_ERXD1_MARK,              PORT186_FN3),
+       PINMUX_DATA(ET_ERXD2_MARK,              PORT187_FN3),
+       PINMUX_DATA(ET_ERXD3_MARK,              PORT188_FN3),
+       PINMUX_DATA(ET_ERXD4_MARK,              PORT189_FN3),
+       PINMUX_DATA(ET_ERXD5_MARK,              PORT190_FN3),
+       PINMUX_DATA(ET_ERXD6_MARK,              PORT191_FN3),
+       PINMUX_DATA(ET_ERXD7_MARK,              PORT192_FN3),
+
+       /* Port185 - Port192 Function6 */
+       PINMUX_DATA(STP1_IPCLK_MARK,            PORT185_FN6),
+       PINMUX_DATA(STP1_IPD0_PORT186_MARK,     PORT186_FN6,    MSEL5CR_23_0),
+       PINMUX_DATA(STP1_IPEN_PORT187_MARK,     PORT187_FN6,    MSEL5CR_23_0),
+       PINMUX_DATA(STP1_IPSYNC_MARK,           PORT188_FN6),
+       PINMUX_DATA(STP0_IPCLK_MARK,            PORT189_FN6),
+       PINMUX_DATA(STP0_IPD0_MARK,             PORT190_FN6),
+       PINMUX_DATA(STP0_IPEN_MARK,             PORT191_FN6),
+       PINMUX_DATA(STP0_IPSYNC_MARK,           PORT192_FN6),
+
+       /* Port193 */
+       PINMUX_DATA(SCIFA0_CTS_MARK,            PORT193_FN1),
+       PINMUX_DATA(RMII_CRS_DV_MARK,           PORT193_FN3),
+       PINMUX_DATA(STP1_IPEN_PORT193_MARK,     PORT193_FN6,    MSEL5CR_23_1), /* ? */
+       PINMUX_DATA(LCD1_D17_MARK,              PORT193_FN7),
+
+       /* Port194 */
+       PINMUX_DATA(SCIFA0_RTS_MARK,            PORT194_FN1),
+       PINMUX_DATA(RMII_RX_ER_MARK,            PORT194_FN3),
+       PINMUX_DATA(STP1_IPD0_PORT194_MARK,     PORT194_FN6,    MSEL5CR_23_1), /* ? */
+       PINMUX_DATA(LCD1_D16_MARK,              PORT194_FN7),
+
+       /* Port195 */
+       PINMUX_DATA(SCIFA1_RXD_MARK,            PORT195_FN1),
+       PINMUX_DATA(RMII_RXD0_MARK,             PORT195_FN3),
+       PINMUX_DATA(STP1_IPD3_MARK,             PORT195_FN6),
+       PINMUX_DATA(LCD1_D15_MARK,              PORT195_FN7),
+
+       /* Port196 */
+       PINMUX_DATA(SCIFA1_TXD_MARK,            PORT196_FN1),
+       PINMUX_DATA(RMII_RXD1_MARK,             PORT196_FN3),
+       PINMUX_DATA(STP1_IPD2_MARK,             PORT196_FN6),
+       PINMUX_DATA(LCD1_D14_MARK,              PORT196_FN7),
+
+       /* Port197 */
+       PINMUX_DATA(SCIFA0_RXD_MARK,            PORT197_FN1),
+       PINMUX_DATA(VIO1_CLK_MARK,              PORT197_FN5),
+       PINMUX_DATA(STP1_IPD5_MARK,             PORT197_FN6),
+       PINMUX_DATA(LCD1_D19_MARK,              PORT197_FN7),
+
+       /* Port198 */
+       PINMUX_DATA(SCIFA0_TXD_MARK,            PORT198_FN1),
+       PINMUX_DATA(VIO1_VD_MARK,               PORT198_FN5),
+       PINMUX_DATA(STP1_IPD4_MARK,             PORT198_FN6),
+       PINMUX_DATA(LCD1_D18_MARK,              PORT198_FN7),
+
+       /* Port199 */
+       PINMUX_DATA(MEMC_NWE_MARK,              PORT199_FN1),
+       PINMUX_DATA(SCIFA2_SCK_PORT199_MARK,    PORT199_FN2,    MSEL5CR_7_1),
+       PINMUX_DATA(RMII_TX_EN_MARK,            PORT199_FN3),
+       PINMUX_DATA(SIM_D_PORT199_MARK,         PORT199_FN4,    MSEL5CR_21_1),
+       PINMUX_DATA(STP1_IPD1_MARK,             PORT199_FN6),
+       PINMUX_DATA(LCD1_D13_MARK,              PORT199_FN7),
+
+       /* Port200 */
+       PINMUX_DATA(MEMC_NOE_MARK,              PORT200_FN1),
+       PINMUX_DATA(SCIFA2_RXD_MARK,            PORT200_FN2),
+       PINMUX_DATA(RMII_TXD0_MARK,             PORT200_FN3),
+       PINMUX_DATA(STP0_IPD7_MARK,             PORT200_FN6),
+       PINMUX_DATA(LCD1_D12_MARK,              PORT200_FN7),
+
+       /* Port201 */
+       PINMUX_DATA(MEMC_WAIT_MARK,             PORT201_FN1,    MSEL4CR_6_0),
+       PINMUX_DATA(MEMC_DREQ1_MARK,            PORT201_FN1,    MSEL4CR_6_1),
+
+       PINMUX_DATA(SCIFA2_TXD_MARK,            PORT201_FN2),
+       PINMUX_DATA(RMII_TXD1_MARK,             PORT201_FN3),
+       PINMUX_DATA(STP0_IPD6_MARK,             PORT201_FN6),
+       PINMUX_DATA(LCD1_D11_MARK,              PORT201_FN7),
+
+       /* Port202 */
+       PINMUX_DATA(MEMC_BUSCLK_MARK,           PORT202_FN1,    MSEL4CR_6_0),
+       PINMUX_DATA(MEMC_A0_MARK,               PORT202_FN1,    MSEL4CR_6_1),
+
+       PINMUX_DATA(MSIOF1_SS2_PORT202_MARK,    PORT202_FN2,    MSEL4CR_10_1),
+       PINMUX_DATA(RMII_MDC_MARK,              PORT202_FN3),
+       PINMUX_DATA(TPU0TO2_PORT202_MARK,       PORT202_FN4,    MSEL5CR_25_1),
+       PINMUX_DATA(IDE_CS0_MARK,               PORT202_FN6),
+       PINMUX_DATA(SDHI2_CD_PORT202_MARK,      PORT202_FN7,    MSEL5CR_19_1),
+       PINMUX_DATA(IRQ21_MARK,                 PORT202_FN0),
+
+       /* Port203 - Port208 Function1 */
+       PINMUX_DATA(SDHI2_CLK_MARK,             PORT203_FN1),
+       PINMUX_DATA(SDHI2_CMD_MARK,             PORT204_FN1),
+       PINMUX_DATA(SDHI2_D0_MARK,              PORT205_FN1),
+       PINMUX_DATA(SDHI2_D1_MARK,              PORT206_FN1),
+       PINMUX_DATA(SDHI2_D2_MARK,              PORT207_FN1),
+       PINMUX_DATA(SDHI2_D3_MARK,              PORT208_FN1),
+
+       /* Port203 - Port208 Function3 */
+       PINMUX_DATA(ET_TX_ER_MARK,              PORT203_FN3),
+       PINMUX_DATA(ET_RX_ER_MARK,              PORT204_FN3),
+       PINMUX_DATA(ET_CRS_MARK,                PORT205_FN3),
+       PINMUX_DATA(ET_MDC_MARK,                PORT206_FN3),
+       PINMUX_DATA(ET_MDIO_MARK,               PORT207_FN3),
+       PINMUX_DATA(RMII_MDIO_MARK,             PORT208_FN3),
+
+       /* Port203 - Port208 Function6 */
+       PINMUX_DATA(IDE_A2_MARK,                PORT203_FN6),
+       PINMUX_DATA(IDE_A1_MARK,                PORT204_FN6),
+       PINMUX_DATA(IDE_A0_MARK,                PORT205_FN6),
+       PINMUX_DATA(IDE_IODACK_MARK,            PORT206_FN6),
+       PINMUX_DATA(IDE_IODREQ_MARK,            PORT207_FN6),
+       PINMUX_DATA(IDE_CS1_MARK,               PORT208_FN6),
+
+       /* Port203 - Port208 Function7 */
+       PINMUX_DATA(SCIFA4_TXD_PORT203_MARK,    PORT203_FN7,    MSEL5CR_12_0,   MSEL5CR_11_1),
+       PINMUX_DATA(SCIFA4_RXD_PORT204_MARK,    PORT204_FN7,    MSEL5CR_12_0,   MSEL5CR_11_1),
+       PINMUX_DATA(SCIFA4_SCK_PORT205_MARK,    PORT205_FN7,    MSEL5CR_10_1),
+       PINMUX_DATA(SCIFA5_SCK_PORT206_MARK,    PORT206_FN7,    MSEL5CR_13_1),
+       PINMUX_DATA(SCIFA5_RXD_PORT207_MARK,    PORT207_FN7,    MSEL5CR_15_0,   MSEL5CR_14_1),
+       PINMUX_DATA(SCIFA5_TXD_PORT208_MARK,    PORT208_FN7,    MSEL5CR_15_0,   MSEL5CR_14_1),
+
+       /* Port209 */
+       PINMUX_DATA(VBUS_MARK,                  PORT209_FN1),
+       PINMUX_DATA(IRQ7_PORT209_MARK,          PORT209_FN0,    MSEL1CR_7_0),
+
+       /* Port210 */
+       PINMUX_DATA(IRQ9_PORT210_MARK,          PORT210_FN0,    MSEL1CR_9_1),
+       PINMUX_DATA(HDMI_HPD_MARK,              PORT210_FN1),
+
+       /* Port211 */
+       PINMUX_DATA(IRQ16_PORT211_MARK,         PORT211_FN0,    MSEL1CR_16_1),
+       PINMUX_DATA(HDMI_CEC_MARK,              PORT211_FN1),
+
+       /* LCDC select */
+       PINMUX_DATA(LCDC0_SELECT_MARK,                          MSEL3CR_6_0),
+       PINMUX_DATA(LCDC1_SELECT_MARK,                          MSEL3CR_6_1),
+
+       /* SDENC */
+       PINMUX_DATA(SDENC_CPG_MARK,                             MSEL4CR_19_0),
+       PINMUX_DATA(SDENC_DV_CLKI_MARK,                         MSEL4CR_19_1),
+
+       /* SYSC */
+       PINMUX_DATA(RESETP_PULLUP_MARK,                         MSEL4CR_4_0),
+       PINMUX_DATA(RESETP_PLAIN_MARK,                          MSEL4CR_4_1),
+
+       /* DEBUG */
+       PINMUX_DATA(EDEBGREQ_PULLDOWN_MARK,                     MSEL4CR_1_0),
+       PINMUX_DATA(EDEBGREQ_PULLUP_MARK,                       MSEL4CR_1_1),
+
+       PINMUX_DATA(TRACEAUD_FROM_VIO_MARK,                     MSEL5CR_30_0,   MSEL5CR_29_0),
+       PINMUX_DATA(TRACEAUD_FROM_LCDC0_MARK,                   MSEL5CR_30_0,   MSEL5CR_29_1),
+       PINMUX_DATA(TRACEAUD_FROM_MEMC_MARK,                    MSEL5CR_30_1,   MSEL5CR_29_0),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+
+       /* PORT */
+       GPIO_PORT_ALL(),
+
+       /* IRQ */
+       GPIO_FN(IRQ0_PORT2),    GPIO_FN(IRQ0_PORT13),
+       GPIO_FN(IRQ1),
+       GPIO_FN(IRQ2_PORT11),   GPIO_FN(IRQ2_PORT12),
+       GPIO_FN(IRQ3_PORT10),   GPIO_FN(IRQ3_PORT14),
+       GPIO_FN(IRQ4_PORT15),   GPIO_FN(IRQ4_PORT172),
+       GPIO_FN(IRQ5_PORT0),    GPIO_FN(IRQ5_PORT1),
+       GPIO_FN(IRQ6_PORT121),  GPIO_FN(IRQ6_PORT173),
+       GPIO_FN(IRQ7_PORT120),  GPIO_FN(IRQ7_PORT209),
+       GPIO_FN(IRQ8),
+       GPIO_FN(IRQ9_PORT118),  GPIO_FN(IRQ9_PORT210),
+       GPIO_FN(IRQ10),
+       GPIO_FN(IRQ11),
+       GPIO_FN(IRQ12_PORT42),  GPIO_FN(IRQ12_PORT97),
+       GPIO_FN(IRQ13_PORT64),  GPIO_FN(IRQ13_PORT98),
+       GPIO_FN(IRQ14_PORT63),  GPIO_FN(IRQ14_PORT99),
+       GPIO_FN(IRQ15_PORT62),  GPIO_FN(IRQ15_PORT100),
+       GPIO_FN(IRQ16_PORT68),  GPIO_FN(IRQ16_PORT211),
+       GPIO_FN(IRQ17),
+       GPIO_FN(IRQ18),
+       GPIO_FN(IRQ19),
+       GPIO_FN(IRQ20),
+       GPIO_FN(IRQ21),
+       GPIO_FN(IRQ22),
+       GPIO_FN(IRQ23),
+       GPIO_FN(IRQ24),
+       GPIO_FN(IRQ25),
+       GPIO_FN(IRQ26_PORT58),  GPIO_FN(IRQ26_PORT81),
+       GPIO_FN(IRQ27_PORT57),  GPIO_FN(IRQ27_PORT168),
+       GPIO_FN(IRQ28_PORT56),  GPIO_FN(IRQ28_PORT169),
+       GPIO_FN(IRQ29_PORT50),  GPIO_FN(IRQ29_PORT170),
+       GPIO_FN(IRQ30_PORT49),  GPIO_FN(IRQ30_PORT171),
+       GPIO_FN(IRQ31_PORT41),  GPIO_FN(IRQ31_PORT167),
+
+       /* Function */
+
+       /* DBGT */
+       GPIO_FN(DBGMDT2),       GPIO_FN(DBGMDT1),       GPIO_FN(DBGMDT0),
+       GPIO_FN(DBGMD10),       GPIO_FN(DBGMD11),       GPIO_FN(DBGMD20),
+       GPIO_FN(DBGMD21),
+
+       /* FSI-A */
+       GPIO_FN(FSIAISLD_PORT0),        /* FSIAISLD Port 0/5 */
+       GPIO_FN(FSIAISLD_PORT5),
+       GPIO_FN(FSIASPDIF_PORT9),       /* FSIASPDIF Port 9/18 */
+       GPIO_FN(FSIASPDIF_PORT18),
+       GPIO_FN(FSIAOSLD1),     GPIO_FN(FSIAOSLD2),     GPIO_FN(FSIAOLR),
+       GPIO_FN(FSIAOBT),       GPIO_FN(FSIAOSLD),      GPIO_FN(FSIAOMC),
+       GPIO_FN(FSIACK),        GPIO_FN(FSIAILR),       GPIO_FN(FSIAIBT),
+
+       /* FSI-B */
+       GPIO_FN(FSIBCK),
+
+       /* FMSI */
+       GPIO_FN(FMSISLD_PORT1), /* FMSISLD Port 1/6 */
+       GPIO_FN(FMSISLD_PORT6),
+       GPIO_FN(FMSIILR),       GPIO_FN(FMSIIBT),       GPIO_FN(FMSIOLR),
+       GPIO_FN(FMSIOBT),       GPIO_FN(FMSICK),        GPIO_FN(FMSOILR),
+       GPIO_FN(FMSOIBT),       GPIO_FN(FMSOOLR),       GPIO_FN(FMSOOBT),
+       GPIO_FN(FMSOSLD),       GPIO_FN(FMSOCK),
+
+       /* SCIFA0 */
+       GPIO_FN(SCIFA0_SCK),    GPIO_FN(SCIFA0_CTS),    GPIO_FN(SCIFA0_RTS),
+       GPIO_FN(SCIFA0_RXD),    GPIO_FN(SCIFA0_TXD),
+
+       /* SCIFA1 */
+       GPIO_FN(SCIFA1_CTS),    GPIO_FN(SCIFA1_SCK),
+       GPIO_FN(SCIFA1_RXD),    GPIO_FN(SCIFA1_TXD),    GPIO_FN(SCIFA1_RTS),
+
+       /* SCIFA2 */
+       GPIO_FN(SCIFA2_SCK_PORT22), /* SCIFA2_SCK Port 22/199 */
+       GPIO_FN(SCIFA2_SCK_PORT199),
+       GPIO_FN(SCIFA2_RXD),    GPIO_FN(SCIFA2_TXD),
+       GPIO_FN(SCIFA2_CTS),    GPIO_FN(SCIFA2_RTS),
+
+       /* SCIFA3 */
+       GPIO_FN(SCIFA3_RTS_PORT105), /* MSEL5CR_8_0 */
+       GPIO_FN(SCIFA3_SCK_PORT116),
+       GPIO_FN(SCIFA3_CTS_PORT117),
+       GPIO_FN(SCIFA3_RXD_PORT174),
+       GPIO_FN(SCIFA3_TXD_PORT175),
+
+       GPIO_FN(SCIFA3_RTS_PORT161), /* MSEL5CR_8_1 */
+       GPIO_FN(SCIFA3_SCK_PORT158),
+       GPIO_FN(SCIFA3_CTS_PORT162),
+       GPIO_FN(SCIFA3_RXD_PORT159),
+       GPIO_FN(SCIFA3_TXD_PORT160),
+
+       /* SCIFA4 */
+       GPIO_FN(SCIFA4_RXD_PORT12), /* MSEL5CR[12:11] = 00 */
+       GPIO_FN(SCIFA4_TXD_PORT13),
+
+       GPIO_FN(SCIFA4_RXD_PORT204), /* MSEL5CR[12:11] = 01 */
+       GPIO_FN(SCIFA4_TXD_PORT203),
+
+       GPIO_FN(SCIFA4_RXD_PORT94), /* MSEL5CR[12:11] = 10 */
+       GPIO_FN(SCIFA4_TXD_PORT93),
+
+       GPIO_FN(SCIFA4_SCK_PORT21), /* SCIFA4_SCK Port 21/205 */
+       GPIO_FN(SCIFA4_SCK_PORT205),
+
+       /* SCIFA5 */
+       GPIO_FN(SCIFA5_TXD_PORT20), /* MSEL5CR[15:14] = 00 */
+       GPIO_FN(SCIFA5_RXD_PORT10),
+
+       GPIO_FN(SCIFA5_RXD_PORT207), /* MSEL5CR[15:14] = 01 */
+       GPIO_FN(SCIFA5_TXD_PORT208),
+
+       GPIO_FN(SCIFA5_TXD_PORT91), /* MSEL5CR[15:14] = 10 */
+       GPIO_FN(SCIFA5_RXD_PORT92),
+
+       GPIO_FN(SCIFA5_SCK_PORT23), /* SCIFA5_SCK Port 23/206 */
+       GPIO_FN(SCIFA5_SCK_PORT206),
+
+       /* SCIFA6 */
+       GPIO_FN(SCIFA6_SCK),    GPIO_FN(SCIFA6_RXD),    GPIO_FN(SCIFA6_TXD),
+
+       /* SCIFA7 */
+       GPIO_FN(SCIFA7_TXD),    GPIO_FN(SCIFA7_RXD),
+
+       /* SCIFAB */
+       GPIO_FN(SCIFB_SCK_PORT190), /* MSEL5CR_17_0 */
+       GPIO_FN(SCIFB_RXD_PORT191),
+       GPIO_FN(SCIFB_TXD_PORT192),
+       GPIO_FN(SCIFB_RTS_PORT186),
+       GPIO_FN(SCIFB_CTS_PORT187),
+
+       GPIO_FN(SCIFB_SCK_PORT2), /* MSEL5CR_17_1 */
+       GPIO_FN(SCIFB_RXD_PORT3),
+       GPIO_FN(SCIFB_TXD_PORT4),
+       GPIO_FN(SCIFB_RTS_PORT172),
+       GPIO_FN(SCIFB_CTS_PORT173),
+
+       /* LCD0 */
+       GPIO_FN(LCD0_D0),       GPIO_FN(LCD0_D1),       GPIO_FN(LCD0_D2),
+       GPIO_FN(LCD0_D3),       GPIO_FN(LCD0_D4),       GPIO_FN(LCD0_D5),
+       GPIO_FN(LCD0_D6),       GPIO_FN(LCD0_D7),       GPIO_FN(LCD0_D8),
+       GPIO_FN(LCD0_D9),       GPIO_FN(LCD0_D10),      GPIO_FN(LCD0_D11),
+       GPIO_FN(LCD0_D12),      GPIO_FN(LCD0_D13),      GPIO_FN(LCD0_D14),
+       GPIO_FN(LCD0_D15),      GPIO_FN(LCD0_D16),      GPIO_FN(LCD0_D17),
+       GPIO_FN(LCD0_DON),      GPIO_FN(LCD0_VCPWC),    GPIO_FN(LCD0_VEPWC),
+       GPIO_FN(LCD0_DCK),      GPIO_FN(LCD0_VSYN),
+       GPIO_FN(LCD0_HSYN),     GPIO_FN(LCD0_DISP),
+       GPIO_FN(LCD0_WR),       GPIO_FN(LCD0_RD),
+       GPIO_FN(LCD0_CS),       GPIO_FN(LCD0_RS),
+
+       GPIO_FN(LCD0_D18_PORT163),      GPIO_FN(LCD0_D19_PORT162),
+       GPIO_FN(LCD0_D20_PORT161),      GPIO_FN(LCD0_D21_PORT158),
+       GPIO_FN(LCD0_D22_PORT160),      GPIO_FN(LCD0_D23_PORT159),
+       GPIO_FN(LCD0_LCLK_PORT165),     /* MSEL5CR_6_1 */
+
+       GPIO_FN(LCD0_D18_PORT40),       GPIO_FN(LCD0_D19_PORT4),
+       GPIO_FN(LCD0_D20_PORT3),        GPIO_FN(LCD0_D21_PORT2),
+       GPIO_FN(LCD0_D22_PORT0),        GPIO_FN(LCD0_D23_PORT1),
+       GPIO_FN(LCD0_LCLK_PORT102),     /* MSEL5CR_6_0 */
+
+       /* LCD1 */
+       GPIO_FN(LCD1_D0),       GPIO_FN(LCD1_D1),       GPIO_FN(LCD1_D2),
+       GPIO_FN(LCD1_D3),       GPIO_FN(LCD1_D4),       GPIO_FN(LCD1_D5),
+       GPIO_FN(LCD1_D6),       GPIO_FN(LCD1_D7),       GPIO_FN(LCD1_D8),
+       GPIO_FN(LCD1_D9),       GPIO_FN(LCD1_D10),      GPIO_FN(LCD1_D11),
+       GPIO_FN(LCD1_D12),      GPIO_FN(LCD1_D13),      GPIO_FN(LCD1_D14),
+       GPIO_FN(LCD1_D15),      GPIO_FN(LCD1_D16),      GPIO_FN(LCD1_D17),
+       GPIO_FN(LCD1_D18),      GPIO_FN(LCD1_D19),      GPIO_FN(LCD1_D20),
+       GPIO_FN(LCD1_D21),      GPIO_FN(LCD1_D22),      GPIO_FN(LCD1_D23),
+       GPIO_FN(LCD1_RS),       GPIO_FN(LCD1_RD),       GPIO_FN(LCD1_CS),
+       GPIO_FN(LCD1_WR),       GPIO_FN(LCD1_DCK),      GPIO_FN(LCD1_DON),
+       GPIO_FN(LCD1_VCPWC),    GPIO_FN(LCD1_LCLK),     GPIO_FN(LCD1_HSYN),
+       GPIO_FN(LCD1_VSYN),     GPIO_FN(LCD1_VEPWC),    GPIO_FN(LCD1_DISP),
+
+       /* RSPI */
+       GPIO_FN(RSPI_SSL0_A),   GPIO_FN(RSPI_SSL1_A),   GPIO_FN(RSPI_SSL2_A),
+       GPIO_FN(RSPI_SSL3_A),   GPIO_FN(RSPI_CK_A),     GPIO_FN(RSPI_MOSI_A),
+       GPIO_FN(RSPI_MISO_A),
+
+       /* VIO CKO */
+       GPIO_FN(VIO_CKO1),
+       GPIO_FN(VIO_CKO2),
+       GPIO_FN(VIO_CKO_1),
+       GPIO_FN(VIO_CKO),
+
+       /* VIO0 */
+       GPIO_FN(VIO0_D0),       GPIO_FN(VIO0_D1),       GPIO_FN(VIO0_D2),
+       GPIO_FN(VIO0_D3),       GPIO_FN(VIO0_D4),       GPIO_FN(VIO0_D5),
+       GPIO_FN(VIO0_D6),       GPIO_FN(VIO0_D7),       GPIO_FN(VIO0_D8),
+       GPIO_FN(VIO0_D9),       GPIO_FN(VIO0_D10),      GPIO_FN(VIO0_D11),
+       GPIO_FN(VIO0_D12),      GPIO_FN(VIO0_VD),       GPIO_FN(VIO0_HD),
+       GPIO_FN(VIO0_CLK),      GPIO_FN(VIO0_FIELD),
+
+       GPIO_FN(VIO0_D13_PORT26), /* MSEL5CR_27_0 */
+       GPIO_FN(VIO0_D14_PORT25),
+       GPIO_FN(VIO0_D15_PORT24),
+
+       GPIO_FN(VIO0_D13_PORT22), /* MSEL5CR_27_1 */
+       GPIO_FN(VIO0_D14_PORT95),
+       GPIO_FN(VIO0_D15_PORT96),
+
+       /* VIO1 */
+       GPIO_FN(VIO1_D0),       GPIO_FN(VIO1_D1),       GPIO_FN(VIO1_D2),
+       GPIO_FN(VIO1_D3),       GPIO_FN(VIO1_D4),       GPIO_FN(VIO1_D5),
+       GPIO_FN(VIO1_D6),       GPIO_FN(VIO1_D7),       GPIO_FN(VIO1_VD),
+       GPIO_FN(VIO1_HD),       GPIO_FN(VIO1_CLK),      GPIO_FN(VIO1_FIELD),
+
+       /* TPU0 */
+       GPIO_FN(TPU0TO0),       GPIO_FN(TPU0TO1),       GPIO_FN(TPU0TO3),
+       GPIO_FN(TPU0TO2_PORT66), /* TPU0TO2 Port 66/202 */
+       GPIO_FN(TPU0TO2_PORT202),
+
+       /* SSP1 0 */
+       GPIO_FN(STP0_IPD0),     GPIO_FN(STP0_IPD1),     GPIO_FN(STP0_IPD2),
+       GPIO_FN(STP0_IPD3),     GPIO_FN(STP0_IPD4),     GPIO_FN(STP0_IPD5),
+       GPIO_FN(STP0_IPD6),     GPIO_FN(STP0_IPD7),     GPIO_FN(STP0_IPEN),
+       GPIO_FN(STP0_IPCLK),    GPIO_FN(STP0_IPSYNC),
+
+       /* SSP1 1 */
+       GPIO_FN(STP1_IPD1),     GPIO_FN(STP1_IPD2),     GPIO_FN(STP1_IPD3),
+       GPIO_FN(STP1_IPD4),     GPIO_FN(STP1_IPD5),     GPIO_FN(STP1_IPD6),
+       GPIO_FN(STP1_IPD7),     GPIO_FN(STP1_IPCLK),    GPIO_FN(STP1_IPSYNC),
+
+       GPIO_FN(STP1_IPD0_PORT186), /* MSEL5CR_23_0 */
+       GPIO_FN(STP1_IPEN_PORT187),
+
+       GPIO_FN(STP1_IPD0_PORT194), /* MSEL5CR_23_1 */
+       GPIO_FN(STP1_IPEN_PORT193),
+
+       /* SIM */
+       GPIO_FN(SIM_RST),       GPIO_FN(SIM_CLK),
+       GPIO_FN(SIM_D_PORT22), /* SIM_D  Port 22/199 */
+       GPIO_FN(SIM_D_PORT199),
+
+       /* SDHI0 */
+       GPIO_FN(SDHI0_D0),      GPIO_FN(SDHI0_D1),      GPIO_FN(SDHI0_D2),
+       GPIO_FN(SDHI0_D3),      GPIO_FN(SDHI0_CD),      GPIO_FN(SDHI0_WP),
+       GPIO_FN(SDHI0_CMD),     GPIO_FN(SDHI0_CLK),
+
+       /* SDHI1 */
+       GPIO_FN(SDHI1_D0),      GPIO_FN(SDHI1_D1),      GPIO_FN(SDHI1_D2),
+       GPIO_FN(SDHI1_D3),      GPIO_FN(SDHI1_CD),      GPIO_FN(SDHI1_WP),
+       GPIO_FN(SDHI1_CMD),     GPIO_FN(SDHI1_CLK),
+
+       /* SDHI2 */
+       GPIO_FN(SDHI2_D0),      GPIO_FN(SDHI2_D1),      GPIO_FN(SDHI2_D2),
+       GPIO_FN(SDHI2_D3),      GPIO_FN(SDHI2_CLK),     GPIO_FN(SDHI2_CMD),
+
+       GPIO_FN(SDHI2_CD_PORT24), /* MSEL5CR_19_0 */
+       GPIO_FN(SDHI2_WP_PORT25),
+
+       GPIO_FN(SDHI2_WP_PORT177), /* MSEL5CR_19_1 */
+       GPIO_FN(SDHI2_CD_PORT202),
+
+       /* MSIOF2 */
+       GPIO_FN(MSIOF2_TXD),    GPIO_FN(MSIOF2_RXD),    GPIO_FN(MSIOF2_TSCK),
+       GPIO_FN(MSIOF2_SS2),    GPIO_FN(MSIOF2_TSYNC),  GPIO_FN(MSIOF2_SS1),
+       GPIO_FN(MSIOF2_MCK1),   GPIO_FN(MSIOF2_MCK0),   GPIO_FN(MSIOF2_RSYNC),
+       GPIO_FN(MSIOF2_RSCK),
+
+       /* KEYSC */
+       GPIO_FN(KEYIN4),        GPIO_FN(KEYIN5),
+       GPIO_FN(KEYIN6),        GPIO_FN(KEYIN7),
+       GPIO_FN(KEYOUT0),       GPIO_FN(KEYOUT1),       GPIO_FN(KEYOUT2),
+       GPIO_FN(KEYOUT3),       GPIO_FN(KEYOUT4),       GPIO_FN(KEYOUT5),
+       GPIO_FN(KEYOUT6),       GPIO_FN(KEYOUT7),
+
+       GPIO_FN(KEYIN0_PORT43), /* MSEL4CR_18_0 */
+       GPIO_FN(KEYIN1_PORT44),
+       GPIO_FN(KEYIN2_PORT45),
+       GPIO_FN(KEYIN3_PORT46),
+
+       GPIO_FN(KEYIN0_PORT58), /* MSEL4CR_18_1 */
+       GPIO_FN(KEYIN1_PORT57),
+       GPIO_FN(KEYIN2_PORT56),
+       GPIO_FN(KEYIN3_PORT55),
+
+       /* VOU */
+       GPIO_FN(DV_D0),         GPIO_FN(DV_D1),         GPIO_FN(DV_D2),
+       GPIO_FN(DV_D3),         GPIO_FN(DV_D4),         GPIO_FN(DV_D5),
+       GPIO_FN(DV_D6),         GPIO_FN(DV_D7),         GPIO_FN(DV_D8),
+       GPIO_FN(DV_D9),         GPIO_FN(DV_D10),        GPIO_FN(DV_D11),
+       GPIO_FN(DV_D12),        GPIO_FN(DV_D13),        GPIO_FN(DV_D14),
+       GPIO_FN(DV_D15),        GPIO_FN(DV_CLK),
+       GPIO_FN(DV_VSYNC),      GPIO_FN(DV_HSYNC),
+
+       /* MEMC */
+       GPIO_FN(MEMC_AD0),      GPIO_FN(MEMC_AD1),      GPIO_FN(MEMC_AD2),
+       GPIO_FN(MEMC_AD3),      GPIO_FN(MEMC_AD4),      GPIO_FN(MEMC_AD5),
+       GPIO_FN(MEMC_AD6),      GPIO_FN(MEMC_AD7),      GPIO_FN(MEMC_AD8),
+       GPIO_FN(MEMC_AD9),      GPIO_FN(MEMC_AD10),     GPIO_FN(MEMC_AD11),
+       GPIO_FN(MEMC_AD12),     GPIO_FN(MEMC_AD13),     GPIO_FN(MEMC_AD14),
+       GPIO_FN(MEMC_AD15),     GPIO_FN(MEMC_CS0),      GPIO_FN(MEMC_INT),
+       GPIO_FN(MEMC_NWE),      GPIO_FN(MEMC_NOE),      GPIO_FN(MEMC_CS1),
+       GPIO_FN(MEMC_A1),       GPIO_FN(MEMC_ADV),      GPIO_FN(MEMC_DREQ0),
+       GPIO_FN(MEMC_WAIT),     GPIO_FN(MEMC_DREQ1),    GPIO_FN(MEMC_BUSCLK),
+       GPIO_FN(MEMC_A0),
+
+       /* MMC */
+       GPIO_FN(MMC0_D0_PORT68),        GPIO_FN(MMC0_D1_PORT69),
+       GPIO_FN(MMC0_D2_PORT70),        GPIO_FN(MMC0_D3_PORT71),
+       GPIO_FN(MMC0_D4_PORT72),        GPIO_FN(MMC0_D5_PORT73),
+       GPIO_FN(MMC0_D6_PORT74),        GPIO_FN(MMC0_D7_PORT75),
+       GPIO_FN(MMC0_CLK_PORT66),
+       GPIO_FN(MMC0_CMD_PORT67),       /* MSEL4CR_15_0 */
+
+       GPIO_FN(MMC1_D0_PORT149),       GPIO_FN(MMC1_D1_PORT148),
+       GPIO_FN(MMC1_D2_PORT147),       GPIO_FN(MMC1_D3_PORT146),
+       GPIO_FN(MMC1_D4_PORT145),       GPIO_FN(MMC1_D5_PORT144),
+       GPIO_FN(MMC1_D6_PORT143),       GPIO_FN(MMC1_D7_PORT142),
+       GPIO_FN(MMC1_CLK_PORT103),
+       GPIO_FN(MMC1_CMD_PORT104),      /* MSEL4CR_15_1 */
+
+       /* MSIOF0 */
+       GPIO_FN(MSIOF0_SS1),    GPIO_FN(MSIOF0_SS2),    GPIO_FN(MSIOF0_RXD),
+       GPIO_FN(MSIOF0_TXD),    GPIO_FN(MSIOF0_MCK0),   GPIO_FN(MSIOF0_MCK1),
+       GPIO_FN(MSIOF0_RSYNC),  GPIO_FN(MSIOF0_RSCK),   GPIO_FN(MSIOF0_TSCK),
+       GPIO_FN(MSIOF0_TSYNC),
+
+       /* MSIOF1 */
+       GPIO_FN(MSIOF1_RSCK),   GPIO_FN(MSIOF1_RSYNC),
+       GPIO_FN(MSIOF1_MCK0),   GPIO_FN(MSIOF1_MCK1),
+
+       GPIO_FN(MSIOF1_SS2_PORT116),    GPIO_FN(MSIOF1_SS1_PORT117),
+       GPIO_FN(MSIOF1_RXD_PORT118),    GPIO_FN(MSIOF1_TXD_PORT119),
+       GPIO_FN(MSIOF1_TSYNC_PORT120),
+       GPIO_FN(MSIOF1_TSCK_PORT121),   /* MSEL4CR_10_0 */
+
+       GPIO_FN(MSIOF1_SS1_PORT67),     GPIO_FN(MSIOF1_TSCK_PORT72),
+       GPIO_FN(MSIOF1_TSYNC_PORT73),   GPIO_FN(MSIOF1_TXD_PORT74),
+       GPIO_FN(MSIOF1_RXD_PORT75),
+       GPIO_FN(MSIOF1_SS2_PORT202),    /* MSEL4CR_10_1 */
+
+       /* GPIO */
+       GPIO_FN(GPO0),  GPIO_FN(GPI0),
+       GPIO_FN(GPO1),  GPIO_FN(GPI1),
+
+       /* USB0 */
+       GPIO_FN(USB0_OCI),      GPIO_FN(USB0_PPON),     GPIO_FN(VBUS),
+
+       /* USB1 */
+       GPIO_FN(USB1_OCI),      GPIO_FN(USB1_PPON),
+
+       /* BBIF1 */
+       GPIO_FN(BBIF1_RXD),     GPIO_FN(BBIF1_TXD),     GPIO_FN(BBIF1_TSYNC),
+       GPIO_FN(BBIF1_TSCK),    GPIO_FN(BBIF1_RSCK),    GPIO_FN(BBIF1_RSYNC),
+       GPIO_FN(BBIF1_FLOW),    GPIO_FN(BBIF1_RX_FLOW_N),
+
+       /* BBIF2 */
+       GPIO_FN(BBIF2_TXD2_PORT5), /* MSEL5CR_0_0 */
+       GPIO_FN(BBIF2_RXD2_PORT60),
+       GPIO_FN(BBIF2_TSYNC2_PORT6),
+       GPIO_FN(BBIF2_TSCK2_PORT59),
+
+       GPIO_FN(BBIF2_RXD2_PORT90), /* MSEL5CR_0_1 */
+       GPIO_FN(BBIF2_TXD2_PORT183),
+       GPIO_FN(BBIF2_TSCK2_PORT89),
+       GPIO_FN(BBIF2_TSYNC2_PORT184),
+
+       /* BSC / FLCTL / PCMCIA */
+       GPIO_FN(CS0),   GPIO_FN(CS2),   GPIO_FN(CS4),
+       GPIO_FN(CS5B),  GPIO_FN(CS6A),
+       GPIO_FN(CS5A_PORT105), /* CS5A PORT 19/105 */
+       GPIO_FN(CS5A_PORT19),
+       GPIO_FN(IOIS16), /* ? */
+
+       GPIO_FN(A0),    GPIO_FN(A1),    GPIO_FN(A2),    GPIO_FN(A3),
+       GPIO_FN(A4_FOE),        GPIO_FN(A5_FCDE),       /* share with FLCTL */
+       GPIO_FN(A6),    GPIO_FN(A7),    GPIO_FN(A8),    GPIO_FN(A9),
+       GPIO_FN(A10),   GPIO_FN(A11),   GPIO_FN(A12),   GPIO_FN(A13),
+       GPIO_FN(A14),   GPIO_FN(A15),   GPIO_FN(A16),   GPIO_FN(A17),
+       GPIO_FN(A18),   GPIO_FN(A19),   GPIO_FN(A20),   GPIO_FN(A21),
+       GPIO_FN(A22),   GPIO_FN(A23),   GPIO_FN(A24),   GPIO_FN(A25),
+       GPIO_FN(A26),
+
+       GPIO_FN(D0_NAF0),       GPIO_FN(D1_NAF1),       /* share with FLCTL */
+       GPIO_FN(D2_NAF2),       GPIO_FN(D3_NAF3),       /* share with FLCTL */
+       GPIO_FN(D4_NAF4),       GPIO_FN(D5_NAF5),       /* share with FLCTL */
+       GPIO_FN(D6_NAF6),       GPIO_FN(D7_NAF7),       /* share with FLCTL */
+       GPIO_FN(D8_NAF8),       GPIO_FN(D9_NAF9),       /* share with FLCTL */
+       GPIO_FN(D10_NAF10),     GPIO_FN(D11_NAF11),     /* share with FLCTL */
+       GPIO_FN(D12_NAF12),     GPIO_FN(D13_NAF13),     /* share with FLCTL */
+       GPIO_FN(D14_NAF14),     GPIO_FN(D15_NAF15),     /* share with FLCTL */
+       GPIO_FN(D16),   GPIO_FN(D17),   GPIO_FN(D18),   GPIO_FN(D19),
+       GPIO_FN(D20),   GPIO_FN(D21),   GPIO_FN(D22),   GPIO_FN(D23),
+       GPIO_FN(D24),   GPIO_FN(D25),   GPIO_FN(D26),   GPIO_FN(D27),
+       GPIO_FN(D28),   GPIO_FN(D29),   GPIO_FN(D30),   GPIO_FN(D31),
+
+       GPIO_FN(WE0_FWE),       /* share with FLCTL */
+       GPIO_FN(WE1),
+       GPIO_FN(WE2_ICIORD),    /* share with PCMCIA */
+       GPIO_FN(WE3_ICIOWR),    /* share with PCMCIA */
+       GPIO_FN(CKO),   GPIO_FN(BS),    GPIO_FN(RDWR),
+       GPIO_FN(RD_FSC),        /* share with FLCTL */
+       GPIO_FN(WAIT_PORT177), /* WAIT Port 90/177 */
+       GPIO_FN(WAIT_PORT90),
+
+       GPIO_FN(FCE0),  GPIO_FN(FCE1),  GPIO_FN(FRB), /* FLCTL */
+
+       /* IRDA */
+       GPIO_FN(IRDA_FIRSEL),   GPIO_FN(IRDA_IN),       GPIO_FN(IRDA_OUT),
+
+       /* ATAPI */
+       GPIO_FN(IDE_D0),        GPIO_FN(IDE_D1),        GPIO_FN(IDE_D2),
+       GPIO_FN(IDE_D3),        GPIO_FN(IDE_D4),        GPIO_FN(IDE_D5),
+       GPIO_FN(IDE_D6),        GPIO_FN(IDE_D7),        GPIO_FN(IDE_D8),
+       GPIO_FN(IDE_D9),        GPIO_FN(IDE_D10),       GPIO_FN(IDE_D11),
+       GPIO_FN(IDE_D12),       GPIO_FN(IDE_D13),       GPIO_FN(IDE_D14),
+       GPIO_FN(IDE_D15),       GPIO_FN(IDE_A0),        GPIO_FN(IDE_A1),
+       GPIO_FN(IDE_A2),        GPIO_FN(IDE_CS0),       GPIO_FN(IDE_CS1),
+       GPIO_FN(IDE_IOWR),      GPIO_FN(IDE_IORD),      GPIO_FN(IDE_IORDY),
+       GPIO_FN(IDE_INT),       GPIO_FN(IDE_RST),       GPIO_FN(IDE_DIRECTION),
+       GPIO_FN(IDE_EXBUF_ENB), GPIO_FN(IDE_IODACK),    GPIO_FN(IDE_IODREQ),
+
+       /* RMII */
+       GPIO_FN(RMII_CRS_DV),   GPIO_FN(RMII_RX_ER),    GPIO_FN(RMII_RXD0),
+       GPIO_FN(RMII_RXD1),     GPIO_FN(RMII_TX_EN),    GPIO_FN(RMII_TXD0),
+       GPIO_FN(RMII_MDC),      GPIO_FN(RMII_TXD1),     GPIO_FN(RMII_MDIO),
+       GPIO_FN(RMII_REF50CK),  GPIO_FN(RMII_REF125CK), /* for GMII */
+
+       /* GEther */
+       GPIO_FN(ET_TX_CLK),     GPIO_FN(ET_TX_EN),      GPIO_FN(ET_ETXD0),
+       GPIO_FN(ET_ETXD1),      GPIO_FN(ET_ETXD2),      GPIO_FN(ET_ETXD3),
+       GPIO_FN(ET_ETXD4),      GPIO_FN(ET_ETXD5), /* for GEther */
+       GPIO_FN(ET_ETXD6),      GPIO_FN(ET_ETXD7), /* for GEther */
+       GPIO_FN(ET_COL),        GPIO_FN(ET_TX_ER),      GPIO_FN(ET_RX_CLK),
+       GPIO_FN(ET_RX_DV),      GPIO_FN(ET_ERXD0),      GPIO_FN(ET_ERXD1),
+       GPIO_FN(ET_ERXD2),      GPIO_FN(ET_ERXD3),
+       GPIO_FN(ET_ERXD4),      GPIO_FN(ET_ERXD5), /* for GEther */
+       GPIO_FN(ET_ERXD6),      GPIO_FN(ET_ERXD7), /* for GEther */
+       GPIO_FN(ET_RX_ER),      GPIO_FN(ET_CRS),        GPIO_FN(ET_MDC),
+       GPIO_FN(ET_MDIO),       GPIO_FN(ET_LINK),       GPIO_FN(ET_PHY_INT),
+       GPIO_FN(ET_WOL),        GPIO_FN(ET_GTX_CLK),
+
+       /* DMA0 */
+       GPIO_FN(DREQ0), GPIO_FN(DACK0),
+
+       /* DMA1 */
+       GPIO_FN(DREQ1), GPIO_FN(DACK1),
+
+       /* SYSC */
+       GPIO_FN(RESETOUTS),
+
+       /* IRREM */
+       GPIO_FN(IROUT),
+
+       /* LCDC */
+       GPIO_FN(LCDC0_SELECT),
+       GPIO_FN(LCDC1_SELECT),
+
+       /* SDENC */
+       GPIO_FN(SDENC_CPG),
+       GPIO_FN(SDENC_DV_CLKI),
+
+       /* HDMI */
+       GPIO_FN(HDMI_HPD),
+       GPIO_FN(HDMI_CEC),
+
+       /* SYSC */
+       GPIO_FN(RESETP_PULLUP),
+       GPIO_FN(RESETP_PLAIN),
+
+       /* DEBUG */
+       GPIO_FN(EDEBGREQ_PULLDOWN),
+       GPIO_FN(EDEBGREQ_PULLUP),
+
+       GPIO_FN(TRACEAUD_FROM_VIO),
+       GPIO_FN(TRACEAUD_FROM_LCDC0),
+       GPIO_FN(TRACEAUD_FROM_MEMC),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       PORTCR(0,       0xe6050000), /* PORT0CR */
+       PORTCR(1,       0xe6050001), /* PORT1CR */
+       PORTCR(2,       0xe6050002), /* PORT2CR */
+       PORTCR(3,       0xe6050003), /* PORT3CR */
+       PORTCR(4,       0xe6050004), /* PORT4CR */
+       PORTCR(5,       0xe6050005), /* PORT5CR */
+       PORTCR(6,       0xe6050006), /* PORT6CR */
+       PORTCR(7,       0xe6050007), /* PORT7CR */
+       PORTCR(8,       0xe6050008), /* PORT8CR */
+       PORTCR(9,       0xe6050009), /* PORT9CR */
+       PORTCR(10,      0xe605000a), /* PORT10CR */
+       PORTCR(11,      0xe605000b), /* PORT11CR */
+       PORTCR(12,      0xe605000c), /* PORT12CR */
+       PORTCR(13,      0xe605000d), /* PORT13CR */
+       PORTCR(14,      0xe605000e), /* PORT14CR */
+       PORTCR(15,      0xe605000f), /* PORT15CR */
+       PORTCR(16,      0xe6050010), /* PORT16CR */
+       PORTCR(17,      0xe6050011), /* PORT17CR */
+       PORTCR(18,      0xe6050012), /* PORT18CR */
+       PORTCR(19,      0xe6050013), /* PORT19CR */
+       PORTCR(20,      0xe6050014), /* PORT20CR */
+       PORTCR(21,      0xe6050015), /* PORT21CR */
+       PORTCR(22,      0xe6050016), /* PORT22CR */
+       PORTCR(23,      0xe6050017), /* PORT23CR */
+       PORTCR(24,      0xe6050018), /* PORT24CR */
+       PORTCR(25,      0xe6050019), /* PORT25CR */
+       PORTCR(26,      0xe605001a), /* PORT26CR */
+       PORTCR(27,      0xe605001b), /* PORT27CR */
+       PORTCR(28,      0xe605001c), /* PORT28CR */
+       PORTCR(29,      0xe605001d), /* PORT29CR */
+       PORTCR(30,      0xe605001e), /* PORT30CR */
+       PORTCR(31,      0xe605001f), /* PORT31CR */
+       PORTCR(32,      0xe6050020), /* PORT32CR */
+       PORTCR(33,      0xe6050021), /* PORT33CR */
+       PORTCR(34,      0xe6050022), /* PORT34CR */
+       PORTCR(35,      0xe6050023), /* PORT35CR */
+       PORTCR(36,      0xe6050024), /* PORT36CR */
+       PORTCR(37,      0xe6050025), /* PORT37CR */
+       PORTCR(38,      0xe6050026), /* PORT38CR */
+       PORTCR(39,      0xe6050027), /* PORT39CR */
+       PORTCR(40,      0xe6050028), /* PORT40CR */
+       PORTCR(41,      0xe6050029), /* PORT41CR */
+       PORTCR(42,      0xe605002a), /* PORT42CR */
+       PORTCR(43,      0xe605002b), /* PORT43CR */
+       PORTCR(44,      0xe605002c), /* PORT44CR */
+       PORTCR(45,      0xe605002d), /* PORT45CR */
+       PORTCR(46,      0xe605002e), /* PORT46CR */
+       PORTCR(47,      0xe605002f), /* PORT47CR */
+       PORTCR(48,      0xe6050030), /* PORT48CR */
+       PORTCR(49,      0xe6050031), /* PORT49CR */
+       PORTCR(50,      0xe6050032), /* PORT50CR */
+       PORTCR(51,      0xe6050033), /* PORT51CR */
+       PORTCR(52,      0xe6050034), /* PORT52CR */
+       PORTCR(53,      0xe6050035), /* PORT53CR */
+       PORTCR(54,      0xe6050036), /* PORT54CR */
+       PORTCR(55,      0xe6050037), /* PORT55CR */
+       PORTCR(56,      0xe6050038), /* PORT56CR */
+       PORTCR(57,      0xe6050039), /* PORT57CR */
+       PORTCR(58,      0xe605003a), /* PORT58CR */
+       PORTCR(59,      0xe605003b), /* PORT59CR */
+       PORTCR(60,      0xe605003c), /* PORT60CR */
+       PORTCR(61,      0xe605003d), /* PORT61CR */
+       PORTCR(62,      0xe605003e), /* PORT62CR */
+       PORTCR(63,      0xe605003f), /* PORT63CR */
+       PORTCR(64,      0xe6050040), /* PORT64CR */
+       PORTCR(65,      0xe6050041), /* PORT65CR */
+       PORTCR(66,      0xe6050042), /* PORT66CR */
+       PORTCR(67,      0xe6050043), /* PORT67CR */
+       PORTCR(68,      0xe6050044), /* PORT68CR */
+       PORTCR(69,      0xe6050045), /* PORT69CR */
+       PORTCR(70,      0xe6050046), /* PORT70CR */
+       PORTCR(71,      0xe6050047), /* PORT71CR */
+       PORTCR(72,      0xe6050048), /* PORT72CR */
+       PORTCR(73,      0xe6050049), /* PORT73CR */
+       PORTCR(74,      0xe605004a), /* PORT74CR */
+       PORTCR(75,      0xe605004b), /* PORT75CR */
+       PORTCR(76,      0xe605004c), /* PORT76CR */
+       PORTCR(77,      0xe605004d), /* PORT77CR */
+       PORTCR(78,      0xe605004e), /* PORT78CR */
+       PORTCR(79,      0xe605004f), /* PORT79CR */
+       PORTCR(80,      0xe6050050), /* PORT80CR */
+       PORTCR(81,      0xe6050051), /* PORT81CR */
+       PORTCR(82,      0xe6050052), /* PORT82CR */
+       PORTCR(83,      0xe6050053), /* PORT83CR */
+
+       PORTCR(84,      0xe6051054), /* PORT84CR */
+       PORTCR(85,      0xe6051055), /* PORT85CR */
+       PORTCR(86,      0xe6051056), /* PORT86CR */
+       PORTCR(87,      0xe6051057), /* PORT87CR */
+       PORTCR(88,      0xe6051058), /* PORT88CR */
+       PORTCR(89,      0xe6051059), /* PORT89CR */
+       PORTCR(90,      0xe605105a), /* PORT90CR */
+       PORTCR(91,      0xe605105b), /* PORT91CR */
+       PORTCR(92,      0xe605105c), /* PORT92CR */
+       PORTCR(93,      0xe605105d), /* PORT93CR */
+       PORTCR(94,      0xe605105e), /* PORT94CR */
+       PORTCR(95,      0xe605105f), /* PORT95CR */
+       PORTCR(96,      0xe6051060), /* PORT96CR */
+       PORTCR(97,      0xe6051061), /* PORT97CR */
+       PORTCR(98,      0xe6051062), /* PORT98CR */
+       PORTCR(99,      0xe6051063), /* PORT99CR */
+       PORTCR(100,     0xe6051064), /* PORT100CR */
+       PORTCR(101,     0xe6051065), /* PORT101CR */
+       PORTCR(102,     0xe6051066), /* PORT102CR */
+       PORTCR(103,     0xe6051067), /* PORT103CR */
+       PORTCR(104,     0xe6051068), /* PORT104CR */
+       PORTCR(105,     0xe6051069), /* PORT105CR */
+       PORTCR(106,     0xe605106a), /* PORT106CR */
+       PORTCR(107,     0xe605106b), /* PORT107CR */
+       PORTCR(108,     0xe605106c), /* PORT108CR */
+       PORTCR(109,     0xe605106d), /* PORT109CR */
+       PORTCR(110,     0xe605106e), /* PORT110CR */
+       PORTCR(111,     0xe605106f), /* PORT111CR */
+       PORTCR(112,     0xe6051070), /* PORT112CR */
+       PORTCR(113,     0xe6051071), /* PORT113CR */
+       PORTCR(114,     0xe6051072), /* PORT114CR */
+
+       PORTCR(115,     0xe6052073), /* PORT115CR */
+       PORTCR(116,     0xe6052074), /* PORT116CR */
+       PORTCR(117,     0xe6052075), /* PORT117CR */
+       PORTCR(118,     0xe6052076), /* PORT118CR */
+       PORTCR(119,     0xe6052077), /* PORT119CR */
+       PORTCR(120,     0xe6052078), /* PORT120CR */
+       PORTCR(121,     0xe6052079), /* PORT121CR */
+       PORTCR(122,     0xe605207a), /* PORT122CR */
+       PORTCR(123,     0xe605207b), /* PORT123CR */
+       PORTCR(124,     0xe605207c), /* PORT124CR */
+       PORTCR(125,     0xe605207d), /* PORT125CR */
+       PORTCR(126,     0xe605207e), /* PORT126CR */
+       PORTCR(127,     0xe605207f), /* PORT127CR */
+       PORTCR(128,     0xe6052080), /* PORT128CR */
+       PORTCR(129,     0xe6052081), /* PORT129CR */
+       PORTCR(130,     0xe6052082), /* PORT130CR */
+       PORTCR(131,     0xe6052083), /* PORT131CR */
+       PORTCR(132,     0xe6052084), /* PORT132CR */
+       PORTCR(133,     0xe6052085), /* PORT133CR */
+       PORTCR(134,     0xe6052086), /* PORT134CR */
+       PORTCR(135,     0xe6052087), /* PORT135CR */
+       PORTCR(136,     0xe6052088), /* PORT136CR */
+       PORTCR(137,     0xe6052089), /* PORT137CR */
+       PORTCR(138,     0xe605208a), /* PORT138CR */
+       PORTCR(139,     0xe605208b), /* PORT139CR */
+       PORTCR(140,     0xe605208c), /* PORT140CR */
+       PORTCR(141,     0xe605208d), /* PORT141CR */
+       PORTCR(142,     0xe605208e), /* PORT142CR */
+       PORTCR(143,     0xe605208f), /* PORT143CR */
+       PORTCR(144,     0xe6052090), /* PORT144CR */
+       PORTCR(145,     0xe6052091), /* PORT145CR */
+       PORTCR(146,     0xe6052092), /* PORT146CR */
+       PORTCR(147,     0xe6052093), /* PORT147CR */
+       PORTCR(148,     0xe6052094), /* PORT148CR */
+       PORTCR(149,     0xe6052095), /* PORT149CR */
+       PORTCR(150,     0xe6052096), /* PORT150CR */
+       PORTCR(151,     0xe6052097), /* PORT151CR */
+       PORTCR(152,     0xe6052098), /* PORT152CR */
+       PORTCR(153,     0xe6052099), /* PORT153CR */
+       PORTCR(154,     0xe605209a), /* PORT154CR */
+       PORTCR(155,     0xe605209b), /* PORT155CR */
+       PORTCR(156,     0xe605209c), /* PORT156CR */
+       PORTCR(157,     0xe605209d), /* PORT157CR */
+       PORTCR(158,     0xe605209e), /* PORT158CR */
+       PORTCR(159,     0xe605209f), /* PORT159CR */
+       PORTCR(160,     0xe60520a0), /* PORT160CR */
+       PORTCR(161,     0xe60520a1), /* PORT161CR */
+       PORTCR(162,     0xe60520a2), /* PORT162CR */
+       PORTCR(163,     0xe60520a3), /* PORT163CR */
+       PORTCR(164,     0xe60520a4), /* PORT164CR */
+       PORTCR(165,     0xe60520a5), /* PORT165CR */
+       PORTCR(166,     0xe60520a6), /* PORT166CR */
+       PORTCR(167,     0xe60520a7), /* PORT167CR */
+       PORTCR(168,     0xe60520a8), /* PORT168CR */
+       PORTCR(169,     0xe60520a9), /* PORT169CR */
+       PORTCR(170,     0xe60520aa), /* PORT170CR */
+       PORTCR(171,     0xe60520ab), /* PORT171CR */
+       PORTCR(172,     0xe60520ac), /* PORT172CR */
+       PORTCR(173,     0xe60520ad), /* PORT173CR */
+       PORTCR(174,     0xe60520ae), /* PORT174CR */
+       PORTCR(175,     0xe60520af), /* PORT175CR */
+       PORTCR(176,     0xe60520b0), /* PORT176CR */
+       PORTCR(177,     0xe60520b1), /* PORT177CR */
+       PORTCR(178,     0xe60520b2), /* PORT178CR */
+       PORTCR(179,     0xe60520b3), /* PORT179CR */
+       PORTCR(180,     0xe60520b4), /* PORT180CR */
+       PORTCR(181,     0xe60520b5), /* PORT181CR */
+       PORTCR(182,     0xe60520b6), /* PORT182CR */
+       PORTCR(183,     0xe60520b7), /* PORT183CR */
+       PORTCR(184,     0xe60520b8), /* PORT184CR */
+       PORTCR(185,     0xe60520b9), /* PORT185CR */
+       PORTCR(186,     0xe60520ba), /* PORT186CR */
+       PORTCR(187,     0xe60520bb), /* PORT187CR */
+       PORTCR(188,     0xe60520bc), /* PORT188CR */
+       PORTCR(189,     0xe60520bd), /* PORT189CR */
+       PORTCR(190,     0xe60520be), /* PORT190CR */
+       PORTCR(191,     0xe60520bf), /* PORT191CR */
+       PORTCR(192,     0xe60520c0), /* PORT192CR */
+       PORTCR(193,     0xe60520c1), /* PORT193CR */
+       PORTCR(194,     0xe60520c2), /* PORT194CR */
+       PORTCR(195,     0xe60520c3), /* PORT195CR */
+       PORTCR(196,     0xe60520c4), /* PORT196CR */
+       PORTCR(197,     0xe60520c5), /* PORT197CR */
+       PORTCR(198,     0xe60520c6), /* PORT198CR */
+       PORTCR(199,     0xe60520c7), /* PORT199CR */
+       PORTCR(200,     0xe60520c8), /* PORT200CR */
+       PORTCR(201,     0xe60520c9), /* PORT201CR */
+       PORTCR(202,     0xe60520ca), /* PORT202CR */
+       PORTCR(203,     0xe60520cb), /* PORT203CR */
+       PORTCR(204,     0xe60520cc), /* PORT204CR */
+       PORTCR(205,     0xe60520cd), /* PORT205CR */
+       PORTCR(206,     0xe60520ce), /* PORT206CR */
+       PORTCR(207,     0xe60520cf), /* PORT207CR */
+       PORTCR(208,     0xe60520d0), /* PORT208CR */
+       PORTCR(209,     0xe60520d1), /* PORT209CR */
+
+       PORTCR(210,     0xe60530d2), /* PORT210CR */
+       PORTCR(211,     0xe60530d3), /* PORT211CR */
+
+       { PINMUX_CFG_REG("MSEL1CR", 0xe605800c, 32, 1) {
+                       MSEL1CR_31_0,   MSEL1CR_31_1,
+                       MSEL1CR_30_0,   MSEL1CR_30_1,
+                       MSEL1CR_29_0,   MSEL1CR_29_1,
+                       MSEL1CR_28_0,   MSEL1CR_28_1,
+                       MSEL1CR_27_0,   MSEL1CR_27_1,
+                       MSEL1CR_26_0,   MSEL1CR_26_1,
+                       0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       MSEL1CR_16_0,   MSEL1CR_16_1,
+                       MSEL1CR_15_0,   MSEL1CR_15_1,
+                       MSEL1CR_14_0,   MSEL1CR_14_1,
+                       MSEL1CR_13_0,   MSEL1CR_13_1,
+                       MSEL1CR_12_0,   MSEL1CR_12_1,
+                       0, 0, 0, 0,
+                       MSEL1CR_9_0,    MSEL1CR_9_1,
+                       0, 0,
+                       MSEL1CR_7_0,    MSEL1CR_7_1,
+                       MSEL1CR_6_0,    MSEL1CR_6_1,
+                       MSEL1CR_5_0,    MSEL1CR_5_1,
+                       MSEL1CR_4_0,    MSEL1CR_4_1,
+                       MSEL1CR_3_0,    MSEL1CR_3_1,
+                       MSEL1CR_2_0,    MSEL1CR_2_1,
+                       0, 0,
+                       MSEL1CR_0_0,    MSEL1CR_0_1,
+               }
+       },
+       { PINMUX_CFG_REG("MSEL3CR", 0xE6058020, 32, 1) {
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       MSEL3CR_15_0,   MSEL3CR_15_1,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       MSEL3CR_6_0,    MSEL3CR_6_1,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       }
+       },
+       { PINMUX_CFG_REG("MSEL4CR", 0xE6058024, 32, 1) {
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       MSEL4CR_19_0,   MSEL4CR_19_1,
+                       MSEL4CR_18_0,   MSEL4CR_18_1,
+                       0, 0, 0, 0,
+                       MSEL4CR_15_0,   MSEL4CR_15_1,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       MSEL4CR_10_0,   MSEL4CR_10_1,
+                       0, 0, 0, 0, 0, 0,
+                       MSEL4CR_6_0,    MSEL4CR_6_1,
+                       0, 0,
+                       MSEL4CR_4_0,    MSEL4CR_4_1,
+                       0, 0, 0, 0,
+                       MSEL4CR_1_0,    MSEL4CR_1_1,
+                       0, 0,
+               }
+       },
+       { PINMUX_CFG_REG("MSEL5CR", 0xE6058028, 32, 1) {
+                       MSEL5CR_31_0,   MSEL5CR_31_1,
+                       MSEL5CR_30_0,   MSEL5CR_30_1,
+                       MSEL5CR_29_0,   MSEL5CR_29_1,
+                       0, 0,
+                       MSEL5CR_27_0,   MSEL5CR_27_1,
+                       0, 0,
+                       MSEL5CR_25_0,   MSEL5CR_25_1,
+                       0, 0,
+                       MSEL5CR_23_0,   MSEL5CR_23_1,
+                       0, 0,
+                       MSEL5CR_21_0,   MSEL5CR_21_1,
+                       0, 0,
+                       MSEL5CR_19_0,   MSEL5CR_19_1,
+                       0, 0,
+                       MSEL5CR_17_0,   MSEL5CR_17_1,
+                       0, 0,
+                       MSEL5CR_15_0,   MSEL5CR_15_1,
+                       MSEL5CR_14_0,   MSEL5CR_14_1,
+                       MSEL5CR_13_0,   MSEL5CR_13_1,
+                       MSEL5CR_12_0,   MSEL5CR_12_1,
+                       MSEL5CR_11_0,   MSEL5CR_11_1,
+                       MSEL5CR_10_0,   MSEL5CR_10_1,
+                       0, 0,
+                       MSEL5CR_8_0,    MSEL5CR_8_1,
+                       MSEL5CR_7_0,    MSEL5CR_7_1,
+                       MSEL5CR_6_0,    MSEL5CR_6_1,
+                       MSEL5CR_5_0,    MSEL5CR_5_1,
+                       MSEL5CR_4_0,    MSEL5CR_4_1,
+                       MSEL5CR_3_0,    MSEL5CR_3_1,
+                       MSEL5CR_2_0,    MSEL5CR_2_1,
+                       0, 0,
+                       MSEL5CR_0_0,    MSEL5CR_0_1,
+               }
+       },
+       { },
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PORTL031_000DR", 0xe6054800, 32) {
+               PORT31_DATA,    PORT30_DATA,    PORT29_DATA,    PORT28_DATA,
+               PORT27_DATA,    PORT26_DATA,    PORT25_DATA,    PORT24_DATA,
+               PORT23_DATA,    PORT22_DATA,    PORT21_DATA,    PORT20_DATA,
+               PORT19_DATA,    PORT18_DATA,    PORT17_DATA,    PORT16_DATA,
+               PORT15_DATA,    PORT14_DATA,    PORT13_DATA,    PORT12_DATA,
+               PORT11_DATA,    PORT10_DATA,    PORT9_DATA,     PORT8_DATA,
+               PORT7_DATA,     PORT6_DATA,     PORT5_DATA,     PORT4_DATA,
+               PORT3_DATA,     PORT2_DATA,     PORT1_DATA,     PORT0_DATA }
+       },
+       { PINMUX_DATA_REG("PORTL063_032DR", 0xe6054804, 32) {
+               PORT63_DATA,    PORT62_DATA,    PORT61_DATA,    PORT60_DATA,
+               PORT59_DATA,    PORT58_DATA,    PORT57_DATA,    PORT56_DATA,
+               PORT55_DATA,    PORT54_DATA,    PORT53_DATA,    PORT52_DATA,
+               PORT51_DATA,    PORT50_DATA,    PORT49_DATA,    PORT48_DATA,
+               PORT47_DATA,    PORT46_DATA,    PORT45_DATA,    PORT44_DATA,
+               PORT43_DATA,    PORT42_DATA,    PORT41_DATA,    PORT40_DATA,
+               PORT39_DATA,    PORT38_DATA,    PORT37_DATA,    PORT36_DATA,
+               PORT35_DATA,    PORT34_DATA,    PORT33_DATA,    PORT32_DATA }
+       },
+       { PINMUX_DATA_REG("PORTL095_064DR", 0xe6054808, 32) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PORT83_DATA,    PORT82_DATA,    PORT81_DATA,    PORT80_DATA,
+               PORT79_DATA,    PORT78_DATA,    PORT77_DATA,    PORT76_DATA,
+               PORT75_DATA,    PORT74_DATA,    PORT73_DATA,    PORT72_DATA,
+               PORT71_DATA,    PORT70_DATA,    PORT69_DATA,    PORT68_DATA,
+               PORT67_DATA,    PORT66_DATA,    PORT65_DATA,    PORT64_DATA }
+       },
+       { PINMUX_DATA_REG("PORTD095_064DR", 0xe6055808, 32) {
+               PORT95_DATA,    PORT94_DATA,    PORT93_DATA,    PORT92_DATA,
+               PORT91_DATA,    PORT90_DATA,    PORT89_DATA,    PORT88_DATA,
+               PORT87_DATA,    PORT86_DATA,    PORT85_DATA,    PORT84_DATA,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_DATA_REG("PORTD127_096DR", 0xe605580c, 32) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0,              PORT114_DATA,   PORT113_DATA,   PORT112_DATA,
+               PORT111_DATA,   PORT110_DATA,   PORT109_DATA,   PORT108_DATA,
+               PORT107_DATA,   PORT106_DATA,   PORT105_DATA,   PORT104_DATA,
+               PORT103_DATA,   PORT102_DATA,   PORT101_DATA,   PORT100_DATA,
+               PORT99_DATA,    PORT98_DATA,    PORT97_DATA,    PORT96_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR127_096DR", 0xe605680C, 32) {
+               PORT127_DATA,   PORT126_DATA,   PORT125_DATA,   PORT124_DATA,
+               PORT123_DATA,   PORT122_DATA,   PORT121_DATA,   PORT120_DATA,
+               PORT119_DATA,   PORT118_DATA,   PORT117_DATA,   PORT116_DATA,
+               PORT115_DATA,   0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_DATA_REG("PORTR159_128DR", 0xe6056810, 32) {
+               PORT159_DATA,   PORT158_DATA,   PORT157_DATA,   PORT156_DATA,
+               PORT155_DATA,   PORT154_DATA,   PORT153_DATA,   PORT152_DATA,
+               PORT151_DATA,   PORT150_DATA,   PORT149_DATA,   PORT148_DATA,
+               PORT147_DATA,   PORT146_DATA,   PORT145_DATA,   PORT144_DATA,
+               PORT143_DATA,   PORT142_DATA,   PORT141_DATA,   PORT140_DATA,
+               PORT139_DATA,   PORT138_DATA,   PORT137_DATA,   PORT136_DATA,
+               PORT135_DATA,   PORT134_DATA,   PORT133_DATA,   PORT132_DATA,
+               PORT131_DATA,   PORT130_DATA,   PORT129_DATA,   PORT128_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR191_160DR", 0xe6056814, 32) {
+               PORT191_DATA,   PORT190_DATA,   PORT189_DATA,   PORT188_DATA,
+               PORT187_DATA,   PORT186_DATA,   PORT185_DATA,   PORT184_DATA,
+               PORT183_DATA,   PORT182_DATA,   PORT181_DATA,   PORT180_DATA,
+               PORT179_DATA,   PORT178_DATA,   PORT177_DATA,   PORT176_DATA,
+               PORT175_DATA,   PORT174_DATA,   PORT173_DATA,   PORT172_DATA,
+               PORT171_DATA,   PORT170_DATA,   PORT169_DATA,   PORT168_DATA,
+               PORT167_DATA,   PORT166_DATA,   PORT165_DATA,   PORT164_DATA,
+               PORT163_DATA,   PORT162_DATA,   PORT161_DATA,   PORT160_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR223_192DR", 0xe6056818, 32) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0,                           PORT209_DATA,   PORT208_DATA,
+               PORT207_DATA,   PORT206_DATA,   PORT205_DATA,   PORT204_DATA,
+               PORT203_DATA,   PORT202_DATA,   PORT201_DATA,   PORT200_DATA,
+               PORT199_DATA,   PORT198_DATA,   PORT197_DATA,   PORT196_DATA,
+               PORT195_DATA,   PORT194_DATA,   PORT193_DATA,   PORT192_DATA }
+       },
+       { PINMUX_DATA_REG("PORTU223_192DR", 0xe6057818, 32) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PORT211_DATA,   PORT210_DATA, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { },
+};
+
+static struct pinmux_irq pinmux_irqs[] = {
+       PINMUX_IRQ(evt2irq(0x0200), PORT2_FN0,   PORT13_FN0),   /* IRQ0A */
+       PINMUX_IRQ(evt2irq(0x0220), PORT20_FN0),                /* IRQ1A */
+       PINMUX_IRQ(evt2irq(0x0240), PORT11_FN0,  PORT12_FN0),   /* IRQ2A */
+       PINMUX_IRQ(evt2irq(0x0260), PORT10_FN0,  PORT14_FN0),   /* IRQ3A */
+       PINMUX_IRQ(evt2irq(0x0280), PORT15_FN0,  PORT172_FN0),  /* IRQ4A */
+       PINMUX_IRQ(evt2irq(0x02A0), PORT0_FN0,   PORT1_FN0),    /* IRQ5A */
+       PINMUX_IRQ(evt2irq(0x02C0), PORT121_FN0, PORT173_FN0),  /* IRQ6A */
+       PINMUX_IRQ(evt2irq(0x02E0), PORT120_FN0, PORT209_FN0),  /* IRQ7A */
+       PINMUX_IRQ(evt2irq(0x0300), PORT119_FN0),               /* IRQ8A */
+       PINMUX_IRQ(evt2irq(0x0320), PORT118_FN0, PORT210_FN0),  /* IRQ9A */
+       PINMUX_IRQ(evt2irq(0x0340), PORT19_FN0),                /* IRQ10A */
+       PINMUX_IRQ(evt2irq(0x0360), PORT104_FN0),               /* IRQ11A */
+       PINMUX_IRQ(evt2irq(0x0380), PORT42_FN0,  PORT97_FN0),   /* IRQ12A */
+       PINMUX_IRQ(evt2irq(0x03A0), PORT64_FN0,  PORT98_FN0),   /* IRQ13A */
+       PINMUX_IRQ(evt2irq(0x03C0), PORT63_FN0,  PORT99_FN0),   /* IRQ14A */
+       PINMUX_IRQ(evt2irq(0x03E0), PORT62_FN0,  PORT100_FN0),  /* IRQ15A */
+       PINMUX_IRQ(evt2irq(0x3200), PORT68_FN0,  PORT211_FN0),  /* IRQ16A */
+       PINMUX_IRQ(evt2irq(0x3220), PORT69_FN0),                /* IRQ17A */
+       PINMUX_IRQ(evt2irq(0x3240), PORT70_FN0),                /* IRQ18A */
+       PINMUX_IRQ(evt2irq(0x3260), PORT71_FN0),                /* IRQ19A */
+       PINMUX_IRQ(evt2irq(0x3280), PORT67_FN0),                /* IRQ20A */
+       PINMUX_IRQ(evt2irq(0x32A0), PORT202_FN0),               /* IRQ21A */
+       PINMUX_IRQ(evt2irq(0x32C0), PORT95_FN0),                /* IRQ22A */
+       PINMUX_IRQ(evt2irq(0x32E0), PORT96_FN0),                /* IRQ23A */
+       PINMUX_IRQ(evt2irq(0x3300), PORT180_FN0),               /* IRQ24A */
+       PINMUX_IRQ(evt2irq(0x3320), PORT38_FN0),                /* IRQ25A */
+       PINMUX_IRQ(evt2irq(0x3340), PORT58_FN0,  PORT81_FN0),   /* IRQ26A */
+       PINMUX_IRQ(evt2irq(0x3360), PORT57_FN0,  PORT168_FN0),  /* IRQ27A */
+       PINMUX_IRQ(evt2irq(0x3380), PORT56_FN0,  PORT169_FN0),  /* IRQ28A */
+       PINMUX_IRQ(evt2irq(0x33A0), PORT50_FN0,  PORT170_FN0),  /* IRQ29A */
+       PINMUX_IRQ(evt2irq(0x33C0), PORT49_FN0,  PORT171_FN0),  /* IRQ30A */
+       PINMUX_IRQ(evt2irq(0x33E0), PORT41_FN0,  PORT167_FN0),  /* IRQ31A */
+};
+
+struct sh_pfc_soc_info r8a7740_pinmux_info = {
+       .name           = "r8a7740_pfc",
+       .reserved_id    = PINMUX_RESERVED,
+       .data           = { PINMUX_DATA_BEGIN,
+                           PINMUX_DATA_END },
+       .input          = { PINMUX_INPUT_BEGIN,
+                           PINMUX_INPUT_END },
+       .input_pu       = { PINMUX_INPUT_PULLUP_BEGIN,
+                           PINMUX_INPUT_PULLUP_END },
+       .input_pd       = { PINMUX_INPUT_PULLDOWN_BEGIN,
+                           PINMUX_INPUT_PULLDOWN_END },
+       .output         = { PINMUX_OUTPUT_BEGIN,
+                           PINMUX_OUTPUT_END },
+       .mark           = { PINMUX_MARK_BEGIN,
+                           PINMUX_MARK_END },
+       .function       = { PINMUX_FUNCTION_BEGIN,
+                           PINMUX_FUNCTION_END },
+
+       .first_gpio     = GPIO_PORT0,
+       .last_gpio      = GPIO_FN_TRACEAUD_FROM_MEMC,
+
+       .gpios          = pinmux_gpios,
+       .cfg_regs       = pinmux_config_regs,
+       .data_regs      = pinmux_data_regs,
+
+       .gpio_data      = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+
+       .gpio_irq       = pinmux_irqs,
+       .gpio_irq_size  = ARRAY_SIZE(pinmux_irqs),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-r8a7779.c b/drivers/pinctrl/sh-pfc/pfc-r8a7779.c
new file mode 100644 (file)
index 0000000..13feaa0
--- /dev/null
@@ -0,0 +1,2624 @@
+/*
+ * r8a7779 processor support - PFC hardware block
+ *
+ * Copyright (C) 2011  Renesas Solutions Corp.
+ * Copyright (C) 2011  Magnus Damm
+ *
+ * This program is free software; you can redistribute it and/or modify
+ * it under the terms of the GNU General Public License as published by
+ * the Free Software Foundation; version 2 of the License.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
+ */
+
+#include <linux/kernel.h>
+#include <mach/r8a7779.h>
+
+#include "sh_pfc.h"
+
+#define CPU_32_PORT(fn, pfx, sfx)                              \
+       PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),        \
+       PORT_10(fn, pfx##2, sfx), PORT_1(fn, pfx##30, sfx),     \
+       PORT_1(fn, pfx##31, sfx)
+
+#define CPU_32_PORT6(fn, pfx, sfx)                             \
+       PORT_1(fn, pfx##0, sfx), PORT_1(fn, pfx##1, sfx),       \
+       PORT_1(fn, pfx##2, sfx), PORT_1(fn, pfx##3, sfx),       \
+       PORT_1(fn, pfx##4, sfx), PORT_1(fn, pfx##5, sfx),       \
+       PORT_1(fn, pfx##6, sfx), PORT_1(fn, pfx##7, sfx),       \
+       PORT_1(fn, pfx##8, sfx)
+
+#define CPU_ALL_PORT(fn, pfx, sfx)                             \
+       CPU_32_PORT(fn, pfx##_0_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_1_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_2_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_3_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_4_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_5_, sfx),                         \
+       CPU_32_PORT6(fn, pfx##_6_, sfx)
+
+#define _GP_GPIO(pfx, sfx) PINMUX_GPIO(GPIO_GP##pfx, GP##pfx##_DATA)
+#define _GP_DATA(pfx, sfx) PINMUX_DATA(GP##pfx##_DATA, GP##pfx##_FN,   \
+                                      GP##pfx##_IN, GP##pfx##_OUT)
+
+#define _GP_INOUTSEL(pfx, sfx) GP##pfx##_IN, GP##pfx##_OUT
+#define _GP_INDT(pfx, sfx) GP##pfx##_DATA
+
+#define GP_ALL(str)    CPU_ALL_PORT(_PORT_ALL, GP, str)
+#define PINMUX_GPIO_GP_ALL()   CPU_ALL_PORT(_GP_GPIO, , unused)
+#define PINMUX_DATA_GP_ALL()   CPU_ALL_PORT(_GP_DATA, , unused)
+
+
+#define PORT_10_REV(fn, pfx, sfx)                              \
+       PORT_1(fn, pfx##9, sfx), PORT_1(fn, pfx##8, sfx),       \
+       PORT_1(fn, pfx##7, sfx), PORT_1(fn, pfx##6, sfx),       \
+       PORT_1(fn, pfx##5, sfx), PORT_1(fn, pfx##4, sfx),       \
+       PORT_1(fn, pfx##3, sfx), PORT_1(fn, pfx##2, sfx),       \
+       PORT_1(fn, pfx##1, sfx), PORT_1(fn, pfx##0, sfx)
+
+#define CPU_32_PORT_REV(fn, pfx, sfx)                                  \
+       PORT_1(fn, pfx##31, sfx), PORT_1(fn, pfx##30, sfx),             \
+       PORT_10_REV(fn, pfx##2, sfx), PORT_10_REV(fn, pfx##1, sfx),     \
+       PORT_10_REV(fn, pfx, sfx)
+
+#define GP_INOUTSEL(bank) CPU_32_PORT_REV(_GP_INOUTSEL, _##bank##_, unused)
+#define GP_INDT(bank) CPU_32_PORT_REV(_GP_INDT, _##bank##_, unused)
+
+#define PINMUX_IPSR_DATA(ipsr, fn) PINMUX_DATA(fn##_MARK, FN_##ipsr, FN_##fn)
+#define PINMUX_IPSR_MODSEL_DATA(ipsr, fn, ms) PINMUX_DATA(fn##_MARK, FN_##ms, \
+                                                         FN_##ipsr, FN_##fn)
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       GP_ALL(DATA), /* GP_0_0_DATA -> GP_6_8_DATA */
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       GP_ALL(IN), /* GP_0_0_IN -> GP_6_8_IN */
+       PINMUX_INPUT_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       GP_ALL(OUT), /* GP_0_0_OUT -> GP_6_8_OUT */
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       GP_ALL(FN), /* GP_0_0_FN -> GP_6_8_FN */
+
+       /* GPSR0 */
+       FN_AVS1, FN_AVS2, FN_IP0_7_6, FN_A17,
+       FN_A18, FN_A19, FN_IP0_9_8, FN_IP0_11_10,
+       FN_IP0_13_12, FN_IP0_15_14, FN_IP0_18_16, FN_IP0_22_19,
+       FN_IP0_24_23, FN_IP0_25, FN_IP0_27_26, FN_IP1_1_0,
+       FN_IP1_3_2, FN_IP1_6_4, FN_IP1_10_7, FN_IP1_14_11,
+       FN_IP1_18_15, FN_IP0_5_3, FN_IP0_30_28, FN_IP2_18_16,
+       FN_IP2_21_19, FN_IP2_30_28, FN_IP3_2_0, FN_IP3_11_9,
+       FN_IP3_14_12, FN_IP3_22_21, FN_IP3_26_24, FN_IP3_31_29,
+
+       /* GPSR1 */
+       FN_IP4_1_0, FN_IP4_4_2, FN_IP4_7_5, FN_IP4_10_8,
+       FN_IP4_11, FN_IP4_12, FN_IP4_13, FN_IP4_14,
+       FN_IP4_15, FN_IP4_16, FN_IP4_19_17, FN_IP4_22_20,
+       FN_IP4_23, FN_IP4_24, FN_IP4_25, FN_IP4_26,
+       FN_IP4_27, FN_IP4_28, FN_IP4_31_29, FN_IP5_2_0,
+       FN_IP5_3, FN_IP5_4, FN_IP5_5, FN_IP5_6,
+       FN_IP5_7, FN_IP5_8, FN_IP5_10_9, FN_IP5_12_11,
+       FN_IP5_14_13, FN_IP5_16_15, FN_IP5_20_17, FN_IP5_23_21,
+
+       /* GPSR2 */
+       FN_IP5_27_24, FN_IP8_20, FN_IP8_22_21, FN_IP8_24_23,
+       FN_IP8_27_25, FN_IP8_30_28, FN_IP9_1_0, FN_IP9_3_2,
+       FN_IP9_4, FN_IP9_5, FN_IP9_6, FN_IP9_7,
+       FN_IP9_9_8, FN_IP9_11_10, FN_IP9_13_12, FN_IP9_15_14,
+       FN_IP9_18_16, FN_IP9_21_19, FN_IP9_23_22, FN_IP9_25_24,
+       FN_IP9_27_26, FN_IP9_29_28, FN_IP10_2_0, FN_IP10_5_3,
+       FN_IP10_8_6, FN_IP10_11_9, FN_IP10_14_12, FN_IP10_17_15,
+       FN_IP10_20_18, FN_IP10_23_21, FN_IP10_25_24, FN_IP10_28_26,
+
+       /* GPSR3 */
+       FN_IP10_31_29, FN_IP11_2_0, FN_IP11_5_3, FN_IP11_8_6,
+       FN_IP11_11_9, FN_IP11_14_12, FN_IP11_17_15, FN_IP11_20_18,
+       FN_IP11_23_21, FN_IP11_26_24, FN_IP11_29_27, FN_IP12_2_0,
+       FN_IP12_5_3, FN_IP12_8_6, FN_IP12_11_9, FN_IP12_14_12,
+       FN_IP12_17_15, FN_IP7_16_15, FN_IP7_18_17, FN_IP7_28_27,
+       FN_IP7_30_29, FN_IP7_20_19, FN_IP7_22_21, FN_IP7_24_23,
+       FN_IP7_26_25, FN_IP1_20_19, FN_IP1_22_21, FN_IP1_24_23,
+       FN_IP5_28, FN_IP5_30_29, FN_IP6_1_0, FN_IP6_3_2,
+
+       /* GPSR4 */
+       FN_IP6_5_4, FN_IP6_7_6, FN_IP6_8, FN_IP6_11_9,
+       FN_IP6_14_12, FN_IP6_17_15, FN_IP6_19_18, FN_IP6_22_20,
+       FN_IP6_24_23, FN_IP6_26_25, FN_IP6_30_29, FN_IP7_1_0,
+       FN_IP7_3_2, FN_IP7_6_4, FN_IP7_9_7, FN_IP7_12_10,
+       FN_IP7_14_13, FN_IP2_7_4, FN_IP2_11_8, FN_IP2_15_12,
+       FN_IP1_28_25, FN_IP2_3_0, FN_IP8_3_0, FN_IP8_7_4,
+       FN_IP8_11_8, FN_IP8_15_12, FN_USB_PENC0, FN_USB_PENC1,
+       FN_IP0_2_0, FN_IP8_17_16, FN_IP8_18, FN_IP8_19,
+
+       /* GPSR5 */
+       FN_A1, FN_A2, FN_A3, FN_A4,
+       FN_A5, FN_A6, FN_A7, FN_A8,
+       FN_A9, FN_A10, FN_A11, FN_A12,
+       FN_A13, FN_A14, FN_A15, FN_A16,
+       FN_RD, FN_WE0, FN_WE1, FN_EX_WAIT0,
+       FN_IP3_23, FN_IP3_27, FN_IP3_28, FN_IP2_22,
+       FN_IP2_23, FN_IP2_24, FN_IP2_25, FN_IP2_26,
+       FN_IP2_27, FN_IP3_3, FN_IP3_4, FN_IP3_5,
+
+       /* GPSR6 */
+       FN_IP3_6, FN_IP3_7, FN_IP3_8, FN_IP3_15,
+       FN_IP3_16, FN_IP3_17, FN_IP3_18, FN_IP3_19,
+       FN_IP3_20,
+
+       /* IPSR0 */
+       FN_RD_WR, FN_FWE, FN_ATAG0, FN_VI1_R7,
+       FN_HRTS1, FN_RX4_C,
+       FN_CS1_A26, FN_HSPI_TX2, FN_SDSELF_B,
+       FN_CS0, FN_HSPI_CS2_B,
+       FN_CLKOUT, FN_TX3C_IRDA_TX_C, FN_PWM0_B,
+       FN_A25, FN_SD1_WP, FN_MMC0_D5, FN_FD5,
+       FN_HSPI_RX2, FN_VI1_R3, FN_TX5_B, FN_SSI_SDATA7_B,
+       FN_CTS0_B,
+       FN_A24, FN_SD1_CD, FN_MMC0_D4, FN_FD4,
+       FN_HSPI_CS2, FN_VI1_R2, FN_SSI_WS78_B,
+       FN_A23, FN_FCLE, FN_HSPI_CLK2, FN_VI1_R1,
+       FN_A22, FN_RX5_D, FN_HSPI_RX2_B, FN_VI1_R0,
+       FN_A21, FN_SCK5_D, FN_HSPI_CLK2_B,
+       FN_A20, FN_TX5_D, FN_HSPI_TX2_B,
+       FN_A0, FN_SD1_DAT3, FN_MMC0_D3, FN_FD3,
+       FN_BS, FN_SD1_DAT2, FN_MMC0_D2, FN_FD2,
+       FN_ATADIR0, FN_SDSELF, FN_HCTS1, FN_TX4_C,
+       FN_USB_PENC2, FN_SCK0, FN_PWM1, FN_PWMFSW0,
+       FN_SCIF_CLK, FN_TCLK0_C,
+
+       /* IPSR1 */
+       FN_EX_CS0, FN_RX3_C_IRDA_RX_C, FN_MMC0_D6,
+       FN_FD6, FN_EX_CS1, FN_MMC0_D7, FN_FD7,
+       FN_EX_CS2, FN_SD1_CLK, FN_MMC0_CLK, FN_FALE,
+       FN_ATACS00, FN_EX_CS3, FN_SD1_CMD, FN_MMC0_CMD,
+       FN_FRE, FN_ATACS10, FN_VI1_R4, FN_RX5_B,
+       FN_HSCK1, FN_SSI_SDATA8_B, FN_RTS0_B_TANS_B, FN_SSI_SDATA9,
+       FN_EX_CS4, FN_SD1_DAT0, FN_MMC0_D0, FN_FD0,
+       FN_ATARD0, FN_VI1_R5, FN_SCK5_B, FN_HTX1,
+       FN_TX2_E, FN_TX0_B, FN_SSI_SCK9, FN_EX_CS5,
+       FN_SD1_DAT1, FN_MMC0_D1, FN_FD1, FN_ATAWR0,
+       FN_VI1_R6, FN_HRX1, FN_RX2_E, FN_RX0_B,
+       FN_SSI_WS9, FN_MLB_CLK, FN_PWM2, FN_SCK4,
+       FN_MLB_SIG, FN_PWM3, FN_TX4, FN_MLB_DAT,
+       FN_PWM4, FN_RX4, FN_HTX0, FN_TX1,
+       FN_SDATA, FN_CTS0_C, FN_SUB_TCK, FN_CC5_STATE2,
+       FN_CC5_STATE10, FN_CC5_STATE18, FN_CC5_STATE26, FN_CC5_STATE34,
+
+       /* IPSR2 */
+       FN_HRX0, FN_RX1, FN_SCKZ, FN_RTS0_C_TANS_C,
+       FN_SUB_TDI, FN_CC5_STATE3, FN_CC5_STATE11, FN_CC5_STATE19,
+       FN_CC5_STATE27, FN_CC5_STATE35, FN_HSCK0, FN_SCK1,
+       FN_MTS, FN_PWM5, FN_SCK0_C, FN_SSI_SDATA9_B,
+       FN_SUB_TDO, FN_CC5_STATE0, FN_CC5_STATE8, FN_CC5_STATE16,
+       FN_CC5_STATE24, FN_CC5_STATE32, FN_HCTS0, FN_CTS1,
+       FN_STM, FN_PWM0_D, FN_RX0_C, FN_SCIF_CLK_C,
+       FN_SUB_TRST, FN_TCLK1_B, FN_CC5_OSCOUT, FN_HRTS0,
+       FN_RTS1_TANS, FN_MDATA, FN_TX0_C, FN_SUB_TMS,
+       FN_CC5_STATE1, FN_CC5_STATE9, FN_CC5_STATE17, FN_CC5_STATE25,
+       FN_CC5_STATE33, FN_DU0_DR0, FN_LCDOUT0, FN_DREQ0,
+       FN_GPS_CLK_B, FN_AUDATA0, FN_TX5_C, FN_DU0_DR1,
+       FN_LCDOUT1, FN_DACK0, FN_DRACK0, FN_GPS_SIGN_B,
+       FN_AUDATA1, FN_RX5_C, FN_DU0_DR2, FN_LCDOUT2,
+       FN_DU0_DR3, FN_LCDOUT3, FN_DU0_DR4, FN_LCDOUT4,
+       FN_DU0_DR5, FN_LCDOUT5, FN_DU0_DR6, FN_LCDOUT6,
+       FN_DU0_DR7, FN_LCDOUT7, FN_DU0_DG0, FN_LCDOUT8,
+       FN_DREQ1, FN_SCL2, FN_AUDATA2,
+
+       /* IPSR3 */
+       FN_DU0_DG1, FN_LCDOUT9, FN_DACK1, FN_SDA2,
+       FN_AUDATA3, FN_DU0_DG2, FN_LCDOUT10, FN_DU0_DG3,
+       FN_LCDOUT11, FN_DU0_DG4, FN_LCDOUT12, FN_DU0_DG5,
+       FN_LCDOUT13, FN_DU0_DG6, FN_LCDOUT14, FN_DU0_DG7,
+       FN_LCDOUT15, FN_DU0_DB0, FN_LCDOUT16, FN_EX_WAIT1,
+       FN_SCL1, FN_TCLK1, FN_AUDATA4, FN_DU0_DB1,
+       FN_LCDOUT17, FN_EX_WAIT2, FN_SDA1, FN_GPS_MAG_B,
+       FN_AUDATA5, FN_SCK5_C, FN_DU0_DB2, FN_LCDOUT18,
+       FN_DU0_DB3, FN_LCDOUT19, FN_DU0_DB4, FN_LCDOUT20,
+       FN_DU0_DB5, FN_LCDOUT21, FN_DU0_DB6, FN_LCDOUT22,
+       FN_DU0_DB7, FN_LCDOUT23, FN_DU0_DOTCLKIN, FN_QSTVA_QVS,
+       FN_TX3_D_IRDA_TX_D, FN_SCL3_B, FN_DU0_DOTCLKOUT0, FN_QCLK,
+       FN_DU0_DOTCLKOUT1, FN_QSTVB_QVE, FN_RX3_D_IRDA_RX_D, FN_SDA3_B,
+       FN_SDA2_C, FN_DACK0_B, FN_DRACK0_B, FN_DU0_EXHSYNC_DU0_HSYNC,
+       FN_QSTH_QHS, FN_DU0_EXVSYNC_DU0_VSYNC, FN_QSTB_QHE,
+       FN_DU0_EXODDF_DU0_ODDF_DISP_CDE, FN_QCPV_QDE, FN_CAN1_TX,
+       FN_TX2_C, FN_SCL2_C, FN_REMOCON,
+
+       /* IPSR4 */
+       FN_DU0_DISP, FN_QPOLA, FN_CAN_CLK_C, FN_SCK2_C,
+       FN_DU0_CDE, FN_QPOLB, FN_CAN1_RX, FN_RX2_C,
+       FN_DREQ0_B, FN_SSI_SCK78_B, FN_SCK0_B, FN_DU1_DR0,
+       FN_VI2_DATA0_VI2_B0, FN_PWM6, FN_SD3_CLK, FN_TX3_E_IRDA_TX_E,
+       FN_AUDCK, FN_PWMFSW0_B, FN_DU1_DR1, FN_VI2_DATA1_VI2_B1,
+       FN_PWM0, FN_SD3_CMD, FN_RX3_E_IRDA_RX_E, FN_AUDSYNC,
+       FN_CTS0_D, FN_DU1_DR2, FN_VI2_G0, FN_DU1_DR3,
+       FN_VI2_G1, FN_DU1_DR4, FN_VI2_G2, FN_DU1_DR5,
+       FN_VI2_G3, FN_DU1_DR6, FN_VI2_G4, FN_DU1_DR7,
+       FN_VI2_G5, FN_DU1_DG0, FN_VI2_DATA2_VI2_B2, FN_SCL1_B,
+       FN_SD3_DAT2, FN_SCK3_E, FN_AUDATA6, FN_TX0_D,
+       FN_DU1_DG1, FN_VI2_DATA3_VI2_B3, FN_SDA1_B, FN_SD3_DAT3,
+       FN_SCK5, FN_AUDATA7, FN_RX0_D, FN_DU1_DG2,
+       FN_VI2_G6, FN_DU1_DG3, FN_VI2_G7, FN_DU1_DG4,
+       FN_VI2_R0, FN_DU1_DG5, FN_VI2_R1, FN_DU1_DG6,
+       FN_VI2_R2, FN_DU1_DG7, FN_VI2_R3, FN_DU1_DB0,
+       FN_VI2_DATA4_VI2_B4, FN_SCL2_B, FN_SD3_DAT0, FN_TX5,
+       FN_SCK0_D,
+
+       /* IPSR5 */
+       FN_DU1_DB1, FN_VI2_DATA5_VI2_B5, FN_SDA2_B, FN_SD3_DAT1,
+       FN_RX5, FN_RTS0_D_TANS_D, FN_DU1_DB2, FN_VI2_R4,
+       FN_DU1_DB3, FN_VI2_R5, FN_DU1_DB4, FN_VI2_R6,
+       FN_DU1_DB5, FN_VI2_R7, FN_DU1_DB6, FN_SCL2_D,
+       FN_DU1_DB7, FN_SDA2_D, FN_DU1_DOTCLKIN, FN_VI2_CLKENB,
+       FN_HSPI_CS1, FN_SCL1_D, FN_DU1_DOTCLKOUT, FN_VI2_FIELD,
+       FN_SDA1_D, FN_DU1_EXHSYNC_DU1_HSYNC, FN_VI2_HSYNC,
+       FN_VI3_HSYNC, FN_DU1_EXVSYNC_DU1_VSYNC, FN_VI2_VSYNC, FN_VI3_VSYNC,
+       FN_DU1_EXODDF_DU1_ODDF_DISP_CDE, FN_VI2_CLK, FN_TX3_B_IRDA_TX_B,
+       FN_SD3_CD, FN_HSPI_TX1, FN_VI1_CLKENB, FN_VI3_CLKENB,
+       FN_AUDIO_CLKC, FN_TX2_D, FN_SPEEDIN, FN_GPS_SIGN_D,
+       FN_DU1_DISP, FN_VI2_DATA6_VI2_B6, FN_TCLK0, FN_QSTVA_B_QVS_B,
+       FN_HSPI_CLK1, FN_SCK2_D, FN_AUDIO_CLKOUT_B, FN_GPS_MAG_D,
+       FN_DU1_CDE, FN_VI2_DATA7_VI2_B7, FN_RX3_B_IRDA_RX_B,
+       FN_SD3_WP, FN_HSPI_RX1, FN_VI1_FIELD, FN_VI3_FIELD,
+       FN_AUDIO_CLKOUT, FN_RX2_D, FN_GPS_CLK_C, FN_GPS_CLK_D,
+       FN_AUDIO_CLKA, FN_CAN_TXCLK, FN_AUDIO_CLKB, FN_USB_OVC2,
+       FN_CAN_DEBUGOUT0, FN_MOUT0,
+
+       /* IPSR6 */
+       FN_SSI_SCK0129, FN_CAN_DEBUGOUT1, FN_MOUT1, FN_SSI_WS0129,
+       FN_CAN_DEBUGOUT2, FN_MOUT2, FN_SSI_SDATA0, FN_CAN_DEBUGOUT3,
+       FN_MOUT5, FN_SSI_SDATA1, FN_CAN_DEBUGOUT4, FN_MOUT6,
+       FN_SSI_SDATA2, FN_CAN_DEBUGOUT5, FN_SSI_SCK34, FN_CAN_DEBUGOUT6,
+       FN_CAN0_TX_B, FN_IERX, FN_SSI_SCK9_C, FN_SSI_WS34,
+       FN_CAN_DEBUGOUT7, FN_CAN0_RX_B, FN_IETX, FN_SSI_WS9_C,
+       FN_SSI_SDATA3, FN_PWM0_C, FN_CAN_DEBUGOUT8, FN_CAN_CLK_B,
+       FN_IECLK, FN_SCIF_CLK_B, FN_TCLK0_B, FN_SSI_SDATA4,
+       FN_CAN_DEBUGOUT9, FN_SSI_SDATA9_C, FN_SSI_SCK5, FN_ADICLK,
+       FN_CAN_DEBUGOUT10, FN_SCK3, FN_TCLK0_D, FN_SSI_WS5,
+       FN_ADICS_SAMP, FN_CAN_DEBUGOUT11, FN_TX3_IRDA_TX, FN_SSI_SDATA5,
+       FN_ADIDATA, FN_CAN_DEBUGOUT12, FN_RX3_IRDA_RX, FN_SSI_SCK6,
+       FN_ADICHS0, FN_CAN0_TX, FN_IERX_B,
+
+       /* IPSR7 */
+       FN_SSI_WS6, FN_ADICHS1, FN_CAN0_RX, FN_IETX_B,
+       FN_SSI_SDATA6, FN_ADICHS2, FN_CAN_CLK, FN_IECLK_B,
+       FN_SSI_SCK78, FN_CAN_DEBUGOUT13, FN_IRQ0_B, FN_SSI_SCK9_B,
+       FN_HSPI_CLK1_C, FN_SSI_WS78, FN_CAN_DEBUGOUT14, FN_IRQ1_B,
+       FN_SSI_WS9_B, FN_HSPI_CS1_C, FN_SSI_SDATA7, FN_CAN_DEBUGOUT15,
+       FN_IRQ2_B, FN_TCLK1_C, FN_HSPI_TX1_C, FN_SSI_SDATA8,
+       FN_VSP, FN_IRQ3_B, FN_HSPI_RX1_C, FN_SD0_CLK,
+       FN_ATACS01, FN_SCK1_B, FN_SD0_CMD, FN_ATACS11,
+       FN_TX1_B, FN_CC5_TDO, FN_SD0_DAT0, FN_ATADIR1,
+       FN_RX1_B, FN_CC5_TRST, FN_SD0_DAT1, FN_ATAG1,
+       FN_SCK2_B, FN_CC5_TMS, FN_SD0_DAT2, FN_ATARD1,
+       FN_TX2_B, FN_CC5_TCK, FN_SD0_DAT3, FN_ATAWR1,
+       FN_RX2_B, FN_CC5_TDI, FN_SD0_CD, FN_DREQ2,
+       FN_RTS1_B_TANS_B, FN_SD0_WP, FN_DACK2, FN_CTS1_B,
+
+       /* IPSR8 */
+       FN_HSPI_CLK0, FN_CTS0, FN_USB_OVC0, FN_AD_CLK,
+       FN_CC5_STATE4, FN_CC5_STATE12, FN_CC5_STATE20, FN_CC5_STATE28,
+       FN_CC5_STATE36, FN_HSPI_CS0, FN_RTS0_TANS, FN_USB_OVC1,
+       FN_AD_DI, FN_CC5_STATE5, FN_CC5_STATE13, FN_CC5_STATE21,
+       FN_CC5_STATE29, FN_CC5_STATE37, FN_HSPI_TX0, FN_TX0,
+       FN_CAN_DEBUG_HW_TRIGGER, FN_AD_DO, FN_CC5_STATE6, FN_CC5_STATE14,
+       FN_CC5_STATE22, FN_CC5_STATE30, FN_CC5_STATE38, FN_HSPI_RX0,
+       FN_RX0, FN_CAN_STEP0, FN_AD_NCS, FN_CC5_STATE7,
+       FN_CC5_STATE15, FN_CC5_STATE23, FN_CC5_STATE31, FN_CC5_STATE39,
+       FN_FMCLK, FN_RDS_CLK, FN_PCMOE, FN_BPFCLK,
+       FN_PCMWE, FN_FMIN, FN_RDS_DATA, FN_VI0_CLK,
+       FN_MMC1_CLK, FN_VI0_CLKENB, FN_TX1_C, FN_HTX1_B,
+       FN_MT1_SYNC, FN_VI0_FIELD, FN_RX1_C, FN_HRX1_B,
+       FN_VI0_HSYNC, FN_VI0_DATA0_B_VI0_B0_B, FN_CTS1_C, FN_TX4_D,
+       FN_MMC1_CMD, FN_HSCK1_B, FN_VI0_VSYNC, FN_VI0_DATA1_B_VI0_B1_B,
+       FN_RTS1_C_TANS_C, FN_RX4_D, FN_PWMFSW0_C,
+
+       /* IPSR9 */
+       FN_VI0_DATA0_VI0_B0, FN_HRTS1_B, FN_MT1_VCXO, FN_VI0_DATA1_VI0_B1,
+       FN_HCTS1_B, FN_MT1_PWM, FN_VI0_DATA2_VI0_B2, FN_MMC1_D0,
+       FN_VI0_DATA3_VI0_B3, FN_MMC1_D1, FN_VI0_DATA4_VI0_B4, FN_MMC1_D2,
+       FN_VI0_DATA5_VI0_B5, FN_MMC1_D3, FN_VI0_DATA6_VI0_B6, FN_MMC1_D4,
+       FN_ARM_TRACEDATA_0, FN_VI0_DATA7_VI0_B7, FN_MMC1_D5,
+       FN_ARM_TRACEDATA_1, FN_VI0_G0, FN_SSI_SCK78_C, FN_IRQ0,
+       FN_ARM_TRACEDATA_2, FN_VI0_G1, FN_SSI_WS78_C, FN_IRQ1,
+       FN_ARM_TRACEDATA_3, FN_VI0_G2, FN_ETH_TXD1, FN_MMC1_D6,
+       FN_ARM_TRACEDATA_4, FN_TS_SPSYNC0, FN_VI0_G3, FN_ETH_CRS_DV,
+       FN_MMC1_D7, FN_ARM_TRACEDATA_5, FN_TS_SDAT0, FN_VI0_G4,
+       FN_ETH_TX_EN, FN_SD2_DAT0_B, FN_ARM_TRACEDATA_6, FN_VI0_G5,
+       FN_ETH_RX_ER, FN_SD2_DAT1_B, FN_ARM_TRACEDATA_7, FN_VI0_G6,
+       FN_ETH_RXD0, FN_SD2_DAT2_B, FN_ARM_TRACEDATA_8, FN_VI0_G7,
+       FN_ETH_RXD1, FN_SD2_DAT3_B, FN_ARM_TRACEDATA_9,
+
+       /* IPSR10 */
+       FN_VI0_R0, FN_SSI_SDATA7_C, FN_SCK1_C, FN_DREQ1_B,
+       FN_ARM_TRACEDATA_10, FN_DREQ0_C, FN_VI0_R1, FN_SSI_SDATA8_C,
+       FN_DACK1_B, FN_ARM_TRACEDATA_11, FN_DACK0_C, FN_DRACK0_C,
+       FN_VI0_R2, FN_ETH_LINK, FN_SD2_CLK_B, FN_IRQ2,
+       FN_ARM_TRACEDATA_12, FN_VI0_R3, FN_ETH_MAGIC, FN_SD2_CMD_B,
+       FN_IRQ3, FN_ARM_TRACEDATA_13, FN_VI0_R4, FN_ETH_REFCLK,
+       FN_SD2_CD_B, FN_HSPI_CLK1_B, FN_ARM_TRACEDATA_14, FN_MT1_CLK,
+       FN_TS_SCK0, FN_VI0_R5, FN_ETH_TXD0, FN_SD2_WP_B, FN_HSPI_CS1_B,
+       FN_ARM_TRACEDATA_15, FN_MT1_D, FN_TS_SDEN0, FN_VI0_R6,
+       FN_ETH_MDC, FN_DREQ2_C, FN_HSPI_TX1_B, FN_TRACECLK,
+       FN_MT1_BEN, FN_PWMFSW0_D, FN_VI0_R7, FN_ETH_MDIO,
+       FN_DACK2_C, FN_HSPI_RX1_B, FN_SCIF_CLK_D, FN_TRACECTL,
+       FN_MT1_PEN, FN_VI1_CLK, FN_SIM_D, FN_SDA3,
+       FN_VI1_HSYNC, FN_VI3_CLK, FN_SSI_SCK4, FN_GPS_SIGN_C,
+       FN_PWMFSW0_E, FN_VI1_VSYNC, FN_AUDIO_CLKOUT_C, FN_SSI_WS4,
+       FN_SIM_CLK, FN_GPS_MAG_C, FN_SPV_TRST, FN_SCL3,
+
+       /* IPSR11 */
+       FN_VI1_DATA0_VI1_B0, FN_SD2_DAT0, FN_SIM_RST, FN_SPV_TCK,
+       FN_ADICLK_B, FN_VI1_DATA1_VI1_B1, FN_SD2_DAT1, FN_MT0_CLK,
+       FN_SPV_TMS, FN_ADICS_B_SAMP_B, FN_VI1_DATA2_VI1_B2, FN_SD2_DAT2,
+       FN_MT0_D, FN_SPVTDI, FN_ADIDATA_B, FN_VI1_DATA3_VI1_B3,
+       FN_SD2_DAT3, FN_MT0_BEN, FN_SPV_TDO, FN_ADICHS0_B,
+       FN_VI1_DATA4_VI1_B4, FN_SD2_CLK, FN_MT0_PEN, FN_SPA_TRST,
+       FN_HSPI_CLK1_D, FN_ADICHS1_B, FN_VI1_DATA5_VI1_B5, FN_SD2_CMD,
+       FN_MT0_SYNC, FN_SPA_TCK, FN_HSPI_CS1_D, FN_ADICHS2_B,
+       FN_VI1_DATA6_VI1_B6, FN_SD2_CD, FN_MT0_VCXO, FN_SPA_TMS,
+       FN_HSPI_TX1_D, FN_VI1_DATA7_VI1_B7, FN_SD2_WP, FN_MT0_PWM,
+       FN_SPA_TDI, FN_HSPI_RX1_D, FN_VI1_G0, FN_VI3_DATA0,
+       FN_DU1_DOTCLKOUT1, FN_TS_SCK1, FN_DREQ2_B, FN_TX2,
+       FN_SPA_TDO, FN_HCTS0_B, FN_VI1_G1, FN_VI3_DATA1,
+       FN_SSI_SCK1, FN_TS_SDEN1, FN_DACK2_B, FN_RX2, FN_HRTS0_B,
+
+       /* IPSR12 */
+       FN_VI1_G2, FN_VI3_DATA2, FN_SSI_WS1, FN_TS_SPSYNC1,
+       FN_SCK2, FN_HSCK0_B, FN_VI1_G3, FN_VI3_DATA3,
+       FN_SSI_SCK2, FN_TS_SDAT1, FN_SCL1_C, FN_HTX0_B,
+       FN_VI1_G4, FN_VI3_DATA4, FN_SSI_WS2, FN_SDA1_C,
+       FN_SIM_RST_B, FN_HRX0_B, FN_VI1_G5, FN_VI3_DATA5,
+       FN_GPS_CLK, FN_FSE, FN_TX4_B, FN_SIM_D_B,
+       FN_VI1_G6, FN_VI3_DATA6, FN_GPS_SIGN, FN_FRB,
+       FN_RX4_B, FN_SIM_CLK_B, FN_VI1_G7, FN_VI3_DATA7,
+       FN_GPS_MAG, FN_FCE, FN_SCK4_B,
+
+       FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
+       FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
+       FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2,
+       FN_SEL_SCIF3_3, FN_SEL_SCIF3_4,
+       FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2,
+       FN_SEL_SCIF2_3, FN_SEL_SCIF2_4,
+       FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2,
+       FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, FN_SEL_SCIF0_3,
+       FN_SEL_SSI9_0, FN_SEL_SSI9_1, FN_SEL_SSI9_2,
+       FN_SEL_SSI8_0, FN_SEL_SSI8_1, FN_SEL_SSI8_2,
+       FN_SEL_SSI7_0, FN_SEL_SSI7_1, FN_SEL_SSI7_2,
+       FN_SEL_VI0_0, FN_SEL_VI0_1,
+       FN_SEL_SD2_0, FN_SEL_SD2_1,
+       FN_SEL_INT3_0, FN_SEL_INT3_1,
+       FN_SEL_INT2_0, FN_SEL_INT2_1,
+       FN_SEL_INT1_0, FN_SEL_INT1_1,
+       FN_SEL_INT0_0, FN_SEL_INT0_1,
+       FN_SEL_IE_0, FN_SEL_IE_1,
+       FN_SEL_EXBUS2_0, FN_SEL_EXBUS2_1, FN_SEL_EXBUS2_2,
+       FN_SEL_EXBUS1_0, FN_SEL_EXBUS1_1,
+       FN_SEL_EXBUS0_0, FN_SEL_EXBUS0_1, FN_SEL_EXBUS0_2,
+
+       FN_SEL_TMU1_0, FN_SEL_TMU1_1, FN_SEL_TMU1_2,
+       FN_SEL_TMU0_0, FN_SEL_TMU0_1, FN_SEL_TMU0_2, FN_SEL_TMU0_3,
+       FN_SEL_SCIF_0, FN_SEL_SCIF_1, FN_SEL_SCIF_2, FN_SEL_SCIF_3,
+       FN_SEL_CANCLK_0, FN_SEL_CANCLK_1, FN_SEL_CANCLK_2,
+       FN_SEL_CAN0_0, FN_SEL_CAN0_1,
+       FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1,
+       FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1,
+       FN_SEL_PWMFSW_0, FN_SEL_PWMFSW_1, FN_SEL_PWMFSW_2,
+       FN_SEL_PWMFSW_3, FN_SEL_PWMFSW_4,
+       FN_SEL_ADI_0, FN_SEL_ADI_1,
+       FN_SEL_GPS_0, FN_SEL_GPS_1, FN_SEL_GPS_2, FN_SEL_GPS_3,
+       FN_SEL_SIM_0, FN_SEL_SIM_1,
+       FN_SEL_HSPI2_0, FN_SEL_HSPI2_1,
+       FN_SEL_HSPI1_0, FN_SEL_HSPI1_1, FN_SEL_HSPI1_2, FN_SEL_HSPI1_3,
+       FN_SEL_I2C3_0, FN_SEL_I2C3_1,
+       FN_SEL_I2C2_0, FN_SEL_I2C2_1, FN_SEL_I2C2_2, FN_SEL_I2C2_3,
+       FN_SEL_I2C1_0, FN_SEL_I2C1_1, FN_SEL_I2C1_2, FN_SEL_I2C1_3,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       AVS1_MARK, AVS2_MARK, A17_MARK, A18_MARK,
+       A19_MARK,
+
+       RD_WR_MARK, FWE_MARK, ATAG0_MARK, VI1_R7_MARK,
+       HRTS1_MARK, RX4_C_MARK,
+       CS1_A26_MARK, HSPI_TX2_MARK, SDSELF_B_MARK,
+       CS0_MARK, HSPI_CS2_B_MARK,
+       CLKOUT_MARK, TX3C_IRDA_TX_C_MARK, PWM0_B_MARK,
+       A25_MARK, SD1_WP_MARK, MMC0_D5_MARK, FD5_MARK,
+       HSPI_RX2_MARK, VI1_R3_MARK, TX5_B_MARK, SSI_SDATA7_B_MARK, CTS0_B_MARK,
+       A24_MARK, SD1_CD_MARK, MMC0_D4_MARK, FD4_MARK,
+       HSPI_CS2_MARK, VI1_R2_MARK, SSI_WS78_B_MARK,
+       A23_MARK, FCLE_MARK, HSPI_CLK2_MARK, VI1_R1_MARK,
+       A22_MARK, RX5_D_MARK, HSPI_RX2_B_MARK, VI1_R0_MARK,
+       A21_MARK, SCK5_D_MARK, HSPI_CLK2_B_MARK,
+       A20_MARK, TX5_D_MARK, HSPI_TX2_B_MARK,
+       A0_MARK, SD1_DAT3_MARK, MMC0_D3_MARK, FD3_MARK,
+       BS_MARK, SD1_DAT2_MARK, MMC0_D2_MARK, FD2_MARK,
+       ATADIR0_MARK, SDSELF_MARK, HCTS1_MARK, TX4_C_MARK,
+       USB_PENC2_MARK, SCK0_MARK, PWM1_MARK, PWMFSW0_MARK,
+       SCIF_CLK_MARK, TCLK0_C_MARK,
+
+       EX_CS0_MARK, RX3_C_IRDA_RX_C_MARK, MMC0_D6_MARK,
+       FD6_MARK, EX_CS1_MARK, MMC0_D7_MARK, FD7_MARK,
+       EX_CS2_MARK, SD1_CLK_MARK, MMC0_CLK_MARK, FALE_MARK,
+       ATACS00_MARK, EX_CS3_MARK, SD1_CMD_MARK, MMC0_CMD_MARK,
+       FRE_MARK, ATACS10_MARK, VI1_R4_MARK, RX5_B_MARK,
+       HSCK1_MARK, SSI_SDATA8_B_MARK, RTS0_B_TANS_B_MARK, SSI_SDATA9_MARK,
+       EX_CS4_MARK, SD1_DAT0_MARK, MMC0_D0_MARK, FD0_MARK,
+       ATARD0_MARK, VI1_R5_MARK, SCK5_B_MARK, HTX1_MARK,
+       TX2_E_MARK, TX0_B_MARK, SSI_SCK9_MARK, EX_CS5_MARK,
+       SD1_DAT1_MARK, MMC0_D1_MARK, FD1_MARK, ATAWR0_MARK,
+       VI1_R6_MARK, HRX1_MARK, RX2_E_MARK, RX0_B_MARK,
+       SSI_WS9_MARK, MLB_CLK_MARK, PWM2_MARK, SCK4_MARK,
+       MLB_SIG_MARK, PWM3_MARK, TX4_MARK, MLB_DAT_MARK,
+       PWM4_MARK, RX4_MARK, HTX0_MARK, TX1_MARK,
+       SDATA_MARK, CTS0_C_MARK, SUB_TCK_MARK, CC5_STATE2_MARK,
+       CC5_STATE10_MARK, CC5_STATE18_MARK, CC5_STATE26_MARK, CC5_STATE34_MARK,
+
+       HRX0_MARK, RX1_MARK, SCKZ_MARK, RTS0_C_TANS_C_MARK,
+       SUB_TDI_MARK, CC5_STATE3_MARK, CC5_STATE11_MARK, CC5_STATE19_MARK,
+       CC5_STATE27_MARK, CC5_STATE35_MARK, HSCK0_MARK, SCK1_MARK,
+       MTS_MARK, PWM5_MARK, SCK0_C_MARK, SSI_SDATA9_B_MARK,
+       SUB_TDO_MARK, CC5_STATE0_MARK, CC5_STATE8_MARK, CC5_STATE16_MARK,
+       CC5_STATE24_MARK, CC5_STATE32_MARK, HCTS0_MARK, CTS1_MARK,
+       STM_MARK, PWM0_D_MARK, RX0_C_MARK, SCIF_CLK_C_MARK,
+       SUB_TRST_MARK, TCLK1_B_MARK, CC5_OSCOUT_MARK, HRTS0_MARK,
+       RTS1_TANS_MARK, MDATA_MARK, TX0_C_MARK, SUB_TMS_MARK,
+       CC5_STATE1_MARK, CC5_STATE9_MARK, CC5_STATE17_MARK, CC5_STATE25_MARK,
+       CC5_STATE33_MARK, DU0_DR0_MARK, LCDOUT0_MARK, DREQ0_MARK,
+       GPS_CLK_B_MARK, AUDATA0_MARK, TX5_C_MARK, DU0_DR1_MARK,
+       LCDOUT1_MARK, DACK0_MARK, DRACK0_MARK, GPS_SIGN_B_MARK,
+       AUDATA1_MARK, RX5_C_MARK, DU0_DR2_MARK, LCDOUT2_MARK,
+       DU0_DR3_MARK, LCDOUT3_MARK, DU0_DR4_MARK, LCDOUT4_MARK,
+       DU0_DR5_MARK, LCDOUT5_MARK, DU0_DR6_MARK, LCDOUT6_MARK,
+       DU0_DR7_MARK, LCDOUT7_MARK, DU0_DG0_MARK, LCDOUT8_MARK,
+       DREQ1_MARK, SCL2_MARK, AUDATA2_MARK,
+
+       DU0_DG1_MARK, LCDOUT9_MARK, DACK1_MARK, SDA2_MARK,
+       AUDATA3_MARK, DU0_DG2_MARK, LCDOUT10_MARK, DU0_DG3_MARK,
+       LCDOUT11_MARK, DU0_DG4_MARK, LCDOUT12_MARK, DU0_DG5_MARK,
+       LCDOUT13_MARK, DU0_DG6_MARK, LCDOUT14_MARK, DU0_DG7_MARK,
+       LCDOUT15_MARK, DU0_DB0_MARK, LCDOUT16_MARK, EX_WAIT1_MARK,
+       SCL1_MARK, TCLK1_MARK, AUDATA4_MARK, DU0_DB1_MARK,
+       LCDOUT17_MARK, EX_WAIT2_MARK, SDA1_MARK, GPS_MAG_B_MARK,
+       AUDATA5_MARK, SCK5_C_MARK, DU0_DB2_MARK, LCDOUT18_MARK,
+       DU0_DB3_MARK, LCDOUT19_MARK, DU0_DB4_MARK, LCDOUT20_MARK,
+       DU0_DB5_MARK, LCDOUT21_MARK, DU0_DB6_MARK, LCDOUT22_MARK,
+       DU0_DB7_MARK, LCDOUT23_MARK, DU0_DOTCLKIN_MARK, QSTVA_QVS_MARK,
+       TX3_D_IRDA_TX_D_MARK, SCL3_B_MARK, DU0_DOTCLKOUT0_MARK, QCLK_MARK,
+       DU0_DOTCLKOUT1_MARK, QSTVB_QVE_MARK, RX3_D_IRDA_RX_D_MARK, SDA3_B_MARK,
+       SDA2_C_MARK, DACK0_B_MARK, DRACK0_B_MARK, DU0_EXHSYNC_DU0_HSYNC_MARK,
+       QSTH_QHS_MARK, DU0_EXVSYNC_DU0_VSYNC_MARK, QSTB_QHE_MARK,
+       DU0_EXODDF_DU0_ODDF_DISP_CDE_MARK, QCPV_QDE_MARK, CAN1_TX_MARK,
+       TX2_C_MARK, SCL2_C_MARK, REMOCON_MARK,
+
+       DU0_DISP_MARK, QPOLA_MARK, CAN_CLK_C_MARK, SCK2_C_MARK,
+       DU0_CDE_MARK, QPOLB_MARK, CAN1_RX_MARK, RX2_C_MARK,
+       DREQ0_B_MARK, SSI_SCK78_B_MARK, SCK0_B_MARK, DU1_DR0_MARK,
+       VI2_DATA0_VI2_B0_MARK, PWM6_MARK, SD3_CLK_MARK, TX3_E_IRDA_TX_E_MARK,
+       AUDCK_MARK, PWMFSW0_B_MARK, DU1_DR1_MARK, VI2_DATA1_VI2_B1_MARK,
+       PWM0_MARK, SD3_CMD_MARK, RX3_E_IRDA_RX_E_MARK, AUDSYNC_MARK,
+       CTS0_D_MARK, DU1_DR2_MARK, VI2_G0_MARK, DU1_DR3_MARK,
+       VI2_G1_MARK, DU1_DR4_MARK, VI2_G2_MARK, DU1_DR5_MARK,
+       VI2_G3_MARK, DU1_DR6_MARK, VI2_G4_MARK, DU1_DR7_MARK,
+       VI2_G5_MARK, DU1_DG0_MARK, VI2_DATA2_VI2_B2_MARK, SCL1_B_MARK,
+       SD3_DAT2_MARK, SCK3_E_MARK, AUDATA6_MARK, TX0_D_MARK,
+       DU1_DG1_MARK, VI2_DATA3_VI2_B3_MARK, SDA1_B_MARK, SD3_DAT3_MARK,
+       SCK5_MARK, AUDATA7_MARK, RX0_D_MARK, DU1_DG2_MARK,
+       VI2_G6_MARK, DU1_DG3_MARK, VI2_G7_MARK, DU1_DG4_MARK,
+       VI2_R0_MARK, DU1_DG5_MARK, VI2_R1_MARK, DU1_DG6_MARK,
+       VI2_R2_MARK, DU1_DG7_MARK, VI2_R3_MARK, DU1_DB0_MARK,
+       VI2_DATA4_VI2_B4_MARK, SCL2_B_MARK, SD3_DAT0_MARK, TX5_MARK,
+       SCK0_D_MARK,
+
+       DU1_DB1_MARK, VI2_DATA5_VI2_B5_MARK, SDA2_B_MARK, SD3_DAT1_MARK,
+       RX5_MARK, RTS0_D_TANS_D_MARK, DU1_DB2_MARK, VI2_R4_MARK,
+       DU1_DB3_MARK, VI2_R5_MARK, DU1_DB4_MARK, VI2_R6_MARK,
+       DU1_DB5_MARK, VI2_R7_MARK, DU1_DB6_MARK, SCL2_D_MARK,
+       DU1_DB7_MARK, SDA2_D_MARK, DU1_DOTCLKIN_MARK, VI2_CLKENB_MARK,
+       HSPI_CS1_MARK, SCL1_D_MARK, DU1_DOTCLKOUT_MARK, VI2_FIELD_MARK,
+       SDA1_D_MARK, DU1_EXHSYNC_DU1_HSYNC_MARK, VI2_HSYNC_MARK,
+       VI3_HSYNC_MARK, DU1_EXVSYNC_DU1_VSYNC_MARK, VI2_VSYNC_MARK,
+       VI3_VSYNC_MARK, DU1_EXODDF_DU1_ODDF_DISP_CDE_MARK, VI2_CLK_MARK,
+       TX3_B_IRDA_TX_B_MARK, SD3_CD_MARK, HSPI_TX1_MARK, VI1_CLKENB_MARK,
+       VI3_CLKENB_MARK, AUDIO_CLKC_MARK, TX2_D_MARK, SPEEDIN_MARK,
+       GPS_SIGN_D_MARK, DU1_DISP_MARK, VI2_DATA6_VI2_B6_MARK, TCLK0_MARK,
+       QSTVA_B_QVS_B_MARK, HSPI_CLK1_MARK, SCK2_D_MARK, AUDIO_CLKOUT_B_MARK,
+       GPS_MAG_D_MARK, DU1_CDE_MARK, VI2_DATA7_VI2_B7_MARK,
+       RX3_B_IRDA_RX_B_MARK, SD3_WP_MARK, HSPI_RX1_MARK, VI1_FIELD_MARK,
+       VI3_FIELD_MARK, AUDIO_CLKOUT_MARK, RX2_D_MARK, GPS_CLK_C_MARK,
+       GPS_CLK_D_MARK, AUDIO_CLKA_MARK, CAN_TXCLK_MARK, AUDIO_CLKB_MARK,
+       USB_OVC2_MARK, CAN_DEBUGOUT0_MARK, MOUT0_MARK,
+
+       SSI_SCK0129_MARK, CAN_DEBUGOUT1_MARK, MOUT1_MARK, SSI_WS0129_MARK,
+       CAN_DEBUGOUT2_MARK, MOUT2_MARK, SSI_SDATA0_MARK, CAN_DEBUGOUT3_MARK,
+       MOUT5_MARK, SSI_SDATA1_MARK, CAN_DEBUGOUT4_MARK, MOUT6_MARK,
+       SSI_SDATA2_MARK, CAN_DEBUGOUT5_MARK, SSI_SCK34_MARK,
+       CAN_DEBUGOUT6_MARK, CAN0_TX_B_MARK, IERX_MARK, SSI_SCK9_C_MARK,
+       SSI_WS34_MARK, CAN_DEBUGOUT7_MARK, CAN0_RX_B_MARK, IETX_MARK,
+       SSI_WS9_C_MARK, SSI_SDATA3_MARK, PWM0_C_MARK, CAN_DEBUGOUT8_MARK,
+       CAN_CLK_B_MARK, IECLK_MARK, SCIF_CLK_B_MARK, TCLK0_B_MARK,
+       SSI_SDATA4_MARK, CAN_DEBUGOUT9_MARK, SSI_SDATA9_C_MARK, SSI_SCK5_MARK,
+       ADICLK_MARK, CAN_DEBUGOUT10_MARK, SCK3_MARK, TCLK0_D_MARK,
+       SSI_WS5_MARK, ADICS_SAMP_MARK, CAN_DEBUGOUT11_MARK, TX3_IRDA_TX_MARK,
+       SSI_SDATA5_MARK, ADIDATA_MARK, CAN_DEBUGOUT12_MARK, RX3_IRDA_RX_MARK,
+       SSI_SCK6_MARK, ADICHS0_MARK, CAN0_TX_MARK, IERX_B_MARK,
+
+       SSI_WS6_MARK, ADICHS1_MARK, CAN0_RX_MARK, IETX_B_MARK,
+       SSI_SDATA6_MARK, ADICHS2_MARK, CAN_CLK_MARK, IECLK_B_MARK,
+       SSI_SCK78_MARK, CAN_DEBUGOUT13_MARK, IRQ0_B_MARK, SSI_SCK9_B_MARK,
+       HSPI_CLK1_C_MARK, SSI_WS78_MARK, CAN_DEBUGOUT14_MARK, IRQ1_B_MARK,
+       SSI_WS9_B_MARK, HSPI_CS1_C_MARK, SSI_SDATA7_MARK, CAN_DEBUGOUT15_MARK,
+       IRQ2_B_MARK, TCLK1_C_MARK, HSPI_TX1_C_MARK, SSI_SDATA8_MARK,
+       VSP_MARK, IRQ3_B_MARK, HSPI_RX1_C_MARK, SD0_CLK_MARK,
+       ATACS01_MARK, SCK1_B_MARK, SD0_CMD_MARK, ATACS11_MARK,
+       TX1_B_MARK, CC5_TDO_MARK, SD0_DAT0_MARK, ATADIR1_MARK,
+       RX1_B_MARK, CC5_TRST_MARK, SD0_DAT1_MARK, ATAG1_MARK,
+       SCK2_B_MARK, CC5_TMS_MARK, SD0_DAT2_MARK, ATARD1_MARK,
+       TX2_B_MARK, CC5_TCK_MARK, SD0_DAT3_MARK, ATAWR1_MARK,
+       RX2_B_MARK, CC5_TDI_MARK, SD0_CD_MARK, DREQ2_MARK,
+       RTS1_B_TANS_B_MARK, SD0_WP_MARK, DACK2_MARK, CTS1_B_MARK,
+
+       HSPI_CLK0_MARK, CTS0_MARK, USB_OVC0_MARK, AD_CLK_MARK,
+       CC5_STATE4_MARK, CC5_STATE12_MARK, CC5_STATE20_MARK, CC5_STATE28_MARK,
+       CC5_STATE36_MARK, HSPI_CS0_MARK, RTS0_TANS_MARK, USB_OVC1_MARK,
+       AD_DI_MARK, CC5_STATE5_MARK, CC5_STATE13_MARK, CC5_STATE21_MARK,
+       CC5_STATE29_MARK, CC5_STATE37_MARK, HSPI_TX0_MARK, TX0_MARK,
+       CAN_DEBUG_HW_TRIGGER_MARK, AD_DO_MARK, CC5_STATE6_MARK,
+       CC5_STATE14_MARK, CC5_STATE22_MARK, CC5_STATE30_MARK,
+       CC5_STATE38_MARK, HSPI_RX0_MARK, RX0_MARK, CAN_STEP0_MARK,
+       AD_NCS_MARK, CC5_STATE7_MARK, CC5_STATE15_MARK, CC5_STATE23_MARK,
+       CC5_STATE31_MARK, CC5_STATE39_MARK, FMCLK_MARK, RDS_CLK_MARK,
+       PCMOE_MARK, BPFCLK_MARK, PCMWE_MARK, FMIN_MARK, RDS_DATA_MARK,
+       VI0_CLK_MARK, MMC1_CLK_MARK, VI0_CLKENB_MARK, TX1_C_MARK, HTX1_B_MARK,
+       MT1_SYNC_MARK, VI0_FIELD_MARK, RX1_C_MARK, HRX1_B_MARK,
+       VI0_HSYNC_MARK, VI0_DATA0_B_VI0_B0_B_MARK, CTS1_C_MARK, TX4_D_MARK,
+       MMC1_CMD_MARK, HSCK1_B_MARK, VI0_VSYNC_MARK, VI0_DATA1_B_VI0_B1_B_MARK,
+       RTS1_C_TANS_C_MARK, RX4_D_MARK, PWMFSW0_C_MARK,
+
+       VI0_DATA0_VI0_B0_MARK, HRTS1_B_MARK, MT1_VCXO_MARK,
+       VI0_DATA1_VI0_B1_MARK, HCTS1_B_MARK, MT1_PWM_MARK,
+       VI0_DATA2_VI0_B2_MARK, MMC1_D0_MARK, VI0_DATA3_VI0_B3_MARK,
+       MMC1_D1_MARK, VI0_DATA4_VI0_B4_MARK, MMC1_D2_MARK,
+       VI0_DATA5_VI0_B5_MARK, MMC1_D3_MARK, VI0_DATA6_VI0_B6_MARK,
+       MMC1_D4_MARK, ARM_TRACEDATA_0_MARK, VI0_DATA7_VI0_B7_MARK,
+       MMC1_D5_MARK, ARM_TRACEDATA_1_MARK, VI0_G0_MARK, SSI_SCK78_C_MARK,
+       IRQ0_MARK, ARM_TRACEDATA_2_MARK, VI0_G1_MARK, SSI_WS78_C_MARK,
+       IRQ1_MARK, ARM_TRACEDATA_3_MARK, VI0_G2_MARK, ETH_TXD1_MARK,
+       MMC1_D6_MARK, ARM_TRACEDATA_4_MARK, TS_SPSYNC0_MARK, VI0_G3_MARK,
+       ETH_CRS_DV_MARK, MMC1_D7_MARK, ARM_TRACEDATA_5_MARK, TS_SDAT0_MARK,
+       VI0_G4_MARK, ETH_TX_EN_MARK, SD2_DAT0_B_MARK, ARM_TRACEDATA_6_MARK,
+       VI0_G5_MARK, ETH_RX_ER_MARK, SD2_DAT1_B_MARK, ARM_TRACEDATA_7_MARK,
+       VI0_G6_MARK, ETH_RXD0_MARK, SD2_DAT2_B_MARK, ARM_TRACEDATA_8_MARK,
+       VI0_G7_MARK, ETH_RXD1_MARK, SD2_DAT3_B_MARK, ARM_TRACEDATA_9_MARK,
+
+       VI0_R0_MARK, SSI_SDATA7_C_MARK, SCK1_C_MARK, DREQ1_B_MARK,
+       ARM_TRACEDATA_10_MARK, DREQ0_C_MARK, VI0_R1_MARK, SSI_SDATA8_C_MARK,
+       DACK1_B_MARK, ARM_TRACEDATA_11_MARK, DACK0_C_MARK, DRACK0_C_MARK,
+       VI0_R2_MARK, ETH_LINK_MARK, SD2_CLK_B_MARK, IRQ2_MARK,
+       ARM_TRACEDATA_12_MARK, VI0_R3_MARK, ETH_MAGIC_MARK, SD2_CMD_B_MARK,
+       IRQ3_MARK, ARM_TRACEDATA_13_MARK, VI0_R4_MARK, ETH_REFCLK_MARK,
+       SD2_CD_B_MARK, HSPI_CLK1_B_MARK, ARM_TRACEDATA_14_MARK, MT1_CLK_MARK,
+       TS_SCK0_MARK, VI0_R5_MARK, ETH_TXD0_MARK, SD2_WP_B_MARK,
+       HSPI_CS1_B_MARK, ARM_TRACEDATA_15_MARK, MT1_D_MARK, TS_SDEN0_MARK,
+       VI0_R6_MARK, ETH_MDC_MARK, DREQ2_C_MARK, HSPI_TX1_B_MARK,
+       TRACECLK_MARK, MT1_BEN_MARK, PWMFSW0_D_MARK, VI0_R7_MARK,
+       ETH_MDIO_MARK, DACK2_C_MARK, HSPI_RX1_B_MARK, SCIF_CLK_D_MARK,
+       TRACECTL_MARK, MT1_PEN_MARK, VI1_CLK_MARK, SIM_D_MARK, SDA3_MARK,
+       VI1_HSYNC_MARK, VI3_CLK_MARK, SSI_SCK4_MARK, GPS_SIGN_C_MARK,
+       PWMFSW0_E_MARK, VI1_VSYNC_MARK, AUDIO_CLKOUT_C_MARK, SSI_WS4_MARK,
+       SIM_CLK_MARK, GPS_MAG_C_MARK, SPV_TRST_MARK, SCL3_MARK,
+
+       VI1_DATA0_VI1_B0_MARK, SD2_DAT0_MARK, SIM_RST_MARK, SPV_TCK_MARK,
+       ADICLK_B_MARK, VI1_DATA1_VI1_B1_MARK, SD2_DAT1_MARK, MT0_CLK_MARK,
+       SPV_TMS_MARK, ADICS_B_SAMP_B_MARK, VI1_DATA2_VI1_B2_MARK,
+       SD2_DAT2_MARK, MT0_D_MARK, SPVTDI_MARK, ADIDATA_B_MARK,
+       VI1_DATA3_VI1_B3_MARK, SD2_DAT3_MARK, MT0_BEN_MARK, SPV_TDO_MARK,
+       ADICHS0_B_MARK, VI1_DATA4_VI1_B4_MARK, SD2_CLK_MARK, MT0_PEN_MARK,
+       SPA_TRST_MARK, HSPI_CLK1_D_MARK, ADICHS1_B_MARK,
+       VI1_DATA5_VI1_B5_MARK, SD2_CMD_MARK, MT0_SYNC_MARK, SPA_TCK_MARK,
+       HSPI_CS1_D_MARK, ADICHS2_B_MARK, VI1_DATA6_VI1_B6_MARK, SD2_CD_MARK,
+       MT0_VCXO_MARK, SPA_TMS_MARK, HSPI_TX1_D_MARK, VI1_DATA7_VI1_B7_MARK,
+       SD2_WP_MARK, MT0_PWM_MARK, SPA_TDI_MARK, HSPI_RX1_D_MARK,
+       VI1_G0_MARK, VI3_DATA0_MARK, DU1_DOTCLKOUT1_MARK, TS_SCK1_MARK,
+       DREQ2_B_MARK, TX2_MARK, SPA_TDO_MARK, HCTS0_B_MARK,
+       VI1_G1_MARK, VI3_DATA1_MARK, SSI_SCK1_MARK, TS_SDEN1_MARK,
+       DACK2_B_MARK, RX2_MARK, HRTS0_B_MARK,
+
+       VI1_G2_MARK, VI3_DATA2_MARK, SSI_WS1_MARK, TS_SPSYNC1_MARK,
+       SCK2_MARK, HSCK0_B_MARK, VI1_G3_MARK, VI3_DATA3_MARK,
+       SSI_SCK2_MARK, TS_SDAT1_MARK, SCL1_C_MARK, HTX0_B_MARK,
+       VI1_G4_MARK, VI3_DATA4_MARK, SSI_WS2_MARK, SDA1_C_MARK,
+       SIM_RST_B_MARK, HRX0_B_MARK, VI1_G5_MARK, VI3_DATA5_MARK,
+       GPS_CLK_MARK, FSE_MARK, TX4_B_MARK, SIM_D_B_MARK,
+       VI1_G6_MARK, VI3_DATA6_MARK, GPS_SIGN_MARK, FRB_MARK,
+       RX4_B_MARK, SIM_CLK_B_MARK, VI1_G7_MARK, VI3_DATA7_MARK,
+       GPS_MAG_MARK, FCE_MARK, SCK4_B_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       PINMUX_DATA_GP_ALL(), /* PINMUX_DATA(GP_M_N_DATA, GP_M_N_FN...), */
+
+       PINMUX_DATA(AVS1_MARK, FN_AVS1),
+       PINMUX_DATA(AVS1_MARK, FN_AVS1),
+       PINMUX_DATA(A17_MARK, FN_A17),
+       PINMUX_DATA(A18_MARK, FN_A18),
+       PINMUX_DATA(A19_MARK, FN_A19),
+
+       PINMUX_IPSR_DATA(IP0_2_0, USB_PENC2),
+       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, SCK0, SEL_SCIF0_0),
+       PINMUX_IPSR_DATA(IP0_2_0, PWM1),
+       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, PWMFSW0, SEL_PWMFSW_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, SCIF_CLK, SEL_SCIF_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_2_0, TCLK0_C, SEL_TMU0_2),
+       PINMUX_IPSR_DATA(IP0_5_3, BS),
+       PINMUX_IPSR_DATA(IP0_5_3, SD1_DAT2),
+       PINMUX_IPSR_DATA(IP0_5_3, MMC0_D2),
+       PINMUX_IPSR_DATA(IP0_5_3, FD2),
+       PINMUX_IPSR_DATA(IP0_5_3, ATADIR0),
+       PINMUX_IPSR_DATA(IP0_5_3, SDSELF),
+       PINMUX_IPSR_MODSEL_DATA(IP0_5_3, HCTS1, SEL_HSCIF1_0),
+       PINMUX_IPSR_DATA(IP0_5_3, TX4_C),
+       PINMUX_IPSR_DATA(IP0_7_6, A0),
+       PINMUX_IPSR_DATA(IP0_7_6, SD1_DAT3),
+       PINMUX_IPSR_DATA(IP0_7_6, MMC0_D3),
+       PINMUX_IPSR_DATA(IP0_7_6, FD3),
+       PINMUX_IPSR_DATA(IP0_9_8, A20),
+       PINMUX_IPSR_DATA(IP0_9_8, TX5_D),
+       PINMUX_IPSR_DATA(IP0_9_8, HSPI_TX2_B),
+       PINMUX_IPSR_DATA(IP0_11_10, A21),
+       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, SCK5_D, SEL_SCIF5_3),
+       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, HSPI_CLK2_B, SEL_HSPI2_1),
+       PINMUX_IPSR_DATA(IP0_13_12, A22),
+       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, RX5_D, SEL_SCIF5_3),
+       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, HSPI_RX2_B, SEL_HSPI2_1),
+       PINMUX_IPSR_DATA(IP0_13_12, VI1_R0),
+       PINMUX_IPSR_DATA(IP0_15_14, A23),
+       PINMUX_IPSR_DATA(IP0_15_14, FCLE),
+       PINMUX_IPSR_MODSEL_DATA(IP0_15_14, HSPI_CLK2, SEL_HSPI2_0),
+       PINMUX_IPSR_DATA(IP0_15_14, VI1_R1),
+       PINMUX_IPSR_DATA(IP0_18_16, A24),
+       PINMUX_IPSR_DATA(IP0_18_16, SD1_CD),
+       PINMUX_IPSR_DATA(IP0_18_16, MMC0_D4),
+       PINMUX_IPSR_DATA(IP0_18_16, FD4),
+       PINMUX_IPSR_MODSEL_DATA(IP0_18_16, HSPI_CS2, SEL_HSPI2_0),
+       PINMUX_IPSR_DATA(IP0_18_16, VI1_R2),
+       PINMUX_IPSR_MODSEL_DATA(IP0_18_16, SSI_WS78_B, SEL_SSI7_1),
+       PINMUX_IPSR_DATA(IP0_22_19, A25),
+       PINMUX_IPSR_DATA(IP0_22_19, SD1_WP),
+       PINMUX_IPSR_DATA(IP0_22_19, MMC0_D5),
+       PINMUX_IPSR_DATA(IP0_22_19, FD5),
+       PINMUX_IPSR_MODSEL_DATA(IP0_22_19, HSPI_RX2, SEL_HSPI2_0),
+       PINMUX_IPSR_DATA(IP0_22_19, VI1_R3),
+       PINMUX_IPSR_DATA(IP0_22_19, TX5_B),
+       PINMUX_IPSR_MODSEL_DATA(IP0_22_19, SSI_SDATA7_B, SEL_SSI7_1),
+       PINMUX_IPSR_MODSEL_DATA(IP0_22_19, CTS0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_DATA(IP0_24_23, CLKOUT),
+       PINMUX_IPSR_DATA(IP0_24_23, TX3C_IRDA_TX_C),
+       PINMUX_IPSR_DATA(IP0_24_23, PWM0_B),
+       PINMUX_IPSR_DATA(IP0_25, CS0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_25, HSPI_CS2_B, SEL_HSPI2_1),
+       PINMUX_IPSR_DATA(IP0_27_26, CS1_A26),
+       PINMUX_IPSR_DATA(IP0_27_26, HSPI_TX2),
+       PINMUX_IPSR_DATA(IP0_27_26, SDSELF_B),
+       PINMUX_IPSR_DATA(IP0_30_28, RD_WR),
+       PINMUX_IPSR_DATA(IP0_30_28, FWE),
+       PINMUX_IPSR_DATA(IP0_30_28, ATAG0),
+       PINMUX_IPSR_DATA(IP0_30_28, VI1_R7),
+       PINMUX_IPSR_MODSEL_DATA(IP0_30_28, HRTS1, SEL_HSCIF1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_30_28, RX4_C, SEL_SCIF4_2),
+
+       PINMUX_IPSR_DATA(IP1_1_0, EX_CS0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_1_0, RX3_C_IRDA_RX_C, SEL_SCIF3_2),
+       PINMUX_IPSR_DATA(IP1_1_0, MMC0_D6),
+       PINMUX_IPSR_DATA(IP1_1_0, FD6),
+       PINMUX_IPSR_DATA(IP1_3_2, EX_CS1),
+       PINMUX_IPSR_DATA(IP1_3_2, MMC0_D7),
+       PINMUX_IPSR_DATA(IP1_3_2, FD7),
+       PINMUX_IPSR_DATA(IP1_6_4, EX_CS2),
+       PINMUX_IPSR_DATA(IP1_6_4, SD1_CLK),
+       PINMUX_IPSR_DATA(IP1_6_4, MMC0_CLK),
+       PINMUX_IPSR_DATA(IP1_6_4, FALE),
+       PINMUX_IPSR_DATA(IP1_6_4, ATACS00),
+       PINMUX_IPSR_DATA(IP1_10_7, EX_CS3),
+       PINMUX_IPSR_DATA(IP1_10_7, SD1_CMD),
+       PINMUX_IPSR_DATA(IP1_10_7, MMC0_CMD),
+       PINMUX_IPSR_DATA(IP1_10_7, FRE),
+       PINMUX_IPSR_DATA(IP1_10_7, ATACS10),
+       PINMUX_IPSR_DATA(IP1_10_7, VI1_R4),
+       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, RX5_B, SEL_SCIF5_1),
+       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, HSCK1, SEL_HSCIF1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, SSI_SDATA8_B, SEL_SSI8_1),
+       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, RTS0_B_TANS_B, SEL_SCIF0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP1_10_7, SSI_SDATA9, SEL_SSI9_0),
+       PINMUX_IPSR_DATA(IP1_14_11, EX_CS4),
+       PINMUX_IPSR_DATA(IP1_14_11, SD1_DAT0),
+       PINMUX_IPSR_DATA(IP1_14_11, MMC0_D0),
+       PINMUX_IPSR_DATA(IP1_14_11, FD0),
+       PINMUX_IPSR_DATA(IP1_14_11, ATARD0),
+       PINMUX_IPSR_DATA(IP1_14_11, VI1_R5),
+       PINMUX_IPSR_MODSEL_DATA(IP1_14_11, SCK5_B, SEL_SCIF5_1),
+       PINMUX_IPSR_DATA(IP1_14_11, HTX1),
+       PINMUX_IPSR_DATA(IP1_14_11, TX2_E),
+       PINMUX_IPSR_DATA(IP1_14_11, TX0_B),
+       PINMUX_IPSR_MODSEL_DATA(IP1_14_11, SSI_SCK9, SEL_SSI9_0),
+       PINMUX_IPSR_DATA(IP1_18_15, EX_CS5),
+       PINMUX_IPSR_DATA(IP1_18_15, SD1_DAT1),
+       PINMUX_IPSR_DATA(IP1_18_15, MMC0_D1),
+       PINMUX_IPSR_DATA(IP1_18_15, FD1),
+       PINMUX_IPSR_DATA(IP1_18_15, ATAWR0),
+       PINMUX_IPSR_DATA(IP1_18_15, VI1_R6),
+       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, HRX1, SEL_HSCIF1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, RX2_E, SEL_SCIF2_4),
+       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, RX0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP1_18_15, SSI_WS9, SEL_SSI9_0),
+       PINMUX_IPSR_DATA(IP1_20_19, MLB_CLK),
+       PINMUX_IPSR_DATA(IP1_20_19, PWM2),
+       PINMUX_IPSR_MODSEL_DATA(IP1_20_19, SCK4, SEL_SCIF4_0),
+       PINMUX_IPSR_DATA(IP1_22_21, MLB_SIG),
+       PINMUX_IPSR_DATA(IP1_22_21, PWM3),
+       PINMUX_IPSR_DATA(IP1_22_21, TX4),
+       PINMUX_IPSR_DATA(IP1_24_23, MLB_DAT),
+       PINMUX_IPSR_DATA(IP1_24_23, PWM4),
+       PINMUX_IPSR_MODSEL_DATA(IP1_24_23, RX4, SEL_SCIF4_0),
+       PINMUX_IPSR_DATA(IP1_28_25, HTX0),
+       PINMUX_IPSR_DATA(IP1_28_25, TX1),
+       PINMUX_IPSR_DATA(IP1_28_25, SDATA),
+       PINMUX_IPSR_MODSEL_DATA(IP1_28_25, CTS0_C, SEL_SCIF0_2),
+       PINMUX_IPSR_DATA(IP1_28_25, SUB_TCK),
+       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE2),
+       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE10),
+       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE18),
+       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE26),
+       PINMUX_IPSR_DATA(IP1_28_25, CC5_STATE34),
+
+       PINMUX_IPSR_MODSEL_DATA(IP2_3_0, HRX0, SEL_HSCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_3_0, RX1, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP2_3_0, SCKZ),
+       PINMUX_IPSR_MODSEL_DATA(IP2_3_0, RTS0_C_TANS_C, SEL_SCIF0_2),
+       PINMUX_IPSR_DATA(IP2_3_0, SUB_TDI),
+       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE3),
+       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE11),
+       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE19),
+       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE27),
+       PINMUX_IPSR_DATA(IP2_3_0, CC5_STATE35),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, HSCK0, SEL_HSCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, SCK1, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP2_7_4, MTS),
+       PINMUX_IPSR_DATA(IP2_7_4, PWM5),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, SCK0_C, SEL_SCIF0_2),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_4, SSI_SDATA9_B, SEL_SSI9_1),
+       PINMUX_IPSR_DATA(IP2_7_4, SUB_TDO),
+       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE0),
+       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE8),
+       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE16),
+       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE24),
+       PINMUX_IPSR_DATA(IP2_7_4, CC5_STATE32),
+       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, HCTS0, SEL_HSCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, CTS1, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP2_11_8, STM),
+       PINMUX_IPSR_DATA(IP2_11_8, PWM0_D),
+       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, RX0_C, SEL_SCIF0_2),
+       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, SCIF_CLK_C, SEL_SCIF_2),
+       PINMUX_IPSR_DATA(IP2_11_8, SUB_TRST),
+       PINMUX_IPSR_MODSEL_DATA(IP2_11_8, TCLK1_B, SEL_TMU1_1),
+       PINMUX_IPSR_DATA(IP2_11_8, CC5_OSCOUT),
+       PINMUX_IPSR_MODSEL_DATA(IP2_15_12, HRTS0, SEL_HSCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_15_12, RTS1_TANS, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP2_15_12, MDATA),
+       PINMUX_IPSR_DATA(IP2_15_12, TX0_C),
+       PINMUX_IPSR_DATA(IP2_15_12, SUB_TMS),
+       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE1),
+       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE9),
+       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE17),
+       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE25),
+       PINMUX_IPSR_DATA(IP2_15_12, CC5_STATE33),
+       PINMUX_IPSR_DATA(IP2_18_16, DU0_DR0),
+       PINMUX_IPSR_DATA(IP2_18_16, LCDOUT0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_18_16, DREQ0, SEL_EXBUS0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_18_16, GPS_CLK_B, SEL_GPS_1),
+       PINMUX_IPSR_DATA(IP2_18_16, AUDATA0),
+       PINMUX_IPSR_DATA(IP2_18_16, TX5_C),
+       PINMUX_IPSR_DATA(IP2_21_19, DU0_DR1),
+       PINMUX_IPSR_DATA(IP2_21_19, LCDOUT1),
+       PINMUX_IPSR_DATA(IP2_21_19, DACK0),
+       PINMUX_IPSR_DATA(IP2_21_19, DRACK0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_21_19, GPS_SIGN_B, SEL_GPS_1),
+       PINMUX_IPSR_DATA(IP2_21_19, AUDATA1),
+       PINMUX_IPSR_MODSEL_DATA(IP2_21_19, RX5_C, SEL_SCIF5_2),
+       PINMUX_IPSR_DATA(IP2_22, DU0_DR2),
+       PINMUX_IPSR_DATA(IP2_22, LCDOUT2),
+       PINMUX_IPSR_DATA(IP2_23, DU0_DR3),
+       PINMUX_IPSR_DATA(IP2_23, LCDOUT3),
+       PINMUX_IPSR_DATA(IP2_24, DU0_DR4),
+       PINMUX_IPSR_DATA(IP2_24, LCDOUT4),
+       PINMUX_IPSR_DATA(IP2_25, DU0_DR5),
+       PINMUX_IPSR_DATA(IP2_25, LCDOUT5),
+       PINMUX_IPSR_DATA(IP2_26, DU0_DR6),
+       PINMUX_IPSR_DATA(IP2_26, LCDOUT6),
+       PINMUX_IPSR_DATA(IP2_27, DU0_DR7),
+       PINMUX_IPSR_DATA(IP2_27, LCDOUT7),
+       PINMUX_IPSR_DATA(IP2_30_28, DU0_DG0),
+       PINMUX_IPSR_DATA(IP2_30_28, LCDOUT8),
+       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, DREQ1, SEL_EXBUS1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, SCL2, SEL_I2C2_0),
+       PINMUX_IPSR_DATA(IP2_30_28, AUDATA2),
+
+       PINMUX_IPSR_DATA(IP3_2_0, DU0_DG1),
+       PINMUX_IPSR_DATA(IP3_2_0, LCDOUT9),
+       PINMUX_IPSR_DATA(IP3_2_0, DACK1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_2_0, SDA2, SEL_I2C2_0),
+       PINMUX_IPSR_DATA(IP3_2_0, AUDATA3),
+       PINMUX_IPSR_DATA(IP3_3, DU0_DG2),
+       PINMUX_IPSR_DATA(IP3_3, LCDOUT10),
+       PINMUX_IPSR_DATA(IP3_4, DU0_DG3),
+       PINMUX_IPSR_DATA(IP3_4, LCDOUT11),
+       PINMUX_IPSR_DATA(IP3_5, DU0_DG4),
+       PINMUX_IPSR_DATA(IP3_5, LCDOUT12),
+       PINMUX_IPSR_DATA(IP3_6, DU0_DG5),
+       PINMUX_IPSR_DATA(IP3_6, LCDOUT13),
+       PINMUX_IPSR_DATA(IP3_7, DU0_DG6),
+       PINMUX_IPSR_DATA(IP3_7, LCDOUT14),
+       PINMUX_IPSR_DATA(IP3_8, DU0_DG7),
+       PINMUX_IPSR_DATA(IP3_8, LCDOUT15),
+       PINMUX_IPSR_DATA(IP3_11_9, DU0_DB0),
+       PINMUX_IPSR_DATA(IP3_11_9, LCDOUT16),
+       PINMUX_IPSR_DATA(IP3_11_9, EX_WAIT1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, SCL1, SEL_I2C1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, TCLK1, SEL_TMU1_0),
+       PINMUX_IPSR_DATA(IP3_11_9, AUDATA4),
+       PINMUX_IPSR_DATA(IP3_14_12, DU0_DB1),
+       PINMUX_IPSR_DATA(IP3_14_12, LCDOUT17),
+       PINMUX_IPSR_DATA(IP3_14_12, EX_WAIT2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, SDA1, SEL_I2C1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, GPS_MAG_B, SEL_GPS_1),
+       PINMUX_IPSR_DATA(IP3_14_12, AUDATA5),
+       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, SCK5_C, SEL_SCIF5_2),
+       PINMUX_IPSR_DATA(IP3_15, DU0_DB2),
+       PINMUX_IPSR_DATA(IP3_15, LCDOUT18),
+       PINMUX_IPSR_DATA(IP3_16, DU0_DB3),
+       PINMUX_IPSR_DATA(IP3_16, LCDOUT19),
+       PINMUX_IPSR_DATA(IP3_17, DU0_DB4),
+       PINMUX_IPSR_DATA(IP3_17, LCDOUT20),
+       PINMUX_IPSR_DATA(IP3_18, DU0_DB5),
+       PINMUX_IPSR_DATA(IP3_18, LCDOUT21),
+       PINMUX_IPSR_DATA(IP3_19, DU0_DB6),
+       PINMUX_IPSR_DATA(IP3_19, LCDOUT22),
+       PINMUX_IPSR_DATA(IP3_20, DU0_DB7),
+       PINMUX_IPSR_DATA(IP3_20, LCDOUT23),
+       PINMUX_IPSR_DATA(IP3_22_21, DU0_DOTCLKIN),
+       PINMUX_IPSR_DATA(IP3_22_21, QSTVA_QVS),
+       PINMUX_IPSR_DATA(IP3_22_21, TX3_D_IRDA_TX_D),
+       PINMUX_IPSR_MODSEL_DATA(IP3_22_21, SCL3_B, SEL_I2C3_1),
+       PINMUX_IPSR_DATA(IP3_23, DU0_DOTCLKOUT0),
+       PINMUX_IPSR_DATA(IP3_23, QCLK),
+       PINMUX_IPSR_DATA(IP3_26_24, DU0_DOTCLKOUT1),
+       PINMUX_IPSR_DATA(IP3_26_24, QSTVB_QVE),
+       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, RX3_D_IRDA_RX_D, SEL_SCIF3_3),
+       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, SDA3_B, SEL_I2C3_1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, SDA2_C, SEL_I2C2_2),
+       PINMUX_IPSR_DATA(IP3_26_24, DACK0_B),
+       PINMUX_IPSR_DATA(IP3_26_24, DRACK0_B),
+       PINMUX_IPSR_DATA(IP3_27, DU0_EXHSYNC_DU0_HSYNC),
+       PINMUX_IPSR_DATA(IP3_27, QSTH_QHS),
+       PINMUX_IPSR_DATA(IP3_28, DU0_EXVSYNC_DU0_VSYNC),
+       PINMUX_IPSR_DATA(IP3_28, QSTB_QHE),
+       PINMUX_IPSR_DATA(IP3_31_29, DU0_EXODDF_DU0_ODDF_DISP_CDE),
+       PINMUX_IPSR_DATA(IP3_31_29, QCPV_QDE),
+       PINMUX_IPSR_DATA(IP3_31_29, CAN1_TX),
+       PINMUX_IPSR_DATA(IP3_31_29, TX2_C),
+       PINMUX_IPSR_MODSEL_DATA(IP3_31_29, SCL2_C, SEL_I2C2_2),
+       PINMUX_IPSR_DATA(IP3_31_29, REMOCON),
+
+       PINMUX_IPSR_DATA(IP4_1_0, DU0_DISP),
+       PINMUX_IPSR_DATA(IP4_1_0, QPOLA),
+       PINMUX_IPSR_MODSEL_DATA(IP4_1_0, CAN_CLK_C, SEL_CANCLK_2),
+       PINMUX_IPSR_MODSEL_DATA(IP4_1_0, SCK2_C, SEL_SCIF2_2),
+       PINMUX_IPSR_DATA(IP4_4_2, DU0_CDE),
+       PINMUX_IPSR_DATA(IP4_4_2, QPOLB),
+       PINMUX_IPSR_DATA(IP4_4_2, CAN1_RX),
+       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, RX2_C, SEL_SCIF2_2),
+       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, DREQ0_B, SEL_EXBUS0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, SSI_SCK78_B, SEL_SSI7_1),
+       PINMUX_IPSR_MODSEL_DATA(IP4_4_2, SCK0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_DATA(IP4_7_5, DU1_DR0),
+       PINMUX_IPSR_DATA(IP4_7_5, VI2_DATA0_VI2_B0),
+       PINMUX_IPSR_DATA(IP4_7_5, PWM6),
+       PINMUX_IPSR_DATA(IP4_7_5, SD3_CLK),
+       PINMUX_IPSR_DATA(IP4_7_5, TX3_E_IRDA_TX_E),
+       PINMUX_IPSR_DATA(IP4_7_5, AUDCK),
+       PINMUX_IPSR_MODSEL_DATA(IP4_7_5, PWMFSW0_B, SEL_PWMFSW_1),
+       PINMUX_IPSR_DATA(IP4_10_8, DU1_DR1),
+       PINMUX_IPSR_DATA(IP4_10_8, VI2_DATA1_VI2_B1),
+       PINMUX_IPSR_DATA(IP4_10_8, PWM0),
+       PINMUX_IPSR_DATA(IP4_10_8, SD3_CMD),
+       PINMUX_IPSR_MODSEL_DATA(IP4_10_8, RX3_E_IRDA_RX_E, SEL_SCIF3_4),
+       PINMUX_IPSR_DATA(IP4_10_8, AUDSYNC),
+       PINMUX_IPSR_MODSEL_DATA(IP4_10_8, CTS0_D, SEL_SCIF0_3),
+       PINMUX_IPSR_DATA(IP4_11, DU1_DR2),
+       PINMUX_IPSR_DATA(IP4_11, VI2_G0),
+       PINMUX_IPSR_DATA(IP4_12, DU1_DR3),
+       PINMUX_IPSR_DATA(IP4_12, VI2_G1),
+       PINMUX_IPSR_DATA(IP4_13, DU1_DR4),
+       PINMUX_IPSR_DATA(IP4_13, VI2_G2),
+       PINMUX_IPSR_DATA(IP4_14, DU1_DR5),
+       PINMUX_IPSR_DATA(IP4_14, VI2_G3),
+       PINMUX_IPSR_DATA(IP4_15, DU1_DR6),
+       PINMUX_IPSR_DATA(IP4_15, VI2_G4),
+       PINMUX_IPSR_DATA(IP4_16, DU1_DR7),
+       PINMUX_IPSR_DATA(IP4_16, VI2_G5),
+       PINMUX_IPSR_DATA(IP4_19_17, DU1_DG0),
+       PINMUX_IPSR_DATA(IP4_19_17, VI2_DATA2_VI2_B2),
+       PINMUX_IPSR_MODSEL_DATA(IP4_19_17, SCL1_B, SEL_I2C1_1),
+       PINMUX_IPSR_DATA(IP4_19_17, SD3_DAT2),
+       PINMUX_IPSR_MODSEL_DATA(IP4_19_17, SCK3_E, SEL_SCIF3_4),
+       PINMUX_IPSR_DATA(IP4_19_17, AUDATA6),
+       PINMUX_IPSR_DATA(IP4_19_17, TX0_D),
+       PINMUX_IPSR_DATA(IP4_22_20, DU1_DG1),
+       PINMUX_IPSR_DATA(IP4_22_20, VI2_DATA3_VI2_B3),
+       PINMUX_IPSR_MODSEL_DATA(IP4_22_20, SDA1_B, SEL_I2C1_1),
+       PINMUX_IPSR_DATA(IP4_22_20, SD3_DAT3),
+       PINMUX_IPSR_MODSEL_DATA(IP4_22_20, SCK5, SEL_SCIF5_0),
+       PINMUX_IPSR_DATA(IP4_22_20, AUDATA7),
+       PINMUX_IPSR_MODSEL_DATA(IP4_22_20, RX0_D, SEL_SCIF0_3),
+       PINMUX_IPSR_DATA(IP4_23, DU1_DG2),
+       PINMUX_IPSR_DATA(IP4_23, VI2_G6),
+       PINMUX_IPSR_DATA(IP4_24, DU1_DG3),
+       PINMUX_IPSR_DATA(IP4_24, VI2_G7),
+       PINMUX_IPSR_DATA(IP4_25, DU1_DG4),
+       PINMUX_IPSR_DATA(IP4_25, VI2_R0),
+       PINMUX_IPSR_DATA(IP4_26, DU1_DG5),
+       PINMUX_IPSR_DATA(IP4_26, VI2_R1),
+       PINMUX_IPSR_DATA(IP4_27, DU1_DG6),
+       PINMUX_IPSR_DATA(IP4_27, VI2_R2),
+       PINMUX_IPSR_DATA(IP4_28, DU1_DG7),
+       PINMUX_IPSR_DATA(IP4_28, VI2_R3),
+       PINMUX_IPSR_DATA(IP4_31_29, DU1_DB0),
+       PINMUX_IPSR_DATA(IP4_31_29, VI2_DATA4_VI2_B4),
+       PINMUX_IPSR_MODSEL_DATA(IP4_31_29, SCL2_B, SEL_I2C2_1),
+       PINMUX_IPSR_DATA(IP4_31_29, SD3_DAT0),
+       PINMUX_IPSR_DATA(IP4_31_29, TX5),
+       PINMUX_IPSR_MODSEL_DATA(IP4_31_29, SCK0_D, SEL_SCIF0_3),
+
+       PINMUX_IPSR_DATA(IP5_2_0, DU1_DB1),
+       PINMUX_IPSR_DATA(IP5_2_0, VI2_DATA5_VI2_B5),
+       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, SDA2_B, SEL_I2C2_1),
+       PINMUX_IPSR_DATA(IP5_2_0, SD3_DAT1),
+       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, RX5, SEL_SCIF5_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, RTS0_D_TANS_D, SEL_SCIF0_3),
+       PINMUX_IPSR_DATA(IP5_3, DU1_DB2),
+       PINMUX_IPSR_DATA(IP5_3, VI2_R4),
+       PINMUX_IPSR_DATA(IP5_4, DU1_DB3),
+       PINMUX_IPSR_DATA(IP5_4, VI2_R5),
+       PINMUX_IPSR_DATA(IP5_5, DU1_DB4),
+       PINMUX_IPSR_DATA(IP5_5, VI2_R6),
+       PINMUX_IPSR_DATA(IP5_6, DU1_DB5),
+       PINMUX_IPSR_DATA(IP5_6, VI2_R7),
+       PINMUX_IPSR_DATA(IP5_7, DU1_DB6),
+       PINMUX_IPSR_MODSEL_DATA(IP5_7, SCL2_D, SEL_I2C2_3),
+       PINMUX_IPSR_DATA(IP5_8, DU1_DB7),
+       PINMUX_IPSR_MODSEL_DATA(IP5_8, SDA2_D, SEL_I2C2_3),
+       PINMUX_IPSR_DATA(IP5_10_9, DU1_DOTCLKIN),
+       PINMUX_IPSR_DATA(IP5_10_9, VI2_CLKENB),
+       PINMUX_IPSR_MODSEL_DATA(IP5_10_9, HSPI_CS1, SEL_HSPI1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_10_9, SCL1_D, SEL_I2C1_3),
+       PINMUX_IPSR_DATA(IP5_12_11, DU1_DOTCLKOUT),
+       PINMUX_IPSR_DATA(IP5_12_11, VI2_FIELD),
+       PINMUX_IPSR_MODSEL_DATA(IP5_12_11, SDA1_D, SEL_I2C1_3),
+       PINMUX_IPSR_DATA(IP5_14_13, DU1_EXHSYNC_DU1_HSYNC),
+       PINMUX_IPSR_DATA(IP5_14_13, VI2_HSYNC),
+       PINMUX_IPSR_DATA(IP5_14_13, VI3_HSYNC),
+       PINMUX_IPSR_DATA(IP5_16_15, DU1_EXVSYNC_DU1_VSYNC),
+       PINMUX_IPSR_DATA(IP5_16_15, VI2_VSYNC),
+       PINMUX_IPSR_DATA(IP5_16_15, VI3_VSYNC),
+       PINMUX_IPSR_DATA(IP5_20_17, DU1_EXODDF_DU1_ODDF_DISP_CDE),
+       PINMUX_IPSR_DATA(IP5_20_17, VI2_CLK),
+       PINMUX_IPSR_DATA(IP5_20_17, TX3_B_IRDA_TX_B),
+       PINMUX_IPSR_DATA(IP5_20_17, SD3_CD),
+       PINMUX_IPSR_DATA(IP5_20_17, HSPI_TX1),
+       PINMUX_IPSR_DATA(IP5_20_17, VI1_CLKENB),
+       PINMUX_IPSR_DATA(IP5_20_17, VI3_CLKENB),
+       PINMUX_IPSR_DATA(IP5_20_17, AUDIO_CLKC),
+       PINMUX_IPSR_DATA(IP5_20_17, TX2_D),
+       PINMUX_IPSR_DATA(IP5_20_17, SPEEDIN),
+       PINMUX_IPSR_MODSEL_DATA(IP5_20_17, GPS_SIGN_D, SEL_GPS_3),
+       PINMUX_IPSR_DATA(IP5_23_21, DU1_DISP),
+       PINMUX_IPSR_DATA(IP5_23_21, VI2_DATA6_VI2_B6),
+       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, TCLK0, SEL_TMU0_0),
+       PINMUX_IPSR_DATA(IP5_23_21, QSTVA_B_QVS_B),
+       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, HSPI_CLK1, SEL_HSPI1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, SCK2_D, SEL_SCIF2_3),
+       PINMUX_IPSR_DATA(IP5_23_21, AUDIO_CLKOUT_B),
+       PINMUX_IPSR_MODSEL_DATA(IP5_23_21, GPS_MAG_D, SEL_GPS_3),
+       PINMUX_IPSR_DATA(IP5_27_24, DU1_CDE),
+       PINMUX_IPSR_DATA(IP5_27_24, VI2_DATA7_VI2_B7),
+       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, RX3_B_IRDA_RX_B, SEL_SCIF3_1),
+       PINMUX_IPSR_DATA(IP5_27_24, SD3_WP),
+       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, HSPI_RX1, SEL_HSPI1_0),
+       PINMUX_IPSR_DATA(IP5_27_24, VI1_FIELD),
+       PINMUX_IPSR_DATA(IP5_27_24, VI3_FIELD),
+       PINMUX_IPSR_DATA(IP5_27_24, AUDIO_CLKOUT),
+       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, RX2_D, SEL_SCIF2_3),
+       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, GPS_CLK_C, SEL_GPS_2),
+       PINMUX_IPSR_MODSEL_DATA(IP5_27_24, GPS_CLK_D, SEL_GPS_3),
+       PINMUX_IPSR_DATA(IP5_28, AUDIO_CLKA),
+       PINMUX_IPSR_DATA(IP5_28, CAN_TXCLK),
+       PINMUX_IPSR_DATA(IP5_30_29, AUDIO_CLKB),
+       PINMUX_IPSR_DATA(IP5_30_29, USB_OVC2),
+       PINMUX_IPSR_DATA(IP5_30_29, CAN_DEBUGOUT0),
+       PINMUX_IPSR_DATA(IP5_30_29, MOUT0),
+
+       PINMUX_IPSR_DATA(IP6_1_0, SSI_SCK0129),
+       PINMUX_IPSR_DATA(IP6_1_0, CAN_DEBUGOUT1),
+       PINMUX_IPSR_DATA(IP6_1_0, MOUT1),
+       PINMUX_IPSR_DATA(IP6_3_2, SSI_WS0129),
+       PINMUX_IPSR_DATA(IP6_3_2, CAN_DEBUGOUT2),
+       PINMUX_IPSR_DATA(IP6_3_2, MOUT2),
+       PINMUX_IPSR_DATA(IP6_5_4, SSI_SDATA0),
+       PINMUX_IPSR_DATA(IP6_5_4, CAN_DEBUGOUT3),
+       PINMUX_IPSR_DATA(IP6_5_4, MOUT5),
+       PINMUX_IPSR_DATA(IP6_7_6, SSI_SDATA1),
+       PINMUX_IPSR_DATA(IP6_7_6, CAN_DEBUGOUT4),
+       PINMUX_IPSR_DATA(IP6_7_6, MOUT6),
+       PINMUX_IPSR_DATA(IP6_8, SSI_SDATA2),
+       PINMUX_IPSR_DATA(IP6_8, CAN_DEBUGOUT5),
+       PINMUX_IPSR_DATA(IP6_11_9, SSI_SCK34),
+       PINMUX_IPSR_DATA(IP6_11_9, CAN_DEBUGOUT6),
+       PINMUX_IPSR_DATA(IP6_11_9, CAN0_TX_B),
+       PINMUX_IPSR_MODSEL_DATA(IP6_11_9, IERX, SEL_IE_0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_11_9, SSI_SCK9_C, SEL_SSI9_2),
+       PINMUX_IPSR_DATA(IP6_14_12, SSI_WS34),
+       PINMUX_IPSR_DATA(IP6_14_12, CAN_DEBUGOUT7),
+       PINMUX_IPSR_MODSEL_DATA(IP6_14_12, CAN0_RX_B, SEL_CAN0_1),
+       PINMUX_IPSR_DATA(IP6_14_12, IETX),
+       PINMUX_IPSR_MODSEL_DATA(IP6_14_12, SSI_WS9_C, SEL_SSI9_2),
+       PINMUX_IPSR_DATA(IP6_17_15, SSI_SDATA3),
+       PINMUX_IPSR_DATA(IP6_17_15, PWM0_C),
+       PINMUX_IPSR_DATA(IP6_17_15, CAN_DEBUGOUT8),
+       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, CAN_CLK_B, SEL_CANCLK_1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, IECLK, SEL_IE_0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, SCIF_CLK_B, SEL_SCIF_1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_17_15, TCLK0_B, SEL_TMU0_1),
+       PINMUX_IPSR_DATA(IP6_19_18, SSI_SDATA4),
+       PINMUX_IPSR_DATA(IP6_19_18, CAN_DEBUGOUT9),
+       PINMUX_IPSR_MODSEL_DATA(IP6_19_18, SSI_SDATA9_C, SEL_SSI9_2),
+       PINMUX_IPSR_DATA(IP6_22_20, SSI_SCK5),
+       PINMUX_IPSR_DATA(IP6_22_20, ADICLK),
+       PINMUX_IPSR_DATA(IP6_22_20, CAN_DEBUGOUT10),
+       PINMUX_IPSR_MODSEL_DATA(IP6_22_20, SCK3, SEL_SCIF3_0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_22_20, TCLK0_D, SEL_TMU0_3),
+       PINMUX_IPSR_DATA(IP6_24_23, SSI_WS5),
+       PINMUX_IPSR_MODSEL_DATA(IP6_24_23, ADICS_SAMP, SEL_ADI_0),
+       PINMUX_IPSR_DATA(IP6_24_23, CAN_DEBUGOUT11),
+       PINMUX_IPSR_DATA(IP6_24_23, TX3_IRDA_TX),
+       PINMUX_IPSR_DATA(IP6_26_25, SSI_SDATA5),
+       PINMUX_IPSR_MODSEL_DATA(IP6_26_25, ADIDATA, SEL_ADI_0),
+       PINMUX_IPSR_DATA(IP6_26_25, CAN_DEBUGOUT12),
+       PINMUX_IPSR_MODSEL_DATA(IP6_26_25, RX3_IRDA_RX, SEL_SCIF3_0),
+       PINMUX_IPSR_DATA(IP6_30_29, SSI_SCK6),
+       PINMUX_IPSR_DATA(IP6_30_29, ADICHS0),
+       PINMUX_IPSR_DATA(IP6_30_29, CAN0_TX),
+       PINMUX_IPSR_MODSEL_DATA(IP6_30_29, IERX_B, SEL_IE_1),
+
+       PINMUX_IPSR_DATA(IP7_1_0, SSI_WS6),
+       PINMUX_IPSR_DATA(IP7_1_0, ADICHS1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_1_0, CAN0_RX, SEL_CAN0_0),
+       PINMUX_IPSR_DATA(IP7_1_0, IETX_B),
+       PINMUX_IPSR_DATA(IP7_3_2, SSI_SDATA6),
+       PINMUX_IPSR_DATA(IP7_3_2, ADICHS2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_3_2, CAN_CLK, SEL_CANCLK_0),
+       PINMUX_IPSR_MODSEL_DATA(IP7_3_2, IECLK_B, SEL_IE_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, SSI_SCK78, SEL_SSI7_0),
+       PINMUX_IPSR_DATA(IP7_6_4, CAN_DEBUGOUT13),
+       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, IRQ0_B, SEL_INT0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, SSI_SCK9_B, SEL_SSI9_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_6_4, HSPI_CLK1_C, SEL_HSPI1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, SSI_WS78, SEL_SSI7_0),
+       PINMUX_IPSR_DATA(IP7_9_7, CAN_DEBUGOUT14),
+       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, IRQ1_B, SEL_INT1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, SSI_WS9_B, SEL_SSI9_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_9_7, HSPI_CS1_C, SEL_HSPI1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_12_10, SSI_SDATA7, SEL_SSI7_0),
+       PINMUX_IPSR_DATA(IP7_12_10, CAN_DEBUGOUT15),
+       PINMUX_IPSR_MODSEL_DATA(IP7_12_10, IRQ2_B, SEL_INT2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_12_10, TCLK1_C, SEL_TMU1_2),
+       PINMUX_IPSR_DATA(IP7_12_10, HSPI_TX1_C),
+       PINMUX_IPSR_MODSEL_DATA(IP7_14_13, SSI_SDATA8, SEL_SSI8_0),
+       PINMUX_IPSR_DATA(IP7_14_13, VSP),
+       PINMUX_IPSR_MODSEL_DATA(IP7_14_13, IRQ3_B, SEL_INT3_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_14_13, HSPI_RX1_C, SEL_HSPI1_2),
+       PINMUX_IPSR_DATA(IP7_16_15, SD0_CLK),
+       PINMUX_IPSR_DATA(IP7_16_15, ATACS01),
+       PINMUX_IPSR_MODSEL_DATA(IP7_16_15, SCK1_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP7_18_17, SD0_CMD),
+       PINMUX_IPSR_DATA(IP7_18_17, ATACS11),
+       PINMUX_IPSR_DATA(IP7_18_17, TX1_B),
+       PINMUX_IPSR_DATA(IP7_18_17, CC5_TDO),
+       PINMUX_IPSR_DATA(IP7_20_19, SD0_DAT0),
+       PINMUX_IPSR_DATA(IP7_20_19, ATADIR1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_20_19, RX1_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP7_20_19, CC5_TRST),
+       PINMUX_IPSR_DATA(IP7_22_21, SD0_DAT1),
+       PINMUX_IPSR_DATA(IP7_22_21, ATAG1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_22_21, SCK2_B, SEL_SCIF2_1),
+       PINMUX_IPSR_DATA(IP7_22_21, CC5_TMS),
+       PINMUX_IPSR_DATA(IP7_24_23, SD0_DAT2),
+       PINMUX_IPSR_DATA(IP7_24_23, ATARD1),
+       PINMUX_IPSR_DATA(IP7_24_23, TX2_B),
+       PINMUX_IPSR_DATA(IP7_24_23, CC5_TCK),
+       PINMUX_IPSR_DATA(IP7_26_25, SD0_DAT3),
+       PINMUX_IPSR_DATA(IP7_26_25, ATAWR1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_26_25, RX2_B, SEL_SCIF2_1),
+       PINMUX_IPSR_DATA(IP7_26_25, CC5_TDI),
+       PINMUX_IPSR_DATA(IP7_28_27, SD0_CD),
+       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, DREQ2, SEL_EXBUS2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, RTS1_B_TANS_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP7_30_29, SD0_WP),
+       PINMUX_IPSR_DATA(IP7_30_29, DACK2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_30_29, CTS1_B, SEL_SCIF1_1),
+
+       PINMUX_IPSR_DATA(IP8_3_0, HSPI_CLK0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_3_0, CTS0, SEL_SCIF0_0),
+       PINMUX_IPSR_DATA(IP8_3_0, USB_OVC0),
+       PINMUX_IPSR_DATA(IP8_3_0, AD_CLK),
+       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE4),
+       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE12),
+       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE20),
+       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE28),
+       PINMUX_IPSR_DATA(IP8_3_0, CC5_STATE36),
+       PINMUX_IPSR_DATA(IP8_7_4, HSPI_CS0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_7_4, RTS0_TANS, SEL_SCIF0_0),
+       PINMUX_IPSR_DATA(IP8_7_4, USB_OVC1),
+       PINMUX_IPSR_DATA(IP8_7_4, AD_DI),
+       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE5),
+       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE13),
+       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE21),
+       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE29),
+       PINMUX_IPSR_DATA(IP8_7_4, CC5_STATE37),
+       PINMUX_IPSR_DATA(IP8_11_8, HSPI_TX0),
+       PINMUX_IPSR_DATA(IP8_11_8, TX0),
+       PINMUX_IPSR_DATA(IP8_11_8, CAN_DEBUG_HW_TRIGGER),
+       PINMUX_IPSR_DATA(IP8_11_8, AD_DO),
+       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE6),
+       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE14),
+       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE22),
+       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE30),
+       PINMUX_IPSR_DATA(IP8_11_8, CC5_STATE38),
+       PINMUX_IPSR_DATA(IP8_15_12, HSPI_RX0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_15_12, RX0, SEL_SCIF0_0),
+       PINMUX_IPSR_DATA(IP8_15_12, CAN_STEP0),
+       PINMUX_IPSR_DATA(IP8_15_12, AD_NCS),
+       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE7),
+       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE15),
+       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE23),
+       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE31),
+       PINMUX_IPSR_DATA(IP8_15_12, CC5_STATE39),
+       PINMUX_IPSR_DATA(IP8_17_16, FMCLK),
+       PINMUX_IPSR_DATA(IP8_17_16, RDS_CLK),
+       PINMUX_IPSR_DATA(IP8_17_16, PCMOE),
+       PINMUX_IPSR_DATA(IP8_18, BPFCLK),
+       PINMUX_IPSR_DATA(IP8_18, PCMWE),
+       PINMUX_IPSR_DATA(IP8_19, FMIN),
+       PINMUX_IPSR_DATA(IP8_19, RDS_DATA),
+       PINMUX_IPSR_DATA(IP8_20, VI0_CLK),
+       PINMUX_IPSR_DATA(IP8_20, MMC1_CLK),
+       PINMUX_IPSR_DATA(IP8_22_21, VI0_CLKENB),
+       PINMUX_IPSR_DATA(IP8_22_21, TX1_C),
+       PINMUX_IPSR_DATA(IP8_22_21, HTX1_B),
+       PINMUX_IPSR_DATA(IP8_22_21, MT1_SYNC),
+       PINMUX_IPSR_DATA(IP8_24_23, VI0_FIELD),
+       PINMUX_IPSR_MODSEL_DATA(IP8_24_23, RX1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP8_24_23, HRX1_B, SEL_HSCIF1_1),
+       PINMUX_IPSR_DATA(IP8_27_25, VI0_HSYNC),
+       PINMUX_IPSR_MODSEL_DATA(IP8_27_25, VI0_DATA0_B_VI0_B0_B, SEL_VI0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_27_25, CTS1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_DATA(IP8_27_25, TX4_D),
+       PINMUX_IPSR_DATA(IP8_27_25, MMC1_CMD),
+       PINMUX_IPSR_MODSEL_DATA(IP8_27_25, HSCK1_B, SEL_HSCIF1_1),
+       PINMUX_IPSR_DATA(IP8_30_28, VI0_VSYNC),
+       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, VI0_DATA1_B_VI0_B1_B, SEL_VI0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, RTS1_C_TANS_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, RX4_D, SEL_SCIF4_3),
+       PINMUX_IPSR_MODSEL_DATA(IP8_30_28, PWMFSW0_C, SEL_PWMFSW_2),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, VI0_DATA0_VI0_B0, SEL_VI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, HRTS1_B, SEL_HSCIF1_1),
+       PINMUX_IPSR_DATA(IP9_1_0, MT1_VCXO),
+       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, VI0_DATA1_VI0_B1, SEL_VI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, HCTS1_B, SEL_HSCIF1_1),
+       PINMUX_IPSR_DATA(IP9_3_2, MT1_PWM),
+       PINMUX_IPSR_DATA(IP9_4, VI0_DATA2_VI0_B2),
+       PINMUX_IPSR_DATA(IP9_4, MMC1_D0),
+       PINMUX_IPSR_DATA(IP9_5, VI0_DATA3_VI0_B3),
+       PINMUX_IPSR_DATA(IP9_5, MMC1_D1),
+       PINMUX_IPSR_DATA(IP9_6, VI0_DATA4_VI0_B4),
+       PINMUX_IPSR_DATA(IP9_6, MMC1_D2),
+       PINMUX_IPSR_DATA(IP9_7, VI0_DATA5_VI0_B5),
+       PINMUX_IPSR_DATA(IP9_7, MMC1_D3),
+       PINMUX_IPSR_DATA(IP9_9_8, VI0_DATA6_VI0_B6),
+       PINMUX_IPSR_DATA(IP9_9_8, MMC1_D4),
+       PINMUX_IPSR_DATA(IP9_9_8, ARM_TRACEDATA_0),
+       PINMUX_IPSR_DATA(IP9_11_10, VI0_DATA7_VI0_B7),
+       PINMUX_IPSR_DATA(IP9_11_10, MMC1_D5),
+       PINMUX_IPSR_DATA(IP9_11_10, ARM_TRACEDATA_1),
+       PINMUX_IPSR_DATA(IP9_13_12, VI0_G0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, SSI_SCK78_C, SEL_SSI7_2),
+       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, IRQ0, SEL_INT0_0),
+       PINMUX_IPSR_DATA(IP9_13_12, ARM_TRACEDATA_2),
+       PINMUX_IPSR_DATA(IP9_15_14, VI0_G1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, SSI_WS78_C, SEL_SSI7_2),
+       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, IRQ1, SEL_INT1_0),
+       PINMUX_IPSR_DATA(IP9_15_14, ARM_TRACEDATA_3),
+       PINMUX_IPSR_DATA(IP9_18_16, VI0_G2),
+       PINMUX_IPSR_DATA(IP9_18_16, ETH_TXD1),
+       PINMUX_IPSR_DATA(IP9_18_16, MMC1_D6),
+       PINMUX_IPSR_DATA(IP9_18_16, ARM_TRACEDATA_4),
+       PINMUX_IPSR_DATA(IP9_18_16, TS_SPSYNC0),
+       PINMUX_IPSR_DATA(IP9_21_19, VI0_G3),
+       PINMUX_IPSR_DATA(IP9_21_19, ETH_CRS_DV),
+       PINMUX_IPSR_DATA(IP9_21_19, MMC1_D7),
+       PINMUX_IPSR_DATA(IP9_21_19, ARM_TRACEDATA_5),
+       PINMUX_IPSR_DATA(IP9_21_19, TS_SDAT0),
+       PINMUX_IPSR_DATA(IP9_23_22, VI0_G4),
+       PINMUX_IPSR_DATA(IP9_23_22, ETH_TX_EN),
+       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, SD2_DAT0_B, SEL_SD2_1),
+       PINMUX_IPSR_DATA(IP9_23_22, ARM_TRACEDATA_6),
+       PINMUX_IPSR_DATA(IP9_25_24, VI0_G5),
+       PINMUX_IPSR_DATA(IP9_25_24, ETH_RX_ER),
+       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, SD2_DAT1_B, SEL_SD2_1),
+       PINMUX_IPSR_DATA(IP9_25_24, ARM_TRACEDATA_7),
+       PINMUX_IPSR_DATA(IP9_27_26, VI0_G6),
+       PINMUX_IPSR_DATA(IP9_27_26, ETH_RXD0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, SD2_DAT2_B, SEL_SD2_1),
+       PINMUX_IPSR_DATA(IP9_27_26, ARM_TRACEDATA_8),
+       PINMUX_IPSR_DATA(IP9_29_28, VI0_G7),
+       PINMUX_IPSR_DATA(IP9_29_28, ETH_RXD1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, SD2_DAT3_B, SEL_SD2_1),
+       PINMUX_IPSR_DATA(IP9_29_28, ARM_TRACEDATA_9),
+
+       PINMUX_IPSR_DATA(IP10_2_0, VI0_R0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, SSI_SDATA7_C, SEL_SSI7_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, SCK1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, DREQ1_B, SEL_EXBUS1_0),
+       PINMUX_IPSR_DATA(IP10_2_0, ARM_TRACEDATA_10),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, DREQ0_C, SEL_EXBUS0_2),
+       PINMUX_IPSR_DATA(IP10_5_3, VI0_R1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, SSI_SDATA8_C, SEL_SSI8_2),
+       PINMUX_IPSR_DATA(IP10_5_3, DACK1_B),
+       PINMUX_IPSR_DATA(IP10_5_3, ARM_TRACEDATA_11),
+       PINMUX_IPSR_DATA(IP10_5_3, DACK0_C),
+       PINMUX_IPSR_DATA(IP10_5_3, DRACK0_C),
+       PINMUX_IPSR_DATA(IP10_8_6, VI0_R2),
+       PINMUX_IPSR_DATA(IP10_8_6, ETH_LINK),
+       PINMUX_IPSR_DATA(IP10_8_6, SD2_CLK_B),
+       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, IRQ2, SEL_INT2_0),
+       PINMUX_IPSR_DATA(IP10_8_6, ARM_TRACEDATA_12),
+       PINMUX_IPSR_DATA(IP10_11_9, VI0_R3),
+       PINMUX_IPSR_DATA(IP10_11_9, ETH_MAGIC),
+       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, SD2_CMD_B, SEL_SD2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, IRQ3, SEL_INT3_0),
+       PINMUX_IPSR_DATA(IP10_11_9, ARM_TRACEDATA_13),
+       PINMUX_IPSR_DATA(IP10_14_12, VI0_R4),
+       PINMUX_IPSR_DATA(IP10_14_12, ETH_REFCLK),
+       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, SD2_CD_B, SEL_SD2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, HSPI_CLK1_B, SEL_HSPI1_1),
+       PINMUX_IPSR_DATA(IP10_14_12, ARM_TRACEDATA_14),
+       PINMUX_IPSR_DATA(IP10_14_12, MT1_CLK),
+       PINMUX_IPSR_DATA(IP10_14_12, TS_SCK0),
+       PINMUX_IPSR_DATA(IP10_17_15, VI0_R5),
+       PINMUX_IPSR_DATA(IP10_17_15, ETH_TXD0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_17_15, SD2_WP_B, SEL_SD2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_17_15, HSPI_CS1_B, SEL_HSPI1_1),
+       PINMUX_IPSR_DATA(IP10_17_15, ARM_TRACEDATA_15),
+       PINMUX_IPSR_DATA(IP10_17_15, MT1_D),
+       PINMUX_IPSR_DATA(IP10_17_15, TS_SDEN0),
+       PINMUX_IPSR_DATA(IP10_20_18, VI0_R6),
+       PINMUX_IPSR_DATA(IP10_20_18, ETH_MDC),
+       PINMUX_IPSR_MODSEL_DATA(IP10_20_18, DREQ2_C, SEL_EXBUS2_2),
+       PINMUX_IPSR_DATA(IP10_20_18, HSPI_TX1_B),
+       PINMUX_IPSR_DATA(IP10_20_18, TRACECLK),
+       PINMUX_IPSR_DATA(IP10_20_18, MT1_BEN),
+       PINMUX_IPSR_MODSEL_DATA(IP10_20_18, PWMFSW0_D, SEL_PWMFSW_3),
+       PINMUX_IPSR_DATA(IP10_23_21, VI0_R7),
+       PINMUX_IPSR_DATA(IP10_23_21, ETH_MDIO),
+       PINMUX_IPSR_DATA(IP10_23_21, DACK2_C),
+       PINMUX_IPSR_MODSEL_DATA(IP10_23_21, HSPI_RX1_B, SEL_HSPI1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_23_21, SCIF_CLK_D, SEL_SCIF_3),
+       PINMUX_IPSR_DATA(IP10_23_21, TRACECTL),
+       PINMUX_IPSR_DATA(IP10_23_21, MT1_PEN),
+       PINMUX_IPSR_DATA(IP10_25_24, VI1_CLK),
+       PINMUX_IPSR_MODSEL_DATA(IP10_25_24, SIM_D, SEL_SIM_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_25_24, SDA3, SEL_I2C3_0),
+       PINMUX_IPSR_DATA(IP10_28_26, VI1_HSYNC),
+       PINMUX_IPSR_DATA(IP10_28_26, VI3_CLK),
+       PINMUX_IPSR_DATA(IP10_28_26, SSI_SCK4),
+       PINMUX_IPSR_MODSEL_DATA(IP10_28_26, GPS_SIGN_C, SEL_GPS_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_28_26, PWMFSW0_E, SEL_PWMFSW_4),
+       PINMUX_IPSR_DATA(IP10_31_29, VI1_VSYNC),
+       PINMUX_IPSR_DATA(IP10_31_29, AUDIO_CLKOUT_C),
+       PINMUX_IPSR_DATA(IP10_31_29, SSI_WS4),
+       PINMUX_IPSR_DATA(IP10_31_29, SIM_CLK),
+       PINMUX_IPSR_MODSEL_DATA(IP10_31_29, GPS_MAG_C, SEL_GPS_2),
+       PINMUX_IPSR_DATA(IP10_31_29, SPV_TRST),
+       PINMUX_IPSR_MODSEL_DATA(IP10_31_29, SCL3, SEL_I2C3_0),
+
+       PINMUX_IPSR_DATA(IP11_2_0, VI1_DATA0_VI1_B0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_2_0, SD2_DAT0, SEL_SD2_0),
+       PINMUX_IPSR_DATA(IP11_2_0, SIM_RST),
+       PINMUX_IPSR_DATA(IP11_2_0, SPV_TCK),
+       PINMUX_IPSR_DATA(IP11_2_0, ADICLK_B),
+       PINMUX_IPSR_DATA(IP11_5_3, VI1_DATA1_VI1_B1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_5_3, SD2_DAT1, SEL_SD2_0),
+       PINMUX_IPSR_DATA(IP11_5_3, MT0_CLK),
+       PINMUX_IPSR_DATA(IP11_5_3, SPV_TMS),
+       PINMUX_IPSR_MODSEL_DATA(IP11_5_3, ADICS_B_SAMP_B, SEL_ADI_1),
+       PINMUX_IPSR_DATA(IP11_8_6, VI1_DATA2_VI1_B2),
+       PINMUX_IPSR_MODSEL_DATA(IP11_8_6, SD2_DAT2, SEL_SD2_0),
+       PINMUX_IPSR_DATA(IP11_8_6, MT0_D),
+       PINMUX_IPSR_DATA(IP11_8_6, SPVTDI),
+       PINMUX_IPSR_MODSEL_DATA(IP11_8_6, ADIDATA_B, SEL_ADI_1),
+       PINMUX_IPSR_DATA(IP11_11_9, VI1_DATA3_VI1_B3),
+       PINMUX_IPSR_MODSEL_DATA(IP11_11_9, SD2_DAT3, SEL_SD2_0),
+       PINMUX_IPSR_DATA(IP11_11_9, MT0_BEN),
+       PINMUX_IPSR_DATA(IP11_11_9, SPV_TDO),
+       PINMUX_IPSR_DATA(IP11_11_9, ADICHS0_B),
+       PINMUX_IPSR_DATA(IP11_14_12, VI1_DATA4_VI1_B4),
+       PINMUX_IPSR_DATA(IP11_14_12, SD2_CLK),
+       PINMUX_IPSR_DATA(IP11_14_12, MT0_PEN),
+       PINMUX_IPSR_DATA(IP11_14_12, SPA_TRST),
+       PINMUX_IPSR_MODSEL_DATA(IP11_14_12, HSPI_CLK1_D, SEL_HSPI1_3),
+       PINMUX_IPSR_DATA(IP11_14_12, ADICHS1_B),
+       PINMUX_IPSR_DATA(IP11_17_15, VI1_DATA5_VI1_B5),
+       PINMUX_IPSR_MODSEL_DATA(IP11_17_15, SD2_CMD, SEL_SD2_0),
+       PINMUX_IPSR_DATA(IP11_17_15, MT0_SYNC),
+       PINMUX_IPSR_DATA(IP11_17_15, SPA_TCK),
+       PINMUX_IPSR_MODSEL_DATA(IP11_17_15, HSPI_CS1_D, SEL_HSPI1_3),
+       PINMUX_IPSR_DATA(IP11_17_15, ADICHS2_B),
+       PINMUX_IPSR_DATA(IP11_20_18, VI1_DATA6_VI1_B6),
+       PINMUX_IPSR_MODSEL_DATA(IP11_20_18, SD2_CD, SEL_SD2_0),
+       PINMUX_IPSR_DATA(IP11_20_18, MT0_VCXO),
+       PINMUX_IPSR_DATA(IP11_20_18, SPA_TMS),
+       PINMUX_IPSR_DATA(IP11_20_18, HSPI_TX1_D),
+       PINMUX_IPSR_DATA(IP11_23_21, VI1_DATA7_VI1_B7),
+       PINMUX_IPSR_MODSEL_DATA(IP11_23_21, SD2_WP, SEL_SD2_0),
+       PINMUX_IPSR_DATA(IP11_23_21, MT0_PWM),
+       PINMUX_IPSR_DATA(IP11_23_21, SPA_TDI),
+       PINMUX_IPSR_MODSEL_DATA(IP11_23_21, HSPI_RX1_D, SEL_HSPI1_3),
+       PINMUX_IPSR_DATA(IP11_26_24, VI1_G0),
+       PINMUX_IPSR_DATA(IP11_26_24, VI3_DATA0),
+       PINMUX_IPSR_DATA(IP11_26_24, DU1_DOTCLKOUT1),
+       PINMUX_IPSR_DATA(IP11_26_24, TS_SCK1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_26_24, DREQ2_B, SEL_EXBUS2_1),
+       PINMUX_IPSR_DATA(IP11_26_24, TX2),
+       PINMUX_IPSR_DATA(IP11_26_24, SPA_TDO),
+       PINMUX_IPSR_MODSEL_DATA(IP11_26_24, HCTS0_B, SEL_HSCIF0_1),
+       PINMUX_IPSR_DATA(IP11_29_27, VI1_G1),
+       PINMUX_IPSR_DATA(IP11_29_27, VI3_DATA1),
+       PINMUX_IPSR_DATA(IP11_29_27, SSI_SCK1),
+       PINMUX_IPSR_DATA(IP11_29_27, TS_SDEN1),
+       PINMUX_IPSR_DATA(IP11_29_27, DACK2_B),
+       PINMUX_IPSR_MODSEL_DATA(IP11_29_27, RX2, SEL_SCIF2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_29_27, HRTS0_B, SEL_HSCIF0_1),
+
+       PINMUX_IPSR_DATA(IP12_2_0, VI1_G2),
+       PINMUX_IPSR_DATA(IP12_2_0, VI3_DATA2),
+       PINMUX_IPSR_DATA(IP12_2_0, SSI_WS1),
+       PINMUX_IPSR_DATA(IP12_2_0, TS_SPSYNC1),
+       PINMUX_IPSR_MODSEL_DATA(IP12_2_0, SCK2, SEL_SCIF2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP12_2_0, HSCK0_B, SEL_HSCIF0_1),
+       PINMUX_IPSR_DATA(IP12_5_3, VI1_G3),
+       PINMUX_IPSR_DATA(IP12_5_3, VI3_DATA3),
+       PINMUX_IPSR_DATA(IP12_5_3, SSI_SCK2),
+       PINMUX_IPSR_DATA(IP12_5_3, TS_SDAT1),
+       PINMUX_IPSR_MODSEL_DATA(IP12_5_3, SCL1_C, SEL_I2C1_2),
+       PINMUX_IPSR_DATA(IP12_5_3, HTX0_B),
+       PINMUX_IPSR_DATA(IP12_8_6, VI1_G4),
+       PINMUX_IPSR_DATA(IP12_8_6, VI3_DATA4),
+       PINMUX_IPSR_DATA(IP12_8_6, SSI_WS2),
+       PINMUX_IPSR_MODSEL_DATA(IP12_8_6, SDA1_C, SEL_I2C1_2),
+       PINMUX_IPSR_DATA(IP12_8_6, SIM_RST_B),
+       PINMUX_IPSR_MODSEL_DATA(IP12_8_6, HRX0_B, SEL_HSCIF0_1),
+       PINMUX_IPSR_DATA(IP12_11_9, VI1_G5),
+       PINMUX_IPSR_DATA(IP12_11_9, VI3_DATA5),
+       PINMUX_IPSR_MODSEL_DATA(IP12_11_9, GPS_CLK, SEL_GPS_0),
+       PINMUX_IPSR_DATA(IP12_11_9, FSE),
+       PINMUX_IPSR_DATA(IP12_11_9, TX4_B),
+       PINMUX_IPSR_MODSEL_DATA(IP12_11_9, SIM_D_B, SEL_SIM_1),
+       PINMUX_IPSR_DATA(IP12_14_12, VI1_G6),
+       PINMUX_IPSR_DATA(IP12_14_12, VI3_DATA6),
+       PINMUX_IPSR_MODSEL_DATA(IP12_14_12, GPS_SIGN, SEL_GPS_0),
+       PINMUX_IPSR_DATA(IP12_14_12, FRB),
+       PINMUX_IPSR_MODSEL_DATA(IP12_14_12, RX4_B, SEL_SCIF4_1),
+       PINMUX_IPSR_DATA(IP12_14_12, SIM_CLK_B),
+       PINMUX_IPSR_DATA(IP12_17_15, VI1_G7),
+       PINMUX_IPSR_DATA(IP12_17_15, VI3_DATA7),
+       PINMUX_IPSR_MODSEL_DATA(IP12_17_15, GPS_MAG, SEL_GPS_0),
+       PINMUX_IPSR_DATA(IP12_17_15, FCE),
+       PINMUX_IPSR_MODSEL_DATA(IP12_17_15, SCK4_B, SEL_SCIF4_1),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       PINMUX_GPIO_GP_ALL(),
+       GPIO_FN(AVS1), GPIO_FN(AVS2), GPIO_FN(A17), GPIO_FN(A18),
+       GPIO_FN(A19),
+
+       /* IPSR0 */
+       GPIO_FN(USB_PENC2), GPIO_FN(SCK0), GPIO_FN(PWM1), GPIO_FN(PWMFSW0),
+       GPIO_FN(SCIF_CLK), GPIO_FN(TCLK0_C), GPIO_FN(BS), GPIO_FN(SD1_DAT2),
+       GPIO_FN(MMC0_D2), GPIO_FN(FD2), GPIO_FN(ATADIR0), GPIO_FN(SDSELF),
+       GPIO_FN(HCTS1), GPIO_FN(TX4_C), GPIO_FN(A0), GPIO_FN(SD1_DAT3),
+       GPIO_FN(MMC0_D3), GPIO_FN(FD3), GPIO_FN(A20), GPIO_FN(TX5_D),
+       GPIO_FN(HSPI_TX2_B), GPIO_FN(A21), GPIO_FN(SCK5_D),
+       GPIO_FN(HSPI_CLK2_B), GPIO_FN(A22), GPIO_FN(RX5_D),
+       GPIO_FN(HSPI_RX2_B), GPIO_FN(VI1_R0), GPIO_FN(A23), GPIO_FN(FCLE),
+       GPIO_FN(HSPI_CLK2), GPIO_FN(VI1_R1), GPIO_FN(A24), GPIO_FN(SD1_CD),
+       GPIO_FN(MMC0_D4), GPIO_FN(FD4), GPIO_FN(HSPI_CS2), GPIO_FN(VI1_R2),
+       GPIO_FN(SSI_WS78_B), GPIO_FN(A25), GPIO_FN(SD1_WP), GPIO_FN(MMC0_D5),
+       GPIO_FN(FD5), GPIO_FN(HSPI_RX2), GPIO_FN(VI1_R3), GPIO_FN(TX5_B),
+       GPIO_FN(SSI_SDATA7_B), GPIO_FN(CTS0_B), GPIO_FN(CLKOUT),
+       GPIO_FN(TX3C_IRDA_TX_C), GPIO_FN(PWM0_B), GPIO_FN(CS0),
+       GPIO_FN(HSPI_CS2_B), GPIO_FN(CS1_A26), GPIO_FN(HSPI_TX2),
+       GPIO_FN(SDSELF_B), GPIO_FN(RD_WR), GPIO_FN(FWE), GPIO_FN(ATAG0),
+       GPIO_FN(VI1_R7), GPIO_FN(HRTS1), GPIO_FN(RX4_C),
+
+       /* IPSR1 */
+       GPIO_FN(EX_CS0), GPIO_FN(RX3_C_IRDA_RX_C), GPIO_FN(MMC0_D6),
+       GPIO_FN(FD6), GPIO_FN(EX_CS1), GPIO_FN(MMC0_D7), GPIO_FN(FD7),
+       GPIO_FN(EX_CS2), GPIO_FN(SD1_CLK), GPIO_FN(MMC0_CLK), GPIO_FN(FALE),
+       GPIO_FN(ATACS00), GPIO_FN(EX_CS3), GPIO_FN(SD1_CMD), GPIO_FN(MMC0_CMD),
+       GPIO_FN(FRE), GPIO_FN(ATACS10), GPIO_FN(VI1_R4), GPIO_FN(RX5_B),
+       GPIO_FN(HSCK1), GPIO_FN(SSI_SDATA8_B), GPIO_FN(RTS0_B_TANS_B),
+       GPIO_FN(SSI_SDATA9), GPIO_FN(EX_CS4), GPIO_FN(SD1_DAT0),
+       GPIO_FN(MMC0_D0), GPIO_FN(FD0), GPIO_FN(ATARD0), GPIO_FN(VI1_R5),
+       GPIO_FN(SCK5_B), GPIO_FN(HTX1), GPIO_FN(TX2_E), GPIO_FN(TX0_B),
+       GPIO_FN(SSI_SCK9), GPIO_FN(EX_CS5), GPIO_FN(SD1_DAT1),
+       GPIO_FN(MMC0_D1), GPIO_FN(FD1), GPIO_FN(ATAWR0), GPIO_FN(VI1_R6),
+       GPIO_FN(HRX1), GPIO_FN(RX2_E), GPIO_FN(RX0_B), GPIO_FN(SSI_WS9),
+       GPIO_FN(MLB_CLK), GPIO_FN(PWM2), GPIO_FN(SCK4), GPIO_FN(MLB_SIG),
+       GPIO_FN(PWM3), GPIO_FN(TX4), GPIO_FN(MLB_DAT), GPIO_FN(PWM4),
+       GPIO_FN(RX4), GPIO_FN(HTX0), GPIO_FN(TX1), GPIO_FN(SDATA),
+       GPIO_FN(CTS0_C), GPIO_FN(SUB_TCK), GPIO_FN(CC5_STATE2),
+       GPIO_FN(CC5_STATE10), GPIO_FN(CC5_STATE18), GPIO_FN(CC5_STATE26),
+       GPIO_FN(CC5_STATE34),
+
+       /* IPSR2 */
+       GPIO_FN(HRX0), GPIO_FN(RX1), GPIO_FN(SCKZ), GPIO_FN(RTS0_C_TANS_C),
+       GPIO_FN(SUB_TDI), GPIO_FN(CC5_STATE3), GPIO_FN(CC5_STATE11),
+       GPIO_FN(CC5_STATE19), GPIO_FN(CC5_STATE27), GPIO_FN(CC5_STATE35),
+       GPIO_FN(HSCK0), GPIO_FN(SCK1), GPIO_FN(MTS), GPIO_FN(PWM5),
+       GPIO_FN(SCK0_C), GPIO_FN(SSI_SDATA9_B), GPIO_FN(SUB_TDO),
+       GPIO_FN(CC5_STATE0), GPIO_FN(CC5_STATE8), GPIO_FN(CC5_STATE16),
+       GPIO_FN(CC5_STATE24), GPIO_FN(CC5_STATE32), GPIO_FN(HCTS0),
+       GPIO_FN(CTS1), GPIO_FN(STM), GPIO_FN(PWM0_D), GPIO_FN(RX0_C),
+       GPIO_FN(SCIF_CLK_C), GPIO_FN(SUB_TRST), GPIO_FN(TCLK1_B),
+       GPIO_FN(CC5_OSCOUT), GPIO_FN(HRTS0), GPIO_FN(RTS1_TANS),
+       GPIO_FN(MDATA), GPIO_FN(TX0_C), GPIO_FN(SUB_TMS), GPIO_FN(CC5_STATE1),
+       GPIO_FN(CC5_STATE9), GPIO_FN(CC5_STATE17), GPIO_FN(CC5_STATE25),
+       GPIO_FN(CC5_STATE33), GPIO_FN(DU0_DR0), GPIO_FN(LCDOUT0),
+       GPIO_FN(DREQ0), GPIO_FN(GPS_CLK_B), GPIO_FN(AUDATA0),
+       GPIO_FN(TX5_C), GPIO_FN(DU0_DR1), GPIO_FN(LCDOUT1), GPIO_FN(DACK0),
+       GPIO_FN(DRACK0), GPIO_FN(GPS_SIGN_B), GPIO_FN(AUDATA1), GPIO_FN(RX5_C),
+       GPIO_FN(DU0_DR2), GPIO_FN(LCDOUT2), GPIO_FN(DU0_DR3), GPIO_FN(LCDOUT3),
+       GPIO_FN(DU0_DR4), GPIO_FN(LCDOUT4), GPIO_FN(DU0_DR5), GPIO_FN(LCDOUT5),
+       GPIO_FN(DU0_DR6), GPIO_FN(LCDOUT6), GPIO_FN(DU0_DR7), GPIO_FN(LCDOUT7),
+       GPIO_FN(DU0_DG0), GPIO_FN(LCDOUT8), GPIO_FN(DREQ1), GPIO_FN(SCL2),
+       GPIO_FN(AUDATA2),
+
+       /* IPSR3 */
+       GPIO_FN(DU0_DG1), GPIO_FN(LCDOUT9), GPIO_FN(DACK1), GPIO_FN(SDA2),
+       GPIO_FN(AUDATA3), GPIO_FN(DU0_DG2), GPIO_FN(LCDOUT10),
+       GPIO_FN(DU0_DG3), GPIO_FN(LCDOUT11), GPIO_FN(DU0_DG4),
+       GPIO_FN(LCDOUT12), GPIO_FN(DU0_DG5), GPIO_FN(LCDOUT13),
+       GPIO_FN(DU0_DG6), GPIO_FN(LCDOUT14), GPIO_FN(DU0_DG7),
+       GPIO_FN(LCDOUT15), GPIO_FN(DU0_DB0), GPIO_FN(LCDOUT16),
+       GPIO_FN(EX_WAIT1), GPIO_FN(SCL1), GPIO_FN(TCLK1), GPIO_FN(AUDATA4),
+       GPIO_FN(DU0_DB1), GPIO_FN(LCDOUT17), GPIO_FN(EX_WAIT2), GPIO_FN(SDA1),
+       GPIO_FN(GPS_MAG_B), GPIO_FN(AUDATA5), GPIO_FN(SCK5_C),
+       GPIO_FN(DU0_DB2), GPIO_FN(LCDOUT18), GPIO_FN(DU0_DB3),
+       GPIO_FN(LCDOUT19), GPIO_FN(DU0_DB4), GPIO_FN(LCDOUT20),
+       GPIO_FN(DU0_DB5), GPIO_FN(LCDOUT21), GPIO_FN(DU0_DB6),
+       GPIO_FN(LCDOUT22), GPIO_FN(DU0_DB7), GPIO_FN(LCDOUT23),
+       GPIO_FN(DU0_DOTCLKIN), GPIO_FN(QSTVA_QVS), GPIO_FN(TX3_D_IRDA_TX_D),
+       GPIO_FN(SCL3_B), GPIO_FN(DU0_DOTCLKOUT0), GPIO_FN(QCLK),
+       GPIO_FN(DU0_DOTCLKOUT1), GPIO_FN(QSTVB_QVE), GPIO_FN(RX3_D_IRDA_RX_D),
+       GPIO_FN(SDA3_B), GPIO_FN(SDA2_C), GPIO_FN(DACK0_B), GPIO_FN(DRACK0_B),
+       GPIO_FN(DU0_EXHSYNC_DU0_HSYNC), GPIO_FN(QSTH_QHS),
+       GPIO_FN(DU0_EXVSYNC_DU0_VSYNC), GPIO_FN(QSTB_QHE),
+       GPIO_FN(DU0_EXODDF_DU0_ODDF_DISP_CDE), GPIO_FN(QCPV_QDE),
+       GPIO_FN(CAN1_TX), GPIO_FN(TX2_C), GPIO_FN(SCL2_C), GPIO_FN(REMOCON),
+
+       /* IPSR4 */
+       GPIO_FN(DU0_DISP), GPIO_FN(QPOLA), GPIO_FN(CAN_CLK_C), GPIO_FN(SCK2_C),
+       GPIO_FN(DU0_CDE), GPIO_FN(QPOLB), GPIO_FN(CAN1_RX), GPIO_FN(RX2_C),
+       GPIO_FN(DREQ0_B), GPIO_FN(SSI_SCK78_B), GPIO_FN(SCK0_B),
+       GPIO_FN(DU1_DR0), GPIO_FN(VI2_DATA0_VI2_B0), GPIO_FN(PWM6),
+       GPIO_FN(SD3_CLK), GPIO_FN(TX3_E_IRDA_TX_E), GPIO_FN(AUDCK),
+       GPIO_FN(PWMFSW0_B), GPIO_FN(DU1_DR1), GPIO_FN(VI2_DATA1_VI2_B1),
+       GPIO_FN(PWM0), GPIO_FN(SD3_CMD), GPIO_FN(RX3_E_IRDA_RX_E),
+       GPIO_FN(AUDSYNC), GPIO_FN(CTS0_D), GPIO_FN(DU1_DR2), GPIO_FN(VI2_G0),
+       GPIO_FN(DU1_DR3), GPIO_FN(VI2_G1), GPIO_FN(DU1_DR4), GPIO_FN(VI2_G2),
+       GPIO_FN(DU1_DR5), GPIO_FN(VI2_G3), GPIO_FN(DU1_DR6), GPIO_FN(VI2_G4),
+       GPIO_FN(DU1_DR7), GPIO_FN(VI2_G5), GPIO_FN(DU1_DG0),
+       GPIO_FN(VI2_DATA2_VI2_B2), GPIO_FN(SCL1_B), GPIO_FN(SD3_DAT2),
+       GPIO_FN(SCK3_E), GPIO_FN(AUDATA6), GPIO_FN(TX0_D), GPIO_FN(DU1_DG1),
+       GPIO_FN(VI2_DATA3_VI2_B3), GPIO_FN(SDA1_B), GPIO_FN(SD3_DAT3),
+       GPIO_FN(SCK5), GPIO_FN(AUDATA7), GPIO_FN(RX0_D), GPIO_FN(DU1_DG2),
+       GPIO_FN(VI2_G6), GPIO_FN(DU1_DG3), GPIO_FN(VI2_G7), GPIO_FN(DU1_DG4),
+       GPIO_FN(VI2_R0), GPIO_FN(DU1_DG5), GPIO_FN(VI2_R1), GPIO_FN(DU1_DG6),
+       GPIO_FN(VI2_R2), GPIO_FN(DU1_DG7), GPIO_FN(VI2_R3), GPIO_FN(DU1_DB0),
+       GPIO_FN(VI2_DATA4_VI2_B4), GPIO_FN(SCL2_B), GPIO_FN(SD3_DAT0),
+       GPIO_FN(TX5), GPIO_FN(SCK0_D),
+
+       /* IPSR5 */
+       GPIO_FN(DU1_DB1), GPIO_FN(VI2_DATA5_VI2_B5), GPIO_FN(SDA2_B),
+       GPIO_FN(SD3_DAT1), GPIO_FN(RX5), GPIO_FN(RTS0_D_TANS_D),
+       GPIO_FN(DU1_DB2), GPIO_FN(VI2_R4), GPIO_FN(DU1_DB3), GPIO_FN(VI2_R5),
+       GPIO_FN(DU1_DB4), GPIO_FN(VI2_R6), GPIO_FN(DU1_DB5), GPIO_FN(VI2_R7),
+       GPIO_FN(DU1_DB6), GPIO_FN(SCL2_D), GPIO_FN(DU1_DB7), GPIO_FN(SDA2_D),
+       GPIO_FN(DU1_DOTCLKIN), GPIO_FN(VI2_CLKENB), GPIO_FN(HSPI_CS1),
+       GPIO_FN(SCL1_D), GPIO_FN(DU1_DOTCLKOUT), GPIO_FN(VI2_FIELD),
+       GPIO_FN(SDA1_D), GPIO_FN(DU1_EXHSYNC_DU1_HSYNC), GPIO_FN(VI2_HSYNC),
+       GPIO_FN(VI3_HSYNC), GPIO_FN(DU1_EXVSYNC_DU1_VSYNC), GPIO_FN(VI2_VSYNC),
+       GPIO_FN(VI3_VSYNC), GPIO_FN(DU1_EXODDF_DU1_ODDF_DISP_CDE),
+       GPIO_FN(VI2_CLK), GPIO_FN(TX3_B_IRDA_TX_B), GPIO_FN(SD3_CD),
+       GPIO_FN(HSPI_TX1), GPIO_FN(VI1_CLKENB), GPIO_FN(VI3_CLKENB),
+       GPIO_FN(AUDIO_CLKC), GPIO_FN(TX2_D), GPIO_FN(SPEEDIN),
+       GPIO_FN(GPS_SIGN_D), GPIO_FN(DU1_DISP), GPIO_FN(VI2_DATA6_VI2_B6),
+       GPIO_FN(TCLK0), GPIO_FN(QSTVA_B_QVS_B), GPIO_FN(HSPI_CLK1),
+       GPIO_FN(SCK2_D), GPIO_FN(AUDIO_CLKOUT_B), GPIO_FN(GPS_MAG_D),
+       GPIO_FN(DU1_CDE), GPIO_FN(VI2_DATA7_VI2_B7), GPIO_FN(RX3_B_IRDA_RX_B),
+       GPIO_FN(SD3_WP), GPIO_FN(HSPI_RX1), GPIO_FN(VI1_FIELD),
+       GPIO_FN(VI3_FIELD), GPIO_FN(AUDIO_CLKOUT), GPIO_FN(RX2_D),
+       GPIO_FN(GPS_CLK_C), GPIO_FN(GPS_CLK_D), GPIO_FN(AUDIO_CLKA),
+       GPIO_FN(CAN_TXCLK), GPIO_FN(AUDIO_CLKB), GPIO_FN(USB_OVC2),
+       GPIO_FN(CAN_DEBUGOUT0), GPIO_FN(MOUT0),
+
+       /* IPSR6 */
+       GPIO_FN(SSI_SCK0129), GPIO_FN(CAN_DEBUGOUT1), GPIO_FN(MOUT1),
+       GPIO_FN(SSI_WS0129), GPIO_FN(CAN_DEBUGOUT2), GPIO_FN(MOUT2),
+       GPIO_FN(SSI_SDATA0), GPIO_FN(CAN_DEBUGOUT3), GPIO_FN(MOUT5),
+       GPIO_FN(SSI_SDATA1), GPIO_FN(CAN_DEBUGOUT4), GPIO_FN(MOUT6),
+       GPIO_FN(SSI_SDATA2), GPIO_FN(CAN_DEBUGOUT5), GPIO_FN(SSI_SCK34),
+       GPIO_FN(CAN_DEBUGOUT6), GPIO_FN(CAN0_TX_B), GPIO_FN(IERX),
+       GPIO_FN(SSI_SCK9_C), GPIO_FN(SSI_WS34), GPIO_FN(CAN_DEBUGOUT7),
+       GPIO_FN(CAN0_RX_B), GPIO_FN(IETX), GPIO_FN(SSI_WS9_C),
+       GPIO_FN(SSI_SDATA3), GPIO_FN(PWM0_C), GPIO_FN(CAN_DEBUGOUT8),
+       GPIO_FN(CAN_CLK_B), GPIO_FN(IECLK), GPIO_FN(SCIF_CLK_B),
+       GPIO_FN(TCLK0_B), GPIO_FN(SSI_SDATA4), GPIO_FN(CAN_DEBUGOUT9),
+       GPIO_FN(SSI_SDATA9_C), GPIO_FN(SSI_SCK5), GPIO_FN(ADICLK),
+       GPIO_FN(CAN_DEBUGOUT10), GPIO_FN(SCK3), GPIO_FN(TCLK0_D),
+       GPIO_FN(SSI_WS5), GPIO_FN(ADICS_SAMP), GPIO_FN(CAN_DEBUGOUT11),
+       GPIO_FN(TX3_IRDA_TX), GPIO_FN(SSI_SDATA5), GPIO_FN(ADIDATA),
+       GPIO_FN(CAN_DEBUGOUT12), GPIO_FN(RX3_IRDA_RX), GPIO_FN(SSI_SCK6),
+       GPIO_FN(ADICHS0), GPIO_FN(CAN0_TX), GPIO_FN(IERX_B),
+
+       /* IPSR7 */
+       GPIO_FN(SSI_WS6), GPIO_FN(ADICHS1), GPIO_FN(CAN0_RX), GPIO_FN(IETX_B),
+       GPIO_FN(SSI_SDATA6), GPIO_FN(ADICHS2), GPIO_FN(CAN_CLK),
+       GPIO_FN(IECLK_B), GPIO_FN(SSI_SCK78), GPIO_FN(CAN_DEBUGOUT13),
+       GPIO_FN(IRQ0_B), GPIO_FN(SSI_SCK9_B), GPIO_FN(HSPI_CLK1_C),
+       GPIO_FN(SSI_WS78), GPIO_FN(CAN_DEBUGOUT14), GPIO_FN(IRQ1_B),
+       GPIO_FN(SSI_WS9_B), GPIO_FN(HSPI_CS1_C), GPIO_FN(SSI_SDATA7),
+       GPIO_FN(CAN_DEBUGOUT15), GPIO_FN(IRQ2_B), GPIO_FN(TCLK1_C),
+       GPIO_FN(HSPI_TX1_C), GPIO_FN(SSI_SDATA8), GPIO_FN(VSP),
+       GPIO_FN(IRQ3_B), GPIO_FN(HSPI_RX1_C), GPIO_FN(SD0_CLK),
+       GPIO_FN(ATACS01), GPIO_FN(SCK1_B), GPIO_FN(SD0_CMD), GPIO_FN(ATACS11),
+       GPIO_FN(TX1_B), GPIO_FN(CC5_TDO), GPIO_FN(SD0_DAT0), GPIO_FN(ATADIR1),
+       GPIO_FN(RX1_B), GPIO_FN(CC5_TRST), GPIO_FN(SD0_DAT1), GPIO_FN(ATAG1),
+       GPIO_FN(SCK2_B), GPIO_FN(CC5_TMS), GPIO_FN(SD0_DAT2), GPIO_FN(ATARD1),
+       GPIO_FN(TX2_B), GPIO_FN(CC5_TCK), GPIO_FN(SD0_DAT3), GPIO_FN(ATAWR1),
+       GPIO_FN(RX2_B), GPIO_FN(CC5_TDI), GPIO_FN(SD0_CD), GPIO_FN(DREQ2),
+       GPIO_FN(RTS1_B_TANS_B), GPIO_FN(SD0_WP), GPIO_FN(DACK2),
+       GPIO_FN(CTS1_B),
+
+       /* IPSR8 */
+       GPIO_FN(HSPI_CLK0), GPIO_FN(CTS0), GPIO_FN(USB_OVC0), GPIO_FN(AD_CLK),
+       GPIO_FN(CC5_STATE4), GPIO_FN(CC5_STATE12), GPIO_FN(CC5_STATE20),
+       GPIO_FN(CC5_STATE28), GPIO_FN(CC5_STATE36), GPIO_FN(HSPI_CS0),
+       GPIO_FN(RTS0_TANS), GPIO_FN(USB_OVC1), GPIO_FN(AD_DI),
+       GPIO_FN(CC5_STATE5), GPIO_FN(CC5_STATE13), GPIO_FN(CC5_STATE21),
+       GPIO_FN(CC5_STATE29), GPIO_FN(CC5_STATE37), GPIO_FN(HSPI_TX0),
+       GPIO_FN(TX0), GPIO_FN(CAN_DEBUG_HW_TRIGGER), GPIO_FN(AD_DO),
+       GPIO_FN(CC5_STATE6), GPIO_FN(CC5_STATE14), GPIO_FN(CC5_STATE22),
+       GPIO_FN(CC5_STATE30), GPIO_FN(CC5_STATE38), GPIO_FN(HSPI_RX0),
+       GPIO_FN(RX0), GPIO_FN(CAN_STEP0), GPIO_FN(AD_NCS), GPIO_FN(CC5_STATE7),
+       GPIO_FN(CC5_STATE15), GPIO_FN(CC5_STATE23), GPIO_FN(CC5_STATE31),
+       GPIO_FN(CC5_STATE39), GPIO_FN(FMCLK), GPIO_FN(RDS_CLK), GPIO_FN(PCMOE),
+       GPIO_FN(BPFCLK), GPIO_FN(PCMWE), GPIO_FN(FMIN), GPIO_FN(RDS_DATA),
+       GPIO_FN(VI0_CLK), GPIO_FN(MMC1_CLK), GPIO_FN(VI0_CLKENB),
+       GPIO_FN(TX1_C), GPIO_FN(HTX1_B), GPIO_FN(MT1_SYNC),
+       GPIO_FN(VI0_FIELD), GPIO_FN(RX1_C), GPIO_FN(HRX1_B),
+       GPIO_FN(VI0_HSYNC), GPIO_FN(VI0_DATA0_B_VI0_B0_B), GPIO_FN(CTS1_C),
+       GPIO_FN(TX4_D), GPIO_FN(MMC1_CMD), GPIO_FN(HSCK1_B),
+       GPIO_FN(VI0_VSYNC), GPIO_FN(VI0_DATA1_B_VI0_B1_B),
+       GPIO_FN(RTS1_C_TANS_C), GPIO_FN(RX4_D), GPIO_FN(PWMFSW0_C),
+
+       /* IPSR9 */
+       GPIO_FN(VI0_DATA0_VI0_B0), GPIO_FN(HRTS1_B), GPIO_FN(MT1_VCXO),
+       GPIO_FN(VI0_DATA1_VI0_B1), GPIO_FN(HCTS1_B), GPIO_FN(MT1_PWM),
+       GPIO_FN(VI0_DATA2_VI0_B2), GPIO_FN(MMC1_D0), GPIO_FN(VI0_DATA3_VI0_B3),
+       GPIO_FN(MMC1_D1), GPIO_FN(VI0_DATA4_VI0_B4), GPIO_FN(MMC1_D2),
+       GPIO_FN(VI0_DATA5_VI0_B5), GPIO_FN(MMC1_D3), GPIO_FN(VI0_DATA6_VI0_B6),
+       GPIO_FN(MMC1_D4), GPIO_FN(ARM_TRACEDATA_0), GPIO_FN(VI0_DATA7_VI0_B7),
+       GPIO_FN(MMC1_D5), GPIO_FN(ARM_TRACEDATA_1), GPIO_FN(VI0_G0),
+       GPIO_FN(SSI_SCK78_C), GPIO_FN(IRQ0), GPIO_FN(ARM_TRACEDATA_2),
+       GPIO_FN(VI0_G1), GPIO_FN(SSI_WS78_C), GPIO_FN(IRQ1),
+       GPIO_FN(ARM_TRACEDATA_3), GPIO_FN(VI0_G2), GPIO_FN(ETH_TXD1),
+       GPIO_FN(MMC1_D6), GPIO_FN(ARM_TRACEDATA_4), GPIO_FN(TS_SPSYNC0),
+       GPIO_FN(VI0_G3), GPIO_FN(ETH_CRS_DV), GPIO_FN(MMC1_D7),
+       GPIO_FN(ARM_TRACEDATA_5), GPIO_FN(TS_SDAT0), GPIO_FN(VI0_G4),
+       GPIO_FN(ETH_TX_EN), GPIO_FN(SD2_DAT0_B), GPIO_FN(ARM_TRACEDATA_6),
+       GPIO_FN(VI0_G5), GPIO_FN(ETH_RX_ER), GPIO_FN(SD2_DAT1_B),
+       GPIO_FN(ARM_TRACEDATA_7), GPIO_FN(VI0_G6), GPIO_FN(ETH_RXD0),
+       GPIO_FN(SD2_DAT2_B), GPIO_FN(ARM_TRACEDATA_8), GPIO_FN(VI0_G7),
+       GPIO_FN(ETH_RXD1), GPIO_FN(SD2_DAT3_B), GPIO_FN(ARM_TRACEDATA_9),
+
+       /* IPSR10 */
+       GPIO_FN(VI0_R0), GPIO_FN(SSI_SDATA7_C), GPIO_FN(SCK1_C),
+       GPIO_FN(DREQ1_B), GPIO_FN(ARM_TRACEDATA_10), GPIO_FN(DREQ0_C),
+       GPIO_FN(VI0_R1), GPIO_FN(SSI_SDATA8_C), GPIO_FN(DACK1_B),
+       GPIO_FN(ARM_TRACEDATA_11), GPIO_FN(DACK0_C), GPIO_FN(DRACK0_C),
+       GPIO_FN(VI0_R2), GPIO_FN(ETH_LINK), GPIO_FN(SD2_CLK_B), GPIO_FN(IRQ2),
+       GPIO_FN(ARM_TRACEDATA_12), GPIO_FN(VI0_R3), GPIO_FN(ETH_MAGIC),
+       GPIO_FN(SD2_CMD_B), GPIO_FN(IRQ3), GPIO_FN(ARM_TRACEDATA_13),
+       GPIO_FN(VI0_R4), GPIO_FN(ETH_REFCLK), GPIO_FN(SD2_CD_B),
+       GPIO_FN(HSPI_CLK1_B), GPIO_FN(ARM_TRACEDATA_14), GPIO_FN(MT1_CLK),
+       GPIO_FN(TS_SCK0), GPIO_FN(VI0_R5), GPIO_FN(ETH_TXD0),
+       GPIO_FN(SD2_WP_B), GPIO_FN(HSPI_CS1_B), GPIO_FN(ARM_TRACEDATA_15),
+       GPIO_FN(MT1_D), GPIO_FN(TS_SDEN0), GPIO_FN(VI0_R6), GPIO_FN(ETH_MDC),
+       GPIO_FN(DREQ2_C), GPIO_FN(HSPI_TX1_B), GPIO_FN(TRACECLK),
+       GPIO_FN(MT1_BEN), GPIO_FN(PWMFSW0_D), GPIO_FN(VI0_R7),
+       GPIO_FN(ETH_MDIO), GPIO_FN(DACK2_C), GPIO_FN(HSPI_RX1_B),
+       GPIO_FN(SCIF_CLK_D), GPIO_FN(TRACECTL), GPIO_FN(MT1_PEN),
+       GPIO_FN(VI1_CLK), GPIO_FN(SIM_D), GPIO_FN(SDA3), GPIO_FN(VI1_HSYNC),
+       GPIO_FN(VI3_CLK), GPIO_FN(SSI_SCK4), GPIO_FN(GPS_SIGN_C),
+       GPIO_FN(PWMFSW0_E), GPIO_FN(VI1_VSYNC), GPIO_FN(AUDIO_CLKOUT_C),
+       GPIO_FN(SSI_WS4), GPIO_FN(SIM_CLK), GPIO_FN(GPS_MAG_C),
+       GPIO_FN(SPV_TRST), GPIO_FN(SCL3),
+
+       /* IPSR11 */
+       GPIO_FN(VI1_DATA0_VI1_B0), GPIO_FN(SD2_DAT0), GPIO_FN(SIM_RST),
+       GPIO_FN(SPV_TCK), GPIO_FN(ADICLK_B), GPIO_FN(VI1_DATA1_VI1_B1),
+       GPIO_FN(SD2_DAT1), GPIO_FN(MT0_CLK), GPIO_FN(SPV_TMS),
+       GPIO_FN(ADICS_B_SAMP_B), GPIO_FN(VI1_DATA2_VI1_B2), GPIO_FN(SD2_DAT2),
+       GPIO_FN(MT0_D), GPIO_FN(SPVTDI), GPIO_FN(ADIDATA_B),
+       GPIO_FN(VI1_DATA3_VI1_B3), GPIO_FN(SD2_DAT3), GPIO_FN(MT0_BEN),
+       GPIO_FN(SPV_TDO), GPIO_FN(ADICHS0_B), GPIO_FN(VI1_DATA4_VI1_B4),
+       GPIO_FN(SD2_CLK), GPIO_FN(MT0_PEN), GPIO_FN(SPA_TRST),
+       GPIO_FN(HSPI_CLK1_D), GPIO_FN(ADICHS1_B), GPIO_FN(VI1_DATA5_VI1_B5),
+       GPIO_FN(SD2_CMD), GPIO_FN(MT0_SYNC), GPIO_FN(SPA_TCK),
+       GPIO_FN(HSPI_CS1_D), GPIO_FN(ADICHS2_B), GPIO_FN(VI1_DATA6_VI1_B6),
+       GPIO_FN(SD2_CD), GPIO_FN(MT0_VCXO), GPIO_FN(SPA_TMS),
+       GPIO_FN(HSPI_TX1_D), GPIO_FN(VI1_DATA7_VI1_B7), GPIO_FN(SD2_WP),
+       GPIO_FN(MT0_PWM), GPIO_FN(SPA_TDI), GPIO_FN(HSPI_RX1_D),
+       GPIO_FN(VI1_G0), GPIO_FN(VI3_DATA0), GPIO_FN(DU1_DOTCLKOUT1),
+       GPIO_FN(TS_SCK1), GPIO_FN(DREQ2_B), GPIO_FN(TX2), GPIO_FN(SPA_TDO),
+       GPIO_FN(HCTS0_B), GPIO_FN(VI1_G1), GPIO_FN(VI3_DATA1),
+       GPIO_FN(SSI_SCK1), GPIO_FN(TS_SDEN1), GPIO_FN(DACK2_B), GPIO_FN(RX2),
+       GPIO_FN(HRTS0_B),
+
+       /* IPSR12 */
+       GPIO_FN(VI1_G2), GPIO_FN(VI3_DATA2), GPIO_FN(SSI_WS1),
+       GPIO_FN(TS_SPSYNC1), GPIO_FN(SCK2), GPIO_FN(HSCK0_B), GPIO_FN(VI1_G3),
+       GPIO_FN(VI3_DATA3), GPIO_FN(SSI_SCK2), GPIO_FN(TS_SDAT1),
+       GPIO_FN(SCL1_C), GPIO_FN(HTX0_B), GPIO_FN(VI1_G4), GPIO_FN(VI3_DATA4),
+       GPIO_FN(SSI_WS2), GPIO_FN(SDA1_C), GPIO_FN(SIM_RST_B),
+       GPIO_FN(HRX0_B), GPIO_FN(VI1_G5), GPIO_FN(VI3_DATA5),
+       GPIO_FN(GPS_CLK), GPIO_FN(FSE), GPIO_FN(TX4_B), GPIO_FN(SIM_D_B),
+       GPIO_FN(VI1_G6), GPIO_FN(VI3_DATA6), GPIO_FN(GPS_SIGN), GPIO_FN(FRB),
+       GPIO_FN(RX4_B), GPIO_FN(SIM_CLK_B), GPIO_FN(VI1_G7),
+       GPIO_FN(VI3_DATA7), GPIO_FN(GPS_MAG), GPIO_FN(FCE), GPIO_FN(SCK4_B),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("GPSR0", 0xfffc0004, 32, 1) {
+               GP_0_31_FN, FN_IP3_31_29,
+               GP_0_30_FN, FN_IP3_26_24,
+               GP_0_29_FN, FN_IP3_22_21,
+               GP_0_28_FN, FN_IP3_14_12,
+               GP_0_27_FN, FN_IP3_11_9,
+               GP_0_26_FN, FN_IP3_2_0,
+               GP_0_25_FN, FN_IP2_30_28,
+               GP_0_24_FN, FN_IP2_21_19,
+               GP_0_23_FN, FN_IP2_18_16,
+               GP_0_22_FN, FN_IP0_30_28,
+               GP_0_21_FN, FN_IP0_5_3,
+               GP_0_20_FN, FN_IP1_18_15,
+               GP_0_19_FN, FN_IP1_14_11,
+               GP_0_18_FN, FN_IP1_10_7,
+               GP_0_17_FN, FN_IP1_6_4,
+               GP_0_16_FN, FN_IP1_3_2,
+               GP_0_15_FN, FN_IP1_1_0,
+               GP_0_14_FN, FN_IP0_27_26,
+               GP_0_13_FN, FN_IP0_25,
+               GP_0_12_FN, FN_IP0_24_23,
+               GP_0_11_FN, FN_IP0_22_19,
+               GP_0_10_FN, FN_IP0_18_16,
+               GP_0_9_FN, FN_IP0_15_14,
+               GP_0_8_FN, FN_IP0_13_12,
+               GP_0_7_FN, FN_IP0_11_10,
+               GP_0_6_FN, FN_IP0_9_8,
+               GP_0_5_FN, FN_A19,
+               GP_0_4_FN, FN_A18,
+               GP_0_3_FN, FN_A17,
+               GP_0_2_FN, FN_IP0_7_6,
+               GP_0_1_FN, FN_AVS2,
+               GP_0_0_FN, FN_AVS1 }
+       },
+       { PINMUX_CFG_REG("GPSR1", 0xfffc0008, 32, 1) {
+               GP_1_31_FN, FN_IP5_23_21,
+               GP_1_30_FN, FN_IP5_20_17,
+               GP_1_29_FN, FN_IP5_16_15,
+               GP_1_28_FN, FN_IP5_14_13,
+               GP_1_27_FN, FN_IP5_12_11,
+               GP_1_26_FN, FN_IP5_10_9,
+               GP_1_25_FN, FN_IP5_8,
+               GP_1_24_FN, FN_IP5_7,
+               GP_1_23_FN, FN_IP5_6,
+               GP_1_22_FN, FN_IP5_5,
+               GP_1_21_FN, FN_IP5_4,
+               GP_1_20_FN, FN_IP5_3,
+               GP_1_19_FN, FN_IP5_2_0,
+               GP_1_18_FN, FN_IP4_31_29,
+               GP_1_17_FN, FN_IP4_28,
+               GP_1_16_FN, FN_IP4_27,
+               GP_1_15_FN, FN_IP4_26,
+               GP_1_14_FN, FN_IP4_25,
+               GP_1_13_FN, FN_IP4_24,
+               GP_1_12_FN, FN_IP4_23,
+               GP_1_11_FN, FN_IP4_22_20,
+               GP_1_10_FN, FN_IP4_19_17,
+               GP_1_9_FN, FN_IP4_16,
+               GP_1_8_FN, FN_IP4_15,
+               GP_1_7_FN, FN_IP4_14,
+               GP_1_6_FN, FN_IP4_13,
+               GP_1_5_FN, FN_IP4_12,
+               GP_1_4_FN, FN_IP4_11,
+               GP_1_3_FN, FN_IP4_10_8,
+               GP_1_2_FN, FN_IP4_7_5,
+               GP_1_1_FN, FN_IP4_4_2,
+               GP_1_0_FN, FN_IP4_1_0 }
+       },
+       { PINMUX_CFG_REG("GPSR2", 0xfffc000c, 32, 1) {
+               GP_2_31_FN, FN_IP10_28_26,
+               GP_2_30_FN, FN_IP10_25_24,
+               GP_2_29_FN, FN_IP10_23_21,
+               GP_2_28_FN, FN_IP10_20_18,
+               GP_2_27_FN, FN_IP10_17_15,
+               GP_2_26_FN, FN_IP10_14_12,
+               GP_2_25_FN, FN_IP10_11_9,
+               GP_2_24_FN, FN_IP10_8_6,
+               GP_2_23_FN, FN_IP10_5_3,
+               GP_2_22_FN, FN_IP10_2_0,
+               GP_2_21_FN, FN_IP9_29_28,
+               GP_2_20_FN, FN_IP9_27_26,
+               GP_2_19_FN, FN_IP9_25_24,
+               GP_2_18_FN, FN_IP9_23_22,
+               GP_2_17_FN, FN_IP9_21_19,
+               GP_2_16_FN, FN_IP9_18_16,
+               GP_2_15_FN, FN_IP9_15_14,
+               GP_2_14_FN, FN_IP9_13_12,
+               GP_2_13_FN, FN_IP9_11_10,
+               GP_2_12_FN, FN_IP9_9_8,
+               GP_2_11_FN, FN_IP9_7,
+               GP_2_10_FN, FN_IP9_6,
+               GP_2_9_FN, FN_IP9_5,
+               GP_2_8_FN, FN_IP9_4,
+               GP_2_7_FN, FN_IP9_3_2,
+               GP_2_6_FN, FN_IP9_1_0,
+               GP_2_5_FN, FN_IP8_30_28,
+               GP_2_4_FN, FN_IP8_27_25,
+               GP_2_3_FN, FN_IP8_24_23,
+               GP_2_2_FN, FN_IP8_22_21,
+               GP_2_1_FN, FN_IP8_20,
+               GP_2_0_FN, FN_IP5_27_24 }
+       },
+       { PINMUX_CFG_REG("GPSR3", 0xfffc0010, 32, 1) {
+               GP_3_31_FN, FN_IP6_3_2,
+               GP_3_30_FN, FN_IP6_1_0,
+               GP_3_29_FN, FN_IP5_30_29,
+               GP_3_28_FN, FN_IP5_28,
+               GP_3_27_FN, FN_IP1_24_23,
+               GP_3_26_FN, FN_IP1_22_21,
+               GP_3_25_FN, FN_IP1_20_19,
+               GP_3_24_FN, FN_IP7_26_25,
+               GP_3_23_FN, FN_IP7_24_23,
+               GP_3_22_FN, FN_IP7_22_21,
+               GP_3_21_FN, FN_IP7_20_19,
+               GP_3_20_FN, FN_IP7_30_29,
+               GP_3_19_FN, FN_IP7_28_27,
+               GP_3_18_FN, FN_IP7_18_17,
+               GP_3_17_FN, FN_IP7_16_15,
+               GP_3_16_FN, FN_IP12_17_15,
+               GP_3_15_FN, FN_IP12_14_12,
+               GP_3_14_FN, FN_IP12_11_9,
+               GP_3_13_FN, FN_IP12_8_6,
+               GP_3_12_FN, FN_IP12_5_3,
+               GP_3_11_FN, FN_IP12_2_0,
+               GP_3_10_FN, FN_IP11_29_27,
+               GP_3_9_FN, FN_IP11_26_24,
+               GP_3_8_FN, FN_IP11_23_21,
+               GP_3_7_FN, FN_IP11_20_18,
+               GP_3_6_FN, FN_IP11_17_15,
+               GP_3_5_FN, FN_IP11_14_12,
+               GP_3_4_FN, FN_IP11_11_9,
+               GP_3_3_FN, FN_IP11_8_6,
+               GP_3_2_FN, FN_IP11_5_3,
+               GP_3_1_FN, FN_IP11_2_0,
+               GP_3_0_FN, FN_IP10_31_29 }
+       },
+       { PINMUX_CFG_REG("GPSR4", 0xfffc0014, 32, 1) {
+               GP_4_31_FN, FN_IP8_19,
+               GP_4_30_FN, FN_IP8_18,
+               GP_4_29_FN, FN_IP8_17_16,
+               GP_4_28_FN, FN_IP0_2_0,
+               GP_4_27_FN, FN_USB_PENC1,
+               GP_4_26_FN, FN_USB_PENC0,
+               GP_4_25_FN, FN_IP8_15_12,
+               GP_4_24_FN, FN_IP8_11_8,
+               GP_4_23_FN, FN_IP8_7_4,
+               GP_4_22_FN, FN_IP8_3_0,
+               GP_4_21_FN, FN_IP2_3_0,
+               GP_4_20_FN, FN_IP1_28_25,
+               GP_4_19_FN, FN_IP2_15_12,
+               GP_4_18_FN, FN_IP2_11_8,
+               GP_4_17_FN, FN_IP2_7_4,
+               GP_4_16_FN, FN_IP7_14_13,
+               GP_4_15_FN, FN_IP7_12_10,
+               GP_4_14_FN, FN_IP7_9_7,
+               GP_4_13_FN, FN_IP7_6_4,
+               GP_4_12_FN, FN_IP7_3_2,
+               GP_4_11_FN, FN_IP7_1_0,
+               GP_4_10_FN, FN_IP6_30_29,
+               GP_4_9_FN, FN_IP6_26_25,
+               GP_4_8_FN, FN_IP6_24_23,
+               GP_4_7_FN, FN_IP6_22_20,
+               GP_4_6_FN, FN_IP6_19_18,
+               GP_4_5_FN, FN_IP6_17_15,
+               GP_4_4_FN, FN_IP6_14_12,
+               GP_4_3_FN, FN_IP6_11_9,
+               GP_4_2_FN, FN_IP6_8,
+               GP_4_1_FN, FN_IP6_7_6,
+               GP_4_0_FN, FN_IP6_5_4 }
+       },
+       { PINMUX_CFG_REG("GPSR5", 0xfffc0018, 32, 1) {
+               GP_5_31_FN, FN_IP3_5,
+               GP_5_30_FN, FN_IP3_4,
+               GP_5_29_FN, FN_IP3_3,
+               GP_5_28_FN, FN_IP2_27,
+               GP_5_27_FN, FN_IP2_26,
+               GP_5_26_FN, FN_IP2_25,
+               GP_5_25_FN, FN_IP2_24,
+               GP_5_24_FN, FN_IP2_23,
+               GP_5_23_FN, FN_IP2_22,
+               GP_5_22_FN, FN_IP3_28,
+               GP_5_21_FN, FN_IP3_27,
+               GP_5_20_FN, FN_IP3_23,
+               GP_5_19_FN, FN_EX_WAIT0,
+               GP_5_18_FN, FN_WE1,
+               GP_5_17_FN, FN_WE0,
+               GP_5_16_FN, FN_RD,
+               GP_5_15_FN, FN_A16,
+               GP_5_14_FN, FN_A15,
+               GP_5_13_FN, FN_A14,
+               GP_5_12_FN, FN_A13,
+               GP_5_11_FN, FN_A12,
+               GP_5_10_FN, FN_A11,
+               GP_5_9_FN, FN_A10,
+               GP_5_8_FN, FN_A9,
+               GP_5_7_FN, FN_A8,
+               GP_5_6_FN, FN_A7,
+               GP_5_5_FN, FN_A6,
+               GP_5_4_FN, FN_A5,
+               GP_5_3_FN, FN_A4,
+               GP_5_2_FN, FN_A3,
+               GP_5_1_FN, FN_A2,
+               GP_5_0_FN, FN_A1 }
+       },
+       { PINMUX_CFG_REG("GPSR6", 0xfffc001c, 32, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               GP_6_8_FN, FN_IP3_20,
+               GP_6_7_FN, FN_IP3_19,
+               GP_6_6_FN, FN_IP3_18,
+               GP_6_5_FN, FN_IP3_17,
+               GP_6_4_FN, FN_IP3_16,
+               GP_6_3_FN, FN_IP3_15,
+               GP_6_2_FN, FN_IP3_8,
+               GP_6_1_FN, FN_IP3_7,
+               GP_6_0_FN, FN_IP3_6 }
+       },
+
+       { PINMUX_CFG_REG_VAR("IPSR0", 0xfffc0020, 32,
+                            1, 3, 2, 1, 2, 4, 3, 2, 2, 2, 2, 2, 3, 3) {
+               /* IP0_31 [1] */
+               0, 0,
+               /* IP0_30_28 [3] */
+               FN_RD_WR, FN_FWE, FN_ATAG0, FN_VI1_R7,
+               FN_HRTS1, FN_RX4_C, 0, 0,
+               /* IP0_27_26 [2] */
+               FN_CS1_A26, FN_HSPI_TX2, FN_SDSELF_B, 0,
+               /* IP0_25 [1] */
+               FN_CS0, FN_HSPI_CS2_B,
+               /* IP0_24_23 [2] */
+               FN_CLKOUT, FN_TX3C_IRDA_TX_C, FN_PWM0_B, 0,
+               /* IP0_22_19 [4] */
+               FN_A25, FN_SD1_WP, FN_MMC0_D5, FN_FD5,
+               FN_HSPI_RX2, FN_VI1_R3, FN_TX5_B, FN_SSI_SDATA7_B,
+               FN_CTS0_B, 0, 0, 0,
+               0, 0, 0, 0,
+               /* IP0_18_16 [3] */
+               FN_A24, FN_SD1_CD, FN_MMC0_D4, FN_FD4,
+               FN_HSPI_CS2, FN_VI1_R2, FN_SSI_WS78_B, 0,
+               /* IP0_15_14 [2] */
+               FN_A23, FN_FCLE, FN_HSPI_CLK2, FN_VI1_R1,
+               /* IP0_13_12 [2] */
+               FN_A22, FN_RX5_D, FN_HSPI_RX2_B, FN_VI1_R0,
+               /* IP0_11_10 [2] */
+               FN_A21, FN_SCK5_D, FN_HSPI_CLK2_B, 0,
+               /* IP0_9_8 [2] */
+               FN_A20, FN_TX5_D, FN_HSPI_TX2_B, 0,
+               /* IP0_7_6 [2] */
+               FN_A0, FN_SD1_DAT3, FN_MMC0_D3, FN_FD3,
+               /* IP0_5_3 [3] */
+               FN_BS, FN_SD1_DAT2, FN_MMC0_D2, FN_FD2,
+               FN_ATADIR0, FN_SDSELF, FN_HCTS1, FN_TX4_C,
+               /* IP0_2_0 [3] */
+               FN_USB_PENC2, FN_SCK0, FN_PWM1, FN_PWMFSW0,
+               FN_SCIF_CLK, FN_TCLK0_C, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR1", 0xfffc0024, 32,
+                            3, 4, 2, 2, 2, 4, 4, 4, 3, 2, 2) {
+               /* IP1_31_29 [3] */
+               0, 0, 0, 0, 0, 0, 0, 0,
+               /* IP1_28_25 [4] */
+               FN_HTX0, FN_TX1, FN_SDATA, FN_CTS0_C,
+               FN_SUB_TCK, FN_CC5_STATE2, FN_CC5_STATE10, FN_CC5_STATE18,
+               FN_CC5_STATE26, FN_CC5_STATE34, 0, 0,
+               0, 0, 0, 0,
+               /* IP1_24_23 [2] */
+               FN_MLB_DAT, FN_PWM4, FN_RX4, 0,
+               /* IP1_22_21 [2] */
+               FN_MLB_SIG, FN_PWM3, FN_TX4, 0,
+               /* IP1_20_19 [2] */
+               FN_MLB_CLK, FN_PWM2, FN_SCK4, 0,
+               /* IP1_18_15 [4] */
+               FN_EX_CS5, FN_SD1_DAT1, FN_MMC0_D1, FN_FD1,
+               FN_ATAWR0, FN_VI1_R6, FN_HRX1, FN_RX2_E,
+               FN_RX0_B, FN_SSI_WS9, 0, 0,
+               0, 0, 0, 0,
+               /* IP1_14_11 [4] */
+               FN_EX_CS4, FN_SD1_DAT0, FN_MMC0_D0, FN_FD0,
+               FN_ATARD0, FN_VI1_R5, FN_SCK5_B, FN_HTX1,
+               FN_TX2_E, FN_TX0_B, FN_SSI_SCK9, 0,
+               0, 0, 0, 0,
+               /* IP1_10_7 [4] */
+               FN_EX_CS3, FN_SD1_CMD, FN_MMC0_CMD, FN_FRE,
+               FN_ATACS10, FN_VI1_R4, FN_RX5_B, FN_HSCK1,
+               FN_SSI_SDATA8_B, FN_RTS0_B_TANS_B, FN_SSI_SDATA9, 0,
+               0, 0, 0, 0,
+               /* IP1_6_4 [3] */
+               FN_EX_CS2, FN_SD1_CLK, FN_MMC0_CLK, FN_FALE,
+               FN_ATACS00, 0, 0, 0,
+               /* IP1_3_2 [2] */
+               FN_EX_CS1, FN_MMC0_D7, FN_FD7, 0,
+               /* IP1_1_0 [2] */
+               FN_EX_CS0, FN_RX3_C_IRDA_RX_C, FN_MMC0_D6, FN_FD6 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR2", 0xfffc0028, 32,
+                            1, 3, 1, 1, 1, 1, 1, 1, 3, 3, 4, 4, 4, 4) {
+               /* IP2_31 [1] */
+               0, 0,
+               /* IP2_30_28 [3] */
+               FN_DU0_DG0, FN_LCDOUT8, FN_DREQ1, FN_SCL2,
+               FN_AUDATA2, 0, 0, 0,
+               /* IP2_27 [1] */
+               FN_DU0_DR7, FN_LCDOUT7,
+               /* IP2_26 [1] */
+               FN_DU0_DR6, FN_LCDOUT6,
+               /* IP2_25 [1] */
+               FN_DU0_DR5, FN_LCDOUT5,
+               /* IP2_24 [1] */
+               FN_DU0_DR4, FN_LCDOUT4,
+               /* IP2_23 [1] */
+               FN_DU0_DR3, FN_LCDOUT3,
+               /* IP2_22 [1] */
+               FN_DU0_DR2, FN_LCDOUT2,
+               /* IP2_21_19 [3] */
+               FN_DU0_DR1, FN_LCDOUT1, FN_DACK0, FN_DRACK0,
+               FN_GPS_SIGN_B, FN_AUDATA1, FN_RX5_C, 0,
+               /* IP2_18_16 [3] */
+               FN_DU0_DR0, FN_LCDOUT0, FN_DREQ0, FN_GPS_CLK_B,
+               FN_AUDATA0, FN_TX5_C, 0, 0,
+               /* IP2_15_12 [4] */
+               FN_HRTS0, FN_RTS1_TANS, FN_MDATA, FN_TX0_C,
+               FN_SUB_TMS, FN_CC5_STATE1, FN_CC5_STATE9, FN_CC5_STATE17,
+               FN_CC5_STATE25, FN_CC5_STATE33, 0, 0,
+               0, 0, 0, 0,
+               /* IP2_11_8 [4] */
+               FN_HCTS0, FN_CTS1, FN_STM, FN_PWM0_D,
+               FN_RX0_C, FN_SCIF_CLK_C, FN_SUB_TRST, FN_TCLK1_B,
+               FN_CC5_OSCOUT, 0, 0, 0,
+               0, 0, 0, 0,
+               /* IP2_7_4 [4] */
+               FN_HSCK0, FN_SCK1, FN_MTS, FN_PWM5,
+               FN_SCK0_C, FN_SSI_SDATA9_B, FN_SUB_TDO, FN_CC5_STATE0,
+               FN_CC5_STATE8, FN_CC5_STATE16, FN_CC5_STATE24, FN_CC5_STATE32,
+               0, 0, 0, 0,
+               /* IP2_3_0 [4] */
+               FN_HRX0, FN_RX1, FN_SCKZ, FN_RTS0_C_TANS_C,
+               FN_SUB_TDI, FN_CC5_STATE3, FN_CC5_STATE11, FN_CC5_STATE19,
+               FN_CC5_STATE27, FN_CC5_STATE35, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR3", 0xfffc002c, 32,
+                            3, 1, 1, 3, 1, 2, 1, 1, 1, 1, 1,
+                            1, 3, 3, 1, 1, 1, 1, 1, 1, 3) {
+           /* IP3_31_29 [3] */
+           FN_DU0_EXODDF_DU0_ODDF_DISP_CDE, FN_QCPV_QDE, FN_CAN1_TX, FN_TX2_C,
+           FN_SCL2_C, FN_REMOCON, 0, 0,
+           /* IP3_28 [1] */
+           FN_DU0_EXVSYNC_DU0_VSYNC, FN_QSTB_QHE,
+           /* IP3_27 [1] */
+           FN_DU0_EXHSYNC_DU0_HSYNC, FN_QSTH_QHS,
+           /* IP3_26_24 [3] */
+           FN_DU0_DOTCLKOUT1, FN_QSTVB_QVE, FN_RX3_D_IRDA_RX_D, FN_SDA3_B,
+           FN_SDA2_C, FN_DACK0_B, FN_DRACK0_B, 0,
+           /* IP3_23 [1] */
+           FN_DU0_DOTCLKOUT0, FN_QCLK,
+           /* IP3_22_21 [2] */
+           FN_DU0_DOTCLKIN, FN_QSTVA_QVS, FN_TX3_D_IRDA_TX_D, FN_SCL3_B,
+           /* IP3_20 [1] */
+           FN_DU0_DB7, FN_LCDOUT23,
+           /* IP3_19 [1] */
+           FN_DU0_DB6, FN_LCDOUT22,
+           /* IP3_18 [1] */
+           FN_DU0_DB5, FN_LCDOUT21,
+           /* IP3_17 [1] */
+           FN_DU0_DB4, FN_LCDOUT20,
+           /* IP3_16 [1] */
+           FN_DU0_DB3, FN_LCDOUT19,
+           /* IP3_15 [1] */
+           FN_DU0_DB2, FN_LCDOUT18,
+           /* IP3_14_12 [3] */
+           FN_DU0_DB1, FN_LCDOUT17, FN_EX_WAIT2, FN_SDA1,
+           FN_GPS_MAG_B, FN_AUDATA5, FN_SCK5_C, 0,
+           /* IP3_11_9 [3] */
+           FN_DU0_DB0, FN_LCDOUT16, FN_EX_WAIT1, FN_SCL1,
+           FN_TCLK1, FN_AUDATA4, 0, 0,
+           /* IP3_8 [1] */
+           FN_DU0_DG7, FN_LCDOUT15,
+           /* IP3_7 [1] */
+           FN_DU0_DG6, FN_LCDOUT14,
+           /* IP3_6 [1] */
+           FN_DU0_DG5, FN_LCDOUT13,
+           /* IP3_5 [1] */
+           FN_DU0_DG4, FN_LCDOUT12,
+           /* IP3_4 [1] */
+           FN_DU0_DG3, FN_LCDOUT11,
+           /* IP3_3 [1] */
+           FN_DU0_DG2, FN_LCDOUT10,
+           /* IP3_2_0 [3] */
+           FN_DU0_DG1, FN_LCDOUT9, FN_DACK1, FN_SDA2,
+           FN_AUDATA3, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR4", 0xfffc0030, 32,
+                            3, 1, 1, 1, 1, 1, 1, 3, 3,
+                            1, 1, 1, 1, 1, 1, 3, 3, 3, 2) {
+           /* IP4_31_29 [3] */
+           FN_DU1_DB0, FN_VI2_DATA4_VI2_B4, FN_SCL2_B, FN_SD3_DAT0,
+           FN_TX5, FN_SCK0_D, 0, 0,
+           /* IP4_28 [1] */
+           FN_DU1_DG7, FN_VI2_R3,
+           /* IP4_27 [1] */
+           FN_DU1_DG6, FN_VI2_R2,
+           /* IP4_26 [1] */
+           FN_DU1_DG5, FN_VI2_R1,
+           /* IP4_25 [1] */
+           FN_DU1_DG4, FN_VI2_R0,
+           /* IP4_24 [1] */
+           FN_DU1_DG3, FN_VI2_G7,
+           /* IP4_23 [1] */
+           FN_DU1_DG2, FN_VI2_G6,
+           /* IP4_22_20 [3] */
+           FN_DU1_DG1, FN_VI2_DATA3_VI2_B3, FN_SDA1_B, FN_SD3_DAT3,
+           FN_SCK5, FN_AUDATA7, FN_RX0_D, 0,
+           /* IP4_19_17 [3] */
+           FN_DU1_DG0, FN_VI2_DATA2_VI2_B2, FN_SCL1_B, FN_SD3_DAT2,
+           FN_SCK3_E, FN_AUDATA6, FN_TX0_D, 0,
+           /* IP4_16 [1] */
+           FN_DU1_DR7, FN_VI2_G5,
+           /* IP4_15 [1] */
+           FN_DU1_DR6, FN_VI2_G4,
+           /* IP4_14 [1] */
+           FN_DU1_DR5, FN_VI2_G3,
+           /* IP4_13 [1] */
+           FN_DU1_DR4, FN_VI2_G2,
+           /* IP4_12 [1] */
+           FN_DU1_DR3, FN_VI2_G1,
+           /* IP4_11 [1] */
+           FN_DU1_DR2, FN_VI2_G0,
+           /* IP4_10_8 [3] */
+           FN_DU1_DR1, FN_VI2_DATA1_VI2_B1, FN_PWM0, FN_SD3_CMD,
+           FN_RX3_E_IRDA_RX_E, FN_AUDSYNC, FN_CTS0_D, 0,
+           /* IP4_7_5 [3] */
+           FN_DU1_DR0, FN_VI2_DATA0_VI2_B0, FN_PWM6, FN_SD3_CLK,
+           FN_TX3_E_IRDA_TX_E, FN_AUDCK, FN_PWMFSW0_B, 0,
+           /* IP4_4_2 [3] */
+           FN_DU0_CDE, FN_QPOLB, FN_CAN1_RX, FN_RX2_C,
+           FN_DREQ0_B, FN_SSI_SCK78_B, FN_SCK0_B, 0,
+           /* IP4_1_0 [2] */
+           FN_DU0_DISP, FN_QPOLA, FN_CAN_CLK_C, FN_SCK2_C }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR5", 0xfffc0034, 32,
+                            1, 2, 1, 4, 3, 4, 2, 2,
+                            2, 2, 1, 1, 1, 1, 1, 1, 3) {
+           /* IP5_31 [1] */
+           0, 0,
+           /* IP5_30_29 [2] */
+           FN_AUDIO_CLKB, FN_USB_OVC2, FN_CAN_DEBUGOUT0, FN_MOUT0,
+           /* IP5_28 [1] */
+           FN_AUDIO_CLKA, FN_CAN_TXCLK,
+           /* IP5_27_24 [4] */
+           FN_DU1_CDE, FN_VI2_DATA7_VI2_B7, FN_RX3_B_IRDA_RX_B, FN_SD3_WP,
+           FN_HSPI_RX1, FN_VI1_FIELD, FN_VI3_FIELD, FN_AUDIO_CLKOUT,
+           FN_RX2_D, FN_GPS_CLK_C, FN_GPS_CLK_D, 0,
+           0, 0, 0, 0,
+           /* IP5_23_21 [3] */
+           FN_DU1_DISP, FN_VI2_DATA6_VI2_B6, FN_TCLK0, FN_QSTVA_B_QVS_B,
+           FN_HSPI_CLK1, FN_SCK2_D, FN_AUDIO_CLKOUT_B, FN_GPS_MAG_D,
+           /* IP5_20_17 [4] */
+           FN_DU1_EXODDF_DU1_ODDF_DISP_CDE, FN_VI2_CLK, FN_TX3_B_IRDA_TX_B,
+           FN_SD3_CD, FN_HSPI_TX1, FN_VI1_CLKENB, FN_VI3_CLKENB,
+           FN_AUDIO_CLKC, FN_TX2_D, FN_SPEEDIN, FN_GPS_SIGN_D, 0,
+           0, 0, 0, 0,
+           /* IP5_16_15 [2] */
+           FN_DU1_EXVSYNC_DU1_VSYNC, FN_VI2_VSYNC, FN_VI3_VSYNC, 0,
+           /* IP5_14_13 [2] */
+           FN_DU1_EXHSYNC_DU1_HSYNC, FN_VI2_HSYNC, FN_VI3_HSYNC, 0,
+           /* IP5_12_11 [2] */
+           FN_DU1_DOTCLKOUT, FN_VI2_FIELD, FN_SDA1_D, 0,
+           /* IP5_10_9 [2] */
+           FN_DU1_DOTCLKIN, FN_VI2_CLKENB, FN_HSPI_CS1, FN_SCL1_D,
+           /* IP5_8 [1] */
+           FN_DU1_DB7, FN_SDA2_D,
+           /* IP5_7 [1] */
+           FN_DU1_DB6, FN_SCL2_D,
+           /* IP5_6 [1] */
+           FN_DU1_DB5, FN_VI2_R7,
+           /* IP5_5 [1] */
+           FN_DU1_DB4, FN_VI2_R6,
+           /* IP5_4 [1] */
+           FN_DU1_DB3, FN_VI2_R5,
+           /* IP5_3 [1] */
+           FN_DU1_DB2, FN_VI2_R4,
+           /* IP5_2_0 [3] */
+           FN_DU1_DB1, FN_VI2_DATA5_VI2_B5, FN_SDA2_B, FN_SD3_DAT1,
+           FN_RX5, FN_RTS0_D_TANS_D, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR6", 0xfffc0038, 32,
+                            1, 2, 2, 2, 2, 3, 2, 3, 3, 3, 1, 2, 2, 2, 2) {
+           /* IP6_31 [1] */
+           0, 0,
+           /* IP6_30_29 [2] */
+           FN_SSI_SCK6, FN_ADICHS0, FN_CAN0_TX, FN_IERX_B,
+           /* IP_28_27 [2] */
+           0, 0, 0, 0,
+           /* IP6_26_25 [2] */
+           FN_SSI_SDATA5, FN_ADIDATA, FN_CAN_DEBUGOUT12, FN_RX3_IRDA_RX,
+           /* IP6_24_23 [2] */
+           FN_SSI_WS5, FN_ADICS_SAMP, FN_CAN_DEBUGOUT11, FN_TX3_IRDA_TX,
+           /* IP6_22_20 [3] */
+           FN_SSI_SCK5, FN_ADICLK, FN_CAN_DEBUGOUT10, FN_SCK3,
+           FN_TCLK0_D, 0, 0, 0,
+           /* IP6_19_18 [2] */
+           FN_SSI_SDATA4, FN_CAN_DEBUGOUT9, FN_SSI_SDATA9_C, 0,
+           /* IP6_17_15 [3] */
+           FN_SSI_SDATA3, FN_PWM0_C, FN_CAN_DEBUGOUT8, FN_CAN_CLK_B,
+           FN_IECLK, FN_SCIF_CLK_B, FN_TCLK0_B, 0,
+           /* IP6_14_12 [3] */
+           FN_SSI_WS34, FN_CAN_DEBUGOUT7, FN_CAN0_RX_B, FN_IETX,
+           FN_SSI_WS9_C, 0, 0, 0,
+           /* IP6_11_9 [3] */
+           FN_SSI_SCK34, FN_CAN_DEBUGOUT6, FN_CAN0_TX_B, FN_IERX,
+           FN_SSI_SCK9_C, 0, 0, 0,
+           /* IP6_8 [1] */
+           FN_SSI_SDATA2, FN_CAN_DEBUGOUT5,
+           /* IP6_7_6 [2] */
+           FN_SSI_SDATA1, FN_CAN_DEBUGOUT4, FN_MOUT6, 0,
+           /* IP6_5_4 [2] */
+           FN_SSI_SDATA0, FN_CAN_DEBUGOUT3, FN_MOUT5, 0,
+           /* IP6_3_2 [2] */
+           FN_SSI_WS0129, FN_CAN_DEBUGOUT2, FN_MOUT2, 0,
+           /* IP6_1_0 [2] */
+           FN_SSI_SCK0129, FN_CAN_DEBUGOUT1, FN_MOUT1, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR7", 0xfffc003c, 32,
+                            1, 2, 2, 2, 2, 2, 2, 2, 2, 2, 3, 3, 3, 2, 2) {
+           /* IP7_31 [1] */
+           0, 0,
+           /* IP7_30_29 [2] */
+           FN_SD0_WP, FN_DACK2, FN_CTS1_B, 0,
+           /* IP7_28_27 [2] */
+           FN_SD0_CD, FN_DREQ2, FN_RTS1_B_TANS_B, 0,
+           /* IP7_26_25 [2] */
+           FN_SD0_DAT3, FN_ATAWR1, FN_RX2_B, FN_CC5_TDI,
+           /* IP7_24_23 [2] */
+           FN_SD0_DAT2, FN_ATARD1, FN_TX2_B, FN_CC5_TCK,
+           /* IP7_22_21 [2] */
+           FN_SD0_DAT1, FN_ATAG1, FN_SCK2_B, FN_CC5_TMS,
+           /* IP7_20_19 [2] */
+           FN_SD0_DAT0, FN_ATADIR1, FN_RX1_B, FN_CC5_TRST,
+           /* IP7_18_17 [2] */
+           FN_SD0_CMD, FN_ATACS11, FN_TX1_B, FN_CC5_TDO,
+           /* IP7_16_15 [2] */
+           FN_SD0_CLK, FN_ATACS01, FN_SCK1_B, 0,
+           /* IP7_14_13 [2] */
+           FN_SSI_SDATA8, FN_VSP, FN_IRQ3_B, FN_HSPI_RX1_C,
+           /* IP7_12_10 [3] */
+           FN_SSI_SDATA7, FN_CAN_DEBUGOUT15, FN_IRQ2_B, FN_TCLK1_C,
+           FN_HSPI_TX1_C, 0, 0, 0,
+           /* IP7_9_7 [3] */
+           FN_SSI_WS78, FN_CAN_DEBUGOUT14, FN_IRQ1_B, FN_SSI_WS9_B,
+           FN_HSPI_CS1_C, 0, 0, 0,
+           /* IP7_6_4 [3] */
+           FN_SSI_SCK78, FN_CAN_DEBUGOUT13, FN_IRQ0_B, FN_SSI_SCK9_B,
+           FN_HSPI_CLK1_C, 0, 0, 0,
+           /* IP7_3_2 [2] */
+           FN_SSI_SDATA6, FN_ADICHS2, FN_CAN_CLK, FN_IECLK_B,
+           /* IP7_1_0 [2] */
+           FN_SSI_WS6, FN_ADICHS1, FN_CAN0_RX, FN_IETX_B }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR8", 0xfffc0040, 32,
+                            1, 3, 3, 2, 2, 1, 1, 1, 2, 4, 4, 4, 4) {
+           /* IP8_31 [1] */
+           0, 0,
+           /* IP8_30_28 [3] */
+           FN_VI0_VSYNC, FN_VI0_DATA1_B_VI0_B1_B, FN_RTS1_C_TANS_C, FN_RX4_D,
+           FN_PWMFSW0_C, 0, 0, 0,
+           /* IP8_27_25 [3] */
+           FN_VI0_HSYNC, FN_VI0_DATA0_B_VI0_B0_B, FN_CTS1_C, FN_TX4_D,
+           FN_MMC1_CMD, FN_HSCK1_B, 0, 0,
+           /* IP8_24_23 [2] */
+           FN_VI0_FIELD, FN_RX1_C, FN_HRX1_B, 0,
+           /* IP8_22_21 [2] */
+           FN_VI0_CLKENB, FN_TX1_C, FN_HTX1_B, FN_MT1_SYNC,
+           /* IP8_20 [1] */
+           FN_VI0_CLK, FN_MMC1_CLK,
+           /* IP8_19 [1] */
+           FN_FMIN, FN_RDS_DATA,
+           /* IP8_18 [1] */
+           FN_BPFCLK, FN_PCMWE,
+           /* IP8_17_16 [2] */
+           FN_FMCLK, FN_RDS_CLK, FN_PCMOE, 0,
+           /* IP8_15_12 [4] */
+           FN_HSPI_RX0, FN_RX0, FN_CAN_STEP0, FN_AD_NCS,
+           FN_CC5_STATE7, FN_CC5_STATE15, FN_CC5_STATE23, FN_CC5_STATE31,
+           FN_CC5_STATE39, 0, 0, 0,
+           0, 0, 0, 0,
+           /* IP8_11_8 [4] */
+           FN_HSPI_TX0, FN_TX0, FN_CAN_DEBUG_HW_TRIGGER, FN_AD_DO,
+           FN_CC5_STATE6, FN_CC5_STATE14, FN_CC5_STATE22, FN_CC5_STATE30,
+           FN_CC5_STATE38, 0, 0, 0,
+           0, 0, 0, 0,
+           /* IP8_7_4 [4] */
+           FN_HSPI_CS0, FN_RTS0_TANS, FN_USB_OVC1, FN_AD_DI,
+           FN_CC5_STATE5, FN_CC5_STATE13, FN_CC5_STATE21, FN_CC5_STATE29,
+           FN_CC5_STATE37, 0, 0, 0,
+           0, 0, 0, 0,
+           /* IP8_3_0 [4] */
+           FN_HSPI_CLK0, FN_CTS0, FN_USB_OVC0, FN_AD_CLK,
+           FN_CC5_STATE4, FN_CC5_STATE12, FN_CC5_STATE20, FN_CC5_STATE28,
+           FN_CC5_STATE36, 0, 0, 0,
+           0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR9", 0xfffc0044, 32,
+                            2, 2, 2, 2, 2, 3, 3, 2, 2,
+                            2, 2, 1, 1, 1, 1, 2, 2) {
+           /* IP9_31_30 [2] */
+           0, 0, 0, 0,
+           /* IP9_29_28 [2] */
+           FN_VI0_G7, FN_ETH_RXD1, FN_SD2_DAT3_B, FN_ARM_TRACEDATA_9,
+           /* IP9_27_26 [2] */
+           FN_VI0_G6, FN_ETH_RXD0, FN_SD2_DAT2_B, FN_ARM_TRACEDATA_8,
+           /* IP9_25_24 [2] */
+           FN_VI0_G5, FN_ETH_RX_ER, FN_SD2_DAT1_B, FN_ARM_TRACEDATA_7,
+           /* IP9_23_22 [2] */
+           FN_VI0_G4, FN_ETH_TX_EN, FN_SD2_DAT0_B, FN_ARM_TRACEDATA_6,
+           /* IP9_21_19 [3] */
+           FN_VI0_G3, FN_ETH_CRS_DV, FN_MMC1_D7, FN_ARM_TRACEDATA_5,
+           FN_TS_SDAT0, 0, 0, 0,
+           /* IP9_18_16 [3] */
+           FN_VI0_G2, FN_ETH_TXD1, FN_MMC1_D6, FN_ARM_TRACEDATA_4,
+           FN_TS_SPSYNC0, 0, 0, 0,
+           /* IP9_15_14 [2] */
+           FN_VI0_G1, FN_SSI_WS78_C, FN_IRQ1, FN_ARM_TRACEDATA_3,
+           /* IP9_13_12 [2] */
+           FN_VI0_G0, FN_SSI_SCK78_C, FN_IRQ0, FN_ARM_TRACEDATA_2,
+           /* IP9_11_10 [2] */
+           FN_VI0_DATA7_VI0_B7, FN_MMC1_D5, FN_ARM_TRACEDATA_1, 0,
+           /* IP9_9_8 [2] */
+           FN_VI0_DATA6_VI0_B6, FN_MMC1_D4, FN_ARM_TRACEDATA_0, 0,
+           /* IP9_7 [1] */
+           FN_VI0_DATA5_VI0_B5, FN_MMC1_D3,
+           /* IP9_6 [1] */
+           FN_VI0_DATA4_VI0_B4, FN_MMC1_D2,
+           /* IP9_5 [1] */
+           FN_VI0_DATA3_VI0_B3, FN_MMC1_D1,
+           /* IP9_4 [1] */
+           FN_VI0_DATA2_VI0_B2, FN_MMC1_D0,
+           /* IP9_3_2 [2] */
+           FN_VI0_DATA1_VI0_B1, FN_HCTS1_B, FN_MT1_PWM, 0,
+           /* IP9_1_0 [2] */
+           FN_VI0_DATA0_VI0_B0, FN_HRTS1_B, FN_MT1_VCXO, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR10", 0xfffc0048, 32,
+                            3, 3, 2, 3, 3, 3, 3, 3, 3, 3, 3) {
+           /* IP10_31_29 [3] */
+           FN_VI1_VSYNC, FN_AUDIO_CLKOUT_C, FN_SSI_WS4, FN_SIM_CLK,
+           FN_GPS_MAG_C, FN_SPV_TRST, FN_SCL3, 0,
+           /* IP10_28_26 [3] */
+           FN_VI1_HSYNC, FN_VI3_CLK, FN_SSI_SCK4, FN_GPS_SIGN_C,
+           FN_PWMFSW0_E, 0, 0, 0,
+           /* IP10_25_24 [2] */
+           FN_VI1_CLK, FN_SIM_D, FN_SDA3, 0,
+           /* IP10_23_21 [3] */
+           FN_VI0_R7, FN_ETH_MDIO, FN_DACK2_C, FN_HSPI_RX1_B,
+           FN_SCIF_CLK_D, FN_TRACECTL, FN_MT1_PEN, 0,
+           /* IP10_20_18 [3] */
+           FN_VI0_R6, FN_ETH_MDC, FN_DREQ2_C, FN_HSPI_TX1_B,
+           FN_TRACECLK, FN_MT1_BEN, FN_PWMFSW0_D, 0,
+           /* IP10_17_15 [3] */
+           FN_VI0_R5, FN_ETH_TXD0, FN_SD2_WP_B, FN_HSPI_CS1_B,
+           FN_ARM_TRACEDATA_15, FN_MT1_D, FN_TS_SDEN0, 0,
+           /* IP10_14_12 [3] */
+           FN_VI0_R4, FN_ETH_REFCLK, FN_SD2_CD_B, FN_HSPI_CLK1_B,
+           FN_ARM_TRACEDATA_14, FN_MT1_CLK, FN_TS_SCK0, 0,
+           /* IP10_11_9 [3] */
+           FN_VI0_R3, FN_ETH_MAGIC, FN_SD2_CMD_B, FN_IRQ3,
+           FN_ARM_TRACEDATA_13, 0, 0, 0,
+           /* IP10_8_6 [3] */
+           FN_VI0_R2, FN_ETH_LINK, FN_SD2_CLK_B, FN_IRQ2,
+           FN_ARM_TRACEDATA_12, 0, 0, 0,
+           /* IP10_5_3 [3] */
+           FN_VI0_R1, FN_SSI_SDATA8_C, FN_DACK1_B, FN_ARM_TRACEDATA_11,
+           FN_DACK0_C, FN_DRACK0_C, 0, 0,
+           /* IP10_2_0 [3] */
+           FN_VI0_R0, FN_SSI_SDATA7_C, FN_SCK1_C, FN_DREQ1_B,
+           FN_ARM_TRACEDATA_10, FN_DREQ0_C, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR11", 0xfffc004c, 32,
+                            2, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3) {
+           /* IP11_31_30 [2] */
+           0, 0, 0, 0,
+           /* IP11_29_27 [3] */
+           FN_VI1_G1, FN_VI3_DATA1, FN_SSI_SCK1, FN_TS_SDEN1,
+           FN_DACK2_B, FN_RX2, FN_HRTS0_B, 0,
+           /* IP11_26_24 [3] */
+           FN_VI1_G0, FN_VI3_DATA0, FN_DU1_DOTCLKOUT1, FN_TS_SCK1,
+           FN_DREQ2_B, FN_TX2, FN_SPA_TDO, FN_HCTS0_B,
+           /* IP11_23_21 [3] */
+           FN_VI1_DATA7_VI1_B7, FN_SD2_WP, FN_MT0_PWM, FN_SPA_TDI,
+           FN_HSPI_RX1_D, 0, 0, 0,
+           /* IP11_20_18 [3] */
+           FN_VI1_DATA6_VI1_B6, FN_SD2_CD, FN_MT0_VCXO, FN_SPA_TMS,
+           FN_HSPI_TX1_D, 0, 0, 0,
+           /* IP11_17_15 [3] */
+           FN_VI1_DATA5_VI1_B5, FN_SD2_CMD, FN_MT0_SYNC, FN_SPA_TCK,
+           FN_HSPI_CS1_D, FN_ADICHS2_B, 0, 0,
+           /* IP11_14_12 [3] */
+           FN_VI1_DATA4_VI1_B4, FN_SD2_CLK, FN_MT0_PEN, FN_SPA_TRST,
+           FN_HSPI_CLK1_D, FN_ADICHS1_B, 0, 0,
+           /* IP11_11_9 [3] */
+           FN_VI1_DATA3_VI1_B3, FN_SD2_DAT3, FN_MT0_BEN, FN_SPV_TDO,
+           FN_ADICHS0_B, 0, 0, 0,
+           /* IP11_8_6 [3] */
+           FN_VI1_DATA2_VI1_B2, FN_SD2_DAT2, FN_MT0_D, FN_SPVTDI,
+           FN_ADIDATA_B, 0, 0, 0,
+           /* IP11_5_3 [3] */
+           FN_VI1_DATA1_VI1_B1, FN_SD2_DAT1, FN_MT0_CLK, FN_SPV_TMS,
+           FN_ADICS_B_SAMP_B, 0, 0, 0,
+           /* IP11_2_0 [3] */
+           FN_VI1_DATA0_VI1_B0, FN_SD2_DAT0, FN_SIM_RST, FN_SPV_TCK,
+           FN_ADICLK_B, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR12", 0xfffc0050, 32,
+                            4, 4, 4, 2, 3, 3, 3, 3, 3, 3) {
+           /* IP12_31_28 [4] */
+           0, 0, 0, 0, 0, 0, 0, 0,
+           0, 0, 0, 0, 0, 0, 0, 0,
+           /* IP12_27_24 [4] */
+           0, 0, 0, 0, 0, 0, 0, 0,
+           0, 0, 0, 0, 0, 0, 0, 0,
+           /* IP12_23_20 [4] */
+           0, 0, 0, 0, 0, 0, 0, 0,
+           0, 0, 0, 0, 0, 0, 0, 0,
+           /* IP12_19_18 [2] */
+           0, 0, 0, 0,
+           /* IP12_17_15 [3] */
+           FN_VI1_G7, FN_VI3_DATA7, FN_GPS_MAG, FN_FCE,
+           FN_SCK4_B, 0, 0, 0,
+           /* IP12_14_12 [3] */
+           FN_VI1_G6, FN_VI3_DATA6, FN_GPS_SIGN, FN_FRB,
+           FN_RX4_B, FN_SIM_CLK_B, 0, 0,
+           /* IP12_11_9 [3] */
+           FN_VI1_G5, FN_VI3_DATA5, FN_GPS_CLK, FN_FSE,
+           FN_TX4_B, FN_SIM_D_B, 0, 0,
+           /* IP12_8_6 [3] */
+           FN_VI1_G4, FN_VI3_DATA4, FN_SSI_WS2, FN_SDA1_C,
+           FN_SIM_RST_B, FN_HRX0_B, 0, 0,
+           /* IP12_5_3 [3] */
+           FN_VI1_G3, FN_VI3_DATA3, FN_SSI_SCK2, FN_TS_SDAT1,
+           FN_SCL1_C, FN_HTX0_B, 0, 0,
+           /* IP12_2_0 [3] */
+           FN_VI1_G2, FN_VI3_DATA2, FN_SSI_WS1, FN_TS_SPSYNC1,
+           FN_SCK2, FN_HSCK0_B, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("MOD_SEL", 0xfffc0090, 32,
+                            2, 2, 3, 3, 2, 2, 2, 2, 2,
+                            1, 1, 1, 1, 1, 1, 1, 2, 1, 2) {
+           /* SEL_SCIF5 [2] */
+           FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
+           /* SEL_SCIF4 [2] */
+           FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
+           /* SEL_SCIF3 [3] */
+           FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2, FN_SEL_SCIF3_3,
+           FN_SEL_SCIF3_4, 0, 0, 0,
+           /* SEL_SCIF2 [3] */
+           FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2, FN_SEL_SCIF2_3,
+           FN_SEL_SCIF2_4, 0, 0, 0,
+           /* SEL_SCIF1 [2] */
+           FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, 0,
+           /* SEL_SCIF0 [2] */
+           FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, FN_SEL_SCIF0_3,
+           /* SEL_SSI9 [2] */
+           FN_SEL_SSI9_0, FN_SEL_SSI9_1, FN_SEL_SSI9_2, 0,
+           /* SEL_SSI8 [2] */
+           FN_SEL_SSI8_0, FN_SEL_SSI8_1, FN_SEL_SSI8_2, 0,
+           /* SEL_SSI7 [2] */
+           FN_SEL_SSI7_0, FN_SEL_SSI7_1, FN_SEL_SSI7_2, 0,
+           /* SEL_VI0 [1] */
+           FN_SEL_VI0_0, FN_SEL_VI0_1,
+           /* SEL_SD2 [1] */
+           FN_SEL_SD2_0, FN_SEL_SD2_1,
+           /* SEL_INT3 [1] */
+           FN_SEL_INT3_0, FN_SEL_INT3_1,
+           /* SEL_INT2 [1] */
+           FN_SEL_INT2_0, FN_SEL_INT2_1,
+           /* SEL_INT1 [1] */
+           FN_SEL_INT1_0, FN_SEL_INT1_1,
+           /* SEL_INT0 [1] */
+           FN_SEL_INT0_0, FN_SEL_INT0_1,
+           /* SEL_IE [1] */
+           FN_SEL_IE_0, FN_SEL_IE_1,
+           /* SEL_EXBUS2 [2] */
+           FN_SEL_EXBUS2_0, FN_SEL_EXBUS2_1, FN_SEL_EXBUS2_2, 0,
+           /* SEL_EXBUS1 [1] */
+           FN_SEL_EXBUS1_0, FN_SEL_EXBUS1_1,
+           /* SEL_EXBUS0 [2] */
+           FN_SEL_EXBUS0_0, FN_SEL_EXBUS0_1, FN_SEL_EXBUS0_2, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("MOD_SEL2", 0xfffc0094, 32,
+                            2, 2, 2, 2, 1, 1, 1, 3, 1,
+                            2, 2, 2, 2, 1, 1, 2, 1, 2, 2) {
+           /* SEL_TMU1 [2] */
+           FN_SEL_TMU1_0, FN_SEL_TMU1_1, FN_SEL_TMU1_2, 0,
+           /* SEL_TMU0 [2] */
+           FN_SEL_TMU0_0, FN_SEL_TMU0_1, FN_SEL_TMU0_2, FN_SEL_TMU0_3,
+           /* SEL_SCIF [2] */
+           FN_SEL_SCIF_0, FN_SEL_SCIF_1, FN_SEL_SCIF_2, FN_SEL_SCIF_3,
+           /* SEL_CANCLK [2] */
+           FN_SEL_CANCLK_0, FN_SEL_CANCLK_1, FN_SEL_CANCLK_2,
+           /* SEL_CAN0 [1] */
+           FN_SEL_CAN0_0, FN_SEL_CAN0_1,
+           /* SEL_HSCIF1 [1] */
+           FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1,
+           /* SEL_HSCIF0 [1] */
+           FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1,
+           /* SEL_PWMFSW [3] */
+           FN_SEL_PWMFSW_0, FN_SEL_PWMFSW_1, FN_SEL_PWMFSW_2,
+           FN_SEL_PWMFSW_3, FN_SEL_PWMFSW_4, 0, 0, 0,
+           /* SEL_ADI [1] */
+           FN_SEL_ADI_0, FN_SEL_ADI_1,
+           /* [2] */
+           0, 0, 0, 0,
+           /* [2] */
+           0, 0, 0, 0,
+           /* [2] */
+           0, 0, 0, 0,
+           /* SEL_GPS [2] */
+           FN_SEL_GPS_0, FN_SEL_GPS_1, FN_SEL_GPS_2, FN_SEL_GPS_3,
+           /* SEL_SIM [1] */
+           FN_SEL_SIM_0, FN_SEL_SIM_1,
+           /* SEL_HSPI2 [1] */
+           FN_SEL_HSPI2_0, FN_SEL_HSPI2_1,
+           /* SEL_HSPI1 [2] */
+           FN_SEL_HSPI1_0, FN_SEL_HSPI1_1, FN_SEL_HSPI1_2, FN_SEL_HSPI1_3,
+           /* SEL_I2C3 [1] */
+           FN_SEL_I2C3_0, FN_SEL_I2C3_1,
+           /* SEL_I2C2 [2] */
+           FN_SEL_I2C2_0, FN_SEL_I2C2_1, FN_SEL_I2C2_2, FN_SEL_I2C2_3,
+           /* SEL_I2C1 [2] */
+           FN_SEL_I2C1_0, FN_SEL_I2C1_1, FN_SEL_I2C1_2, FN_SEL_I2C1_3 }
+       },
+       { PINMUX_CFG_REG("INOUTSEL0", 0xffc40004, 32, 1) { GP_INOUTSEL(0) } },
+       { PINMUX_CFG_REG("INOUTSEL1", 0xffc41004, 32, 1) { GP_INOUTSEL(1) } },
+       { PINMUX_CFG_REG("INOUTSEL2", 0xffc42004, 32, 1) { GP_INOUTSEL(2) } },
+       { PINMUX_CFG_REG("INOUTSEL3", 0xffc43004, 32, 1) { GP_INOUTSEL(3) } },
+       { PINMUX_CFG_REG("INOUTSEL4", 0xffc44004, 32, 1) { GP_INOUTSEL(4) } },
+       { PINMUX_CFG_REG("INOUTSEL5", 0xffc45004, 32, 1) { GP_INOUTSEL(5) } },
+       { PINMUX_CFG_REG("INOUTSEL6", 0xffc46004, 32, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               GP_6_8_IN, GP_6_8_OUT,
+               GP_6_7_IN, GP_6_7_OUT,
+               GP_6_6_IN, GP_6_6_OUT,
+               GP_6_5_IN, GP_6_5_OUT,
+               GP_6_4_IN, GP_6_4_OUT,
+               GP_6_3_IN, GP_6_3_OUT,
+               GP_6_2_IN, GP_6_2_OUT,
+               GP_6_1_IN, GP_6_1_OUT,
+               GP_6_0_IN, GP_6_0_OUT, }
+       },
+       { },
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("INDT0", 0xffc40008, 32) { GP_INDT(0) } },
+       { PINMUX_DATA_REG("INDT1", 0xffc41008, 32) { GP_INDT(1) } },
+       { PINMUX_DATA_REG("INDT2", 0xffc42008, 32) { GP_INDT(2) } },
+       { PINMUX_DATA_REG("INDT3", 0xffc43008, 32) { GP_INDT(3) } },
+       { PINMUX_DATA_REG("INDT4", 0xffc44008, 32) { GP_INDT(4) } },
+       { PINMUX_DATA_REG("INDT5", 0xffc45008, 32) { GP_INDT(5) } },
+       { PINMUX_DATA_REG("INDT6", 0xffc46008, 32) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, GP_6_8_DATA,
+               GP_6_7_DATA, GP_6_6_DATA, GP_6_5_DATA, GP_6_4_DATA,
+               GP_6_3_DATA, GP_6_2_DATA, GP_6_1_DATA, GP_6_0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info r8a7779_pinmux_info = {
+       .name = "r8a7779_pfc",
+
+       .unlock_reg = 0xfffc0000, /* PMMR */
+
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_GP_0_0,
+       .last_gpio = GPIO_FN_SCK4_B,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7203.c b/drivers/pinctrl/sh-pfc/pfc-sh7203.c
new file mode 100644 (file)
index 0000000..01b425d
--- /dev/null
@@ -0,0 +1,1592 @@
+/*
+ * SH7203 Pinmux
+ *
+ *  Copyright (C) 2008  Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/kernel.h>
+#include <linux/gpio.h>
+#include <cpu/sh7203.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
+       PB12_DATA,
+       PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
+       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
+       PC14_DATA, PC13_DATA, PC12_DATA,
+       PC11_DATA, PC10_DATA, PC9_DATA, PC8_DATA,
+       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
+       PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
+       PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
+       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
+       PE15_DATA, PE14_DATA, PE13_DATA, PE12_DATA,
+       PE11_DATA, PE10_DATA, PE9_DATA, PE8_DATA,
+       PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
+       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
+       PF30_DATA, PF29_DATA, PF28_DATA,
+       PF27_DATA, PF26_DATA, PF25_DATA, PF24_DATA,
+       PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
+       PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA,
+       PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
+       PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
+       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       FORCE_IN,
+       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
+       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
+       PB11_IN, PB10_IN, PB9_IN, PB8_IN,
+       PC14_IN, PC13_IN, PC12_IN,
+       PC11_IN, PC10_IN, PC9_IN, PC8_IN,
+       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
+       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
+       PD15_IN, PD14_IN, PD13_IN, PD12_IN,
+       PD11_IN, PD10_IN, PD9_IN, PD8_IN,
+       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
+       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
+       PE15_IN, PE14_IN, PE13_IN, PE12_IN,
+       PE11_IN, PE10_IN, PE9_IN, PE8_IN,
+       PE7_IN, PE6_IN, PE5_IN, PE4_IN,
+       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
+       PF30_IN, PF29_IN, PF28_IN,
+       PF27_IN, PF26_IN, PF25_IN, PF24_IN,
+       PF23_IN, PF22_IN, PF21_IN, PF20_IN,
+       PF19_IN, PF18_IN, PF17_IN, PF16_IN,
+       PF15_IN, PF14_IN, PF13_IN, PF12_IN,
+       PF11_IN, PF10_IN, PF9_IN, PF8_IN,
+       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
+       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       FORCE_OUT,
+       PB11_OUT, PB10_OUT, PB9_OUT, PB8_OUT,
+       PC14_OUT, PC13_OUT, PC12_OUT,
+       PC11_OUT, PC10_OUT, PC9_OUT, PC8_OUT,
+       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
+       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
+       PD15_OUT, PD14_OUT, PD13_OUT, PD12_OUT,
+       PD11_OUT, PD10_OUT, PD9_OUT, PD8_OUT,
+       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
+       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
+       PE15_OUT, PE14_OUT, PE13_OUT, PE12_OUT,
+       PE11_OUT, PE10_OUT, PE9_OUT, PE8_OUT,
+       PE7_OUT, PE6_OUT, PE5_OUT, PE4_OUT,
+       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
+       PF30_OUT, PF29_OUT, PF28_OUT,
+       PF27_OUT, PF26_OUT, PF25_OUT, PF24_OUT,
+       PF23_OUT, PF22_OUT, PF21_OUT, PF20_OUT,
+       PF19_OUT, PF18_OUT, PF17_OUT, PF16_OUT,
+       PF15_OUT, PF14_OUT, PF13_OUT, PF12_OUT,
+       PF11_OUT, PF10_OUT, PF9_OUT, PF8_OUT,
+       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
+       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PB11_IOR_IN, PB11_IOR_OUT,
+       PB10_IOR_IN, PB10_IOR_OUT,
+       PB9_IOR_IN, PB9_IOR_OUT,
+       PB8_IOR_IN, PB8_IOR_OUT,
+       PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
+       PB11MD_0, PB11MD_1,
+       PB10MD_0, PB10MD_1,
+       PB9MD_00, PB9MD_01, PB9MD_10,
+       PB8MD_00, PB8MD_01, PB8MD_10,
+       PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
+       PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
+       PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
+       PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
+       PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11,
+       PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11,
+       PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11,
+       PB0MD_00, PB0MD_01, PB0MD_10, PB0MD_11,
+
+       PB12IRQ_00, PB12IRQ_01, PB12IRQ_10,
+
+       PC14MD_0, PC14MD_1,
+       PC13MD_0, PC13MD_1,
+       PC12MD_0, PC12MD_1,
+       PC11MD_00, PC11MD_01, PC11MD_10,
+       PC10MD_00, PC10MD_01, PC10MD_10,
+       PC9MD_0, PC9MD_1,
+       PC8MD_0, PC8MD_1,
+       PC7MD_0, PC7MD_1,
+       PC6MD_0, PC6MD_1,
+       PC5MD_0, PC5MD_1,
+       PC4MD_0, PC4MD_1,
+       PC3MD_0, PC3MD_1,
+       PC2MD_0, PC2MD_1,
+       PC1MD_0, PC1MD_1,
+       PC0MD_00, PC0MD_01, PC0MD_10,
+
+       PD15MD_000, PD15MD_001, PD15MD_010, PD15MD_100, PD15MD_101,
+       PD14MD_000, PD14MD_001, PD14MD_010, PD14MD_101,
+       PD13MD_000, PD13MD_001, PD13MD_010, PD13MD_100, PD13MD_101,
+       PD12MD_000, PD12MD_001, PD12MD_010, PD12MD_100, PD12MD_101,
+       PD11MD_000, PD11MD_001, PD11MD_010, PD11MD_100, PD11MD_101,
+       PD10MD_000, PD10MD_001, PD10MD_010, PD10MD_100, PD10MD_101,
+       PD9MD_000, PD9MD_001, PD9MD_010, PD9MD_100, PD9MD_101,
+       PD8MD_000, PD8MD_001, PD8MD_010, PD8MD_100, PD8MD_101,
+       PD7MD_000, PD7MD_001, PD7MD_010, PD7MD_011, PD7MD_100, PD7MD_101,
+       PD6MD_000, PD6MD_001, PD6MD_010, PD6MD_011, PD6MD_100, PD6MD_101,
+       PD5MD_000, PD5MD_001, PD5MD_010, PD5MD_011, PD5MD_100, PD5MD_101,
+       PD4MD_000, PD4MD_001, PD4MD_010, PD4MD_011, PD4MD_100, PD4MD_101,
+       PD3MD_000, PD3MD_001, PD3MD_010, PD3MD_011, PD3MD_100, PD3MD_101,
+       PD2MD_000, PD2MD_001, PD2MD_010, PD2MD_011, PD2MD_100, PD2MD_101,
+       PD1MD_000, PD1MD_001, PD1MD_010, PD1MD_011, PD1MD_100, PD1MD_101,
+       PD0MD_000, PD0MD_001, PD0MD_010, PD0MD_011, PD0MD_100, PD0MD_101,
+
+       PE15MD_00, PE15MD_01, PE15MD_11,
+       PE14MD_00, PE14MD_01, PE14MD_11,
+       PE13MD_00, PE13MD_11,
+       PE12MD_00, PE12MD_11,
+       PE11MD_000, PE11MD_001, PE11MD_010, PE11MD_100,
+       PE10MD_000, PE10MD_001, PE10MD_010, PE10MD_100,
+       PE9MD_00, PE9MD_01, PE9MD_10, PE9MD_11,
+       PE8MD_00, PE8MD_01, PE8MD_10, PE8MD_11,
+       PE7MD_000, PE7MD_001, PE7MD_010, PE7MD_011, PE7MD_100,
+       PE6MD_000, PE6MD_001, PE6MD_010, PE6MD_011, PE6MD_100,
+       PE5MD_000, PE5MD_001, PE5MD_010, PE5MD_011, PE5MD_100,
+       PE4MD_000, PE4MD_001, PE4MD_010, PE4MD_011, PE4MD_100,
+       PE3MD_00, PE3MD_01, PE3MD_11,
+       PE2MD_00, PE2MD_01, PE2MD_11,
+       PE1MD_00, PE1MD_01, PE1MD_10, PE1MD_11,
+       PE0MD_000, PE0MD_001, PE0MD_011, PE0MD_100,
+
+       PF30MD_0, PF30MD_1,
+       PF29MD_0, PF29MD_1,
+       PF28MD_0, PF28MD_1,
+       PF27MD_0, PF27MD_1,
+       PF26MD_0, PF26MD_1,
+       PF25MD_0, PF25MD_1,
+       PF24MD_0, PF24MD_1,
+       PF23MD_00, PF23MD_01, PF23MD_10,
+       PF22MD_00, PF22MD_01, PF22MD_10,
+       PF21MD_00, PF21MD_01, PF21MD_10,
+       PF20MD_00, PF20MD_01, PF20MD_10,
+       PF19MD_00, PF19MD_01, PF19MD_10,
+       PF18MD_00, PF18MD_01, PF18MD_10,
+       PF17MD_00, PF17MD_01, PF17MD_10,
+       PF16MD_00, PF16MD_01, PF16MD_10,
+       PF15MD_00, PF15MD_01, PF15MD_10,
+       PF14MD_00, PF14MD_01, PF14MD_10,
+       PF13MD_00, PF13MD_01, PF13MD_10,
+       PF12MD_00, PF12MD_01, PF12MD_10,
+       PF11MD_00, PF11MD_01, PF11MD_10,
+       PF10MD_00, PF10MD_01, PF10MD_10,
+       PF9MD_00, PF9MD_01, PF9MD_10,
+       PF8MD_00, PF8MD_01, PF8MD_10,
+       PF7MD_00, PF7MD_01, PF7MD_10, PF7MD_11,
+       PF6MD_00, PF6MD_01, PF6MD_10, PF6MD_11,
+       PF5MD_00, PF5MD_01, PF5MD_10, PF5MD_11,
+       PF4MD_00, PF4MD_01, PF4MD_10, PF4MD_11,
+       PF3MD_00, PF3MD_01, PF3MD_10, PF3MD_11,
+       PF2MD_00, PF2MD_01, PF2MD_10, PF2MD_11,
+       PF1MD_00, PF1MD_01, PF1MD_10, PF1MD_11,
+       PF0MD_00, PF0MD_01, PF0MD_10, PF0MD_11,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       PINT7_PB_MARK, PINT6_PB_MARK, PINT5_PB_MARK, PINT4_PB_MARK,
+       PINT3_PB_MARK, PINT2_PB_MARK, PINT1_PB_MARK, PINT0_PB_MARK,
+       PINT7_PD_MARK, PINT6_PD_MARK, PINT5_PD_MARK, PINT4_PD_MARK,
+       PINT3_PD_MARK, PINT2_PD_MARK, PINT1_PD_MARK, PINT0_PD_MARK,
+       IRQ7_PB_MARK, IRQ6_PB_MARK, IRQ5_PB_MARK, IRQ4_PB_MARK,
+       IRQ3_PB_MARK, IRQ2_PB_MARK, IRQ1_PB_MARK, IRQ0_PB_MARK,
+       IRQ7_PD_MARK, IRQ6_PD_MARK, IRQ5_PD_MARK, IRQ4_PD_MARK,
+       IRQ3_PD_MARK, IRQ2_PD_MARK, IRQ1_PD_MARK, IRQ0_PD_MARK,
+       IRQ7_PE_MARK, IRQ6_PE_MARK, IRQ5_PE_MARK, IRQ4_PE_MARK,
+       IRQ3_PE_MARK, IRQ2_PE_MARK, IRQ1_PE_MARK, IRQ0_PE_MARK,
+       WDTOVF_MARK, IRQOUT_MARK, REFOUT_MARK, IRQOUT_REFOUT_MARK,
+       UBCTRG_MARK,
+       CTX1_MARK, CRX1_MARK, CTX0_MARK, CTX0_CTX1_MARK,
+       CRX0_MARK, CRX0_CRX1_MARK,
+       SDA3_MARK, SCL3_MARK,
+       SDA2_MARK, SCL2_MARK,
+       SDA1_MARK, SCL1_MARK,
+       SDA0_MARK, SCL0_MARK,
+       TEND0_PD_MARK, TEND0_PE_MARK, DACK0_PD_MARK, DACK0_PE_MARK,
+       DREQ0_PD_MARK, DREQ0_PE_MARK, TEND1_PD_MARK, TEND1_PE_MARK,
+       DACK1_PD_MARK, DACK1_PE_MARK, DREQ1_PD_MARK, DREQ1_PE_MARK,
+       DACK2_MARK, DREQ2_MARK, DACK3_MARK, DREQ3_MARK,
+       ADTRG_PD_MARK, ADTRG_PE_MARK,
+       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
+       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
+       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
+       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
+       A25_MARK, A24_MARK, A23_MARK, A22_MARK,
+       A21_MARK, CS4_MARK, MRES_MARK, BS_MARK,
+       IOIS16_MARK, CS1_MARK, CS6_CE1B_MARK, CE2B_MARK,
+       CS5_CE1A_MARK, CE2A_MARK, FRAME_MARK, WAIT_MARK,
+       RDWR_MARK, CKE_MARK, CASU_MARK, BREQ_MARK,
+       RASU_MARK, BACK_MARK, CASL_MARK, RASL_MARK,
+       WE3_DQMUU_AH_ICIO_WR_MARK, WE2_DQMUL_ICIORD_MARK,
+       WE1_DQMLU_WE_MARK, WE0_DQMLL_MARK,
+       CS3_MARK, CS2_MARK, A1_MARK, A0_MARK, CS7_MARK,
+       TIOC4D_MARK, TIOC4C_MARK, TIOC4B_MARK, TIOC4A_MARK,
+       TIOC3D_MARK, TIOC3C_MARK, TIOC3B_MARK, TIOC3A_MARK,
+       TIOC2B_MARK, TIOC1B_MARK, TIOC2A_MARK, TIOC1A_MARK,
+       TIOC0D_MARK, TIOC0C_MARK, TIOC0B_MARK, TIOC0A_MARK,
+       TCLKD_PD_MARK, TCLKC_PD_MARK, TCLKB_PD_MARK, TCLKA_PD_MARK,
+       TCLKD_PF_MARK, TCLKC_PF_MARK, TCLKB_PF_MARK, TCLKA_PF_MARK,
+       SCS0_PD_MARK, SSO0_PD_MARK, SSI0_PD_MARK, SSCK0_PD_MARK,
+       SCS0_PF_MARK, SSO0_PF_MARK, SSI0_PF_MARK, SSCK0_PF_MARK,
+       SCS1_PD_MARK, SSO1_PD_MARK, SSI1_PD_MARK, SSCK1_PD_MARK,
+       SCS1_PF_MARK, SSO1_PF_MARK, SSI1_PF_MARK, SSCK1_PF_MARK,
+       TXD0_MARK, RXD0_MARK, SCK0_MARK,
+       TXD1_MARK, RXD1_MARK, SCK1_MARK,
+       TXD2_MARK, RXD2_MARK, SCK2_MARK,
+       RTS3_MARK, CTS3_MARK, TXD3_MARK,
+       RXD3_MARK, SCK3_MARK,
+       AUDIO_CLK_MARK,
+       SSIDATA3_MARK, SSIWS3_MARK, SSISCK3_MARK,
+       SSIDATA2_MARK, SSIWS2_MARK, SSISCK2_MARK,
+       SSIDATA1_MARK, SSIWS1_MARK, SSISCK1_MARK,
+       SSIDATA0_MARK, SSIWS0_MARK, SSISCK0_MARK,
+       FCE_MARK, FRB_MARK,
+       NAF7_MARK, NAF6_MARK, NAF5_MARK, NAF4_MARK,
+       NAF3_MARK, NAF2_MARK, NAF1_MARK, NAF0_MARK,
+       FSC_MARK, FOE_MARK, FCDE_MARK, FWE_MARK,
+       LCD_VEPWC_MARK, LCD_VCPWC_MARK, LCD_CLK_MARK, LCD_FLM_MARK,
+       LCD_M_DISP_MARK, LCD_CL2_MARK, LCD_CL1_MARK, LCD_DON_MARK,
+       LCD_DATA15_MARK, LCD_DATA14_MARK, LCD_DATA13_MARK, LCD_DATA12_MARK,
+       LCD_DATA11_MARK, LCD_DATA10_MARK, LCD_DATA9_MARK, LCD_DATA8_MARK,
+       LCD_DATA7_MARK, LCD_DATA6_MARK, LCD_DATA5_MARK, LCD_DATA4_MARK,
+       LCD_DATA3_MARK, LCD_DATA2_MARK, LCD_DATA1_MARK, LCD_DATA0_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+
+       /* PA */
+       PINMUX_DATA(PA7_DATA, PA7_IN),
+       PINMUX_DATA(PA6_DATA, PA6_IN),
+       PINMUX_DATA(PA5_DATA, PA5_IN),
+       PINMUX_DATA(PA4_DATA, PA4_IN),
+       PINMUX_DATA(PA3_DATA, PA3_IN),
+       PINMUX_DATA(PA2_DATA, PA2_IN),
+       PINMUX_DATA(PA1_DATA, PA1_IN),
+       PINMUX_DATA(PA0_DATA, PA0_IN),
+
+       /* PB */
+       PINMUX_DATA(PB12_DATA, PB12MD_00, FORCE_OUT),
+       PINMUX_DATA(WDTOVF_MARK, PB12MD_01),
+       PINMUX_DATA(IRQOUT_MARK, PB12MD_10, PB12IRQ_00),
+       PINMUX_DATA(REFOUT_MARK, PB12MD_10, PB12IRQ_01),
+       PINMUX_DATA(IRQOUT_REFOUT_MARK, PB12MD_10, PB12IRQ_10),
+       PINMUX_DATA(UBCTRG_MARK, PB12MD_11),
+
+       PINMUX_DATA(PB11_DATA, PB11MD_0, PB11_IN, PB11_OUT),
+       PINMUX_DATA(CTX1_MARK, PB11MD_1),
+
+       PINMUX_DATA(PB10_DATA, PB10MD_0, PB10_IN, PB10_OUT),
+       PINMUX_DATA(CRX1_MARK, PB10MD_1),
+
+       PINMUX_DATA(PB9_DATA, PB9MD_00, PB9_IN, PB9_OUT),
+       PINMUX_DATA(CTX0_MARK, PB9MD_01),
+       PINMUX_DATA(CTX0_CTX1_MARK, PB9MD_10),
+
+       PINMUX_DATA(PB8_DATA, PB8MD_00, PB8_IN, PB8_OUT),
+       PINMUX_DATA(CRX0_MARK, PB8MD_01),
+       PINMUX_DATA(CRX0_CRX1_MARK, PB8MD_10),
+
+       PINMUX_DATA(PB7_DATA, PB7MD_00, FORCE_IN),
+       PINMUX_DATA(SDA3_MARK, PB7MD_01),
+       PINMUX_DATA(PINT7_PB_MARK, PB7MD_10),
+       PINMUX_DATA(IRQ7_PB_MARK, PB7MD_11),
+
+       PINMUX_DATA(PB6_DATA, PB6MD_00, FORCE_IN),
+       PINMUX_DATA(SCL3_MARK, PB6MD_01),
+       PINMUX_DATA(PINT6_PB_MARK, PB6MD_10),
+       PINMUX_DATA(IRQ6_PB_MARK, PB6MD_11),
+
+       PINMUX_DATA(PB5_DATA, PB5MD_00, FORCE_IN),
+       PINMUX_DATA(SDA2_MARK, PB6MD_01),
+       PINMUX_DATA(PINT5_PB_MARK, PB6MD_10),
+       PINMUX_DATA(IRQ5_PB_MARK, PB6MD_11),
+
+       PINMUX_DATA(PB4_DATA, PB4MD_00, FORCE_IN),
+       PINMUX_DATA(SCL2_MARK, PB4MD_01),
+       PINMUX_DATA(PINT4_PB_MARK, PB4MD_10),
+       PINMUX_DATA(IRQ4_PB_MARK, PB4MD_11),
+
+       PINMUX_DATA(PB3_DATA, PB3MD_00, FORCE_IN),
+       PINMUX_DATA(SDA1_MARK, PB3MD_01),
+       PINMUX_DATA(PINT3_PB_MARK, PB3MD_10),
+       PINMUX_DATA(IRQ3_PB_MARK, PB3MD_11),
+
+       PINMUX_DATA(PB2_DATA, PB2MD_00, FORCE_IN),
+       PINMUX_DATA(SCL1_MARK, PB2MD_01),
+       PINMUX_DATA(PINT2_PB_MARK, PB2MD_10),
+       PINMUX_DATA(IRQ2_PB_MARK, PB2MD_11),
+
+       PINMUX_DATA(PB1_DATA, PB1MD_00, FORCE_IN),
+       PINMUX_DATA(SDA0_MARK, PB1MD_01),
+       PINMUX_DATA(PINT1_PB_MARK, PB1MD_10),
+       PINMUX_DATA(IRQ1_PB_MARK, PB1MD_11),
+
+       PINMUX_DATA(PB0_DATA, PB0MD_00, FORCE_IN),
+       PINMUX_DATA(SCL0_MARK, PB0MD_01),
+       PINMUX_DATA(PINT0_PB_MARK, PB0MD_10),
+       PINMUX_DATA(IRQ0_PB_MARK, PB0MD_11),
+
+       /* PC */
+       PINMUX_DATA(PC14_DATA, PC14MD_0, PC14_IN, PC14_OUT),
+       PINMUX_DATA(WAIT_MARK, PC14MD_1),
+
+       PINMUX_DATA(PC13_DATA, PC13MD_0, PC13_IN, PC13_OUT),
+       PINMUX_DATA(RDWR_MARK, PC13MD_1),
+
+       PINMUX_DATA(PC12_DATA, PC12MD_0, PC12_IN, PC12_OUT),
+       PINMUX_DATA(CKE_MARK, PC12MD_1),
+
+       PINMUX_DATA(PC11_DATA, PC11MD_00, PC11_IN, PC11_OUT),
+       PINMUX_DATA(CASU_MARK, PC11MD_01),
+       PINMUX_DATA(BREQ_MARK, PC11MD_10),
+
+       PINMUX_DATA(PC10_DATA, PC10MD_00, PC10_IN, PC10_OUT),
+       PINMUX_DATA(RASU_MARK, PC10MD_01),
+       PINMUX_DATA(BACK_MARK, PC10MD_10),
+
+       PINMUX_DATA(PC9_DATA, PC9MD_0, PC9_IN, PC9_OUT),
+       PINMUX_DATA(CASL_MARK, PC9MD_1),
+
+       PINMUX_DATA(PC8_DATA, PC8MD_0, PC8_IN, PC8_OUT),
+       PINMUX_DATA(RASL_MARK, PC8MD_1),
+
+       PINMUX_DATA(PC7_DATA, PC7MD_0, PC7_IN, PC7_OUT),
+       PINMUX_DATA(WE3_DQMUU_AH_ICIO_WR_MARK, PC7MD_1),
+
+       PINMUX_DATA(PC6_DATA, PC6MD_0, PC6_IN, PC6_OUT),
+       PINMUX_DATA(WE2_DQMUL_ICIORD_MARK, PC6MD_1),
+
+       PINMUX_DATA(PC5_DATA, PC5MD_0, PC5_IN, PC5_OUT),
+       PINMUX_DATA(WE1_DQMLU_WE_MARK, PC5MD_1),
+
+       PINMUX_DATA(PC4_DATA, PC4MD_0, PC4_IN, PC4_OUT),
+       PINMUX_DATA(WE0_DQMLL_MARK, PC4MD_1),
+
+       PINMUX_DATA(PC3_DATA, PC3MD_0, PC3_IN, PC3_OUT),
+       PINMUX_DATA(CS3_MARK, PC3MD_1),
+
+       PINMUX_DATA(PC2_DATA, PC2MD_0, PC2_IN, PC2_OUT),
+       PINMUX_DATA(CS2_MARK, PC2MD_1),
+
+       PINMUX_DATA(PC1_DATA, PC1MD_0, PC1_IN, PC1_OUT),
+       PINMUX_DATA(A1_MARK, PC1MD_1),
+
+       PINMUX_DATA(PC0_DATA, PC0MD_00, PC0_IN, PC0_OUT),
+       PINMUX_DATA(A0_MARK, PC0MD_01),
+       PINMUX_DATA(CS7_MARK, PC0MD_10),
+
+       /* PD */
+       PINMUX_DATA(PD15_DATA, PD15MD_000, PD15_IN, PD15_OUT),
+       PINMUX_DATA(D31_MARK, PD15MD_001),
+       PINMUX_DATA(PINT7_PD_MARK, PD15MD_010),
+       PINMUX_DATA(ADTRG_PD_MARK, PD15MD_100),
+       PINMUX_DATA(TIOC4D_MARK, PD15MD_101),
+
+       PINMUX_DATA(PD14_DATA, PD14MD_000, PD14_IN, PD14_OUT),
+       PINMUX_DATA(D30_MARK, PD14MD_001),
+       PINMUX_DATA(PINT6_PD_MARK, PD14MD_010),
+       PINMUX_DATA(TIOC4C_MARK, PD14MD_101),
+
+       PINMUX_DATA(PD13_DATA, PD13MD_000, PD13_IN, PD13_OUT),
+       PINMUX_DATA(D29_MARK, PD13MD_001),
+       PINMUX_DATA(PINT5_PD_MARK, PD13MD_010),
+       PINMUX_DATA(TEND1_PD_MARK, PD13MD_100),
+       PINMUX_DATA(TIOC4B_MARK, PD13MD_101),
+
+       PINMUX_DATA(PD12_DATA, PD12MD_000, PD12_IN, PD12_OUT),
+       PINMUX_DATA(D28_MARK, PD12MD_001),
+       PINMUX_DATA(PINT4_PD_MARK, PD12MD_010),
+       PINMUX_DATA(DACK1_PD_MARK, PD12MD_100),
+       PINMUX_DATA(TIOC4A_MARK, PD12MD_101),
+
+       PINMUX_DATA(PD11_DATA, PD11MD_000, PD11_IN, PD11_OUT),
+       PINMUX_DATA(D27_MARK, PD11MD_001),
+       PINMUX_DATA(PINT3_PD_MARK, PD11MD_010),
+       PINMUX_DATA(DREQ1_PD_MARK, PD11MD_100),
+       PINMUX_DATA(TIOC3D_MARK, PD11MD_101),
+
+       PINMUX_DATA(PD10_DATA, PD10MD_000, PD10_IN, PD10_OUT),
+       PINMUX_DATA(D26_MARK, PD10MD_001),
+       PINMUX_DATA(PINT2_PD_MARK, PD10MD_010),
+       PINMUX_DATA(TEND0_PD_MARK, PD10MD_100),
+       PINMUX_DATA(TIOC3C_MARK, PD10MD_101),
+
+       PINMUX_DATA(PD9_DATA, PD9MD_000, PD9_IN, PD9_OUT),
+       PINMUX_DATA(D25_MARK, PD9MD_001),
+       PINMUX_DATA(PINT1_PD_MARK, PD9MD_010),
+       PINMUX_DATA(DACK0_PD_MARK, PD9MD_100),
+       PINMUX_DATA(TIOC3B_MARK, PD9MD_101),
+
+       PINMUX_DATA(PD8_DATA, PD8MD_000, PD8_IN, PD8_OUT),
+       PINMUX_DATA(D24_MARK, PD8MD_001),
+       PINMUX_DATA(PINT0_PD_MARK, PD8MD_010),
+       PINMUX_DATA(DREQ0_PD_MARK, PD8MD_100),
+       PINMUX_DATA(TIOC3A_MARK, PD8MD_101),
+
+       PINMUX_DATA(PD7_DATA, PD7MD_000, PD7_IN, PD7_OUT),
+       PINMUX_DATA(D23_MARK, PD7MD_001),
+       PINMUX_DATA(IRQ7_PD_MARK, PD7MD_010),
+       PINMUX_DATA(SCS1_PD_MARK, PD7MD_011),
+       PINMUX_DATA(TCLKD_PD_MARK, PD7MD_100),
+       PINMUX_DATA(TIOC2B_MARK, PD7MD_101),
+
+       PINMUX_DATA(PD6_DATA, PD6MD_000, PD6_IN, PD6_OUT),
+       PINMUX_DATA(D22_MARK, PD6MD_001),
+       PINMUX_DATA(IRQ6_PD_MARK, PD6MD_010),
+       PINMUX_DATA(SSO1_PD_MARK, PD6MD_011),
+       PINMUX_DATA(TCLKC_PD_MARK, PD6MD_100),
+       PINMUX_DATA(TIOC2A_MARK, PD6MD_101),
+
+       PINMUX_DATA(PD5_DATA, PD5MD_000, PD5_IN, PD5_OUT),
+       PINMUX_DATA(D21_MARK, PD5MD_001),
+       PINMUX_DATA(IRQ5_PD_MARK, PD5MD_010),
+       PINMUX_DATA(SSI1_PD_MARK, PD5MD_011),
+       PINMUX_DATA(TCLKB_PD_MARK, PD5MD_100),
+       PINMUX_DATA(TIOC1B_MARK, PD5MD_101),
+
+       PINMUX_DATA(PD4_DATA, PD4MD_000, PD4_IN, PD4_OUT),
+       PINMUX_DATA(D20_MARK, PD4MD_001),
+       PINMUX_DATA(IRQ4_PD_MARK, PD4MD_010),
+       PINMUX_DATA(SSCK1_PD_MARK, PD4MD_011),
+       PINMUX_DATA(TCLKA_PD_MARK, PD4MD_100),
+       PINMUX_DATA(TIOC1A_MARK, PD4MD_101),
+
+       PINMUX_DATA(PD3_DATA, PD3MD_000, PD3_IN, PD3_OUT),
+       PINMUX_DATA(D19_MARK, PD3MD_001),
+       PINMUX_DATA(IRQ3_PD_MARK, PD3MD_010),
+       PINMUX_DATA(SCS0_PD_MARK, PD3MD_011),
+       PINMUX_DATA(DACK3_MARK, PD3MD_100),
+       PINMUX_DATA(TIOC0D_MARK, PD3MD_101),
+
+       PINMUX_DATA(PD2_DATA, PD2MD_000, PD2_IN, PD2_OUT),
+       PINMUX_DATA(D18_MARK, PD2MD_001),
+       PINMUX_DATA(IRQ2_PD_MARK, PD2MD_010),
+       PINMUX_DATA(SSO0_PD_MARK, PD2MD_011),
+       PINMUX_DATA(DREQ3_MARK, PD2MD_100),
+       PINMUX_DATA(TIOC0C_MARK, PD2MD_101),
+
+       PINMUX_DATA(PD1_DATA, PD1MD_000, PD1_IN, PD1_OUT),
+       PINMUX_DATA(D17_MARK, PD1MD_001),
+       PINMUX_DATA(IRQ1_PD_MARK, PD1MD_010),
+       PINMUX_DATA(SSI0_PD_MARK, PD1MD_011),
+       PINMUX_DATA(DACK2_MARK, PD1MD_100),
+       PINMUX_DATA(TIOC0B_MARK, PD1MD_101),
+
+       PINMUX_DATA(PD0_DATA, PD0MD_000, PD0_IN, PD0_OUT),
+       PINMUX_DATA(D16_MARK, PD0MD_001),
+       PINMUX_DATA(IRQ0_PD_MARK, PD0MD_010),
+       PINMUX_DATA(SSCK0_PD_MARK, PD0MD_011),
+       PINMUX_DATA(DREQ2_MARK, PD0MD_100),
+       PINMUX_DATA(TIOC0A_MARK, PD0MD_101),
+
+       /* PE */
+       PINMUX_DATA(PE15_DATA, PE15MD_00, PE15_IN, PE15_OUT),
+       PINMUX_DATA(IOIS16_MARK, PE15MD_01),
+       PINMUX_DATA(RTS3_MARK, PE15MD_11),
+
+       PINMUX_DATA(PE14_DATA, PE14MD_00, PE14_IN, PE14_OUT),
+       PINMUX_DATA(CS1_MARK, PE14MD_01),
+       PINMUX_DATA(CTS3_MARK, PE14MD_11),
+
+       PINMUX_DATA(PE13_DATA, PE13MD_00, PE13_IN, PE13_OUT),
+       PINMUX_DATA(TXD3_MARK, PE13MD_11),
+
+       PINMUX_DATA(PE12_DATA, PE12MD_00, PE12_IN, PE12_OUT),
+       PINMUX_DATA(RXD3_MARK, PE12MD_11),
+
+       PINMUX_DATA(PE11_DATA, PE11MD_000, PE11_IN, PE11_OUT),
+       PINMUX_DATA(CS6_CE1B_MARK, PE11MD_001),
+       PINMUX_DATA(IRQ7_PE_MARK, PE11MD_010),
+       PINMUX_DATA(TEND1_PE_MARK, PE11MD_100),
+
+       PINMUX_DATA(PE10_DATA, PE10MD_000, PE10_IN, PE10_OUT),
+       PINMUX_DATA(CE2B_MARK, PE10MD_001),
+       PINMUX_DATA(IRQ6_PE_MARK, PE10MD_010),
+       PINMUX_DATA(TEND0_PE_MARK, PE10MD_100),
+
+       PINMUX_DATA(PE9_DATA, PE9MD_00, PE9_IN, PE9_OUT),
+       PINMUX_DATA(CS5_CE1A_MARK, PE9MD_01),
+       PINMUX_DATA(IRQ5_PE_MARK, PE9MD_10),
+       PINMUX_DATA(SCK3_MARK, PE9MD_11),
+
+       PINMUX_DATA(PE8_DATA, PE8MD_00, PE8_IN, PE8_OUT),
+       PINMUX_DATA(CE2A_MARK, PE8MD_01),
+       PINMUX_DATA(IRQ4_PE_MARK, PE8MD_10),
+       PINMUX_DATA(SCK2_MARK, PE8MD_11),
+
+       PINMUX_DATA(PE7_DATA, PE7MD_000, PE7_IN, PE7_OUT),
+       PINMUX_DATA(FRAME_MARK, PE7MD_001),
+       PINMUX_DATA(IRQ3_PE_MARK, PE7MD_010),
+       PINMUX_DATA(TXD2_MARK, PE7MD_011),
+       PINMUX_DATA(DACK1_PE_MARK, PE7MD_100),
+
+       PINMUX_DATA(PE6_DATA, PE6MD_000, PE6_IN, PE6_OUT),
+       PINMUX_DATA(A25_MARK, PE6MD_001),
+       PINMUX_DATA(IRQ2_PE_MARK, PE6MD_010),
+       PINMUX_DATA(RXD2_MARK, PE6MD_011),
+       PINMUX_DATA(DREQ1_PE_MARK, PE6MD_100),
+
+       PINMUX_DATA(PE5_DATA, PE5MD_000, PE5_IN, PE5_OUT),
+       PINMUX_DATA(A24_MARK, PE5MD_001),
+       PINMUX_DATA(IRQ1_PE_MARK, PE5MD_010),
+       PINMUX_DATA(TXD1_MARK, PE5MD_011),
+       PINMUX_DATA(DACK0_PE_MARK, PE5MD_100),
+
+       PINMUX_DATA(PE4_DATA, PE4MD_000, PE4_IN, PE4_OUT),
+       PINMUX_DATA(A23_MARK, PE4MD_001),
+       PINMUX_DATA(IRQ0_PE_MARK, PE4MD_010),
+       PINMUX_DATA(RXD1_MARK, PE4MD_011),
+       PINMUX_DATA(DREQ0_PE_MARK, PE4MD_100),
+
+       PINMUX_DATA(PE3_DATA, PE3MD_00, PE3_IN, PE3_OUT),
+       PINMUX_DATA(A22_MARK, PE3MD_01),
+       PINMUX_DATA(SCK1_MARK, PE3MD_11),
+
+       PINMUX_DATA(PE2_DATA, PE2MD_00, PE2_IN, PE2_OUT),
+       PINMUX_DATA(A21_MARK, PE2MD_01),
+       PINMUX_DATA(SCK0_MARK, PE2MD_11),
+
+       PINMUX_DATA(PE1_DATA, PE1MD_00, PE1_IN, PE1_OUT),
+       PINMUX_DATA(CS4_MARK, PE1MD_01),
+       PINMUX_DATA(MRES_MARK, PE1MD_10),
+       PINMUX_DATA(TXD0_MARK, PE1MD_11),
+
+       PINMUX_DATA(PE0_DATA, PE0MD_000, PE0_IN, PE0_OUT),
+       PINMUX_DATA(BS_MARK, PE0MD_001),
+       PINMUX_DATA(RXD0_MARK, PE0MD_011),
+       PINMUX_DATA(ADTRG_PE_MARK, PE0MD_100),
+
+       /* PF */
+       PINMUX_DATA(PF30_DATA, PF30MD_0, PF30_IN, PF30_OUT),
+       PINMUX_DATA(AUDIO_CLK_MARK, PF30MD_1),
+
+       PINMUX_DATA(PF29_DATA, PF29MD_0, PF29_IN, PF29_OUT),
+       PINMUX_DATA(SSIDATA3_MARK, PF29MD_1),
+
+       PINMUX_DATA(PF28_DATA, PF28MD_0, PF28_IN, PF28_OUT),
+       PINMUX_DATA(SSIWS3_MARK, PF28MD_1),
+
+       PINMUX_DATA(PF27_DATA, PF27MD_0, PF27_IN, PF27_OUT),
+       PINMUX_DATA(SSISCK3_MARK, PF27MD_1),
+
+       PINMUX_DATA(PF26_DATA, PF26MD_0, PF26_IN, PF26_OUT),
+       PINMUX_DATA(SSIDATA2_MARK, PF26MD_1),
+
+       PINMUX_DATA(PF25_DATA, PF25MD_0, PF25_IN, PF25_OUT),
+       PINMUX_DATA(SSIWS2_MARK, PF25MD_1),
+
+       PINMUX_DATA(PF24_DATA, PF24MD_0, PF24_IN, PF24_OUT),
+       PINMUX_DATA(SSISCK2_MARK, PF24MD_1),
+
+       PINMUX_DATA(PF23_DATA, PF23MD_00, PF23_IN, PF23_OUT),
+       PINMUX_DATA(SSIDATA1_MARK, PF23MD_01),
+       PINMUX_DATA(LCD_VEPWC_MARK, PF23MD_10),
+
+       PINMUX_DATA(PF22_DATA, PF22MD_00, PF22_IN, PF22_OUT),
+       PINMUX_DATA(SSIWS1_MARK, PF22MD_01),
+       PINMUX_DATA(LCD_VCPWC_MARK, PF22MD_10),
+
+       PINMUX_DATA(PF21_DATA, PF21MD_00, PF21_IN, PF21_OUT),
+       PINMUX_DATA(SSISCK1_MARK, PF21MD_01),
+       PINMUX_DATA(LCD_CLK_MARK, PF21MD_10),
+
+       PINMUX_DATA(PF20_DATA, PF20MD_00, PF20_IN, PF20_OUT),
+       PINMUX_DATA(SSIDATA0_MARK, PF20MD_01),
+       PINMUX_DATA(LCD_FLM_MARK, PF20MD_10),
+
+       PINMUX_DATA(PF19_DATA, PF19MD_00, PF19_IN, PF19_OUT),
+       PINMUX_DATA(SSIWS0_MARK, PF19MD_01),
+       PINMUX_DATA(LCD_M_DISP_MARK, PF19MD_10),
+
+       PINMUX_DATA(PF18_DATA, PF18MD_00, PF18_IN, PF18_OUT),
+       PINMUX_DATA(SSISCK0_MARK, PF18MD_01),
+       PINMUX_DATA(LCD_CL2_MARK, PF18MD_10),
+
+       PINMUX_DATA(PF17_DATA, PF17MD_00, PF17_IN, PF17_OUT),
+       PINMUX_DATA(FCE_MARK, PF17MD_01),
+       PINMUX_DATA(LCD_CL1_MARK, PF17MD_10),
+
+       PINMUX_DATA(PF16_DATA, PF16MD_00, PF16_IN, PF16_OUT),
+       PINMUX_DATA(FRB_MARK, PF16MD_01),
+       PINMUX_DATA(LCD_DON_MARK, PF16MD_10),
+
+       PINMUX_DATA(PF15_DATA, PF15MD_00, PF15_IN, PF15_OUT),
+       PINMUX_DATA(NAF7_MARK, PF15MD_01),
+       PINMUX_DATA(LCD_DATA15_MARK, PF15MD_10),
+
+       PINMUX_DATA(PF14_DATA, PF14MD_00, PF14_IN, PF14_OUT),
+       PINMUX_DATA(NAF6_MARK, PF14MD_01),
+       PINMUX_DATA(LCD_DATA14_MARK, PF14MD_10),
+
+       PINMUX_DATA(PF13_DATA, PF13MD_00, PF13_IN, PF13_OUT),
+       PINMUX_DATA(NAF5_MARK, PF13MD_01),
+       PINMUX_DATA(LCD_DATA13_MARK, PF13MD_10),
+
+       PINMUX_DATA(PF12_DATA, PF12MD_00, PF12_IN, PF12_OUT),
+       PINMUX_DATA(NAF4_MARK, PF12MD_01),
+       PINMUX_DATA(LCD_DATA12_MARK, PF12MD_10),
+
+       PINMUX_DATA(PF11_DATA, PF11MD_00, PF11_IN, PF11_OUT),
+       PINMUX_DATA(NAF3_MARK, PF11MD_01),
+       PINMUX_DATA(LCD_DATA11_MARK, PF11MD_10),
+
+       PINMUX_DATA(PF10_DATA, PF10MD_00, PF10_IN, PF10_OUT),
+       PINMUX_DATA(NAF2_MARK, PF10MD_01),
+       PINMUX_DATA(LCD_DATA10_MARK, PF10MD_10),
+
+       PINMUX_DATA(PF9_DATA, PF9MD_00, PF9_IN, PF9_OUT),
+       PINMUX_DATA(NAF1_MARK, PF9MD_01),
+       PINMUX_DATA(LCD_DATA9_MARK, PF9MD_10),
+
+       PINMUX_DATA(PF8_DATA, PF8MD_00, PF8_IN, PF8_OUT),
+       PINMUX_DATA(NAF0_MARK, PF8MD_01),
+       PINMUX_DATA(LCD_DATA8_MARK, PF8MD_10),
+
+       PINMUX_DATA(PF7_DATA, PF7MD_00, PF7_IN, PF7_OUT),
+       PINMUX_DATA(FSC_MARK, PF7MD_01),
+       PINMUX_DATA(LCD_DATA7_MARK, PF7MD_10),
+       PINMUX_DATA(SCS1_PF_MARK, PF7MD_11),
+
+       PINMUX_DATA(PF6_DATA, PF6MD_00, PF6_IN, PF6_OUT),
+       PINMUX_DATA(FOE_MARK, PF6MD_01),
+       PINMUX_DATA(LCD_DATA6_MARK, PF6MD_10),
+       PINMUX_DATA(SSO1_PF_MARK, PF6MD_11),
+
+       PINMUX_DATA(PF5_DATA, PF5MD_00, PF5_IN, PF5_OUT),
+       PINMUX_DATA(FCDE_MARK, PF5MD_01),
+       PINMUX_DATA(LCD_DATA5_MARK, PF5MD_10),
+       PINMUX_DATA(SSI1_PF_MARK, PF5MD_11),
+
+       PINMUX_DATA(PF4_DATA, PF4MD_00, PF4_IN, PF4_OUT),
+       PINMUX_DATA(FWE_MARK, PF4MD_01),
+       PINMUX_DATA(LCD_DATA4_MARK, PF4MD_10),
+       PINMUX_DATA(SSCK1_PF_MARK, PF4MD_11),
+
+       PINMUX_DATA(PF3_DATA, PF3MD_00, PF3_IN, PF3_OUT),
+       PINMUX_DATA(TCLKD_PF_MARK, PF3MD_01),
+       PINMUX_DATA(LCD_DATA3_MARK, PF3MD_10),
+       PINMUX_DATA(SCS0_PF_MARK, PF3MD_11),
+
+       PINMUX_DATA(PF2_DATA, PF2MD_00, PF2_IN, PF2_OUT),
+       PINMUX_DATA(TCLKC_PF_MARK, PF2MD_01),
+       PINMUX_DATA(LCD_DATA2_MARK, PF2MD_10),
+       PINMUX_DATA(SSO0_PF_MARK, PF2MD_11),
+
+       PINMUX_DATA(PF1_DATA, PF1MD_00, PF1_IN, PF1_OUT),
+       PINMUX_DATA(TCLKB_PF_MARK, PF1MD_01),
+       PINMUX_DATA(LCD_DATA1_MARK, PF1MD_10),
+       PINMUX_DATA(SSI0_PF_MARK, PF1MD_11),
+
+       PINMUX_DATA(PF0_DATA, PF0MD_00, PF0_IN, PF0_OUT),
+       PINMUX_DATA(TCLKA_PF_MARK, PF0MD_01),
+       PINMUX_DATA(LCD_DATA0_MARK, PF0MD_10),
+       PINMUX_DATA(SSCK0_PF_MARK, PF0MD_11),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+
+       /* PA */
+       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
+       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
+       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
+       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
+       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
+       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
+       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
+       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
+
+       /* PB */
+       PINMUX_GPIO(GPIO_PB12, PB12_DATA),
+       PINMUX_GPIO(GPIO_PB11, PB11_DATA),
+       PINMUX_GPIO(GPIO_PB10, PB10_DATA),
+       PINMUX_GPIO(GPIO_PB9, PB9_DATA),
+       PINMUX_GPIO(GPIO_PB8, PB8_DATA),
+       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
+       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
+       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
+       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
+       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
+       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
+       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
+       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
+
+       /* PC */
+       PINMUX_GPIO(GPIO_PC14, PC14_DATA),
+       PINMUX_GPIO(GPIO_PC13, PC13_DATA),
+       PINMUX_GPIO(GPIO_PC12, PC12_DATA),
+       PINMUX_GPIO(GPIO_PC11, PC11_DATA),
+       PINMUX_GPIO(GPIO_PC10, PC10_DATA),
+       PINMUX_GPIO(GPIO_PC9, PC9_DATA),
+       PINMUX_GPIO(GPIO_PC8, PC8_DATA),
+       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
+       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
+       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
+       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
+       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
+       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
+       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
+       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
+
+       /* PD */
+       PINMUX_GPIO(GPIO_PD15, PD15_DATA),
+       PINMUX_GPIO(GPIO_PD14, PD14_DATA),
+       PINMUX_GPIO(GPIO_PD13, PD13_DATA),
+       PINMUX_GPIO(GPIO_PD12, PD12_DATA),
+       PINMUX_GPIO(GPIO_PD11, PD11_DATA),
+       PINMUX_GPIO(GPIO_PD10, PD10_DATA),
+       PINMUX_GPIO(GPIO_PD9, PD9_DATA),
+       PINMUX_GPIO(GPIO_PD8, PD8_DATA),
+       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
+       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
+       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
+       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
+       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
+       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
+       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
+       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
+
+       /* PE */
+       PINMUX_GPIO(GPIO_PE15, PE15_DATA),
+       PINMUX_GPIO(GPIO_PE14, PE14_DATA),
+       PINMUX_GPIO(GPIO_PE13, PE13_DATA),
+       PINMUX_GPIO(GPIO_PE12, PE12_DATA),
+       PINMUX_GPIO(GPIO_PE11, PE11_DATA),
+       PINMUX_GPIO(GPIO_PE10, PE10_DATA),
+       PINMUX_GPIO(GPIO_PE9, PE9_DATA),
+       PINMUX_GPIO(GPIO_PE8, PE8_DATA),
+       PINMUX_GPIO(GPIO_PE7, PE7_DATA),
+       PINMUX_GPIO(GPIO_PE6, PE6_DATA),
+       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
+       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
+       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
+       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
+       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
+       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
+
+       /* PF */
+       PINMUX_GPIO(GPIO_PF30, PF30_DATA),
+       PINMUX_GPIO(GPIO_PF29, PF29_DATA),
+       PINMUX_GPIO(GPIO_PF28, PF28_DATA),
+       PINMUX_GPIO(GPIO_PF27, PF27_DATA),
+       PINMUX_GPIO(GPIO_PF26, PF26_DATA),
+       PINMUX_GPIO(GPIO_PF25, PF25_DATA),
+       PINMUX_GPIO(GPIO_PF24, PF24_DATA),
+       PINMUX_GPIO(GPIO_PF23, PF23_DATA),
+       PINMUX_GPIO(GPIO_PF22, PF22_DATA),
+       PINMUX_GPIO(GPIO_PF21, PF21_DATA),
+       PINMUX_GPIO(GPIO_PF20, PF20_DATA),
+       PINMUX_GPIO(GPIO_PF19, PF19_DATA),
+       PINMUX_GPIO(GPIO_PF18, PF18_DATA),
+       PINMUX_GPIO(GPIO_PF17, PF17_DATA),
+       PINMUX_GPIO(GPIO_PF16, PF16_DATA),
+       PINMUX_GPIO(GPIO_PF15, PF15_DATA),
+       PINMUX_GPIO(GPIO_PF14, PF14_DATA),
+       PINMUX_GPIO(GPIO_PF13, PF13_DATA),
+       PINMUX_GPIO(GPIO_PF12, PF12_DATA),
+       PINMUX_GPIO(GPIO_PF11, PF11_DATA),
+       PINMUX_GPIO(GPIO_PF10, PF10_DATA),
+       PINMUX_GPIO(GPIO_PF9, PF9_DATA),
+       PINMUX_GPIO(GPIO_PF8, PF8_DATA),
+       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
+       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
+       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
+       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
+       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
+       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
+       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
+       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
+
+       /* INTC */
+       PINMUX_GPIO(GPIO_FN_PINT7_PB, PINT7_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT6_PB, PINT6_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT5_PB, PINT5_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT4_PB, PINT4_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT3_PB, PINT3_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT2_PB, PINT2_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT1_PB, PINT1_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT0_PB, PINT0_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT7_PD, PINT7_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT6_PD, PINT6_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT5_PD, PINT5_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT4_PD, PINT4_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT3_PD, PINT3_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT2_PD, PINT2_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT1_PD, PINT1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT0_PD, PINT0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ7_PB, IRQ7_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6_PB, IRQ6_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5_PB, IRQ5_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4_PB, IRQ4_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_PB, IRQ3_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_PB, IRQ2_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PB, IRQ1_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PB, IRQ0_PB_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ7_PD, IRQ7_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6_PD, IRQ6_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5_PD, IRQ5_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4_PD, IRQ4_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_PD, IRQ3_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_PD, IRQ2_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PD, IRQ1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PD, IRQ0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ7_PE, IRQ7_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6_PE, IRQ6_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5_PE, IRQ5_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4_PE, IRQ4_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_PE, IRQ3_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_PE, IRQ2_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PE, IRQ1_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PE, IRQ0_PE_MARK),
+
+       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQOUT, IRQOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_REFOUT, REFOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQOUT_REFOUT, IRQOUT_REFOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_UBCTRG, UBCTRG_MARK),
+
+       /* CAN */
+       PINMUX_GPIO(GPIO_FN_CTX1, CTX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX1, CRX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CTX0, CTX0_MARK),
+       PINMUX_GPIO(GPIO_FN_CTX0_CTX1, CTX0_CTX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX0, CRX0_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX0_CRX1, CRX0_CRX1_MARK),
+
+       /* IIC3 */
+       PINMUX_GPIO(GPIO_FN_SDA3, SDA3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL3, SCL3_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
+
+       /* DMAC */
+       PINMUX_GPIO(GPIO_FN_TEND0_PD, TEND0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND0_PE, TEND0_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0_PD, DACK0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0_PE, DACK0_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0_PD, DREQ0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0_PE, DREQ0_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND1_PD, TEND1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND1_PE, TEND1_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK1_PD, DACK1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK1_PE, DACK1_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1_PD, DREQ1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1_PE, DREQ1_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK2, DACK2_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ2, DREQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK3, DACK3_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ3, DREQ3_MARK),
+
+       /* ADC */
+       PINMUX_GPIO(GPIO_FN_ADTRG_PD, ADTRG_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_ADTRG_PE, ADTRG_PE_MARK),
+
+       /* BSC */
+       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
+       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
+       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
+       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
+       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
+       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
+       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
+       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
+       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
+       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
+       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
+       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
+       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
+       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
+       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
+       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
+       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
+       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
+       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
+       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
+       PINMUX_GPIO(GPIO_FN_MRES, MRES_MARK),
+       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_CS1, CS1_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6_CE1B, CS6_CE1B_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5_CE1A, CS5_CE1A_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_FRAME, FRAME_MARK),
+       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
+       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
+       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
+       PINMUX_GPIO(GPIO_FN_CASU, CASU_MARK),
+       PINMUX_GPIO(GPIO_FN_BREQ, BREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_RASU, RASU_MARK),
+       PINMUX_GPIO(GPIO_FN_BACK, BACK_MARK),
+       PINMUX_GPIO(GPIO_FN_CASL, CASL_MARK),
+       PINMUX_GPIO(GPIO_FN_RASL, RASL_MARK),
+       PINMUX_GPIO(GPIO_FN_WE3_DQMUU_AH_ICIO_WR, WE3_DQMUU_AH_ICIO_WR_MARK),
+       PINMUX_GPIO(GPIO_FN_WE2_DQMUL_ICIORD, WE2_DQMUL_ICIORD_MARK),
+       PINMUX_GPIO(GPIO_FN_WE1_DQMLU_WE, WE1_DQMLU_WE_MARK),
+       PINMUX_GPIO(GPIO_FN_WE0_DQMLL, WE0_DQMLL_MARK),
+       PINMUX_GPIO(GPIO_FN_CS3, CS3_MARK),
+       PINMUX_GPIO(GPIO_FN_CS2, CS2_MARK),
+       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
+       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
+       PINMUX_GPIO(GPIO_FN_CS7, CS7_MARK),
+
+       /* TMU */
+       PINMUX_GPIO(GPIO_FN_TIOC4D, TIOC4D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4C, TIOC4C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4B, TIOC4B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4A, TIOC4A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3D, TIOC3D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3C, TIOC3C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3B, TIOC3B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3A, TIOC3A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC2B, TIOC2B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC1B, TIOC1B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC2A, TIOC2A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC1A, TIOC1A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0D, TIOC0D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0C, TIOC0C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0B, TIOC0B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0A, TIOC0A_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKD_PD, TCLKD_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKC_PD, TCLKC_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKB_PD, TCLKB_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKA_PD, TCLKA_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKD_PF, TCLKD_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKC_PF, TCLKC_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKB_PF, TCLKB_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKA_PF, TCLKA_PF_MARK),
+
+       /* SSU */
+       PINMUX_GPIO(GPIO_FN_SCS0_PD, SCS0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SSO0_PD, SSO0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_PD, SSI0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SSCK0_PD, SSCK0_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCS0_PF, SCS0_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_SSO0_PF, SSO0_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_PF, SSI0_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_SSCK0_PF, SSCK0_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_SCS1_PD, SCS1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SSO1_PD, SSO1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_PD, SSI1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SSCK1_PD, SSCK1_PD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCS1_PF, SCS1_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_SSO1_PF, SSO1_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_PF, SSI1_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_SSCK1_PF, SSCK1_PF_MARK),
+
+       /* SCIF */
+       PINMUX_GPIO(GPIO_FN_TXD0, TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD0, RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK0, SCK0_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD1, TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD1, RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK1, SCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS3, RTS3_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS3, CTS3_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
+
+       /* SSI */
+       PINMUX_GPIO(GPIO_FN_AUDIO_CLK, AUDIO_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA3, SSIDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS3, SSIWS3_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK3, SSISCK3_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA2, SSIDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS2, SSIWS2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK2, SSISCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA1, SSIDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS1, SSIWS1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK1, SSISCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA0, SSIDATA0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS0, SSIWS0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK0, SSISCK0_MARK),
+
+       /* FLCTL */
+       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
+       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF7, NAF7_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF6, NAF6_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF5, NAF5_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF4, NAF4_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF3, NAF3_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF2, NAF2_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF1, NAF1_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF0, NAF0_MARK),
+       PINMUX_GPIO(GPIO_FN_FSC, FSC_MARK),
+       PINMUX_GPIO(GPIO_FN_FOE, FOE_MARK),
+       PINMUX_GPIO(GPIO_FN_FCDE, FCDE_MARK),
+       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
+
+       /* LCDC */
+       PINMUX_GPIO(GPIO_FN_LCD_VEPWC, LCD_VEPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_VCPWC, LCD_VCPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_CLK, LCD_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_FLM, LCD_FLM_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_CL2, LCD_CL2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_CL1, LCD_CL1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DON, LCD_DON_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA15, LCD_DATA15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA14, LCD_DATA14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA13, LCD_DATA13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA12, LCD_DATA12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA11, LCD_DATA11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA10, LCD_DATA10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA9, LCD_DATA9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA8, LCD_DATA8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA7, LCD_DATA7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA6, LCD_DATA6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA5, LCD_DATA5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA4, LCD_DATA4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA3, LCD_DATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA2, LCD_DATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA1, LCD_DATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA0, LCD_DATA0_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PBIORL", 0xfffe3886, 16, 1) {
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PB11_IN, PB11_OUT,
+               PB10_IN, PB10_OUT,
+               PB9_IN, PB9_OUT,
+               PB8_IN, PB8_OUT,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCRL4", 0xfffe3890, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCRL3", 0xfffe3892, 16, 4) {
+               PB11MD_0, PB11MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB10MD_0, PB10MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB9MD_00, PB9MD_01, PB9MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB8MD_00, PB8MD_01, PB8MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCRL2", 0xfffe3894, 16, 4) {
+               PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCRL1", 0xfffe3896, 16, 4) {
+               PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB0MD_00, PB0MD_01, PB0MD_10, PB0MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("IFCR", 0xfffe38a2, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB12IRQ_00, PB12IRQ_01, PB12IRQ_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCIORL", 0xfffe3906, 16, 1) {
+               0, 0,
+               PC14_IN, PC14_OUT,
+               PC13_IN, PC13_OUT,
+               PC12_IN, PC12_OUT,
+               PC11_IN, PC11_OUT,
+               PC10_IN, PC10_OUT,
+               PC9_IN, PC9_OUT,
+               PC8_IN, PC8_OUT,
+               PC7_IN, PC7_OUT,
+               PC6_IN, PC6_OUT,
+               PC5_IN, PC5_OUT,
+               PC4_IN, PC4_OUT,
+               PC3_IN, PC3_OUT,
+               PC2_IN, PC2_OUT,
+               PC1_IN, PC1_OUT,
+               PC0_IN, PC0_OUT }
+       },
+       { PINMUX_CFG_REG("PCCRL4", 0xfffe3910, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC14MD_0, PC14MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC13MD_0, PC13MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC12MD_0, PC12MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCCRL3", 0xfffe3912, 16, 4) {
+               PC11MD_00, PC11MD_01, PC11MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC10MD_00, PC10MD_01, PC10MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC9MD_0, PC9MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC8MD_0, PC8MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCCRL2", 0xfffe3914, 16, 4) {
+               PC7MD_0, PC7MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC6MD_0, PC6MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC5MD_0, PC5MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC4MD_0, PC4MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCCRL1", 0xfffe3916, 16, 4) {
+               PC3MD_0, PC3MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC2MD_0, PC2MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC1MD_0, PC1MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC0MD_00, PC0MD_01, PC0MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDIORL", 0xfffe3986, 16, 1) {
+               PD15_IN, PD15_OUT,
+               PD14_IN, PD14_OUT,
+               PD13_IN, PD13_OUT,
+               PD12_IN, PD12_OUT,
+               PD11_IN, PD11_OUT,
+               PD10_IN, PD10_OUT,
+               PD9_IN, PD9_OUT,
+               PD8_IN, PD8_OUT,
+               PD7_IN, PD7_OUT,
+               PD6_IN, PD6_OUT,
+               PD5_IN, PD5_OUT,
+               PD4_IN, PD4_OUT,
+               PD3_IN, PD3_OUT,
+               PD2_IN, PD2_OUT,
+               PD1_IN, PD1_OUT,
+               PD0_IN, PD0_OUT }
+       },
+       { PINMUX_CFG_REG("PDCRL4", 0xfffe3990, 16, 4) {
+               PD15MD_000, PD15MD_001, PD15MD_010, 0,
+               PD15MD_100, PD15MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD14MD_000, PD14MD_001, PD14MD_010, 0,
+               0, PD14MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD13MD_000, PD13MD_001, PD13MD_010, 0,
+               PD13MD_100, PD13MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD12MD_000, PD12MD_001, PD12MD_010, 0,
+               PD12MD_100, PD12MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCRL3", 0xfffe3992, 16, 4) {
+               PD11MD_000, PD11MD_001, PD11MD_010, 0,
+               PD11MD_100, PD11MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD10MD_000, PD10MD_001, PD10MD_010, 0,
+               PD10MD_100, PD10MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD9MD_000, PD9MD_001, PD9MD_010, 0,
+               PD9MD_100, PD9MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD8MD_000, PD8MD_001, PD8MD_010, 0,
+               PD8MD_100, PD8MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCRL2", 0xfffe3994, 16, 4) {
+               PD7MD_000, PD7MD_001, PD7MD_010, PD7MD_011,
+               PD7MD_100, PD7MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD6MD_000, PD6MD_001, PD6MD_010, PD6MD_011,
+               PD6MD_100, PD6MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD5MD_000, PD5MD_001, PD5MD_010, PD5MD_011,
+               PD5MD_100, PD5MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD4MD_000, PD4MD_001, PD4MD_010, PD4MD_011,
+               PD4MD_100, PD4MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCRL1", 0xfffe3996, 16, 4) {
+               PD3MD_000, PD3MD_001, PD3MD_010, PD3MD_011,
+               PD3MD_100, PD3MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD2MD_000, PD2MD_001, PD2MD_010, PD2MD_011,
+               PD2MD_100, PD2MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD1MD_000, PD1MD_001, PD1MD_010, PD1MD_011,
+               PD1MD_100, PD1MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD0MD_000, PD0MD_001, PD0MD_010, PD0MD_011,
+               PD0MD_100, PD0MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PEIORL", 0xfffe3a06, 16, 1) {
+               PE15_IN, PE15_OUT,
+               PE14_IN, PE14_OUT,
+               PE13_IN, PE13_OUT,
+               PE12_IN, PE12_OUT,
+               PE11_IN, PE11_OUT,
+               PE10_IN, PE10_OUT,
+               PE9_IN, PE9_OUT,
+               PE8_IN, PE8_OUT,
+               PE7_IN, PE7_OUT,
+               PE6_IN, PE6_OUT,
+               PE5_IN, PE5_OUT,
+               PE4_IN, PE4_OUT,
+               PE3_IN, PE3_OUT,
+               PE2_IN, PE2_OUT,
+               PE1_IN, PE1_OUT,
+               PE0_IN, PE0_OUT }
+       },
+       { PINMUX_CFG_REG("PECRL4", 0xfffe3a10, 16, 4) {
+               PE15MD_00, PE15MD_01, 0, PE15MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE14MD_00, PE14MD_01, 0, PE14MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE13MD_00, 0, 0, PE13MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE12MD_00, 0, 0, PE12MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PECRL3", 0xfffe3a12, 16, 4) {
+               PE11MD_000, PE11MD_001, PE11MD_010, 0,
+               PE11MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE10MD_000, PE10MD_001, PE10MD_010, 0,
+               PE10MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE9MD_00, PE9MD_01, PE9MD_10, PE9MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE8MD_00, PE8MD_01, PE8MD_10, PE8MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PECRL2", 0xfffe3a14, 16, 4) {
+               PE7MD_000, PE7MD_001, PE7MD_010, PE7MD_011,
+               PE7MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE6MD_000, PE6MD_001, PE6MD_010, PE6MD_011,
+               PE6MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE5MD_000, PE5MD_001, PE5MD_010, PE5MD_011,
+               PE5MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE4MD_000, PE4MD_001, PE4MD_010, PE4MD_011,
+               PE4MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PECRL1", 0xfffe3a16, 16, 4) {
+               PE3MD_00, PE3MD_01, 0, PE3MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE2MD_00, PE2MD_01, 0, PE2MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE1MD_00, PE1MD_01, PE1MD_10, PE1MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE0MD_000, PE0MD_001, 0, PE0MD_011,
+               PE0MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFIORH", 0xfffe3a84, 16, 1) {
+               0, 0,
+               PF30_IN, PF30_OUT,
+               PF29_IN, PF29_OUT,
+               PF28_IN, PF28_OUT,
+               PF27_IN, PF27_OUT,
+               PF26_IN, PF26_OUT,
+               PF25_IN, PF25_OUT,
+               PF24_IN, PF24_OUT,
+               PF23_IN, PF23_OUT,
+               PF22_IN, PF22_OUT,
+               PF21_IN, PF21_OUT,
+               PF20_IN, PF20_OUT,
+               PF19_IN, PF19_OUT,
+               PF18_IN, PF18_OUT,
+               PF17_IN, PF17_OUT,
+               PF16_IN, PF16_OUT }
+       },
+       { PINMUX_CFG_REG("PFIORL", 0xfffe3a86, 16, 1) {
+               PF15_IN, PF15_OUT,
+               PF14_IN, PF14_OUT,
+               PF13_IN, PF13_OUT,
+               PF12_IN, PF12_OUT,
+               PF11_IN, PF11_OUT,
+               PF10_IN, PF10_OUT,
+               PF9_IN, PF9_OUT,
+               PF8_IN, PF8_OUT,
+               PF7_IN, PF7_OUT,
+               PF6_IN, PF6_OUT,
+               PF5_IN, PF5_OUT,
+               PF4_IN, PF4_OUT,
+               PF3_IN, PF3_OUT,
+               PF2_IN, PF2_OUT,
+               PF1_IN, PF1_OUT,
+               PF0_IN, PF0_OUT }
+       },
+       { PINMUX_CFG_REG("PFCRH4", 0xfffe3a88, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF30MD_0, PF30MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF29MD_0, PF29MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF28MD_0, PF28MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCRH3", 0xfffe3a8a, 16, 4) {
+               PF27MD_0, PF27MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF26MD_0, PF26MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF25MD_0, PF25MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF24MD_0, PF24MD_1,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCRH2", 0xfffe3a8c, 16, 4) {
+               PF23MD_00, PF23MD_01, PF23MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF22MD_00, PF22MD_01, PF22MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF21MD_00, PF21MD_01, PF21MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF20MD_00, PF20MD_01, PF20MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCRH1", 0xfffe3a8e, 16, 4) {
+               PF19MD_00, PF19MD_01, PF19MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF18MD_00, PF18MD_01, PF18MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF17MD_00, PF17MD_01, PF17MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF16MD_00, PF16MD_01, PF16MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCRL4", 0xfffe3a90, 16, 4) {
+               PF15MD_00, PF15MD_01, PF15MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF14MD_00, PF14MD_01, PF14MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF13MD_00, PF13MD_01, PF13MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF12MD_00, PF12MD_01, PF12MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCRL3", 0xfffe3a92, 16, 4) {
+               PF11MD_00, PF11MD_01, PF11MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF10MD_00, PF10MD_01, PF10MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF9MD_00, PF9MD_01, PF9MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF8MD_00, PF8MD_01, PF8MD_10, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCRL2", 0xfffe3a94, 16, 4) {
+               PF7MD_00, PF7MD_01, PF7MD_10, PF7MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF6MD_00, PF6MD_01, PF6MD_10, PF6MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF5MD_00, PF5MD_01, PF5MD_10, PF5MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF4MD_00, PF4MD_01, PF4MD_10, PF4MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCRL1", 0xfffe3a96, 16, 4) {
+               PF3MD_00, PF3MD_01, PF3MD_10, PF3MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF2MD_00, PF2MD_01, PF2MD_10, PF2MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF1MD_00, PF1MD_01, PF1MD_10, PF1MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF0MD_00, PF0MD_01, PF0MD_10, PF0MD_11,
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADRL", 0xfffe3802, 16) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDRL", 0xfffe3882, 16) {
+               0, 0, 0, PB12_DATA,
+               PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
+               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDRL", 0xfffe3902, 16) {
+               0, PC14_DATA, PC13_DATA, PC12_DATA,
+               PC11_DATA, PC10_DATA, PC9_DATA, PC8_DATA,
+               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDRL", 0xfffe3982, 16) {
+               PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
+               PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
+               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDRL", 0xfffe3a02, 16) {
+               PE15_DATA, PE14_DATA, PE13_DATA, PE12_DATA,
+               PE11_DATA, PE10_DATA, PE9_DATA, PE8_DATA,
+               PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
+               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
+       },
+       { PINMUX_DATA_REG("PFDRH", 0xfffe3a80, 16) {
+               0, PF30_DATA, PF29_DATA, PF28_DATA,
+               PF27_DATA, PF26_DATA, PF25_DATA, PF24_DATA,
+               PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
+               PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA }
+       },
+       { PINMUX_DATA_REG("PFDRL", 0xfffe3a82, 16) {
+               PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
+               PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
+               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7203_pinmux_info = {
+       .name = "sh7203_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END, FORCE_IN },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END, FORCE_OUT },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PA7,
+       .last_gpio = GPIO_FN_LCD_DATA0,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7264.c b/drivers/pinctrl/sh-pfc/pfc-sh7264.c
new file mode 100644 (file)
index 0000000..2ba5639
--- /dev/null
@@ -0,0 +1,2131 @@
+/*
+ * SH7264 Pinmux
+ *
+ *  Copyright (C) 2012  Renesas Electronics Europe Ltd
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/kernel.h>
+#include <linux/gpio.h>
+#include <cpu/sh7264.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       /* Port A */
+       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
+       /* Port B */
+       PB22_DATA, PB21_DATA, PB20_DATA,
+       PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA,
+       PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
+       PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
+       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+       PB3_DATA, PB2_DATA, PB1_DATA,
+       /* Port C */
+       PC10_DATA, PC9_DATA, PC8_DATA,
+       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
+       /* Port D */
+       PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
+       PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
+       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
+       /* Port E */
+       PE5_DATA, PE4_DATA,
+       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
+       /* Port F */
+       PF12_DATA,
+       PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
+       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
+       /* Port G */
+       PG24_DATA,
+       PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
+       PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA,
+       PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
+       PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
+       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
+       /* Port H */
+       /* NOTE - Port H does not have a Data Register, but PH Data is
+          connected to PH Port Register */
+       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
+       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
+       /* Port I - not on device */
+       /* Port J */
+       PJ12_DATA,
+       PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
+       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+       PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA,
+       /* Port K */
+       PK12_DATA,
+       PK11_DATA, PK10_DATA, PK9_DATA, PK8_DATA,
+       PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
+       PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       FORCE_IN,
+       /* Port A */
+       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
+       /* Port B */
+       PB22_IN, PB21_IN, PB20_IN,
+       PB19_IN, PB18_IN, PB17_IN, PB16_IN,
+       PB15_IN, PB14_IN, PB13_IN, PB12_IN,
+       PB11_IN, PB10_IN, PB9_IN, PB8_IN,
+       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
+       PB3_IN, PB2_IN, PB1_IN,
+       /* Port C */
+       PC10_IN, PC9_IN, PC8_IN,
+       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
+       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
+       /* Port D */
+       PD15_IN, PD14_IN, PD13_IN, PD12_IN,
+       PD11_IN, PD10_IN, PD9_IN, PD8_IN,
+       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
+       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
+       /* Port E */
+       PE5_IN, PE4_IN,
+       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
+       /* Port F */
+       PF12_IN,
+       PF11_IN, PF10_IN, PF9_IN, PF8_IN,
+       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
+       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
+       /* Port G */
+       PG24_IN,
+       PG23_IN, PG22_IN, PG21_IN, PG20_IN,
+       PG19_IN, PG18_IN, PG17_IN, PG16_IN,
+       PG15_IN, PG14_IN, PG13_IN, PG12_IN,
+       PG11_IN, PG10_IN, PG9_IN, PG8_IN,
+       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
+       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
+       /* Port H - Port H does not have a Data Register */
+       /* Port I - not on device */
+       /* Port J */
+       PJ12_IN,
+       PJ11_IN, PJ10_IN, PJ9_IN, PJ8_IN,
+       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
+       PJ3_IN, PJ2_IN, PJ1_IN, PJ0_IN,
+       /* Port K */
+       PK12_IN,
+       PK11_IN, PK10_IN, PK9_IN, PK8_IN,
+       PK7_IN, PK6_IN, PK5_IN, PK4_IN,
+       PK3_IN, PK2_IN, PK1_IN, PK0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       FORCE_OUT,
+       /* Port A */
+       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
+       /* Port B */
+       PB22_OUT, PB21_OUT, PB20_OUT,
+       PB19_OUT, PB18_OUT, PB17_OUT, PB16_OUT,
+       PB15_OUT, PB14_OUT, PB13_OUT, PB12_OUT,
+       PB11_OUT, PB10_OUT, PB9_OUT, PB8_OUT,
+       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
+       PB3_OUT, PB2_OUT, PB1_OUT,
+       /* Port C */
+       PC10_OUT, PC9_OUT, PC8_OUT,
+       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
+       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
+       /* Port D */
+       PD15_OUT, PD14_OUT, PD13_OUT, PD12_OUT,
+       PD11_OUT, PD10_OUT, PD9_OUT, PD8_OUT,
+       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
+       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
+       /* Port E */
+       PE5_OUT, PE4_OUT,
+       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
+       /* Port F */
+       PF12_OUT,
+       PF11_OUT, PF10_OUT, PF9_OUT, PF8_OUT,
+       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
+       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
+       /* Port G */
+       PG24_OUT,
+       PG23_OUT, PG22_OUT, PG21_OUT, PG20_OUT,
+       PG19_OUT, PG18_OUT, PG17_OUT, PG16_OUT,
+       PG15_OUT, PG14_OUT, PG13_OUT, PG12_OUT,
+       PG11_OUT, PG10_OUT, PG9_OUT, PG8_OUT,
+       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
+       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
+       /* Port H - Port H does not have a Data Register */
+       /* Port I - not on device */
+       /* Port J */
+       PJ12_OUT,
+       PJ11_OUT, PJ10_OUT, PJ9_OUT, PJ8_OUT,
+       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
+       PJ3_OUT, PJ2_OUT, PJ1_OUT, PJ0_OUT,
+       /* Port K */
+       PK12_OUT,
+       PK11_OUT, PK10_OUT, PK9_OUT, PK8_OUT,
+       PK7_OUT, PK6_OUT, PK5_OUT, PK4_OUT,
+       PK3_OUT, PK2_OUT, PK1_OUT, PK0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       /* Port A */
+       PA3_IOR_IN, PA3_IOR_OUT,
+       PA2_IOR_IN, PA2_IOR_OUT,
+       PA1_IOR_IN, PA1_IOR_OUT,
+       PA0_IOR_IN, PA0_IOR_OUT,
+
+       /* Port B */
+       PB11_IOR_IN, PB11_IOR_OUT,
+       PB10_IOR_IN, PB10_IOR_OUT,
+       PB9_IOR_IN, PB9_IOR_OUT,
+       PB8_IOR_IN, PB8_IOR_OUT,
+
+       PB22MD_00, PB22MD_01, PB22MD_10,
+       PB21MD_0, PB21MD_1,
+       PB20MD_0, PB20MD_1,
+       PB19MD_00, PB19MD_01, PB19MD_10, PB19MD_11,
+       PB18MD_00, PB18MD_01, PB18MD_10, PB18MD_11,
+       PB17MD_00, PB17MD_01, PB17MD_10, PB17MD_11,
+       PB16MD_00, PB16MD_01, PB16MD_10, PB16MD_11,
+       PB15MD_00, PB15MD_01, PB15MD_10, PB15MD_11,
+       PB14MD_00, PB14MD_01, PB14MD_10, PB14MD_11,
+       PB13MD_00, PB13MD_01, PB13MD_10, PB13MD_11,
+       PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
+       PB11MD_00, PB11MD_01, PB11MD_10, PB11MD_11,
+       PB10MD_00, PB10MD_01, PB10MD_10, PB10MD_11,
+       PB9MD_00, PB9MD_01, PB9MD_10, PB9MD_11,
+       PB8MD_00, PB8MD_01, PB8MD_10, PB8MD_11,
+       PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
+       PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
+       PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
+       PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
+       PB3MD_0, PB3MD_1,
+       PB2MD_0, PB2MD_1,
+       PB1MD_0, PB1MD_1,
+
+       /* Port C */
+       PC14_IOR_IN, PC14_IOR_OUT,
+       PC13_IOR_IN, PC13_IOR_OUT,
+       PC12_IOR_IN, PC12_IOR_OUT,
+       PC11_IOR_IN, PC11_IOR_OUT,
+       PC10_IOR_IN, PC10_IOR_OUT,
+       PC9_IOR_IN, PC9_IOR_OUT,
+       PC8_IOR_IN, PC8_IOR_OUT,
+       PC7_IOR_IN, PC7_IOR_OUT,
+       PC6_IOR_IN, PC6_IOR_OUT,
+       PC5_IOR_IN, PC5_IOR_OUT,
+       PC4_IOR_IN, PC4_IOR_OUT,
+       PC3_IOR_IN, PC3_IOR_OUT,
+       PC2_IOR_IN, PC2_IOR_OUT,
+       PC1_IOR_IN, PC1_IOR_OUT,
+       PC0_IOR_IN, PC0_IOR_OUT,
+
+       PC10MD_0, PC10MD_1,
+       PC9MD_0, PC9MD_1,
+       PC8MD_00, PC8MD_01, PC8MD_10, PC8MD_11,
+       PC7MD_00, PC7MD_01, PC7MD_10, PC7MD_11,
+       PC6MD_00, PC6MD_01, PC6MD_10, PC6MD_11,
+       PC5MD_00, PC5MD_01, PC5MD_10, PC5MD_11,
+       PC4MD_0, PC4MD_1,
+       PC3MD_0, PC3MD_1,
+       PC2MD_0, PC2MD_1,
+       PC1MD_0, PC1MD_1,
+       PC0MD_0, PC0MD_1,
+
+       /* Port D */
+       PD15_IOR_IN, PD15_IOR_OUT,
+       PD14_IOR_IN, PD14_IOR_OUT,
+       PD13_IOR_IN, PD13_IOR_OUT,
+       PD12_IOR_IN, PD12_IOR_OUT,
+       PD11_IOR_IN, PD11_IOR_OUT,
+       PD10_IOR_IN, PD10_IOR_OUT,
+       PD9_IOR_IN, PD9_IOR_OUT,
+       PD8_IOR_IN, PD8_IOR_OUT,
+       PD7_IOR_IN, PD7_IOR_OUT,
+       PD6_IOR_IN, PD6_IOR_OUT,
+       PD5_IOR_IN, PD5_IOR_OUT,
+       PD4_IOR_IN, PD4_IOR_OUT,
+       PD3_IOR_IN, PD3_IOR_OUT,
+       PD2_IOR_IN, PD2_IOR_OUT,
+       PD1_IOR_IN, PD1_IOR_OUT,
+       PD0_IOR_IN, PD0_IOR_OUT,
+
+       PD15MD_00, PD15MD_01, PD15MD_10, PD15MD_11,
+       PD14MD_00, PD14MD_01, PD14MD_10, PD14MD_11,
+       PD13MD_00, PD13MD_01, PD13MD_10, PD13MD_11,
+       PD12MD_00, PD12MD_01, PD12MD_10, PD12MD_11,
+       PD11MD_00, PD11MD_01, PD11MD_10, PD11MD_11,
+       PD10MD_00, PD10MD_01, PD10MD_10, PD10MD_11,
+       PD9MD_00, PD9MD_01, PD9MD_10, PD9MD_11,
+       PD8MD_00, PD8MD_01, PD8MD_10, PD8MD_11,
+       PD7MD_00, PD7MD_01, PD7MD_10, PD7MD_11,
+       PD6MD_00, PD6MD_01, PD6MD_10, PD6MD_11,
+       PD5MD_00, PD5MD_01, PD5MD_10, PD5MD_11,
+       PD4MD_00, PD4MD_01, PD4MD_10, PD4MD_11,
+       PD3MD_00, PD3MD_01, PD3MD_10, PD3MD_11,
+       PD2MD_00, PD2MD_01, PD2MD_10, PD2MD_11,
+       PD1MD_00, PD1MD_01, PD1MD_10, PD1MD_11,
+       PD0MD_00, PD0MD_01, PD0MD_10, PD0MD_11,
+
+       /* Port E */
+       PE5_IOR_IN, PE5_IOR_OUT,
+       PE4_IOR_IN, PE4_IOR_OUT,
+       PE3_IOR_IN, PE3_IOR_OUT,
+       PE2_IOR_IN, PE2_IOR_OUT,
+       PE1_IOR_IN, PE1_IOR_OUT,
+       PE0_IOR_IN, PE0_IOR_OUT,
+
+       PE5MD_00, PE5MD_01, PE5MD_10, PE5MD_11,
+       PE4MD_00, PE4MD_01, PE4MD_10, PE4MD_11,
+       PE3MD_00, PE3MD_01, PE3MD_10, PE3MD_11,
+       PE2MD_00, PE2MD_01, PE2MD_10, PE2MD_11,
+       PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
+       PE1MD_100, PE1MD_101, PE1MD_110, PE1MD_111,
+       PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11,
+
+       /* Port F */
+       PF12_IOR_IN, PF12_IOR_OUT,
+       PF11_IOR_IN, PF11_IOR_OUT,
+       PF10_IOR_IN, PF10_IOR_OUT,
+       PF9_IOR_IN, PF9_IOR_OUT,
+       PF8_IOR_IN, PF8_IOR_OUT,
+       PF7_IOR_IN, PF7_IOR_OUT,
+       PF6_IOR_IN, PF6_IOR_OUT,
+       PF5_IOR_IN, PF5_IOR_OUT,
+       PF4_IOR_IN, PF4_IOR_OUT,
+       PF3_IOR_IN, PF3_IOR_OUT,
+       PF2_IOR_IN, PF2_IOR_OUT,
+       PF1_IOR_IN, PF1_IOR_OUT,
+       PF0_IOR_IN, PF0_IOR_OUT,
+
+       PF12MD_000, PF12MD_001, PF12MD_010, PF12MD_011,
+       PF12MD_100, PF12MD_101, PF12MD_110, PF12MD_111,
+       PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
+       PF11MD_100, PF11MD_101, PF11MD_110, PF11MD_111,
+       PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
+       PF10MD_100, PF10MD_101, PF10MD_110, PF10MD_111,
+       PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
+       PF9MD_100, PF9MD_101, PF9MD_110, PF9MD_111,
+       PF8MD_00, PF8MD_01, PF8MD_10, PF8MD_11,
+       PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
+       PF7MD_100, PF7MD_101, PF7MD_110, PF7MD_111,
+       PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
+       PF6MD_100, PF6MD_101, PF6MD_110, PF6MD_111,
+       PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
+       PF5MD_100, PF5MD_101, PF5MD_110, PF5MD_111,
+       PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
+       PF4MD_100, PF4MD_101, PF4MD_110, PF4MD_111,
+       PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
+       PF3MD_100, PF3MD_101, PF3MD_110, PF3MD_111,
+       PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
+       PF2MD_100, PF2MD_101, PF2MD_110, PF2MD_111,
+       PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
+       PF1MD_100, PF1MD_101, PF1MD_110, PF1MD_111,
+       PF0MD_000, PF0MD_001, PF0MD_010, PF0MD_011,
+       PF0MD_100, PF0MD_101, PF0MD_110, PF0MD_111,
+
+       /* Port G */
+       PG24_IOR_IN, PG24_IOR_OUT,
+       PG23_IOR_IN, PG23_IOR_OUT,
+       PG22_IOR_IN, PG22_IOR_OUT,
+       PG21_IOR_IN, PG21_IOR_OUT,
+       PG20_IOR_IN, PG20_IOR_OUT,
+       PG19_IOR_IN, PG19_IOR_OUT,
+       PG18_IOR_IN, PG18_IOR_OUT,
+       PG17_IOR_IN, PG17_IOR_OUT,
+       PG16_IOR_IN, PG16_IOR_OUT,
+       PG15_IOR_IN, PG15_IOR_OUT,
+       PG14_IOR_IN, PG14_IOR_OUT,
+       PG13_IOR_IN, PG13_IOR_OUT,
+       PG12_IOR_IN, PG12_IOR_OUT,
+       PG11_IOR_IN, PG11_IOR_OUT,
+       PG10_IOR_IN, PG10_IOR_OUT,
+       PG9_IOR_IN, PG9_IOR_OUT,
+       PG8_IOR_IN, PG8_IOR_OUT,
+       PG7_IOR_IN, PG7_IOR_OUT,
+       PG6_IOR_IN, PG6_IOR_OUT,
+       PG5_IOR_IN, PG5_IOR_OUT,
+       PG4_IOR_IN, PG4_IOR_OUT,
+       PG3_IOR_IN, PG3_IOR_OUT,
+       PG2_IOR_IN, PG2_IOR_OUT,
+       PG1_IOR_IN, PG1_IOR_OUT,
+       PG0_IOR_IN, PG0_IOR_OUT,
+
+       PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11,
+       PG23MD_00, PG23MD_01, PG23MD_10, PG23MD_11,
+       PG22MD_00, PG22MD_01, PG22MD_10, PG22MD_11,
+       PG21MD_00, PG21MD_01, PG21MD_10, PG21MD_11,
+       PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
+       PG20MD_100, PG20MD_101, PG20MD_110, PG20MD_111,
+       PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
+       PG19MD_100, PG19MD_101, PG19MD_110, PG19MD_111,
+       PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
+       PG18MD_100, PG18MD_101, PG18MD_110, PG18MD_111,
+       PG17MD_000, PG17MD_001, PG17MD_010, PG17MD_011,
+       PG17MD_100, PG17MD_101, PG17MD_110, PG17MD_111,
+       PG16MD_000, PG16MD_001, PG16MD_010, PG16MD_011,
+       PG16MD_100, PG16MD_101, PG16MD_110, PG16MD_111,
+       PG15MD_000, PG15MD_001, PG15MD_010, PG15MD_011,
+       PG15MD_100, PG15MD_101, PG15MD_110, PG15MD_111,
+       PG14MD_000, PG14MD_001, PG14MD_010, PG14MD_011,
+       PG14MD_100, PG14MD_101, PG14MD_110, PG14MD_111,
+       PG13MD_000, PG13MD_001, PG13MD_010, PG13MD_011,
+       PG13MD_100, PG13MD_101, PG13MD_110, PG13MD_111,
+       PG12MD_000, PG12MD_001, PG12MD_010, PG12MD_011,
+       PG12MD_100, PG12MD_101, PG12MD_110, PG12MD_111,
+       PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
+       PG11MD_100, PG11MD_101, PG11MD_110, PG11MD_111,
+       PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
+       PG10MD_100, PG10MD_101, PG10MD_110, PG10MD_111,
+       PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
+       PG9MD_100, PG9MD_101, PG9MD_110, PG9MD_111,
+       PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
+       PG8MD_100, PG8MD_101, PG8MD_110, PG8MD_111,
+       PG7MD_00, PG7MD_01, PG7MD_10, PG7MD_11,
+       PG6MD_00, PG6MD_01, PG6MD_10, PG6MD_11,
+       PG5MD_00, PG5MD_01, PG5MD_10, PG5MD_11,
+       PG4MD_00, PG4MD_01, PG4MD_10, PG4MD_11,
+       PG3MD_00, PG3MD_01, PG3MD_10, PG3MD_11,
+       PG2MD_00, PG2MD_01, PG2MD_10, PG2MD_11,
+       PG1MD_00, PG1MD_01, PG1MD_10, PG1MD_11,
+       PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
+       PG0MD_100, PG0MD_101, PG0MD_110, PG0MD_111,
+
+       /* Port H */
+       PH7MD_0, PH7MD_1,
+       PH6MD_0, PH6MD_1,
+       PH5MD_0, PH5MD_1,
+       PH4MD_0, PH4MD_1,
+       PH3MD_0, PH3MD_1,
+       PH2MD_0, PH2MD_1,
+       PH1MD_0, PH1MD_1,
+       PH0MD_0, PH0MD_1,
+
+       /* Port I - not on device */
+
+       /* Port J */
+       PJ11_IOR_IN, PJ11_IOR_OUT,
+       PJ10_IOR_IN, PJ10_IOR_OUT,
+       PJ9_IOR_IN, PJ9_IOR_OUT,
+       PJ8_IOR_IN, PJ8_IOR_OUT,
+       PJ7_IOR_IN, PJ7_IOR_OUT,
+       PJ6_IOR_IN, PJ6_IOR_OUT,
+       PJ5_IOR_IN, PJ5_IOR_OUT,
+       PJ4_IOR_IN, PJ4_IOR_OUT,
+       PJ3_IOR_IN, PJ3_IOR_OUT,
+       PJ2_IOR_IN, PJ2_IOR_OUT,
+       PJ1_IOR_IN, PJ1_IOR_OUT,
+       PJ0_IOR_IN, PJ0_IOR_OUT,
+
+       PJ11MD_00, PJ11MD_01, PJ11MD_10, PJ11MD_11,
+       PJ10MD_00, PJ10MD_01, PJ10MD_10, PJ10MD_11,
+       PJ9MD_00, PJ9MD_01, PJ9MD_10, PJ9MD_11,
+       PJ8MD_00, PJ8MD_01, PJ8MD_10, PJ8MD_11,
+       PJ7MD_00, PJ7MD_01, PJ7MD_10, PJ7MD_11,
+       PJ6MD_00, PJ6MD_01, PJ6MD_10, PJ6MD_11,
+       PJ5MD_00, PJ5MD_01, PJ5MD_10, PJ5MD_11,
+       PJ4MD_00, PJ4MD_01, PJ4MD_10, PJ4MD_11,
+       PJ3MD_00, PJ3MD_01, PJ3MD_10, PJ3MD_11,
+       PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
+       PJ2MD_100, PJ2MD_101, PJ2MD_110, PJ2MD_111,
+       PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
+       PJ1MD_100, PJ1MD_101, PJ1MD_110, PJ1MD_111,
+       PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
+       PJ0MD_100, PJ0MD_101, PJ0MD_110, PJ0MD_111,
+
+       /* Port K */
+       PK11_IOR_IN, PK11_IOR_OUT,
+       PK10_IOR_IN, PK10_IOR_OUT,
+       PK9_IOR_IN, PK9_IOR_OUT,
+       PK8_IOR_IN, PK8_IOR_OUT,
+       PK7_IOR_IN, PK7_IOR_OUT,
+       PK6_IOR_IN, PK6_IOR_OUT,
+       PK5_IOR_IN, PK5_IOR_OUT,
+       PK4_IOR_IN, PK4_IOR_OUT,
+       PK3_IOR_IN, PK3_IOR_OUT,
+       PK2_IOR_IN, PK2_IOR_OUT,
+       PK1_IOR_IN, PK1_IOR_OUT,
+       PK0_IOR_IN, PK0_IOR_OUT,
+
+       PK11MD_00, PK11MD_01, PK11MD_10, PK11MD_11,
+       PK10MD_00, PK10MD_01, PK10MD_10, PK10MD_11,
+       PK9MD_00, PK9MD_01, PK9MD_10, PK9MD_11,
+       PK8MD_00, PK8MD_01, PK8MD_10, PK8MD_11,
+       PK7MD_00, PK7MD_01, PK7MD_10, PK7MD_11,
+       PK6MD_00, PK6MD_01, PK6MD_10, PK6MD_11,
+       PK5MD_00, PK5MD_01, PK5MD_10, PK5MD_11,
+       PK4MD_00, PK4MD_01, PK4MD_10, PK4MD_11,
+       PK3MD_00, PK3MD_01, PK3MD_10, PK3MD_11,
+       PK2MD_00, PK2MD_01, PK2MD_10, PK2MD_11,
+       PK1MD_00, PK1MD_01, PK1MD_10, PK1MD_11,
+       PK0MD_00, PK0MD_01, PK0MD_10, PK0MD_11,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       /* Port A */
+
+       /* Port B */
+
+       /* Port C */
+
+       /* Port D */
+
+       /* Port E */
+
+       /* Port F */
+
+       /* Port G */
+
+       /* Port H */
+       PHAN7_MARK, PHAN6_MARK, PHAN5_MARK, PHAN4_MARK,
+       PHAN3_MARK, PHAN2_MARK, PHAN1_MARK, PHAN0_MARK,
+
+       /* Port I - not on device */
+
+       /* Port J */
+
+       /* Port K */
+
+       IRQ7_PC_MARK, IRQ6_PC_MARK, IRQ5_PC_MARK, IRQ4_PC_MARK,
+       IRQ3_PG_MARK, IRQ2_PG_MARK, IRQ1_PJ_MARK, IRQ0_PJ_MARK,
+       IRQ3_PE_MARK, IRQ2_PE_MARK, IRQ1_PE_MARK, IRQ0_PE_MARK,
+
+       PINT7_PG_MARK, PINT6_PG_MARK, PINT5_PG_MARK, PINT4_PG_MARK,
+       PINT3_PG_MARK, PINT2_PG_MARK, PINT1_PG_MARK, PINT0_PG_MARK,
+
+       SD_CD_MARK, SD_D0_MARK, SD_D1_MARK, SD_D2_MARK, SD_D3_MARK,
+       SD_WP_MARK, SD_CLK_MARK, SD_CMD_MARK,
+       CRX0_MARK, CRX1_MARK,
+       CTX0_MARK, CTX1_MARK,
+
+       PWM1A_MARK, PWM1B_MARK, PWM1C_MARK, PWM1D_MARK,
+       PWM1E_MARK, PWM1F_MARK, PWM1G_MARK, PWM1H_MARK,
+       PWM2A_MARK, PWM2B_MARK, PWM2C_MARK, PWM2D_MARK,
+       PWM2E_MARK, PWM2F_MARK, PWM2G_MARK, PWM2H_MARK,
+       IERXD_MARK, IETXD_MARK,
+       CRX0_CRX1_MARK,
+       WDTOVF_MARK,
+
+       CRX0X1_MARK,
+
+       /* DMAC */
+       TEND0_MARK, DACK0_MARK, DREQ0_MARK,
+       TEND1_MARK, DACK1_MARK, DREQ1_MARK,
+
+       /* ADC */
+       ADTRG_MARK,
+
+       /* BSC */
+       A25_MARK, A24_MARK,
+       A23_MARK, A22_MARK, A21_MARK, A20_MARK,
+       A19_MARK, A18_MARK, A17_MARK, A16_MARK,
+       A15_MARK, A14_MARK, A13_MARK, A12_MARK,
+       A11_MARK, A10_MARK, A9_MARK, A8_MARK,
+       A7_MARK, A6_MARK, A5_MARK, A4_MARK,
+       A3_MARK, A2_MARK, A1_MARK, A0_MARK,
+       D15_MARK, D14_MARK, D13_MARK, D12_MARK,
+       D11_MARK, D10_MARK, D9_MARK, D8_MARK,
+       D7_MARK, D6_MARK, D5_MARK, D4_MARK,
+       D3_MARK, D2_MARK, D1_MARK, D0_MARK,
+       BS_MARK,
+       CS4_MARK, CS3_MARK, CS2_MARK, CS1_MARK, CS0_MARK,
+       CS6CE1B_MARK, CS5CE1A_MARK,
+       CE2A_MARK, CE2B_MARK,
+       RD_MARK, RDWR_MARK,
+       ICIOWRAH_MARK,
+       ICIORD_MARK,
+       WE1DQMUWE_MARK,
+       WE0DQML_MARK,
+       RAS_MARK, CAS_MARK, CKE_MARK,
+       WAIT_MARK, BREQ_MARK, BACK_MARK, IOIS16_MARK,
+
+       /* TMU */
+       TIOC0A_MARK, TIOC0B_MARK, TIOC0C_MARK, TIOC0D_MARK,
+       TIOC1A_MARK, TIOC1B_MARK,
+       TIOC2A_MARK, TIOC2B_MARK,
+       TIOC3A_MARK, TIOC3B_MARK, TIOC3C_MARK, TIOC3D_MARK,
+       TIOC4A_MARK, TIOC4B_MARK, TIOC4C_MARK, TIOC4D_MARK,
+       TCLKA_MARK,     TCLKB_MARK, TCLKC_MARK, TCLKD_MARK,
+
+       /* SCIF */
+       SCK0_MARK, SCK1_MARK, SCK2_MARK, SCK3_MARK,
+       RXD0_MARK, RXD1_MARK, RXD2_MARK, RXD3_MARK,
+       TXD0_MARK, TXD1_MARK, TXD2_MARK, TXD3_MARK,
+       RXD4_MARK, RXD5_MARK, RXD6_MARK, RXD7_MARK,
+       TXD4_MARK, TXD5_MARK, TXD6_MARK, TXD7_MARK,
+       RTS1_MARK, RTS3_MARK,
+       CTS1_MARK, CTS3_MARK,
+
+       /* RSPI */
+       RSPCK0_MARK, RSPCK1_MARK,
+       MOSI0_MARK, MOSI1_MARK,
+       MISO0_PF12_MARK, MISO1_MARK, MISO1_PG19_MARK,
+       SSL00_MARK, SSL10_MARK,
+
+       /* IIC3 */
+       SCL0_MARK, SCL1_MARK, SCL2_MARK,
+       SDA0_MARK, SDA1_MARK, SDA2_MARK,
+
+       /* SSI */
+       SSISCK0_MARK,
+       SSIWS0_MARK,
+       SSITXD0_MARK,
+       SSIRXD0_MARK,
+       SSIWS1_MARK, SSIWS2_MARK, SSIWS3_MARK,
+       SSISCK1_MARK, SSISCK2_MARK, SSISCK3_MARK,
+       SSIDATA1_MARK, SSIDATA2_MARK, SSIDATA3_MARK,
+       AUDIO_CLK_MARK,
+
+       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
+       SIOFTXD_MARK, SIOFRXD_MARK, SIOFSYNC_MARK, SIOFSCK_MARK,
+
+       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
+       SPDIF_IN_MARK, SPDIF_OUT_MARK,
+
+       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
+       FCE_MARK,
+       FRB_MARK,
+
+       /* VDC3 */
+       DV_CLK_MARK,
+       DV_VSYNC_MARK, DV_HSYNC_MARK,
+       DV_DATA7_MARK, DV_DATA6_MARK, DV_DATA5_MARK, DV_DATA4_MARK,
+       DV_DATA3_MARK, DV_DATA2_MARK, DV_DATA1_MARK, DV_DATA0_MARK,
+       LCD_CLK_MARK, LCD_EXTCLK_MARK,
+       LCD_VSYNC_MARK, LCD_HSYNC_MARK, LCD_DE_MARK,
+       LCD_DATA15_MARK, LCD_DATA14_MARK, LCD_DATA13_MARK, LCD_DATA12_MARK,
+       LCD_DATA11_MARK, LCD_DATA10_MARK, LCD_DATA9_MARK, LCD_DATA8_MARK,
+       LCD_DATA7_MARK, LCD_DATA6_MARK, LCD_DATA5_MARK, LCD_DATA4_MARK,
+       LCD_DATA3_MARK, LCD_DATA2_MARK, LCD_DATA1_MARK, LCD_DATA0_MARK,
+       LCD_M_DISP_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+
+       /* Port A */
+       PINMUX_DATA(PA3_DATA, PA3_IN),
+       PINMUX_DATA(PA2_DATA, PA2_IN),
+       PINMUX_DATA(PA1_DATA, PA1_IN),
+       PINMUX_DATA(PA0_DATA, PA0_IN),
+
+       /* Port B */
+       PINMUX_DATA(PB22_DATA, PB22MD_00, PB22_IN, PB22_OUT),
+       PINMUX_DATA(A22_MARK, PB22MD_01),
+       PINMUX_DATA(CS4_MARK, PB22MD_10),
+
+       PINMUX_DATA(PB21_DATA, PB21MD_0, PB21_IN, PB21_OUT),
+       PINMUX_DATA(A21_MARK, PB21MD_1),
+       PINMUX_DATA(A20_MARK, PB20MD_1),
+       PINMUX_DATA(A19_MARK, PB19MD_01),
+       PINMUX_DATA(A18_MARK, PB18MD_01),
+       PINMUX_DATA(A17_MARK, PB17MD_01),
+       PINMUX_DATA(A16_MARK, PB16MD_01),
+       PINMUX_DATA(A15_MARK, PB15MD_01),
+       PINMUX_DATA(A14_MARK, PB14MD_01),
+       PINMUX_DATA(A13_MARK, PB13MD_01),
+       PINMUX_DATA(A12_MARK, PB12MD_01),
+       PINMUX_DATA(A11_MARK, PB11MD_01),
+       PINMUX_DATA(A10_MARK, PB10MD_01),
+       PINMUX_DATA(A9_MARK, PB9MD_01),
+       PINMUX_DATA(A8_MARK, PB8MD_01),
+       PINMUX_DATA(A7_MARK, PB7MD_01),
+       PINMUX_DATA(A6_MARK, PB6MD_01),
+       PINMUX_DATA(A5_MARK, PB5MD_01),
+       PINMUX_DATA(A4_MARK, PB4MD_01),
+       PINMUX_DATA(A3_MARK, PB3MD_1),
+       PINMUX_DATA(A2_MARK, PB2MD_1),
+       PINMUX_DATA(A1_MARK, PB1MD_1),
+
+       /* Port C */
+       PINMUX_DATA(PC10_DATA, PC10MD_0),
+       PINMUX_DATA(TIOC2B_MARK, PC1MD_1),
+       PINMUX_DATA(PC9_DATA, PC9MD_0),
+       PINMUX_DATA(TIOC2A_MARK, PC9MD_1),
+       PINMUX_DATA(PC8_DATA, PC8MD_00),
+       PINMUX_DATA(CS3_MARK, PC8MD_01),
+       PINMUX_DATA(TIOC4D_MARK, PC8MD_10),
+       PINMUX_DATA(IRQ7_PC_MARK, PC8MD_11),
+       PINMUX_DATA(PC7_DATA, PC7MD_00),
+       PINMUX_DATA(CKE_MARK, PC7MD_01),
+       PINMUX_DATA(TIOC4C_MARK, PC7MD_10),
+       PINMUX_DATA(IRQ6_PC_MARK, PC7MD_11),
+       PINMUX_DATA(PC6_DATA, PC6MD_00),
+       PINMUX_DATA(CAS_MARK, PC6MD_01),
+       PINMUX_DATA(TIOC4B_MARK, PC6MD_10),
+       PINMUX_DATA(IRQ5_PC_MARK, PC6MD_11),
+       PINMUX_DATA(PC5_DATA, PC5MD_00),
+       PINMUX_DATA(RAS_MARK, PC5MD_01),
+       PINMUX_DATA(TIOC4A_MARK, PC5MD_10),
+       PINMUX_DATA(IRQ4_PC_MARK, PC5MD_11),
+       PINMUX_DATA(PC4_DATA, PC4MD_0),
+       PINMUX_DATA(WE1DQMUWE_MARK, PC4MD_1),
+       PINMUX_DATA(PC3_DATA, PC3MD_0),
+       PINMUX_DATA(WE0DQML_MARK, PC3MD_1),
+       PINMUX_DATA(PC2_DATA, PC2MD_0),
+       PINMUX_DATA(RDWR_MARK, PC2MD_1),
+       PINMUX_DATA(PC1_DATA, PC1MD_0),
+       PINMUX_DATA(RD_MARK, PC1MD_1),
+       PINMUX_DATA(PC0_DATA, PC0MD_0),
+       PINMUX_DATA(CS0_MARK, PC0MD_1),
+
+       /* Port D */
+       PINMUX_DATA(D15_MARK, PD15MD_01),
+       PINMUX_DATA(D14_MARK, PD14MD_01),
+       PINMUX_DATA(D13_MARK, PD13MD_01),
+       PINMUX_DATA(D12_MARK, PD12MD_01),
+       PINMUX_DATA(D11_MARK, PD11MD_01),
+       PINMUX_DATA(D10_MARK, PD10MD_01),
+       PINMUX_DATA(D9_MARK, PD9MD_01),
+       PINMUX_DATA(D8_MARK, PD8MD_01),
+       PINMUX_DATA(D7_MARK, PD7MD_01),
+       PINMUX_DATA(D6_MARK, PD6MD_01),
+       PINMUX_DATA(D5_MARK, PD5MD_01),
+       PINMUX_DATA(D4_MARK, PD4MD_01),
+       PINMUX_DATA(D3_MARK, PD3MD_01),
+       PINMUX_DATA(D2_MARK, PD2MD_01),
+       PINMUX_DATA(D1_MARK, PD1MD_01),
+       PINMUX_DATA(D0_MARK, PD0MD_01),
+
+       /* Port E */
+       PINMUX_DATA(PE5_DATA, PE5MD_00),
+       PINMUX_DATA(SDA2_MARK, PE5MD_01),
+       PINMUX_DATA(DV_HSYNC_MARK, PE5MD_11),
+
+       PINMUX_DATA(PE4_DATA, PE4MD_00),
+       PINMUX_DATA(SCL2_MARK, PE4MD_01),
+       PINMUX_DATA(DV_VSYNC_MARK, PE4MD_11),
+
+       PINMUX_DATA(PE3_DATA, PE3MD_00),
+       PINMUX_DATA(SDA1_MARK, PE3MD_01),
+       PINMUX_DATA(IRQ3_PE_MARK, PE3MD_11),
+
+       PINMUX_DATA(PE2_DATA, PE2MD_00),
+       PINMUX_DATA(SCL1_MARK, PE2MD_01),
+       PINMUX_DATA(IRQ2_PE_MARK, PE2MD_11),
+
+       PINMUX_DATA(PE1_DATA, PE1MD_000),
+       PINMUX_DATA(SDA0_MARK, PE1MD_001),
+       PINMUX_DATA(IOIS16_MARK, PE1MD_010),
+       PINMUX_DATA(IRQ1_PE_MARK, PE1MD_011),
+       PINMUX_DATA(TCLKA_MARK, PE1MD_100),
+       PINMUX_DATA(ADTRG_MARK, PE1MD_101),
+
+       PINMUX_DATA(PE0_DATA, PE0MD_00),
+       PINMUX_DATA(SCL0_MARK, PE0MD_01),
+       PINMUX_DATA(AUDIO_CLK_MARK, PE0MD_10),
+       PINMUX_DATA(IRQ0_PE_MARK, PE0MD_11),
+
+       /* Port F */
+       PINMUX_DATA(PF12_DATA, PF12MD_000),
+       PINMUX_DATA(BS_MARK, PF12MD_001),
+       PINMUX_DATA(MISO0_PF12_MARK, PF12MD_011),
+       PINMUX_DATA(TIOC3D_MARK, PF12MD_100),
+       PINMUX_DATA(SPDIF_OUT_MARK, PF12MD_101),
+
+       PINMUX_DATA(PF11_DATA, PF11MD_000),
+       PINMUX_DATA(A25_MARK, PF11MD_001),
+       PINMUX_DATA(SSIDATA3_MARK, PF11MD_010),
+       PINMUX_DATA(MOSI0_MARK, PF11MD_011),
+       PINMUX_DATA(TIOC3C_MARK, PF11MD_100),
+       PINMUX_DATA(SPDIF_IN_MARK, PF11MD_101),
+
+       PINMUX_DATA(PF10_DATA, PF10MD_000),
+       PINMUX_DATA(A24_MARK, PF10MD_001),
+       PINMUX_DATA(SSIWS3_MARK, PF10MD_010),
+       PINMUX_DATA(SSL00_MARK, PF10MD_011),
+       PINMUX_DATA(TIOC3B_MARK, PF10MD_100),
+       PINMUX_DATA(FCE_MARK, PF10MD_101),
+
+       PINMUX_DATA(PF9_DATA, PF9MD_000),
+       PINMUX_DATA(A23_MARK, PF9MD_001),
+       PINMUX_DATA(SSISCK3_MARK, PF9MD_010),
+       PINMUX_DATA(RSPCK0_MARK, PF9MD_011),
+       PINMUX_DATA(TIOC3A_MARK, PF9MD_100),
+       PINMUX_DATA(FRB_MARK, PF9MD_101),
+
+       PINMUX_DATA(PF8_DATA, PF8MD_00),
+       PINMUX_DATA(CE2B_MARK, PF8MD_01),
+       PINMUX_DATA(SSIDATA3_MARK, PF8MD_10),
+       PINMUX_DATA(DV_CLK_MARK, PF8MD_11),
+
+       PINMUX_DATA(PF7_DATA, PF7MD_000),
+       PINMUX_DATA(CE2A_MARK, PF7MD_001),
+       PINMUX_DATA(SSIWS3_MARK, PF7MD_010),
+       PINMUX_DATA(DV_DATA7_MARK, PF7MD_011),
+       PINMUX_DATA(TCLKD_MARK, PF7MD_100),
+
+       PINMUX_DATA(PF6_DATA, PF6MD_000),
+       PINMUX_DATA(CS6CE1B_MARK, PF6MD_001),
+       PINMUX_DATA(SSISCK3_MARK, PF6MD_010),
+       PINMUX_DATA(DV_DATA6_MARK, PF6MD_011),
+       PINMUX_DATA(TCLKB_MARK, PF6MD_100),
+
+       PINMUX_DATA(PF5_DATA, PF5MD_000),
+       PINMUX_DATA(CS5CE1A_MARK, PF5MD_001),
+       PINMUX_DATA(SSIDATA2_MARK, PF5MD_010),
+       PINMUX_DATA(DV_DATA5_MARK, PF5MD_011),
+       PINMUX_DATA(TCLKC_MARK, PF5MD_100),
+
+       PINMUX_DATA(PF4_DATA, PF4MD_000),
+       PINMUX_DATA(ICIOWRAH_MARK, PF4MD_001),
+       PINMUX_DATA(SSIWS2_MARK, PF4MD_010),
+       PINMUX_DATA(DV_DATA4_MARK, PF4MD_011),
+       PINMUX_DATA(TXD3_MARK, PF4MD_100),
+
+       PINMUX_DATA(PF3_DATA, PF3MD_000),
+       PINMUX_DATA(ICIORD_MARK, PF3MD_001),
+       PINMUX_DATA(SSISCK2_MARK, PF3MD_010),
+       PINMUX_DATA(DV_DATA3_MARK, PF3MD_011),
+       PINMUX_DATA(RXD3_MARK, PF3MD_100),
+
+       PINMUX_DATA(PF2_DATA, PF2MD_000),
+       PINMUX_DATA(BACK_MARK, PF2MD_001),
+       PINMUX_DATA(SSIDATA1_MARK, PF2MD_010),
+       PINMUX_DATA(DV_DATA2_MARK, PF2MD_011),
+       PINMUX_DATA(TXD2_MARK, PF2MD_100),
+       PINMUX_DATA(DACK0_MARK, PF2MD_101),
+
+       PINMUX_DATA(PF1_DATA, PF1MD_000),
+       PINMUX_DATA(BREQ_MARK, PF1MD_001),
+       PINMUX_DATA(SSIWS1_MARK, PF1MD_010),
+       PINMUX_DATA(DV_DATA1_MARK, PF1MD_011),
+       PINMUX_DATA(RXD2_MARK, PF1MD_100),
+       PINMUX_DATA(DREQ0_MARK, PF1MD_101),
+
+       PINMUX_DATA(PF0_DATA, PF0MD_000),
+       PINMUX_DATA(WAIT_MARK, PF0MD_001),
+       PINMUX_DATA(SSISCK1_MARK, PF0MD_010),
+       PINMUX_DATA(DV_DATA0_MARK, PF0MD_011),
+       PINMUX_DATA(SCK2_MARK, PF0MD_100),
+       PINMUX_DATA(TEND0_MARK, PF0MD_101),
+
+       /* Port G */
+       PINMUX_DATA(PG24_DATA, PG24MD_00),
+       PINMUX_DATA(MOSI0_MARK, PG24MD_01),
+       PINMUX_DATA(TIOC0D_MARK, PG24MD_10),
+
+       PINMUX_DATA(PG23_DATA, PG23MD_00),
+       PINMUX_DATA(MOSI1_MARK, PG23MD_01),
+       PINMUX_DATA(TIOC0C_MARK, PG23MD_10),
+
+       PINMUX_DATA(PG22_DATA, PG22MD_00),
+       PINMUX_DATA(SSL10_MARK, PG22MD_01),
+       PINMUX_DATA(TIOC0B_MARK, PG22MD_10),
+
+       PINMUX_DATA(PG21_DATA, PG21MD_00),
+       PINMUX_DATA(RSPCK1_MARK, PG21MD_01),
+       PINMUX_DATA(TIOC0A_MARK, PG21MD_10),
+
+       PINMUX_DATA(PG20_DATA, PG20MD_000),
+       PINMUX_DATA(LCD_EXTCLK_MARK, PG20MD_001),
+       PINMUX_DATA(MISO1_MARK, PG20MD_011),
+       PINMUX_DATA(TXD7_MARK, PG20MD_100),
+
+       PINMUX_DATA(PG19_DATA, PG19MD_000),
+       PINMUX_DATA(LCD_CLK_MARK, PG19MD_001),
+       PINMUX_DATA(TIOC2B_MARK, PG19MD_010),
+       PINMUX_DATA(MISO1_PG19_MARK, PG19MD_011),
+       PINMUX_DATA(RXD7_MARK, PG19MD_100),
+
+       PINMUX_DATA(PG18_DATA, PG18MD_000),
+       PINMUX_DATA(LCD_DE_MARK, PG18MD_001),
+       PINMUX_DATA(TIOC2A_MARK, PG18MD_010),
+       PINMUX_DATA(SSL10_MARK, PG18MD_011),
+       PINMUX_DATA(TXD6_MARK, PG18MD_100),
+
+       PINMUX_DATA(PG17_DATA, PG17MD_000),
+       PINMUX_DATA(LCD_HSYNC_MARK, PG17MD_001),
+       PINMUX_DATA(TIOC1B_MARK, PG17MD_010),
+       PINMUX_DATA(RSPCK1_MARK, PG17MD_011),
+       PINMUX_DATA(RXD6_MARK, PG17MD_100),
+
+       PINMUX_DATA(PG16_DATA, PG16MD_000),
+       PINMUX_DATA(LCD_VSYNC_MARK, PG16MD_001),
+       PINMUX_DATA(TIOC1A_MARK, PG16MD_010),
+       PINMUX_DATA(TXD3_MARK, PG16MD_011),
+       PINMUX_DATA(CTS1_MARK, PG16MD_100),
+
+       PINMUX_DATA(PG15_DATA, PG15MD_000),
+       PINMUX_DATA(LCD_DATA15_MARK, PG15MD_001),
+       PINMUX_DATA(TIOC0D_MARK, PG15MD_010),
+       PINMUX_DATA(RXD3_MARK, PG15MD_011),
+       PINMUX_DATA(RTS1_MARK, PG15MD_100),
+
+       PINMUX_DATA(PG14_DATA, PG14MD_000),
+       PINMUX_DATA(LCD_DATA14_MARK, PG14MD_001),
+       PINMUX_DATA(TIOC0C_MARK, PG14MD_010),
+       PINMUX_DATA(SCK1_MARK, PG14MD_100),
+
+       PINMUX_DATA(PG13_DATA, PG13MD_000),
+       PINMUX_DATA(LCD_DATA13_MARK, PG13MD_001),
+       PINMUX_DATA(TIOC0B_MARK, PG13MD_010),
+       PINMUX_DATA(TXD1_MARK, PG13MD_100),
+
+       PINMUX_DATA(PG12_DATA, PG12MD_000),
+       PINMUX_DATA(LCD_DATA12_MARK, PG12MD_001),
+       PINMUX_DATA(TIOC0A_MARK, PG12MD_010),
+       PINMUX_DATA(RXD1_MARK, PG12MD_100),
+
+       PINMUX_DATA(PG11_DATA, PG11MD_000),
+       PINMUX_DATA(LCD_DATA11_MARK, PG11MD_001),
+       PINMUX_DATA(SSITXD0_MARK, PG11MD_010),
+       PINMUX_DATA(IRQ3_PG_MARK, PG11MD_011),
+       PINMUX_DATA(TXD5_MARK, PG11MD_100),
+       PINMUX_DATA(SIOFTXD_MARK, PG11MD_101),
+
+       PINMUX_DATA(PG10_DATA, PG10MD_000),
+       PINMUX_DATA(LCD_DATA10_MARK, PG10MD_001),
+       PINMUX_DATA(SSIRXD0_MARK, PG10MD_010),
+       PINMUX_DATA(IRQ2_PG_MARK, PG10MD_011),
+       PINMUX_DATA(RXD5_MARK, PG10MD_100),
+       PINMUX_DATA(SIOFRXD_MARK, PG10MD_101),
+
+       PINMUX_DATA(PG9_DATA, PG9MD_000),
+       PINMUX_DATA(LCD_DATA9_MARK, PG9MD_001),
+       PINMUX_DATA(SSIWS0_MARK, PG9MD_010),
+       PINMUX_DATA(TXD4_MARK, PG9MD_100),
+       PINMUX_DATA(SIOFSYNC_MARK, PG9MD_101),
+
+       PINMUX_DATA(PG8_DATA, PG8MD_000),
+       PINMUX_DATA(LCD_DATA8_MARK, PG8MD_001),
+       PINMUX_DATA(SSISCK0_MARK, PG8MD_010),
+       PINMUX_DATA(RXD4_MARK, PG8MD_100),
+       PINMUX_DATA(SIOFSCK_MARK, PG8MD_101),
+
+       PINMUX_DATA(PG7_DATA, PG7MD_00),
+       PINMUX_DATA(LCD_DATA7_MARK, PG7MD_01),
+       PINMUX_DATA(SD_CD_MARK, PG7MD_10),
+       PINMUX_DATA(PINT7_PG_MARK, PG7MD_11),
+
+       PINMUX_DATA(PG6_DATA, PG7MD_00),
+       PINMUX_DATA(LCD_DATA6_MARK, PG7MD_01),
+       PINMUX_DATA(SD_WP_MARK, PG7MD_10),
+       PINMUX_DATA(PINT6_PG_MARK, PG7MD_11),
+
+       PINMUX_DATA(PG5_DATA, PG5MD_00),
+       PINMUX_DATA(LCD_DATA5_MARK, PG5MD_01),
+       PINMUX_DATA(SD_D1_MARK, PG5MD_10),
+       PINMUX_DATA(PINT5_PG_MARK, PG5MD_11),
+
+       PINMUX_DATA(PG4_DATA, PG4MD_00),
+       PINMUX_DATA(LCD_DATA4_MARK, PG4MD_01),
+       PINMUX_DATA(SD_D0_MARK, PG4MD_10),
+       PINMUX_DATA(PINT4_PG_MARK, PG4MD_11),
+
+       PINMUX_DATA(PG3_DATA, PG3MD_00),
+       PINMUX_DATA(LCD_DATA3_MARK, PG3MD_01),
+       PINMUX_DATA(SD_CLK_MARK, PG3MD_10),
+       PINMUX_DATA(PINT3_PG_MARK, PG3MD_11),
+
+       PINMUX_DATA(PG2_DATA, PG2MD_00),
+       PINMUX_DATA(LCD_DATA2_MARK, PG2MD_01),
+       PINMUX_DATA(SD_CMD_MARK, PG2MD_10),
+       PINMUX_DATA(PINT2_PG_MARK, PG2MD_11),
+
+       PINMUX_DATA(PG1_DATA, PG1MD_00),
+       PINMUX_DATA(LCD_DATA1_MARK, PG1MD_01),
+       PINMUX_DATA(SD_D3_MARK, PG1MD_10),
+       PINMUX_DATA(PINT1_PG_MARK, PG1MD_11),
+
+       PINMUX_DATA(PG0_DATA, PG0MD_000),
+       PINMUX_DATA(LCD_DATA0_MARK, PG0MD_001),
+       PINMUX_DATA(SD_D2_MARK, PG0MD_010),
+       PINMUX_DATA(PINT0_PG_MARK, PG0MD_011),
+       PINMUX_DATA(WDTOVF_MARK, PG0MD_100),
+
+       /* Port H */
+       PINMUX_DATA(PH7_DATA, PH7MD_0),
+       PINMUX_DATA(PHAN7_MARK, PH7MD_1),
+
+       PINMUX_DATA(PH6_DATA, PH6MD_0),
+       PINMUX_DATA(PHAN6_MARK, PH6MD_1),
+
+       PINMUX_DATA(PH5_DATA, PH5MD_0),
+       PINMUX_DATA(PHAN5_MARK, PH5MD_1),
+
+       PINMUX_DATA(PH4_DATA, PH4MD_0),
+       PINMUX_DATA(PHAN4_MARK, PH4MD_1),
+
+       PINMUX_DATA(PH3_DATA, PH3MD_0),
+       PINMUX_DATA(PHAN3_MARK, PH3MD_1),
+
+       PINMUX_DATA(PH2_DATA, PH2MD_0),
+       PINMUX_DATA(PHAN2_MARK, PH2MD_1),
+
+       PINMUX_DATA(PH1_DATA, PH1MD_0),
+       PINMUX_DATA(PHAN1_MARK, PH1MD_1),
+
+       PINMUX_DATA(PH0_DATA, PH0MD_0),
+       PINMUX_DATA(PHAN0_MARK, PH0MD_1),
+
+       /* Port I - not on device */
+
+       /* Port J */
+       PINMUX_DATA(PJ11_DATA, PJ11MD_00),
+       PINMUX_DATA(PWM2H_MARK, PJ11MD_01),
+       PINMUX_DATA(DACK1_MARK, PJ11MD_10),
+
+       PINMUX_DATA(PJ10_DATA, PJ10MD_00),
+       PINMUX_DATA(PWM2G_MARK, PJ10MD_01),
+       PINMUX_DATA(DREQ1_MARK, PJ10MD_10),
+
+       PINMUX_DATA(PJ9_DATA, PJ9MD_00),
+       PINMUX_DATA(PWM2F_MARK, PJ9MD_01),
+       PINMUX_DATA(TEND1_MARK, PJ9MD_10),
+
+       PINMUX_DATA(PJ8_DATA, PJ8MD_00),
+       PINMUX_DATA(PWM2E_MARK, PJ8MD_01),
+       PINMUX_DATA(RTS3_MARK, PJ8MD_10),
+
+       PINMUX_DATA(PJ7_DATA, PJ7MD_00),
+       PINMUX_DATA(TIOC1B_MARK, PJ7MD_01),
+       PINMUX_DATA(CTS3_MARK, PJ7MD_10),
+
+       PINMUX_DATA(PJ6_DATA, PJ6MD_00),
+       PINMUX_DATA(TIOC1A_MARK, PJ6MD_01),
+       PINMUX_DATA(SCK3_MARK, PJ6MD_10),
+
+       PINMUX_DATA(PJ5_DATA, PJ5MD_00),
+       PINMUX_DATA(IERXD_MARK, PJ5MD_01),
+       PINMUX_DATA(TXD3_MARK, PJ5MD_10),
+
+       PINMUX_DATA(PJ4_DATA, PJ4MD_00),
+       PINMUX_DATA(IETXD_MARK, PJ4MD_01),
+       PINMUX_DATA(RXD3_MARK, PJ4MD_10),
+
+       PINMUX_DATA(PJ3_DATA, PJ3MD_00),
+       PINMUX_DATA(CRX1_MARK, PJ3MD_01),
+       PINMUX_DATA(CRX0X1_MARK, PJ3MD_10),
+       PINMUX_DATA(IRQ1_PJ_MARK, PJ3MD_11),
+
+       PINMUX_DATA(PJ2_DATA, PJ2MD_000),
+       PINMUX_DATA(CTX1_MARK, PJ2MD_001),
+       PINMUX_DATA(CRX0_CRX1_MARK, PJ2MD_010),
+       PINMUX_DATA(CS2_MARK, PJ2MD_011),
+       PINMUX_DATA(SCK0_MARK, PJ2MD_100),
+       PINMUX_DATA(LCD_M_DISP_MARK, PJ2MD_101),
+
+       PINMUX_DATA(PJ1_DATA, PJ1MD_000),
+       PINMUX_DATA(CRX0_MARK, PJ1MD_001),
+       PINMUX_DATA(IERXD_MARK, PJ1MD_010),
+       PINMUX_DATA(IRQ0_PJ_MARK, PJ1MD_011),
+       PINMUX_DATA(RXD0_MARK, PJ1MD_100),
+
+       PINMUX_DATA(PJ0_DATA, PJ0MD_000),
+       PINMUX_DATA(CTX0_MARK, PJ0MD_001),
+       PINMUX_DATA(IERXD_MARK, PJ0MD_010),
+       PINMUX_DATA(CS1_MARK, PJ0MD_011),
+       PINMUX_DATA(TXD0_MARK, PJ0MD_100),
+       PINMUX_DATA(A0_MARK, PJ0MD_101),
+
+       /* Port K */
+       PINMUX_DATA(PK11_DATA, PK11MD_00),
+       PINMUX_DATA(PWM2D_MARK, PK11MD_01),
+       PINMUX_DATA(SSITXD0_MARK, PK11MD_10),
+
+       PINMUX_DATA(PK10_DATA, PK10MD_00),
+       PINMUX_DATA(PWM2C_MARK, PK10MD_01),
+       PINMUX_DATA(SSIRXD0_MARK, PK10MD_10),
+
+       PINMUX_DATA(PK9_DATA, PK9MD_00),
+       PINMUX_DATA(PWM2B_MARK, PK9MD_01),
+       PINMUX_DATA(SSIWS0_MARK, PK9MD_10),
+
+       PINMUX_DATA(PK8_DATA, PK8MD_00),
+       PINMUX_DATA(PWM2A_MARK, PK8MD_01),
+       PINMUX_DATA(SSISCK0_MARK, PK8MD_10),
+
+       PINMUX_DATA(PK7_DATA, PK7MD_00),
+       PINMUX_DATA(PWM1H_MARK, PK7MD_01),
+       PINMUX_DATA(SD_CD_MARK, PK7MD_10),
+
+       PINMUX_DATA(PK6_DATA, PK6MD_00),
+       PINMUX_DATA(PWM1G_MARK, PK6MD_01),
+       PINMUX_DATA(SD_WP_MARK, PK6MD_10),
+
+       PINMUX_DATA(PK5_DATA, PK5MD_00),
+       PINMUX_DATA(PWM1F_MARK, PK5MD_01),
+       PINMUX_DATA(SD_D1_MARK, PK5MD_10),
+
+       PINMUX_DATA(PK4_DATA, PK4MD_00),
+       PINMUX_DATA(PWM1E_MARK, PK4MD_01),
+       PINMUX_DATA(SD_D0_MARK, PK4MD_10),
+
+       PINMUX_DATA(PK3_DATA, PK3MD_00),
+       PINMUX_DATA(PWM1D_MARK, PK3MD_01),
+       PINMUX_DATA(SD_CLK_MARK, PK3MD_10),
+
+       PINMUX_DATA(PK2_DATA, PK2MD_00),
+       PINMUX_DATA(PWM1C_MARK, PK2MD_01),
+       PINMUX_DATA(SD_CMD_MARK, PK2MD_10),
+
+       PINMUX_DATA(PK1_DATA, PK1MD_00),
+       PINMUX_DATA(PWM1B_MARK, PK1MD_01),
+       PINMUX_DATA(SD_D3_MARK, PK1MD_10),
+
+       PINMUX_DATA(PK0_DATA, PK0MD_00),
+       PINMUX_DATA(PWM1A_MARK, PK0MD_01),
+       PINMUX_DATA(SD_D2_MARK, PK0MD_10),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+
+       /* Port A */
+       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
+       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
+       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
+       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
+
+       /* Port B */
+       PINMUX_GPIO(GPIO_PB22, PB22_DATA),
+       PINMUX_GPIO(GPIO_PB21, PB21_DATA),
+       PINMUX_GPIO(GPIO_PB20, PB20_DATA),
+       PINMUX_GPIO(GPIO_PB19, PB19_DATA),
+       PINMUX_GPIO(GPIO_PB18, PB18_DATA),
+       PINMUX_GPIO(GPIO_PB17, PB17_DATA),
+       PINMUX_GPIO(GPIO_PB16, PB16_DATA),
+       PINMUX_GPIO(GPIO_PB15, PB15_DATA),
+       PINMUX_GPIO(GPIO_PB14, PB14_DATA),
+       PINMUX_GPIO(GPIO_PB13, PB13_DATA),
+       PINMUX_GPIO(GPIO_PB12, PB12_DATA),
+       PINMUX_GPIO(GPIO_PB11, PB11_DATA),
+       PINMUX_GPIO(GPIO_PB10, PB10_DATA),
+       PINMUX_GPIO(GPIO_PB9, PB9_DATA),
+       PINMUX_GPIO(GPIO_PB8, PB8_DATA),
+       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
+       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
+       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
+       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
+       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
+       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
+       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
+
+       /* Port C */
+       PINMUX_GPIO(GPIO_PC10, PC10_DATA),
+       PINMUX_GPIO(GPIO_PC9, PC9_DATA),
+       PINMUX_GPIO(GPIO_PC8, PC8_DATA),
+       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
+       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
+       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
+       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
+       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
+       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
+       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
+       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
+
+       /* Port D */
+       PINMUX_GPIO(GPIO_PD15, PD15_DATA),
+       PINMUX_GPIO(GPIO_PD14, PD14_DATA),
+       PINMUX_GPIO(GPIO_PD13, PD13_DATA),
+       PINMUX_GPIO(GPIO_PD12, PD12_DATA),
+       PINMUX_GPIO(GPIO_PD11, PD11_DATA),
+       PINMUX_GPIO(GPIO_PD10, PD10_DATA),
+       PINMUX_GPIO(GPIO_PD9, PD9_DATA),
+       PINMUX_GPIO(GPIO_PD8, PD8_DATA),
+       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
+       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
+       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
+       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
+       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
+       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
+       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
+       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
+
+       /* Port E */
+       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
+       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
+       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
+       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
+       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
+       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
+
+       /* Port F */
+       PINMUX_GPIO(GPIO_PF12, PF12_DATA),
+       PINMUX_GPIO(GPIO_PF11, PF11_DATA),
+       PINMUX_GPIO(GPIO_PF10, PF10_DATA),
+       PINMUX_GPIO(GPIO_PF9, PF9_DATA),
+       PINMUX_GPIO(GPIO_PF8, PF8_DATA),
+       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
+       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
+       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
+       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
+       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
+       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
+       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
+       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
+
+       /* Port G */
+       PINMUX_GPIO(GPIO_PG24, PG24_DATA),
+       PINMUX_GPIO(GPIO_PG23, PG23_DATA),
+       PINMUX_GPIO(GPIO_PG22, PG22_DATA),
+       PINMUX_GPIO(GPIO_PG21, PG21_DATA),
+       PINMUX_GPIO(GPIO_PG20, PG20_DATA),
+       PINMUX_GPIO(GPIO_PG19, PG19_DATA),
+       PINMUX_GPIO(GPIO_PG18, PG18_DATA),
+       PINMUX_GPIO(GPIO_PG17, PG17_DATA),
+       PINMUX_GPIO(GPIO_PG16, PG16_DATA),
+       PINMUX_GPIO(GPIO_PG15, PG15_DATA),
+       PINMUX_GPIO(GPIO_PG14, PG14_DATA),
+       PINMUX_GPIO(GPIO_PG13, PG13_DATA),
+       PINMUX_GPIO(GPIO_PG12, PG12_DATA),
+       PINMUX_GPIO(GPIO_PG11, PG11_DATA),
+       PINMUX_GPIO(GPIO_PG10, PG10_DATA),
+       PINMUX_GPIO(GPIO_PG9, PG9_DATA),
+       PINMUX_GPIO(GPIO_PG8, PG8_DATA),
+       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
+       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
+       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
+       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
+       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
+       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
+       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
+       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
+
+       /* Port H - Port H does not have a Data Register */
+
+       /* Port I - not on device */
+
+       /* Port J */
+       PINMUX_GPIO(GPIO_PJ11, PJ11_DATA),
+       PINMUX_GPIO(GPIO_PJ10, PJ10_DATA),
+       PINMUX_GPIO(GPIO_PJ9, PJ9_DATA),
+       PINMUX_GPIO(GPIO_PJ8, PJ8_DATA),
+       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
+       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
+       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
+       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
+       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
+       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
+       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
+       PINMUX_GPIO(GPIO_PJ0, PJ0_DATA),
+
+       /* Port K */
+       PINMUX_GPIO(GPIO_PK11, PK11_DATA),
+       PINMUX_GPIO(GPIO_PK10, PK10_DATA),
+       PINMUX_GPIO(GPIO_PK9, PK9_DATA),
+       PINMUX_GPIO(GPIO_PK8, PK8_DATA),
+       PINMUX_GPIO(GPIO_PK7, PK7_DATA),
+       PINMUX_GPIO(GPIO_PK6, PK6_DATA),
+       PINMUX_GPIO(GPIO_PK5, PK5_DATA),
+       PINMUX_GPIO(GPIO_PK4, PK4_DATA),
+       PINMUX_GPIO(GPIO_PK3, PK3_DATA),
+       PINMUX_GPIO(GPIO_PK2, PK2_DATA),
+       PINMUX_GPIO(GPIO_PK1, PK1_DATA),
+       PINMUX_GPIO(GPIO_PK0, PK0_DATA),
+
+       /* INTC */
+       PINMUX_GPIO(GPIO_FN_PINT7_PG, PINT7_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT6_PG, PINT6_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT5_PG, PINT5_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT4_PG, PINT4_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT3_PG, PINT3_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT2_PG, PINT2_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT1_PG, PINT1_PG_MARK),
+
+       PINMUX_GPIO(GPIO_FN_IRQ7_PC, IRQ7_PC_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6_PC, IRQ6_PC_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5_PC, IRQ5_PC_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4_PC, IRQ4_PC_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_PG, IRQ3_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_PG, IRQ2_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PJ, IRQ1_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PJ, IRQ0_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_PE, IRQ3_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_PE, IRQ2_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PE, IRQ1_PE_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PE, IRQ0_PE_MARK),
+
+       /* WDT */
+       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
+
+       /* CAN */
+       PINMUX_GPIO(GPIO_FN_CTX1, CTX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX1, CRX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CTX0, CTX0_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX0, CRX0_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX0_CRX1, CRX0_CRX1_MARK),
+
+       /* DMAC */
+       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
+
+       /* ADC */
+       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
+
+       /* BSCh */
+       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
+       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
+       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
+       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
+       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
+       PINMUX_GPIO(GPIO_FN_A18, A18_MARK),
+       PINMUX_GPIO(GPIO_FN_A17, A17_MARK),
+       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
+       PINMUX_GPIO(GPIO_FN_A15, A15_MARK),
+       PINMUX_GPIO(GPIO_FN_A14, A14_MARK),
+       PINMUX_GPIO(GPIO_FN_A13, A13_MARK),
+       PINMUX_GPIO(GPIO_FN_A12, A12_MARK),
+       PINMUX_GPIO(GPIO_FN_A11, A11_MARK),
+       PINMUX_GPIO(GPIO_FN_A10, A10_MARK),
+       PINMUX_GPIO(GPIO_FN_A9, A9_MARK),
+       PINMUX_GPIO(GPIO_FN_A8, A8_MARK),
+       PINMUX_GPIO(GPIO_FN_A7, A7_MARK),
+       PINMUX_GPIO(GPIO_FN_A6, A6_MARK),
+       PINMUX_GPIO(GPIO_FN_A5, A5_MARK),
+       PINMUX_GPIO(GPIO_FN_A4, A4_MARK),
+       PINMUX_GPIO(GPIO_FN_A3, A3_MARK),
+       PINMUX_GPIO(GPIO_FN_A2, A2_MARK),
+       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
+       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_D15, D15_MARK),
+       PINMUX_GPIO(GPIO_FN_D14, D14_MARK),
+       PINMUX_GPIO(GPIO_FN_D13, D13_MARK),
+       PINMUX_GPIO(GPIO_FN_D12, D12_MARK),
+       PINMUX_GPIO(GPIO_FN_D11, D11_MARK),
+       PINMUX_GPIO(GPIO_FN_D10, D10_MARK),
+       PINMUX_GPIO(GPIO_FN_D9, D9_MARK),
+       PINMUX_GPIO(GPIO_FN_D8, D8_MARK),
+       PINMUX_GPIO(GPIO_FN_D7, D7_MARK),
+       PINMUX_GPIO(GPIO_FN_D6, D6_MARK),
+       PINMUX_GPIO(GPIO_FN_D5, D5_MARK),
+       PINMUX_GPIO(GPIO_FN_D4, D4_MARK),
+       PINMUX_GPIO(GPIO_FN_D3, D3_MARK),
+       PINMUX_GPIO(GPIO_FN_D2, D2_MARK),
+       PINMUX_GPIO(GPIO_FN_D1, D1_MARK),
+       PINMUX_GPIO(GPIO_FN_D0, D0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
+       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
+       PINMUX_GPIO(GPIO_FN_CS3, CS3_MARK),
+       PINMUX_GPIO(GPIO_FN_CS2, CS2_MARK),
+       PINMUX_GPIO(GPIO_FN_CS1, CS1_MARK),
+       PINMUX_GPIO(GPIO_FN_CS0, CS0_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6CE1B, CS6CE1B_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5CE1A, CS5CE1A_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_RD, RD_MARK),
+       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
+       PINMUX_GPIO(GPIO_FN_ICIOWRAH, ICIOWRAH_MARK),
+       PINMUX_GPIO(GPIO_FN_ICIORD, ICIORD_MARK),
+       PINMUX_GPIO(GPIO_FN_WE1DQMUWE, WE1DQMUWE_MARK),
+       PINMUX_GPIO(GPIO_FN_WE0DQML, WE0DQML_MARK),
+       PINMUX_GPIO(GPIO_FN_RAS, RAS_MARK),
+       PINMUX_GPIO(GPIO_FN_CAS, CAS_MARK),
+       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
+       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
+       PINMUX_GPIO(GPIO_FN_BREQ, BREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_BACK, BACK_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
+
+       /* TMU */
+       PINMUX_GPIO(GPIO_FN_TIOC4D, TIOC4D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4C, TIOC4C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4B, TIOC4B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4A, TIOC4A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3D, TIOC3D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3C, TIOC3C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3B, TIOC3B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3A, TIOC3A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC2B, TIOC2B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC1B, TIOC1B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC2A, TIOC2A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC1A, TIOC1A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0D, TIOC0D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0C, TIOC0C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0B, TIOC0B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0A, TIOC0A_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKD, TCLKD_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKC, TCLKC_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKB, TCLKB_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKA, TCLKA_MARK),
+
+       /* SCIF */
+       PINMUX_GPIO(GPIO_FN_TXD0, TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD0, RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK0, SCK0_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD1, TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD1, RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK1, SCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS3, RTS3_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS3, CTS3_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD4, TXD4_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD4, RXD4_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD5, TXD5_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD5, RXD5_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD6, TXD6_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD6, RXD6_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD7, TXD7_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD7, RXD7_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS1, RTS1_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS1, CTS1_MARK),
+
+       /* RSPI */
+       PINMUX_GPIO(GPIO_FN_RSPCK0, RSPCK0_MARK),
+       PINMUX_GPIO(GPIO_FN_MOSI0, MOSI0_MARK),
+       PINMUX_GPIO(GPIO_FN_MISO0_PF12, MISO0_PF12_MARK),
+       PINMUX_GPIO(GPIO_FN_MISO1, MISO1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSL00, SSL00_MARK),
+       PINMUX_GPIO(GPIO_FN_RSPCK1, RSPCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_MOSI1, MOSI1_MARK),
+       PINMUX_GPIO(GPIO_FN_MISO1_PG19, MISO1_PG19_MARK),
+       PINMUX_GPIO(GPIO_FN_SSL10, SSL10_MARK),
+
+       /* IIC3 */
+       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
+
+       /* SSI */
+       PINMUX_GPIO(GPIO_FN_SSISCK0, SSISCK0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS0, SSIWS0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSITXD0, SSITXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIRXD0, SSIRXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS1, SSIWS1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS2, SSIWS2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS3, SSIWS3_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK1, SSISCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK2, SSISCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK3, SSISCK3_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA1, SSIDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA2, SSIDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA3, SSIDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDIO_CLK, AUDIO_CLK_MARK),
+
+       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
+       PINMUX_GPIO(GPIO_FN_SIOFTXD, SIOFTXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOFRXD, SIOFRXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOFSYNC, SIOFSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOFSCK, SIOFSCK_MARK),
+
+       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
+       PINMUX_GPIO(GPIO_FN_SPDIF_IN, SPDIF_IN_MARK),
+       PINMUX_GPIO(GPIO_FN_SPDIF_OUT, SPDIF_OUT_MARK),
+
+       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
+       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
+       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
+
+       /* VDC3 */
+       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
+
+       PINMUX_GPIO(GPIO_FN_DV_DATA7, DV_DATA7_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA6, DV_DATA6_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA5, DV_DATA5_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA4, DV_DATA4_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA3, DV_DATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA2, DV_DATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA1, DV_DATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA0, DV_DATA0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_LCD_CLK, LCD_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_EXTCLK, LCD_EXTCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_VSYNC, LCD_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_HSYNC, LCD_HSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DE, LCD_DE_MARK),
+
+       PINMUX_GPIO(GPIO_FN_LCD_DATA15, LCD_DATA15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA14, LCD_DATA14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA13, LCD_DATA13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA12, LCD_DATA12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA11, LCD_DATA11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA10, LCD_DATA10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA9, LCD_DATA9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA8, LCD_DATA8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA7, LCD_DATA7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA6, LCD_DATA6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA5, LCD_DATA5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA4, LCD_DATA4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA3, LCD_DATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA2, LCD_DATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA1, LCD_DATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA0, LCD_DATA0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PAIOR0", 0xfffe3812, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PA3_IN, PA3_OUT,
+               PA2_IN, PA2_OUT,
+               PA1_IN, PA1_OUT,
+               PA0_IN, PA0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PBCR5", 0xfffe3824, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PB22MD_00, PB22MD_01, PB22MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PB21MD_0, PB21MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB20MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+
+       },
+       { PINMUX_CFG_REG("PBCR4", 0xfffe3826, 16, 4) {
+               0, PB19MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB18MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB17MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB16MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR3", 0xfffe3828, 16, 4) {
+               0, PB15MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB14MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB13MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB12MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR2", 0xfffe382a, 16, 4) {
+               0, PB11MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB10MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB9MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB8MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR1", 0xfffe382c, 16, 4) {
+               0, PB7MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB6MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB5MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB4MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR0", 0xfffe382e, 16, 4) {
+               0, PB3MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB2MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB1MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PBIOR1", 0xfffe3830, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0,
+               PB22_IN, PB22_OUT,
+               PB21_IN, PB21_OUT,
+               PB20_IN, PB20_OUT,
+               PB19_IN, PB19_OUT,
+               PB18_IN, PB18_OUT,
+               PB17_IN, PB17_OUT,
+               PB16_IN, PB16_OUT }
+       },
+
+       { PINMUX_CFG_REG("PBIOR0", 0xfffe3832, 16, 1) {
+               PB15_IN, PB15_OUT,
+               PB14_IN, PB14_OUT,
+               PB13_IN, PB13_OUT,
+               PB12_IN, PB12_OUT,
+               PB11_IN, PB11_OUT,
+               PB10_IN, PB10_OUT,
+               PB9_IN, PB9_OUT,
+               PB8_IN, PB8_OUT,
+               PB7_IN, PB7_OUT,
+               PB6_IN, PB6_OUT,
+               PB5_IN, PB5_OUT,
+               PB4_IN, PB4_OUT,
+               PB3_IN, PB3_OUT,
+               PB2_IN, PB2_OUT,
+               PB1_IN, PB1_OUT,
+               0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PCCR2", 0xfffe384a, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC10MD_0, PC10MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC9MD_0, PC9MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC8MD_00, PC8MD_01, PC8MD_10, PC8MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCCR1", 0xfffe384c, 16, 4) {
+               PC7MD_00, PC7MD_01, PC7MD_10, PC7MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC6MD_00, PC6MD_01, PC6MD_10, PC6MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC5MD_00, PC5MD_01, PC5MD_10, PC5MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC4MD_0, PC4MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCCR0", 0xfffe384e, 16, 4) {
+               PC3MD_0, PC3MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC2MD_0, PC2MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC1MD_0, PC1MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC0MD_0, PC0MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PCIOR0", 0xfffe3852, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               PC10_IN, PC10_OUT,
+               PC9_IN, PC9_OUT,
+               PC8_IN, PC8_OUT,
+               PC7_IN, PC7_OUT,
+               PC6_IN, PC6_OUT,
+               PC5_IN, PC5_OUT,
+               PC4_IN, PC4_OUT,
+               PC3_IN, PC3_OUT,
+               PC2_IN, PC2_OUT,
+               PC1_IN, PC1_OUT,
+               PC0_IN, PC0_OUT
+        }
+       },
+
+       { PINMUX_CFG_REG("PDCR3", 0xfffe3868, 16, 4) {
+               0, PD15MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD14MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD13MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD12MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCR2", 0xfffe386a, 16, 4) {
+               0, PD11MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD10MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD9MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD8MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCR1", 0xfffe386c, 16, 4) {
+               0, PD7MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD6MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD5MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD4MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCR0", 0xfffe386e, 16, 4) {
+               0, PD3MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD2MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD1MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PD0MD_01, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PDIOR0", 0xfffe3872, 16, 1) {
+               PD15_IN, PD15_OUT,
+               PD14_IN, PD14_OUT,
+               PD13_IN, PD13_OUT,
+               PD12_IN, PD12_OUT,
+               PD11_IN, PD11_OUT,
+               PD10_IN, PD10_OUT,
+               PD9_IN, PD9_OUT,
+               PD8_IN, PD8_OUT,
+               PD7_IN, PD7_OUT,
+               PD6_IN, PD6_OUT,
+               PD5_IN, PD5_OUT,
+               PD4_IN, PD4_OUT,
+               PD3_IN, PD3_OUT,
+               PD2_IN, PD2_OUT,
+               PD1_IN, PD1_OUT,
+               PD0_IN, PD0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PECR1", 0xfffe388c, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE5MD_00, PE5MD_01, 0, PE5MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE4MD_00, PE4MD_01, 0, PE4MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PECR0", 0xfffe388e, 16, 4) {
+               PE3MD_00, PE3MD_01, 0, PE3MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE2MD_00, PE2MD_01, 0, PE2MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
+               PE1MD_100, PE1MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PEIOR0", 0xfffe3892, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0,
+               PE5_IN, PE5_OUT,
+               PE4_IN, PE4_OUT,
+               PE3_IN, PE3_OUT,
+               PE2_IN, PE2_OUT,
+               PE1_IN, PE1_OUT,
+               PE0_IN, PE0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PFCR3", 0xfffe38a8, 16, 4) {
+               PF12MD_000, PF12MD_001, 0, PF12MD_011,
+               PF12MD_100, PF12MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PFCR2", 0xfffe38aa, 16, 4) {
+               PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
+               PF11MD_100, PF11MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
+               PF10MD_100, PF10MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
+               PF9MD_100, PF9MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF8MD_00, PF8MD_01, PF8MD_10, PF8MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PFCR1", 0xfffe38ac, 16, 4) {
+               PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
+               PF7MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
+               PF6MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
+               PF5MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
+               PF4MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PFCR0", 0xfffe38ae, 16, 4) {
+               PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
+               PF3MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
+               PF2MD_100, PF2MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
+               PF1MD_100, PF1MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0
+        }
+       },
+
+       { PINMUX_CFG_REG("PFIOR0", 0xfffe38b2, 16, 1) {
+               0, 0, 0, 0, 0, 0,
+               PF12_IN, PF12_OUT,
+               PF11_IN, PF11_OUT,
+               PF10_IN, PF10_OUT,
+               PF9_IN, PF9_OUT,
+               PF8_IN, PF8_OUT,
+               PF7_IN, PF7_OUT,
+               PF6_IN, PF6_OUT,
+               PF5_IN, PF5_OUT,
+               PF4_IN, PF4_OUT,
+               PF3_IN, PF3_OUT,
+               PF2_IN, PF2_OUT,
+               PF1_IN, PF1_OUT,
+               PF0_IN, PF0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PGCR7", 0xfffe38c0, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
+               PG0MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PGCR6", 0xfffe38c2, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PGCR5", 0xfffe38c4, 16, 4) {
+               PG23MD_00, PG23MD_01, PG23MD_10, PG23MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG22MD_00, PG22MD_01, PG22MD_10, PG22MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG21MD_00, PG21MD_01, PG21MD_10, PG21MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
+               PG20MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PGCR4", 0xfffe38c6, 16, 4) {
+               PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
+               PG19MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
+               PG18MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG17MD_000, PG17MD_001, PG17MD_010, PG17MD_011,
+               PG17MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG16MD_000, PG16MD_001, PG16MD_010, PG16MD_011,
+               PG16MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PGCR3", 0xfffe38c8, 16, 4) {
+               PG15MD_000, PG15MD_001, PG15MD_010, PG15MD_011,
+               PG15MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG14MD_000, PG14MD_001, PG14MD_010, 0,
+               PG14MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG13MD_000, PG13MD_001, PG13MD_010, 0,
+               PG13MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG12MD_000, PG12MD_001, PG12MD_010, 0,
+               PG12MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR2", 0xfffe38ca, 16, 4) {
+               PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
+               PG11MD_100, PG11MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
+               PG10MD_100, PG10MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
+               PG9MD_100, PG9MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
+               PG8MD_100, PG8MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PGCR1", 0xfffe38cc, 16, 4) {
+               PG7MD_00, PG7MD_01, PG7MD_10, PG7MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG6MD_00, PG6MD_01, PG6MD_10, PG6MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG5MD_00, PG5MD_01, PG5MD_10, PG5MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG4MD_00, PG4MD_01, PG4MD_10, PG4MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR0", 0xfffe38ce, 16, 4) {
+               PG3MD_00, PG3MD_01, PG3MD_10, PG3MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG2MD_00, PG2MD_01, PG2MD_10, PG2MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG1MD_00, PG1MD_01, PG1MD_10, PG1MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGIOR1", 0xfffe38d0, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0,
+               PG24_IN, PG24_OUT,
+               PG23_IN, PG23_OUT,
+               PG22_IN, PG22_OUT,
+               PG21_IN, PG21_OUT,
+               PG20_IN, PG20_OUT,
+               PG19_IN, PG19_OUT,
+               PG18_IN, PG18_OUT,
+               PG17_IN, PG17_OUT,
+               PG16_IN, PG16_OUT }
+       },
+
+       { PINMUX_CFG_REG("PGIOR0", 0xfffe38d2, 16, 1) {
+               PG15_IN, PG15_OUT,
+               PG14_IN, PG14_OUT,
+               PG13_IN, PG13_OUT,
+               PG12_IN, PG12_OUT,
+               PG11_IN, PG11_OUT,
+               PG10_IN, PG10_OUT,
+               PG9_IN, PG9_OUT,
+               PG8_IN, PG8_OUT,
+               PG7_IN, PG7_OUT,
+               PG6_IN, PG6_OUT,
+               PG5_IN, PG5_OUT,
+               PG4_IN, PG4_OUT,
+               PG3_IN, PG3_OUT,
+               PG2_IN, PG2_OUT,
+               PG1_IN, PG1_OUT,
+               PG0_IN, PG0_OUT
+        }
+       },
+
+       { PINMUX_CFG_REG("PHCR1", 0xfffe38ec, 16, 4) {
+               PH7MD_0, PH7MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PH6MD_0, PH6MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PH5MD_0, PH5MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PH4MD_0, PH4MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PHCR0", 0xfffe38ee, 16, 4) {
+               PH3MD_0, PH3MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PH2MD_0, PH2MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PH1MD_0, PH1MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PH0MD_0, PH0MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PJCR2", 0xfffe390a, 16, 4) {
+               PJ11MD_00, PJ11MD_01, PJ11MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ10MD_00, PJ10MD_01, PJ10MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ9MD_00, PJ9MD_01, PJ9MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ8MD_00, PJ8MD_01, PJ8MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR1", 0xfffe390c, 16, 4) {
+               PJ7MD_00, PJ7MD_01, PJ7MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ6MD_00, PJ6MD_01, PJ6MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ5MD_00, PJ5MD_01, PJ5MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ4MD_00, PJ4MD_01, PJ4MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR0", 0xfffe390e, 16, 4) {
+               PJ3MD_00, PJ3MD_01, PJ3MD_10, PJ3MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
+               PJ2MD_100, PJ2MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
+               PJ1MD_100, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
+               PJ0MD_100, PJ0MD_101, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0, }
+       },
+       { PINMUX_CFG_REG("PJIOR0", 0xfffe3912, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ11_IN, PJ11_OUT,
+               PJ10_IN, PJ10_OUT,
+               PJ9_IN, PJ9_OUT,
+               PJ8_IN, PJ8_OUT,
+               PJ7_IN, PJ7_OUT,
+               PJ6_IN, PJ6_OUT,
+               PJ5_IN, PJ5_OUT,
+               PJ4_IN, PJ4_OUT,
+               PJ3_IN, PJ3_OUT,
+               PJ2_IN, PJ2_OUT,
+               PJ1_IN, PJ1_OUT,
+               PJ0_IN, PJ0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PKCR2", 0xfffe392a, 16, 4) {
+               PK11MD_00, PK11MD_01, PK11MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK10MD_00, PK10MD_01, PK10MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK9MD_00, PK9MD_01, PK9MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK8MD_00, PK8MD_01, PK8MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PKCR1", 0xfffe392c, 16, 4) {
+               PK7MD_00, PK7MD_01, PK7MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK6MD_00, PK6MD_01, PK6MD_10, 0,  0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK5MD_00, PK5MD_01, PK5MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK4MD_00, PK4MD_01, PK4MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PKCR0", 0xfffe392e, 16, 4) {
+               PK3MD_00, PK3MD_01, PK3MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK2MD_00, PK2MD_01, PK2MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK1MD_00, PK1MD_01, PK1MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PK0MD_00, PK0MD_01, PK0MD_10, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PKIOR0", 0xfffe3932, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PJ11_IN, PJ11_OUT,
+               PJ10_IN, PJ10_OUT,
+               PJ9_IN, PJ9_OUT,
+               PJ8_IN, PJ8_OUT,
+               PJ7_IN, PJ7_OUT,
+               PJ6_IN, PJ6_OUT,
+               PJ5_IN, PJ5_OUT,
+               PJ4_IN, PJ4_OUT,
+               PJ3_IN, PJ3_OUT,
+               PJ2_IN, PJ2_OUT,
+               PJ1_IN, PJ1_OUT,
+               PJ0_IN, PJ0_OUT }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR1", 0xfffe3814, 16) {
+               0, 0, 0, 0, 0, 0, 0, PA3_DATA,
+               0, 0, 0, 0, 0, 0, 0, PA2_DATA }
+       },
+
+       { PINMUX_DATA_REG("PADR0", 0xfffe3816, 16) {
+               0, 0, 0, 0, 0, 0, 0, PA1_DATA,
+               0, 0, 0, 0, 0, 0, 0, PA0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PBDR1", 0xfffe3834, 16) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB22_DATA, PB21_DATA, PB20_DATA,
+               PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA }
+       },
+
+       { PINMUX_DATA_REG("PBDR0", 0xfffe3836, 16) {
+               PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
+               PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
+               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+               PB3_DATA, PB2_DATA, PB1_DATA, 0 }
+       },
+
+       { PINMUX_DATA_REG("PCDR0", 0xfffe3856, 16) {
+               0, 0, 0, 0,
+               0, PC10_DATA, PC9_DATA, PC8_DATA,
+               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PDDR0", 0xfffe3876, 16) {
+               PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
+               PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
+               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PEDR0", 0xfffe3896, 16) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, PE5_DATA, PE4_DATA,
+               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PFDR0", 0xfffe38b6, 16) {
+               0, 0, 0, PF12_DATA,
+               PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
+               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PGDR1", 0xfffe38d4, 16) {
+               0, 0, 0, 0, 0, 0, 0, PG24_DATA,
+               PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
+               PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA }
+       },
+
+       { PINMUX_DATA_REG("PGDR0", 0xfffe38d6, 16) {
+               PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
+               PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
+               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR0", 0xfffe3916, 16) {
+               0, 0, 0, PJ12_DATA,
+               PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
+               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+               PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA }
+       },
+       { PINMUX_DATA_REG("PKDR0", 0xfffe3936, 16) {
+               0, 0, 0, PK12_DATA,
+               PK11_DATA, PK10_DATA, PK9_DATA, PK8_DATA,
+               PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
+               PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA }
+       },
+       { }
+};
+
+struct sh_pfc_soc_info sh7264_pinmux_info = {
+       .name = "sh7264_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END, FORCE_IN },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END, FORCE_OUT },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PA3,
+       .last_gpio = GPIO_FN_LCD_M_DISP,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7269.c b/drivers/pinctrl/sh-pfc/pfc-sh7269.c
new file mode 100644 (file)
index 0000000..b1b5d6d
--- /dev/null
@@ -0,0 +1,2834 @@
+/*
+ * SH7269 Pinmux
+ *
+ * Copyright (C) 2012  Renesas Electronics Europe Ltd
+ * Copyright (C) 2012  Phil Edworthy
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/kernel.h>
+#include <linux/gpio.h>
+#include <cpu/sh7269.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       /* Port A */
+       PA1_DATA, PA0_DATA,
+       /* Port B */
+       PB22_DATA, PB21_DATA, PB20_DATA,
+       PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA,
+       PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
+       PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
+       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+       PB3_DATA, PB2_DATA, PB1_DATA,
+       /* Port C */
+       PC8_DATA,
+       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
+       /* Port D */
+       PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
+       PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
+       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
+       /* Port E */
+       PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
+       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
+       /* Port F */
+       PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
+       PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA,
+       PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
+       PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
+       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
+       /* Port G */
+       PG27_DATA, PG26_DATA, PG25_DATA, PG24_DATA,
+       PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
+       PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA,
+       PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
+       PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
+       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
+       /* Port H */
+       /* NOTE - Port H does not have a Data Register, but PH Data is
+          connected to PH Port Register */
+       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
+       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
+       /* Port I - not on device */
+       /* Port J */
+       PJ31_DATA, PJ30_DATA, PJ29_DATA, PJ28_DATA,
+       PJ27_DATA, PJ26_DATA, PJ25_DATA, PJ24_DATA,
+       PJ23_DATA, PJ22_DATA, PJ21_DATA, PJ20_DATA,
+       PJ19_DATA, PJ18_DATA, PJ17_DATA, PJ16_DATA,
+       PJ15_DATA, PJ14_DATA, PJ13_DATA, PJ12_DATA,
+       PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
+       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+       PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       FORCE_IN,
+       /* Port A */
+       PA1_IN, PA0_IN,
+       /* Port B */
+       PB22_IN, PB21_IN, PB20_IN,
+       PB19_IN, PB18_IN, PB17_IN, PB16_IN,
+       PB15_IN, PB14_IN, PB13_IN, PB12_IN,
+       PB11_IN, PB10_IN, PB9_IN, PB8_IN,
+       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
+       PB3_IN, PB2_IN, PB1_IN,
+       /* Port C */
+       PC8_IN,
+       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
+       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
+       /* Port D */
+       PD15_IN, PD14_IN, PD13_IN, PD12_IN,
+       PD11_IN, PD10_IN, PD9_IN, PD8_IN,
+       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
+       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
+       /* Port E */
+       PE7_IN, PE6_IN, PE5_IN, PE4_IN,
+       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
+       /* Port F */
+       PF23_IN, PF22_IN, PF21_IN, PF20_IN,
+       PF19_IN, PF18_IN, PF17_IN, PF16_IN,
+       PF15_IN, PF14_IN, PF13_IN, PF12_IN,
+       PF11_IN, PF10_IN, PF9_IN, PF8_IN,
+       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
+       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
+       /* Port G */
+       PG27_IN, PG26_IN, PG25_IN, PG24_IN,
+       PG23_IN, PG22_IN, PG21_IN, PG20_IN,
+       PG19_IN, PG18_IN, PG17_IN, PG16_IN,
+       PG15_IN, PG14_IN, PG13_IN, PG12_IN,
+       PG11_IN, PG10_IN, PG9_IN, PG8_IN,
+       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
+       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
+       /* Port H - Port H does not have a Data Register */
+       /* Port I - not on device */
+       /* Port J */
+       PJ31_IN, PJ30_IN, PJ29_IN, PJ28_IN,
+       PJ27_IN, PJ26_IN, PJ25_IN, PJ24_IN,
+       PJ23_IN, PJ22_IN, PJ21_IN, PJ20_IN,
+       PJ19_IN, PJ18_IN, PJ17_IN, PJ16_IN,
+       PJ15_IN, PJ14_IN, PJ13_IN, PJ12_IN,
+       PJ11_IN, PJ10_IN, PJ9_IN, PJ8_IN,
+       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
+       PJ3_IN, PJ2_IN, PJ1_IN, PJ0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       FORCE_OUT,
+       /* Port A */
+       PA1_OUT, PA0_OUT,
+       /* Port B */
+       PB22_OUT, PB21_OUT, PB20_OUT,
+       PB19_OUT, PB18_OUT, PB17_OUT, PB16_OUT,
+       PB15_OUT, PB14_OUT, PB13_OUT, PB12_OUT,
+       PB11_OUT, PB10_OUT, PB9_OUT, PB8_OUT,
+       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
+       PB3_OUT, PB2_OUT, PB1_OUT,
+       /* Port C */
+       PC8_OUT,
+       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
+       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
+       /* Port D */
+       PD15_OUT, PD14_OUT, PD13_OUT, PD12_OUT,
+       PD11_OUT, PD10_OUT, PD9_OUT, PD8_OUT,
+       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
+       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
+       /* Port E */
+       PE7_OUT, PE6_OUT, PE5_OUT, PE4_OUT,
+       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
+       /* Port F */
+       PF23_OUT, PF22_OUT, PF21_OUT, PF20_OUT,
+       PF19_OUT, PF18_OUT, PF17_OUT, PF16_OUT,
+       PF15_OUT, PF14_OUT, PF13_OUT, PF12_OUT,
+       PF11_OUT, PF10_OUT, PF9_OUT, PF8_OUT,
+       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
+       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
+       /* Port G */
+       PG27_OUT, PG26_OUT, PG25_OUT, PG24_OUT,
+       PG23_OUT, PG22_OUT, PG21_OUT, PG20_OUT,
+       PG19_OUT, PG18_OUT, PG17_OUT, PG16_OUT,
+       PG15_OUT, PG14_OUT, PG13_OUT, PG12_OUT,
+       PG11_OUT, PG10_OUT, PG9_OUT, PG8_OUT,
+       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
+       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
+       /* Port H - Port H does not have a Data Register */
+       /* Port I - not on device */
+       /* Port J */
+       PJ31_OUT, PJ30_OUT, PJ29_OUT, PJ28_OUT,
+       PJ27_OUT, PJ26_OUT, PJ25_OUT, PJ24_OUT,
+       PJ23_OUT, PJ22_OUT, PJ21_OUT, PJ20_OUT,
+       PJ19_OUT, PJ18_OUT, PJ17_OUT, PJ16_OUT,
+       PJ15_OUT, PJ14_OUT, PJ13_OUT, PJ12_OUT,
+       PJ11_OUT, PJ10_OUT, PJ9_OUT, PJ8_OUT,
+       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
+       PJ3_OUT, PJ2_OUT, PJ1_OUT, PJ0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       /* Port A */
+       PA1_IOR_IN, PA1_IOR_OUT,
+       PA0_IOR_IN, PA0_IOR_OUT,
+
+       /* Port B */
+       PB22_IOR_IN, PB22_IOR_OUT,
+       PB21_IOR_IN, PB21_IOR_OUT,
+       PB20_IOR_IN, PB20_IOR_OUT,
+       PB19_IOR_IN, PB19_IOR_OUT,
+       PB18_IOR_IN, PB18_IOR_OUT,
+       PB17_IOR_IN, PB17_IOR_OUT,
+       PB16_IOR_IN, PB16_IOR_OUT,
+
+       PB15_IOR_IN, PB15_IOR_OUT,
+       PB14_IOR_IN, PB14_IOR_OUT,
+       PB13_IOR_IN, PB13_IOR_OUT,
+       PB12_IOR_IN, PB12_IOR_OUT,
+       PB11_IOR_IN, PB11_IOR_OUT,
+       PB10_IOR_IN, PB10_IOR_OUT,
+       PB9_IOR_IN, PB9_IOR_OUT,
+       PB8_IOR_IN, PB8_IOR_OUT,
+
+       PB7_IOR_IN, PB7_IOR_OUT,
+       PB6_IOR_IN, PB6_IOR_OUT,
+       PB5_IOR_IN, PB5_IOR_OUT,
+       PB4_IOR_IN, PB4_IOR_OUT,
+       PB3_IOR_IN, PB3_IOR_OUT,
+       PB2_IOR_IN, PB2_IOR_OUT,
+       PB1_IOR_IN, PB1_IOR_OUT,
+       PB0_IOR_IN, PB0_IOR_OUT,
+
+       PB22MD_000, PB22MD_001, PB22MD_010, PB22MD_011,
+       PB22MD_100, PB22MD_101, PB22MD_110, PB22MD_111,
+       PB21MD_00, PB21MD_01, PB21MD_10, PB21MD_11,
+       PB20MD_000, PB20MD_001, PB20MD_010, PB20MD_011,
+       PB20MD_100, PB20MD_101, PB20MD_110, PB20MD_111,
+       PB19MD_000, PB19MD_001, PB19MD_010, PB19MD_011,
+       PB19MD_100, PB19MD_101, PB19MD_110, PB19MD_111,
+       PB18MD_000, PB18MD_001, PB18MD_010, PB18MD_011,
+       PB18MD_100, PB18MD_101, PB18MD_110, PB18MD_111,
+       PB17MD_000, PB17MD_001, PB17MD_010, PB17MD_011,
+       PB17MD_100, PB17MD_101, PB17MD_110, PB17MD_111,
+       PB16MD_000, PB16MD_001, PB16MD_010, PB16MD_011,
+       PB16MD_100, PB16MD_101, PB16MD_110, PB16MD_111,
+       PB15MD_000, PB15MD_001, PB15MD_010, PB15MD_011,
+       PB15MD_100, PB15MD_101, PB15MD_110, PB15MD_111,
+       PB14MD_000, PB14MD_001, PB14MD_010, PB14MD_011,
+       PB14MD_100, PB14MD_101, PB14MD_110, PB14MD_111,
+       PB13MD_000, PB13MD_001, PB13MD_010, PB13MD_011,
+       PB13MD_100, PB13MD_101, PB13MD_110, PB13MD_111,
+       PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11,
+
+       PB11MD_00, PB11MD_01, PB11MD_10, PB11MD_11,
+       PB10MD_00, PB10MD_01, PB10MD_10, PB10MD_11,
+       PB9MD_00, PB9MD_01, PB9MD_10, PB9MD_11,
+       PB8MD_00, PB8MD_01, PB8MD_10, PB8MD_11,
+
+       PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11,
+       PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11,
+       PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11,
+       PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11,
+
+       PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11,
+       PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11,
+       PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11,
+
+       /* Port C */
+       PC8_IOR_IN, PC8_IOR_OUT,
+       PC7_IOR_IN, PC7_IOR_OUT,
+       PC6_IOR_IN, PC6_IOR_OUT,
+       PC5_IOR_IN, PC5_IOR_OUT,
+       PC4_IOR_IN, PC4_IOR_OUT,
+       PC3_IOR_IN, PC3_IOR_OUT,
+       PC2_IOR_IN, PC2_IOR_OUT,
+       PC1_IOR_IN, PC1_IOR_OUT,
+       PC0_IOR_IN, PC0_IOR_OUT,
+
+       PC8MD_000, PC8MD_001, PC8MD_010, PC8MD_011,
+       PC8MD_100, PC8MD_101, PC8MD_110, PC8MD_111,
+       PC7MD_000, PC7MD_001, PC7MD_010, PC7MD_011,
+       PC7MD_100, PC7MD_101, PC7MD_110, PC7MD_111,
+       PC6MD_000, PC6MD_001, PC6MD_010, PC6MD_011,
+       PC6MD_100, PC6MD_101, PC6MD_110, PC6MD_111,
+       PC5MD_000, PC5MD_001, PC5MD_010, PC5MD_011,
+       PC5MD_100, PC5MD_101, PC5MD_110, PC5MD_111,
+       PC4MD_00, PC4MD_01, PC4MD_10, PC4MD_11,
+
+       PC3MD_00, PC3MD_01, PC3MD_10, PC3MD_11,
+       PC2MD_00, PC2MD_01, PC2MD_10, PC2MD_11,
+       PC1MD_0, PC1MD_1,
+       PC0MD_0, PC0MD_1,
+
+       /* Port D */
+       PD15_IOR_IN, PD15_IOR_OUT,
+       PD14_IOR_IN, PD14_IOR_OUT,
+       PD13_IOR_IN, PD13_IOR_OUT,
+       PD12_IOR_IN, PD12_IOR_OUT,
+       PD11_IOR_IN, PD11_IOR_OUT,
+       PD10_IOR_IN, PD10_IOR_OUT,
+       PD9_IOR_IN, PD9_IOR_OUT,
+       PD8_IOR_IN, PD8_IOR_OUT,
+       PD7_IOR_IN, PD7_IOR_OUT,
+       PD6_IOR_IN, PD6_IOR_OUT,
+       PD5_IOR_IN, PD5_IOR_OUT,
+       PD4_IOR_IN, PD4_IOR_OUT,
+       PD3_IOR_IN, PD3_IOR_OUT,
+       PD2_IOR_IN, PD2_IOR_OUT,
+       PD1_IOR_IN, PD1_IOR_OUT,
+       PD0_IOR_IN, PD0_IOR_OUT,
+
+       PD15MD_00, PD15MD_01, PD15MD_10, PD15MD_11,
+       PD14MD_00, PD14MD_01, PD14MD_10, PD14MD_11,
+       PD13MD_00, PD13MD_01, PD13MD_10, PD13MD_11,
+       PD12MD_00, PD12MD_01, PD12MD_10, PD12MD_11,
+
+       PD11MD_00, PD11MD_01, PD11MD_10, PD11MD_11,
+       PD10MD_00, PD10MD_01, PD10MD_10, PD10MD_11,
+       PD9MD_00, PD9MD_01, PD9MD_10, PD9MD_11,
+       PD8MD_00, PD8MD_01, PD8MD_10, PD8MD_11,
+
+       PD7MD_00, PD7MD_01, PD7MD_10, PD7MD_11,
+       PD6MD_00, PD6MD_01, PD6MD_10, PD6MD_11,
+       PD5MD_00, PD5MD_01, PD5MD_10, PD5MD_11,
+       PD4MD_00, PD4MD_01, PD4MD_10, PD4MD_11,
+
+       PD3MD_00, PD3MD_01, PD3MD_10, PD3MD_11,
+       PD2MD_00, PD2MD_01, PD2MD_10, PD2MD_11,
+       PD1MD_00, PD1MD_01, PD1MD_10, PD1MD_11,
+       PD0MD_00, PD0MD_01, PD0MD_10, PD0MD_11,
+
+       /* Port E */
+       PE7_IOR_IN, PE7_IOR_OUT,
+       PE6_IOR_IN, PE6_IOR_OUT,
+       PE5_IOR_IN, PE5_IOR_OUT,
+       PE4_IOR_IN, PE4_IOR_OUT,
+       PE3_IOR_IN, PE3_IOR_OUT,
+       PE2_IOR_IN, PE2_IOR_OUT,
+       PE1_IOR_IN, PE1_IOR_OUT,
+       PE0_IOR_IN, PE0_IOR_OUT,
+
+       PE7MD_00, PE7MD_01, PE7MD_10, PE7MD_11,
+       PE6MD_00, PE6MD_01, PE6MD_10, PE6MD_11,
+       PE5MD_00, PE5MD_01, PE5MD_10, PE5MD_11,
+       PE4MD_00, PE4MD_01, PE4MD_10, PE4MD_11,
+
+       PE3MD_000, PE3MD_001, PE3MD_010, PE3MD_011,
+       PE3MD_100, PE3MD_101, PE3MD_110, PE3MD_111,
+       PE2MD_000, PE2MD_001, PE2MD_010, PE2MD_011,
+       PE2MD_100, PE2MD_101, PE2MD_110, PE2MD_111,
+       PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
+       PE1MD_100, PE1MD_101, PE1MD_110, PE1MD_111,
+       PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11,
+
+       /* Port F */
+       PF23_IOR_IN, PF23_IOR_OUT,
+       PF22_IOR_IN, PF22_IOR_OUT,
+       PF21_IOR_IN, PF21_IOR_OUT,
+       PF20_IOR_IN, PF20_IOR_OUT,
+       PF19_IOR_IN, PF19_IOR_OUT,
+       PF18_IOR_IN, PF18_IOR_OUT,
+       PF17_IOR_IN, PF17_IOR_OUT,
+       PF16_IOR_IN, PF16_IOR_OUT,
+       PF15_IOR_IN, PF15_IOR_OUT,
+       PF14_IOR_IN, PF14_IOR_OUT,
+       PF13_IOR_IN, PF13_IOR_OUT,
+       PF12_IOR_IN, PF12_IOR_OUT,
+       PF11_IOR_IN, PF11_IOR_OUT,
+       PF10_IOR_IN, PF10_IOR_OUT,
+       PF9_IOR_IN, PF9_IOR_OUT,
+       PF8_IOR_IN, PF8_IOR_OUT,
+       PF7_IOR_IN, PF7_IOR_OUT,
+       PF6_IOR_IN, PF6_IOR_OUT,
+       PF5_IOR_IN, PF5_IOR_OUT,
+       PF4_IOR_IN, PF4_IOR_OUT,
+       PF3_IOR_IN, PF3_IOR_OUT,
+       PF2_IOR_IN, PF2_IOR_OUT,
+       PF1_IOR_IN, PF1_IOR_OUT,
+       PF0_IOR_IN, PF0_IOR_OUT,
+
+       PF23MD_000, PF23MD_001, PF23MD_010, PF23MD_011,
+       PF23MD_100, PF23MD_101, PF23MD_110, PF23MD_111,
+       PF22MD_000, PF22MD_001, PF22MD_010, PF22MD_011,
+       PF22MD_100, PF22MD_101, PF22MD_110, PF22MD_111,
+       PF21MD_000, PF21MD_001, PF21MD_010, PF21MD_011,
+       PF21MD_100, PF21MD_101, PF21MD_110, PF21MD_111,
+       PF20MD_000, PF20MD_001, PF20MD_010, PF20MD_011,
+       PF20MD_100, PF20MD_101, PF20MD_110, PF20MD_111,
+
+       PF19MD_000, PF19MD_001, PF19MD_010, PF19MD_011,
+       PF19MD_100, PF19MD_101, PF19MD_110, PF19MD_111,
+       PF18MD_000, PF18MD_001, PF18MD_010, PF18MD_011,
+       PF18MD_100, PF18MD_101, PF18MD_110, PF18MD_111,
+       PF17MD_000, PF17MD_001, PF17MD_010, PF17MD_011,
+       PF17MD_100, PF17MD_101, PF17MD_110, PF17MD_111,
+       PF16MD_000, PF16MD_001, PF16MD_010, PF16MD_011,
+       PF16MD_100, PF16MD_101, PF16MD_110, PF16MD_111,
+
+       PF15MD_000, PF15MD_001, PF15MD_010, PF15MD_011,
+       PF15MD_100, PF15MD_101, PF15MD_110, PF15MD_111,
+       PF14MD_000, PF14MD_001, PF14MD_010, PF14MD_011,
+       PF14MD_100, PF14MD_101, PF14MD_110, PF14MD_111,
+       PF13MD_000, PF13MD_001, PF13MD_010, PF13MD_011,
+       PF13MD_100, PF13MD_101, PF13MD_110, PF13MD_111,
+       PF12MD_000, PF12MD_001, PF12MD_010, PF12MD_011,
+       PF12MD_100, PF12MD_101, PF12MD_110, PF12MD_111,
+
+       PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
+       PF11MD_100, PF11MD_101, PF11MD_110, PF11MD_111,
+       PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
+       PF10MD_100, PF10MD_101, PF10MD_110, PF10MD_111,
+       PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
+       PF9MD_100, PF9MD_101, PF9MD_110, PF9MD_111,
+       PF8MD_000, PF8MD_001, PF8MD_010, PF8MD_011,
+       PF8MD_100, PF8MD_101, PF8MD_110, PF8MD_111,
+
+       PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
+       PF7MD_100, PF7MD_101, PF7MD_110, PF7MD_111,
+       PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
+       PF6MD_100, PF6MD_101, PF6MD_110, PF6MD_111,
+       PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
+       PF5MD_100, PF5MD_101, PF5MD_110, PF5MD_111,
+       PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
+       PF4MD_100, PF4MD_101, PF4MD_110, PF4MD_111,
+
+       PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
+       PF3MD_100, PF3MD_101, PF3MD_110, PF3MD_111,
+       PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
+       PF2MD_100, PF2MD_101, PF2MD_110, PF2MD_111,
+       PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
+       PF1MD_100, PF1MD_101, PF1MD_110, PF1MD_111,
+       PF0MD_000, PF0MD_001, PF0MD_010, PF0MD_011,
+       PF0MD_100, PF0MD_101, PF0MD_110, PF0MD_111,
+
+       /* Port G */
+       PG27_IOR_IN, PG27_IOR_OUT,
+       PG26_IOR_IN, PG26_IOR_OUT,
+       PG25_IOR_IN, PG25_IOR_OUT,
+       PG24_IOR_IN, PG24_IOR_OUT,
+       PG23_IOR_IN, PG23_IOR_OUT,
+       PG22_IOR_IN, PG22_IOR_OUT,
+       PG21_IOR_IN, PG21_IOR_OUT,
+       PG20_IOR_IN, PG20_IOR_OUT,
+       PG19_IOR_IN, PG19_IOR_OUT,
+       PG18_IOR_IN, PG18_IOR_OUT,
+       PG17_IOR_IN, PG17_IOR_OUT,
+       PG16_IOR_IN, PG16_IOR_OUT,
+       PG15_IOR_IN, PG15_IOR_OUT,
+       PG14_IOR_IN, PG14_IOR_OUT,
+       PG13_IOR_IN, PG13_IOR_OUT,
+       PG12_IOR_IN, PG12_IOR_OUT,
+       PG11_IOR_IN, PG11_IOR_OUT,
+       PG10_IOR_IN, PG10_IOR_OUT,
+       PG9_IOR_IN, PG9_IOR_OUT,
+       PG8_IOR_IN, PG8_IOR_OUT,
+       PG7_IOR_IN, PG7_IOR_OUT,
+       PG6_IOR_IN, PG6_IOR_OUT,
+       PG5_IOR_IN, PG5_IOR_OUT,
+       PG4_IOR_IN, PG4_IOR_OUT,
+       PG3_IOR_IN, PG3_IOR_OUT,
+       PG2_IOR_IN, PG2_IOR_OUT,
+       PG1_IOR_IN, PG1_IOR_OUT,
+       PG0_IOR_IN, PG0_IOR_OUT,
+
+       PG27MD_00, PG27MD_01, PG27MD_10, PG27MD_11,
+       PG26MD_00, PG26MD_01, PG26MD_10, PG26MD_11,
+       PG25MD_00, PG25MD_01, PG25MD_10, PG25MD_11,
+       PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11,
+
+       PG23MD_000, PG23MD_001, PG23MD_010, PG23MD_011,
+       PG23MD_100, PG23MD_101, PG23MD_110, PG23MD_111,
+       PG22MD_000, PG22MD_001, PG22MD_010, PG22MD_011,
+       PG22MD_100, PG22MD_101, PG22MD_110, PG22MD_111,
+       PG21MD_000, PG21MD_001, PG21MD_010, PG21MD_011,
+       PG21MD_100, PG21MD_101, PG21MD_110, PG21MD_111,
+       PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
+       PG20MD_100, PG20MD_101, PG20MD_110, PG20MD_111,
+
+       PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
+       PG19MD_100, PG19MD_101, PG19MD_110, PG19MD_111,
+       PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
+       PG18MD_100, PG18MD_101, PG18MD_110, PG18MD_111,
+       PG17MD_00, PG17MD_01, PG17MD_10, PG17MD_11,
+       PG16MD_00, PG16MD_01, PG16MD_10, PG16MD_11,
+
+       PG15MD_00, PG15MD_01, PG15MD_10, PG15MD_11,
+       PG14MD_00, PG14MD_01, PG14MD_10, PG14MD_11,
+       PG13MD_00, PG13MD_01, PG13MD_10, PG13MD_11,
+       PG12MD_00, PG12MD_01, PG12MD_10, PG12MD_11,
+
+       PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
+       PG11MD_100, PG11MD_101, PG11MD_110, PG11MD_111,
+       PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
+       PG10MD_100, PG10MD_101, PG10MD_110, PG10MD_111,
+       PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
+       PG9MD_100, PG9MD_101, PG9MD_110, PG9MD_111,
+       PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
+       PG8MD_100, PG8MD_101, PG8MD_110, PG8MD_111,
+
+       PG7MD_000, PG7MD_001, PG7MD_010, PG7MD_011,
+       PG7MD_100, PG7MD_101, PG7MD_110, PG7MD_111,
+       PG6MD_000, PG6MD_001, PG6MD_010, PG6MD_011,
+       PG6MD_100, PG6MD_101, PG6MD_110, PG6MD_111,
+       PG5MD_000, PG5MD_001, PG5MD_010, PG5MD_011,
+       PG5MD_100, PG5MD_101, PG5MD_110, PG5MD_111,
+       PG4MD_000, PG4MD_001, PG4MD_010, PG4MD_011,
+       PG4MD_100, PG4MD_101, PG4MD_110, PG4MD_111,
+
+       PG3MD_000, PG3MD_001, PG3MD_010, PG3MD_011,
+       PG3MD_100, PG3MD_101, PG3MD_110, PG3MD_111,
+       PG2MD_000, PG2MD_001, PG2MD_010, PG2MD_011,
+       PG2MD_100, PG2MD_101, PG2MD_110, PG2MD_111,
+       PG1MD_000, PG1MD_001, PG1MD_010, PG1MD_011,
+       PG1MD_100, PG1MD_101, PG1MD_110, PG1MD_111,
+       PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
+       PG0MD_100, PG0MD_101, PG0MD_110, PG0MD_111,
+
+       /* Port H */
+       PH7MD_00, PH7MD_01, PH7MD_10, PH7MD_11,
+       PH6MD_00, PH6MD_01, PH6MD_10, PH6MD_11,
+       PH5MD_00, PH5MD_01, PH5MD_10, PH5MD_11,
+       PH4MD_00, PH4MD_01, PH4MD_10, PH4MD_11,
+
+       PH3MD_00, PH3MD_01, PH3MD_10, PH3MD_11,
+       PH2MD_00, PH2MD_01, PH2MD_10, PH2MD_11,
+       PH1MD_00, PH1MD_01, PH1MD_10, PH1MD_11,
+       PH0MD_00, PH0MD_01, PH0MD_10, PH0MD_11,
+
+       /* Port I - not on device */
+
+       /* Port J */
+       PJ31_IOR_IN, PJ31_IOR_OUT,
+       PJ30_IOR_IN, PJ30_IOR_OUT,
+       PJ29_IOR_IN, PJ29_IOR_OUT,
+       PJ28_IOR_IN, PJ28_IOR_OUT,
+       PJ27_IOR_IN, PJ27_IOR_OUT,
+       PJ26_IOR_IN, PJ26_IOR_OUT,
+       PJ25_IOR_IN, PJ25_IOR_OUT,
+       PJ24_IOR_IN, PJ24_IOR_OUT,
+       PJ23_IOR_IN, PJ23_IOR_OUT,
+       PJ22_IOR_IN, PJ22_IOR_OUT,
+       PJ21_IOR_IN, PJ21_IOR_OUT,
+       PJ20_IOR_IN, PJ20_IOR_OUT,
+       PJ19_IOR_IN, PJ19_IOR_OUT,
+       PJ18_IOR_IN, PJ18_IOR_OUT,
+       PJ17_IOR_IN, PJ17_IOR_OUT,
+       PJ16_IOR_IN, PJ16_IOR_OUT,
+       PJ15_IOR_IN, PJ15_IOR_OUT,
+       PJ14_IOR_IN, PJ14_IOR_OUT,
+       PJ13_IOR_IN, PJ13_IOR_OUT,
+       PJ12_IOR_IN, PJ12_IOR_OUT,
+       PJ11_IOR_IN, PJ11_IOR_OUT,
+       PJ10_IOR_IN, PJ10_IOR_OUT,
+       PJ9_IOR_IN, PJ9_IOR_OUT,
+       PJ8_IOR_IN, PJ8_IOR_OUT,
+       PJ7_IOR_IN, PJ7_IOR_OUT,
+       PJ6_IOR_IN, PJ6_IOR_OUT,
+       PJ5_IOR_IN, PJ5_IOR_OUT,
+       PJ4_IOR_IN, PJ4_IOR_OUT,
+       PJ3_IOR_IN, PJ3_IOR_OUT,
+       PJ2_IOR_IN, PJ2_IOR_OUT,
+       PJ1_IOR_IN, PJ1_IOR_OUT,
+       PJ0_IOR_IN, PJ0_IOR_OUT,
+
+       PJ31MD_0, PJ31MD_1,
+       PJ30MD_000, PJ30MD_001, PJ30MD_010, PJ30MD_011,
+       PJ30MD_100, PJ30MD_101, PJ30MD_110, PJ30MD_111,
+       PJ29MD_000, PJ29MD_001, PJ29MD_010, PJ29MD_011,
+       PJ29MD_100, PJ29MD_101, PJ29MD_110, PJ29MD_111,
+       PJ28MD_000, PJ28MD_001, PJ28MD_010, PJ28MD_011,
+       PJ28MD_100, PJ28MD_101, PJ28MD_110, PJ28MD_111,
+
+       PJ27MD_000, PJ27MD_001, PJ27MD_010, PJ27MD_011,
+       PJ27MD_100, PJ27MD_101, PJ27MD_110, PJ27MD_111,
+       PJ26MD_000, PJ26MD_001, PJ26MD_010, PJ26MD_011,
+       PJ26MD_100, PJ26MD_101, PJ26MD_110, PJ26MD_111,
+       PJ25MD_000, PJ25MD_001, PJ25MD_010, PJ25MD_011,
+       PJ25MD_100, PJ25MD_101, PJ25MD_110, PJ25MD_111,
+       PJ24MD_000, PJ24MD_001, PJ24MD_010, PJ24MD_011,
+       PJ24MD_100, PJ24MD_101, PJ24MD_110, PJ24MD_111,
+
+       PJ23MD_000, PJ23MD_001, PJ23MD_010, PJ23MD_011,
+       PJ23MD_100, PJ23MD_101, PJ23MD_110, PJ23MD_111,
+       PJ22MD_000, PJ22MD_001, PJ22MD_010, PJ22MD_011,
+       PJ22MD_100, PJ22MD_101, PJ22MD_110, PJ22MD_111,
+       PJ21MD_000, PJ21MD_001, PJ21MD_010, PJ21MD_011,
+       PJ21MD_100, PJ21MD_101, PJ21MD_110, PJ21MD_111,
+       PJ20MD_000, PJ20MD_001, PJ20MD_010, PJ20MD_011,
+       PJ20MD_100, PJ20MD_101, PJ20MD_110, PJ20MD_111,
+
+       PJ19MD_000, PJ19MD_001, PJ19MD_010, PJ19MD_011,
+       PJ19MD_100, PJ19MD_101, PJ19MD_110, PJ19MD_111,
+       PJ18MD_000, PJ18MD_001, PJ18MD_010, PJ18MD_011,
+       PJ18MD_100, PJ18MD_101, PJ18MD_110, PJ18MD_111,
+       PJ17MD_000, PJ17MD_001, PJ17MD_010, PJ17MD_011,
+       PJ17MD_100, PJ17MD_101, PJ17MD_110, PJ17MD_111,
+       PJ16MD_000, PJ16MD_001, PJ16MD_010, PJ16MD_011,
+       PJ16MD_100, PJ16MD_101, PJ16MD_110, PJ16MD_111,
+
+       PJ15MD_000, PJ15MD_001, PJ15MD_010, PJ15MD_011,
+       PJ15MD_100, PJ15MD_101, PJ15MD_110, PJ15MD_111,
+       PJ14MD_000, PJ14MD_001, PJ14MD_010, PJ14MD_011,
+       PJ14MD_100, PJ14MD_101, PJ14MD_110, PJ14MD_111,
+       PJ13MD_000, PJ13MD_001, PJ13MD_010, PJ13MD_011,
+       PJ13MD_100, PJ13MD_101, PJ13MD_110, PJ13MD_111,
+       PJ12MD_000, PJ12MD_001, PJ12MD_010, PJ12MD_011,
+       PJ12MD_100, PJ12MD_101, PJ12MD_110, PJ12MD_111,
+
+       PJ11MD_000, PJ11MD_001, PJ11MD_010, PJ11MD_011,
+       PJ11MD_100, PJ11MD_101, PJ11MD_110, PJ11MD_111,
+       PJ10MD_000, PJ10MD_001, PJ10MD_010, PJ10MD_011,
+       PJ10MD_100, PJ10MD_101, PJ10MD_110, PJ10MD_111,
+       PJ9MD_000, PJ9MD_001, PJ9MD_010, PJ9MD_011,
+       PJ9MD_100, PJ9MD_101, PJ9MD_110, PJ9MD_111,
+       PJ8MD_000, PJ8MD_001, PJ8MD_010, PJ8MD_011,
+       PJ8MD_100, PJ8MD_101, PJ8MD_110, PJ8MD_111,
+
+       PJ7MD_000, PJ7MD_001, PJ7MD_010, PJ7MD_011,
+       PJ7MD_100, PJ7MD_101, PJ7MD_110, PJ7MD_111,
+       PJ6MD_000, PJ6MD_001, PJ6MD_010, PJ6MD_011,
+       PJ6MD_100, PJ6MD_101, PJ6MD_110, PJ6MD_111,
+       PJ5MD_000, PJ5MD_001, PJ5MD_010, PJ5MD_011,
+       PJ5MD_100, PJ5MD_101, PJ5MD_110, PJ5MD_111,
+       PJ4MD_000, PJ4MD_001, PJ4MD_010, PJ4MD_011,
+       PJ4MD_100, PJ4MD_101, PJ4MD_110, PJ4MD_111,
+
+       PJ3MD_000, PJ3MD_001, PJ3MD_010, PJ3MD_011,
+       PJ3MD_100, PJ3MD_101, PJ3MD_110, PJ3MD_111,
+       PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
+       PJ2MD_100, PJ2MD_101, PJ2MD_110, PJ2MD_111,
+       PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
+       PJ1MD_100, PJ1MD_101, PJ1MD_110, PJ1MD_111,
+       PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
+       PJ0MD_100, PJ0MD_101, PJ0MD_110, PJ0MD_111,
+
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       /* Port H */
+       PHAN7_MARK, PHAN6_MARK, PHAN5_MARK, PHAN4_MARK,
+       PHAN3_MARK, PHAN2_MARK, PHAN1_MARK, PHAN0_MARK,
+
+       /* IRQs */
+       IRQ7_PG_MARK, IRQ6_PG_MARK, IRQ5_PG_MARK, IRQ4_PG_MARK,
+       IRQ3_PG_MARK, IRQ2_PG_MARK, IRQ1_PG_MARK, IRQ0_PG_MARK,
+       IRQ7_PF_MARK, IRQ6_PF_MARK, IRQ5_PF_MARK, IRQ4_PF_MARK,
+       IRQ3_PJ_MARK, IRQ2_PJ_MARK, IRQ1_PJ_MARK, IRQ0_PJ_MARK,
+       IRQ1_PC_MARK, IRQ0_PC_MARK,
+
+       PINT7_PG_MARK, PINT6_PG_MARK, PINT5_PG_MARK, PINT4_PG_MARK,
+       PINT3_PG_MARK, PINT2_PG_MARK, PINT1_PG_MARK, PINT0_PG_MARK,
+       PINT7_PH_MARK, PINT6_PH_MARK, PINT5_PH_MARK, PINT4_PH_MARK,
+       PINT3_PH_MARK, PINT2_PH_MARK, PINT1_PH_MARK, PINT0_PH_MARK,
+       PINT7_PJ_MARK, PINT6_PJ_MARK, PINT5_PJ_MARK, PINT4_PJ_MARK,
+       PINT3_PJ_MARK, PINT2_PJ_MARK, PINT1_PJ_MARK, PINT0_PJ_MARK,
+
+       /* SD */
+       SD_D0_MARK, SD_D1_MARK, SD_D2_MARK, SD_D3_MARK,
+       SD_WP_MARK, SD_CLK_MARK, SD_CMD_MARK, SD_CD_MARK,
+
+       /* MMC */
+       MMC_D0_MARK, MMC_D1_MARK, MMC_D2_MARK, MMC_D3_MARK,
+       MMC_D4_MARK, MMC_D5_MARK, MMC_D6_MARK, MMC_D7_MARK,
+       MMC_CLK_MARK, MMC_CMD_MARK, MMC_CD_MARK,
+
+       /* PWM */
+       PWM1A_MARK, PWM1B_MARK, PWM1C_MARK, PWM1D_MARK,
+       PWM1E_MARK, PWM1F_MARK, PWM1G_MARK, PWM1H_MARK,
+       PWM2A_MARK, PWM2B_MARK, PWM2C_MARK, PWM2D_MARK,
+       PWM2E_MARK, PWM2F_MARK, PWM2G_MARK, PWM2H_MARK,
+
+       /* IEBus */
+       IERXD_MARK, IETXD_MARK,
+
+       /* WDT */
+       WDTOVF_MARK,
+
+       /* DMAC */
+       TEND0_MARK, DACK0_MARK, DREQ0_MARK,
+       TEND1_MARK, DACK1_MARK, DREQ1_MARK,
+
+       /* ADC */
+       ADTRG_MARK,
+
+       /* BSC */
+       A25_MARK, A24_MARK,
+       A23_MARK, A22_MARK, A21_MARK, A20_MARK,
+       A19_MARK, A18_MARK, A17_MARK, A16_MARK,
+       A15_MARK, A14_MARK, A13_MARK, A12_MARK,
+       A11_MARK, A10_MARK, A9_MARK, A8_MARK,
+       A7_MARK, A6_MARK, A5_MARK, A4_MARK,
+       A3_MARK, A2_MARK, A1_MARK, A0_MARK,
+       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
+       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
+       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
+       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
+       D15_MARK, D14_MARK, D13_MARK, D12_MARK,
+       D11_MARK, D10_MARK, D9_MARK, D8_MARK,
+       D7_MARK, D6_MARK, D5_MARK, D4_MARK,
+       D3_MARK, D2_MARK, D1_MARK, D0_MARK,
+       BS_MARK,
+       CS4_MARK, CS3_MARK, CS2_MARK, CS1_MARK, CS0_MARK,
+       CS5CE1A_MARK,
+       CE2A_MARK, CE2B_MARK,
+       RD_MARK, RDWR_MARK,
+       WE3ICIOWRAHDQMUU_MARK,
+       WE2ICIORDDQMUL_MARK,
+       WE1DQMUWE_MARK,
+       WE0DQML_MARK,
+       RAS_MARK, CAS_MARK, CKE_MARK,
+       WAIT_MARK, BREQ_MARK, BACK_MARK, IOIS16_MARK,
+
+       /* TMU */
+       TIOC0A_MARK, TIOC0B_MARK, TIOC0C_MARK, TIOC0D_MARK,
+       TIOC1A_MARK, TIOC1B_MARK,
+       TIOC2A_MARK, TIOC2B_MARK,
+       TIOC3A_MARK, TIOC3B_MARK, TIOC3C_MARK, TIOC3D_MARK,
+       TIOC4A_MARK, TIOC4B_MARK, TIOC4C_MARK, TIOC4D_MARK,
+       TCLKA_MARK, TCLKB_MARK, TCLKC_MARK, TCLKD_MARK,
+
+       /* SCIF */
+       SCK0_MARK, RXD0_MARK, TXD0_MARK,
+       SCK1_MARK, RXD1_MARK, TXD1_MARK, RTS1_MARK, CTS1_MARK,
+       SCK2_MARK, RXD2_MARK, TXD2_MARK,
+       SCK3_MARK, RXD3_MARK, TXD3_MARK,
+       SCK4_MARK, RXD4_MARK, TXD4_MARK,
+       SCK5_MARK, RXD5_MARK, TXD5_MARK, RTS5_MARK, CTS5_MARK,
+       SCK6_MARK, RXD6_MARK, TXD6_MARK,
+       SCK7_MARK, RXD7_MARK, TXD7_MARK, RTS7_MARK, CTS7_MARK,
+
+       /* RSPI */
+       MISO0_PB20_MARK, MOSI0_PB19_MARK, SSL00_PB18_MARK, RSPCK0_PB17_MARK,
+       MISO0_PJ19_MARK, MOSI0_PJ18_MARK, SSL00_PJ17_MARK, RSPCK0_PJ16_MARK,
+       MISO1_MARK, MOSI1_MARK, SSL10_MARK, RSPCK1_MARK,
+
+       /* IIC3 */
+       SCL0_MARK, SDA0_MARK,
+       SCL1_MARK, SDA1_MARK,
+       SCL2_MARK, SDA2_MARK,
+       SCL3_MARK, SDA3_MARK,
+
+       /* SSI */
+       SSISCK0_MARK, SSIWS0_MARK, SSITXD0_MARK, SSIRXD0_MARK,
+       SSISCK1_MARK, SSIWS1_MARK, SSIDATA1_MARK,
+       SSISCK2_MARK, SSIWS2_MARK, SSIDATA2_MARK,
+       SSISCK3_MARK, SSIWS3_MARK, SSIDATA3_MARK,
+       SSISCK4_MARK, SSIWS4_MARK, SSIDATA4_MARK,
+       SSISCK5_MARK, SSIWS5_MARK, SSIDATA5_MARK,
+       AUDIO_CLK_MARK,
+       AUDIO_XOUT_MARK,
+
+       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
+       SIOFTXD_MARK, SIOFRXD_MARK, SIOFSYNC_MARK, SIOFSCK_MARK,
+
+       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
+       SPDIF_IN_MARK, SPDIF_OUT_MARK,
+       SPDIF_IN_PJ24_MARK, SPDIF_OUT_PJ25_MARK,
+
+       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
+       FCE_MARK,
+       FRB_MARK,
+
+       /* CAN */
+       CRX0_MARK, CTX0_MARK,
+       CRX1_MARK, CTX1_MARK,
+       CRX2_MARK, CTX2_MARK,
+       CRX0_CRX1_MARK,
+       CRX0_CRX1_CRX2_MARK,
+       CTX0CTX1CTX2_MARK,
+       CRX1_PJ22_MARK, CTX1_PJ23_MARK,
+       CRX2_PJ20_MARK, CTX2_PJ21_MARK,
+       CRX0CRX1_PJ22_MARK,
+       CRX0CRX1CRX2_PJ20_MARK,
+
+       /* VDC */
+       DV_CLK_MARK,
+       DV_VSYNC_MARK, DV_HSYNC_MARK,
+       DV_DATA23_MARK, DV_DATA22_MARK, DV_DATA21_MARK, DV_DATA20_MARK,
+       DV_DATA19_MARK, DV_DATA18_MARK, DV_DATA17_MARK, DV_DATA16_MARK,
+       DV_DATA15_MARK, DV_DATA14_MARK, DV_DATA13_MARK, DV_DATA12_MARK,
+       DV_DATA11_MARK, DV_DATA10_MARK, DV_DATA9_MARK, DV_DATA8_MARK,
+       DV_DATA7_MARK, DV_DATA6_MARK, DV_DATA5_MARK, DV_DATA4_MARK,
+       DV_DATA3_MARK, DV_DATA2_MARK, DV_DATA1_MARK, DV_DATA0_MARK,
+       LCD_CLK_MARK, LCD_EXTCLK_MARK,
+       LCD_VSYNC_MARK, LCD_HSYNC_MARK, LCD_DE_MARK,
+       LCD_DATA23_PG23_MARK, LCD_DATA22_PG22_MARK, LCD_DATA21_PG21_MARK,
+       LCD_DATA20_PG20_MARK, LCD_DATA19_PG19_MARK, LCD_DATA18_PG18_MARK,
+       LCD_DATA17_PG17_MARK, LCD_DATA16_PG16_MARK, LCD_DATA15_PG15_MARK,
+       LCD_DATA14_PG14_MARK, LCD_DATA13_PG13_MARK, LCD_DATA12_PG12_MARK,
+       LCD_DATA11_PG11_MARK, LCD_DATA10_PG10_MARK, LCD_DATA9_PG9_MARK,
+       LCD_DATA8_PG8_MARK, LCD_DATA7_PG7_MARK, LCD_DATA6_PG6_MARK,
+       LCD_DATA5_PG5_MARK, LCD_DATA4_PG4_MARK, LCD_DATA3_PG3_MARK,
+       LCD_DATA2_PG2_MARK, LCD_DATA1_PG1_MARK, LCD_DATA0_PG0_MARK,
+       LCD_DATA23_PJ23_MARK, LCD_DATA22_PJ22_MARK, LCD_DATA21_PJ21_MARK,
+       LCD_DATA20_PJ20_MARK, LCD_DATA19_PJ19_MARK, LCD_DATA18_PJ18_MARK,
+       LCD_DATA17_PJ17_MARK, LCD_DATA16_PJ16_MARK, LCD_DATA15_PJ15_MARK,
+       LCD_DATA14_PJ14_MARK, LCD_DATA13_PJ13_MARK, LCD_DATA12_PJ12_MARK,
+       LCD_DATA11_PJ11_MARK, LCD_DATA10_PJ10_MARK, LCD_DATA9_PJ9_MARK,
+       LCD_DATA8_PJ8_MARK, LCD_DATA7_PJ7_MARK, LCD_DATA6_PJ6_MARK,
+       LCD_DATA5_PJ5_MARK, LCD_DATA4_PJ4_MARK, LCD_DATA3_PJ3_MARK,
+       LCD_DATA2_PJ2_MARK, LCD_DATA1_PJ1_MARK, LCD_DATA0_PJ0_MARK,
+       LCD_TCON6_MARK, LCD_TCON5_MARK, LCD_TCON4_MARK,
+       LCD_TCON3_MARK, LCD_TCON2_MARK, LCD_TCON1_MARK, LCD_TCON0_MARK,
+       LCD_M_DISP_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+
+       /* Port A */
+       PINMUX_DATA(PA1_DATA, PA1_IN),
+       PINMUX_DATA(PA0_DATA, PA0_IN),
+
+       /* Port B */
+       PINMUX_DATA(PB22_DATA, PB22MD_000, PB22_IN, PB22_OUT),
+       PINMUX_DATA(A22_MARK, PB22MD_001),
+       PINMUX_DATA(CTX2_MARK, PB22MD_010),
+       PINMUX_DATA(IETXD_MARK, PB22MD_011),
+       PINMUX_DATA(CS4_MARK, PB22MD_100),
+
+       PINMUX_DATA(PB21_DATA, PB21MD_00, PB21_IN, PB21_OUT),
+       PINMUX_DATA(A21_MARK, PB21MD_01),
+       PINMUX_DATA(CRX2_MARK, PB21MD_10),
+       PINMUX_DATA(IERXD_MARK, PB21MD_11),
+
+       PINMUX_DATA(A20_MARK, PB20MD_001),
+       PINMUX_DATA(A19_MARK, PB19MD_001),
+       PINMUX_DATA(A18_MARK, PB18MD_001),
+       PINMUX_DATA(A17_MARK, PB17MD_001),
+       PINMUX_DATA(A16_MARK, PB16MD_001),
+       PINMUX_DATA(A15_MARK, PB15MD_001),
+       PINMUX_DATA(A14_MARK, PB14MD_001),
+       PINMUX_DATA(A13_MARK, PB13MD_001),
+       PINMUX_DATA(A12_MARK, PB12MD_01),
+       PINMUX_DATA(A11_MARK, PB11MD_01),
+       PINMUX_DATA(A10_MARK, PB10MD_01),
+       PINMUX_DATA(A9_MARK, PB9MD_01),
+       PINMUX_DATA(A8_MARK, PB8MD_01),
+       PINMUX_DATA(A7_MARK, PB7MD_01),
+       PINMUX_DATA(A6_MARK, PB6MD_01),
+       PINMUX_DATA(A5_MARK, PB5MD_01),
+       PINMUX_DATA(A4_MARK, PB4MD_01),
+       PINMUX_DATA(A3_MARK, PB3MD_01),
+       PINMUX_DATA(A2_MARK, PB2MD_01),
+       PINMUX_DATA(A1_MARK, PB1MD_01),
+
+       /* Port C */
+       PINMUX_DATA(PC8_DATA, PC8MD_000),
+       PINMUX_DATA(CS3_MARK, PC8MD_001),
+       PINMUX_DATA(TXD7_MARK, PC8MD_010),
+       PINMUX_DATA(CTX1_MARK, PC8MD_011),
+
+       PINMUX_DATA(PC7_DATA, PC7MD_000),
+       PINMUX_DATA(CKE_MARK, PC7MD_001),
+       PINMUX_DATA(RXD7_MARK, PC7MD_010),
+       PINMUX_DATA(CRX1_MARK, PC7MD_011),
+       PINMUX_DATA(CRX0_CRX1_MARK, PC7MD_100),
+       PINMUX_DATA(IRQ1_PC_MARK, PC7MD_101),
+
+       PINMUX_DATA(PC6_DATA, PC6MD_000),
+       PINMUX_DATA(CAS_MARK, PC6MD_001),
+       PINMUX_DATA(SCK7_MARK, PC6MD_010),
+       PINMUX_DATA(CTX0_MARK, PC6MD_011),
+
+       PINMUX_DATA(PC5_DATA, PC5MD_000),
+       PINMUX_DATA(RAS_MARK, PC5MD_001),
+       PINMUX_DATA(CRX0_MARK, PC5MD_011),
+       PINMUX_DATA(CTX0CTX1CTX2_MARK, PC5MD_100),
+       PINMUX_DATA(IRQ0_PC_MARK, PC5MD_101),
+
+       PINMUX_DATA(PC4_DATA, PC4MD_00),
+       PINMUX_DATA(WE1DQMUWE_MARK, PC4MD_01),
+       PINMUX_DATA(TXD6_MARK, PC4MD_10),
+
+       PINMUX_DATA(PC3_DATA, PC3MD_00),
+       PINMUX_DATA(WE0DQML_MARK, PC3MD_01),
+       PINMUX_DATA(RXD6_MARK, PC3MD_10),
+
+       PINMUX_DATA(PC2_DATA, PC2MD_00),
+       PINMUX_DATA(RDWR_MARK, PC2MD_01),
+       PINMUX_DATA(SCK5_MARK, PC2MD_10),
+
+       PINMUX_DATA(PC1_DATA, PC1MD_0),
+       PINMUX_DATA(RD_MARK, PC1MD_1),
+
+       PINMUX_DATA(PC0_DATA, PC0MD_0),
+       PINMUX_DATA(CS0_MARK, PC0MD_1),
+
+       /* Port D */
+       PINMUX_DATA(D15_MARK, PD15MD_01),
+       PINMUX_DATA(D14_MARK, PD14MD_01),
+
+       PINMUX_DATA(PD13_DATA, PD13MD_00),
+       PINMUX_DATA(D13_MARK, PD13MD_01),
+       PINMUX_DATA(PWM2F_MARK, PD13MD_10),
+
+       PINMUX_DATA(PD12_DATA, PD12MD_00),
+       PINMUX_DATA(D12_MARK, PD12MD_01),
+       PINMUX_DATA(PWM2E_MARK, PD12MD_10),
+
+       PINMUX_DATA(D11_MARK, PD11MD_01),
+       PINMUX_DATA(D10_MARK, PD10MD_01),
+       PINMUX_DATA(D9_MARK, PD9MD_01),
+       PINMUX_DATA(D8_MARK, PD8MD_01),
+       PINMUX_DATA(D7_MARK, PD7MD_01),
+       PINMUX_DATA(D6_MARK, PD6MD_01),
+       PINMUX_DATA(D5_MARK, PD5MD_01),
+       PINMUX_DATA(D4_MARK, PD4MD_01),
+       PINMUX_DATA(D3_MARK, PD3MD_01),
+       PINMUX_DATA(D2_MARK, PD2MD_01),
+       PINMUX_DATA(D1_MARK, PD1MD_01),
+       PINMUX_DATA(D0_MARK, PD0MD_01),
+
+       /* Port E */
+       PINMUX_DATA(PE7_DATA, PE7MD_00),
+       PINMUX_DATA(SDA3_MARK, PE7MD_01),
+       PINMUX_DATA(RXD7_MARK, PE7MD_10),
+
+       PINMUX_DATA(PE6_DATA, PE6MD_00),
+       PINMUX_DATA(SCL3_MARK, PE6MD_01),
+       PINMUX_DATA(RXD6_MARK, PE6MD_10),
+
+       PINMUX_DATA(PE5_DATA, PE5MD_00),
+       PINMUX_DATA(SDA2_MARK, PE5MD_01),
+       PINMUX_DATA(RXD5_MARK, PE5MD_10),
+       PINMUX_DATA(DV_HSYNC_MARK, PE5MD_11),
+
+       PINMUX_DATA(PE4_DATA, PE4MD_00),
+       PINMUX_DATA(SCL2_MARK, PE4MD_01),
+       PINMUX_DATA(DV_VSYNC_MARK, PE4MD_11),
+
+       PINMUX_DATA(PE3_DATA, PE3MD_000),
+       PINMUX_DATA(SDA1_MARK, PE3MD_001),
+       PINMUX_DATA(TCLKD_MARK, PE3MD_010),
+       PINMUX_DATA(ADTRG_MARK, PE3MD_011),
+       PINMUX_DATA(DV_HSYNC_MARK, PE3MD_100),
+
+       PINMUX_DATA(PE2_DATA, PE2MD_000),
+       PINMUX_DATA(SCL1_MARK, PE2MD_001),
+       PINMUX_DATA(TCLKD_MARK, PE2MD_010),
+       PINMUX_DATA(IOIS16_MARK, PE2MD_011),
+       PINMUX_DATA(DV_VSYNC_MARK, PE2MD_100),
+
+       PINMUX_DATA(PE1_DATA, PE1MD_000),
+       PINMUX_DATA(SDA0_MARK, PE1MD_001),
+       PINMUX_DATA(TCLKB_MARK, PE1MD_010),
+       PINMUX_DATA(AUDIO_CLK_MARK, PE1MD_010),
+       PINMUX_DATA(DV_CLK_MARK, PE1MD_100),
+
+       PINMUX_DATA(PE0_DATA, PE0MD_00),
+       PINMUX_DATA(SCL0_MARK, PE0MD_01),
+       PINMUX_DATA(TCLKA_MARK, PE0MD_10),
+       PINMUX_DATA(LCD_EXTCLK_MARK, PE0MD_11),
+
+       /* Port F */
+       PINMUX_DATA(PF23_DATA, PF23MD_000),
+       PINMUX_DATA(SD_D2_MARK, PF23MD_001),
+       PINMUX_DATA(TXD3_MARK, PF23MD_100),
+       PINMUX_DATA(MMC_D2_MARK, PF23MD_101),
+
+       PINMUX_DATA(PF22_DATA, PF22MD_000),
+       PINMUX_DATA(SD_D3_MARK, PF22MD_001),
+       PINMUX_DATA(RXD3_MARK, PF22MD_100),
+       PINMUX_DATA(MMC_D3_MARK, PF22MD_101),
+
+       PINMUX_DATA(PF21_DATA, PF21MD_000),
+       PINMUX_DATA(SD_CMD_MARK, PF21MD_001),
+       PINMUX_DATA(SCK3_MARK, PF21MD_100),
+       PINMUX_DATA(MMC_CMD_MARK, PF21MD_101),
+
+       PINMUX_DATA(PF20_DATA, PF20MD_000),
+       PINMUX_DATA(SD_CLK_MARK, PF20MD_001),
+       PINMUX_DATA(SSIDATA3_MARK, PF20MD_010),
+       PINMUX_DATA(MMC_CLK_MARK, PF20MD_101),
+
+       PINMUX_DATA(PF19_DATA, PF19MD_000),
+       PINMUX_DATA(SD_D0_MARK, PF19MD_001),
+       PINMUX_DATA(SSIWS3_MARK, PF19MD_010),
+       PINMUX_DATA(IRQ7_PF_MARK, PF19MD_100),
+       PINMUX_DATA(MMC_D0_MARK, PF19MD_101),
+
+       PINMUX_DATA(PF18_DATA, PF18MD_000),
+       PINMUX_DATA(SD_D1_MARK, PF18MD_001),
+       PINMUX_DATA(SSISCK3_MARK, PF18MD_010),
+       PINMUX_DATA(IRQ6_PF_MARK, PF18MD_100),
+       PINMUX_DATA(MMC_D1_MARK, PF18MD_101),
+
+       PINMUX_DATA(PF17_DATA, PF17MD_000),
+       PINMUX_DATA(SD_WP_MARK, PF17MD_001),
+       PINMUX_DATA(FRB_MARK, PF17MD_011),
+       PINMUX_DATA(IRQ5_PF_MARK, PF17MD_100),
+
+       PINMUX_DATA(PF16_DATA, PF16MD_000),
+       PINMUX_DATA(SD_CD_MARK, PF16MD_001),
+       PINMUX_DATA(FCE_MARK, PF16MD_011),
+       PINMUX_DATA(IRQ4_PF_MARK, PF16MD_100),
+       PINMUX_DATA(MMC_CD_MARK, PF16MD_101),
+
+       PINMUX_DATA(PF15_DATA, PF15MD_000),
+       PINMUX_DATA(A0_MARK, PF15MD_001),
+       PINMUX_DATA(SSIDATA2_MARK, PF15MD_010),
+       PINMUX_DATA(WDTOVF_MARK, PF15MD_011),
+       PINMUX_DATA(TXD2_MARK, PF15MD_100),
+
+       PINMUX_DATA(PF14_DATA, PF14MD_000),
+       PINMUX_DATA(A25_MARK, PF14MD_001),
+       PINMUX_DATA(SSIWS2_MARK, PF14MD_010),
+       PINMUX_DATA(RXD2_MARK, PF14MD_100),
+
+       PINMUX_DATA(PF13_DATA, PF13MD_000),
+       PINMUX_DATA(A24_MARK, PF13MD_001),
+       PINMUX_DATA(SSISCK2_MARK, PF13MD_010),
+       PINMUX_DATA(SCK2_MARK, PF13MD_100),
+
+       PINMUX_DATA(PF12_DATA, PF12MD_000),
+       PINMUX_DATA(SSIDATA1_MARK, PF12MD_010),
+       PINMUX_DATA(DV_DATA12_MARK, PF12MD_011),
+       PINMUX_DATA(TXD1_MARK, PF12MD_100),
+       PINMUX_DATA(MMC_D7_MARK, PF12MD_101),
+
+       PINMUX_DATA(PF11_DATA, PF11MD_000),
+       PINMUX_DATA(SSIWS1_MARK, PF11MD_010),
+       PINMUX_DATA(DV_DATA2_MARK, PF11MD_011),
+       PINMUX_DATA(RXD1_MARK, PF11MD_100),
+       PINMUX_DATA(MMC_D6_MARK, PF11MD_101),
+
+       PINMUX_DATA(PF10_DATA, PF10MD_000),
+       PINMUX_DATA(CS1_MARK, PF10MD_001),
+       PINMUX_DATA(SSISCK1_MARK, PF10MD_010),
+       PINMUX_DATA(DV_DATA1_MARK, PF10MD_011),
+       PINMUX_DATA(SCK1_MARK, PF10MD_100),
+       PINMUX_DATA(MMC_D5_MARK, PF10MD_101),
+
+       PINMUX_DATA(PF9_DATA, PF9MD_000),
+       PINMUX_DATA(BS_MARK, PF9MD_001),
+       PINMUX_DATA(DV_DATA0_MARK, PF9MD_011),
+       PINMUX_DATA(SCK0_MARK, PF9MD_100),
+       PINMUX_DATA(MMC_D4_MARK, PF9MD_101),
+       PINMUX_DATA(RTS1_MARK, PF9MD_110),
+
+       PINMUX_DATA(PF8_DATA, PF8MD_000),
+       PINMUX_DATA(A23_MARK, PF8MD_001),
+       PINMUX_DATA(TXD0_MARK, PF8MD_100),
+
+       PINMUX_DATA(PF7_DATA, PF7MD_000),
+       PINMUX_DATA(SSIRXD0_MARK, PF7MD_010),
+       PINMUX_DATA(RXD0_MARK, PF7MD_100),
+       PINMUX_DATA(CTS1_MARK, PF7MD_110),
+
+       PINMUX_DATA(PF6_DATA, PF6MD_000),
+       PINMUX_DATA(CE2A_MARK, PF6MD_001),
+       PINMUX_DATA(SSITXD0_MARK, PF6MD_010),
+
+       PINMUX_DATA(PF5_DATA, PF5MD_000),
+       PINMUX_DATA(SSIWS0_MARK, PF5MD_010),
+
+       PINMUX_DATA(PF4_DATA, PF4MD_000),
+       PINMUX_DATA(CS5CE1A_MARK, PF4MD_001),
+       PINMUX_DATA(SSISCK0_MARK, PF4MD_010),
+
+       PINMUX_DATA(PF3_DATA, PF3MD_000),
+       PINMUX_DATA(CS2_MARK, PF3MD_001),
+       PINMUX_DATA(MISO1_MARK, PF3MD_011),
+       PINMUX_DATA(TIOC4D_MARK, PF3MD_100),
+
+       PINMUX_DATA(PF2_DATA, PF2MD_000),
+       PINMUX_DATA(WAIT_MARK, PF2MD_001),
+       PINMUX_DATA(MOSI1_MARK, PF2MD_011),
+       PINMUX_DATA(TIOC4C_MARK, PF2MD_100),
+       PINMUX_DATA(TEND0_MARK, PF2MD_101),
+
+       PINMUX_DATA(PF1_DATA, PF1MD_000),
+       PINMUX_DATA(BACK_MARK, PF1MD_001),
+       PINMUX_DATA(SSL10_MARK, PF1MD_011),
+       PINMUX_DATA(TIOC4B_MARK, PF1MD_100),
+       PINMUX_DATA(DACK0_MARK, PF1MD_101),
+
+       PINMUX_DATA(PF0_DATA, PF0MD_000),
+       PINMUX_DATA(BREQ_MARK, PF0MD_001),
+       PINMUX_DATA(RSPCK1_MARK, PF0MD_011),
+       PINMUX_DATA(TIOC4A_MARK, PF0MD_100),
+       PINMUX_DATA(DREQ0_MARK, PF0MD_101),
+
+       /* Port G */
+       PINMUX_DATA(PG27_DATA, PG27MD_00),
+       PINMUX_DATA(LCD_TCON2_MARK, PG27MD_10),
+       PINMUX_DATA(LCD_EXTCLK_MARK, PG27MD_11),
+       PINMUX_DATA(LCD_DE_MARK, PG27MD_11),
+
+       PINMUX_DATA(PG26_DATA, PG26MD_00),
+       PINMUX_DATA(LCD_TCON1_MARK, PG26MD_10),
+       PINMUX_DATA(LCD_HSYNC_MARK, PG26MD_10),
+
+       PINMUX_DATA(PG25_DATA, PG25MD_00),
+       PINMUX_DATA(LCD_TCON0_MARK, PG25MD_10),
+       PINMUX_DATA(LCD_VSYNC_MARK, PG25MD_10),
+
+       PINMUX_DATA(PG24_DATA, PG24MD_00),
+       PINMUX_DATA(LCD_CLK_MARK, PG24MD_10),
+
+       PINMUX_DATA(PG23_DATA, PG23MD_000),
+       PINMUX_DATA(LCD_DATA23_PG23_MARK, PG23MD_010),
+       PINMUX_DATA(LCD_TCON6_MARK, PG23MD_011),
+       PINMUX_DATA(TXD5_MARK, PG23MD_100),
+
+       PINMUX_DATA(PG22_DATA, PG22MD_000),
+       PINMUX_DATA(LCD_DATA22_PG22_MARK, PG22MD_010),
+       PINMUX_DATA(LCD_TCON5_MARK, PG22MD_011),
+       PINMUX_DATA(RXD5_MARK, PG22MD_100),
+
+       PINMUX_DATA(PG21_DATA, PG21MD_000),
+       PINMUX_DATA(DV_DATA7_MARK, PG21MD_001),
+       PINMUX_DATA(LCD_DATA21_PG21_MARK, PG21MD_010),
+       PINMUX_DATA(LCD_TCON4_MARK, PG21MD_011),
+       PINMUX_DATA(TXD4_MARK, PG21MD_100),
+
+       PINMUX_DATA(PG20_DATA, PG20MD_000),
+       PINMUX_DATA(DV_DATA6_MARK, PG20MD_001),
+       PINMUX_DATA(LCD_DATA20_PG20_MARK, PG21MD_010),
+       PINMUX_DATA(LCD_TCON3_MARK, PG20MD_011),
+       PINMUX_DATA(RXD4_MARK, PG20MD_100),
+
+       PINMUX_DATA(PG19_DATA, PG19MD_000),
+       PINMUX_DATA(DV_DATA5_MARK, PG19MD_001),
+       PINMUX_DATA(LCD_DATA19_PG19_MARK, PG19MD_010),
+       PINMUX_DATA(SPDIF_OUT_MARK, PG19MD_011),
+       PINMUX_DATA(SCK5_MARK, PG19MD_100),
+
+       PINMUX_DATA(PG18_DATA, PG18MD_000),
+       PINMUX_DATA(DV_DATA4_MARK, PG18MD_001),
+       PINMUX_DATA(LCD_DATA18_PG18_MARK, PG18MD_010),
+       PINMUX_DATA(SPDIF_IN_MARK, PG18MD_011),
+       PINMUX_DATA(SCK4_MARK, PG18MD_100),
+
+// TODO hardware manual has PG17 3 bits wide in reg picture and 2 bits in description
+// we're going with 2 bits
+       PINMUX_DATA(PG17_DATA, PG17MD_00),
+       PINMUX_DATA(WE3ICIOWRAHDQMUU_MARK, PG17MD_01),
+       PINMUX_DATA(LCD_DATA17_PG17_MARK, PG17MD_10),
+
+// TODO hardware manual has PG16 3 bits wide in reg picture and 2 bits in description
+// we're going with 2 bits
+       PINMUX_DATA(PG16_DATA, PG16MD_00),
+       PINMUX_DATA(WE2ICIORDDQMUL_MARK, PG16MD_01),
+       PINMUX_DATA(LCD_DATA16_PG16_MARK, PG16MD_10),
+
+       PINMUX_DATA(PG15_DATA, PG15MD_00),
+       PINMUX_DATA(D31_MARK, PG15MD_01),
+       PINMUX_DATA(LCD_DATA15_PG15_MARK, PG15MD_10),
+       PINMUX_DATA(PINT7_PG_MARK, PG15MD_11),
+
+       PINMUX_DATA(PG14_DATA, PG14MD_00),
+       PINMUX_DATA(D30_MARK, PG14MD_01),
+       PINMUX_DATA(LCD_DATA14_PG14_MARK, PG14MD_10),
+       PINMUX_DATA(PINT6_PG_MARK, PG14MD_11),
+
+       PINMUX_DATA(PG13_DATA, PG13MD_00),
+       PINMUX_DATA(D29_MARK, PG13MD_01),
+       PINMUX_DATA(LCD_DATA13_PG13_MARK, PG13MD_10),
+       PINMUX_DATA(PINT5_PG_MARK, PG13MD_11),
+
+       PINMUX_DATA(PG12_DATA, PG12MD_00),
+       PINMUX_DATA(D28_MARK, PG12MD_01),
+       PINMUX_DATA(LCD_DATA12_PG12_MARK, PG12MD_10),
+       PINMUX_DATA(PINT4_PG_MARK, PG12MD_11),
+
+       PINMUX_DATA(PG11_DATA, PG11MD_000),
+       PINMUX_DATA(D27_MARK, PG11MD_001),
+       PINMUX_DATA(LCD_DATA11_PG11_MARK, PG11MD_010),
+       PINMUX_DATA(PINT3_PG_MARK, PG11MD_011),
+       PINMUX_DATA(TIOC3D_MARK, PG11MD_100),
+
+       PINMUX_DATA(PG10_DATA, PG10MD_000),
+       PINMUX_DATA(D26_MARK, PG10MD_001),
+       PINMUX_DATA(LCD_DATA10_PG10_MARK, PG10MD_010),
+       PINMUX_DATA(PINT2_PG_MARK, PG10MD_011),
+       PINMUX_DATA(TIOC3C_MARK, PG10MD_100),
+
+       PINMUX_DATA(PG9_DATA, PG9MD_000),
+       PINMUX_DATA(D25_MARK, PG9MD_001),
+       PINMUX_DATA(LCD_DATA9_PG9_MARK, PG9MD_010),
+       PINMUX_DATA(PINT1_PG_MARK, PG9MD_011),
+       PINMUX_DATA(TIOC3B_MARK, PG9MD_100),
+
+       PINMUX_DATA(PG8_DATA, PG8MD_000),
+       PINMUX_DATA(D24_MARK, PG8MD_001),
+       PINMUX_DATA(LCD_DATA8_PG8_MARK, PG8MD_010),
+       PINMUX_DATA(PINT0_PG_MARK, PG8MD_011),
+       PINMUX_DATA(TIOC3A_MARK, PG8MD_100),
+
+       PINMUX_DATA(PG7_DATA, PG7MD_000),
+       PINMUX_DATA(D23_MARK, PG7MD_001),
+       PINMUX_DATA(LCD_DATA7_PG7_MARK, PG7MD_010),
+       PINMUX_DATA(IRQ7_PG_MARK, PG7MD_011),
+       PINMUX_DATA(TIOC2B_MARK, PG7MD_100),
+
+       PINMUX_DATA(PG6_DATA, PG6MD_000),
+       PINMUX_DATA(D22_MARK, PG6MD_001),
+       PINMUX_DATA(LCD_DATA6_PG6_MARK, PG6MD_010),
+       PINMUX_DATA(IRQ6_PG_MARK, PG6MD_011),
+       PINMUX_DATA(TIOC2A_MARK, PG6MD_100),
+
+       PINMUX_DATA(PG5_DATA, PG5MD_000),
+       PINMUX_DATA(D21_MARK, PG5MD_001),
+       PINMUX_DATA(LCD_DATA5_PG5_MARK, PG5MD_010),
+       PINMUX_DATA(IRQ5_PG_MARK, PG5MD_011),
+       PINMUX_DATA(TIOC1B_MARK, PG5MD_100),
+
+       PINMUX_DATA(PG4_DATA, PG4MD_000),
+       PINMUX_DATA(D20_MARK, PG4MD_001),
+       PINMUX_DATA(LCD_DATA4_PG4_MARK, PG4MD_010),
+       PINMUX_DATA(IRQ4_PG_MARK, PG4MD_011),
+       PINMUX_DATA(TIOC1A_MARK, PG4MD_100),
+
+       PINMUX_DATA(PG3_DATA, PG3MD_000),
+       PINMUX_DATA(D19_MARK, PG3MD_001),
+       PINMUX_DATA(LCD_DATA3_PG3_MARK, PG3MD_010),
+       PINMUX_DATA(IRQ3_PG_MARK, PG3MD_011),
+       PINMUX_DATA(TIOC0D_MARK, PG3MD_100),
+
+       PINMUX_DATA(PG2_DATA, PG2MD_000),
+       PINMUX_DATA(D18_MARK, PG2MD_001),
+       PINMUX_DATA(LCD_DATA2_PG2_MARK, PG2MD_010),
+       PINMUX_DATA(IRQ2_PG_MARK, PG2MD_011),
+       PINMUX_DATA(TIOC0C_MARK, PG2MD_100),
+
+       PINMUX_DATA(PG1_DATA, PG1MD_000),
+       PINMUX_DATA(D17_MARK, PG1MD_001),
+       PINMUX_DATA(LCD_DATA1_PG1_MARK, PG1MD_010),
+       PINMUX_DATA(IRQ1_PG_MARK, PG1MD_011),
+       PINMUX_DATA(TIOC0B_MARK, PG1MD_100),
+
+       PINMUX_DATA(PG0_DATA, PG0MD_000),
+       PINMUX_DATA(D16_MARK, PG0MD_001),
+       PINMUX_DATA(LCD_DATA0_PG0_MARK, PG0MD_010),
+       PINMUX_DATA(IRQ0_PG_MARK, PG0MD_011),
+       PINMUX_DATA(TIOC0A_MARK, PG0MD_100),
+
+       /* Port H */
+       PINMUX_DATA(PH7_DATA, PH7MD_00),
+       PINMUX_DATA(PHAN7_MARK, PH7MD_01),
+       PINMUX_DATA(PINT7_PH_MARK, PH7MD_10),
+
+       PINMUX_DATA(PH6_DATA, PH6MD_00),
+       PINMUX_DATA(PHAN6_MARK, PH6MD_01),
+       PINMUX_DATA(PINT6_PH_MARK, PH6MD_10),
+
+       PINMUX_DATA(PH5_DATA, PH5MD_00),
+       PINMUX_DATA(PHAN5_MARK, PH5MD_01),
+       PINMUX_DATA(PINT5_PH_MARK, PH5MD_10),
+       PINMUX_DATA(LCD_EXTCLK_MARK, PH5MD_11),
+
+       PINMUX_DATA(PH4_DATA, PH4MD_00),
+       PINMUX_DATA(PHAN4_MARK, PH4MD_01),
+       PINMUX_DATA(PINT4_PH_MARK, PH4MD_10),
+
+       PINMUX_DATA(PH3_DATA, PH3MD_00),
+       PINMUX_DATA(PHAN3_MARK, PH3MD_01),
+       PINMUX_DATA(PINT3_PH_MARK, PH3MD_10),
+
+       PINMUX_DATA(PH2_DATA, PH2MD_00),
+       PINMUX_DATA(PHAN2_MARK, PH2MD_01),
+       PINMUX_DATA(PINT2_PH_MARK, PH2MD_10),
+
+       PINMUX_DATA(PH1_DATA, PH1MD_00),
+       PINMUX_DATA(PHAN1_MARK, PH1MD_01),
+       PINMUX_DATA(PINT1_PH_MARK, PH1MD_10),
+
+       PINMUX_DATA(PH0_DATA, PH0MD_00),
+       PINMUX_DATA(PHAN0_MARK, PH0MD_01),
+       PINMUX_DATA(PINT0_PH_MARK, PH0MD_10),
+
+       /* Port I - not on device */
+
+       /* Port J */
+       PINMUX_DATA(PJ31_DATA, PJ31MD_0),
+       PINMUX_DATA(DV_CLK_MARK, PJ31MD_1),
+
+       PINMUX_DATA(PJ30_DATA, PJ30MD_000),
+       PINMUX_DATA(SSIDATA5_MARK, PJ30MD_010),
+       PINMUX_DATA(TIOC2B_MARK, PJ30MD_100),
+       PINMUX_DATA(IETXD_MARK, PJ30MD_101),
+
+       PINMUX_DATA(PJ29_DATA, PJ29MD_000),
+       PINMUX_DATA(SSIWS5_MARK, PJ29MD_010),
+       PINMUX_DATA(TIOC2A_MARK, PJ29MD_100),
+       PINMUX_DATA(IERXD_MARK, PJ29MD_101),
+
+       PINMUX_DATA(PJ28_DATA, PJ28MD_000),
+       PINMUX_DATA(SSISCK5_MARK, PJ28MD_010),
+       PINMUX_DATA(TIOC1B_MARK, PJ28MD_100),
+       PINMUX_DATA(RTS7_MARK, PJ28MD_101),
+
+       PINMUX_DATA(PJ27_DATA, PJ27MD_000),
+       PINMUX_DATA(TIOC1A_MARK, PJ27MD_100),
+       PINMUX_DATA(CTS7_MARK, PJ27MD_101),
+
+       PINMUX_DATA(PJ26_DATA, PJ26MD_000),
+       PINMUX_DATA(SSIDATA4_MARK, PJ26MD_010),
+       PINMUX_DATA(LCD_TCON5_MARK, PJ26MD_011),
+       PINMUX_DATA(TXD7_MARK, PJ26MD_101),
+
+       PINMUX_DATA(PJ25_DATA, PJ25MD_000),
+       PINMUX_DATA(SSIWS4_MARK, PJ25MD_010),
+       PINMUX_DATA(LCD_TCON4_MARK, PJ25MD_011),
+       PINMUX_DATA(SPDIF_OUT_MARK, PJ25MD_100),
+       PINMUX_DATA(RXD7_MARK, PJ25MD_101),
+
+       PINMUX_DATA(PJ24_DATA, PJ24MD_000),
+       PINMUX_DATA(SSISCK4_MARK, PJ24MD_010),
+       PINMUX_DATA(LCD_TCON3_MARK, PJ24MD_011),
+       PINMUX_DATA(SPDIF_IN_MARK, PJ24MD_100),
+       PINMUX_DATA(SCK7_MARK, PJ24MD_101),
+
+       PINMUX_DATA(PJ23_DATA, PJ23MD_000),
+       PINMUX_DATA(DV_DATA23_MARK, PJ23MD_001),
+       PINMUX_DATA(LCD_DATA23_PJ23_MARK, PJ23MD_010),
+       PINMUX_DATA(LCD_TCON6_MARK, PJ23MD_011),
+       PINMUX_DATA(IRQ3_PJ_MARK, PJ23MD_100),
+       PINMUX_DATA(CTX1_MARK, PJ23MD_101),
+
+       PINMUX_DATA(PJ22_DATA, PJ22MD_000),
+       PINMUX_DATA(DV_DATA22_MARK, PJ22MD_001),
+       PINMUX_DATA(LCD_DATA22_PJ22_MARK, PJ22MD_010),
+       PINMUX_DATA(LCD_TCON5_MARK, PJ22MD_011),
+       PINMUX_DATA(IRQ2_PJ_MARK, PJ22MD_100),
+       PINMUX_DATA(CRX1_MARK, PJ22MD_101),
+       PINMUX_DATA(CRX0_CRX1_MARK, PJ22MD_110),
+
+       PINMUX_DATA(PJ21_DATA, PJ21MD_000),
+       PINMUX_DATA(DV_DATA21_MARK, PJ21MD_001),
+       PINMUX_DATA(LCD_DATA21_PJ21_MARK, PJ21MD_010),
+       PINMUX_DATA(LCD_TCON4_MARK, PJ21MD_011),
+       PINMUX_DATA(IRQ1_PJ_MARK, PJ21MD_100),
+       PINMUX_DATA(CTX2_MARK, PJ21MD_101),
+
+       PINMUX_DATA(PJ20_DATA, PJ20MD_000),
+       PINMUX_DATA(DV_DATA20_MARK, PJ20MD_001),
+       PINMUX_DATA(LCD_DATA20_PJ20_MARK, PJ20MD_010),
+       PINMUX_DATA(LCD_TCON3_MARK, PJ20MD_011),
+       PINMUX_DATA(IRQ0_PJ_MARK, PJ20MD_100),
+       PINMUX_DATA(CRX2_MARK, PJ20MD_101),
+       PINMUX_DATA(CRX0CRX1CRX2_PJ20_MARK, PJ20MD_110),
+
+       PINMUX_DATA(PJ19_DATA, PJ19MD_000),
+       PINMUX_DATA(DV_DATA19_MARK, PJ19MD_001),
+       PINMUX_DATA(LCD_DATA19_PJ19_MARK, PJ19MD_010),
+       PINMUX_DATA(MISO0_PJ19_MARK, PJ19MD_011),
+       PINMUX_DATA(TIOC0D_MARK, PJ19MD_100),
+       PINMUX_DATA(SIOFRXD_MARK, PJ19MD_101),
+       PINMUX_DATA(AUDIO_XOUT_MARK, PJ19MD_110),
+
+       PINMUX_DATA(PJ18_DATA, PJ18MD_000),
+       PINMUX_DATA(DV_DATA18_MARK, PJ18MD_001),
+       PINMUX_DATA(LCD_DATA18_PJ18_MARK, PJ18MD_010),
+       PINMUX_DATA(MOSI0_PJ18_MARK, PJ18MD_011),
+       PINMUX_DATA(TIOC0C_MARK, PJ18MD_100),
+       PINMUX_DATA(SIOFTXD_MARK, PJ18MD_101),
+
+       PINMUX_DATA(PJ17_DATA, PJ17MD_000),
+       PINMUX_DATA(DV_DATA17_MARK, PJ17MD_001),
+       PINMUX_DATA(LCD_DATA17_PJ17_MARK, PJ17MD_010),
+       PINMUX_DATA(SSL00_PJ17_MARK, PJ17MD_011),
+       PINMUX_DATA(TIOC0B_MARK, PJ17MD_100),
+       PINMUX_DATA(SIOFSYNC_MARK, PJ17MD_101),
+
+       PINMUX_DATA(PJ16_DATA, PJ16MD_000),
+       PINMUX_DATA(DV_DATA16_MARK, PJ16MD_001),
+       PINMUX_DATA(LCD_DATA16_PJ16_MARK, PJ16MD_010),
+       PINMUX_DATA(RSPCK0_PJ16_MARK, PJ16MD_011),
+       PINMUX_DATA(TIOC0A_MARK, PJ16MD_100),
+       PINMUX_DATA(SIOFSCK_MARK, PJ16MD_101),
+
+       PINMUX_DATA(PJ15_DATA, PJ15MD_000),
+       PINMUX_DATA(DV_DATA15_MARK, PJ15MD_001),
+       PINMUX_DATA(LCD_DATA15_PJ15_MARK, PJ15MD_010),
+       PINMUX_DATA(PINT7_PJ_MARK, PJ15MD_011),
+       PINMUX_DATA(PWM2H_MARK, PJ15MD_100),
+       PINMUX_DATA(TXD7_MARK, PJ15MD_101),
+
+       PINMUX_DATA(PJ14_DATA, PJ14MD_000),
+       PINMUX_DATA(DV_DATA14_MARK, PJ14MD_001),
+       PINMUX_DATA(LCD_DATA14_PJ14_MARK, PJ14MD_010),
+       PINMUX_DATA(PINT6_PJ_MARK, PJ14MD_011),
+       PINMUX_DATA(PWM2G_MARK, PJ14MD_100),
+       PINMUX_DATA(TXD6_MARK, PJ14MD_101),
+
+       PINMUX_DATA(PJ13_DATA, PJ13MD_000),
+       PINMUX_DATA(DV_DATA13_MARK, PJ13MD_001),
+       PINMUX_DATA(LCD_DATA13_PJ13_MARK, PJ13MD_010),
+       PINMUX_DATA(PINT5_PJ_MARK, PJ13MD_011),
+       PINMUX_DATA(PWM2F_MARK, PJ13MD_100),
+       PINMUX_DATA(TXD5_MARK, PJ13MD_101),
+
+       PINMUX_DATA(PJ12_DATA, PJ12MD_000),
+       PINMUX_DATA(DV_DATA12_MARK, PJ12MD_001),
+       PINMUX_DATA(LCD_DATA12_PJ12_MARK, PJ12MD_010),
+       PINMUX_DATA(PINT4_PJ_MARK, PJ12MD_011),
+       PINMUX_DATA(PWM2E_MARK, PJ12MD_100),
+       PINMUX_DATA(SCK7_MARK, PJ12MD_101),
+
+       PINMUX_DATA(PJ11_DATA, PJ11MD_000),
+       PINMUX_DATA(DV_DATA11_MARK, PJ11MD_001),
+       PINMUX_DATA(LCD_DATA11_PJ11_MARK, PJ11MD_010),
+       PINMUX_DATA(PINT3_PJ_MARK, PJ11MD_011),
+       PINMUX_DATA(PWM2D_MARK, PJ11MD_100),
+       PINMUX_DATA(SCK6_MARK, PJ11MD_101),
+
+       PINMUX_DATA(PJ10_DATA, PJ10MD_000),
+       PINMUX_DATA(DV_DATA10_MARK, PJ10MD_001),
+       PINMUX_DATA(LCD_DATA10_PJ10_MARK, PJ10MD_010),
+       PINMUX_DATA(PINT2_PJ_MARK, PJ10MD_011),
+       PINMUX_DATA(PWM2C_MARK, PJ10MD_100),
+       PINMUX_DATA(SCK5_MARK, PJ10MD_101),
+
+       PINMUX_DATA(PJ9_DATA, PJ9MD_000),
+       PINMUX_DATA(DV_DATA9_MARK, PJ9MD_001),
+       PINMUX_DATA(LCD_DATA9_PJ9_MARK, PJ9MD_010),
+       PINMUX_DATA(PINT1_PJ_MARK, PJ9MD_011),
+       PINMUX_DATA(PWM2B_MARK, PJ9MD_100),
+       PINMUX_DATA(RTS5_MARK, PJ9MD_101),
+
+       PINMUX_DATA(PJ8_DATA, PJ8MD_000),
+       PINMUX_DATA(DV_DATA8_MARK, PJ8MD_001),
+       PINMUX_DATA(LCD_DATA8_PJ8_MARK, PJ8MD_010),
+       PINMUX_DATA(PINT0_PJ_MARK, PJ8MD_011),
+       PINMUX_DATA(PWM2A_MARK, PJ8MD_100),
+       PINMUX_DATA(CTS5_MARK, PJ8MD_101),
+
+       PINMUX_DATA(PJ7_DATA, PJ7MD_000),
+       PINMUX_DATA(DV_DATA7_MARK, PJ7MD_001),
+       PINMUX_DATA(LCD_DATA7_PJ7_MARK, PJ7MD_010),
+       PINMUX_DATA(SD_D2_MARK, PJ7MD_011),
+       PINMUX_DATA(PWM1H_MARK, PJ7MD_100),
+
+       PINMUX_DATA(PJ6_DATA, PJ6MD_000),
+       PINMUX_DATA(DV_DATA6_MARK, PJ6MD_001),
+       PINMUX_DATA(LCD_DATA6_PJ6_MARK, PJ6MD_010),
+       PINMUX_DATA(SD_D3_MARK, PJ6MD_011),
+       PINMUX_DATA(PWM1G_MARK, PJ6MD_100),
+
+       PINMUX_DATA(PJ5_DATA, PJ5MD_000),
+       PINMUX_DATA(DV_DATA5_MARK, PJ5MD_001),
+       PINMUX_DATA(LCD_DATA5_PJ5_MARK, PJ5MD_010),
+       PINMUX_DATA(SD_CMD_MARK, PJ5MD_011),
+       PINMUX_DATA(PWM1F_MARK, PJ5MD_100),
+
+       PINMUX_DATA(PJ4_DATA, PJ4MD_000),
+       PINMUX_DATA(DV_DATA4_MARK, PJ4MD_001),
+       PINMUX_DATA(LCD_DATA4_PJ4_MARK, PJ4MD_010),
+       PINMUX_DATA(SD_CLK_MARK, PJ4MD_011),
+       PINMUX_DATA(PWM1E_MARK, PJ4MD_100),
+
+       PINMUX_DATA(PJ3_DATA, PJ3MD_000),
+       PINMUX_DATA(DV_DATA3_MARK, PJ3MD_001),
+       PINMUX_DATA(LCD_DATA3_PJ3_MARK, PJ3MD_010),
+       PINMUX_DATA(SD_D0_MARK, PJ3MD_011),
+       PINMUX_DATA(PWM1D_MARK, PJ3MD_100),
+
+       PINMUX_DATA(PJ2_DATA, PJ2MD_000),
+       PINMUX_DATA(DV_DATA2_MARK, PJ2MD_001),
+       PINMUX_DATA(LCD_DATA2_PJ2_MARK, PJ2MD_010),
+       PINMUX_DATA(SD_D1_MARK, PJ2MD_011),
+       PINMUX_DATA(PWM1C_MARK, PJ2MD_100),
+
+       PINMUX_DATA(PJ1_DATA, PJ1MD_000),
+       PINMUX_DATA(DV_DATA1_MARK, PJ1MD_001),
+       PINMUX_DATA(LCD_DATA1_PJ1_MARK, PJ1MD_010),
+       PINMUX_DATA(SD_WP_MARK, PJ1MD_011),
+       PINMUX_DATA(PWM1B_MARK, PJ1MD_100),
+
+       PINMUX_DATA(PJ0_DATA, PJ0MD_000),
+       PINMUX_DATA(DV_DATA0_MARK, PJ0MD_001),
+       PINMUX_DATA(LCD_DATA0_PJ0_MARK, PJ0MD_010),
+       PINMUX_DATA(SD_CD_MARK, PJ0MD_011),
+       PINMUX_DATA(PWM1A_MARK, PJ0MD_100),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* Port A */
+       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
+       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
+
+       /* Port B */
+       PINMUX_GPIO(GPIO_PB22, PB22_DATA),
+       PINMUX_GPIO(GPIO_PB21, PB21_DATA),
+       PINMUX_GPIO(GPIO_PB20, PB20_DATA),
+       PINMUX_GPIO(GPIO_PB19, PB19_DATA),
+       PINMUX_GPIO(GPIO_PB18, PB18_DATA),
+       PINMUX_GPIO(GPIO_PB17, PB17_DATA),
+       PINMUX_GPIO(GPIO_PB16, PB16_DATA),
+       PINMUX_GPIO(GPIO_PB15, PB15_DATA),
+       PINMUX_GPIO(GPIO_PB14, PB14_DATA),
+       PINMUX_GPIO(GPIO_PB13, PB13_DATA),
+       PINMUX_GPIO(GPIO_PB12, PB12_DATA),
+       PINMUX_GPIO(GPIO_PB11, PB11_DATA),
+       PINMUX_GPIO(GPIO_PB10, PB10_DATA),
+       PINMUX_GPIO(GPIO_PB9, PB9_DATA),
+       PINMUX_GPIO(GPIO_PB8, PB8_DATA),
+       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
+       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
+       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
+       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
+       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
+       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
+       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
+
+       /* Port C */
+       PINMUX_GPIO(GPIO_PC8, PC8_DATA),
+       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
+       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
+       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
+       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
+       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
+       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
+       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
+       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
+
+       /* Port D */
+       PINMUX_GPIO(GPIO_PD15, PD15_DATA),
+       PINMUX_GPIO(GPIO_PD14, PD14_DATA),
+       PINMUX_GPIO(GPIO_PD13, PD13_DATA),
+       PINMUX_GPIO(GPIO_PD12, PD12_DATA),
+       PINMUX_GPIO(GPIO_PD11, PD11_DATA),
+       PINMUX_GPIO(GPIO_PD10, PD10_DATA),
+       PINMUX_GPIO(GPIO_PD9, PD9_DATA),
+       PINMUX_GPIO(GPIO_PD8, PD8_DATA),
+       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
+       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
+       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
+       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
+       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
+       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
+       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
+       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
+
+       /* Port E */
+       PINMUX_GPIO(GPIO_PE7, PE7_DATA),
+       PINMUX_GPIO(GPIO_PE6, PE6_DATA),
+       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
+       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
+       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
+       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
+       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
+       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
+
+       /* Port F */
+       PINMUX_GPIO(GPIO_PF23, PF23_DATA),
+       PINMUX_GPIO(GPIO_PF22, PF22_DATA),
+       PINMUX_GPIO(GPIO_PF21, PF21_DATA),
+       PINMUX_GPIO(GPIO_PF20, PF20_DATA),
+       PINMUX_GPIO(GPIO_PF19, PF19_DATA),
+       PINMUX_GPIO(GPIO_PF18, PF18_DATA),
+       PINMUX_GPIO(GPIO_PF17, PF17_DATA),
+       PINMUX_GPIO(GPIO_PF16, PF16_DATA),
+       PINMUX_GPIO(GPIO_PF15, PF15_DATA),
+       PINMUX_GPIO(GPIO_PF14, PF14_DATA),
+       PINMUX_GPIO(GPIO_PF13, PF13_DATA),
+       PINMUX_GPIO(GPIO_PF12, PF12_DATA),
+       PINMUX_GPIO(GPIO_PF11, PF11_DATA),
+       PINMUX_GPIO(GPIO_PF10, PF10_DATA),
+       PINMUX_GPIO(GPIO_PF9, PF9_DATA),
+       PINMUX_GPIO(GPIO_PF8, PF8_DATA),
+       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
+       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
+       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
+       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
+       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
+       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
+       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
+       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
+
+       /* Port G */
+       PINMUX_GPIO(GPIO_PG27, PG27_DATA),
+       PINMUX_GPIO(GPIO_PG26, PG26_DATA),
+       PINMUX_GPIO(GPIO_PG25, PG25_DATA),
+       PINMUX_GPIO(GPIO_PG24, PG24_DATA),
+       PINMUX_GPIO(GPIO_PG23, PG23_DATA),
+       PINMUX_GPIO(GPIO_PG22, PG22_DATA),
+       PINMUX_GPIO(GPIO_PG21, PG21_DATA),
+       PINMUX_GPIO(GPIO_PG20, PG20_DATA),
+       PINMUX_GPIO(GPIO_PG19, PG19_DATA),
+       PINMUX_GPIO(GPIO_PG18, PG18_DATA),
+       PINMUX_GPIO(GPIO_PG17, PG17_DATA),
+       PINMUX_GPIO(GPIO_PG16, PG16_DATA),
+       PINMUX_GPIO(GPIO_PG15, PG15_DATA),
+       PINMUX_GPIO(GPIO_PG14, PG14_DATA),
+       PINMUX_GPIO(GPIO_PG13, PG13_DATA),
+       PINMUX_GPIO(GPIO_PG12, PG12_DATA),
+       PINMUX_GPIO(GPIO_PG11, PG11_DATA),
+       PINMUX_GPIO(GPIO_PG10, PG10_DATA),
+       PINMUX_GPIO(GPIO_PG9, PG9_DATA),
+       PINMUX_GPIO(GPIO_PG8, PG8_DATA),
+       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
+       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
+       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
+       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
+       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
+       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
+       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
+       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
+
+       /* Port H - Port H does not have a Data Register */
+
+       /* Port I - not on device */
+
+       /* Port J */
+       PINMUX_GPIO(GPIO_PJ31, PJ31_DATA),
+       PINMUX_GPIO(GPIO_PJ30, PJ30_DATA),
+       PINMUX_GPIO(GPIO_PJ29, PJ29_DATA),
+       PINMUX_GPIO(GPIO_PJ28, PJ28_DATA),
+       PINMUX_GPIO(GPIO_PJ27, PJ27_DATA),
+       PINMUX_GPIO(GPIO_PJ26, PJ26_DATA),
+       PINMUX_GPIO(GPIO_PJ25, PJ25_DATA),
+       PINMUX_GPIO(GPIO_PJ24, PJ24_DATA),
+       PINMUX_GPIO(GPIO_PJ23, PJ23_DATA),
+       PINMUX_GPIO(GPIO_PJ22, PJ22_DATA),
+       PINMUX_GPIO(GPIO_PJ21, PJ21_DATA),
+       PINMUX_GPIO(GPIO_PJ20, PJ20_DATA),
+       PINMUX_GPIO(GPIO_PJ19, PJ19_DATA),
+       PINMUX_GPIO(GPIO_PJ18, PJ18_DATA),
+       PINMUX_GPIO(GPIO_PJ17, PJ17_DATA),
+       PINMUX_GPIO(GPIO_PJ16, PJ16_DATA),
+       PINMUX_GPIO(GPIO_PJ15, PJ15_DATA),
+       PINMUX_GPIO(GPIO_PJ14, PJ14_DATA),
+       PINMUX_GPIO(GPIO_PJ13, PJ13_DATA),
+       PINMUX_GPIO(GPIO_PJ12, PJ12_DATA),
+       PINMUX_GPIO(GPIO_PJ11, PJ11_DATA),
+       PINMUX_GPIO(GPIO_PJ10, PJ10_DATA),
+       PINMUX_GPIO(GPIO_PJ9, PJ9_DATA),
+       PINMUX_GPIO(GPIO_PJ8, PJ8_DATA),
+       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
+       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
+       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
+       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
+       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
+       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
+       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
+       PINMUX_GPIO(GPIO_PJ0, PJ0_DATA),
+
+       /* INTC */
+       PINMUX_GPIO(GPIO_FN_IRQ7_PG, IRQ7_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6_PG, IRQ6_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5_PG, IRQ5_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4_PG, IRQ4_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_PG, IRQ3_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_PG, IRQ2_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PG, IRQ1_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PG, IRQ0_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ7_PF, IRQ7_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6_PF, IRQ6_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5_PF, IRQ5_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4_PF, IRQ4_PF_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_PJ, IRQ3_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_PJ, IRQ2_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PJ, IRQ1_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PJ, IRQ0_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_PC, IRQ1_PC_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_PC, IRQ0_PC_MARK),
+
+       PINMUX_GPIO(GPIO_FN_PINT7_PG, PINT7_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT6_PG, PINT6_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT5_PG, PINT5_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT4_PG, PINT4_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT3_PG, PINT3_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT2_PG, PINT2_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT1_PG, PINT1_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT0_PG, PINT0_PG_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT7_PH, PINT7_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT6_PH, PINT6_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT5_PH, PINT5_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT4_PH, PINT4_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT3_PH, PINT3_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT2_PH, PINT2_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT1_PH, PINT1_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT0_PH, PINT0_PH_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT7_PJ, PINT7_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT6_PJ, PINT6_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT5_PJ, PINT5_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT4_PJ, PINT4_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT3_PJ, PINT3_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT2_PJ, PINT2_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT1_PJ, PINT1_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_PINT0_PJ, PINT0_PJ_MARK),
+
+       /* WDT */
+       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
+
+       /* CAN */
+       PINMUX_GPIO(GPIO_FN_CTX1, CTX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX1, CRX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CTX0, CTX0_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX0, CRX0_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX0_CRX1, CRX0_CRX1_MARK),
+       PINMUX_GPIO(GPIO_FN_CRX0_CRX1_CRX2, CRX0_CRX1_CRX2_MARK),
+
+       /* DMAC */
+       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
+
+       /* ADC */
+       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
+
+       /* BSCh */
+       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
+       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
+       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
+       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
+       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
+       PINMUX_GPIO(GPIO_FN_A18, A18_MARK),
+       PINMUX_GPIO(GPIO_FN_A17, A17_MARK),
+       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
+       PINMUX_GPIO(GPIO_FN_A15, A15_MARK),
+       PINMUX_GPIO(GPIO_FN_A14, A14_MARK),
+       PINMUX_GPIO(GPIO_FN_A13, A13_MARK),
+       PINMUX_GPIO(GPIO_FN_A12, A12_MARK),
+       PINMUX_GPIO(GPIO_FN_A11, A11_MARK),
+       PINMUX_GPIO(GPIO_FN_A10, A10_MARK),
+       PINMUX_GPIO(GPIO_FN_A9, A9_MARK),
+       PINMUX_GPIO(GPIO_FN_A8, A8_MARK),
+       PINMUX_GPIO(GPIO_FN_A7, A7_MARK),
+       PINMUX_GPIO(GPIO_FN_A6, A6_MARK),
+       PINMUX_GPIO(GPIO_FN_A5, A5_MARK),
+       PINMUX_GPIO(GPIO_FN_A4, A4_MARK),
+       PINMUX_GPIO(GPIO_FN_A3, A3_MARK),
+       PINMUX_GPIO(GPIO_FN_A2, A2_MARK),
+       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
+       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_D15, D15_MARK),
+       PINMUX_GPIO(GPIO_FN_D14, D14_MARK),
+       PINMUX_GPIO(GPIO_FN_D13, D13_MARK),
+       PINMUX_GPIO(GPIO_FN_D12, D12_MARK),
+       PINMUX_GPIO(GPIO_FN_D11, D11_MARK),
+       PINMUX_GPIO(GPIO_FN_D10, D10_MARK),
+       PINMUX_GPIO(GPIO_FN_D9, D9_MARK),
+       PINMUX_GPIO(GPIO_FN_D8, D8_MARK),
+       PINMUX_GPIO(GPIO_FN_D7, D7_MARK),
+       PINMUX_GPIO(GPIO_FN_D6, D6_MARK),
+       PINMUX_GPIO(GPIO_FN_D5, D5_MARK),
+       PINMUX_GPIO(GPIO_FN_D4, D4_MARK),
+       PINMUX_GPIO(GPIO_FN_D3, D3_MARK),
+       PINMUX_GPIO(GPIO_FN_D2, D2_MARK),
+       PINMUX_GPIO(GPIO_FN_D1, D1_MARK),
+       PINMUX_GPIO(GPIO_FN_D0, D0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
+       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
+       PINMUX_GPIO(GPIO_FN_CS3, CS3_MARK),
+       PINMUX_GPIO(GPIO_FN_CS2, CS2_MARK),
+       PINMUX_GPIO(GPIO_FN_CS1, CS1_MARK),
+       PINMUX_GPIO(GPIO_FN_CS0, CS0_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5CE1A, CS5CE1A_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_RD, RD_MARK),
+       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
+       PINMUX_GPIO(GPIO_FN_WE3ICIOWRAHDQMUU, WE3ICIOWRAHDQMUU_MARK),
+       PINMUX_GPIO(GPIO_FN_WE2ICIORDDQMUL, WE2ICIORDDQMUL_MARK),
+       PINMUX_GPIO(GPIO_FN_WE1DQMUWE, WE1DQMUWE_MARK),
+       PINMUX_GPIO(GPIO_FN_WE0DQML, WE0DQML_MARK),
+       PINMUX_GPIO(GPIO_FN_RAS, RAS_MARK),
+       PINMUX_GPIO(GPIO_FN_CAS, CAS_MARK),
+       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
+       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
+       PINMUX_GPIO(GPIO_FN_BREQ, BREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_BACK, BACK_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
+
+       /* TMU */
+       PINMUX_GPIO(GPIO_FN_TIOC4D, TIOC4D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4C, TIOC4C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4B, TIOC4B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC4A, TIOC4A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3D, TIOC3D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3C, TIOC3C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3B, TIOC3B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC3A, TIOC3A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC2B, TIOC2B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC1B, TIOC1B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC2A, TIOC2A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC1A, TIOC1A_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0D, TIOC0D_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0C, TIOC0C_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0B, TIOC0B_MARK),
+       PINMUX_GPIO(GPIO_FN_TIOC0A, TIOC0A_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKD, TCLKD_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKC, TCLKC_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKB, TCLKB_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLKA, TCLKA_MARK),
+
+       /* SCIF */
+       PINMUX_GPIO(GPIO_FN_SCK0, SCK0_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD0, TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD0, RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK1, SCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD1, TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD1, RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS1, RTS1_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS1, CTS1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK4, SCK4_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD4, TXD4_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD4, RXD4_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK5, SCK5_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD5, TXD5_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD5, RXD5_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS5, RTS5_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS5, CTS5_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK6, SCK6_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD6, TXD6_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD6, RXD6_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK7, SCK7_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD7, TXD7_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD7, RXD7_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS7, RTS7_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS7, CTS7_MARK),
+
+       /* RSPI */
+       PINMUX_GPIO(GPIO_FN_RSPCK0_PJ16, RSPCK0_PJ16_MARK),
+       PINMUX_GPIO(GPIO_FN_SSL00_PJ17, SSL00_PJ17_MARK),
+       PINMUX_GPIO(GPIO_FN_MOSI0_PJ18, MOSI0_PJ18_MARK),
+       PINMUX_GPIO(GPIO_FN_MISO0_PJ19, MISO0_PJ19_MARK),
+       PINMUX_GPIO(GPIO_FN_RSPCK0_PB17, RSPCK0_PB17_MARK),
+       PINMUX_GPIO(GPIO_FN_SSL00_PB18, SSL00_PB18_MARK),
+       PINMUX_GPIO(GPIO_FN_MOSI0_PB19, MOSI0_PB19_MARK),
+       PINMUX_GPIO(GPIO_FN_MISO0_PB20, MISO0_PB20_MARK),
+       PINMUX_GPIO(GPIO_FN_RSPCK1, RSPCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_MOSI1, MOSI1_MARK),
+       PINMUX_GPIO(GPIO_FN_MISO1, MISO1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSL10, SSL10_MARK),
+
+       /* IIC3 */
+       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
+
+       /* SSI */
+       PINMUX_GPIO(GPIO_FN_SSISCK0, SSISCK0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS0, SSIWS0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSITXD0, SSITXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIRXD0, SSIRXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS1, SSIWS1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS2, SSIWS2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIWS3, SSIWS3_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK1, SSISCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK2, SSISCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSISCK3, SSISCK3_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA1, SSIDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA2, SSIDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSIDATA3, SSIDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDIO_CLK, AUDIO_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDIO_XOUT, AUDIO_XOUT_MARK),
+
+       /* SIOF */ /* NOTE Shares AUDIO_CLK with SSI */
+       PINMUX_GPIO(GPIO_FN_SIOFTXD, SIOFTXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOFRXD, SIOFRXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOFSYNC, SIOFSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOFSCK, SIOFSCK_MARK),
+
+       /* SPDIF */ /* NOTE Shares AUDIO_CLK with SSI */
+       PINMUX_GPIO(GPIO_FN_SPDIF_IN, SPDIF_IN_MARK),
+       PINMUX_GPIO(GPIO_FN_SPDIF_OUT, SPDIF_OUT_MARK),
+
+       /* NANDFMC */ /* NOTE Controller is not available in boot mode 0 */
+       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
+       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
+
+       /* VDC3 */
+       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
+
+       PINMUX_GPIO(GPIO_FN_DV_DATA23, DV_DATA23_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA22, DV_DATA22_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA21, DV_DATA21_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA20, DV_DATA20_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA19, DV_DATA19_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA18, DV_DATA18_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA17, DV_DATA17_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA16, DV_DATA16_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA15, DV_DATA15_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA14, DV_DATA14_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA13, DV_DATA13_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA12, DV_DATA12_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA11, DV_DATA11_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA10, DV_DATA10_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA9, DV_DATA9_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA8, DV_DATA8_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA7, DV_DATA7_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA6, DV_DATA6_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA5, DV_DATA5_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA4, DV_DATA4_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA3, DV_DATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA2, DV_DATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA1, DV_DATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_DATA0, DV_DATA0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_LCD_CLK, LCD_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_EXTCLK, LCD_EXTCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_VSYNC, LCD_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_HSYNC, LCD_HSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DE, LCD_DE_MARK),
+
+       PINMUX_GPIO(GPIO_FN_LCD_DATA23_PG23, LCD_DATA23_PG23_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA22_PG22, LCD_DATA22_PG22_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA21_PG21, LCD_DATA21_PG21_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA20_PG20, LCD_DATA20_PG20_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA19_PG19, LCD_DATA19_PG19_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA18_PG18, LCD_DATA18_PG18_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA17_PG17, LCD_DATA17_PG17_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA16_PG16, LCD_DATA16_PG16_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA15_PG15, LCD_DATA15_PG15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA14_PG14, LCD_DATA14_PG14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA13_PG13, LCD_DATA13_PG13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA12_PG12, LCD_DATA12_PG12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA11_PG11, LCD_DATA11_PG11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA10_PG10, LCD_DATA10_PG10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA9_PG9, LCD_DATA9_PG9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA8_PG8, LCD_DATA8_PG8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA7_PG7, LCD_DATA7_PG7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA6_PG6, LCD_DATA6_PG6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA5_PG5, LCD_DATA5_PG5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA4_PG4, LCD_DATA4_PG4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA3_PG3, LCD_DATA3_PG3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA2_PG2, LCD_DATA2_PG2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA1_PG1, LCD_DATA1_PG1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA0_PG0, LCD_DATA0_PG0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_LCD_DATA23_PJ23, LCD_DATA23_PJ23_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA22_PJ22, LCD_DATA22_PJ22_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA21_PJ21, LCD_DATA21_PJ21_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA20_PJ20, LCD_DATA20_PJ20_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA19_PJ19, LCD_DATA19_PJ19_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA18_PJ18, LCD_DATA18_PJ18_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA17_PJ17, LCD_DATA17_PJ17_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA16_PJ16, LCD_DATA16_PJ16_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA15_PJ15, LCD_DATA15_PJ15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA14_PJ14, LCD_DATA14_PJ14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA13_PJ13, LCD_DATA13_PJ13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA12_PJ12, LCD_DATA12_PJ12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA11_PJ11, LCD_DATA11_PJ11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA10_PJ10, LCD_DATA10_PJ10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA9_PJ9, LCD_DATA9_PJ9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA8_PJ8, LCD_DATA8_PJ8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA7_PJ7, LCD_DATA7_PJ7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA6_PJ6, LCD_DATA6_PJ6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA5_PJ5, LCD_DATA5_PJ5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA4_PJ4, LCD_DATA4_PJ4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA3_PJ3, LCD_DATA3_PJ3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA2_PJ2, LCD_DATA2_PJ2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA1_PJ1, LCD_DATA1_PJ1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA0_PJ0, LCD_DATA0_PJ0_MARK),
+
+       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       /* "name" addr register_size Field_Width */
+
+       /* where Field_Width is 1 for single mode registers or 4 for upto 16
+          mode registers and modes are described in assending order [0..16] */
+
+       { PINMUX_CFG_REG("PAIOR0", 0xfffe3812, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, PA1_IN, PA1_OUT,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, PA0_IN, PA0_OUT }
+       },
+       { PINMUX_CFG_REG("PBCR5", 0xfffe3824, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB22MD_000, PB22MD_001, PB22MD_010, PB22MD_011,
+               PB22MD_100, PB22MD_101, PB22MD_110, PB22MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB21MD_00, PB21MD_01, PB21MD_10, PB21MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB20MD_000, PB20MD_001, PB20MD_010, PB20MD_011,
+               PB20MD_100, PB20MD_101, PB20MD_110, PB20MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR4", 0xfffe3826, 16, 4) {
+               PB19MD_000, PB19MD_001, PB19MD_010, PB19MD_011,
+               PB19MD_100, PB19MD_101, PB19MD_110, PB19MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB18MD_000, PB18MD_001, PB18MD_010, PB18MD_011,
+               PB18MD_100, PB18MD_101, PB18MD_110, PB18MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB17MD_000, PB17MD_001, PB17MD_010, PB17MD_011,
+               PB17MD_100, PB17MD_101, PB17MD_110, PB17MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB16MD_000, PB16MD_001, PB16MD_010, PB16MD_011,
+               PB16MD_100, PB16MD_101, PB16MD_110, PB16MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR3", 0xfffe3828, 16, 4) {
+               PB15MD_000, PB15MD_001, PB15MD_010, PB15MD_011,
+               PB15MD_100, PB15MD_101, PB15MD_110, PB15MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB14MD_000, PB14MD_001, PB14MD_010, PB14MD_011,
+               PB14MD_100, PB14MD_101, PB14MD_110, PB14MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB13MD_000, PB13MD_001, PB13MD_010, PB13MD_011,
+               PB13MD_100, PB13MD_101, PB13MD_110, PB13MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB12MD_00, PB12MD_01, PB12MD_10, PB12MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR2", 0xfffe382a, 16, 4) {
+               PB11MD_00, PB11MD_01, PB11MD_10, PB11MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB10MD_00, PB10MD_01, PB10MD_10, PB10MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB9MD_00, PB9MD_01, PB9MD_10, PB9MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB8MD_00, PB8MD_01, PB8MD_10, PB8MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR1", 0xfffe382c, 16, 4) {
+               PB7MD_00, PB7MD_01, PB7MD_10, PB7MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB6MD_00, PB6MD_01, PB6MD_10, PB6MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB5MD_00, PB5MD_01, PB5MD_10, PB5MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB4MD_00, PB4MD_01, PB4MD_10, PB4MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PBCR0", 0xfffe382e, 16, 4) {
+               PB3MD_00, PB3MD_01, PB3MD_10, PB3MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB2MD_00, PB2MD_01, PB2MD_10, PB2MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PB1MD_00, PB1MD_01, PB1MD_10, PB1MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PBIOR1", 0xfffe3830, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0,
+               PB22_IN, PB22_OUT,
+               PB21_IN, PB21_OUT,
+               PB20_IN, PB20_OUT,
+               PB19_IN, PB19_OUT,
+               PB18_IN, PB18_OUT,
+               PB17_IN, PB17_OUT,
+               PB16_IN, PB16_OUT }
+       },
+       { PINMUX_CFG_REG("PBIOR0", 0xfffe3832, 16, 1) {
+               PB15_IN, PB15_OUT,
+               PB14_IN, PB14_OUT,
+               PB13_IN, PB13_OUT,
+               PB12_IN, PB12_OUT,
+               PB11_IN, PB11_OUT,
+               PB10_IN, PB10_OUT,
+               PB9_IN, PB9_OUT,
+               PB8_IN, PB8_OUT,
+               PB7_IN, PB7_OUT,
+               PB6_IN, PB6_OUT,
+               PB5_IN, PB5_OUT,
+               PB4_IN, PB4_OUT,
+               PB3_IN, PB3_OUT,
+               PB2_IN, PB2_OUT,
+               PB1_IN, PB1_OUT,
+               0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PCCR2", 0xfffe384a, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC8MD_000, PC8MD_001, PC8MD_010, PC8MD_011,
+               PC8MD_100, PC8MD_101, PC8MD_110, PC8MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCCR1", 0xfffe384c, 16, 4) {
+               PC7MD_000, PC7MD_001, PC7MD_010, PC7MD_011,
+               PC7MD_100, PC7MD_101, PC7MD_110, PC7MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC6MD_000, PC6MD_001, PC6MD_010, PC6MD_011,
+               PC6MD_100, PC6MD_101, PC6MD_110, PC6MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC5MD_000, PC5MD_001, PC5MD_010, PC5MD_011,
+               PC5MD_100, PC5MD_101, PC5MD_110, PC5MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC4MD_00, PC4MD_01, PC4MD_10, PC4MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PCCR0", 0xfffe384e, 16, 4) {
+               PC3MD_00, PC3MD_01, PC3MD_10, PC3MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC2MD_00, PC2MD_01, PC2MD_10, PC2MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC1MD_0, PC1MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PC0MD_0, PC0MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PCIOR0", 0xfffe3852, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               PC8_IN, PC8_OUT,
+               PC7_IN, PC7_OUT,
+               PC6_IN, PC6_OUT,
+               PC5_IN, PC5_OUT,
+               PC4_IN, PC4_OUT,
+               PC3_IN, PC3_OUT,
+               PC2_IN, PC2_OUT,
+               PC1_IN, PC1_OUT,
+               PC0_IN, PC0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PDCR3", 0xfffe3868, 16, 4) {
+               PD15MD_00, PD15MD_01, PD15MD_10, PD15MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD14MD_00, PD14MD_01, PD14MD_10, PD14MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD13MD_00, PD13MD_01, PD13MD_10, PD13MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD12MD_00, PD12MD_01, PD12MD_10, PD12MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCR2", 0xfffe386a, 16, 4) {
+               PD11MD_00, PD11MD_01, PD11MD_10, PD11MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD10MD_00, PD10MD_01, PD10MD_10, PD10MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD9MD_00, PD9MD_01, PD9MD_10, PD9MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD8MD_00, PD8MD_01, PD8MD_10, PD8MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCR1", 0xfffe386c, 16, 4) {
+               PD7MD_00, PD7MD_01, PD7MD_10, PD7MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD6MD_00, PD6MD_01, PD6MD_10, PD6MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD5MD_00, PD5MD_01, PD5MD_10, PD5MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD4MD_00, PD4MD_01, PD4MD_10, PD4MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PDCR0", 0xfffe386e, 16, 4) {
+               PD3MD_00, PD3MD_01, PD3MD_10, PD3MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD2MD_00, PD2MD_01, PD2MD_10, PD2MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD1MD_00, PD1MD_01, PD1MD_10, PD1MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PD0MD_00, PD0MD_01, PD0MD_10, PD0MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PDIOR0", 0xfffe3872, 16, 1) {
+               PD15_IN, PD15_OUT,
+               PD14_IN, PD14_OUT,
+               PD13_IN, PD13_OUT,
+               PD12_IN, PD12_OUT,
+               PD11_IN, PD11_OUT,
+               PD10_IN, PD10_OUT,
+               PD9_IN, PD9_OUT,
+               PD8_IN, PD8_OUT,
+               PD7_IN, PD7_OUT,
+               PD6_IN, PD6_OUT,
+               PD5_IN, PD5_OUT,
+               PD4_IN, PD4_OUT,
+               PD3_IN, PD3_OUT,
+               PD2_IN, PD2_OUT,
+               PD1_IN, PD1_OUT,
+               PD0_IN, PD0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PECR1", 0xfffe388c, 16, 4) {
+               PE7MD_00, PE7MD_01, PE7MD_10, PE7MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE6MD_00, PE6MD_01, PE6MD_10, PE6MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE5MD_00, PE5MD_01, PE5MD_10, PE5MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE4MD_00, PE4MD_01, PE4MD_10, PE4MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PECR0", 0xfffe388e, 16, 4) {
+               PE3MD_000, PE3MD_001, PE3MD_010, PE3MD_011,
+               PE3MD_100, PE3MD_101, PE3MD_110, PE3MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE2MD_000, PE2MD_001, PE2MD_010, PE2MD_011,
+               PE2MD_100, PE2MD_101, PE2MD_110, PE2MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE1MD_000, PE1MD_001, PE1MD_010, PE1MD_011,
+               PE1MD_100, PE1MD_101, PE1MD_110, PE1MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PE0MD_00, PE0MD_01, PE0MD_10, PE0MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PEIOR0", 0xfffe3892, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE7_IN, PE7_OUT,
+               PE6_IN, PE6_OUT,
+               PE5_IN, PE5_OUT,
+               PE4_IN, PE4_OUT,
+               PE3_IN, PE3_OUT,
+               PE2_IN, PE2_OUT,
+               PE1_IN, PE1_OUT,
+               PE0_IN, PE0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PFCR6", 0xfffe38a2, 16, 4) {
+               PF23MD_000, PF23MD_001, PF23MD_010, PF23MD_011,
+               PF23MD_100, PF23MD_101, PF23MD_110, PF23MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF22MD_000, PF22MD_001, PF22MD_010, PF22MD_011,
+               PF22MD_100, PF22MD_101, PF22MD_110, PF22MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF21MD_000, PF21MD_001, PF21MD_010, PF21MD_011,
+               PF21MD_100, PF21MD_101, PF21MD_110, PF21MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF20MD_000, PF20MD_001, PF20MD_010, PF20MD_011,
+               PF20MD_100, PF20MD_101, PF20MD_110, PF20MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCR5", 0xfffe38a4, 16, 4) {
+               PF19MD_000, PF19MD_001, PF19MD_010, PF19MD_011,
+               PF19MD_100, PF19MD_101, PF19MD_110, PF19MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF18MD_000, PF18MD_001, PF18MD_010, PF18MD_011,
+               PF18MD_100, PF18MD_101, PF18MD_110, PF18MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF17MD_000, PF17MD_001, PF17MD_010, PF17MD_011,
+               PF17MD_100, PF17MD_101, PF17MD_110, PF17MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF16MD_000, PF16MD_001, PF16MD_010, PF16MD_011,
+               PF16MD_100, PF16MD_101, PF16MD_110, PF16MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCR4", 0xfffe38a6, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF15MD_000, PF15MD_001, PF15MD_010, PF15MD_011,
+               PF15MD_100, PF15MD_101, PF15MD_110, PF15MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCR3", 0xfffe38a8, 16, 4) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF14MD_000, PF14MD_001, PF14MD_010, PF14MD_011,
+               PF14MD_100, PF14MD_101, PF14MD_110, PF14MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF13MD_000, PF13MD_001, PF13MD_010, PF13MD_011,
+               PF13MD_100, PF13MD_101, PF13MD_110, PF13MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF12MD_000, PF12MD_001, PF12MD_010, PF12MD_011,
+               PF12MD_100, PF12MD_101, PF12MD_110, PF12MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCR2", 0xfffe38aa, 16, 4) {
+               PF11MD_000, PF11MD_001, PF11MD_010, PF11MD_011,
+               PF11MD_100, PF11MD_101, PF11MD_110, PF11MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF10MD_000, PF10MD_001, PF10MD_010, PF10MD_011,
+               PF10MD_100, PF10MD_101, PF10MD_110, PF10MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF9MD_000, PF9MD_001, PF9MD_010, PF9MD_011,
+               PF9MD_100, PF9MD_101, PF9MD_110, PF9MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF8MD_000, PF8MD_001, PF8MD_010, PF8MD_011,
+               PF8MD_100, PF8MD_101, PF8MD_110, PF8MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCR1", 0xfffe38ac, 16, 4) {
+               PF7MD_000, PF7MD_001, PF7MD_010, PF7MD_011,
+               PF7MD_100, PF7MD_101, PF7MD_110, PF7MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF6MD_000, PF6MD_001, PF6MD_010, PF6MD_011,
+               PF6MD_100, PF6MD_101, PF6MD_110, PF6MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF5MD_000, PF5MD_001, PF5MD_010, PF5MD_011,
+               PF5MD_100, PF5MD_101, PF5MD_110, PF5MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF4MD_000, PF4MD_001, PF4MD_010, PF4MD_011,
+               PF4MD_100, PF4MD_101, PF4MD_110, PF4MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PFCR0", 0xfffe38ae, 16, 4) {
+               PF3MD_000, PF3MD_001, PF3MD_010, PF3MD_011,
+               PF3MD_100, PF3MD_101, PF3MD_110, PF3MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF2MD_000, PF2MD_001, PF2MD_010, PF2MD_011,
+               PF2MD_100, PF2MD_101, PF2MD_110, PF2MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF1MD_000, PF1MD_001, PF1MD_010, PF1MD_011,
+               PF1MD_100, PF1MD_101, PF1MD_110, PF1MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PF0MD_000, PF0MD_001, PF0MD_010, PF0MD_011,
+               PF0MD_100, PF0MD_101, PF0MD_110, PF0MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PFIOR1", 0xfffe38b0, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF23_IN, PF23_OUT,
+               PF22_IN, PF22_OUT,
+               PF21_IN, PF21_OUT,
+               PF20_IN, PF20_OUT,
+               PF19_IN, PF19_OUT,
+               PF18_IN, PF18_OUT,
+               PF17_IN, PF17_OUT,
+               PF16_IN, PF16_OUT }
+       },
+       { PINMUX_CFG_REG("PFIOR0", 0xfffe38b2, 16, 1) {
+               PF15_IN, PF15_OUT,
+               PF14_IN, PF14_OUT,
+               PF13_IN, PF13_OUT,
+               PF12_IN, PF12_OUT,
+               PF11_IN, PF11_OUT,
+               PF10_IN, PF10_OUT,
+               PF9_IN, PF9_OUT,
+               PF8_IN, PF8_OUT,
+               PF7_IN, PF7_OUT,
+               PF6_IN, PF6_OUT,
+               PF5_IN, PF5_OUT,
+               PF4_IN, PF4_OUT,
+               PF3_IN, PF3_OUT,
+               PF2_IN, PF2_OUT,
+               PF1_IN, PF1_OUT,
+               PF0_IN, PF0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PGCR6", 0xfffe38c2, 16, 4) {
+               PG27MD_00, PG27MD_01, PG27MD_10, PG27MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG26MD_00, PG26MD_01, PG26MD_10, PG26MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG25MD_00, PG25MD_01, PG25MD_10, PG25MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG24MD_00, PG24MD_01, PG24MD_10, PG24MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR5", 0xfffe38c4, 16, 4) {
+               PG23MD_000, PG23MD_001, PG23MD_010, PG23MD_011,
+               PG23MD_100, PG23MD_101, PG23MD_110, PG23MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG22MD_000, PG22MD_001, PG22MD_010, PG22MD_011,
+               PG22MD_100, PG22MD_101, PG22MD_110, PG22MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG21MD_000, PG21MD_001, PG21MD_010, PG21MD_011,
+               PG21MD_100, PG21MD_101, PG21MD_110, PG21MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG20MD_000, PG20MD_001, PG20MD_010, PG20MD_011,
+               PG20MD_100, PG20MD_101, PG20MD_110, PG20MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR4", 0xfffe38c6, 16, 4) {
+               PG19MD_000, PG19MD_001, PG19MD_010, PG19MD_011,
+               PG19MD_100, PG19MD_101, PG19MD_110, PG19MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG18MD_000, PG18MD_001, PG18MD_010, PG18MD_011,
+               PG18MD_100, PG18MD_101, PG18MD_110, PG18MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG17MD_00, PG17MD_01, PG17MD_10, PG17MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG16MD_00, PG16MD_01, PG16MD_10, PG16MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR3", 0xfffe38c8, 16, 4) {
+               PG15MD_00, PG15MD_01, PG15MD_10, PG15MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG14MD_00, PG14MD_01, PG14MD_10, PG14MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG13MD_00, PG13MD_01, PG13MD_10, PG13MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG12MD_00, PG12MD_01, PG12MD_10, PG12MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR2", 0xfffe38ca, 16, 4) {
+               PG11MD_000, PG11MD_001, PG11MD_010, PG11MD_011,
+               PG11MD_100, PG11MD_101, PG11MD_110, PG11MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG10MD_000, PG10MD_001, PG10MD_010, PG10MD_011,
+               PG10MD_100, PG10MD_101, PG10MD_110, PG10MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG9MD_000, PG9MD_001, PG9MD_010, PG9MD_011,
+               PG9MD_100, PG9MD_101, PG9MD_110, PG9MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG8MD_000, PG8MD_001, PG8MD_010, PG8MD_011,
+               PG8MD_100, PG8MD_101, PG8MD_110, PG8MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PGCR1", 0xfffe38cc, 16, 4) {
+               PG7MD_000, PG7MD_001, PG7MD_010, PG7MD_011,
+               PG7MD_100, PG7MD_101, PG7MD_110, PG7MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG6MD_000, PG6MD_001, PG6MD_010, PG6MD_011,
+               PG6MD_100, PG6MD_101, PG6MD_110, PG6MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG5MD_000, PG5MD_001, PG5MD_010, PG5MD_011,
+               PG5MD_100, PG5MD_101, PG5MD_110, PG5MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG4MD_000, PG4MD_001, PG4MD_010, PG4MD_011,
+               PG4MD_100, PG4MD_101, PG4MD_110, PG4MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR0", 0xfffe38ce, 16, 4) {
+               PG3MD_000, PG3MD_001, PG3MD_010, PG3MD_011,
+               PG3MD_100, PG3MD_101, PG3MD_110, PG3MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG2MD_000, PG2MD_001, PG2MD_010, PG2MD_011,
+               PG2MD_100, PG2MD_101, PG2MD_110, PG2MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG1MD_000, PG1MD_001, PG1MD_010, PG1MD_011,
+               PG1MD_100, PG1MD_101, PG1MD_110, PG1MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PG0MD_000, PG0MD_001, PG0MD_010, PG0MD_011,
+               PG0MD_100, PG0MD_101, PG0MD_110, PG0MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PGIOR1", 0xfffe38d0, 16, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG27_IN, PG27_OUT,
+               PG26_IN, PG26_OUT,
+               PG25_IN, PG25_OUT,
+               PG24_IN, PG24_OUT,
+               PG23_IN, PG23_OUT,
+               PG22_IN, PG22_OUT,
+               PG21_IN, PG21_OUT,
+               PG20_IN, PG20_OUT,
+               PG19_IN, PG19_OUT,
+               PG18_IN, PG18_OUT,
+               PG17_IN, PG17_OUT,
+               PG16_IN, PG16_OUT }
+       },
+       { PINMUX_CFG_REG("PGIOR0", 0xfffe38d2, 16, 1) {
+               PG15_IN, PG15_OUT,
+               PG14_IN, PG14_OUT,
+               PG13_IN, PG13_OUT,
+               PG12_IN, PG12_OUT,
+               PG11_IN, PG11_OUT,
+               PG10_IN, PG10_OUT,
+               PG9_IN, PG9_OUT,
+               PG8_IN, PG8_OUT,
+               PG7_IN, PG7_OUT,
+               PG6_IN, PG6_OUT,
+               PG5_IN, PG5_OUT,
+               PG4_IN, PG4_OUT,
+               PG3_IN, PG3_OUT,
+               PG2_IN, PG2_OUT,
+               PG1_IN, PG1_OUT,
+               PG0_IN, PG0_OUT }
+       },
+
+       { PINMUX_CFG_REG("PHCR1", 0xfffe38ec, 16, 4) {
+               PH7MD_00, PH7MD_01, PH7MD_10, PH7MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PH6MD_00, PH6MD_01, PH6MD_10, PH6MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PH5MD_00, PH5MD_01, PH5MD_10, PH5MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PH4MD_00, PH4MD_01, PH4MD_10, PH4MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PHCR0", 0xfffe38ee, 16, 4) {
+               PH3MD_00, PH3MD_01, PH3MD_10, PH3MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PH2MD_00, PH2MD_01, PH2MD_10, PH2MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PH1MD_00, PH1MD_01, PH1MD_10, PH1MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PH0MD_00, PH0MD_01, PH0MD_10, PH0MD_11, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PJCR7", 0xfffe3900, 16, 4) {
+               PJ31MD_0, PJ31MD_1, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ30MD_000, PJ30MD_001, PJ30MD_010, PJ30MD_011,
+               PJ30MD_100, PJ30MD_101, PJ30MD_110, PJ30MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ29MD_000, PJ29MD_001, PJ29MD_010, PJ29MD_011,
+               PJ29MD_100, PJ29MD_101, PJ29MD_110, PJ29MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ28MD_000, PJ28MD_001, PJ28MD_010, PJ28MD_011,
+               PJ28MD_100, PJ28MD_101, PJ28MD_110, PJ28MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR6", 0xfffe3902, 16, 4) {
+               PJ27MD_000, PJ27MD_001, PJ27MD_010, PJ27MD_011,
+               PJ27MD_100, PJ27MD_101, PJ27MD_110, PJ27MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ26MD_000, PJ26MD_001, PJ26MD_010, PJ26MD_011,
+               PJ26MD_100, PJ26MD_101, PJ26MD_110, PJ26MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ25MD_000, PJ25MD_001, PJ25MD_010, PJ25MD_011,
+               PJ25MD_100, PJ25MD_101, PJ25MD_110, PJ25MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ24MD_000, PJ24MD_001, PJ24MD_010, PJ24MD_011,
+               PJ24MD_100, PJ24MD_101, PJ24MD_110, PJ24MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR5", 0xfffe3904, 16, 4) {
+               PJ23MD_000, PJ23MD_001, PJ23MD_010, PJ23MD_011,
+               PJ23MD_100, PJ23MD_101, PJ23MD_110, PJ23MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ22MD_000, PJ22MD_001, PJ22MD_010, PJ22MD_011,
+               PJ22MD_100, PJ22MD_101, PJ22MD_110, PJ22MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ21MD_000, PJ21MD_001, PJ21MD_010, PJ21MD_011,
+               PJ21MD_100, PJ21MD_101, PJ21MD_110, PJ21MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ20MD_000, PJ20MD_001, PJ20MD_010, PJ20MD_011,
+               PJ20MD_100, PJ20MD_101, PJ20MD_110, PJ20MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR4", 0xfffe3906, 16, 4) {
+               PJ19MD_000, PJ19MD_001, PJ19MD_010, PJ19MD_011,
+               PJ19MD_100, PJ19MD_101, PJ19MD_110, PJ19MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ18MD_000, PJ18MD_001, PJ18MD_010, PJ18MD_011,
+               PJ18MD_100, PJ18MD_101, PJ18MD_110, PJ18MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ17MD_000, PJ17MD_001, PJ17MD_010, PJ17MD_011,
+               PJ17MD_100, PJ17MD_101, PJ17MD_110, PJ17MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ16MD_000, PJ16MD_001, PJ16MD_010, PJ16MD_011,
+               PJ16MD_100, PJ16MD_101, PJ16MD_110, PJ16MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR3", 0xfffe3908, 16, 4) {
+               PJ15MD_000, PJ15MD_001, PJ15MD_010, PJ15MD_011,
+               PJ15MD_100, PJ15MD_101, PJ15MD_110, PJ15MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ14MD_000, PJ14MD_001, PJ14MD_010, PJ14MD_011,
+               PJ14MD_100, PJ14MD_101, PJ14MD_110, PJ14MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ13MD_000, PJ13MD_001, PJ13MD_010, PJ13MD_011,
+               PJ13MD_100, PJ13MD_101, PJ13MD_110, PJ13MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ12MD_000, PJ12MD_001, PJ12MD_010, PJ12MD_011,
+               PJ12MD_100, PJ12MD_101, PJ12MD_110, PJ12MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR2", 0xfffe390a, 16, 4) {
+               PJ11MD_000, PJ11MD_001, PJ11MD_010, PJ11MD_011,
+               PJ11MD_100, PJ11MD_101, PJ11MD_110, PJ11MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ10MD_000, PJ10MD_001, PJ10MD_010, PJ10MD_011,
+               PJ10MD_100, PJ10MD_101, PJ10MD_110, PJ10MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ9MD_000, PJ9MD_001, PJ9MD_010, PJ9MD_011,
+               PJ9MD_100, PJ9MD_101, PJ9MD_110, PJ9MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ8MD_000, PJ8MD_001, PJ8MD_010, PJ8MD_011,
+               PJ8MD_100, PJ8MD_101, PJ8MD_110, PJ8MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR1", 0xfffe390c, 16, 4) {
+               PJ7MD_000, PJ7MD_001, PJ7MD_010, PJ7MD_011,
+               PJ7MD_100, PJ7MD_101, PJ7MD_110, PJ7MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ6MD_000, PJ6MD_001, PJ6MD_010, PJ6MD_011,
+               PJ6MD_100, PJ6MD_101, PJ6MD_110, PJ6MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ5MD_000, PJ5MD_001, PJ5MD_010, PJ5MD_011,
+               PJ5MD_100, PJ5MD_101, PJ5MD_110, PJ5MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ4MD_000, PJ4MD_001, PJ4MD_010, PJ4MD_011,
+               PJ4MD_100, PJ4MD_101, PJ4MD_110, PJ4MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PJCR0", 0xfffe390e, 16, 4) {
+               PJ3MD_000, PJ3MD_001, PJ3MD_010, PJ3MD_011,
+               PJ3MD_100, PJ3MD_101, PJ3MD_110, PJ3MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ2MD_000, PJ2MD_001, PJ2MD_010, PJ2MD_011,
+               PJ2MD_100, PJ2MD_101, PJ2MD_110, PJ2MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ1MD_000, PJ1MD_001, PJ1MD_010, PJ1MD_011,
+               PJ1MD_100, PJ1MD_101, PJ1MD_110, PJ1MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0,
+
+               PJ0MD_000, PJ0MD_001, PJ0MD_010, PJ0MD_011,
+               PJ0MD_100, PJ0MD_101, PJ0MD_110, PJ0MD_111,
+               0, 0, 0, 0, 0, 0, 0, 0 }
+       },
+
+       { PINMUX_CFG_REG("PJIOR1", 0xfffe3910, 16, 1) {
+               PJ31_IN, PJ31_OUT,
+               PJ30_IN, PJ30_OUT,
+               PJ29_IN, PJ29_OUT,
+               PJ28_IN, PJ28_OUT,
+               PJ27_IN, PJ27_OUT,
+               PJ26_IN, PJ26_OUT,
+               PJ25_IN, PJ25_OUT,
+               PJ24_IN, PJ24_OUT,
+               PJ23_IN, PJ23_OUT,
+               PJ22_IN, PJ22_OUT,
+               PJ21_IN, PJ21_OUT,
+               PJ20_IN, PJ20_OUT,
+               PJ19_IN, PJ19_OUT,
+               PJ18_IN, PJ18_OUT,
+               PJ17_IN, PJ17_OUT,
+               PJ16_IN, PJ16_OUT }
+       },
+       { PINMUX_CFG_REG("PJIOR0", 0xfffe3912, 16, 1) {
+               PJ15_IN, PJ15_OUT,
+               PJ14_IN, PJ14_OUT,
+               PJ13_IN, PJ13_OUT,
+               PJ12_IN, PJ12_OUT,
+               PJ11_IN, PJ11_OUT,
+               PJ10_IN, PJ10_OUT,
+               PJ9_IN, PJ9_OUT,
+               PJ8_IN, PJ8_OUT,
+               PJ7_IN, PJ7_OUT,
+               PJ6_IN, PJ6_OUT,
+               PJ5_IN, PJ5_OUT,
+               PJ4_IN, PJ4_OUT,
+               PJ3_IN, PJ3_OUT,
+               PJ2_IN, PJ2_OUT,
+               PJ1_IN, PJ1_OUT,
+               PJ0_IN, PJ0_OUT }
+       },
+
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR0", 0xfffe3816, 16) {
+               0, 0, 0, 0, 0, 0, 0, PA1_DATA,
+               0, 0, 0, 0, 0, 0, 0, PA0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PBDR1", 0xfffe3834, 16) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, PB22_DATA, PB21_DATA, PB20_DATA,
+               PB19_DATA, PB18_DATA, PB17_DATA, PB16_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR0", 0xfffe3836, 16) {
+               PB15_DATA, PB14_DATA, PB13_DATA, PB12_DATA,
+               PB11_DATA, PB10_DATA, PB9_DATA, PB8_DATA,
+               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+               PB3_DATA, PB2_DATA, PB1_DATA, 0 }
+       },
+
+       { PINMUX_DATA_REG("PCDR0", 0xfffe3856, 16) {
+               0, 0, 0, 0,
+               0, 0, 0, PC8_DATA,
+               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PDDR0", 0xfffe3876, 16) {
+               PD15_DATA, PD14_DATA, PD13_DATA, PD12_DATA,
+               PD11_DATA, PD10_DATA, PD9_DATA, PD8_DATA,
+               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PEDR0", 0xfffe3896, 16) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
+               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PFDR1", 0xfffe38b4, 16) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF23_DATA, PF22_DATA, PF21_DATA, PF20_DATA,
+               PF19_DATA, PF18_DATA, PF17_DATA, PF16_DATA }
+       },
+       { PINMUX_DATA_REG("PFDR0", 0xfffe38b6, 16) {
+               PF15_DATA, PF14_DATA, PF13_DATA, PF12_DATA,
+               PF11_DATA, PF10_DATA, PF9_DATA, PF8_DATA,
+               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PGDR1", 0xfffe38d4, 16) {
+               0, 0, 0, 0,
+               PG27_DATA, PG26_DATA, PG25_DATA, PG24_DATA,
+               PG23_DATA, PG22_DATA, PG21_DATA, PG20_DATA,
+               PG19_DATA, PG18_DATA, PG17_DATA, PG16_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR0", 0xfffe38d6, 16) {
+               PG15_DATA, PG14_DATA, PG13_DATA, PG12_DATA,
+               PG11_DATA, PG10_DATA, PG9_DATA, PG8_DATA,
+               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA }
+       },
+
+       { PINMUX_DATA_REG("PJDR1", 0xfffe3914, 16) {
+               PJ31_DATA, PJ30_DATA, PJ29_DATA, PJ28_DATA,
+               PJ27_DATA, PJ26_DATA, PJ25_DATA, PJ24_DATA,
+               PJ23_DATA, PJ22_DATA, PJ21_DATA, PJ20_DATA,
+               PJ19_DATA, PJ18_DATA, PJ17_DATA, PJ16_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR0", 0xfffe3916, 16) {
+               PJ15_DATA, PJ14_DATA, PJ13_DATA, PJ12_DATA,
+               PJ11_DATA, PJ10_DATA, PJ9_DATA, PJ8_DATA,
+               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+               PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA }
+       },
+
+       { }
+};
+
+struct sh_pfc_soc_info sh7269_pinmux_info = {
+       .name = "sh7269_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END, FORCE_IN },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END, FORCE_OUT },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PA1,
+       .last_gpio = GPIO_FN_LCD_M_DISP,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7372.c b/drivers/pinctrl/sh-pfc/pfc-sh7372.c
new file mode 100644 (file)
index 0000000..d44e7f0
--- /dev/null
@@ -0,0 +1,1658 @@
+/*
+ * sh7372 processor support - PFC hardware block
+ *
+ * Copyright (C) 2010  Kuninori Morimoto <morimoto.kuninori@renesas.com>
+ *
+ * Based on
+ * sh7367 processor support - PFC hardware block
+ * Copyright (C) 2010  Magnus Damm
+ *
+ * This program is free software; you can redistribute it and/or modify
+ * it under the terms of the GNU General Public License as published by
+ * the Free Software Foundation; version 2 of the License.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
+ */
+#include <linux/kernel.h>
+#include <mach/irqs.h>
+#include <mach/sh7372.h>
+
+#include "sh_pfc.h"
+
+#define CPU_ALL_PORT(fn, pfx, sfx) \
+       PORT_10(fn, pfx, sfx),          PORT_90(fn, pfx, sfx), \
+       PORT_10(fn, pfx##10, sfx),      PORT_10(fn, pfx##11, sfx), \
+       PORT_10(fn, pfx##12, sfx),      PORT_10(fn, pfx##13, sfx), \
+       PORT_10(fn, pfx##14, sfx),      PORT_10(fn, pfx##15, sfx), \
+       PORT_10(fn, pfx##16, sfx),      PORT_10(fn, pfx##17, sfx), \
+       PORT_10(fn, pfx##18, sfx),      PORT_1(fn, pfx##190, sfx)
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       /* PORT0_DATA -> PORT190_DATA */
+       PINMUX_DATA_BEGIN,
+       PORT_ALL(DATA),
+       PINMUX_DATA_END,
+
+       /* PORT0_IN -> PORT190_IN */
+       PINMUX_INPUT_BEGIN,
+       PORT_ALL(IN),
+       PINMUX_INPUT_END,
+
+       /* PORT0_IN_PU -> PORT190_IN_PU */
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PORT_ALL(IN_PU),
+       PINMUX_INPUT_PULLUP_END,
+
+       /* PORT0_IN_PD -> PORT190_IN_PD */
+       PINMUX_INPUT_PULLDOWN_BEGIN,
+       PORT_ALL(IN_PD),
+       PINMUX_INPUT_PULLDOWN_END,
+
+       /* PORT0_OUT -> PORT190_OUT */
+       PINMUX_OUTPUT_BEGIN,
+       PORT_ALL(OUT),
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PORT_ALL(FN_IN),        /* PORT0_FN_IN  -> PORT190_FN_IN */
+       PORT_ALL(FN_OUT),       /* PORT0_FN_OUT -> PORT190_FN_OUT */
+       PORT_ALL(FN0),          /* PORT0_FN0    -> PORT190_FN0 */
+       PORT_ALL(FN1),          /* PORT0_FN1    -> PORT190_FN1 */
+       PORT_ALL(FN2),          /* PORT0_FN2    -> PORT190_FN2 */
+       PORT_ALL(FN3),          /* PORT0_FN3    -> PORT190_FN3 */
+       PORT_ALL(FN4),          /* PORT0_FN4    -> PORT190_FN4 */
+       PORT_ALL(FN5),          /* PORT0_FN5    -> PORT190_FN5 */
+       PORT_ALL(FN6),          /* PORT0_FN6    -> PORT190_FN6 */
+       PORT_ALL(FN7),          /* PORT0_FN7    -> PORT190_FN7 */
+
+       MSEL1CR_31_0,   MSEL1CR_31_1,
+       MSEL1CR_30_0,   MSEL1CR_30_1,
+       MSEL1CR_29_0,   MSEL1CR_29_1,
+       MSEL1CR_28_0,   MSEL1CR_28_1,
+       MSEL1CR_27_0,   MSEL1CR_27_1,
+       MSEL1CR_26_0,   MSEL1CR_26_1,
+       MSEL1CR_16_0,   MSEL1CR_16_1,
+       MSEL1CR_15_0,   MSEL1CR_15_1,
+       MSEL1CR_14_0,   MSEL1CR_14_1,
+       MSEL1CR_13_0,   MSEL1CR_13_1,
+       MSEL1CR_12_0,   MSEL1CR_12_1,
+       MSEL1CR_9_0,    MSEL1CR_9_1,
+       MSEL1CR_8_0,    MSEL1CR_8_1,
+       MSEL1CR_7_0,    MSEL1CR_7_1,
+       MSEL1CR_6_0,    MSEL1CR_6_1,
+       MSEL1CR_4_0,    MSEL1CR_4_1,
+       MSEL1CR_3_0,    MSEL1CR_3_1,
+       MSEL1CR_2_0,    MSEL1CR_2_1,
+       MSEL1CR_0_0,    MSEL1CR_0_1,
+
+       MSEL3CR_27_0,   MSEL3CR_27_1,
+       MSEL3CR_26_0,   MSEL3CR_26_1,
+       MSEL3CR_21_0,   MSEL3CR_21_1,
+       MSEL3CR_20_0,   MSEL3CR_20_1,
+       MSEL3CR_15_0,   MSEL3CR_15_1,
+       MSEL3CR_9_0,    MSEL3CR_9_1,
+       MSEL3CR_6_0,    MSEL3CR_6_1,
+
+       MSEL4CR_19_0,   MSEL4CR_19_1,
+       MSEL4CR_18_0,   MSEL4CR_18_1,
+       MSEL4CR_17_0,   MSEL4CR_17_1,
+       MSEL4CR_16_0,   MSEL4CR_16_1,
+       MSEL4CR_15_0,   MSEL4CR_15_1,
+       MSEL4CR_14_0,   MSEL4CR_14_1,
+       MSEL4CR_10_0,   MSEL4CR_10_1,
+       MSEL4CR_6_0,    MSEL4CR_6_1,
+       MSEL4CR_4_0,    MSEL4CR_4_1,
+       MSEL4CR_1_0,    MSEL4CR_1_1,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+
+       /* IRQ */
+       IRQ0_6_MARK,    IRQ0_162_MARK,  IRQ1_MARK,      IRQ2_4_MARK,
+       IRQ2_5_MARK,    IRQ3_8_MARK,    IRQ3_16_MARK,   IRQ4_17_MARK,
+       IRQ4_163_MARK,  IRQ5_MARK,      IRQ6_39_MARK,   IRQ6_164_MARK,
+       IRQ7_40_MARK,   IRQ7_167_MARK,  IRQ8_41_MARK,   IRQ8_168_MARK,
+       IRQ9_42_MARK,   IRQ9_169_MARK,  IRQ10_MARK,     IRQ11_MARK,
+       IRQ12_80_MARK,  IRQ12_137_MARK, IRQ13_81_MARK,  IRQ13_145_MARK,
+       IRQ14_82_MARK,  IRQ14_146_MARK, IRQ15_83_MARK,  IRQ15_147_MARK,
+       IRQ16_84_MARK,  IRQ16_170_MARK, IRQ17_MARK,     IRQ18_MARK,
+       IRQ19_MARK,     IRQ20_MARK,     IRQ21_MARK,     IRQ22_MARK,
+       IRQ23_MARK,     IRQ24_MARK,     IRQ25_MARK,     IRQ26_121_MARK,
+       IRQ26_172_MARK, IRQ27_122_MARK, IRQ27_180_MARK, IRQ28_123_MARK,
+       IRQ28_181_MARK, IRQ29_129_MARK, IRQ29_182_MARK, IRQ30_130_MARK,
+       IRQ30_183_MARK, IRQ31_138_MARK, IRQ31_184_MARK,
+
+       /* MSIOF0 */
+       MSIOF0_TSYNC_MARK,      MSIOF0_TSCK_MARK,       MSIOF0_RXD_MARK,
+       MSIOF0_RSCK_MARK,       MSIOF0_RSYNC_MARK,      MSIOF0_MCK0_MARK,
+       MSIOF0_MCK1_MARK,       MSIOF0_SS1_MARK,        MSIOF0_SS2_MARK,
+       MSIOF0_TXD_MARK,
+
+       /* MSIOF1 */
+       MSIOF1_TSCK_39_MARK,    MSIOF1_TSYNC_40_MARK,
+       MSIOF1_TSCK_88_MARK,    MSIOF1_TSYNC_89_MARK,
+       MSIOF1_TXD_41_MARK,     MSIOF1_RXD_42_MARK,
+       MSIOF1_TXD_90_MARK,     MSIOF1_RXD_91_MARK,
+       MSIOF1_SS1_43_MARK,     MSIOF1_SS2_44_MARK,
+       MSIOF1_SS1_92_MARK,     MSIOF1_SS2_93_MARK,
+       MSIOF1_RSCK_MARK,       MSIOF1_RSYNC_MARK,
+       MSIOF1_MCK0_MARK,       MSIOF1_MCK1_MARK,
+
+       /* MSIOF2 */
+       MSIOF2_RSCK_MARK,       MSIOF2_RSYNC_MARK,      MSIOF2_MCK0_MARK,
+       MSIOF2_MCK1_MARK,       MSIOF2_SS1_MARK,        MSIOF2_SS2_MARK,
+       MSIOF2_TSYNC_MARK,      MSIOF2_TSCK_MARK,       MSIOF2_RXD_MARK,
+       MSIOF2_TXD_MARK,
+
+       /* BBIF1 */
+       BBIF1_RXD_MARK,         BBIF1_TSYNC_MARK,       BBIF1_TSCK_MARK,
+       BBIF1_TXD_MARK,         BBIF1_RSCK_MARK,        BBIF1_RSYNC_MARK,
+       BBIF1_FLOW_MARK,        BB_RX_FLOW_N_MARK,
+
+       /* BBIF2 */
+       BBIF2_TSCK1_MARK,       BBIF2_TSYNC1_MARK,
+       BBIF2_TXD1_MARK,        BBIF2_RXD_MARK,
+
+       /* FSI */
+       FSIACK_MARK,    FSIBCK_MARK,            FSIAILR_MARK,   FSIAIBT_MARK,
+       FSIAISLD_MARK,  FSIAOMC_MARK,           FSIAOLR_MARK,   FSIAOBT_MARK,
+       FSIAOSLD_MARK,  FSIASPDIF_11_MARK,      FSIASPDIF_15_MARK,
+
+       /* FMSI */
+       FMSOCK_MARK,    FMSOOLR_MARK,   FMSIOLR_MARK,   FMSOOBT_MARK,
+       FMSIOBT_MARK,   FMSOSLD_MARK,   FMSOILR_MARK,   FMSIILR_MARK,
+       FMSOIBT_MARK,   FMSIIBT_MARK,   FMSISLD_MARK,   FMSICK_MARK,
+
+       /* SCIFA0 */
+       SCIFA0_TXD_MARK,        SCIFA0_RXD_MARK,        SCIFA0_SCK_MARK,
+       SCIFA0_RTS_MARK,        SCIFA0_CTS_MARK,
+
+       /* SCIFA1 */
+       SCIFA1_TXD_MARK,        SCIFA1_RXD_MARK,        SCIFA1_SCK_MARK,
+       SCIFA1_RTS_MARK,        SCIFA1_CTS_MARK,
+
+       /* SCIFA2 */
+       SCIFA2_CTS1_MARK,       SCIFA2_RTS1_MARK,       SCIFA2_TXD1_MARK,
+       SCIFA2_RXD1_MARK,       SCIFA2_SCK1_MARK,
+
+       /* SCIFA3 */
+       SCIFA3_CTS_43_MARK,     SCIFA3_CTS_140_MARK,    SCIFA3_RTS_44_MARK,
+       SCIFA3_RTS_141_MARK,    SCIFA3_SCK_MARK,        SCIFA3_TXD_MARK,
+       SCIFA3_RXD_MARK,
+
+       /* SCIFA4 */
+       SCIFA4_RXD_MARK,        SCIFA4_TXD_MARK,
+
+       /* SCIFA5 */
+       SCIFA5_RXD_MARK,        SCIFA5_TXD_MARK,
+
+       /* SCIFB */
+       SCIFB_SCK_MARK, SCIFB_RTS_MARK, SCIFB_CTS_MARK,
+       SCIFB_TXD_MARK, SCIFB_RXD_MARK,
+
+       /* CEU */
+       VIO_HD_MARK,    VIO_CKO1_MARK,  VIO_CKO2_MARK,  VIO_VD_MARK,
+       VIO_CLK_MARK,   VIO_FIELD_MARK, VIO_CKO_MARK,
+       VIO_D0_MARK,    VIO_D1_MARK,    VIO_D2_MARK,    VIO_D3_MARK,
+       VIO_D4_MARK,    VIO_D5_MARK,    VIO_D6_MARK,    VIO_D7_MARK,
+       VIO_D8_MARK,    VIO_D9_MARK,    VIO_D10_MARK,   VIO_D11_MARK,
+       VIO_D12_MARK,   VIO_D13_MARK,   VIO_D14_MARK,   VIO_D15_MARK,
+
+       /* USB0 */
+       IDIN_0_MARK,    EXTLP_0_MARK,   OVCN2_0_MARK,   PWEN_0_MARK,
+       OVCN_0_MARK,    VBUS0_0_MARK,
+
+       /* USB1 */
+       IDIN_1_18_MARK,         IDIN_1_113_MARK,
+       PWEN_1_115_MARK,        PWEN_1_138_MARK,
+       OVCN_1_114_MARK,        OVCN_1_162_MARK,
+       EXTLP_1_MARK,           OVCN2_1_MARK,
+       VBUS0_1_MARK,
+
+       /* GPIO */
+       GPI0_MARK,      GPI1_MARK,      GPO0_MARK,      GPO1_MARK,
+
+       /* BSC */
+       BS_MARK,        WE1_MARK,
+       CKO_MARK,       WAIT_MARK,      RDWR_MARK,
+
+       A0_MARK,        A1_MARK,        A2_MARK,        A3_MARK,
+       A6_MARK,        A7_MARK,        A8_MARK,        A9_MARK,
+       A10_MARK,       A11_MARK,       A12_MARK,       A13_MARK,
+       A14_MARK,       A15_MARK,       A16_MARK,       A17_MARK,
+       A18_MARK,       A19_MARK,       A20_MARK,       A21_MARK,
+       A22_MARK,       A23_MARK,       A24_MARK,       A25_MARK,
+       A26_MARK,
+
+       CS0_MARK,       CS2_MARK,       CS4_MARK,
+       CS5A_MARK,      CS5B_MARK,      CS6A_MARK,
+
+       /* BSC/FLCTL */
+       RD_FSC_MARK,    WE0_FWE_MARK,   A4_FOE_MARK,    A5_FCDE_MARK,
+       D0_NAF0_MARK,   D1_NAF1_MARK,   D2_NAF2_MARK,   D3_NAF3_MARK,
+       D4_NAF4_MARK,   D5_NAF5_MARK,   D6_NAF6_MARK,   D7_NAF7_MARK,
+       D8_NAF8_MARK,   D9_NAF9_MARK,   D10_NAF10_MARK, D11_NAF11_MARK,
+       D12_NAF12_MARK, D13_NAF13_MARK, D14_NAF14_MARK, D15_NAF15_MARK,
+
+       /* MMCIF(1) */
+       MMCD0_0_MARK,   MMCD0_1_MARK,   MMCD0_2_MARK,   MMCD0_3_MARK,
+       MMCD0_4_MARK,   MMCD0_5_MARK,   MMCD0_6_MARK,   MMCD0_7_MARK,
+       MMCCMD0_MARK,   MMCCLK0_MARK,
+
+       /* MMCIF(2) */
+       MMCD1_0_MARK,   MMCD1_1_MARK,   MMCD1_2_MARK,   MMCD1_3_MARK,
+       MMCD1_4_MARK,   MMCD1_5_MARK,   MMCD1_6_MARK,   MMCD1_7_MARK,
+       MMCCLK1_MARK,   MMCCMD1_MARK,
+
+       /* SPU2 */
+       VINT_I_MARK,
+
+       /* FLCTL */
+       FCE1_MARK,      FCE0_MARK,      FRB_MARK,
+
+       /* HSI */
+       GP_RX_FLAG_MARK,        GP_RX_DATA_MARK,        GP_TX_READY_MARK,
+       GP_RX_WAKE_MARK,        MP_TX_FLAG_MARK,        MP_TX_DATA_MARK,
+       MP_RX_READY_MARK,       MP_TX_WAKE_MARK,
+
+       /* MFI */
+       MFIv6_MARK,
+       MFIv4_MARK,
+
+       MEMC_CS0_MARK,                  MEMC_BUSCLK_MEMC_A0_MARK,
+       MEMC_CS1_MEMC_A1_MARK,          MEMC_ADV_MEMC_DREQ0_MARK,
+       MEMC_WAIT_MEMC_DREQ1_MARK,      MEMC_NOE_MARK,
+       MEMC_NWE_MARK,                  MEMC_INT_MARK,
+
+       MEMC_AD0_MARK,  MEMC_AD1_MARK,  MEMC_AD2_MARK,
+       MEMC_AD3_MARK,  MEMC_AD4_MARK,  MEMC_AD5_MARK,
+       MEMC_AD6_MARK,  MEMC_AD7_MARK,  MEMC_AD8_MARK,
+       MEMC_AD9_MARK,  MEMC_AD10_MARK, MEMC_AD11_MARK,
+       MEMC_AD12_MARK, MEMC_AD13_MARK, MEMC_AD14_MARK,
+       MEMC_AD15_MARK,
+
+       /* SIM */
+       SIM_RST_MARK,   SIM_CLK_MARK,   SIM_D_MARK,
+
+       /* TPU */
+       TPU0TO0_MARK,           TPU0TO1_MARK,
+       TPU0TO2_93_MARK,        TPU0TO2_99_MARK,
+       TPU0TO3_MARK,
+
+       /* I2C2 */
+       I2C_SCL2_MARK,  I2C_SDA2_MARK,
+
+       /* I2C3(1) */
+       I2C_SCL3_MARK,  I2C_SDA3_MARK,
+
+       /* I2C3(2) */
+       I2C_SCL3S_MARK, I2C_SDA3S_MARK,
+
+       /* I2C4(2) */
+       I2C_SCL4_MARK,  I2C_SDA4_MARK,
+
+       /* I2C4(2) */
+       I2C_SCL4S_MARK, I2C_SDA4S_MARK,
+
+       /* KEYSC */
+       KEYOUT0_MARK,   KEYIN0_121_MARK,        KEYIN0_136_MARK,
+       KEYOUT1_MARK,   KEYIN1_122_MARK,        KEYIN1_135_MARK,
+       KEYOUT2_MARK,   KEYIN2_123_MARK,        KEYIN2_134_MARK,
+       KEYOUT3_MARK,   KEYIN3_124_MARK,        KEYIN3_133_MARK,
+       KEYOUT4_MARK,   KEYIN4_MARK,
+       KEYOUT5_MARK,   KEYIN5_MARK,
+       KEYOUT6_MARK,   KEYIN6_MARK,
+       KEYOUT7_MARK,   KEYIN7_MARK,
+
+       /* LCDC */
+       LCDC0_SELECT_MARK,
+       LCDC1_SELECT_MARK,
+       LCDHSYN_MARK,   LCDCS_MARK,     LCDVSYN_MARK,   LCDDCK_MARK,
+       LCDWR_MARK,     LCDRD_MARK,     LCDDISP_MARK,   LCDRS_MARK,
+       LCDLCLK_MARK,   LCDDON_MARK,
+
+       LCDD0_MARK,     LCDD1_MARK,     LCDD2_MARK,     LCDD3_MARK,
+       LCDD4_MARK,     LCDD5_MARK,     LCDD6_MARK,     LCDD7_MARK,
+       LCDD8_MARK,     LCDD9_MARK,     LCDD10_MARK,    LCDD11_MARK,
+       LCDD12_MARK,    LCDD13_MARK,    LCDD14_MARK,    LCDD15_MARK,
+       LCDD16_MARK,    LCDD17_MARK,    LCDD18_MARK,    LCDD19_MARK,
+       LCDD20_MARK,    LCDD21_MARK,    LCDD22_MARK,    LCDD23_MARK,
+
+       /* IRDA */
+       IRDA_OUT_MARK,  IRDA_IN_MARK,   IRDA_FIRSEL_MARK,
+       IROUT_139_MARK, IROUT_140_MARK,
+
+       /* TSIF1 */
+       TS0_1SELECT_MARK,
+       TS0_2SELECT_MARK,
+       TS1_1SELECT_MARK,
+       TS1_2SELECT_MARK,
+
+       TS_SPSYNC1_MARK,        TS_SDAT1_MARK,
+       TS_SDEN1_MARK,          TS_SCK1_MARK,
+
+       /* TSIF2 */
+       TS_SPSYNC2_MARK,        TS_SDAT2_MARK,
+       TS_SDEN2_MARK,          TS_SCK2_MARK,
+
+       /* HDMI */
+       HDMI_HPD_MARK,  HDMI_CEC_MARK,
+
+       /* SDHI0 */
+       SDHICLK0_MARK,  SDHICD0_MARK,
+       SDHICMD0_MARK,  SDHIWP0_MARK,
+       SDHID0_0_MARK,  SDHID0_1_MARK,
+       SDHID0_2_MARK,  SDHID0_3_MARK,
+
+       /* SDHI1 */
+       SDHICLK1_MARK,  SDHICMD1_MARK,  SDHID1_0_MARK,
+       SDHID1_1_MARK,  SDHID1_2_MARK,  SDHID1_3_MARK,
+
+       /* SDHI2 */
+       SDHICLK2_MARK,  SDHICMD2_MARK,  SDHID2_0_MARK,
+       SDHID2_1_MARK,  SDHID2_2_MARK,  SDHID2_3_MARK,
+
+       /* SDENC */
+       SDENC_CPG_MARK,
+       SDENC_DV_CLKI_MARK,
+
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+
+       /* specify valid pin states for each pin in GPIO mode */
+       PORT_DATA_IO_PD(0),             PORT_DATA_IO_PD(1),
+       PORT_DATA_O(2),                 PORT_DATA_I_PD(3),
+       PORT_DATA_I_PD(4),              PORT_DATA_I_PD(5),
+       PORT_DATA_IO_PU_PD(6),          PORT_DATA_I_PD(7),
+       PORT_DATA_IO_PD(8),             PORT_DATA_O(9),
+
+       PORT_DATA_O(10),                PORT_DATA_O(11),
+       PORT_DATA_IO_PU_PD(12),         PORT_DATA_IO_PD(13),
+       PORT_DATA_IO_PD(14),            PORT_DATA_O(15),
+       PORT_DATA_IO_PD(16),            PORT_DATA_IO_PD(17),
+       PORT_DATA_I_PD(18),             PORT_DATA_IO(19),
+
+       PORT_DATA_IO(20),               PORT_DATA_IO(21),
+       PORT_DATA_IO(22),               PORT_DATA_IO(23),
+       PORT_DATA_IO(24),               PORT_DATA_IO(25),
+       PORT_DATA_IO(26),               PORT_DATA_IO(27),
+       PORT_DATA_IO(28),               PORT_DATA_IO(29),
+
+       PORT_DATA_IO(30),               PORT_DATA_IO(31),
+       PORT_DATA_IO(32),               PORT_DATA_IO(33),
+       PORT_DATA_IO(34),               PORT_DATA_IO(35),
+       PORT_DATA_IO(36),               PORT_DATA_IO(37),
+       PORT_DATA_IO(38),               PORT_DATA_IO(39),
+
+       PORT_DATA_IO(40),               PORT_DATA_IO(41),
+       PORT_DATA_IO(42),               PORT_DATA_IO(43),
+       PORT_DATA_IO(44),               PORT_DATA_IO(45),
+       PORT_DATA_IO_PU(46),            PORT_DATA_IO_PU(47),
+       PORT_DATA_IO_PU(48),            PORT_DATA_IO_PU(49),
+
+       PORT_DATA_IO_PU(50),            PORT_DATA_IO_PU(51),
+       PORT_DATA_IO_PU(52),            PORT_DATA_IO_PU(53),
+       PORT_DATA_IO_PU(54),            PORT_DATA_IO_PU(55),
+       PORT_DATA_IO_PU(56),            PORT_DATA_IO_PU(57),
+       PORT_DATA_IO_PU(58),            PORT_DATA_IO_PU(59),
+
+       PORT_DATA_IO_PU(60),            PORT_DATA_IO_PU(61),
+       PORT_DATA_IO(62),               PORT_DATA_O(63),
+       PORT_DATA_O(64),                PORT_DATA_IO_PU(65),
+       PORT_DATA_O(66),                PORT_DATA_IO_PU(67),  /*66?*/
+       PORT_DATA_O(68),                PORT_DATA_IO(69),
+
+       PORT_DATA_IO(70),               PORT_DATA_IO(71),
+       PORT_DATA_O(72),                PORT_DATA_I_PU(73),
+       PORT_DATA_I_PU_PD(74),          PORT_DATA_IO_PU_PD(75),
+       PORT_DATA_IO_PU_PD(76),         PORT_DATA_IO_PU_PD(77),
+       PORT_DATA_IO_PU_PD(78),         PORT_DATA_IO_PU_PD(79),
+
+       PORT_DATA_IO_PU_PD(80),         PORT_DATA_IO_PU_PD(81),
+       PORT_DATA_IO_PU_PD(82),         PORT_DATA_IO_PU_PD(83),
+       PORT_DATA_IO_PU_PD(84),         PORT_DATA_IO_PU_PD(85),
+       PORT_DATA_IO_PU_PD(86),         PORT_DATA_IO_PU_PD(87),
+       PORT_DATA_IO_PU_PD(88),         PORT_DATA_IO_PU_PD(89),
+
+       PORT_DATA_IO_PU_PD(90),         PORT_DATA_IO_PU_PD(91),
+       PORT_DATA_IO_PU_PD(92),         PORT_DATA_IO_PU_PD(93),
+       PORT_DATA_IO_PU_PD(94),         PORT_DATA_IO_PU_PD(95),
+       PORT_DATA_IO_PU(96),            PORT_DATA_IO_PU_PD(97),
+       PORT_DATA_IO_PU_PD(98),         PORT_DATA_O(99), /*99?*/
+
+       PORT_DATA_IO_PD(100),           PORT_DATA_IO_PD(101),
+       PORT_DATA_IO_PD(102),           PORT_DATA_IO_PD(103),
+       PORT_DATA_IO_PD(104),           PORT_DATA_IO_PD(105),
+       PORT_DATA_IO_PU(106),           PORT_DATA_IO_PU(107),
+       PORT_DATA_IO_PU(108),           PORT_DATA_IO_PU(109),
+
+       PORT_DATA_IO_PU(110),           PORT_DATA_IO_PU(111),
+       PORT_DATA_IO_PD(112),           PORT_DATA_IO_PD(113),
+       PORT_DATA_IO_PU(114),           PORT_DATA_IO_PU(115),
+       PORT_DATA_IO_PU(116),           PORT_DATA_IO_PU(117),
+       PORT_DATA_IO_PU(118),           PORT_DATA_IO_PU(119),
+
+       PORT_DATA_IO_PU(120),           PORT_DATA_IO_PD(121),
+       PORT_DATA_IO_PD(122),           PORT_DATA_IO_PD(123),
+       PORT_DATA_IO_PD(124),           PORT_DATA_IO_PD(125),
+       PORT_DATA_IO_PD(126),           PORT_DATA_IO_PD(127),
+       PORT_DATA_IO_PD(128),           PORT_DATA_IO_PU_PD(129),
+
+       PORT_DATA_IO_PU_PD(130),        PORT_DATA_IO_PU_PD(131),
+       PORT_DATA_IO_PU_PD(132),        PORT_DATA_IO_PU_PD(133),
+       PORT_DATA_IO_PU_PD(134),        PORT_DATA_IO_PU_PD(135),
+       PORT_DATA_IO_PD(136),           PORT_DATA_IO_PD(137),
+       PORT_DATA_IO_PD(138),           PORT_DATA_IO_PD(139),
+
+       PORT_DATA_IO_PD(140),           PORT_DATA_IO_PD(141),
+       PORT_DATA_IO_PD(142),           PORT_DATA_IO_PU_PD(143),
+       PORT_DATA_IO_PD(144),           PORT_DATA_IO_PD(145),
+       PORT_DATA_IO_PD(146),           PORT_DATA_IO_PD(147),
+       PORT_DATA_IO_PD(148),           PORT_DATA_IO_PD(149),
+
+       PORT_DATA_IO_PD(150),           PORT_DATA_IO_PD(151),
+       PORT_DATA_IO_PU_PD(152),        PORT_DATA_I_PD(153),
+       PORT_DATA_IO_PU_PD(154),        PORT_DATA_I_PD(155),
+       PORT_DATA_IO_PD(156),           PORT_DATA_IO_PD(157),
+       PORT_DATA_I_PD(158),            PORT_DATA_IO_PD(159),
+
+       PORT_DATA_O(160),               PORT_DATA_IO_PD(161),
+       PORT_DATA_IO_PD(162),           PORT_DATA_IO_PD(163),
+       PORT_DATA_I_PD(164),            PORT_DATA_IO_PD(165),
+       PORT_DATA_I_PD(166),            PORT_DATA_I_PD(167),
+       PORT_DATA_I_PD(168),            PORT_DATA_I_PD(169),
+
+       PORT_DATA_I_PD(170),            PORT_DATA_O(171),
+       PORT_DATA_IO_PU_PD(172),        PORT_DATA_IO_PU_PD(173),
+       PORT_DATA_IO_PU_PD(174),        PORT_DATA_IO_PU_PD(175),
+       PORT_DATA_IO_PU_PD(176),        PORT_DATA_IO_PU_PD(177),
+       PORT_DATA_IO_PU_PD(178),        PORT_DATA_O(179),
+
+       PORT_DATA_IO_PU_PD(180),        PORT_DATA_IO_PU_PD(181),
+       PORT_DATA_IO_PU_PD(182),        PORT_DATA_IO_PU_PD(183),
+       PORT_DATA_IO_PU_PD(184),        PORT_DATA_O(185),
+       PORT_DATA_IO_PU_PD(186),        PORT_DATA_IO_PU_PD(187),
+       PORT_DATA_IO_PU_PD(188),        PORT_DATA_IO_PU_PD(189),
+
+       PORT_DATA_IO_PU_PD(190),
+
+       /* IRQ */
+       PINMUX_DATA(IRQ0_6_MARK,        PORT6_FN0,      MSEL1CR_0_0),
+       PINMUX_DATA(IRQ0_162_MARK,      PORT162_FN0,    MSEL1CR_0_1),
+       PINMUX_DATA(IRQ1_MARK,          PORT12_FN0),
+       PINMUX_DATA(IRQ2_4_MARK,        PORT4_FN0,      MSEL1CR_2_0),
+       PINMUX_DATA(IRQ2_5_MARK,        PORT5_FN0,      MSEL1CR_2_1),
+       PINMUX_DATA(IRQ3_8_MARK,        PORT8_FN0,      MSEL1CR_3_0),
+       PINMUX_DATA(IRQ3_16_MARK,       PORT16_FN0,     MSEL1CR_3_1),
+       PINMUX_DATA(IRQ4_17_MARK,       PORT17_FN0,     MSEL1CR_4_0),
+       PINMUX_DATA(IRQ4_163_MARK,      PORT163_FN0,    MSEL1CR_4_1),
+       PINMUX_DATA(IRQ5_MARK,          PORT18_FN0),
+       PINMUX_DATA(IRQ6_39_MARK,       PORT39_FN0,     MSEL1CR_6_0),
+       PINMUX_DATA(IRQ6_164_MARK,      PORT164_FN0,    MSEL1CR_6_1),
+       PINMUX_DATA(IRQ7_40_MARK,       PORT40_FN0,     MSEL1CR_7_1),
+       PINMUX_DATA(IRQ7_167_MARK,      PORT167_FN0,    MSEL1CR_7_0),
+       PINMUX_DATA(IRQ8_41_MARK,       PORT41_FN0,     MSEL1CR_8_1),
+       PINMUX_DATA(IRQ8_168_MARK,      PORT168_FN0,    MSEL1CR_8_0),
+       PINMUX_DATA(IRQ9_42_MARK,       PORT42_FN0,     MSEL1CR_9_0),
+       PINMUX_DATA(IRQ9_169_MARK,      PORT169_FN0,    MSEL1CR_9_1),
+       PINMUX_DATA(IRQ10_MARK,         PORT65_FN0,     MSEL1CR_9_1),
+       PINMUX_DATA(IRQ11_MARK,         PORT67_FN0),
+       PINMUX_DATA(IRQ12_80_MARK,      PORT80_FN0,     MSEL1CR_12_0),
+       PINMUX_DATA(IRQ12_137_MARK,     PORT137_FN0,    MSEL1CR_12_1),
+       PINMUX_DATA(IRQ13_81_MARK,      PORT81_FN0,     MSEL1CR_13_0),
+       PINMUX_DATA(IRQ13_145_MARK,     PORT145_FN0,    MSEL1CR_13_1),
+       PINMUX_DATA(IRQ14_82_MARK,      PORT82_FN0,     MSEL1CR_14_0),
+       PINMUX_DATA(IRQ14_146_MARK,     PORT146_FN0,    MSEL1CR_14_1),
+       PINMUX_DATA(IRQ15_83_MARK,      PORT83_FN0,     MSEL1CR_15_0),
+       PINMUX_DATA(IRQ15_147_MARK,     PORT147_FN0,    MSEL1CR_15_1),
+       PINMUX_DATA(IRQ16_84_MARK,      PORT84_FN0,     MSEL1CR_16_0),
+       PINMUX_DATA(IRQ16_170_MARK,     PORT170_FN0,    MSEL1CR_16_1),
+       PINMUX_DATA(IRQ17_MARK,         PORT85_FN0),
+       PINMUX_DATA(IRQ18_MARK,         PORT86_FN0),
+       PINMUX_DATA(IRQ19_MARK,         PORT87_FN0),
+       PINMUX_DATA(IRQ20_MARK,         PORT92_FN0),
+       PINMUX_DATA(IRQ21_MARK,         PORT93_FN0),
+       PINMUX_DATA(IRQ22_MARK,         PORT94_FN0),
+       PINMUX_DATA(IRQ23_MARK,         PORT95_FN0),
+       PINMUX_DATA(IRQ24_MARK,         PORT112_FN0),
+       PINMUX_DATA(IRQ25_MARK,         PORT119_FN0),
+       PINMUX_DATA(IRQ26_121_MARK,     PORT121_FN0,    MSEL1CR_26_1),
+       PINMUX_DATA(IRQ26_172_MARK,     PORT172_FN0,    MSEL1CR_26_0),
+       PINMUX_DATA(IRQ27_122_MARK,     PORT122_FN0,    MSEL1CR_27_1),
+       PINMUX_DATA(IRQ27_180_MARK,     PORT180_FN0,    MSEL1CR_27_0),
+       PINMUX_DATA(IRQ28_123_MARK,     PORT123_FN0,    MSEL1CR_28_1),
+       PINMUX_DATA(IRQ28_181_MARK,     PORT181_FN0,    MSEL1CR_28_0),
+       PINMUX_DATA(IRQ29_129_MARK,     PORT129_FN0,    MSEL1CR_29_1),
+       PINMUX_DATA(IRQ29_182_MARK,     PORT182_FN0,    MSEL1CR_29_0),
+       PINMUX_DATA(IRQ30_130_MARK,     PORT130_FN0,    MSEL1CR_30_1),
+       PINMUX_DATA(IRQ30_183_MARK,     PORT183_FN0,    MSEL1CR_30_0),
+       PINMUX_DATA(IRQ31_138_MARK,     PORT138_FN0,    MSEL1CR_31_1),
+       PINMUX_DATA(IRQ31_184_MARK,     PORT184_FN0,    MSEL1CR_31_0),
+
+       /* Function 1 */
+       PINMUX_DATA(BBIF2_TSCK1_MARK,           PORT0_FN1),
+       PINMUX_DATA(BBIF2_TSYNC1_MARK,          PORT1_FN1),
+       PINMUX_DATA(BBIF2_TXD1_MARK,            PORT2_FN1),
+       PINMUX_DATA(BBIF2_RXD_MARK,             PORT3_FN1),
+       PINMUX_DATA(FSIACK_MARK,                PORT4_FN1),
+       PINMUX_DATA(FSIAILR_MARK,               PORT5_FN1),
+       PINMUX_DATA(FSIAIBT_MARK,               PORT6_FN1),
+       PINMUX_DATA(FSIAISLD_MARK,              PORT7_FN1),
+       PINMUX_DATA(FSIAOMC_MARK,               PORT8_FN1),
+       PINMUX_DATA(FSIAOLR_MARK,               PORT9_FN1),
+       PINMUX_DATA(FSIAOBT_MARK,               PORT10_FN1),
+       PINMUX_DATA(FSIAOSLD_MARK,              PORT11_FN1),
+       PINMUX_DATA(FMSOCK_MARK,                PORT12_FN1),
+       PINMUX_DATA(FMSOOLR_MARK,               PORT13_FN1),
+       PINMUX_DATA(FMSOOBT_MARK,               PORT14_FN1),
+       PINMUX_DATA(FMSOSLD_MARK,               PORT15_FN1),
+       PINMUX_DATA(FMSOILR_MARK,               PORT16_FN1),
+       PINMUX_DATA(FMSOIBT_MARK,               PORT17_FN1),
+       PINMUX_DATA(FMSISLD_MARK,               PORT18_FN1),
+       PINMUX_DATA(A0_MARK,                    PORT19_FN1),
+       PINMUX_DATA(A1_MARK,                    PORT20_FN1),
+       PINMUX_DATA(A2_MARK,                    PORT21_FN1),
+       PINMUX_DATA(A3_MARK,                    PORT22_FN1),
+       PINMUX_DATA(A4_FOE_MARK,                PORT23_FN1),
+       PINMUX_DATA(A5_FCDE_MARK,               PORT24_FN1),
+       PINMUX_DATA(A6_MARK,                    PORT25_FN1),
+       PINMUX_DATA(A7_MARK,                    PORT26_FN1),
+       PINMUX_DATA(A8_MARK,                    PORT27_FN1),
+       PINMUX_DATA(A9_MARK,                    PORT28_FN1),
+       PINMUX_DATA(A10_MARK,                   PORT29_FN1),
+       PINMUX_DATA(A11_MARK,                   PORT30_FN1),
+       PINMUX_DATA(A12_MARK,                   PORT31_FN1),
+       PINMUX_DATA(A13_MARK,                   PORT32_FN1),
+       PINMUX_DATA(A14_MARK,                   PORT33_FN1),
+       PINMUX_DATA(A15_MARK,                   PORT34_FN1),
+       PINMUX_DATA(A16_MARK,                   PORT35_FN1),
+       PINMUX_DATA(A17_MARK,                   PORT36_FN1),
+       PINMUX_DATA(A18_MARK,                   PORT37_FN1),
+       PINMUX_DATA(A19_MARK,                   PORT38_FN1),
+       PINMUX_DATA(A20_MARK,                   PORT39_FN1),
+       PINMUX_DATA(A21_MARK,                   PORT40_FN1),
+       PINMUX_DATA(A22_MARK,                   PORT41_FN1),
+       PINMUX_DATA(A23_MARK,                   PORT42_FN1),
+       PINMUX_DATA(A24_MARK,                   PORT43_FN1),
+       PINMUX_DATA(A25_MARK,                   PORT44_FN1),
+       PINMUX_DATA(A26_MARK,                   PORT45_FN1),
+       PINMUX_DATA(D0_NAF0_MARK,               PORT46_FN1),
+       PINMUX_DATA(D1_NAF1_MARK,               PORT47_FN1),
+       PINMUX_DATA(D2_NAF2_MARK,               PORT48_FN1),
+       PINMUX_DATA(D3_NAF3_MARK,               PORT49_FN1),
+       PINMUX_DATA(D4_NAF4_MARK,               PORT50_FN1),
+       PINMUX_DATA(D5_NAF5_MARK,               PORT51_FN1),
+       PINMUX_DATA(D6_NAF6_MARK,               PORT52_FN1),
+       PINMUX_DATA(D7_NAF7_MARK,               PORT53_FN1),
+       PINMUX_DATA(D8_NAF8_MARK,               PORT54_FN1),
+       PINMUX_DATA(D9_NAF9_MARK,               PORT55_FN1),
+       PINMUX_DATA(D10_NAF10_MARK,             PORT56_FN1),
+       PINMUX_DATA(D11_NAF11_MARK,             PORT57_FN1),
+       PINMUX_DATA(D12_NAF12_MARK,             PORT58_FN1),
+       PINMUX_DATA(D13_NAF13_MARK,             PORT59_FN1),
+       PINMUX_DATA(D14_NAF14_MARK,             PORT60_FN1),
+       PINMUX_DATA(D15_NAF15_MARK,             PORT61_FN1),
+       PINMUX_DATA(CS0_MARK,                   PORT62_FN1),
+       PINMUX_DATA(CS2_MARK,                   PORT63_FN1),
+       PINMUX_DATA(CS4_MARK,                   PORT64_FN1),
+       PINMUX_DATA(CS5A_MARK,                  PORT65_FN1),
+       PINMUX_DATA(CS5B_MARK,                  PORT66_FN1),
+       PINMUX_DATA(CS6A_MARK,                  PORT67_FN1),
+       PINMUX_DATA(FCE0_MARK,                  PORT68_FN1),
+       PINMUX_DATA(RD_FSC_MARK,                PORT69_FN1),
+       PINMUX_DATA(WE0_FWE_MARK,               PORT70_FN1),
+       PINMUX_DATA(WE1_MARK,                   PORT71_FN1),
+       PINMUX_DATA(CKO_MARK,                   PORT72_FN1),
+       PINMUX_DATA(FRB_MARK,                   PORT73_FN1),
+       PINMUX_DATA(WAIT_MARK,                  PORT74_FN1),
+       PINMUX_DATA(RDWR_MARK,                  PORT75_FN1),
+       PINMUX_DATA(MEMC_AD0_MARK,              PORT76_FN1),
+       PINMUX_DATA(MEMC_AD1_MARK,              PORT77_FN1),
+       PINMUX_DATA(MEMC_AD2_MARK,              PORT78_FN1),
+       PINMUX_DATA(MEMC_AD3_MARK,              PORT79_FN1),
+       PINMUX_DATA(MEMC_AD4_MARK,              PORT80_FN1),
+       PINMUX_DATA(MEMC_AD5_MARK,              PORT81_FN1),
+       PINMUX_DATA(MEMC_AD6_MARK,              PORT82_FN1),
+       PINMUX_DATA(MEMC_AD7_MARK,              PORT83_FN1),
+       PINMUX_DATA(MEMC_AD8_MARK,              PORT84_FN1),
+       PINMUX_DATA(MEMC_AD9_MARK,              PORT85_FN1),
+       PINMUX_DATA(MEMC_AD10_MARK,             PORT86_FN1),
+       PINMUX_DATA(MEMC_AD11_MARK,             PORT87_FN1),
+       PINMUX_DATA(MEMC_AD12_MARK,             PORT88_FN1),
+       PINMUX_DATA(MEMC_AD13_MARK,             PORT89_FN1),
+       PINMUX_DATA(MEMC_AD14_MARK,             PORT90_FN1),
+       PINMUX_DATA(MEMC_AD15_MARK,             PORT91_FN1),
+       PINMUX_DATA(MEMC_CS0_MARK,              PORT92_FN1),
+       PINMUX_DATA(MEMC_BUSCLK_MEMC_A0_MARK,   PORT93_FN1),
+       PINMUX_DATA(MEMC_CS1_MEMC_A1_MARK,      PORT94_FN1),
+       PINMUX_DATA(MEMC_ADV_MEMC_DREQ0_MARK,   PORT95_FN1),
+       PINMUX_DATA(MEMC_WAIT_MEMC_DREQ1_MARK,  PORT96_FN1),
+       PINMUX_DATA(MEMC_NOE_MARK,              PORT97_FN1),
+       PINMUX_DATA(MEMC_NWE_MARK,              PORT98_FN1),
+       PINMUX_DATA(MEMC_INT_MARK,              PORT99_FN1),
+       PINMUX_DATA(VIO_VD_MARK,                PORT100_FN1),
+       PINMUX_DATA(VIO_HD_MARK,                PORT101_FN1),
+       PINMUX_DATA(VIO_D0_MARK,                PORT102_FN1),
+       PINMUX_DATA(VIO_D1_MARK,                PORT103_FN1),
+       PINMUX_DATA(VIO_D2_MARK,                PORT104_FN1),
+       PINMUX_DATA(VIO_D3_MARK,                PORT105_FN1),
+       PINMUX_DATA(VIO_D4_MARK,                PORT106_FN1),
+       PINMUX_DATA(VIO_D5_MARK,                PORT107_FN1),
+       PINMUX_DATA(VIO_D6_MARK,                PORT108_FN1),
+       PINMUX_DATA(VIO_D7_MARK,                PORT109_FN1),
+       PINMUX_DATA(VIO_D8_MARK,                PORT110_FN1),
+       PINMUX_DATA(VIO_D9_MARK,                PORT111_FN1),
+       PINMUX_DATA(VIO_D10_MARK,               PORT112_FN1),
+       PINMUX_DATA(VIO_D11_MARK,               PORT113_FN1),
+       PINMUX_DATA(VIO_D12_MARK,               PORT114_FN1),
+       PINMUX_DATA(VIO_D13_MARK,               PORT115_FN1),
+       PINMUX_DATA(VIO_D14_MARK,               PORT116_FN1),
+       PINMUX_DATA(VIO_D15_MARK,               PORT117_FN1),
+       PINMUX_DATA(VIO_CLK_MARK,               PORT118_FN1),
+       PINMUX_DATA(VIO_FIELD_MARK,             PORT119_FN1),
+       PINMUX_DATA(VIO_CKO_MARK,               PORT120_FN1),
+       PINMUX_DATA(LCDD0_MARK,                 PORT121_FN1),
+       PINMUX_DATA(LCDD1_MARK,                 PORT122_FN1),
+       PINMUX_DATA(LCDD2_MARK,                 PORT123_FN1),
+       PINMUX_DATA(LCDD3_MARK,                 PORT124_FN1),
+       PINMUX_DATA(LCDD4_MARK,                 PORT125_FN1),
+       PINMUX_DATA(LCDD5_MARK,                 PORT126_FN1),
+       PINMUX_DATA(LCDD6_MARK,                 PORT127_FN1),
+       PINMUX_DATA(LCDD7_MARK,                 PORT128_FN1),
+       PINMUX_DATA(LCDD8_MARK,                 PORT129_FN1),
+       PINMUX_DATA(LCDD9_MARK,                 PORT130_FN1),
+       PINMUX_DATA(LCDD10_MARK,                PORT131_FN1),
+       PINMUX_DATA(LCDD11_MARK,                PORT132_FN1),
+       PINMUX_DATA(LCDD12_MARK,                PORT133_FN1),
+       PINMUX_DATA(LCDD13_MARK,                PORT134_FN1),
+       PINMUX_DATA(LCDD14_MARK,                PORT135_FN1),
+       PINMUX_DATA(LCDD15_MARK,                PORT136_FN1),
+       PINMUX_DATA(LCDD16_MARK,                PORT137_FN1),
+       PINMUX_DATA(LCDD17_MARK,                PORT138_FN1),
+       PINMUX_DATA(LCDD18_MARK,                PORT139_FN1),
+       PINMUX_DATA(LCDD19_MARK,                PORT140_FN1),
+       PINMUX_DATA(LCDD20_MARK,                PORT141_FN1),
+       PINMUX_DATA(LCDD21_MARK,                PORT142_FN1),
+       PINMUX_DATA(LCDD22_MARK,                PORT143_FN1),
+       PINMUX_DATA(LCDD23_MARK,                PORT144_FN1),
+       PINMUX_DATA(LCDHSYN_MARK,               PORT145_FN1),
+       PINMUX_DATA(LCDVSYN_MARK,               PORT146_FN1),
+       PINMUX_DATA(LCDDCK_MARK,                PORT147_FN1),
+       PINMUX_DATA(LCDRD_MARK,                 PORT148_FN1),
+       PINMUX_DATA(LCDDISP_MARK,               PORT149_FN1),
+       PINMUX_DATA(LCDLCLK_MARK,               PORT150_FN1),
+       PINMUX_DATA(LCDDON_MARK,                PORT151_FN1),
+       PINMUX_DATA(SCIFA0_TXD_MARK,            PORT152_FN1),
+       PINMUX_DATA(SCIFA0_RXD_MARK,            PORT153_FN1),
+       PINMUX_DATA(SCIFA1_TXD_MARK,            PORT154_FN1),
+       PINMUX_DATA(SCIFA1_RXD_MARK,            PORT155_FN1),
+       PINMUX_DATA(TS_SPSYNC1_MARK,            PORT156_FN1),
+       PINMUX_DATA(TS_SDAT1_MARK,              PORT157_FN1),
+       PINMUX_DATA(TS_SDEN1_MARK,              PORT158_FN1),
+       PINMUX_DATA(TS_SCK1_MARK,               PORT159_FN1),
+       PINMUX_DATA(TPU0TO0_MARK,               PORT160_FN1),
+       PINMUX_DATA(TPU0TO1_MARK,               PORT161_FN1),
+       PINMUX_DATA(SCIFB_SCK_MARK,             PORT162_FN1),
+       PINMUX_DATA(SCIFB_RTS_MARK,             PORT163_FN1),
+       PINMUX_DATA(SCIFB_CTS_MARK,             PORT164_FN1),
+       PINMUX_DATA(SCIFB_TXD_MARK,             PORT165_FN1),
+       PINMUX_DATA(SCIFB_RXD_MARK,             PORT166_FN1),
+       PINMUX_DATA(VBUS0_0_MARK,               PORT167_FN1),
+       PINMUX_DATA(VBUS0_1_MARK,               PORT168_FN1),
+       PINMUX_DATA(HDMI_HPD_MARK,              PORT169_FN1),
+       PINMUX_DATA(HDMI_CEC_MARK,              PORT170_FN1),
+       PINMUX_DATA(SDHICLK0_MARK,              PORT171_FN1),
+       PINMUX_DATA(SDHICD0_MARK,               PORT172_FN1),
+       PINMUX_DATA(SDHID0_0_MARK,              PORT173_FN1),
+       PINMUX_DATA(SDHID0_1_MARK,              PORT174_FN1),
+       PINMUX_DATA(SDHID0_2_MARK,              PORT175_FN1),
+       PINMUX_DATA(SDHID0_3_MARK,              PORT176_FN1),
+       PINMUX_DATA(SDHICMD0_MARK,              PORT177_FN1),
+       PINMUX_DATA(SDHIWP0_MARK,               PORT178_FN1),
+       PINMUX_DATA(SDHICLK1_MARK,              PORT179_FN1),
+       PINMUX_DATA(SDHID1_0_MARK,              PORT180_FN1),
+       PINMUX_DATA(SDHID1_1_MARK,              PORT181_FN1),
+       PINMUX_DATA(SDHID1_2_MARK,              PORT182_FN1),
+       PINMUX_DATA(SDHID1_3_MARK,              PORT183_FN1),
+       PINMUX_DATA(SDHICMD1_MARK,              PORT184_FN1),
+       PINMUX_DATA(SDHICLK2_MARK,              PORT185_FN1),
+       PINMUX_DATA(SDHID2_0_MARK,              PORT186_FN1),
+       PINMUX_DATA(SDHID2_1_MARK,              PORT187_FN1),
+       PINMUX_DATA(SDHID2_2_MARK,              PORT188_FN1),
+       PINMUX_DATA(SDHID2_3_MARK,              PORT189_FN1),
+       PINMUX_DATA(SDHICMD2_MARK,              PORT190_FN1),
+
+       /* Function 2 */
+       PINMUX_DATA(FSIBCK_MARK,                PORT4_FN2),
+       PINMUX_DATA(SCIFA4_RXD_MARK,            PORT5_FN2),
+       PINMUX_DATA(SCIFA4_TXD_MARK,            PORT6_FN2),
+       PINMUX_DATA(SCIFA5_RXD_MARK,            PORT8_FN2),
+       PINMUX_DATA(FSIASPDIF_11_MARK,          PORT11_FN2),
+       PINMUX_DATA(SCIFA5_TXD_MARK,            PORT12_FN2),
+       PINMUX_DATA(FMSIOLR_MARK,               PORT13_FN2),
+       PINMUX_DATA(FMSIOBT_MARK,               PORT14_FN2),
+       PINMUX_DATA(FSIASPDIF_15_MARK,          PORT15_FN2),
+       PINMUX_DATA(FMSIILR_MARK,               PORT16_FN2),
+       PINMUX_DATA(FMSIIBT_MARK,               PORT17_FN2),
+       PINMUX_DATA(BS_MARK,                    PORT19_FN2),
+       PINMUX_DATA(MSIOF0_TSYNC_MARK,          PORT36_FN2),
+       PINMUX_DATA(MSIOF0_TSCK_MARK,           PORT37_FN2),
+       PINMUX_DATA(MSIOF0_RXD_MARK,            PORT38_FN2),
+       PINMUX_DATA(MSIOF0_RSCK_MARK,           PORT39_FN2),
+       PINMUX_DATA(MSIOF0_RSYNC_MARK,          PORT40_FN2),
+       PINMUX_DATA(MSIOF0_MCK0_MARK,           PORT41_FN2),
+       PINMUX_DATA(MSIOF0_MCK1_MARK,           PORT42_FN2),
+       PINMUX_DATA(MSIOF0_SS1_MARK,            PORT43_FN2),
+       PINMUX_DATA(MSIOF0_SS2_MARK,            PORT44_FN2),
+       PINMUX_DATA(MSIOF0_TXD_MARK,            PORT45_FN2),
+       PINMUX_DATA(FMSICK_MARK,                PORT65_FN2),
+       PINMUX_DATA(FCE1_MARK,                  PORT66_FN2),
+       PINMUX_DATA(BBIF1_RXD_MARK,             PORT76_FN2),
+       PINMUX_DATA(BBIF1_TSYNC_MARK,           PORT77_FN2),
+       PINMUX_DATA(BBIF1_TSCK_MARK,            PORT78_FN2),
+       PINMUX_DATA(BBIF1_TXD_MARK,             PORT79_FN2),
+       PINMUX_DATA(BBIF1_RSCK_MARK,            PORT80_FN2),
+       PINMUX_DATA(BBIF1_RSYNC_MARK,           PORT81_FN2),
+       PINMUX_DATA(BBIF1_FLOW_MARK,            PORT82_FN2),
+       PINMUX_DATA(BB_RX_FLOW_N_MARK,          PORT83_FN2),
+       PINMUX_DATA(MSIOF1_RSCK_MARK,           PORT84_FN2),
+       PINMUX_DATA(MSIOF1_RSYNC_MARK,          PORT85_FN2),
+       PINMUX_DATA(MSIOF1_MCK0_MARK,           PORT86_FN2),
+       PINMUX_DATA(MSIOF1_MCK1_MARK,           PORT87_FN2),
+       PINMUX_DATA(MSIOF1_TSCK_88_MARK,        PORT88_FN2, MSEL4CR_10_1),
+       PINMUX_DATA(MSIOF1_TSYNC_89_MARK,       PORT89_FN2, MSEL4CR_10_1),
+       PINMUX_DATA(MSIOF1_TXD_90_MARK,         PORT90_FN2, MSEL4CR_10_1),
+       PINMUX_DATA(MSIOF1_RXD_91_MARK,         PORT91_FN2, MSEL4CR_10_1),
+       PINMUX_DATA(MSIOF1_SS1_92_MARK,         PORT92_FN2, MSEL4CR_10_1),
+       PINMUX_DATA(MSIOF1_SS2_93_MARK,         PORT93_FN2, MSEL4CR_10_1),
+       PINMUX_DATA(SCIFA2_CTS1_MARK,           PORT94_FN2),
+       PINMUX_DATA(SCIFA2_RTS1_MARK,           PORT95_FN2),
+       PINMUX_DATA(SCIFA2_TXD1_MARK,           PORT96_FN2),
+       PINMUX_DATA(SCIFA2_RXD1_MARK,           PORT97_FN2),
+       PINMUX_DATA(SCIFA2_SCK1_MARK,           PORT98_FN2),
+       PINMUX_DATA(I2C_SCL2_MARK,              PORT110_FN2),
+       PINMUX_DATA(I2C_SDA2_MARK,              PORT111_FN2),
+       PINMUX_DATA(I2C_SCL3_MARK,              PORT114_FN2, MSEL4CR_16_1),
+       PINMUX_DATA(I2C_SDA3_MARK,              PORT115_FN2, MSEL4CR_16_1),
+       PINMUX_DATA(I2C_SCL4_MARK,              PORT116_FN2, MSEL4CR_17_1),
+       PINMUX_DATA(I2C_SDA4_MARK,              PORT117_FN2, MSEL4CR_17_1),
+       PINMUX_DATA(MSIOF2_RSCK_MARK,           PORT134_FN2),
+       PINMUX_DATA(MSIOF2_RSYNC_MARK,          PORT135_FN2),
+       PINMUX_DATA(MSIOF2_MCK0_MARK,           PORT136_FN2),
+       PINMUX_DATA(MSIOF2_MCK1_MARK,           PORT137_FN2),
+       PINMUX_DATA(MSIOF2_SS1_MARK,            PORT138_FN2),
+       PINMUX_DATA(MSIOF2_SS2_MARK,            PORT139_FN2),
+       PINMUX_DATA(SCIFA3_CTS_140_MARK,        PORT140_FN2, MSEL3CR_9_1),
+       PINMUX_DATA(SCIFA3_RTS_141_MARK,        PORT141_FN2),
+       PINMUX_DATA(SCIFA3_SCK_MARK,            PORT142_FN2),
+       PINMUX_DATA(SCIFA3_TXD_MARK,            PORT143_FN2),
+       PINMUX_DATA(SCIFA3_RXD_MARK,            PORT144_FN2),
+       PINMUX_DATA(MSIOF2_TSYNC_MARK,          PORT148_FN2),
+       PINMUX_DATA(MSIOF2_TSCK_MARK,           PORT149_FN2),
+       PINMUX_DATA(MSIOF2_RXD_MARK,            PORT150_FN2),
+       PINMUX_DATA(MSIOF2_TXD_MARK,            PORT151_FN2),
+       PINMUX_DATA(SCIFA0_SCK_MARK,            PORT156_FN2),
+       PINMUX_DATA(SCIFA0_RTS_MARK,            PORT157_FN2),
+       PINMUX_DATA(SCIFA0_CTS_MARK,            PORT158_FN2),
+       PINMUX_DATA(SCIFA1_SCK_MARK,            PORT159_FN2),
+       PINMUX_DATA(SCIFA1_RTS_MARK,            PORT160_FN2),
+       PINMUX_DATA(SCIFA1_CTS_MARK,            PORT161_FN2),
+
+       /* Function 3 */
+       PINMUX_DATA(VIO_CKO1_MARK,              PORT16_FN3),
+       PINMUX_DATA(VIO_CKO2_MARK,              PORT17_FN3),
+       PINMUX_DATA(IDIN_1_18_MARK,             PORT18_FN3, MSEL4CR_14_1),
+       PINMUX_DATA(MSIOF1_TSCK_39_MARK,        PORT39_FN3, MSEL4CR_10_0),
+       PINMUX_DATA(MSIOF1_TSYNC_40_MARK,       PORT40_FN3, MSEL4CR_10_0),
+       PINMUX_DATA(MSIOF1_TXD_41_MARK,         PORT41_FN3, MSEL4CR_10_0),
+       PINMUX_DATA(MSIOF1_RXD_42_MARK,         PORT42_FN3, MSEL4CR_10_0),
+       PINMUX_DATA(MSIOF1_SS1_43_MARK,         PORT43_FN3, MSEL4CR_10_0),
+       PINMUX_DATA(MSIOF1_SS2_44_MARK,         PORT44_FN3, MSEL4CR_10_0),
+       PINMUX_DATA(MMCD1_0_MARK,               PORT54_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCD1_1_MARK,               PORT55_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCD1_2_MARK,               PORT56_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCD1_3_MARK,               PORT57_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCD1_4_MARK,               PORT58_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCD1_5_MARK,               PORT59_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCD1_6_MARK,               PORT60_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCD1_7_MARK,               PORT61_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(VINT_I_MARK,                PORT65_FN3),
+       PINMUX_DATA(MMCCLK1_MARK,               PORT66_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(MMCCMD1_MARK,               PORT67_FN3, MSEL4CR_15_1),
+       PINMUX_DATA(TPU0TO2_93_MARK,            PORT93_FN3),
+       PINMUX_DATA(TPU0TO2_99_MARK,            PORT99_FN3),
+       PINMUX_DATA(TPU0TO3_MARK,               PORT112_FN3),
+       PINMUX_DATA(IDIN_0_MARK,                PORT113_FN3),
+       PINMUX_DATA(EXTLP_0_MARK,               PORT114_FN3),
+       PINMUX_DATA(OVCN2_0_MARK,               PORT115_FN3),
+       PINMUX_DATA(PWEN_0_MARK,                PORT116_FN3),
+       PINMUX_DATA(OVCN_0_MARK,                PORT117_FN3),
+       PINMUX_DATA(KEYOUT7_MARK,               PORT121_FN3),
+       PINMUX_DATA(KEYOUT6_MARK,               PORT122_FN3),
+       PINMUX_DATA(KEYOUT5_MARK,               PORT123_FN3),
+       PINMUX_DATA(KEYOUT4_MARK,               PORT124_FN3),
+       PINMUX_DATA(KEYOUT3_MARK,               PORT125_FN3),
+       PINMUX_DATA(KEYOUT2_MARK,               PORT126_FN3),
+       PINMUX_DATA(KEYOUT1_MARK,               PORT127_FN3),
+       PINMUX_DATA(KEYOUT0_MARK,               PORT128_FN3),
+       PINMUX_DATA(KEYIN7_MARK,                PORT129_FN3),
+       PINMUX_DATA(KEYIN6_MARK,                PORT130_FN3),
+       PINMUX_DATA(KEYIN5_MARK,                PORT131_FN3),
+       PINMUX_DATA(KEYIN4_MARK,                PORT132_FN3),
+       PINMUX_DATA(KEYIN3_133_MARK,            PORT133_FN3, MSEL4CR_18_0),
+       PINMUX_DATA(KEYIN2_134_MARK,            PORT134_FN3, MSEL4CR_18_0),
+       PINMUX_DATA(KEYIN1_135_MARK,            PORT135_FN3, MSEL4CR_18_0),
+       PINMUX_DATA(KEYIN0_136_MARK,            PORT136_FN3, MSEL4CR_18_0),
+       PINMUX_DATA(TS_SPSYNC2_MARK,            PORT137_FN3),
+       PINMUX_DATA(IROUT_139_MARK,             PORT139_FN3),
+       PINMUX_DATA(IRDA_OUT_MARK,              PORT140_FN3),
+       PINMUX_DATA(IRDA_IN_MARK,               PORT141_FN3),
+       PINMUX_DATA(IRDA_FIRSEL_MARK,           PORT142_FN3),
+       PINMUX_DATA(TS_SDAT2_MARK,              PORT145_FN3),
+       PINMUX_DATA(TS_SDEN2_MARK,              PORT146_FN3),
+       PINMUX_DATA(TS_SCK2_MARK,               PORT147_FN3),
+
+       /* Function 4 */
+       PINMUX_DATA(SCIFA3_CTS_43_MARK, PORT43_FN4, MSEL3CR_9_0),
+       PINMUX_DATA(SCIFA3_RTS_44_MARK, PORT44_FN4),
+       PINMUX_DATA(GP_RX_FLAG_MARK,    PORT76_FN4),
+       PINMUX_DATA(GP_RX_DATA_MARK,    PORT77_FN4),
+       PINMUX_DATA(GP_TX_READY_MARK,   PORT78_FN4),
+       PINMUX_DATA(GP_RX_WAKE_MARK,    PORT79_FN4),
+       PINMUX_DATA(MP_TX_FLAG_MARK,    PORT80_FN4),
+       PINMUX_DATA(MP_TX_DATA_MARK,    PORT81_FN4),
+       PINMUX_DATA(MP_RX_READY_MARK,   PORT82_FN4),
+       PINMUX_DATA(MP_TX_WAKE_MARK,    PORT83_FN4),
+       PINMUX_DATA(MMCD0_0_MARK,       PORT84_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCD0_1_MARK,       PORT85_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCD0_2_MARK,       PORT86_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCD0_3_MARK,       PORT87_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCD0_4_MARK,       PORT88_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCD0_5_MARK,       PORT89_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCD0_6_MARK,       PORT90_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCD0_7_MARK,       PORT91_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(MMCCMD0_MARK,       PORT92_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(SIM_RST_MARK,       PORT94_FN4),
+       PINMUX_DATA(SIM_CLK_MARK,       PORT95_FN4),
+       PINMUX_DATA(SIM_D_MARK,         PORT98_FN4),
+       PINMUX_DATA(MMCCLK0_MARK,       PORT99_FN4, MSEL4CR_15_0),
+       PINMUX_DATA(IDIN_1_113_MARK,    PORT113_FN4, MSEL4CR_14_0),
+       PINMUX_DATA(OVCN_1_114_MARK,    PORT114_FN4, MSEL4CR_14_0),
+       PINMUX_DATA(PWEN_1_115_MARK,    PORT115_FN4),
+       PINMUX_DATA(EXTLP_1_MARK,       PORT116_FN4),
+       PINMUX_DATA(OVCN2_1_MARK,       PORT117_FN4),
+       PINMUX_DATA(KEYIN0_121_MARK,    PORT121_FN4, MSEL4CR_18_1),
+       PINMUX_DATA(KEYIN1_122_MARK,    PORT122_FN4, MSEL4CR_18_1),
+       PINMUX_DATA(KEYIN2_123_MARK,    PORT123_FN4, MSEL4CR_18_1),
+       PINMUX_DATA(KEYIN3_124_MARK,    PORT124_FN4, MSEL4CR_18_1),
+       PINMUX_DATA(PWEN_1_138_MARK,    PORT138_FN4),
+       PINMUX_DATA(IROUT_140_MARK,     PORT140_FN4),
+       PINMUX_DATA(LCDCS_MARK,         PORT145_FN4),
+       PINMUX_DATA(LCDWR_MARK,         PORT147_FN4),
+       PINMUX_DATA(LCDRS_MARK,         PORT149_FN4),
+       PINMUX_DATA(OVCN_1_162_MARK,    PORT162_FN4, MSEL4CR_14_1),
+
+       /* Function 5 */
+       PINMUX_DATA(GPI0_MARK,          PORT41_FN5),
+       PINMUX_DATA(GPI1_MARK,          PORT42_FN5),
+       PINMUX_DATA(GPO0_MARK,          PORT43_FN5),
+       PINMUX_DATA(GPO1_MARK,          PORT44_FN5),
+       PINMUX_DATA(I2C_SCL3S_MARK,     PORT137_FN5, MSEL4CR_16_0),
+       PINMUX_DATA(I2C_SDA3S_MARK,     PORT145_FN5, MSEL4CR_16_0),
+       PINMUX_DATA(I2C_SCL4S_MARK,     PORT146_FN5, MSEL4CR_17_0),
+       PINMUX_DATA(I2C_SDA4S_MARK,     PORT147_FN5, MSEL4CR_17_0),
+
+       /* Function select */
+       PINMUX_DATA(LCDC0_SELECT_MARK,  MSEL3CR_6_0),
+       PINMUX_DATA(LCDC1_SELECT_MARK,  MSEL3CR_6_1),
+
+       PINMUX_DATA(TS0_1SELECT_MARK,   MSEL3CR_21_0, MSEL3CR_20_0),
+       PINMUX_DATA(TS0_2SELECT_MARK,   MSEL3CR_21_0, MSEL3CR_20_1),
+       PINMUX_DATA(TS1_1SELECT_MARK,   MSEL3CR_27_0, MSEL3CR_26_0),
+       PINMUX_DATA(TS1_2SELECT_MARK,   MSEL3CR_27_0, MSEL3CR_26_1),
+
+       PINMUX_DATA(SDENC_CPG_MARK,     MSEL4CR_19_0),
+       PINMUX_DATA(SDENC_DV_CLKI_MARK, MSEL4CR_19_1),
+
+       PINMUX_DATA(MFIv6_MARK,         MSEL4CR_6_0),
+       PINMUX_DATA(MFIv4_MARK,         MSEL4CR_6_1),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+
+       /* PORT */
+       GPIO_PORT_ALL(),
+
+       /* IRQ */
+       GPIO_FN(IRQ0_6),        GPIO_FN(IRQ0_162),      GPIO_FN(IRQ1),
+       GPIO_FN(IRQ2_4),        GPIO_FN(IRQ2_5),        GPIO_FN(IRQ3_8),
+       GPIO_FN(IRQ3_16),       GPIO_FN(IRQ4_17),       GPIO_FN(IRQ4_163),
+       GPIO_FN(IRQ5),          GPIO_FN(IRQ6_39),       GPIO_FN(IRQ6_164),
+       GPIO_FN(IRQ7_40),       GPIO_FN(IRQ7_167),      GPIO_FN(IRQ8_41),
+       GPIO_FN(IRQ8_168),      GPIO_FN(IRQ9_42),       GPIO_FN(IRQ9_169),
+       GPIO_FN(IRQ10),         GPIO_FN(IRQ11),         GPIO_FN(IRQ12_80),
+       GPIO_FN(IRQ12_137),     GPIO_FN(IRQ13_81),      GPIO_FN(IRQ13_145),
+       GPIO_FN(IRQ14_82),      GPIO_FN(IRQ14_146),     GPIO_FN(IRQ15_83),
+       GPIO_FN(IRQ15_147),     GPIO_FN(IRQ16_84),      GPIO_FN(IRQ16_170),
+       GPIO_FN(IRQ17),         GPIO_FN(IRQ18),         GPIO_FN(IRQ19),
+       GPIO_FN(IRQ20),         GPIO_FN(IRQ21),         GPIO_FN(IRQ22),
+       GPIO_FN(IRQ23),         GPIO_FN(IRQ24),         GPIO_FN(IRQ25),
+       GPIO_FN(IRQ26_121),     GPIO_FN(IRQ26_172),     GPIO_FN(IRQ27_122),
+       GPIO_FN(IRQ27_180),     GPIO_FN(IRQ28_123),     GPIO_FN(IRQ28_181),
+       GPIO_FN(IRQ29_129),     GPIO_FN(IRQ29_182),     GPIO_FN(IRQ30_130),
+       GPIO_FN(IRQ30_183),     GPIO_FN(IRQ31_138),     GPIO_FN(IRQ31_184),
+
+       /* MSIOF0 */
+       GPIO_FN(MSIOF0_TSYNC),  GPIO_FN(MSIOF0_TSCK),   GPIO_FN(MSIOF0_RXD),
+       GPIO_FN(MSIOF0_RSCK),   GPIO_FN(MSIOF0_RSYNC),  GPIO_FN(MSIOF0_MCK0),
+       GPIO_FN(MSIOF0_MCK1),   GPIO_FN(MSIOF0_SS1),    GPIO_FN(MSIOF0_SS2),
+       GPIO_FN(MSIOF0_TXD),
+
+       /* MSIOF1 */
+       GPIO_FN(MSIOF1_TSCK_39),        GPIO_FN(MSIOF1_TSCK_88),
+       GPIO_FN(MSIOF1_TSYNC_40),       GPIO_FN(MSIOF1_TSYNC_89),
+       GPIO_FN(MSIOF1_TXD_41),         GPIO_FN(MSIOF1_TXD_90),
+       GPIO_FN(MSIOF1_RXD_42),         GPIO_FN(MSIOF1_RXD_91),
+       GPIO_FN(MSIOF1_SS1_43),         GPIO_FN(MSIOF1_SS1_92),
+       GPIO_FN(MSIOF1_SS2_44),         GPIO_FN(MSIOF1_SS2_93),
+       GPIO_FN(MSIOF1_RSCK),           GPIO_FN(MSIOF1_RSYNC),
+       GPIO_FN(MSIOF1_MCK0),           GPIO_FN(MSIOF1_MCK1),
+
+       /* MSIOF2 */
+       GPIO_FN(MSIOF2_RSCK),   GPIO_FN(MSIOF2_RSYNC),  GPIO_FN(MSIOF2_MCK0),
+       GPIO_FN(MSIOF2_MCK1),   GPIO_FN(MSIOF2_SS1),    GPIO_FN(MSIOF2_SS2),
+       GPIO_FN(MSIOF2_TSYNC),  GPIO_FN(MSIOF2_TSCK),   GPIO_FN(MSIOF2_RXD),
+       GPIO_FN(MSIOF2_TXD),
+
+       /* BBIF1 */
+       GPIO_FN(BBIF1_RXD),     GPIO_FN(BBIF1_TSYNC),   GPIO_FN(BBIF1_TSCK),
+       GPIO_FN(BBIF1_TXD),     GPIO_FN(BBIF1_RSCK),    GPIO_FN(BBIF1_RSYNC),
+       GPIO_FN(BBIF1_FLOW),    GPIO_FN(BB_RX_FLOW_N),
+
+       /* BBIF2 */
+       GPIO_FN(BBIF2_TSCK1),   GPIO_FN(BBIF2_TSYNC1),
+       GPIO_FN(BBIF2_TXD1),    GPIO_FN(BBIF2_RXD),
+
+       /* FSI */
+       GPIO_FN(FSIACK),        GPIO_FN(FSIBCK),        GPIO_FN(FSIAILR),
+       GPIO_FN(FSIAIBT),       GPIO_FN(FSIAISLD),      GPIO_FN(FSIAOMC),
+       GPIO_FN(FSIAOLR),       GPIO_FN(FSIAOBT),       GPIO_FN(FSIAOSLD),
+       GPIO_FN(FSIASPDIF_11),  GPIO_FN(FSIASPDIF_15),
+
+       /* FMSI */
+       GPIO_FN(FMSOCK),        GPIO_FN(FMSOOLR),       GPIO_FN(FMSIOLR),
+       GPIO_FN(FMSOOBT),       GPIO_FN(FMSIOBT),       GPIO_FN(FMSOSLD),
+       GPIO_FN(FMSOILR),       GPIO_FN(FMSIILR),       GPIO_FN(FMSOIBT),
+       GPIO_FN(FMSIIBT),       GPIO_FN(FMSISLD),       GPIO_FN(FMSICK),
+
+       /* SCIFA0 */
+       GPIO_FN(SCIFA0_TXD),    GPIO_FN(SCIFA0_RXD),    GPIO_FN(SCIFA0_SCK),
+       GPIO_FN(SCIFA0_RTS),    GPIO_FN(SCIFA0_CTS),
+
+       /* SCIFA1 */
+       GPIO_FN(SCIFA1_TXD),    GPIO_FN(SCIFA1_RXD),    GPIO_FN(SCIFA1_SCK),
+       GPIO_FN(SCIFA1_RTS),    GPIO_FN(SCIFA1_CTS),
+
+       /* SCIFA2 */
+       GPIO_FN(SCIFA2_CTS1),   GPIO_FN(SCIFA2_RTS1),   GPIO_FN(SCIFA2_TXD1),
+       GPIO_FN(SCIFA2_RXD1),   GPIO_FN(SCIFA2_SCK1),
+
+       /* SCIFA3 */
+       GPIO_FN(SCIFA3_CTS_43),         GPIO_FN(SCIFA3_CTS_140),
+       GPIO_FN(SCIFA3_RTS_44),         GPIO_FN(SCIFA3_RTS_141),
+       GPIO_FN(SCIFA3_SCK),            GPIO_FN(SCIFA3_TXD),
+       GPIO_FN(SCIFA3_RXD),
+
+       /* SCIFA4 */
+       GPIO_FN(SCIFA4_RXD),    GPIO_FN(SCIFA4_TXD),
+
+       /* SCIFA5 */
+       GPIO_FN(SCIFA5_RXD),    GPIO_FN(SCIFA5_TXD),
+
+       /* SCIFB */
+       GPIO_FN(SCIFB_SCK),     GPIO_FN(SCIFB_RTS),     GPIO_FN(SCIFB_CTS),
+       GPIO_FN(SCIFB_TXD),     GPIO_FN(SCIFB_RXD),
+
+       /* CEU */
+       GPIO_FN(VIO_HD),        GPIO_FN(VIO_CKO1),      GPIO_FN(VIO_CKO2),
+       GPIO_FN(VIO_VD),        GPIO_FN(VIO_CLK),       GPIO_FN(VIO_FIELD),
+       GPIO_FN(VIO_CKO),       GPIO_FN(VIO_D0),        GPIO_FN(VIO_D1),
+       GPIO_FN(VIO_D2),        GPIO_FN(VIO_D3),        GPIO_FN(VIO_D4),
+       GPIO_FN(VIO_D5),        GPIO_FN(VIO_D6),        GPIO_FN(VIO_D7),
+       GPIO_FN(VIO_D8),        GPIO_FN(VIO_D9),        GPIO_FN(VIO_D10),
+       GPIO_FN(VIO_D11),       GPIO_FN(VIO_D12),       GPIO_FN(VIO_D13),
+       GPIO_FN(VIO_D14),       GPIO_FN(VIO_D15),
+
+       /* USB0 */
+       GPIO_FN(IDIN_0),        GPIO_FN(EXTLP_0),       GPIO_FN(OVCN2_0),
+       GPIO_FN(PWEN_0),        GPIO_FN(OVCN_0),        GPIO_FN(VBUS0_0),
+
+       /* USB1 */
+       GPIO_FN(IDIN_1_18),     GPIO_FN(IDIN_1_113),
+       GPIO_FN(OVCN_1_114),    GPIO_FN(OVCN_1_162),
+       GPIO_FN(PWEN_1_115),    GPIO_FN(PWEN_1_138),
+       GPIO_FN(EXTLP_1),       GPIO_FN(OVCN2_1),
+       GPIO_FN(VBUS0_1),
+
+       /* GPIO */
+       GPIO_FN(GPI0),  GPIO_FN(GPI1),  GPIO_FN(GPO0),  GPIO_FN(GPO1),
+
+       /* BSC */
+       GPIO_FN(BS),    GPIO_FN(WE1),   GPIO_FN(CKO),
+       GPIO_FN(WAIT),  GPIO_FN(RDWR),
+
+       GPIO_FN(A0),    GPIO_FN(A1),    GPIO_FN(A2),
+       GPIO_FN(A3),    GPIO_FN(A6),    GPIO_FN(A7),
+       GPIO_FN(A8),    GPIO_FN(A9),    GPIO_FN(A10),
+       GPIO_FN(A11),   GPIO_FN(A12),   GPIO_FN(A13),
+       GPIO_FN(A14),   GPIO_FN(A15),   GPIO_FN(A16),
+       GPIO_FN(A17),   GPIO_FN(A18),   GPIO_FN(A19),
+       GPIO_FN(A20),   GPIO_FN(A21),   GPIO_FN(A22),
+       GPIO_FN(A23),   GPIO_FN(A24),   GPIO_FN(A25),
+       GPIO_FN(A26),
+
+       GPIO_FN(CS0),   GPIO_FN(CS2),   GPIO_FN(CS4),
+       GPIO_FN(CS5A),  GPIO_FN(CS5B),  GPIO_FN(CS6A),
+
+       /* BSC/FLCTL */
+       GPIO_FN(RD_FSC),        GPIO_FN(WE0_FWE),       GPIO_FN(A4_FOE),
+       GPIO_FN(A5_FCDE),       GPIO_FN(D0_NAF0),       GPIO_FN(D1_NAF1),
+       GPIO_FN(D2_NAF2),       GPIO_FN(D3_NAF3),       GPIO_FN(D4_NAF4),
+       GPIO_FN(D5_NAF5),       GPIO_FN(D6_NAF6),       GPIO_FN(D7_NAF7),
+       GPIO_FN(D8_NAF8),       GPIO_FN(D9_NAF9),       GPIO_FN(D10_NAF10),
+       GPIO_FN(D11_NAF11),     GPIO_FN(D12_NAF12),     GPIO_FN(D13_NAF13),
+       GPIO_FN(D14_NAF14),     GPIO_FN(D15_NAF15),
+
+       /* MMCIF(1) */
+       GPIO_FN(MMCD0_0),       GPIO_FN(MMCD0_1),       GPIO_FN(MMCD0_2),
+       GPIO_FN(MMCD0_3),       GPIO_FN(MMCD0_4),       GPIO_FN(MMCD0_5),
+       GPIO_FN(MMCD0_6),       GPIO_FN(MMCD0_7),       GPIO_FN(MMCCMD0),
+       GPIO_FN(MMCCLK0),
+
+       /* MMCIF(2) */
+       GPIO_FN(MMCD1_0),       GPIO_FN(MMCD1_1),       GPIO_FN(MMCD1_2),
+       GPIO_FN(MMCD1_3),       GPIO_FN(MMCD1_4),       GPIO_FN(MMCD1_5),
+       GPIO_FN(MMCD1_6),       GPIO_FN(MMCD1_7),       GPIO_FN(MMCCLK1),
+       GPIO_FN(MMCCMD1),
+
+       /* SPU2 */
+       GPIO_FN(VINT_I),
+
+       /* FLCTL */
+       GPIO_FN(FCE1),  GPIO_FN(FCE0),  GPIO_FN(FRB),
+
+       /* HSI */
+       GPIO_FN(GP_RX_FLAG),    GPIO_FN(GP_RX_DATA),    GPIO_FN(GP_TX_READY),
+       GPIO_FN(GP_RX_WAKE),    GPIO_FN(MP_TX_FLAG),    GPIO_FN(MP_TX_DATA),
+       GPIO_FN(MP_RX_READY),   GPIO_FN(MP_TX_WAKE),
+
+       /* MFI */
+       GPIO_FN(MFIv6),
+       GPIO_FN(MFIv4),
+
+       GPIO_FN(MEMC_BUSCLK_MEMC_A0),   GPIO_FN(MEMC_ADV_MEMC_DREQ0),
+       GPIO_FN(MEMC_WAIT_MEMC_DREQ1),  GPIO_FN(MEMC_CS1_MEMC_A1),
+       GPIO_FN(MEMC_CS0),      GPIO_FN(MEMC_NOE),
+       GPIO_FN(MEMC_NWE),      GPIO_FN(MEMC_INT),
+
+       GPIO_FN(MEMC_AD0),      GPIO_FN(MEMC_AD1),      GPIO_FN(MEMC_AD2),
+       GPIO_FN(MEMC_AD3),      GPIO_FN(MEMC_AD4),      GPIO_FN(MEMC_AD5),
+       GPIO_FN(MEMC_AD6),      GPIO_FN(MEMC_AD7),      GPIO_FN(MEMC_AD8),
+       GPIO_FN(MEMC_AD9),      GPIO_FN(MEMC_AD10),     GPIO_FN(MEMC_AD11),
+       GPIO_FN(MEMC_AD12),     GPIO_FN(MEMC_AD13),     GPIO_FN(MEMC_AD14),
+       GPIO_FN(MEMC_AD15),
+
+       /* SIM */
+       GPIO_FN(SIM_RST),       GPIO_FN(SIM_CLK),       GPIO_FN(SIM_D),
+
+       /* TPU */
+       GPIO_FN(TPU0TO0),       GPIO_FN(TPU0TO1),       GPIO_FN(TPU0TO2_93),
+       GPIO_FN(TPU0TO2_99),    GPIO_FN(TPU0TO3),
+
+       /* I2C2 */
+       GPIO_FN(I2C_SCL2),      GPIO_FN(I2C_SDA2),
+
+       /* I2C3(1) */
+       GPIO_FN(I2C_SCL3),      GPIO_FN(I2C_SDA3),
+
+       /* I2C3(2) */
+       GPIO_FN(I2C_SCL3S),     GPIO_FN(I2C_SDA3S),
+
+       /* I2C4(2) */
+       GPIO_FN(I2C_SCL4),      GPIO_FN(I2C_SDA4),
+
+       /* I2C4(2) */
+       GPIO_FN(I2C_SCL4S),     GPIO_FN(I2C_SDA4S),
+
+       /* KEYSC */
+       GPIO_FN(KEYOUT0),       GPIO_FN(KEYIN0_121),    GPIO_FN(KEYIN0_136),
+       GPIO_FN(KEYOUT1),       GPIO_FN(KEYIN1_122),    GPIO_FN(KEYIN1_135),
+       GPIO_FN(KEYOUT2),       GPIO_FN(KEYIN2_123),    GPIO_FN(KEYIN2_134),
+       GPIO_FN(KEYOUT3),       GPIO_FN(KEYIN3_124),    GPIO_FN(KEYIN3_133),
+       GPIO_FN(KEYOUT4),       GPIO_FN(KEYIN4),        GPIO_FN(KEYOUT5),
+       GPIO_FN(KEYIN5),        GPIO_FN(KEYOUT6),       GPIO_FN(KEYIN6),
+       GPIO_FN(KEYOUT7),       GPIO_FN(KEYIN7),
+
+       /* LCDC */
+       GPIO_FN(LCDHSYN),       GPIO_FN(LCDCS), GPIO_FN(LCDVSYN),
+       GPIO_FN(LCDDCK),        GPIO_FN(LCDWR), GPIO_FN(LCDRD),
+       GPIO_FN(LCDDISP),       GPIO_FN(LCDRS), GPIO_FN(LCDLCLK),
+       GPIO_FN(LCDDON),
+
+       GPIO_FN(LCDD0),         GPIO_FN(LCDD1),         GPIO_FN(LCDD2),
+       GPIO_FN(LCDD3),         GPIO_FN(LCDD4),         GPIO_FN(LCDD5),
+       GPIO_FN(LCDD6),         GPIO_FN(LCDD7),         GPIO_FN(LCDD8),
+       GPIO_FN(LCDD9),         GPIO_FN(LCDD10),        GPIO_FN(LCDD11),
+       GPIO_FN(LCDD12),        GPIO_FN(LCDD13),        GPIO_FN(LCDD14),
+       GPIO_FN(LCDD15),        GPIO_FN(LCDD16),        GPIO_FN(LCDD17),
+       GPIO_FN(LCDD18),        GPIO_FN(LCDD19),        GPIO_FN(LCDD20),
+       GPIO_FN(LCDD21),        GPIO_FN(LCDD22),        GPIO_FN(LCDD23),
+
+       GPIO_FN(LCDC0_SELECT),
+       GPIO_FN(LCDC1_SELECT),
+
+       /* IRDA */
+       GPIO_FN(IRDA_OUT),      GPIO_FN(IRDA_IN),       GPIO_FN(IRDA_FIRSEL),
+       GPIO_FN(IROUT_139),     GPIO_FN(IROUT_140),
+
+       /* TSIF1 */
+       GPIO_FN(TS0_1SELECT),
+       GPIO_FN(TS0_2SELECT),
+       GPIO_FN(TS1_1SELECT),
+       GPIO_FN(TS1_2SELECT),
+
+       GPIO_FN(TS_SPSYNC1),    GPIO_FN(TS_SDAT1),
+       GPIO_FN(TS_SDEN1),      GPIO_FN(TS_SCK1),
+
+       /* TSIF2 */
+       GPIO_FN(TS_SPSYNC2),    GPIO_FN(TS_SDAT2),
+       GPIO_FN(TS_SDEN2),      GPIO_FN(TS_SCK2),
+
+       /* HDMI */
+       GPIO_FN(HDMI_HPD),      GPIO_FN(HDMI_CEC),
+
+       /* SDHI0 */
+       GPIO_FN(SDHICLK0),      GPIO_FN(SDHICD0),       GPIO_FN(SDHICMD0),
+       GPIO_FN(SDHIWP0),       GPIO_FN(SDHID0_0),      GPIO_FN(SDHID0_1),
+       GPIO_FN(SDHID0_2),      GPIO_FN(SDHID0_3),
+
+       /* SDHI1 */
+       GPIO_FN(SDHICLK1),      GPIO_FN(SDHICMD1),      GPIO_FN(SDHID1_0),
+       GPIO_FN(SDHID1_1),      GPIO_FN(SDHID1_2),      GPIO_FN(SDHID1_3),
+
+       /* SDHI2 */
+       GPIO_FN(SDHICLK2),      GPIO_FN(SDHICMD2),      GPIO_FN(SDHID2_0),
+       GPIO_FN(SDHID2_1),      GPIO_FN(SDHID2_2),      GPIO_FN(SDHID2_3),
+
+       /* SDENC */
+       GPIO_FN(SDENC_CPG),
+       GPIO_FN(SDENC_DV_CLKI),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       PORTCR(0,       0xE6051000), /* PORT0CR */
+       PORTCR(1,       0xE6051001), /* PORT1CR */
+       PORTCR(2,       0xE6051002), /* PORT2CR */
+       PORTCR(3,       0xE6051003), /* PORT3CR */
+       PORTCR(4,       0xE6051004), /* PORT4CR */
+       PORTCR(5,       0xE6051005), /* PORT5CR */
+       PORTCR(6,       0xE6051006), /* PORT6CR */
+       PORTCR(7,       0xE6051007), /* PORT7CR */
+       PORTCR(8,       0xE6051008), /* PORT8CR */
+       PORTCR(9,       0xE6051009), /* PORT9CR */
+       PORTCR(10,      0xE605100A), /* PORT10CR */
+       PORTCR(11,      0xE605100B), /* PORT11CR */
+       PORTCR(12,      0xE605100C), /* PORT12CR */
+       PORTCR(13,      0xE605100D), /* PORT13CR */
+       PORTCR(14,      0xE605100E), /* PORT14CR */
+       PORTCR(15,      0xE605100F), /* PORT15CR */
+       PORTCR(16,      0xE6051010), /* PORT16CR */
+       PORTCR(17,      0xE6051011), /* PORT17CR */
+       PORTCR(18,      0xE6051012), /* PORT18CR */
+       PORTCR(19,      0xE6051013), /* PORT19CR */
+       PORTCR(20,      0xE6051014), /* PORT20CR */
+       PORTCR(21,      0xE6051015), /* PORT21CR */
+       PORTCR(22,      0xE6051016), /* PORT22CR */
+       PORTCR(23,      0xE6051017), /* PORT23CR */
+       PORTCR(24,      0xE6051018), /* PORT24CR */
+       PORTCR(25,      0xE6051019), /* PORT25CR */
+       PORTCR(26,      0xE605101A), /* PORT26CR */
+       PORTCR(27,      0xE605101B), /* PORT27CR */
+       PORTCR(28,      0xE605101C), /* PORT28CR */
+       PORTCR(29,      0xE605101D), /* PORT29CR */
+       PORTCR(30,      0xE605101E), /* PORT30CR */
+       PORTCR(31,      0xE605101F), /* PORT31CR */
+       PORTCR(32,      0xE6051020), /* PORT32CR */
+       PORTCR(33,      0xE6051021), /* PORT33CR */
+       PORTCR(34,      0xE6051022), /* PORT34CR */
+       PORTCR(35,      0xE6051023), /* PORT35CR */
+       PORTCR(36,      0xE6051024), /* PORT36CR */
+       PORTCR(37,      0xE6051025), /* PORT37CR */
+       PORTCR(38,      0xE6051026), /* PORT38CR */
+       PORTCR(39,      0xE6051027), /* PORT39CR */
+       PORTCR(40,      0xE6051028), /* PORT40CR */
+       PORTCR(41,      0xE6051029), /* PORT41CR */
+       PORTCR(42,      0xE605102A), /* PORT42CR */
+       PORTCR(43,      0xE605102B), /* PORT43CR */
+       PORTCR(44,      0xE605102C), /* PORT44CR */
+       PORTCR(45,      0xE605102D), /* PORT45CR */
+       PORTCR(46,      0xE605202E), /* PORT46CR */
+       PORTCR(47,      0xE605202F), /* PORT47CR */
+       PORTCR(48,      0xE6052030), /* PORT48CR */
+       PORTCR(49,      0xE6052031), /* PORT49CR */
+       PORTCR(50,      0xE6052032), /* PORT50CR */
+       PORTCR(51,      0xE6052033), /* PORT51CR */
+       PORTCR(52,      0xE6052034), /* PORT52CR */
+       PORTCR(53,      0xE6052035), /* PORT53CR */
+       PORTCR(54,      0xE6052036), /* PORT54CR */
+       PORTCR(55,      0xE6052037), /* PORT55CR */
+       PORTCR(56,      0xE6052038), /* PORT56CR */
+       PORTCR(57,      0xE6052039), /* PORT57CR */
+       PORTCR(58,      0xE605203A), /* PORT58CR */
+       PORTCR(59,      0xE605203B), /* PORT59CR */
+       PORTCR(60,      0xE605203C), /* PORT60CR */
+       PORTCR(61,      0xE605203D), /* PORT61CR */
+       PORTCR(62,      0xE605203E), /* PORT62CR */
+       PORTCR(63,      0xE605203F), /* PORT63CR */
+       PORTCR(64,      0xE6052040), /* PORT64CR */
+       PORTCR(65,      0xE6052041), /* PORT65CR */
+       PORTCR(66,      0xE6052042), /* PORT66CR */
+       PORTCR(67,      0xE6052043), /* PORT67CR */
+       PORTCR(68,      0xE6052044), /* PORT68CR */
+       PORTCR(69,      0xE6052045), /* PORT69CR */
+       PORTCR(70,      0xE6052046), /* PORT70CR */
+       PORTCR(71,      0xE6052047), /* PORT71CR */
+       PORTCR(72,      0xE6052048), /* PORT72CR */
+       PORTCR(73,      0xE6052049), /* PORT73CR */
+       PORTCR(74,      0xE605204A), /* PORT74CR */
+       PORTCR(75,      0xE605204B), /* PORT75CR */
+       PORTCR(76,      0xE605004C), /* PORT76CR */
+       PORTCR(77,      0xE605004D), /* PORT77CR */
+       PORTCR(78,      0xE605004E), /* PORT78CR */
+       PORTCR(79,      0xE605004F), /* PORT79CR */
+       PORTCR(80,      0xE6050050), /* PORT80CR */
+       PORTCR(81,      0xE6050051), /* PORT81CR */
+       PORTCR(82,      0xE6050052), /* PORT82CR */
+       PORTCR(83,      0xE6050053), /* PORT83CR */
+       PORTCR(84,      0xE6050054), /* PORT84CR */
+       PORTCR(85,      0xE6050055), /* PORT85CR */
+       PORTCR(86,      0xE6050056), /* PORT86CR */
+       PORTCR(87,      0xE6050057), /* PORT87CR */
+       PORTCR(88,      0xE6050058), /* PORT88CR */
+       PORTCR(89,      0xE6050059), /* PORT89CR */
+       PORTCR(90,      0xE605005A), /* PORT90CR */
+       PORTCR(91,      0xE605005B), /* PORT91CR */
+       PORTCR(92,      0xE605005C), /* PORT92CR */
+       PORTCR(93,      0xE605005D), /* PORT93CR */
+       PORTCR(94,      0xE605005E), /* PORT94CR */
+       PORTCR(95,      0xE605005F), /* PORT95CR */
+       PORTCR(96,      0xE6050060), /* PORT96CR */
+       PORTCR(97,      0xE6050061), /* PORT97CR */
+       PORTCR(98,      0xE6050062), /* PORT98CR */
+       PORTCR(99,      0xE6050063), /* PORT99CR */
+       PORTCR(100,     0xE6053064), /* PORT100CR */
+       PORTCR(101,     0xE6053065), /* PORT101CR */
+       PORTCR(102,     0xE6053066), /* PORT102CR */
+       PORTCR(103,     0xE6053067), /* PORT103CR */
+       PORTCR(104,     0xE6053068), /* PORT104CR */
+       PORTCR(105,     0xE6053069), /* PORT105CR */
+       PORTCR(106,     0xE605306A), /* PORT106CR */
+       PORTCR(107,     0xE605306B), /* PORT107CR */
+       PORTCR(108,     0xE605306C), /* PORT108CR */
+       PORTCR(109,     0xE605306D), /* PORT109CR */
+       PORTCR(110,     0xE605306E), /* PORT110CR */
+       PORTCR(111,     0xE605306F), /* PORT111CR */
+       PORTCR(112,     0xE6053070), /* PORT112CR */
+       PORTCR(113,     0xE6053071), /* PORT113CR */
+       PORTCR(114,     0xE6053072), /* PORT114CR */
+       PORTCR(115,     0xE6053073), /* PORT115CR */
+       PORTCR(116,     0xE6053074), /* PORT116CR */
+       PORTCR(117,     0xE6053075), /* PORT117CR */
+       PORTCR(118,     0xE6053076), /* PORT118CR */
+       PORTCR(119,     0xE6053077), /* PORT119CR */
+       PORTCR(120,     0xE6053078), /* PORT120CR */
+       PORTCR(121,     0xE6050079), /* PORT121CR */
+       PORTCR(122,     0xE605007A), /* PORT122CR */
+       PORTCR(123,     0xE605007B), /* PORT123CR */
+       PORTCR(124,     0xE605007C), /* PORT124CR */
+       PORTCR(125,     0xE605007D), /* PORT125CR */
+       PORTCR(126,     0xE605007E), /* PORT126CR */
+       PORTCR(127,     0xE605007F), /* PORT127CR */
+       PORTCR(128,     0xE6050080), /* PORT128CR */
+       PORTCR(129,     0xE6050081), /* PORT129CR */
+       PORTCR(130,     0xE6050082), /* PORT130CR */
+       PORTCR(131,     0xE6050083), /* PORT131CR */
+       PORTCR(132,     0xE6050084), /* PORT132CR */
+       PORTCR(133,     0xE6050085), /* PORT133CR */
+       PORTCR(134,     0xE6050086), /* PORT134CR */
+       PORTCR(135,     0xE6050087), /* PORT135CR */
+       PORTCR(136,     0xE6050088), /* PORT136CR */
+       PORTCR(137,     0xE6050089), /* PORT137CR */
+       PORTCR(138,     0xE605008A), /* PORT138CR */
+       PORTCR(139,     0xE605008B), /* PORT139CR */
+       PORTCR(140,     0xE605008C), /* PORT140CR */
+       PORTCR(141,     0xE605008D), /* PORT141CR */
+       PORTCR(142,     0xE605008E), /* PORT142CR */
+       PORTCR(143,     0xE605008F), /* PORT143CR */
+       PORTCR(144,     0xE6050090), /* PORT144CR */
+       PORTCR(145,     0xE6050091), /* PORT145CR */
+       PORTCR(146,     0xE6050092), /* PORT146CR */
+       PORTCR(147,     0xE6050093), /* PORT147CR */
+       PORTCR(148,     0xE6050094), /* PORT148CR */
+       PORTCR(149,     0xE6050095), /* PORT149CR */
+       PORTCR(150,     0xE6050096), /* PORT150CR */
+       PORTCR(151,     0xE6050097), /* PORT151CR */
+       PORTCR(152,     0xE6053098), /* PORT152CR */
+       PORTCR(153,     0xE6053099), /* PORT153CR */
+       PORTCR(154,     0xE605309A), /* PORT154CR */
+       PORTCR(155,     0xE605309B), /* PORT155CR */
+       PORTCR(156,     0xE605009C), /* PORT156CR */
+       PORTCR(157,     0xE605009D), /* PORT157CR */
+       PORTCR(158,     0xE605009E), /* PORT158CR */
+       PORTCR(159,     0xE605009F), /* PORT159CR */
+       PORTCR(160,     0xE60500A0), /* PORT160CR */
+       PORTCR(161,     0xE60500A1), /* PORT161CR */
+       PORTCR(162,     0xE60500A2), /* PORT162CR */
+       PORTCR(163,     0xE60500A3), /* PORT163CR */
+       PORTCR(164,     0xE60500A4), /* PORT164CR */
+       PORTCR(165,     0xE60500A5), /* PORT165CR */
+       PORTCR(166,     0xE60500A6), /* PORT166CR */
+       PORTCR(167,     0xE60520A7), /* PORT167CR */
+       PORTCR(168,     0xE60520A8), /* PORT168CR */
+       PORTCR(169,     0xE60520A9), /* PORT169CR */
+       PORTCR(170,     0xE60520AA), /* PORT170CR */
+       PORTCR(171,     0xE60520AB), /* PORT171CR */
+       PORTCR(172,     0xE60520AC), /* PORT172CR */
+       PORTCR(173,     0xE60520AD), /* PORT173CR */
+       PORTCR(174,     0xE60520AE), /* PORT174CR */
+       PORTCR(175,     0xE60520AF), /* PORT175CR */
+       PORTCR(176,     0xE60520B0), /* PORT176CR */
+       PORTCR(177,     0xE60520B1), /* PORT177CR */
+       PORTCR(178,     0xE60520B2), /* PORT178CR */
+       PORTCR(179,     0xE60520B3), /* PORT179CR */
+       PORTCR(180,     0xE60520B4), /* PORT180CR */
+       PORTCR(181,     0xE60520B5), /* PORT181CR */
+       PORTCR(182,     0xE60520B6), /* PORT182CR */
+       PORTCR(183,     0xE60520B7), /* PORT183CR */
+       PORTCR(184,     0xE60520B8), /* PORT184CR */
+       PORTCR(185,     0xE60520B9), /* PORT185CR */
+       PORTCR(186,     0xE60520BA), /* PORT186CR */
+       PORTCR(187,     0xE60520BB), /* PORT187CR */
+       PORTCR(188,     0xE60520BC), /* PORT188CR */
+       PORTCR(189,     0xE60520BD), /* PORT189CR */
+       PORTCR(190,     0xE60520BE), /* PORT190CR */
+
+       { PINMUX_CFG_REG("MSEL1CR", 0xE605800C, 32, 1) {
+                       MSEL1CR_31_0,   MSEL1CR_31_1,
+                       MSEL1CR_30_0,   MSEL1CR_30_1,
+                       MSEL1CR_29_0,   MSEL1CR_29_1,
+                       MSEL1CR_28_0,   MSEL1CR_28_1,
+                       MSEL1CR_27_0,   MSEL1CR_27_1,
+                       MSEL1CR_26_0,   MSEL1CR_26_1,
+                       0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       MSEL1CR_16_0,   MSEL1CR_16_1,
+                       MSEL1CR_15_0,   MSEL1CR_15_1,
+                       MSEL1CR_14_0,   MSEL1CR_14_1,
+                       MSEL1CR_13_0,   MSEL1CR_13_1,
+                       MSEL1CR_12_0,   MSEL1CR_12_1,
+                       0, 0, 0, 0,
+                       MSEL1CR_9_0,    MSEL1CR_9_1,
+                       MSEL1CR_8_0,    MSEL1CR_8_1,
+                       MSEL1CR_7_0,    MSEL1CR_7_1,
+                       MSEL1CR_6_0,    MSEL1CR_6_1,
+                       0, 0,
+                       MSEL1CR_4_0,    MSEL1CR_4_1,
+                       MSEL1CR_3_0,    MSEL1CR_3_1,
+                       MSEL1CR_2_0,    MSEL1CR_2_1,
+                       0, 0,
+                       MSEL1CR_0_0,    MSEL1CR_0_1,
+               }
+       },
+       { PINMUX_CFG_REG("MSEL3CR", 0xE6058020, 32, 1) {
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       MSEL3CR_27_0,   MSEL3CR_27_1,
+                       MSEL3CR_26_0,   MSEL3CR_26_1,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       MSEL3CR_21_0,   MSEL3CR_21_1,
+                       MSEL3CR_20_0,   MSEL3CR_20_1,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       MSEL3CR_15_0,   MSEL3CR_15_1,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0,
+                       MSEL3CR_9_0,    MSEL3CR_9_1,
+                       0, 0, 0, 0,
+                       MSEL3CR_6_0,    MSEL3CR_6_1,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       }
+       },
+       { PINMUX_CFG_REG("MSEL4CR", 0xE6058024, 32, 1) {
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       MSEL4CR_19_0,   MSEL4CR_19_1,
+                       MSEL4CR_18_0,   MSEL4CR_18_1,
+                       MSEL4CR_17_0,   MSEL4CR_17_1,
+                       MSEL4CR_16_0,   MSEL4CR_16_1,
+                       MSEL4CR_15_0,   MSEL4CR_15_1,
+                       MSEL4CR_14_0,   MSEL4CR_14_1,
+                       0, 0, 0, 0,
+                       0, 0,
+                       MSEL4CR_10_0,   MSEL4CR_10_1,
+                       0, 0, 0, 0,
+                       0, 0,
+                       MSEL4CR_6_0,    MSEL4CR_6_1,
+                       0, 0,
+                       MSEL4CR_4_0,    MSEL4CR_4_1,
+                       0, 0, 0, 0,
+                       MSEL4CR_1_0,    MSEL4CR_1_1,
+                       0, 0,
+               }
+       },
+       { },
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PORTL095_064DR", 0xE6054008, 32) {
+                       PORT95_DATA, PORT94_DATA, PORT93_DATA, PORT92_DATA,
+                       PORT91_DATA, PORT90_DATA, PORT89_DATA, PORT88_DATA,
+                       PORT87_DATA, PORT86_DATA, PORT85_DATA, PORT84_DATA,
+                       PORT83_DATA, PORT82_DATA, PORT81_DATA, PORT80_DATA,
+                       PORT79_DATA, PORT78_DATA, PORT77_DATA, PORT76_DATA,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+               }
+       },
+       { PINMUX_DATA_REG("PORTL127_096DR", 0xE605400C, 32) {
+                       PORT127_DATA, PORT126_DATA, PORT125_DATA, PORT124_DATA,
+                       PORT123_DATA, PORT122_DATA, PORT121_DATA, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       PORT99_DATA,  PORT98_DATA,  PORT97_DATA,  PORT96_DATA,
+               }
+       },
+       { PINMUX_DATA_REG("PORTL159_128DR", 0xE6054010, 32) {
+                       PORT159_DATA, PORT158_DATA, PORT157_DATA, PORT156_DATA,
+                       0, 0, 0, 0,
+                       PORT151_DATA, PORT150_DATA, PORT149_DATA, PORT148_DATA,
+                       PORT147_DATA, PORT146_DATA, PORT145_DATA, PORT144_DATA,
+                       PORT143_DATA, PORT142_DATA, PORT141_DATA, PORT140_DATA,
+                       PORT139_DATA, PORT138_DATA, PORT137_DATA, PORT136_DATA,
+                       PORT135_DATA, PORT134_DATA, PORT133_DATA, PORT132_DATA,
+                       PORT131_DATA, PORT130_DATA, PORT129_DATA, PORT128_DATA,
+               }
+       },
+       { PINMUX_DATA_REG("PORTL191_160DR", 0xE6054014, 32) {
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0,            PORT166_DATA, PORT165_DATA, PORT164_DATA,
+                       PORT163_DATA, PORT162_DATA, PORT161_DATA, PORT160_DATA,
+               }
+       },
+       { PINMUX_DATA_REG("PORTD031_000DR", 0xE6055000, 32) {
+                       PORT31_DATA, PORT30_DATA, PORT29_DATA, PORT28_DATA,
+                       PORT27_DATA, PORT26_DATA, PORT25_DATA, PORT24_DATA,
+                       PORT23_DATA, PORT22_DATA, PORT21_DATA, PORT20_DATA,
+                       PORT19_DATA, PORT18_DATA, PORT17_DATA, PORT16_DATA,
+                       PORT15_DATA, PORT14_DATA, PORT13_DATA, PORT12_DATA,
+                       PORT11_DATA, PORT10_DATA, PORT9_DATA,  PORT8_DATA,
+                       PORT7_DATA,  PORT6_DATA,  PORT5_DATA,  PORT4_DATA,
+                       PORT3_DATA,  PORT2_DATA,  PORT1_DATA,  PORT0_DATA,
+               }
+       },
+       { PINMUX_DATA_REG("PORTD063_032DR", 0xE6055004, 32) {
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0, 0, 0, 0, 0, 0, 0, 0,
+                       0,           0,           PORT45_DATA, PORT44_DATA,
+                       PORT43_DATA, PORT42_DATA, PORT41_DATA, PORT40_DATA,
+                       PORT39_DATA, PORT38_DATA, PORT37_DATA, PORT36_DATA,
+                       PORT35_DATA, PORT34_DATA, PORT33_DATA, PORT32_DATA,
+               }
+       },
+       { PINMUX_DATA_REG("PORTR063_032DR", 0xE6056004, 32) {
+                       PORT63_DATA, PORT62_DATA, PORT61_DATA, PORT60_DATA,
+                       PORT59_DATA, PORT58_DATA, PORT57_DATA, PORT56_DATA,
+                       PORT55_DATA, PORT54_DATA, PORT53_DATA, PORT52_DATA,
+                       PORT51_DATA, PORT50_DATA, PORT49_DATA, PORT48_DATA,
+                       PORT47_DATA, PORT46_DATA, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+               }
+       },
+       { PINMUX_DATA_REG("PORTR095_064DR", 0xE6056008, 32) {
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       PORT75_DATA, PORT74_DATA, PORT73_DATA, PORT72_DATA,
+                       PORT71_DATA, PORT70_DATA, PORT69_DATA, PORT68_DATA,
+                       PORT67_DATA, PORT66_DATA, PORT65_DATA, PORT64_DATA,
+               }
+       },
+       { PINMUX_DATA_REG("PORTR191_160DR", 0xE6056014, 32) {
+                       0,            PORT190_DATA, PORT189_DATA, PORT188_DATA,
+                       PORT187_DATA, PORT186_DATA, PORT185_DATA, PORT184_DATA,
+                       PORT183_DATA, PORT182_DATA, PORT181_DATA, PORT180_DATA,
+                       PORT179_DATA, PORT178_DATA, PORT177_DATA, PORT176_DATA,
+                       PORT175_DATA, PORT174_DATA, PORT173_DATA, PORT172_DATA,
+                       PORT171_DATA, PORT170_DATA, PORT169_DATA, PORT168_DATA,
+                       PORT167_DATA, 0, 0, 0,
+                       0, 0, 0, 0,
+               }
+       },
+       { PINMUX_DATA_REG("PORTU127_096DR", 0xE605700C, 32) {
+                       0, 0, 0, 0,
+                       0, 0, 0, PORT120_DATA,
+                       PORT119_DATA, PORT118_DATA, PORT117_DATA, PORT116_DATA,
+                       PORT115_DATA, PORT114_DATA, PORT113_DATA, PORT112_DATA,
+                       PORT111_DATA, PORT110_DATA, PORT109_DATA, PORT108_DATA,
+                       PORT107_DATA, PORT106_DATA, PORT105_DATA, PORT104_DATA,
+                       PORT103_DATA, PORT102_DATA, PORT101_DATA, PORT100_DATA,
+                       0, 0, 0, 0,
+               }
+       },
+       { PINMUX_DATA_REG("PORTU159_128DR", 0xE6057010, 32) {
+                       0, 0, 0, 0,
+                       PORT155_DATA, PORT154_DATA, PORT153_DATA, PORT152_DATA,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+               }
+       },
+       { },
+};
+
+#define EXT_IRQ16L(n) evt2irq(0x200 + ((n) << 5))
+#define EXT_IRQ16H(n) evt2irq(0x3200 + (((n) - 16) << 5))
+static struct pinmux_irq pinmux_irqs[] = {
+       PINMUX_IRQ(EXT_IRQ16L(0), PORT6_FN0, PORT162_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(1), PORT12_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(2), PORT4_FN0, PORT5_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(3), PORT8_FN0, PORT16_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(4), PORT17_FN0, PORT163_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(5), PORT18_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(6), PORT39_FN0, PORT164_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(7), PORT40_FN0, PORT167_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(8), PORT41_FN0, PORT168_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(9), PORT42_FN0, PORT169_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(10), PORT65_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(11), PORT67_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(12), PORT80_FN0, PORT137_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(13), PORT81_FN0, PORT145_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(14), PORT82_FN0, PORT146_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(15), PORT83_FN0, PORT147_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(16), PORT84_FN0, PORT170_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(17), PORT85_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(18), PORT86_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(19), PORT87_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(20), PORT92_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(21), PORT93_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(22), PORT94_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(23), PORT95_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(24), PORT112_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(25), PORT119_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(26), PORT121_FN0, PORT172_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(27), PORT122_FN0, PORT180_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(28), PORT123_FN0, PORT181_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(29), PORT129_FN0, PORT182_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(30), PORT130_FN0, PORT183_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(31), PORT138_FN0, PORT184_FN0),
+};
+
+struct sh_pfc_soc_info sh7372_pinmux_info = {
+       .name = "sh7372_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .input_pd = { PINMUX_INPUT_PULLDOWN_BEGIN, PINMUX_INPUT_PULLDOWN_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PORT0,
+       .last_gpio = GPIO_FN_SDENC_DV_CLKI,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+
+       .gpio_irq = pinmux_irqs,
+       .gpio_irq_size = ARRAY_SIZE(pinmux_irqs),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh73a0.c b/drivers/pinctrl/sh-pfc/pfc-sh73a0.c
new file mode 100644 (file)
index 0000000..709008e
--- /dev/null
@@ -0,0 +1,2798 @@
+/*
+ * sh73a0 processor support - PFC hardware block
+ *
+ * Copyright (C) 2010 Renesas Solutions Corp.
+ * Copyright (C) 2010 NISHIMOTO Hiroki
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; version 2 of the
+ * License.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
+ */
+#include <linux/kernel.h>
+#include <mach/sh73a0.h>
+#include <mach/irqs.h>
+
+#include "sh_pfc.h"
+
+#define CPU_ALL_PORT(fn, pfx, sfx)                             \
+       PORT_10(fn, pfx,    sfx), PORT_10(fn, pfx##1, sfx),     \
+       PORT_10(fn, pfx##2, sfx), PORT_10(fn, pfx##3, sfx),     \
+       PORT_10(fn, pfx##4, sfx), PORT_10(fn, pfx##5, sfx),     \
+       PORT_10(fn, pfx##6, sfx), PORT_10(fn, pfx##7, sfx),     \
+       PORT_10(fn, pfx##8, sfx), PORT_10(fn, pfx##9, sfx),     \
+       PORT_10(fn, pfx##10, sfx),                              \
+       PORT_1(fn, pfx##110, sfx), PORT_1(fn, pfx##111, sfx),   \
+       PORT_1(fn, pfx##112, sfx), PORT_1(fn, pfx##113, sfx),   \
+       PORT_1(fn, pfx##114, sfx), PORT_1(fn, pfx##115, sfx),   \
+       PORT_1(fn, pfx##116, sfx), PORT_1(fn, pfx##117, sfx),   \
+       PORT_1(fn, pfx##118, sfx),                              \
+       PORT_1(fn, pfx##128, sfx), PORT_1(fn, pfx##129, sfx),   \
+       PORT_10(fn, pfx##13, sfx), PORT_10(fn, pfx##14, sfx),   \
+       PORT_10(fn, pfx##15, sfx),                              \
+       PORT_1(fn, pfx##160, sfx), PORT_1(fn, pfx##161, sfx),   \
+       PORT_1(fn, pfx##162, sfx), PORT_1(fn, pfx##163, sfx),   \
+       PORT_1(fn, pfx##164, sfx),                              \
+       PORT_1(fn, pfx##192, sfx), PORT_1(fn, pfx##193, sfx),   \
+       PORT_1(fn, pfx##194, sfx), PORT_1(fn, pfx##195, sfx),   \
+       PORT_1(fn, pfx##196, sfx), PORT_1(fn, pfx##197, sfx),   \
+       PORT_1(fn, pfx##198, sfx), PORT_1(fn, pfx##199, sfx),   \
+       PORT_10(fn, pfx##20, sfx), PORT_10(fn, pfx##21, sfx),   \
+       PORT_10(fn, pfx##22, sfx), PORT_10(fn, pfx##23, sfx),   \
+       PORT_10(fn, pfx##24, sfx), PORT_10(fn, pfx##25, sfx),   \
+       PORT_10(fn, pfx##26, sfx), PORT_10(fn, pfx##27, sfx),   \
+       PORT_1(fn, pfx##280, sfx), PORT_1(fn, pfx##281, sfx),   \
+       PORT_1(fn, pfx##282, sfx),                              \
+       PORT_1(fn, pfx##288, sfx), PORT_1(fn, pfx##289, sfx),   \
+       PORT_10(fn, pfx##29, sfx), PORT_10(fn, pfx##30, sfx)
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PORT_ALL(DATA),                 /* PORT0_DATA -> PORT309_DATA */
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PORT_ALL(IN),                   /* PORT0_IN -> PORT309_IN */
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PORT_ALL(IN_PU),                /* PORT0_IN_PU -> PORT309_IN_PU */
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_INPUT_PULLDOWN_BEGIN,
+       PORT_ALL(IN_PD),                /* PORT0_IN_PD -> PORT309_IN_PD */
+       PINMUX_INPUT_PULLDOWN_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PORT_ALL(OUT),                  /* PORT0_OUT -> PORT309_OUT */
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PORT_ALL(FN_IN),                /* PORT0_FN_IN -> PORT309_FN_IN */
+       PORT_ALL(FN_OUT),               /* PORT0_FN_OUT -> PORT309_FN_OUT */
+       PORT_ALL(FN0),                  /* PORT0_FN0 -> PORT309_FN0 */
+       PORT_ALL(FN1),                  /* PORT0_FN1 -> PORT309_FN1 */
+       PORT_ALL(FN2),                  /* PORT0_FN2 -> PORT309_FN2 */
+       PORT_ALL(FN3),                  /* PORT0_FN3 -> PORT309_FN3 */
+       PORT_ALL(FN4),                  /* PORT0_FN4 -> PORT309_FN4 */
+       PORT_ALL(FN5),                  /* PORT0_FN5 -> PORT309_FN5 */
+       PORT_ALL(FN6),                  /* PORT0_FN6 -> PORT309_FN6 */
+       PORT_ALL(FN7),                  /* PORT0_FN7 -> PORT309_FN7 */
+
+       MSEL2CR_MSEL19_0, MSEL2CR_MSEL19_1,
+       MSEL2CR_MSEL18_0, MSEL2CR_MSEL18_1,
+       MSEL2CR_MSEL17_0, MSEL2CR_MSEL17_1,
+       MSEL2CR_MSEL16_0, MSEL2CR_MSEL16_1,
+       MSEL2CR_MSEL14_0, MSEL2CR_MSEL14_1,
+       MSEL2CR_MSEL13_0, MSEL2CR_MSEL13_1,
+       MSEL2CR_MSEL12_0, MSEL2CR_MSEL12_1,
+       MSEL2CR_MSEL11_0, MSEL2CR_MSEL11_1,
+       MSEL2CR_MSEL10_0, MSEL2CR_MSEL10_1,
+       MSEL2CR_MSEL9_0, MSEL2CR_MSEL9_1,
+       MSEL2CR_MSEL8_0, MSEL2CR_MSEL8_1,
+       MSEL2CR_MSEL7_0, MSEL2CR_MSEL7_1,
+       MSEL2CR_MSEL6_0, MSEL2CR_MSEL6_1,
+       MSEL2CR_MSEL4_0, MSEL2CR_MSEL4_1,
+       MSEL2CR_MSEL5_0, MSEL2CR_MSEL5_1,
+       MSEL2CR_MSEL3_0, MSEL2CR_MSEL3_1,
+       MSEL2CR_MSEL2_0, MSEL2CR_MSEL2_1,
+       MSEL2CR_MSEL1_0, MSEL2CR_MSEL1_1,
+       MSEL2CR_MSEL0_0, MSEL2CR_MSEL0_1,
+       MSEL3CR_MSEL28_0, MSEL3CR_MSEL28_1,
+       MSEL3CR_MSEL15_0, MSEL3CR_MSEL15_1,
+       MSEL3CR_MSEL11_0, MSEL3CR_MSEL11_1,
+       MSEL3CR_MSEL9_0, MSEL3CR_MSEL9_1,
+       MSEL3CR_MSEL6_0, MSEL3CR_MSEL6_1,
+       MSEL3CR_MSEL2_0, MSEL3CR_MSEL2_1,
+       MSEL4CR_MSEL29_0, MSEL4CR_MSEL29_1,
+       MSEL4CR_MSEL27_0, MSEL4CR_MSEL27_1,
+       MSEL4CR_MSEL26_0, MSEL4CR_MSEL26_1,
+       MSEL4CR_MSEL22_0, MSEL4CR_MSEL22_1,
+       MSEL4CR_MSEL21_0, MSEL4CR_MSEL21_1,
+       MSEL4CR_MSEL20_0, MSEL4CR_MSEL20_1,
+       MSEL4CR_MSEL19_0, MSEL4CR_MSEL19_1,
+       MSEL4CR_MSEL15_0, MSEL4CR_MSEL15_1,
+       MSEL4CR_MSEL13_0, MSEL4CR_MSEL13_1,
+       MSEL4CR_MSEL12_0, MSEL4CR_MSEL12_1,
+       MSEL4CR_MSEL11_0, MSEL4CR_MSEL11_1,
+       MSEL4CR_MSEL10_0, MSEL4CR_MSEL10_1,
+       MSEL4CR_MSEL9_0, MSEL4CR_MSEL9_1,
+       MSEL4CR_MSEL8_0, MSEL4CR_MSEL8_1,
+       MSEL4CR_MSEL7_0, MSEL4CR_MSEL7_1,
+       MSEL4CR_MSEL4_0, MSEL4CR_MSEL4_1,
+       MSEL4CR_MSEL1_0, MSEL4CR_MSEL1_1,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       /* Hardware manual Table 25-1 (Function 0-7) */
+       VBUS_0_MARK,
+       GPI0_MARK,
+       GPI1_MARK,
+       GPI2_MARK,
+       GPI3_MARK,
+       GPI4_MARK,
+       GPI5_MARK,
+       GPI6_MARK,
+       GPI7_MARK,
+       SCIFA7_RXD_MARK,
+       SCIFA7_CTS__MARK,
+       GPO7_MARK, MFG0_OUT2_MARK,
+       GPO6_MARK, MFG1_OUT2_MARK,
+       GPO5_MARK, SCIFA0_SCK_MARK, FSICOSLDT3_MARK, PORT16_VIO_CKOR_MARK,
+       SCIFA0_TXD_MARK,
+       SCIFA7_TXD_MARK,
+       SCIFA7_RTS__MARK, PORT19_VIO_CKO2_MARK,
+       GPO0_MARK,
+       GPO1_MARK,
+       GPO2_MARK, STATUS0_MARK,
+       GPO3_MARK, STATUS1_MARK,
+       GPO4_MARK, STATUS2_MARK,
+       VINT_MARK,
+       TCKON_MARK,
+       XDVFS1_MARK, PORT27_I2C_SCL2_MARK, PORT27_I2C_SCL3_MARK, \
+       MFG0_OUT1_MARK, PORT27_IROUT_MARK,
+       XDVFS2_MARK, PORT28_I2C_SDA2_MARK, PORT28_I2C_SDA3_MARK, \
+       PORT28_TPU1TO1_MARK,
+       SIM_RST_MARK, PORT29_TPU1TO1_MARK,
+       SIM_CLK_MARK, PORT30_VIO_CKOR_MARK,
+       SIM_D_MARK, PORT31_IROUT_MARK,
+       SCIFA4_TXD_MARK,
+       SCIFA4_RXD_MARK, XWUP_MARK,
+       SCIFA4_RTS__MARK,
+       SCIFA4_CTS__MARK,
+       FSIBOBT_MARK, FSIBIBT_MARK,
+       FSIBOLR_MARK, FSIBILR_MARK,
+       FSIBOSLD_MARK,
+       FSIBISLD_MARK,
+       VACK_MARK,
+       XTAL1L_MARK,
+       SCIFA0_RTS__MARK, FSICOSLDT2_MARK,
+       SCIFA0_RXD_MARK,
+       SCIFA0_CTS__MARK, FSICOSLDT1_MARK,
+       FSICOBT_MARK, FSICIBT_MARK, FSIDOBT_MARK, FSIDIBT_MARK,
+       FSICOLR_MARK, FSICILR_MARK, FSIDOLR_MARK, FSIDILR_MARK,
+       FSICOSLD_MARK, PORT47_FSICSPDIF_MARK,
+       FSICISLD_MARK, FSIDISLD_MARK,
+       FSIACK_MARK, PORT49_IRDA_OUT_MARK, PORT49_IROUT_MARK, FSIAOMC_MARK,
+       FSIAOLR_MARK, BBIF2_TSYNC2_MARK, TPU2TO2_MARK, FSIAILR_MARK,
+
+       FSIAOBT_MARK, BBIF2_TSCK2_MARK, TPU2TO3_MARK, FSIAIBT_MARK,
+       FSIAOSLD_MARK, BBIF2_TXD2_MARK,
+       FSIASPDIF_MARK, PORT53_IRDA_IN_MARK, TPU3TO3_MARK, FSIBSPDIF_MARK, \
+       PORT53_FSICSPDIF_MARK,
+       FSIBCK_MARK, PORT54_IRDA_FIRSEL_MARK, TPU3TO2_MARK, FSIBOMC_MARK, \
+       FSICCK_MARK, FSICOMC_MARK,
+       FSIAISLD_MARK, TPU0TO0_MARK,
+       A0_MARK, BS__MARK,
+       A12_MARK, PORT58_KEYOUT7_MARK, TPU4TO2_MARK,
+       A13_MARK, PORT59_KEYOUT6_MARK, TPU0TO1_MARK,
+       A14_MARK, KEYOUT5_MARK,
+       A15_MARK, KEYOUT4_MARK,
+       A16_MARK, KEYOUT3_MARK, MSIOF0_SS1_MARK,
+       A17_MARK, KEYOUT2_MARK, MSIOF0_TSYNC_MARK,
+       A18_MARK, KEYOUT1_MARK, MSIOF0_TSCK_MARK,
+       A19_MARK, KEYOUT0_MARK, MSIOF0_TXD_MARK,
+       A20_MARK, KEYIN0_MARK, MSIOF0_RSCK_MARK,
+       A21_MARK, KEYIN1_MARK, MSIOF0_RSYNC_MARK,
+       A22_MARK, KEYIN2_MARK, MSIOF0_MCK0_MARK,
+       A23_MARK, KEYIN3_MARK, MSIOF0_MCK1_MARK,
+       A24_MARK, KEYIN4_MARK, MSIOF0_RXD_MARK,
+       A25_MARK, KEYIN5_MARK, MSIOF0_SS2_MARK,
+       A26_MARK, KEYIN6_MARK,
+       KEYIN7_MARK,
+       D0_NAF0_MARK,
+       D1_NAF1_MARK,
+       D2_NAF2_MARK,
+       D3_NAF3_MARK,
+       D4_NAF4_MARK,
+       D5_NAF5_MARK,
+       D6_NAF6_MARK,
+       D7_NAF7_MARK,
+       D8_NAF8_MARK,
+       D9_NAF9_MARK,
+       D10_NAF10_MARK,
+       D11_NAF11_MARK,
+       D12_NAF12_MARK,
+       D13_NAF13_MARK,
+       D14_NAF14_MARK,
+       D15_NAF15_MARK,
+       CS4__MARK,
+       CS5A__MARK, PORT91_RDWR_MARK,
+       CS5B__MARK, FCE1__MARK,
+       CS6B__MARK, DACK0_MARK,
+       FCE0__MARK, CS6A__MARK,
+       WAIT__MARK, DREQ0_MARK,
+       RD__FSC_MARK,
+       WE0__FWE_MARK, RDWR_FWE_MARK,
+       WE1__MARK,
+       FRB_MARK,
+       CKO_MARK,
+       NBRSTOUT__MARK,
+       NBRST__MARK,
+       BBIF2_TXD_MARK,
+       BBIF2_RXD_MARK,
+       BBIF2_SYNC_MARK,
+       BBIF2_SCK_MARK,
+       SCIFA3_CTS__MARK, MFG3_IN2_MARK,
+       SCIFA3_RXD_MARK, MFG3_IN1_MARK,
+       BBIF1_SS2_MARK, SCIFA3_RTS__MARK, MFG3_OUT1_MARK,
+       SCIFA3_TXD_MARK,
+       HSI_RX_DATA_MARK, BBIF1_RXD_MARK,
+       HSI_TX_WAKE_MARK, BBIF1_TSCK_MARK,
+       HSI_TX_DATA_MARK, BBIF1_TSYNC_MARK,
+       HSI_TX_READY_MARK, BBIF1_TXD_MARK,
+       HSI_RX_READY_MARK, BBIF1_RSCK_MARK, PORT115_I2C_SCL2_MARK, \
+       PORT115_I2C_SCL3_MARK,
+       HSI_RX_WAKE_MARK, BBIF1_RSYNC_MARK, PORT116_I2C_SDA2_MARK, \
+       PORT116_I2C_SDA3_MARK,
+       HSI_RX_FLAG_MARK, BBIF1_SS1_MARK, BBIF1_FLOW_MARK,
+       HSI_TX_FLAG_MARK,
+       VIO_VD_MARK, PORT128_LCD2VSYN_MARK, VIO2_VD_MARK, LCD2D0_MARK,
+
+       VIO_HD_MARK, PORT129_LCD2HSYN_MARK, PORT129_LCD2CS__MARK, \
+       VIO2_HD_MARK, LCD2D1_MARK,
+       VIO_D0_MARK, PORT130_MSIOF2_RXD_MARK, LCD2D10_MARK,
+       VIO_D1_MARK, PORT131_KEYOUT6_MARK, PORT131_MSIOF2_SS1_MARK, \
+       PORT131_KEYOUT11_MARK, LCD2D11_MARK,
+       VIO_D2_MARK, PORT132_KEYOUT7_MARK, PORT132_MSIOF2_SS2_MARK, \
+       PORT132_KEYOUT10_MARK, LCD2D12_MARK,
+       VIO_D3_MARK, MSIOF2_TSYNC_MARK, LCD2D13_MARK,
+       VIO_D4_MARK, MSIOF2_TXD_MARK, LCD2D14_MARK,
+       VIO_D5_MARK, MSIOF2_TSCK_MARK, LCD2D15_MARK,
+       VIO_D6_MARK, PORT136_KEYOUT8_MARK, LCD2D16_MARK,
+       VIO_D7_MARK, PORT137_KEYOUT9_MARK, LCD2D17_MARK,
+       VIO_D8_MARK, PORT138_KEYOUT8_MARK, VIO2_D0_MARK, LCD2D6_MARK,
+       VIO_D9_MARK, PORT139_KEYOUT9_MARK, VIO2_D1_MARK, LCD2D7_MARK,
+       VIO_D10_MARK, TPU0TO2_MARK, VIO2_D2_MARK, LCD2D8_MARK,
+       VIO_D11_MARK, TPU0TO3_MARK, VIO2_D3_MARK, LCD2D9_MARK,
+       VIO_D12_MARK, PORT142_KEYOUT10_MARK, VIO2_D4_MARK, LCD2D2_MARK,
+       VIO_D13_MARK, PORT143_KEYOUT11_MARK, PORT143_KEYOUT6_MARK, \
+       VIO2_D5_MARK, LCD2D3_MARK,
+       VIO_D14_MARK, PORT144_KEYOUT7_MARK, VIO2_D6_MARK, LCD2D4_MARK,
+       VIO_D15_MARK, TPU1TO3_MARK, PORT145_LCD2DISP_MARK, \
+       PORT145_LCD2RS_MARK, VIO2_D7_MARK, LCD2D5_MARK,
+       VIO_CLK_MARK, LCD2DCK_MARK, PORT146_LCD2WR__MARK, VIO2_CLK_MARK, \
+       LCD2D18_MARK,
+       VIO_FIELD_MARK, LCD2RD__MARK, VIO2_FIELD_MARK, LCD2D19_MARK,
+       VIO_CKO_MARK,
+       A27_MARK, PORT149_RDWR_MARK, MFG0_IN1_MARK, PORT149_KEYOUT9_MARK,
+       MFG0_IN2_MARK,
+       TS_SPSYNC3_MARK, MSIOF2_RSCK_MARK,
+       TS_SDAT3_MARK, MSIOF2_RSYNC_MARK,
+       TPU1TO2_MARK, TS_SDEN3_MARK, PORT153_MSIOF2_SS1_MARK,
+       SCIFA2_TXD1_MARK, MSIOF2_MCK0_MARK,
+       SCIFA2_RXD1_MARK, MSIOF2_MCK1_MARK,
+       SCIFA2_RTS1__MARK, PORT156_MSIOF2_SS2_MARK,
+       SCIFA2_CTS1__MARK, PORT157_MSIOF2_RXD_MARK,
+       DINT__MARK, SCIFA2_SCK1_MARK, TS_SCK3_MARK,
+       PORT159_SCIFB_SCK_MARK, PORT159_SCIFA5_SCK_MARK, NMI_MARK,
+       PORT160_SCIFB_TXD_MARK, PORT160_SCIFA5_TXD_MARK,
+       PORT161_SCIFB_CTS__MARK, PORT161_SCIFA5_CTS__MARK,
+       PORT162_SCIFB_RXD_MARK, PORT162_SCIFA5_RXD_MARK,
+       PORT163_SCIFB_RTS__MARK, PORT163_SCIFA5_RTS__MARK, TPU3TO0_MARK,
+       LCDD0_MARK,
+       LCDD1_MARK, PORT193_SCIFA5_CTS__MARK, BBIF2_TSYNC1_MARK,
+       LCDD2_MARK, PORT194_SCIFA5_RTS__MARK, BBIF2_TSCK1_MARK,
+       LCDD3_MARK, PORT195_SCIFA5_RXD_MARK, BBIF2_TXD1_MARK,
+       LCDD4_MARK, PORT196_SCIFA5_TXD_MARK,
+       LCDD5_MARK, PORT197_SCIFA5_SCK_MARK, MFG2_OUT2_MARK, TPU2TO1_MARK,
+       LCDD6_MARK,
+       LCDD7_MARK, TPU4TO1_MARK, MFG4_OUT2_MARK,
+       LCDD8_MARK, D16_MARK,
+       LCDD9_MARK, D17_MARK,
+       LCDD10_MARK, D18_MARK,
+       LCDD11_MARK, D19_MARK,
+       LCDD12_MARK, D20_MARK,
+       LCDD13_MARK, D21_MARK,
+       LCDD14_MARK, D22_MARK,
+       LCDD15_MARK, PORT207_MSIOF0L_SS1_MARK, D23_MARK,
+       LCDD16_MARK, PORT208_MSIOF0L_SS2_MARK, D24_MARK,
+       LCDD17_MARK, D25_MARK,
+       LCDD18_MARK, DREQ2_MARK, PORT210_MSIOF0L_SS1_MARK, D26_MARK,
+       LCDD19_MARK, PORT211_MSIOF0L_SS2_MARK, D27_MARK,
+       LCDD20_MARK, TS_SPSYNC1_MARK, MSIOF0L_MCK0_MARK, D28_MARK,
+       LCDD21_MARK, TS_SDAT1_MARK, MSIOF0L_MCK1_MARK, D29_MARK,
+       LCDD22_MARK, TS_SDEN1_MARK, MSIOF0L_RSCK_MARK, D30_MARK,
+       LCDD23_MARK, TS_SCK1_MARK, MSIOF0L_RSYNC_MARK, D31_MARK,
+       LCDDCK_MARK, LCDWR__MARK,
+       LCDRD__MARK, DACK2_MARK, PORT217_LCD2RS_MARK, MSIOF0L_TSYNC_MARK, \
+       VIO2_FIELD3_MARK, PORT217_LCD2DISP_MARK,
+       LCDHSYN_MARK, LCDCS__MARK, LCDCS2__MARK, DACK3_MARK, \
+       PORT218_VIO_CKOR_MARK,
+       LCDDISP_MARK, LCDRS_MARK, PORT219_LCD2WR__MARK, DREQ3_MARK, \
+       MSIOF0L_TSCK_MARK, VIO2_CLK3_MARK, LCD2DCK_2_MARK,
+       LCDVSYN_MARK, LCDVSYN2_MARK,
+       LCDLCLK_MARK, DREQ1_MARK, PORT221_LCD2CS__MARK, PWEN_MARK, \
+       MSIOF0L_RXD_MARK, VIO2_HD3_MARK, PORT221_LCD2HSYN_MARK,
+       LCDDON_MARK, LCDDON2_MARK, DACK1_MARK, OVCN_MARK, MSIOF0L_TXD_MARK, \
+       VIO2_VD3_MARK, PORT222_LCD2VSYN_MARK,
+
+       SCIFA1_TXD_MARK, OVCN2_MARK,
+       EXTLP_MARK, SCIFA1_SCK_MARK, PORT226_VIO_CKO2_MARK,
+       SCIFA1_RTS__MARK, IDIN_MARK,
+       SCIFA1_RXD_MARK,
+       SCIFA1_CTS__MARK, MFG1_IN1_MARK,
+       MSIOF1_TXD_MARK, SCIFA2_TXD2_MARK,
+       MSIOF1_TSYNC_MARK, SCIFA2_CTS2__MARK,
+       MSIOF1_TSCK_MARK, SCIFA2_SCK2_MARK,
+       MSIOF1_RXD_MARK, SCIFA2_RXD2_MARK,
+       MSIOF1_RSCK_MARK, SCIFA2_RTS2__MARK, VIO2_CLK2_MARK, LCD2D20_MARK,
+       MSIOF1_RSYNC_MARK, MFG1_IN2_MARK, VIO2_VD2_MARK, LCD2D21_MARK,
+       MSIOF1_MCK0_MARK, PORT236_I2C_SDA2_MARK,
+       MSIOF1_MCK1_MARK, PORT237_I2C_SCL2_MARK,
+       MSIOF1_SS1_MARK, VIO2_FIELD2_MARK, LCD2D22_MARK,
+       MSIOF1_SS2_MARK, VIO2_HD2_MARK, LCD2D23_MARK,
+       SCIFA6_TXD_MARK,
+       PORT241_IRDA_OUT_MARK, PORT241_IROUT_MARK, MFG4_OUT1_MARK, TPU4TO0_MARK,
+       PORT242_IRDA_IN_MARK, MFG4_IN2_MARK,
+       PORT243_IRDA_FIRSEL_MARK, PORT243_VIO_CKO2_MARK,
+       PORT244_SCIFA5_CTS__MARK, MFG2_IN1_MARK, PORT244_SCIFB_CTS__MARK, \
+       MSIOF2R_RXD_MARK,
+       PORT245_SCIFA5_RTS__MARK, MFG2_IN2_MARK, PORT245_SCIFB_RTS__MARK, \
+       MSIOF2R_TXD_MARK,
+       PORT246_SCIFA5_RXD_MARK, MFG1_OUT1_MARK, PORT246_SCIFB_RXD_MARK, \
+       TPU1TO0_MARK,
+       PORT247_SCIFA5_TXD_MARK, MFG3_OUT2_MARK, PORT247_SCIFB_TXD_MARK, \
+       TPU3TO1_MARK,
+       PORT248_SCIFA5_SCK_MARK, MFG2_OUT1_MARK, PORT248_SCIFB_SCK_MARK, \
+       TPU2TO0_MARK, PORT248_I2C_SCL3_MARK, MSIOF2R_TSCK_MARK,
+       PORT249_IROUT_MARK, MFG4_IN1_MARK, PORT249_I2C_SDA3_MARK, \
+       MSIOF2R_TSYNC_MARK,
+       SDHICLK0_MARK,
+       SDHICD0_MARK,
+       SDHID0_0_MARK,
+       SDHID0_1_MARK,
+       SDHID0_2_MARK,
+       SDHID0_3_MARK,
+       SDHICMD0_MARK,
+       SDHIWP0_MARK,
+       SDHICLK1_MARK,
+       SDHID1_0_MARK, TS_SPSYNC2_MARK,
+       SDHID1_1_MARK, TS_SDAT2_MARK,
+       SDHID1_2_MARK, TS_SDEN2_MARK,
+       SDHID1_3_MARK, TS_SCK2_MARK,
+       SDHICMD1_MARK,
+       SDHICLK2_MARK,
+       SDHID2_0_MARK, TS_SPSYNC4_MARK,
+       SDHID2_1_MARK, TS_SDAT4_MARK,
+       SDHID2_2_MARK, TS_SDEN4_MARK,
+       SDHID2_3_MARK, TS_SCK4_MARK,
+       SDHICMD2_MARK,
+       MMCCLK0_MARK,
+       MMCD0_0_MARK,
+       MMCD0_1_MARK,
+       MMCD0_2_MARK,
+       MMCD0_3_MARK,
+       MMCD0_4_MARK, TS_SPSYNC5_MARK,
+       MMCD0_5_MARK, TS_SDAT5_MARK,
+       MMCD0_6_MARK, TS_SDEN5_MARK,
+       MMCD0_7_MARK, TS_SCK5_MARK,
+       MMCCMD0_MARK,
+       RESETOUTS__MARK, EXTAL2OUT_MARK,
+       MCP_WAIT__MCP_FRB_MARK,
+       MCP_CKO_MARK, MMCCLK1_MARK,
+       MCP_D15_MCP_NAF15_MARK,
+       MCP_D14_MCP_NAF14_MARK,
+       MCP_D13_MCP_NAF13_MARK,
+       MCP_D12_MCP_NAF12_MARK,
+       MCP_D11_MCP_NAF11_MARK,
+       MCP_D10_MCP_NAF10_MARK,
+       MCP_D9_MCP_NAF9_MARK,
+       MCP_D8_MCP_NAF8_MARK, MMCCMD1_MARK,
+       MCP_D7_MCP_NAF7_MARK, MMCD1_7_MARK,
+
+       MCP_D6_MCP_NAF6_MARK, MMCD1_6_MARK,
+       MCP_D5_MCP_NAF5_MARK, MMCD1_5_MARK,
+       MCP_D4_MCP_NAF4_MARK, MMCD1_4_MARK,
+       MCP_D3_MCP_NAF3_MARK, MMCD1_3_MARK,
+       MCP_D2_MCP_NAF2_MARK, MMCD1_2_MARK,
+       MCP_D1_MCP_NAF1_MARK, MMCD1_1_MARK,
+       MCP_D0_MCP_NAF0_MARK, MMCD1_0_MARK,
+       MCP_NBRSTOUT__MARK,
+       MCP_WE0__MCP_FWE_MARK, MCP_RDWR_MCP_FWE_MARK,
+
+       /* MSEL2 special cases */
+       TSIF2_TS_XX1_MARK,
+       TSIF2_TS_XX2_MARK,
+       TSIF2_TS_XX3_MARK,
+       TSIF2_TS_XX4_MARK,
+       TSIF2_TS_XX5_MARK,
+       TSIF1_TS_XX1_MARK,
+       TSIF1_TS_XX2_MARK,
+       TSIF1_TS_XX3_MARK,
+       TSIF1_TS_XX4_MARK,
+       TSIF1_TS_XX5_MARK,
+       TSIF0_TS_XX1_MARK,
+       TSIF0_TS_XX2_MARK,
+       TSIF0_TS_XX3_MARK,
+       TSIF0_TS_XX4_MARK,
+       TSIF0_TS_XX5_MARK,
+       MST1_TS_XX1_MARK,
+       MST1_TS_XX2_MARK,
+       MST1_TS_XX3_MARK,
+       MST1_TS_XX4_MARK,
+       MST1_TS_XX5_MARK,
+       MST0_TS_XX1_MARK,
+       MST0_TS_XX2_MARK,
+       MST0_TS_XX3_MARK,
+       MST0_TS_XX4_MARK,
+       MST0_TS_XX5_MARK,
+
+       /* MSEL3 special cases */
+       SDHI0_VCCQ_MC0_ON_MARK,
+       SDHI0_VCCQ_MC0_OFF_MARK,
+       DEBUG_MON_VIO_MARK,
+       DEBUG_MON_LCDD_MARK,
+       LCDC_LCDC0_MARK,
+       LCDC_LCDC1_MARK,
+
+       /* MSEL4 special cases */
+       IRQ9_MEM_INT_MARK,
+       IRQ9_MCP_INT_MARK,
+       A11_MARK,
+       KEYOUT8_MARK,
+       TPU4TO3_MARK,
+       RESETA_N_PU_ON_MARK,
+       RESETA_N_PU_OFF_MARK,
+       EDBGREQ_PD_MARK,
+       EDBGREQ_PU_MARK,
+
+       /* Functions with pull-ups */
+       KEYIN0_PU_MARK,
+       KEYIN1_PU_MARK,
+       KEYIN2_PU_MARK,
+       KEYIN3_PU_MARK,
+       KEYIN4_PU_MARK,
+       KEYIN5_PU_MARK,
+       KEYIN6_PU_MARK,
+       KEYIN7_PU_MARK,
+       SDHICD0_PU_MARK,
+       SDHID0_0_PU_MARK,
+       SDHID0_1_PU_MARK,
+       SDHID0_2_PU_MARK,
+       SDHID0_3_PU_MARK,
+       SDHICMD0_PU_MARK,
+       SDHIWP0_PU_MARK,
+       SDHID1_0_PU_MARK,
+       SDHID1_1_PU_MARK,
+       SDHID1_2_PU_MARK,
+       SDHID1_3_PU_MARK,
+       SDHICMD1_PU_MARK,
+       SDHID2_0_PU_MARK,
+       SDHID2_1_PU_MARK,
+       SDHID2_2_PU_MARK,
+       SDHID2_3_PU_MARK,
+       SDHICMD2_PU_MARK,
+       MMCCMD0_PU_MARK,
+       MMCCMD1_PU_MARK,
+       MMCD0_0_PU_MARK,
+       MMCD0_1_PU_MARK,
+       MMCD0_2_PU_MARK,
+       MMCD0_3_PU_MARK,
+       MMCD0_4_PU_MARK,
+       MMCD0_5_PU_MARK,
+       MMCD0_6_PU_MARK,
+       MMCD0_7_PU_MARK,
+       FSIBISLD_PU_MARK,
+       FSIACK_PU_MARK,
+       FSIAILR_PU_MARK,
+       FSIAIBT_PU_MARK,
+       FSIAISLD_PU_MARK,
+
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       /* specify valid pin states for each pin in GPIO mode */
+
+       /* Table 25-1 (I/O and Pull U/D) */
+       PORT_DATA_I_PD(0),
+       PORT_DATA_I_PU(1),
+       PORT_DATA_I_PU(2),
+       PORT_DATA_I_PU(3),
+       PORT_DATA_I_PU(4),
+       PORT_DATA_I_PU(5),
+       PORT_DATA_I_PU(6),
+       PORT_DATA_I_PU(7),
+       PORT_DATA_I_PU(8),
+       PORT_DATA_I_PD(9),
+       PORT_DATA_I_PD(10),
+       PORT_DATA_I_PU_PD(11),
+       PORT_DATA_IO_PU_PD(12),
+       PORT_DATA_IO_PU_PD(13),
+       PORT_DATA_IO_PU_PD(14),
+       PORT_DATA_IO_PU_PD(15),
+       PORT_DATA_IO_PD(16),
+       PORT_DATA_IO_PD(17),
+       PORT_DATA_IO_PU(18),
+       PORT_DATA_IO_PU(19),
+       PORT_DATA_O(20),
+       PORT_DATA_O(21),
+       PORT_DATA_O(22),
+       PORT_DATA_O(23),
+       PORT_DATA_O(24),
+       PORT_DATA_I_PD(25),
+       PORT_DATA_I_PD(26),
+       PORT_DATA_IO_PU(27),
+       PORT_DATA_IO_PU(28),
+       PORT_DATA_IO_PD(29),
+       PORT_DATA_IO_PD(30),
+       PORT_DATA_IO_PU(31),
+       PORT_DATA_IO_PD(32),
+       PORT_DATA_I_PU_PD(33),
+       PORT_DATA_IO_PD(34),
+       PORT_DATA_I_PU_PD(35),
+       PORT_DATA_IO_PD(36),
+       PORT_DATA_IO(37),
+       PORT_DATA_O(38),
+       PORT_DATA_I_PU(39),
+       PORT_DATA_I_PU_PD(40),
+       PORT_DATA_O(41),
+       PORT_DATA_IO_PD(42),
+       PORT_DATA_IO_PU_PD(43),
+       PORT_DATA_IO_PU_PD(44),
+       PORT_DATA_IO_PD(45),
+       PORT_DATA_IO_PD(46),
+       PORT_DATA_IO_PD(47),
+       PORT_DATA_I_PD(48),
+       PORT_DATA_IO_PU_PD(49),
+       PORT_DATA_IO_PD(50),
+
+       PORT_DATA_IO_PD(51),
+       PORT_DATA_O(52),
+       PORT_DATA_IO_PU_PD(53),
+       PORT_DATA_IO_PU_PD(54),
+       PORT_DATA_IO_PD(55),
+       PORT_DATA_I_PU_PD(56),
+       PORT_DATA_IO(57),
+       PORT_DATA_IO(58),
+       PORT_DATA_IO(59),
+       PORT_DATA_IO(60),
+       PORT_DATA_IO(61),
+       PORT_DATA_IO_PD(62),
+       PORT_DATA_IO_PD(63),
+       PORT_DATA_IO_PU_PD(64),
+       PORT_DATA_IO_PD(65),
+       PORT_DATA_IO_PU_PD(66),
+       PORT_DATA_IO_PU_PD(67),
+       PORT_DATA_IO_PU_PD(68),
+       PORT_DATA_IO_PU_PD(69),
+       PORT_DATA_IO_PU_PD(70),
+       PORT_DATA_IO_PU_PD(71),
+       PORT_DATA_IO_PU_PD(72),
+       PORT_DATA_I_PU_PD(73),
+       PORT_DATA_IO_PU(74),
+       PORT_DATA_IO_PU(75),
+       PORT_DATA_IO_PU(76),
+       PORT_DATA_IO_PU(77),
+       PORT_DATA_IO_PU(78),
+       PORT_DATA_IO_PU(79),
+       PORT_DATA_IO_PU(80),
+       PORT_DATA_IO_PU(81),
+       PORT_DATA_IO_PU(82),
+       PORT_DATA_IO_PU(83),
+       PORT_DATA_IO_PU(84),
+       PORT_DATA_IO_PU(85),
+       PORT_DATA_IO_PU(86),
+       PORT_DATA_IO_PU(87),
+       PORT_DATA_IO_PU(88),
+       PORT_DATA_IO_PU(89),
+       PORT_DATA_O(90),
+       PORT_DATA_IO_PU(91),
+       PORT_DATA_O(92),
+       PORT_DATA_IO_PU(93),
+       PORT_DATA_O(94),
+       PORT_DATA_I_PU_PD(95),
+       PORT_DATA_IO(96),
+       PORT_DATA_IO(97),
+       PORT_DATA_IO(98),
+       PORT_DATA_I_PU(99),
+       PORT_DATA_O(100),
+       PORT_DATA_O(101),
+       PORT_DATA_I_PU(102),
+       PORT_DATA_IO_PD(103),
+       PORT_DATA_I_PU_PD(104),
+       PORT_DATA_I_PD(105),
+       PORT_DATA_I_PD(106),
+       PORT_DATA_I_PU_PD(107),
+       PORT_DATA_I_PU_PD(108),
+       PORT_DATA_IO_PD(109),
+       PORT_DATA_IO_PD(110),
+       PORT_DATA_IO_PU_PD(111),
+       PORT_DATA_IO_PU_PD(112),
+       PORT_DATA_IO_PU_PD(113),
+       PORT_DATA_IO_PD(114),
+       PORT_DATA_IO_PU(115),
+       PORT_DATA_IO_PU(116),
+       PORT_DATA_IO_PU_PD(117),
+       PORT_DATA_IO_PU_PD(118),
+       PORT_DATA_IO_PD(128),
+
+       PORT_DATA_IO_PD(129),
+       PORT_DATA_IO_PU_PD(130),
+       PORT_DATA_IO_PD(131),
+       PORT_DATA_IO_PD(132),
+       PORT_DATA_IO_PD(133),
+       PORT_DATA_IO_PU_PD(134),
+       PORT_DATA_IO_PU_PD(135),
+       PORT_DATA_IO_PU_PD(136),
+       PORT_DATA_IO_PU_PD(137),
+       PORT_DATA_IO_PD(138),
+       PORT_DATA_IO_PD(139),
+       PORT_DATA_IO_PD(140),
+       PORT_DATA_IO_PD(141),
+       PORT_DATA_IO_PD(142),
+       PORT_DATA_IO_PD(143),
+       PORT_DATA_IO_PU_PD(144),
+       PORT_DATA_IO_PD(145),
+       PORT_DATA_IO_PU_PD(146),
+       PORT_DATA_IO_PU_PD(147),
+       PORT_DATA_IO_PU_PD(148),
+       PORT_DATA_IO_PU_PD(149),
+       PORT_DATA_I_PU_PD(150),
+       PORT_DATA_IO_PU_PD(151),
+       PORT_DATA_IO_PU_PD(152),
+       PORT_DATA_IO_PD(153),
+       PORT_DATA_IO_PD(154),
+       PORT_DATA_I_PU_PD(155),
+       PORT_DATA_IO_PU_PD(156),
+       PORT_DATA_I_PD(157),
+       PORT_DATA_IO_PD(158),
+       PORT_DATA_IO_PU_PD(159),
+       PORT_DATA_IO_PU_PD(160),
+       PORT_DATA_I_PU_PD(161),
+       PORT_DATA_I_PU_PD(162),
+       PORT_DATA_IO_PU_PD(163),
+       PORT_DATA_I_PU_PD(164),
+       PORT_DATA_IO_PD(192),
+       PORT_DATA_IO_PU_PD(193),
+       PORT_DATA_IO_PD(194),
+       PORT_DATA_IO_PU_PD(195),
+       PORT_DATA_IO_PD(196),
+       PORT_DATA_IO_PD(197),
+       PORT_DATA_IO_PD(198),
+       PORT_DATA_IO_PD(199),
+       PORT_DATA_IO_PU_PD(200),
+       PORT_DATA_IO_PU_PD(201),
+       PORT_DATA_IO_PU_PD(202),
+       PORT_DATA_IO_PU_PD(203),
+       PORT_DATA_IO_PU_PD(204),
+       PORT_DATA_IO_PU_PD(205),
+       PORT_DATA_IO_PU_PD(206),
+       PORT_DATA_IO_PD(207),
+       PORT_DATA_IO_PD(208),
+       PORT_DATA_IO_PD(209),
+       PORT_DATA_IO_PD(210),
+       PORT_DATA_IO_PD(211),
+       PORT_DATA_IO_PD(212),
+       PORT_DATA_IO_PD(213),
+       PORT_DATA_IO_PU_PD(214),
+       PORT_DATA_IO_PU_PD(215),
+       PORT_DATA_IO_PD(216),
+       PORT_DATA_IO_PD(217),
+       PORT_DATA_O(218),
+       PORT_DATA_IO_PD(219),
+       PORT_DATA_IO_PD(220),
+       PORT_DATA_IO_PU_PD(221),
+       PORT_DATA_IO_PU_PD(222),
+       PORT_DATA_I_PU_PD(223),
+       PORT_DATA_I_PU_PD(224),
+
+       PORT_DATA_IO_PU_PD(225),
+       PORT_DATA_O(226),
+       PORT_DATA_IO_PU_PD(227),
+       PORT_DATA_I_PU_PD(228),
+       PORT_DATA_I_PD(229),
+       PORT_DATA_IO(230),
+       PORT_DATA_IO_PU_PD(231),
+       PORT_DATA_IO_PU_PD(232),
+       PORT_DATA_I_PU_PD(233),
+       PORT_DATA_IO_PU_PD(234),
+       PORT_DATA_IO_PU_PD(235),
+       PORT_DATA_IO_PU_PD(236),
+       PORT_DATA_IO_PD(237),
+       PORT_DATA_IO_PU_PD(238),
+       PORT_DATA_IO_PU_PD(239),
+       PORT_DATA_IO_PU_PD(240),
+       PORT_DATA_O(241),
+       PORT_DATA_I_PD(242),
+       PORT_DATA_IO_PU_PD(243),
+       PORT_DATA_IO_PU_PD(244),
+       PORT_DATA_IO_PU_PD(245),
+       PORT_DATA_IO_PU_PD(246),
+       PORT_DATA_IO_PU_PD(247),
+       PORT_DATA_IO_PU_PD(248),
+       PORT_DATA_IO_PU_PD(249),
+       PORT_DATA_IO_PU_PD(250),
+       PORT_DATA_IO_PU_PD(251),
+       PORT_DATA_IO_PU_PD(252),
+       PORT_DATA_IO_PU_PD(253),
+       PORT_DATA_IO_PU_PD(254),
+       PORT_DATA_IO_PU_PD(255),
+       PORT_DATA_IO_PU_PD(256),
+       PORT_DATA_IO_PU_PD(257),
+       PORT_DATA_IO_PU_PD(258),
+       PORT_DATA_IO_PU_PD(259),
+       PORT_DATA_IO_PU_PD(260),
+       PORT_DATA_IO_PU_PD(261),
+       PORT_DATA_IO_PU_PD(262),
+       PORT_DATA_IO_PU_PD(263),
+       PORT_DATA_IO_PU_PD(264),
+       PORT_DATA_IO_PU_PD(265),
+       PORT_DATA_IO_PU_PD(266),
+       PORT_DATA_IO_PU_PD(267),
+       PORT_DATA_IO_PU_PD(268),
+       PORT_DATA_IO_PU_PD(269),
+       PORT_DATA_IO_PU_PD(270),
+       PORT_DATA_IO_PU_PD(271),
+       PORT_DATA_IO_PU_PD(272),
+       PORT_DATA_IO_PU_PD(273),
+       PORT_DATA_IO_PU_PD(274),
+       PORT_DATA_IO_PU_PD(275),
+       PORT_DATA_IO_PU_PD(276),
+       PORT_DATA_IO_PU_PD(277),
+       PORT_DATA_IO_PU_PD(278),
+       PORT_DATA_IO_PU_PD(279),
+       PORT_DATA_IO_PU_PD(280),
+       PORT_DATA_O(281),
+       PORT_DATA_O(282),
+       PORT_DATA_I_PU(288),
+       PORT_DATA_IO_PU_PD(289),
+       PORT_DATA_IO_PU_PD(290),
+       PORT_DATA_IO_PU_PD(291),
+       PORT_DATA_IO_PU_PD(292),
+       PORT_DATA_IO_PU_PD(293),
+       PORT_DATA_IO_PU_PD(294),
+       PORT_DATA_IO_PU_PD(295),
+       PORT_DATA_IO_PU_PD(296),
+       PORT_DATA_IO_PU_PD(297),
+       PORT_DATA_IO_PU_PD(298),
+
+       PORT_DATA_IO_PU_PD(299),
+       PORT_DATA_IO_PU_PD(300),
+       PORT_DATA_IO_PU_PD(301),
+       PORT_DATA_IO_PU_PD(302),
+       PORT_DATA_IO_PU_PD(303),
+       PORT_DATA_IO_PU_PD(304),
+       PORT_DATA_IO_PU_PD(305),
+       PORT_DATA_O(306),
+       PORT_DATA_O(307),
+       PORT_DATA_I_PU(308),
+       PORT_DATA_O(309),
+
+       /* Table 25-1 (Function 0-7) */
+       PINMUX_DATA(VBUS_0_MARK, PORT0_FN1),
+       PINMUX_DATA(GPI0_MARK, PORT1_FN1),
+       PINMUX_DATA(GPI1_MARK, PORT2_FN1),
+       PINMUX_DATA(GPI2_MARK, PORT3_FN1),
+       PINMUX_DATA(GPI3_MARK, PORT4_FN1),
+       PINMUX_DATA(GPI4_MARK, PORT5_FN1),
+       PINMUX_DATA(GPI5_MARK, PORT6_FN1),
+       PINMUX_DATA(GPI6_MARK, PORT7_FN1),
+       PINMUX_DATA(GPI7_MARK, PORT8_FN1),
+       PINMUX_DATA(SCIFA7_RXD_MARK, PORT12_FN2),
+       PINMUX_DATA(SCIFA7_CTS__MARK, PORT13_FN2),
+       PINMUX_DATA(GPO7_MARK, PORT14_FN1), \
+       PINMUX_DATA(MFG0_OUT2_MARK, PORT14_FN4),
+       PINMUX_DATA(GPO6_MARK, PORT15_FN1), \
+       PINMUX_DATA(MFG1_OUT2_MARK, PORT15_FN4),
+       PINMUX_DATA(GPO5_MARK, PORT16_FN1), \
+       PINMUX_DATA(SCIFA0_SCK_MARK, PORT16_FN2), \
+       PINMUX_DATA(FSICOSLDT3_MARK, PORT16_FN3), \
+       PINMUX_DATA(PORT16_VIO_CKOR_MARK, PORT16_FN4),
+       PINMUX_DATA(SCIFA0_TXD_MARK, PORT17_FN2),
+       PINMUX_DATA(SCIFA7_TXD_MARK, PORT18_FN2),
+       PINMUX_DATA(SCIFA7_RTS__MARK, PORT19_FN2), \
+       PINMUX_DATA(PORT19_VIO_CKO2_MARK, PORT19_FN3),
+       PINMUX_DATA(GPO0_MARK, PORT20_FN1),
+       PINMUX_DATA(GPO1_MARK, PORT21_FN1),
+       PINMUX_DATA(GPO2_MARK, PORT22_FN1), \
+       PINMUX_DATA(STATUS0_MARK, PORT22_FN2),
+       PINMUX_DATA(GPO3_MARK, PORT23_FN1), \
+       PINMUX_DATA(STATUS1_MARK, PORT23_FN2),
+       PINMUX_DATA(GPO4_MARK, PORT24_FN1), \
+       PINMUX_DATA(STATUS2_MARK, PORT24_FN2),
+       PINMUX_DATA(VINT_MARK, PORT25_FN1),
+       PINMUX_DATA(TCKON_MARK, PORT26_FN1),
+       PINMUX_DATA(XDVFS1_MARK, PORT27_FN1), \
+       PINMUX_DATA(PORT27_I2C_SCL2_MARK, PORT27_FN2, MSEL2CR_MSEL17_0,
+               MSEL2CR_MSEL16_1), \
+       PINMUX_DATA(PORT27_I2C_SCL3_MARK, PORT27_FN3, MSEL2CR_MSEL19_0,
+               MSEL2CR_MSEL18_1), \
+       PINMUX_DATA(MFG0_OUT1_MARK, PORT27_FN4), \
+       PINMUX_DATA(PORT27_IROUT_MARK, PORT27_FN7),
+       PINMUX_DATA(XDVFS2_MARK, PORT28_FN1), \
+       PINMUX_DATA(PORT28_I2C_SDA2_MARK, PORT28_FN2, MSEL2CR_MSEL17_0,
+               MSEL2CR_MSEL16_1), \
+       PINMUX_DATA(PORT28_I2C_SDA3_MARK, PORT28_FN3, MSEL2CR_MSEL19_0,
+               MSEL2CR_MSEL18_1), \
+       PINMUX_DATA(PORT28_TPU1TO1_MARK, PORT28_FN7),
+       PINMUX_DATA(SIM_RST_MARK, PORT29_FN1), \
+       PINMUX_DATA(PORT29_TPU1TO1_MARK, PORT29_FN4),
+       PINMUX_DATA(SIM_CLK_MARK, PORT30_FN1), \
+       PINMUX_DATA(PORT30_VIO_CKOR_MARK, PORT30_FN4),
+       PINMUX_DATA(SIM_D_MARK, PORT31_FN1), \
+       PINMUX_DATA(PORT31_IROUT_MARK, PORT31_FN4),
+       PINMUX_DATA(SCIFA4_TXD_MARK, PORT32_FN2),
+       PINMUX_DATA(SCIFA4_RXD_MARK, PORT33_FN2), \
+       PINMUX_DATA(XWUP_MARK, PORT33_FN3),
+       PINMUX_DATA(SCIFA4_RTS__MARK, PORT34_FN2),
+       PINMUX_DATA(SCIFA4_CTS__MARK, PORT35_FN2),
+       PINMUX_DATA(FSIBOBT_MARK, PORT36_FN1), \
+       PINMUX_DATA(FSIBIBT_MARK, PORT36_FN2),
+       PINMUX_DATA(FSIBOLR_MARK, PORT37_FN1), \
+       PINMUX_DATA(FSIBILR_MARK, PORT37_FN2),
+       PINMUX_DATA(FSIBOSLD_MARK, PORT38_FN1),
+       PINMUX_DATA(FSIBISLD_MARK, PORT39_FN1),
+       PINMUX_DATA(VACK_MARK, PORT40_FN1),
+       PINMUX_DATA(XTAL1L_MARK, PORT41_FN1),
+       PINMUX_DATA(SCIFA0_RTS__MARK, PORT42_FN2), \
+       PINMUX_DATA(FSICOSLDT2_MARK, PORT42_FN3),
+       PINMUX_DATA(SCIFA0_RXD_MARK, PORT43_FN2),
+       PINMUX_DATA(SCIFA0_CTS__MARK, PORT44_FN2), \
+       PINMUX_DATA(FSICOSLDT1_MARK, PORT44_FN3),
+       PINMUX_DATA(FSICOBT_MARK, PORT45_FN1), \
+       PINMUX_DATA(FSICIBT_MARK, PORT45_FN2), \
+       PINMUX_DATA(FSIDOBT_MARK, PORT45_FN3), \
+       PINMUX_DATA(FSIDIBT_MARK, PORT45_FN4),
+       PINMUX_DATA(FSICOLR_MARK, PORT46_FN1), \
+       PINMUX_DATA(FSICILR_MARK, PORT46_FN2), \
+       PINMUX_DATA(FSIDOLR_MARK, PORT46_FN3), \
+       PINMUX_DATA(FSIDILR_MARK, PORT46_FN4),
+       PINMUX_DATA(FSICOSLD_MARK, PORT47_FN1), \
+       PINMUX_DATA(PORT47_FSICSPDIF_MARK, PORT47_FN2),
+       PINMUX_DATA(FSICISLD_MARK, PORT48_FN1), \
+       PINMUX_DATA(FSIDISLD_MARK, PORT48_FN3),
+       PINMUX_DATA(FSIACK_MARK, PORT49_FN1), \
+       PINMUX_DATA(PORT49_IRDA_OUT_MARK, PORT49_FN2, MSEL4CR_MSEL19_1), \
+       PINMUX_DATA(PORT49_IROUT_MARK, PORT49_FN4), \
+       PINMUX_DATA(FSIAOMC_MARK, PORT49_FN5),
+       PINMUX_DATA(FSIAOLR_MARK, PORT50_FN1), \
+       PINMUX_DATA(BBIF2_TSYNC2_MARK, PORT50_FN2), \
+       PINMUX_DATA(TPU2TO2_MARK, PORT50_FN3), \
+       PINMUX_DATA(FSIAILR_MARK, PORT50_FN5),
+
+       PINMUX_DATA(FSIAOBT_MARK, PORT51_FN1), \
+       PINMUX_DATA(BBIF2_TSCK2_MARK, PORT51_FN2), \
+       PINMUX_DATA(TPU2TO3_MARK, PORT51_FN3), \
+       PINMUX_DATA(FSIAIBT_MARK, PORT51_FN5),
+       PINMUX_DATA(FSIAOSLD_MARK, PORT52_FN1), \
+       PINMUX_DATA(BBIF2_TXD2_MARK, PORT52_FN2),
+       PINMUX_DATA(FSIASPDIF_MARK, PORT53_FN1), \
+       PINMUX_DATA(PORT53_IRDA_IN_MARK, PORT53_FN2, MSEL4CR_MSEL19_1), \
+       PINMUX_DATA(TPU3TO3_MARK, PORT53_FN3), \
+       PINMUX_DATA(FSIBSPDIF_MARK, PORT53_FN5), \
+       PINMUX_DATA(PORT53_FSICSPDIF_MARK, PORT53_FN6),
+       PINMUX_DATA(FSIBCK_MARK, PORT54_FN1), \
+       PINMUX_DATA(PORT54_IRDA_FIRSEL_MARK, PORT54_FN2, MSEL4CR_MSEL19_1), \
+       PINMUX_DATA(TPU3TO2_MARK, PORT54_FN3), \
+       PINMUX_DATA(FSIBOMC_MARK, PORT54_FN5), \
+       PINMUX_DATA(FSICCK_MARK, PORT54_FN6), \
+       PINMUX_DATA(FSICOMC_MARK, PORT54_FN7),
+       PINMUX_DATA(FSIAISLD_MARK, PORT55_FN1), \
+       PINMUX_DATA(TPU0TO0_MARK, PORT55_FN3),
+       PINMUX_DATA(A0_MARK, PORT57_FN1), \
+       PINMUX_DATA(BS__MARK, PORT57_FN2),
+       PINMUX_DATA(A12_MARK, PORT58_FN1), \
+       PINMUX_DATA(PORT58_KEYOUT7_MARK, PORT58_FN2), \
+       PINMUX_DATA(TPU4TO2_MARK, PORT58_FN4),
+       PINMUX_DATA(A13_MARK, PORT59_FN1), \
+       PINMUX_DATA(PORT59_KEYOUT6_MARK, PORT59_FN2), \
+       PINMUX_DATA(TPU0TO1_MARK, PORT59_FN4),
+       PINMUX_DATA(A14_MARK, PORT60_FN1), \
+       PINMUX_DATA(KEYOUT5_MARK, PORT60_FN2),
+       PINMUX_DATA(A15_MARK, PORT61_FN1), \
+       PINMUX_DATA(KEYOUT4_MARK, PORT61_FN2),
+       PINMUX_DATA(A16_MARK, PORT62_FN1), \
+       PINMUX_DATA(KEYOUT3_MARK, PORT62_FN2), \
+       PINMUX_DATA(MSIOF0_SS1_MARK, PORT62_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A17_MARK, PORT63_FN1), \
+       PINMUX_DATA(KEYOUT2_MARK, PORT63_FN2), \
+       PINMUX_DATA(MSIOF0_TSYNC_MARK, PORT63_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A18_MARK, PORT64_FN1), \
+       PINMUX_DATA(KEYOUT1_MARK, PORT64_FN2), \
+       PINMUX_DATA(MSIOF0_TSCK_MARK, PORT64_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A19_MARK, PORT65_FN1), \
+       PINMUX_DATA(KEYOUT0_MARK, PORT65_FN2), \
+       PINMUX_DATA(MSIOF0_TXD_MARK, PORT65_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A20_MARK, PORT66_FN1), \
+       PINMUX_DATA(KEYIN0_MARK, PORT66_FN2), \
+       PINMUX_DATA(MSIOF0_RSCK_MARK, PORT66_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A21_MARK, PORT67_FN1), \
+       PINMUX_DATA(KEYIN1_MARK, PORT67_FN2), \
+       PINMUX_DATA(MSIOF0_RSYNC_MARK, PORT67_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A22_MARK, PORT68_FN1), \
+       PINMUX_DATA(KEYIN2_MARK, PORT68_FN2), \
+       PINMUX_DATA(MSIOF0_MCK0_MARK, PORT68_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A23_MARK, PORT69_FN1), \
+       PINMUX_DATA(KEYIN3_MARK, PORT69_FN2), \
+       PINMUX_DATA(MSIOF0_MCK1_MARK, PORT69_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A24_MARK, PORT70_FN1), \
+       PINMUX_DATA(KEYIN4_MARK, PORT70_FN2), \
+       PINMUX_DATA(MSIOF0_RXD_MARK, PORT70_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A25_MARK, PORT71_FN1), \
+       PINMUX_DATA(KEYIN5_MARK, PORT71_FN2), \
+       PINMUX_DATA(MSIOF0_SS2_MARK, PORT71_FN4, MSEL3CR_MSEL11_0),
+       PINMUX_DATA(A26_MARK, PORT72_FN1), \
+       PINMUX_DATA(KEYIN6_MARK, PORT72_FN2),
+       PINMUX_DATA(KEYIN7_MARK, PORT73_FN2),
+       PINMUX_DATA(D0_NAF0_MARK, PORT74_FN1),
+       PINMUX_DATA(D1_NAF1_MARK, PORT75_FN1),
+       PINMUX_DATA(D2_NAF2_MARK, PORT76_FN1),
+       PINMUX_DATA(D3_NAF3_MARK, PORT77_FN1),
+       PINMUX_DATA(D4_NAF4_MARK, PORT78_FN1),
+       PINMUX_DATA(D5_NAF5_MARK, PORT79_FN1),
+       PINMUX_DATA(D6_NAF6_MARK, PORT80_FN1),
+       PINMUX_DATA(D7_NAF7_MARK, PORT81_FN1),
+       PINMUX_DATA(D8_NAF8_MARK, PORT82_FN1),
+       PINMUX_DATA(D9_NAF9_MARK, PORT83_FN1),
+       PINMUX_DATA(D10_NAF10_MARK, PORT84_FN1),
+       PINMUX_DATA(D11_NAF11_MARK, PORT85_FN1),
+       PINMUX_DATA(D12_NAF12_MARK, PORT86_FN1),
+       PINMUX_DATA(D13_NAF13_MARK, PORT87_FN1),
+       PINMUX_DATA(D14_NAF14_MARK, PORT88_FN1),
+       PINMUX_DATA(D15_NAF15_MARK, PORT89_FN1),
+       PINMUX_DATA(CS4__MARK, PORT90_FN1),
+       PINMUX_DATA(CS5A__MARK, PORT91_FN1), \
+       PINMUX_DATA(PORT91_RDWR_MARK, PORT91_FN2),
+       PINMUX_DATA(CS5B__MARK, PORT92_FN1), \
+       PINMUX_DATA(FCE1__MARK, PORT92_FN2),
+       PINMUX_DATA(CS6B__MARK, PORT93_FN1), \
+       PINMUX_DATA(DACK0_MARK, PORT93_FN4),
+       PINMUX_DATA(FCE0__MARK, PORT94_FN1), \
+       PINMUX_DATA(CS6A__MARK, PORT94_FN2),
+       PINMUX_DATA(WAIT__MARK, PORT95_FN1), \
+       PINMUX_DATA(DREQ0_MARK, PORT95_FN2),
+       PINMUX_DATA(RD__FSC_MARK, PORT96_FN1),
+       PINMUX_DATA(WE0__FWE_MARK, PORT97_FN1), \
+       PINMUX_DATA(RDWR_FWE_MARK, PORT97_FN2),
+       PINMUX_DATA(WE1__MARK, PORT98_FN1),
+       PINMUX_DATA(FRB_MARK, PORT99_FN1),
+       PINMUX_DATA(CKO_MARK, PORT100_FN1),
+       PINMUX_DATA(NBRSTOUT__MARK, PORT101_FN1),
+       PINMUX_DATA(NBRST__MARK, PORT102_FN1),
+       PINMUX_DATA(BBIF2_TXD_MARK, PORT103_FN3),
+       PINMUX_DATA(BBIF2_RXD_MARK, PORT104_FN3),
+       PINMUX_DATA(BBIF2_SYNC_MARK, PORT105_FN3),
+       PINMUX_DATA(BBIF2_SCK_MARK, PORT106_FN3),
+       PINMUX_DATA(SCIFA3_CTS__MARK, PORT107_FN3), \
+       PINMUX_DATA(MFG3_IN2_MARK, PORT107_FN4),
+       PINMUX_DATA(SCIFA3_RXD_MARK, PORT108_FN3), \
+       PINMUX_DATA(MFG3_IN1_MARK, PORT108_FN4),
+       PINMUX_DATA(BBIF1_SS2_MARK, PORT109_FN2), \
+       PINMUX_DATA(SCIFA3_RTS__MARK, PORT109_FN3), \
+       PINMUX_DATA(MFG3_OUT1_MARK, PORT109_FN4),
+       PINMUX_DATA(SCIFA3_TXD_MARK, PORT110_FN3),
+       PINMUX_DATA(HSI_RX_DATA_MARK, PORT111_FN1), \
+       PINMUX_DATA(BBIF1_RXD_MARK, PORT111_FN3),
+       PINMUX_DATA(HSI_TX_WAKE_MARK, PORT112_FN1), \
+       PINMUX_DATA(BBIF1_TSCK_MARK, PORT112_FN3),
+       PINMUX_DATA(HSI_TX_DATA_MARK, PORT113_FN1), \
+       PINMUX_DATA(BBIF1_TSYNC_MARK, PORT113_FN3),
+       PINMUX_DATA(HSI_TX_READY_MARK, PORT114_FN1), \
+       PINMUX_DATA(BBIF1_TXD_MARK, PORT114_FN3),
+       PINMUX_DATA(HSI_RX_READY_MARK, PORT115_FN1), \
+       PINMUX_DATA(BBIF1_RSCK_MARK, PORT115_FN3), \
+       PINMUX_DATA(PORT115_I2C_SCL2_MARK, PORT115_FN5, MSEL2CR_MSEL17_1), \
+       PINMUX_DATA(PORT115_I2C_SCL3_MARK, PORT115_FN6, MSEL2CR_MSEL19_1),
+       PINMUX_DATA(HSI_RX_WAKE_MARK, PORT116_FN1), \
+       PINMUX_DATA(BBIF1_RSYNC_MARK, PORT116_FN3), \
+       PINMUX_DATA(PORT116_I2C_SDA2_MARK, PORT116_FN5, MSEL2CR_MSEL17_1), \
+       PINMUX_DATA(PORT116_I2C_SDA3_MARK, PORT116_FN6, MSEL2CR_MSEL19_1),
+       PINMUX_DATA(HSI_RX_FLAG_MARK, PORT117_FN1), \
+       PINMUX_DATA(BBIF1_SS1_MARK, PORT117_FN2), \
+       PINMUX_DATA(BBIF1_FLOW_MARK, PORT117_FN3),
+       PINMUX_DATA(HSI_TX_FLAG_MARK, PORT118_FN1),
+       PINMUX_DATA(VIO_VD_MARK, PORT128_FN1), \
+       PINMUX_DATA(PORT128_LCD2VSYN_MARK, PORT128_FN4, MSEL3CR_MSEL2_0), \
+       PINMUX_DATA(VIO2_VD_MARK, PORT128_FN6, MSEL4CR_MSEL27_0), \
+       PINMUX_DATA(LCD2D0_MARK, PORT128_FN7),
+
+       PINMUX_DATA(VIO_HD_MARK, PORT129_FN1), \
+       PINMUX_DATA(PORT129_LCD2HSYN_MARK, PORT129_FN4), \
+       PINMUX_DATA(PORT129_LCD2CS__MARK, PORT129_FN5), \
+       PINMUX_DATA(VIO2_HD_MARK, PORT129_FN6, MSEL4CR_MSEL27_0), \
+       PINMUX_DATA(LCD2D1_MARK, PORT129_FN7),
+       PINMUX_DATA(VIO_D0_MARK, PORT130_FN1), \
+       PINMUX_DATA(PORT130_MSIOF2_RXD_MARK, PORT130_FN3, MSEL4CR_MSEL11_0,
+               MSEL4CR_MSEL10_1), \
+       PINMUX_DATA(LCD2D10_MARK, PORT130_FN7),
+       PINMUX_DATA(VIO_D1_MARK, PORT131_FN1), \
+       PINMUX_DATA(PORT131_KEYOUT6_MARK, PORT131_FN2), \
+       PINMUX_DATA(PORT131_MSIOF2_SS1_MARK, PORT131_FN3), \
+       PINMUX_DATA(PORT131_KEYOUT11_MARK, PORT131_FN4), \
+       PINMUX_DATA(LCD2D11_MARK, PORT131_FN7),
+       PINMUX_DATA(VIO_D2_MARK, PORT132_FN1), \
+       PINMUX_DATA(PORT132_KEYOUT7_MARK, PORT132_FN2), \
+       PINMUX_DATA(PORT132_MSIOF2_SS2_MARK, PORT132_FN3), \
+       PINMUX_DATA(PORT132_KEYOUT10_MARK, PORT132_FN4), \
+       PINMUX_DATA(LCD2D12_MARK, PORT132_FN7),
+       PINMUX_DATA(VIO_D3_MARK, PORT133_FN1), \
+       PINMUX_DATA(MSIOF2_TSYNC_MARK, PORT133_FN3, MSEL4CR_MSEL11_0), \
+       PINMUX_DATA(LCD2D13_MARK, PORT133_FN7),
+       PINMUX_DATA(VIO_D4_MARK, PORT134_FN1), \
+       PINMUX_DATA(MSIOF2_TXD_MARK, PORT134_FN3, MSEL4CR_MSEL11_0), \
+       PINMUX_DATA(LCD2D14_MARK, PORT134_FN7),
+       PINMUX_DATA(VIO_D5_MARK, PORT135_FN1), \
+       PINMUX_DATA(MSIOF2_TSCK_MARK, PORT135_FN3, MSEL4CR_MSEL11_0), \
+       PINMUX_DATA(LCD2D15_MARK, PORT135_FN7),
+       PINMUX_DATA(VIO_D6_MARK, PORT136_FN1), \
+       PINMUX_DATA(PORT136_KEYOUT8_MARK, PORT136_FN2), \
+       PINMUX_DATA(LCD2D16_MARK, PORT136_FN7),
+       PINMUX_DATA(VIO_D7_MARK, PORT137_FN1), \
+       PINMUX_DATA(PORT137_KEYOUT9_MARK, PORT137_FN2), \
+       PINMUX_DATA(LCD2D17_MARK, PORT137_FN7),
+       PINMUX_DATA(VIO_D8_MARK, PORT138_FN1), \
+       PINMUX_DATA(PORT138_KEYOUT8_MARK, PORT138_FN2), \
+       PINMUX_DATA(VIO2_D0_MARK, PORT138_FN6), \
+       PINMUX_DATA(LCD2D6_MARK, PORT138_FN7),
+       PINMUX_DATA(VIO_D9_MARK, PORT139_FN1), \
+       PINMUX_DATA(PORT139_KEYOUT9_MARK, PORT139_FN2), \
+       PINMUX_DATA(VIO2_D1_MARK, PORT139_FN6), \
+       PINMUX_DATA(LCD2D7_MARK, PORT139_FN7),
+       PINMUX_DATA(VIO_D10_MARK, PORT140_FN1), \
+       PINMUX_DATA(TPU0TO2_MARK, PORT140_FN4), \
+       PINMUX_DATA(VIO2_D2_MARK, PORT140_FN6), \
+       PINMUX_DATA(LCD2D8_MARK, PORT140_FN7),
+       PINMUX_DATA(VIO_D11_MARK, PORT141_FN1), \
+       PINMUX_DATA(TPU0TO3_MARK, PORT141_FN4), \
+       PINMUX_DATA(VIO2_D3_MARK, PORT141_FN6), \
+       PINMUX_DATA(LCD2D9_MARK, PORT141_FN7),
+       PINMUX_DATA(VIO_D12_MARK, PORT142_FN1), \
+       PINMUX_DATA(PORT142_KEYOUT10_MARK, PORT142_FN2), \
+       PINMUX_DATA(VIO2_D4_MARK, PORT142_FN6), \
+       PINMUX_DATA(LCD2D2_MARK, PORT142_FN7),
+       PINMUX_DATA(VIO_D13_MARK, PORT143_FN1), \
+       PINMUX_DATA(PORT143_KEYOUT11_MARK, PORT143_FN2), \
+       PINMUX_DATA(PORT143_KEYOUT6_MARK, PORT143_FN3), \
+       PINMUX_DATA(VIO2_D5_MARK, PORT143_FN6), \
+       PINMUX_DATA(LCD2D3_MARK, PORT143_FN7),
+       PINMUX_DATA(VIO_D14_MARK, PORT144_FN1), \
+       PINMUX_DATA(PORT144_KEYOUT7_MARK, PORT144_FN2), \
+       PINMUX_DATA(VIO2_D6_MARK, PORT144_FN6), \
+       PINMUX_DATA(LCD2D4_MARK, PORT144_FN7),
+       PINMUX_DATA(VIO_D15_MARK, PORT145_FN1), \
+       PINMUX_DATA(TPU1TO3_MARK, PORT145_FN3), \
+       PINMUX_DATA(PORT145_LCD2DISP_MARK, PORT145_FN4), \
+       PINMUX_DATA(PORT145_LCD2RS_MARK, PORT145_FN5), \
+       PINMUX_DATA(VIO2_D7_MARK, PORT145_FN6), \
+       PINMUX_DATA(LCD2D5_MARK, PORT145_FN7),
+       PINMUX_DATA(VIO_CLK_MARK, PORT146_FN1), \
+       PINMUX_DATA(LCD2DCK_MARK, PORT146_FN4), \
+       PINMUX_DATA(PORT146_LCD2WR__MARK, PORT146_FN5), \
+       PINMUX_DATA(VIO2_CLK_MARK, PORT146_FN6, MSEL4CR_MSEL27_0), \
+       PINMUX_DATA(LCD2D18_MARK, PORT146_FN7),
+       PINMUX_DATA(VIO_FIELD_MARK, PORT147_FN1), \
+       PINMUX_DATA(LCD2RD__MARK, PORT147_FN4), \
+       PINMUX_DATA(VIO2_FIELD_MARK, PORT147_FN6, MSEL4CR_MSEL27_0), \
+       PINMUX_DATA(LCD2D19_MARK, PORT147_FN7),
+       PINMUX_DATA(VIO_CKO_MARK, PORT148_FN1),
+       PINMUX_DATA(A27_MARK, PORT149_FN1), \
+       PINMUX_DATA(PORT149_RDWR_MARK, PORT149_FN2), \
+       PINMUX_DATA(MFG0_IN1_MARK, PORT149_FN3), \
+       PINMUX_DATA(PORT149_KEYOUT9_MARK, PORT149_FN4),
+       PINMUX_DATA(MFG0_IN2_MARK, PORT150_FN3),
+       PINMUX_DATA(TS_SPSYNC3_MARK, PORT151_FN4), \
+       PINMUX_DATA(MSIOF2_RSCK_MARK, PORT151_FN5),
+       PINMUX_DATA(TS_SDAT3_MARK, PORT152_FN4), \
+       PINMUX_DATA(MSIOF2_RSYNC_MARK, PORT152_FN5),
+       PINMUX_DATA(TPU1TO2_MARK, PORT153_FN3), \
+       PINMUX_DATA(TS_SDEN3_MARK, PORT153_FN4), \
+       PINMUX_DATA(PORT153_MSIOF2_SS1_MARK, PORT153_FN5),
+       PINMUX_DATA(SCIFA2_TXD1_MARK, PORT154_FN2, MSEL3CR_MSEL9_0), \
+       PINMUX_DATA(MSIOF2_MCK0_MARK, PORT154_FN5),
+       PINMUX_DATA(SCIFA2_RXD1_MARK, PORT155_FN2, MSEL3CR_MSEL9_0), \
+       PINMUX_DATA(MSIOF2_MCK1_MARK, PORT155_FN5),
+       PINMUX_DATA(SCIFA2_RTS1__MARK, PORT156_FN2, MSEL3CR_MSEL9_0), \
+       PINMUX_DATA(PORT156_MSIOF2_SS2_MARK, PORT156_FN5),
+       PINMUX_DATA(SCIFA2_CTS1__MARK, PORT157_FN2, MSEL3CR_MSEL9_0), \
+       PINMUX_DATA(PORT157_MSIOF2_RXD_MARK, PORT157_FN5, MSEL4CR_MSEL11_0,
+               MSEL4CR_MSEL10_0),
+       PINMUX_DATA(DINT__MARK, PORT158_FN1), \
+       PINMUX_DATA(SCIFA2_SCK1_MARK, PORT158_FN2, MSEL3CR_MSEL9_0), \
+       PINMUX_DATA(TS_SCK3_MARK, PORT158_FN4),
+       PINMUX_DATA(PORT159_SCIFB_SCK_MARK, PORT159_FN1, MSEL4CR_MSEL22_0), \
+       PINMUX_DATA(PORT159_SCIFA5_SCK_MARK, PORT159_FN2, MSEL4CR_MSEL21_1), \
+       PINMUX_DATA(NMI_MARK, PORT159_FN3),
+       PINMUX_DATA(PORT160_SCIFB_TXD_MARK, PORT160_FN1, MSEL4CR_MSEL22_0), \
+       PINMUX_DATA(PORT160_SCIFA5_TXD_MARK, PORT160_FN2, MSEL4CR_MSEL21_1),
+       PINMUX_DATA(PORT161_SCIFB_CTS__MARK, PORT161_FN1, MSEL4CR_MSEL22_0), \
+       PINMUX_DATA(PORT161_SCIFA5_CTS__MARK, PORT161_FN2, MSEL4CR_MSEL21_1),
+       PINMUX_DATA(PORT162_SCIFB_RXD_MARK, PORT162_FN1, MSEL4CR_MSEL22_0), \
+       PINMUX_DATA(PORT162_SCIFA5_RXD_MARK, PORT162_FN2, MSEL4CR_MSEL21_1),
+       PINMUX_DATA(PORT163_SCIFB_RTS__MARK, PORT163_FN1, MSEL4CR_MSEL22_0), \
+       PINMUX_DATA(PORT163_SCIFA5_RTS__MARK, PORT163_FN2, MSEL4CR_MSEL21_1), \
+       PINMUX_DATA(TPU3TO0_MARK, PORT163_FN5),
+       PINMUX_DATA(LCDD0_MARK, PORT192_FN1),
+       PINMUX_DATA(LCDD1_MARK, PORT193_FN1), \
+       PINMUX_DATA(PORT193_SCIFA5_CTS__MARK, PORT193_FN3, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_1), \
+       PINMUX_DATA(BBIF2_TSYNC1_MARK, PORT193_FN5),
+       PINMUX_DATA(LCDD2_MARK, PORT194_FN1), \
+       PINMUX_DATA(PORT194_SCIFA5_RTS__MARK, PORT194_FN3, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_1), \
+       PINMUX_DATA(BBIF2_TSCK1_MARK, PORT194_FN5),
+       PINMUX_DATA(LCDD3_MARK, PORT195_FN1), \
+       PINMUX_DATA(PORT195_SCIFA5_RXD_MARK, PORT195_FN3, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_1), \
+       PINMUX_DATA(BBIF2_TXD1_MARK, PORT195_FN5),
+       PINMUX_DATA(LCDD4_MARK, PORT196_FN1), \
+       PINMUX_DATA(PORT196_SCIFA5_TXD_MARK, PORT196_FN3, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_1),
+       PINMUX_DATA(LCDD5_MARK, PORT197_FN1), \
+       PINMUX_DATA(PORT197_SCIFA5_SCK_MARK, PORT197_FN3, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_1), \
+       PINMUX_DATA(MFG2_OUT2_MARK, PORT197_FN5), \
+       PINMUX_DATA(TPU2TO1_MARK, PORT197_FN7),
+       PINMUX_DATA(LCDD6_MARK, PORT198_FN1),
+       PINMUX_DATA(LCDD7_MARK, PORT199_FN1), \
+       PINMUX_DATA(TPU4TO1_MARK, PORT199_FN2), \
+       PINMUX_DATA(MFG4_OUT2_MARK, PORT199_FN5),
+       PINMUX_DATA(LCDD8_MARK, PORT200_FN1), \
+       PINMUX_DATA(D16_MARK, PORT200_FN6),
+       PINMUX_DATA(LCDD9_MARK, PORT201_FN1), \
+       PINMUX_DATA(D17_MARK, PORT201_FN6),
+       PINMUX_DATA(LCDD10_MARK, PORT202_FN1), \
+       PINMUX_DATA(D18_MARK, PORT202_FN6),
+       PINMUX_DATA(LCDD11_MARK, PORT203_FN1), \
+       PINMUX_DATA(D19_MARK, PORT203_FN6),
+       PINMUX_DATA(LCDD12_MARK, PORT204_FN1), \
+       PINMUX_DATA(D20_MARK, PORT204_FN6),
+       PINMUX_DATA(LCDD13_MARK, PORT205_FN1), \
+       PINMUX_DATA(D21_MARK, PORT205_FN6),
+       PINMUX_DATA(LCDD14_MARK, PORT206_FN1), \
+       PINMUX_DATA(D22_MARK, PORT206_FN6),
+       PINMUX_DATA(LCDD15_MARK, PORT207_FN1), \
+       PINMUX_DATA(PORT207_MSIOF0L_SS1_MARK, PORT207_FN2, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D23_MARK, PORT207_FN6),
+       PINMUX_DATA(LCDD16_MARK, PORT208_FN1), \
+       PINMUX_DATA(PORT208_MSIOF0L_SS2_MARK, PORT208_FN2, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D24_MARK, PORT208_FN6),
+       PINMUX_DATA(LCDD17_MARK, PORT209_FN1), \
+       PINMUX_DATA(D25_MARK, PORT209_FN6),
+       PINMUX_DATA(LCDD18_MARK, PORT210_FN1), \
+       PINMUX_DATA(DREQ2_MARK, PORT210_FN2), \
+       PINMUX_DATA(PORT210_MSIOF0L_SS1_MARK, PORT210_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D26_MARK, PORT210_FN6),
+       PINMUX_DATA(LCDD19_MARK, PORT211_FN1), \
+       PINMUX_DATA(PORT211_MSIOF0L_SS2_MARK, PORT211_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D27_MARK, PORT211_FN6),
+       PINMUX_DATA(LCDD20_MARK, PORT212_FN1), \
+       PINMUX_DATA(TS_SPSYNC1_MARK, PORT212_FN2), \
+       PINMUX_DATA(MSIOF0L_MCK0_MARK, PORT212_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D28_MARK, PORT212_FN6),
+       PINMUX_DATA(LCDD21_MARK, PORT213_FN1), \
+       PINMUX_DATA(TS_SDAT1_MARK, PORT213_FN2), \
+       PINMUX_DATA(MSIOF0L_MCK1_MARK, PORT213_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D29_MARK, PORT213_FN6),
+       PINMUX_DATA(LCDD22_MARK, PORT214_FN1), \
+       PINMUX_DATA(TS_SDEN1_MARK, PORT214_FN2), \
+       PINMUX_DATA(MSIOF0L_RSCK_MARK, PORT214_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D30_MARK, PORT214_FN6),
+       PINMUX_DATA(LCDD23_MARK, PORT215_FN1), \
+       PINMUX_DATA(TS_SCK1_MARK, PORT215_FN2), \
+       PINMUX_DATA(MSIOF0L_RSYNC_MARK, PORT215_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(D31_MARK, PORT215_FN6),
+       PINMUX_DATA(LCDDCK_MARK, PORT216_FN1), \
+       PINMUX_DATA(LCDWR__MARK, PORT216_FN2),
+       PINMUX_DATA(LCDRD__MARK, PORT217_FN1), \
+       PINMUX_DATA(DACK2_MARK, PORT217_FN2), \
+       PINMUX_DATA(PORT217_LCD2RS_MARK, PORT217_FN3), \
+       PINMUX_DATA(MSIOF0L_TSYNC_MARK, PORT217_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(VIO2_FIELD3_MARK, PORT217_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_1), \
+       PINMUX_DATA(PORT217_LCD2DISP_MARK, PORT217_FN7),
+       PINMUX_DATA(LCDHSYN_MARK, PORT218_FN1), \
+       PINMUX_DATA(LCDCS__MARK, PORT218_FN2), \
+       PINMUX_DATA(LCDCS2__MARK, PORT218_FN3), \
+       PINMUX_DATA(DACK3_MARK, PORT218_FN4), \
+       PINMUX_DATA(PORT218_VIO_CKOR_MARK, PORT218_FN5),
+       PINMUX_DATA(LCDDISP_MARK, PORT219_FN1), \
+       PINMUX_DATA(LCDRS_MARK, PORT219_FN2), \
+       PINMUX_DATA(PORT219_LCD2WR__MARK, PORT219_FN3), \
+       PINMUX_DATA(DREQ3_MARK, PORT219_FN4), \
+       PINMUX_DATA(MSIOF0L_TSCK_MARK, PORT219_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(VIO2_CLK3_MARK, PORT219_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_1), \
+       PINMUX_DATA(LCD2DCK_2_MARK, PORT219_FN7),
+       PINMUX_DATA(LCDVSYN_MARK, PORT220_FN1), \
+       PINMUX_DATA(LCDVSYN2_MARK, PORT220_FN2),
+       PINMUX_DATA(LCDLCLK_MARK, PORT221_FN1), \
+       PINMUX_DATA(DREQ1_MARK, PORT221_FN2), \
+       PINMUX_DATA(PORT221_LCD2CS__MARK, PORT221_FN3), \
+       PINMUX_DATA(PWEN_MARK, PORT221_FN4), \
+       PINMUX_DATA(MSIOF0L_RXD_MARK, PORT221_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(VIO2_HD3_MARK, PORT221_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_1), \
+       PINMUX_DATA(PORT221_LCD2HSYN_MARK, PORT221_FN7),
+       PINMUX_DATA(LCDDON_MARK, PORT222_FN1), \
+       PINMUX_DATA(LCDDON2_MARK, PORT222_FN2), \
+       PINMUX_DATA(DACK1_MARK, PORT222_FN3), \
+       PINMUX_DATA(OVCN_MARK, PORT222_FN4), \
+       PINMUX_DATA(MSIOF0L_TXD_MARK, PORT222_FN5, MSEL3CR_MSEL11_1), \
+       PINMUX_DATA(VIO2_VD3_MARK, PORT222_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_1), \
+       PINMUX_DATA(PORT222_LCD2VSYN_MARK, PORT222_FN7, MSEL3CR_MSEL2_1),
+
+       PINMUX_DATA(SCIFA1_TXD_MARK, PORT225_FN2), \
+       PINMUX_DATA(OVCN2_MARK, PORT225_FN4),
+       PINMUX_DATA(EXTLP_MARK, PORT226_FN1), \
+       PINMUX_DATA(SCIFA1_SCK_MARK, PORT226_FN2), \
+       PINMUX_DATA(PORT226_VIO_CKO2_MARK, PORT226_FN5),
+       PINMUX_DATA(SCIFA1_RTS__MARK, PORT227_FN2), \
+       PINMUX_DATA(IDIN_MARK, PORT227_FN4),
+       PINMUX_DATA(SCIFA1_RXD_MARK, PORT228_FN2),
+       PINMUX_DATA(SCIFA1_CTS__MARK, PORT229_FN2), \
+       PINMUX_DATA(MFG1_IN1_MARK, PORT229_FN3),
+       PINMUX_DATA(MSIOF1_TXD_MARK, PORT230_FN1), \
+       PINMUX_DATA(SCIFA2_TXD2_MARK, PORT230_FN2, MSEL3CR_MSEL9_1),
+       PINMUX_DATA(MSIOF1_TSYNC_MARK, PORT231_FN1), \
+       PINMUX_DATA(SCIFA2_CTS2__MARK, PORT231_FN2, MSEL3CR_MSEL9_1),
+       PINMUX_DATA(MSIOF1_TSCK_MARK, PORT232_FN1), \
+       PINMUX_DATA(SCIFA2_SCK2_MARK, PORT232_FN2, MSEL3CR_MSEL9_1),
+       PINMUX_DATA(MSIOF1_RXD_MARK, PORT233_FN1), \
+       PINMUX_DATA(SCIFA2_RXD2_MARK, PORT233_FN2, MSEL3CR_MSEL9_1),
+       PINMUX_DATA(MSIOF1_RSCK_MARK, PORT234_FN1), \
+       PINMUX_DATA(SCIFA2_RTS2__MARK, PORT234_FN2, MSEL3CR_MSEL9_1), \
+       PINMUX_DATA(VIO2_CLK2_MARK, PORT234_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_0), \
+       PINMUX_DATA(LCD2D20_MARK, PORT234_FN7),
+       PINMUX_DATA(MSIOF1_RSYNC_MARK, PORT235_FN1), \
+       PINMUX_DATA(MFG1_IN2_MARK, PORT235_FN3), \
+       PINMUX_DATA(VIO2_VD2_MARK, PORT235_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_0), \
+       PINMUX_DATA(LCD2D21_MARK, PORT235_FN7),
+       PINMUX_DATA(MSIOF1_MCK0_MARK, PORT236_FN1), \
+       PINMUX_DATA(PORT236_I2C_SDA2_MARK, PORT236_FN2, MSEL2CR_MSEL17_0,
+               MSEL2CR_MSEL16_0),
+       PINMUX_DATA(MSIOF1_MCK1_MARK, PORT237_FN1), \
+       PINMUX_DATA(PORT237_I2C_SCL2_MARK, PORT237_FN2, MSEL2CR_MSEL17_0,
+               MSEL2CR_MSEL16_0),
+       PINMUX_DATA(MSIOF1_SS1_MARK, PORT238_FN1), \
+       PINMUX_DATA(VIO2_FIELD2_MARK, PORT238_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_0), \
+       PINMUX_DATA(LCD2D22_MARK, PORT238_FN7),
+       PINMUX_DATA(MSIOF1_SS2_MARK, PORT239_FN1), \
+       PINMUX_DATA(VIO2_HD2_MARK, PORT239_FN6, MSEL4CR_MSEL27_1,
+               MSEL4CR_MSEL26_0), \
+       PINMUX_DATA(LCD2D23_MARK, PORT239_FN7),
+       PINMUX_DATA(SCIFA6_TXD_MARK, PORT240_FN1),
+       PINMUX_DATA(PORT241_IRDA_OUT_MARK, PORT241_FN1, MSEL4CR_MSEL19_0), \
+       PINMUX_DATA(PORT241_IROUT_MARK, PORT241_FN2), \
+       PINMUX_DATA(MFG4_OUT1_MARK, PORT241_FN3), \
+       PINMUX_DATA(TPU4TO0_MARK, PORT241_FN4),
+       PINMUX_DATA(PORT242_IRDA_IN_MARK, PORT242_FN1, MSEL4CR_MSEL19_0), \
+       PINMUX_DATA(MFG4_IN2_MARK, PORT242_FN3),
+       PINMUX_DATA(PORT243_IRDA_FIRSEL_MARK, PORT243_FN1, MSEL4CR_MSEL19_0), \
+       PINMUX_DATA(PORT243_VIO_CKO2_MARK, PORT243_FN2),
+       PINMUX_DATA(PORT244_SCIFA5_CTS__MARK, PORT244_FN1, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_0), \
+       PINMUX_DATA(MFG2_IN1_MARK, PORT244_FN2), \
+       PINMUX_DATA(PORT244_SCIFB_CTS__MARK, PORT244_FN3, MSEL4CR_MSEL22_1), \
+       PINMUX_DATA(MSIOF2R_RXD_MARK, PORT244_FN7, MSEL4CR_MSEL11_1),
+       PINMUX_DATA(PORT245_SCIFA5_RTS__MARK, PORT245_FN1, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_0), \
+       PINMUX_DATA(MFG2_IN2_MARK, PORT245_FN2), \
+       PINMUX_DATA(PORT245_SCIFB_RTS__MARK, PORT245_FN3, MSEL4CR_MSEL22_1), \
+       PINMUX_DATA(MSIOF2R_TXD_MARK, PORT245_FN7, MSEL4CR_MSEL11_1),
+       PINMUX_DATA(PORT246_SCIFA5_RXD_MARK, PORT246_FN1, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_0), \
+       PINMUX_DATA(MFG1_OUT1_MARK, PORT246_FN2), \
+       PINMUX_DATA(PORT246_SCIFB_RXD_MARK, PORT246_FN3, MSEL4CR_MSEL22_1), \
+       PINMUX_DATA(TPU1TO0_MARK, PORT246_FN4),
+       PINMUX_DATA(PORT247_SCIFA5_TXD_MARK, PORT247_FN1, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_0), \
+       PINMUX_DATA(MFG3_OUT2_MARK, PORT247_FN2), \
+       PINMUX_DATA(PORT247_SCIFB_TXD_MARK, PORT247_FN3, MSEL4CR_MSEL22_1), \
+       PINMUX_DATA(TPU3TO1_MARK, PORT247_FN4),
+       PINMUX_DATA(PORT248_SCIFA5_SCK_MARK, PORT248_FN1, MSEL4CR_MSEL21_0,
+               MSEL4CR_MSEL20_0), \
+       PINMUX_DATA(MFG2_OUT1_MARK, PORT248_FN2), \
+       PINMUX_DATA(PORT248_SCIFB_SCK_MARK, PORT248_FN3, MSEL4CR_MSEL22_1), \
+       PINMUX_DATA(TPU2TO0_MARK, PORT248_FN4), \
+       PINMUX_DATA(PORT248_I2C_SCL3_MARK, PORT248_FN5, MSEL2CR_MSEL19_0,
+               MSEL2CR_MSEL18_0), \
+       PINMUX_DATA(MSIOF2R_TSCK_MARK, PORT248_FN7, MSEL4CR_MSEL11_1),
+       PINMUX_DATA(PORT249_IROUT_MARK, PORT249_FN1), \
+       PINMUX_DATA(MFG4_IN1_MARK, PORT249_FN2), \
+       PINMUX_DATA(PORT249_I2C_SDA3_MARK, PORT249_FN5, MSEL2CR_MSEL19_0,
+               MSEL2CR_MSEL18_0), \
+       PINMUX_DATA(MSIOF2R_TSYNC_MARK, PORT249_FN7, MSEL4CR_MSEL11_1),
+       PINMUX_DATA(SDHICLK0_MARK, PORT250_FN1),
+       PINMUX_DATA(SDHICD0_MARK, PORT251_FN1),
+       PINMUX_DATA(SDHID0_0_MARK, PORT252_FN1),
+       PINMUX_DATA(SDHID0_1_MARK, PORT253_FN1),
+       PINMUX_DATA(SDHID0_2_MARK, PORT254_FN1),
+       PINMUX_DATA(SDHID0_3_MARK, PORT255_FN1),
+       PINMUX_DATA(SDHICMD0_MARK, PORT256_FN1),
+       PINMUX_DATA(SDHIWP0_MARK, PORT257_FN1),
+       PINMUX_DATA(SDHICLK1_MARK, PORT258_FN1),
+       PINMUX_DATA(SDHID1_0_MARK, PORT259_FN1), \
+       PINMUX_DATA(TS_SPSYNC2_MARK, PORT259_FN3),
+       PINMUX_DATA(SDHID1_1_MARK, PORT260_FN1), \
+       PINMUX_DATA(TS_SDAT2_MARK, PORT260_FN3),
+       PINMUX_DATA(SDHID1_2_MARK, PORT261_FN1), \
+       PINMUX_DATA(TS_SDEN2_MARK, PORT261_FN3),
+       PINMUX_DATA(SDHID1_3_MARK, PORT262_FN1), \
+       PINMUX_DATA(TS_SCK2_MARK, PORT262_FN3),
+       PINMUX_DATA(SDHICMD1_MARK, PORT263_FN1),
+       PINMUX_DATA(SDHICLK2_MARK, PORT264_FN1),
+       PINMUX_DATA(SDHID2_0_MARK, PORT265_FN1), \
+       PINMUX_DATA(TS_SPSYNC4_MARK, PORT265_FN3),
+       PINMUX_DATA(SDHID2_1_MARK, PORT266_FN1), \
+       PINMUX_DATA(TS_SDAT4_MARK, PORT266_FN3),
+       PINMUX_DATA(SDHID2_2_MARK, PORT267_FN1), \
+       PINMUX_DATA(TS_SDEN4_MARK, PORT267_FN3),
+       PINMUX_DATA(SDHID2_3_MARK, PORT268_FN1), \
+       PINMUX_DATA(TS_SCK4_MARK, PORT268_FN3),
+       PINMUX_DATA(SDHICMD2_MARK, PORT269_FN1),
+       PINMUX_DATA(MMCCLK0_MARK, PORT270_FN1, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_0_MARK, PORT271_FN1, PORT271_IN_PU,
+               MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_1_MARK, PORT272_FN1, PORT272_IN_PU,
+               MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_2_MARK, PORT273_FN1, PORT273_IN_PU,
+               MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_3_MARK, PORT274_FN1, PORT274_IN_PU,
+               MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_4_MARK, PORT275_FN1, PORT275_IN_PU,
+               MSEL4CR_MSEL15_0), \
+       PINMUX_DATA(TS_SPSYNC5_MARK, PORT275_FN3),
+       PINMUX_DATA(MMCD0_5_MARK, PORT276_FN1, PORT276_IN_PU,
+               MSEL4CR_MSEL15_0), \
+       PINMUX_DATA(TS_SDAT5_MARK, PORT276_FN3),
+       PINMUX_DATA(MMCD0_6_MARK, PORT277_FN1, PORT277_IN_PU,
+               MSEL4CR_MSEL15_0), \
+       PINMUX_DATA(TS_SDEN5_MARK, PORT277_FN3),
+       PINMUX_DATA(MMCD0_7_MARK, PORT278_FN1, PORT278_IN_PU,
+               MSEL4CR_MSEL15_0), \
+       PINMUX_DATA(TS_SCK5_MARK, PORT278_FN3),
+       PINMUX_DATA(MMCCMD0_MARK, PORT279_FN1, PORT279_IN_PU,
+               MSEL4CR_MSEL15_0),
+       PINMUX_DATA(RESETOUTS__MARK, PORT281_FN1), \
+       PINMUX_DATA(EXTAL2OUT_MARK, PORT281_FN2),
+       PINMUX_DATA(MCP_WAIT__MCP_FRB_MARK, PORT288_FN1),
+       PINMUX_DATA(MCP_CKO_MARK, PORT289_FN1), \
+       PINMUX_DATA(MMCCLK1_MARK, PORT289_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D15_MCP_NAF15_MARK, PORT290_FN1),
+       PINMUX_DATA(MCP_D14_MCP_NAF14_MARK, PORT291_FN1),
+       PINMUX_DATA(MCP_D13_MCP_NAF13_MARK, PORT292_FN1),
+       PINMUX_DATA(MCP_D12_MCP_NAF12_MARK, PORT293_FN1),
+       PINMUX_DATA(MCP_D11_MCP_NAF11_MARK, PORT294_FN1),
+       PINMUX_DATA(MCP_D10_MCP_NAF10_MARK, PORT295_FN1),
+       PINMUX_DATA(MCP_D9_MCP_NAF9_MARK, PORT296_FN1),
+       PINMUX_DATA(MCP_D8_MCP_NAF8_MARK, PORT297_FN1), \
+       PINMUX_DATA(MMCCMD1_MARK, PORT297_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D7_MCP_NAF7_MARK, PORT298_FN1), \
+       PINMUX_DATA(MMCD1_7_MARK, PORT298_FN2, MSEL4CR_MSEL15_1),
+
+       PINMUX_DATA(MCP_D6_MCP_NAF6_MARK, PORT299_FN1), \
+       PINMUX_DATA(MMCD1_6_MARK, PORT299_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D5_MCP_NAF5_MARK, PORT300_FN1), \
+       PINMUX_DATA(MMCD1_5_MARK, PORT300_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D4_MCP_NAF4_MARK, PORT301_FN1), \
+       PINMUX_DATA(MMCD1_4_MARK, PORT301_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D3_MCP_NAF3_MARK, PORT302_FN1), \
+       PINMUX_DATA(MMCD1_3_MARK, PORT302_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D2_MCP_NAF2_MARK, PORT303_FN1), \
+       PINMUX_DATA(MMCD1_2_MARK, PORT303_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D1_MCP_NAF1_MARK, PORT304_FN1), \
+       PINMUX_DATA(MMCD1_1_MARK, PORT304_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_D0_MCP_NAF0_MARK, PORT305_FN1), \
+       PINMUX_DATA(MMCD1_0_MARK, PORT305_FN2, MSEL4CR_MSEL15_1),
+       PINMUX_DATA(MCP_NBRSTOUT__MARK, PORT306_FN1),
+       PINMUX_DATA(MCP_WE0__MCP_FWE_MARK, PORT309_FN1), \
+       PINMUX_DATA(MCP_RDWR_MCP_FWE_MARK, PORT309_FN2),
+
+       /* MSEL2 special cases */
+       PINMUX_DATA(TSIF2_TS_XX1_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_0,
+               MSEL2CR_MSEL12_0),
+       PINMUX_DATA(TSIF2_TS_XX2_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_0,
+               MSEL2CR_MSEL12_1),
+       PINMUX_DATA(TSIF2_TS_XX3_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_1,
+               MSEL2CR_MSEL12_0),
+       PINMUX_DATA(TSIF2_TS_XX4_MARK, MSEL2CR_MSEL14_0, MSEL2CR_MSEL13_1,
+               MSEL2CR_MSEL12_1),
+       PINMUX_DATA(TSIF2_TS_XX5_MARK, MSEL2CR_MSEL14_1, MSEL2CR_MSEL13_0,
+               MSEL2CR_MSEL12_0),
+       PINMUX_DATA(TSIF1_TS_XX1_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_0,
+               MSEL2CR_MSEL9_0),
+       PINMUX_DATA(TSIF1_TS_XX2_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_0,
+               MSEL2CR_MSEL9_1),
+       PINMUX_DATA(TSIF1_TS_XX3_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_1,
+               MSEL2CR_MSEL9_0),
+       PINMUX_DATA(TSIF1_TS_XX4_MARK, MSEL2CR_MSEL11_0, MSEL2CR_MSEL10_1,
+               MSEL2CR_MSEL9_1),
+       PINMUX_DATA(TSIF1_TS_XX5_MARK, MSEL2CR_MSEL11_1, MSEL2CR_MSEL10_0,
+               MSEL2CR_MSEL9_0),
+       PINMUX_DATA(TSIF0_TS_XX1_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_0,
+               MSEL2CR_MSEL6_0),
+       PINMUX_DATA(TSIF0_TS_XX2_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_0,
+               MSEL2CR_MSEL6_1),
+       PINMUX_DATA(TSIF0_TS_XX3_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_1,
+               MSEL2CR_MSEL6_0),
+       PINMUX_DATA(TSIF0_TS_XX4_MARK, MSEL2CR_MSEL8_0, MSEL2CR_MSEL7_1,
+               MSEL2CR_MSEL6_1),
+       PINMUX_DATA(TSIF0_TS_XX5_MARK, MSEL2CR_MSEL8_1, MSEL2CR_MSEL7_0,
+               MSEL2CR_MSEL6_0),
+       PINMUX_DATA(MST1_TS_XX1_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_0,
+               MSEL2CR_MSEL3_0),
+       PINMUX_DATA(MST1_TS_XX2_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_0,
+               MSEL2CR_MSEL3_1),
+       PINMUX_DATA(MST1_TS_XX3_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_1,
+               MSEL2CR_MSEL3_0),
+       PINMUX_DATA(MST1_TS_XX4_MARK, MSEL2CR_MSEL5_0, MSEL2CR_MSEL4_1,
+               MSEL2CR_MSEL3_1),
+       PINMUX_DATA(MST1_TS_XX5_MARK, MSEL2CR_MSEL5_1, MSEL2CR_MSEL4_0,
+               MSEL2CR_MSEL3_0),
+       PINMUX_DATA(MST0_TS_XX1_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_0,
+               MSEL2CR_MSEL0_0),
+       PINMUX_DATA(MST0_TS_XX2_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_0,
+               MSEL2CR_MSEL0_1),
+       PINMUX_DATA(MST0_TS_XX3_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_1,
+               MSEL2CR_MSEL0_0),
+       PINMUX_DATA(MST0_TS_XX4_MARK, MSEL2CR_MSEL2_0, MSEL2CR_MSEL1_1,
+               MSEL2CR_MSEL0_1),
+       PINMUX_DATA(MST0_TS_XX5_MARK, MSEL2CR_MSEL2_1, MSEL2CR_MSEL1_0,
+               MSEL2CR_MSEL0_0),
+
+       /* MSEL3 special cases */
+       PINMUX_DATA(SDHI0_VCCQ_MC0_ON_MARK, MSEL3CR_MSEL28_1),
+       PINMUX_DATA(SDHI0_VCCQ_MC0_OFF_MARK, MSEL3CR_MSEL28_0),
+       PINMUX_DATA(DEBUG_MON_VIO_MARK, MSEL3CR_MSEL15_0),
+       PINMUX_DATA(DEBUG_MON_LCDD_MARK, MSEL3CR_MSEL15_1),
+       PINMUX_DATA(LCDC_LCDC0_MARK, MSEL3CR_MSEL6_0),
+       PINMUX_DATA(LCDC_LCDC1_MARK, MSEL3CR_MSEL6_1),
+
+       /* MSEL4 special cases */
+       PINMUX_DATA(IRQ9_MEM_INT_MARK, MSEL4CR_MSEL29_0),
+       PINMUX_DATA(IRQ9_MCP_INT_MARK, MSEL4CR_MSEL29_1),
+       PINMUX_DATA(A11_MARK, MSEL4CR_MSEL13_0, MSEL4CR_MSEL12_0),
+       PINMUX_DATA(KEYOUT8_MARK, MSEL4CR_MSEL13_0, MSEL4CR_MSEL12_1),
+       PINMUX_DATA(TPU4TO3_MARK, MSEL4CR_MSEL13_1, MSEL4CR_MSEL12_0),
+       PINMUX_DATA(RESETA_N_PU_ON_MARK, MSEL4CR_MSEL4_0),
+       PINMUX_DATA(RESETA_N_PU_OFF_MARK, MSEL4CR_MSEL4_1),
+       PINMUX_DATA(EDBGREQ_PD_MARK, MSEL4CR_MSEL1_0),
+       PINMUX_DATA(EDBGREQ_PU_MARK, MSEL4CR_MSEL1_1),
+
+       /* Functions with pull-ups */
+       PINMUX_DATA(KEYIN0_PU_MARK, PORT66_FN2, PORT66_IN_PU),
+       PINMUX_DATA(KEYIN1_PU_MARK, PORT67_FN2, PORT67_IN_PU),
+       PINMUX_DATA(KEYIN2_PU_MARK, PORT68_FN2, PORT68_IN_PU),
+       PINMUX_DATA(KEYIN3_PU_MARK, PORT69_FN2, PORT69_IN_PU),
+       PINMUX_DATA(KEYIN4_PU_MARK, PORT70_FN2, PORT70_IN_PU),
+       PINMUX_DATA(KEYIN5_PU_MARK, PORT71_FN2, PORT71_IN_PU),
+       PINMUX_DATA(KEYIN6_PU_MARK, PORT72_FN2, PORT72_IN_PU),
+       PINMUX_DATA(KEYIN7_PU_MARK, PORT73_FN2, PORT73_IN_PU),
+
+       PINMUX_DATA(SDHICD0_PU_MARK,  PORT251_FN1, PORT251_IN_PU),
+       PINMUX_DATA(SDHID0_0_PU_MARK, PORT252_FN1, PORT252_IN_PU),
+       PINMUX_DATA(SDHID0_1_PU_MARK, PORT253_FN1, PORT253_IN_PU),
+       PINMUX_DATA(SDHID0_2_PU_MARK, PORT254_FN1, PORT254_IN_PU),
+       PINMUX_DATA(SDHID0_3_PU_MARK, PORT255_FN1, PORT255_IN_PU),
+       PINMUX_DATA(SDHICMD0_PU_MARK, PORT256_FN1, PORT256_IN_PU),
+       PINMUX_DATA(SDHIWP0_PU_MARK,  PORT257_FN1, PORT256_IN_PU),
+       PINMUX_DATA(SDHID1_0_PU_MARK, PORT259_FN1, PORT259_IN_PU),
+       PINMUX_DATA(SDHID1_1_PU_MARK, PORT260_FN1, PORT260_IN_PU),
+       PINMUX_DATA(SDHID1_2_PU_MARK, PORT261_FN1, PORT261_IN_PU),
+       PINMUX_DATA(SDHID1_3_PU_MARK, PORT262_FN1, PORT262_IN_PU),
+       PINMUX_DATA(SDHICMD1_PU_MARK, PORT263_FN1, PORT263_IN_PU),
+       PINMUX_DATA(SDHID2_0_PU_MARK, PORT265_FN1, PORT265_IN_PU),
+       PINMUX_DATA(SDHID2_1_PU_MARK, PORT266_FN1, PORT266_IN_PU),
+       PINMUX_DATA(SDHID2_2_PU_MARK, PORT267_FN1, PORT267_IN_PU),
+       PINMUX_DATA(SDHID2_3_PU_MARK, PORT268_FN1, PORT268_IN_PU),
+       PINMUX_DATA(SDHICMD2_PU_MARK, PORT269_FN1, PORT269_IN_PU),
+
+       PINMUX_DATA(MMCCMD0_PU_MARK, PORT279_FN1, PORT279_IN_PU,
+               MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCCMD1_PU_MARK, PORT297_FN2, PORT297_IN_PU,
+               MSEL4CR_MSEL15_1),
+
+       PINMUX_DATA(MMCD0_0_PU_MARK,
+                   PORT271_FN1, PORT271_IN_PU, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_1_PU_MARK,
+                   PORT272_FN1, PORT272_IN_PU, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_2_PU_MARK,
+                   PORT273_FN1, PORT273_IN_PU, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_3_PU_MARK,
+                   PORT274_FN1, PORT274_IN_PU, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_4_PU_MARK,
+                   PORT275_FN1, PORT275_IN_PU, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_5_PU_MARK,
+                   PORT276_FN1, PORT276_IN_PU, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_6_PU_MARK,
+                   PORT277_FN1, PORT277_IN_PU, MSEL4CR_MSEL15_0),
+       PINMUX_DATA(MMCD0_7_PU_MARK,
+                   PORT278_FN1, PORT278_IN_PU, MSEL4CR_MSEL15_0),
+
+       PINMUX_DATA(FSIBISLD_PU_MARK, PORT39_FN1, PORT39_IN_PU),
+       PINMUX_DATA(FSIACK_PU_MARK, PORT49_FN1, PORT49_IN_PU),
+       PINMUX_DATA(FSIAILR_PU_MARK, PORT50_FN5, PORT50_IN_PU),
+       PINMUX_DATA(FSIAIBT_PU_MARK, PORT51_FN5, PORT51_IN_PU),
+       PINMUX_DATA(FSIAISLD_PU_MARK, PORT55_FN1, PORT55_IN_PU),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       GPIO_PORT_ALL(),
+
+       /* Table 25-1 (Functions 0-7) */
+       GPIO_FN(VBUS_0),
+       GPIO_FN(GPI0),
+       GPIO_FN(GPI1),
+       GPIO_FN(GPI2),
+       GPIO_FN(GPI3),
+       GPIO_FN(GPI4),
+       GPIO_FN(GPI5),
+       GPIO_FN(GPI6),
+       GPIO_FN(GPI7),
+       GPIO_FN(SCIFA7_RXD),
+       GPIO_FN(SCIFA7_CTS_),
+       GPIO_FN(GPO7), \
+       GPIO_FN(MFG0_OUT2),
+       GPIO_FN(GPO6), \
+       GPIO_FN(MFG1_OUT2),
+       GPIO_FN(GPO5), \
+       GPIO_FN(SCIFA0_SCK), \
+       GPIO_FN(FSICOSLDT3), \
+       GPIO_FN(PORT16_VIO_CKOR),
+       GPIO_FN(SCIFA0_TXD),
+       GPIO_FN(SCIFA7_TXD),
+       GPIO_FN(SCIFA7_RTS_), \
+       GPIO_FN(PORT19_VIO_CKO2),
+       GPIO_FN(GPO0),
+       GPIO_FN(GPO1),
+       GPIO_FN(GPO2), \
+       GPIO_FN(STATUS0),
+       GPIO_FN(GPO3), \
+       GPIO_FN(STATUS1),
+       GPIO_FN(GPO4), \
+       GPIO_FN(STATUS2),
+       GPIO_FN(VINT),
+       GPIO_FN(TCKON),
+       GPIO_FN(XDVFS1), \
+       GPIO_FN(PORT27_I2C_SCL2), \
+       GPIO_FN(PORT27_I2C_SCL3), \
+       GPIO_FN(MFG0_OUT1), \
+       GPIO_FN(PORT27_IROUT),
+       GPIO_FN(XDVFS2), \
+       GPIO_FN(PORT28_I2C_SDA2), \
+       GPIO_FN(PORT28_I2C_SDA3), \
+       GPIO_FN(PORT28_TPU1TO1),
+       GPIO_FN(SIM_RST), \
+       GPIO_FN(PORT29_TPU1TO1),
+       GPIO_FN(SIM_CLK), \
+       GPIO_FN(PORT30_VIO_CKOR),
+       GPIO_FN(SIM_D), \
+       GPIO_FN(PORT31_IROUT),
+       GPIO_FN(SCIFA4_TXD),
+       GPIO_FN(SCIFA4_RXD), \
+       GPIO_FN(XWUP),
+       GPIO_FN(SCIFA4_RTS_),
+       GPIO_FN(SCIFA4_CTS_),
+       GPIO_FN(FSIBOBT), \
+       GPIO_FN(FSIBIBT),
+       GPIO_FN(FSIBOLR), \
+       GPIO_FN(FSIBILR),
+       GPIO_FN(FSIBOSLD),
+       GPIO_FN(FSIBISLD),
+       GPIO_FN(VACK),
+       GPIO_FN(XTAL1L),
+       GPIO_FN(SCIFA0_RTS_), \
+       GPIO_FN(FSICOSLDT2),
+       GPIO_FN(SCIFA0_RXD),
+       GPIO_FN(SCIFA0_CTS_), \
+       GPIO_FN(FSICOSLDT1),
+       GPIO_FN(FSICOBT), \
+       GPIO_FN(FSICIBT), \
+       GPIO_FN(FSIDOBT), \
+       GPIO_FN(FSIDIBT),
+       GPIO_FN(FSICOLR), \
+       GPIO_FN(FSICILR), \
+       GPIO_FN(FSIDOLR), \
+       GPIO_FN(FSIDILR),
+       GPIO_FN(FSICOSLD), \
+       GPIO_FN(PORT47_FSICSPDIF),
+       GPIO_FN(FSICISLD), \
+       GPIO_FN(FSIDISLD),
+       GPIO_FN(FSIACK), \
+       GPIO_FN(PORT49_IRDA_OUT), \
+       GPIO_FN(PORT49_IROUT), \
+       GPIO_FN(FSIAOMC),
+       GPIO_FN(FSIAOLR), \
+       GPIO_FN(BBIF2_TSYNC2), \
+       GPIO_FN(TPU2TO2), \
+       GPIO_FN(FSIAILR),
+
+       GPIO_FN(FSIAOBT), \
+       GPIO_FN(BBIF2_TSCK2), \
+       GPIO_FN(TPU2TO3), \
+       GPIO_FN(FSIAIBT),
+       GPIO_FN(FSIAOSLD), \
+       GPIO_FN(BBIF2_TXD2),
+       GPIO_FN(FSIASPDIF), \
+       GPIO_FN(PORT53_IRDA_IN), \
+       GPIO_FN(TPU3TO3), \
+       GPIO_FN(FSIBSPDIF), \
+       GPIO_FN(PORT53_FSICSPDIF),
+       GPIO_FN(FSIBCK), \
+       GPIO_FN(PORT54_IRDA_FIRSEL), \
+       GPIO_FN(TPU3TO2), \
+       GPIO_FN(FSIBOMC), \
+       GPIO_FN(FSICCK), \
+       GPIO_FN(FSICOMC),
+       GPIO_FN(FSIAISLD), \
+       GPIO_FN(TPU0TO0),
+       GPIO_FN(A0), \
+       GPIO_FN(BS_),
+       GPIO_FN(A12), \
+       GPIO_FN(PORT58_KEYOUT7), \
+       GPIO_FN(TPU4TO2),
+       GPIO_FN(A13), \
+       GPIO_FN(PORT59_KEYOUT6), \
+       GPIO_FN(TPU0TO1),
+       GPIO_FN(A14), \
+       GPIO_FN(KEYOUT5),
+       GPIO_FN(A15), \
+       GPIO_FN(KEYOUT4),
+       GPIO_FN(A16), \
+       GPIO_FN(KEYOUT3), \
+       GPIO_FN(MSIOF0_SS1),
+       GPIO_FN(A17), \
+       GPIO_FN(KEYOUT2), \
+       GPIO_FN(MSIOF0_TSYNC),
+       GPIO_FN(A18), \
+       GPIO_FN(KEYOUT1), \
+       GPIO_FN(MSIOF0_TSCK),
+       GPIO_FN(A19), \
+       GPIO_FN(KEYOUT0), \
+       GPIO_FN(MSIOF0_TXD),
+       GPIO_FN(A20), \
+       GPIO_FN(KEYIN0), \
+       GPIO_FN(MSIOF0_RSCK),
+       GPIO_FN(A21), \
+       GPIO_FN(KEYIN1), \
+       GPIO_FN(MSIOF0_RSYNC),
+       GPIO_FN(A22), \
+       GPIO_FN(KEYIN2), \
+       GPIO_FN(MSIOF0_MCK0),
+       GPIO_FN(A23), \
+       GPIO_FN(KEYIN3), \
+       GPIO_FN(MSIOF0_MCK1),
+       GPIO_FN(A24), \
+       GPIO_FN(KEYIN4), \
+       GPIO_FN(MSIOF0_RXD),
+       GPIO_FN(A25), \
+       GPIO_FN(KEYIN5), \
+       GPIO_FN(MSIOF0_SS2),
+       GPIO_FN(A26), \
+       GPIO_FN(KEYIN6),
+       GPIO_FN(KEYIN7),
+       GPIO_FN(D0_NAF0),
+       GPIO_FN(D1_NAF1),
+       GPIO_FN(D2_NAF2),
+       GPIO_FN(D3_NAF3),
+       GPIO_FN(D4_NAF4),
+       GPIO_FN(D5_NAF5),
+       GPIO_FN(D6_NAF6),
+       GPIO_FN(D7_NAF7),
+       GPIO_FN(D8_NAF8),
+       GPIO_FN(D9_NAF9),
+       GPIO_FN(D10_NAF10),
+       GPIO_FN(D11_NAF11),
+       GPIO_FN(D12_NAF12),
+       GPIO_FN(D13_NAF13),
+       GPIO_FN(D14_NAF14),
+       GPIO_FN(D15_NAF15),
+       GPIO_FN(CS4_),
+       GPIO_FN(CS5A_), \
+       GPIO_FN(PORT91_RDWR),
+       GPIO_FN(CS5B_), \
+       GPIO_FN(FCE1_),
+       GPIO_FN(CS6B_), \
+       GPIO_FN(DACK0),
+       GPIO_FN(FCE0_), \
+       GPIO_FN(CS6A_),
+       GPIO_FN(WAIT_), \
+       GPIO_FN(DREQ0),
+       GPIO_FN(RD__FSC),
+       GPIO_FN(WE0__FWE), \
+       GPIO_FN(RDWR_FWE),
+       GPIO_FN(WE1_),
+       GPIO_FN(FRB),
+       GPIO_FN(CKO),
+       GPIO_FN(NBRSTOUT_),
+       GPIO_FN(NBRST_),
+       GPIO_FN(BBIF2_TXD),
+       GPIO_FN(BBIF2_RXD),
+       GPIO_FN(BBIF2_SYNC),
+       GPIO_FN(BBIF2_SCK),
+       GPIO_FN(SCIFA3_CTS_), \
+       GPIO_FN(MFG3_IN2),
+       GPIO_FN(SCIFA3_RXD), \
+       GPIO_FN(MFG3_IN1),
+       GPIO_FN(BBIF1_SS2), \
+       GPIO_FN(SCIFA3_RTS_), \
+       GPIO_FN(MFG3_OUT1),
+       GPIO_FN(SCIFA3_TXD),
+       GPIO_FN(HSI_RX_DATA), \
+       GPIO_FN(BBIF1_RXD),
+       GPIO_FN(HSI_TX_WAKE), \
+       GPIO_FN(BBIF1_TSCK),
+       GPIO_FN(HSI_TX_DATA), \
+       GPIO_FN(BBIF1_TSYNC),
+       GPIO_FN(HSI_TX_READY), \
+       GPIO_FN(BBIF1_TXD),
+       GPIO_FN(HSI_RX_READY), \
+       GPIO_FN(BBIF1_RSCK), \
+       GPIO_FN(PORT115_I2C_SCL2), \
+       GPIO_FN(PORT115_I2C_SCL3),
+       GPIO_FN(HSI_RX_WAKE), \
+       GPIO_FN(BBIF1_RSYNC), \
+       GPIO_FN(PORT116_I2C_SDA2), \
+       GPIO_FN(PORT116_I2C_SDA3),
+       GPIO_FN(HSI_RX_FLAG), \
+       GPIO_FN(BBIF1_SS1), \
+       GPIO_FN(BBIF1_FLOW),
+       GPIO_FN(HSI_TX_FLAG),
+       GPIO_FN(VIO_VD), \
+       GPIO_FN(PORT128_LCD2VSYN), \
+       GPIO_FN(VIO2_VD), \
+       GPIO_FN(LCD2D0),
+
+       GPIO_FN(VIO_HD), \
+       GPIO_FN(PORT129_LCD2HSYN), \
+       GPIO_FN(PORT129_LCD2CS_), \
+       GPIO_FN(VIO2_HD), \
+       GPIO_FN(LCD2D1),
+       GPIO_FN(VIO_D0), \
+       GPIO_FN(PORT130_MSIOF2_RXD), \
+       GPIO_FN(LCD2D10),
+       GPIO_FN(VIO_D1), \
+       GPIO_FN(PORT131_KEYOUT6), \
+       GPIO_FN(PORT131_MSIOF2_SS1), \
+       GPIO_FN(PORT131_KEYOUT11), \
+       GPIO_FN(LCD2D11),
+       GPIO_FN(VIO_D2), \
+       GPIO_FN(PORT132_KEYOUT7), \
+       GPIO_FN(PORT132_MSIOF2_SS2), \
+       GPIO_FN(PORT132_KEYOUT10), \
+       GPIO_FN(LCD2D12),
+       GPIO_FN(VIO_D3), \
+       GPIO_FN(MSIOF2_TSYNC), \
+       GPIO_FN(LCD2D13),
+       GPIO_FN(VIO_D4), \
+       GPIO_FN(MSIOF2_TXD), \
+       GPIO_FN(LCD2D14),
+       GPIO_FN(VIO_D5), \
+       GPIO_FN(MSIOF2_TSCK), \
+       GPIO_FN(LCD2D15),
+       GPIO_FN(VIO_D6), \
+       GPIO_FN(PORT136_KEYOUT8), \
+       GPIO_FN(LCD2D16),
+       GPIO_FN(VIO_D7), \
+       GPIO_FN(PORT137_KEYOUT9), \
+       GPIO_FN(LCD2D17),
+       GPIO_FN(VIO_D8), \
+       GPIO_FN(PORT138_KEYOUT8), \
+       GPIO_FN(VIO2_D0), \
+       GPIO_FN(LCD2D6),
+       GPIO_FN(VIO_D9), \
+       GPIO_FN(PORT139_KEYOUT9), \
+       GPIO_FN(VIO2_D1), \
+       GPIO_FN(LCD2D7),
+       GPIO_FN(VIO_D10), \
+       GPIO_FN(TPU0TO2), \
+       GPIO_FN(VIO2_D2), \
+       GPIO_FN(LCD2D8),
+       GPIO_FN(VIO_D11), \
+       GPIO_FN(TPU0TO3), \
+       GPIO_FN(VIO2_D3), \
+       GPIO_FN(LCD2D9),
+       GPIO_FN(VIO_D12), \
+       GPIO_FN(PORT142_KEYOUT10), \
+       GPIO_FN(VIO2_D4), \
+       GPIO_FN(LCD2D2),
+       GPIO_FN(VIO_D13), \
+       GPIO_FN(PORT143_KEYOUT11), \
+       GPIO_FN(PORT143_KEYOUT6), \
+       GPIO_FN(VIO2_D5), \
+       GPIO_FN(LCD2D3),
+       GPIO_FN(VIO_D14), \
+       GPIO_FN(PORT144_KEYOUT7), \
+       GPIO_FN(VIO2_D6), \
+       GPIO_FN(LCD2D4),
+       GPIO_FN(VIO_D15), \
+       GPIO_FN(TPU1TO3), \
+       GPIO_FN(PORT145_LCD2DISP), \
+       GPIO_FN(PORT145_LCD2RS), \
+       GPIO_FN(VIO2_D7), \
+       GPIO_FN(LCD2D5),
+       GPIO_FN(VIO_CLK), \
+       GPIO_FN(LCD2DCK), \
+       GPIO_FN(PORT146_LCD2WR_), \
+       GPIO_FN(VIO2_CLK), \
+       GPIO_FN(LCD2D18),
+       GPIO_FN(VIO_FIELD), \
+       GPIO_FN(LCD2RD_), \
+       GPIO_FN(VIO2_FIELD), \
+       GPIO_FN(LCD2D19),
+       GPIO_FN(VIO_CKO),
+       GPIO_FN(A27), \
+       GPIO_FN(PORT149_RDWR), \
+       GPIO_FN(MFG0_IN1), \
+       GPIO_FN(PORT149_KEYOUT9),
+       GPIO_FN(MFG0_IN2),
+       GPIO_FN(TS_SPSYNC3), \
+       GPIO_FN(MSIOF2_RSCK),
+       GPIO_FN(TS_SDAT3), \
+       GPIO_FN(MSIOF2_RSYNC),
+       GPIO_FN(TPU1TO2), \
+       GPIO_FN(TS_SDEN3), \
+       GPIO_FN(PORT153_MSIOF2_SS1),
+       GPIO_FN(SCIFA2_TXD1), \
+       GPIO_FN(MSIOF2_MCK0),
+       GPIO_FN(SCIFA2_RXD1), \
+       GPIO_FN(MSIOF2_MCK1),
+       GPIO_FN(SCIFA2_RTS1_), \
+       GPIO_FN(PORT156_MSIOF2_SS2),
+       GPIO_FN(SCIFA2_CTS1_), \
+       GPIO_FN(PORT157_MSIOF2_RXD),
+       GPIO_FN(DINT_), \
+       GPIO_FN(SCIFA2_SCK1), \
+       GPIO_FN(TS_SCK3),
+       GPIO_FN(PORT159_SCIFB_SCK), \
+       GPIO_FN(PORT159_SCIFA5_SCK), \
+       GPIO_FN(NMI),
+       GPIO_FN(PORT160_SCIFB_TXD), \
+       GPIO_FN(PORT160_SCIFA5_TXD),
+       GPIO_FN(PORT161_SCIFB_CTS_), \
+       GPIO_FN(PORT161_SCIFA5_CTS_),
+       GPIO_FN(PORT162_SCIFB_RXD), \
+       GPIO_FN(PORT162_SCIFA5_RXD),
+       GPIO_FN(PORT163_SCIFB_RTS_), \
+       GPIO_FN(PORT163_SCIFA5_RTS_), \
+       GPIO_FN(TPU3TO0),
+       GPIO_FN(LCDD0),
+       GPIO_FN(LCDD1), \
+       GPIO_FN(PORT193_SCIFA5_CTS_), \
+       GPIO_FN(BBIF2_TSYNC1),
+       GPIO_FN(LCDD2), \
+       GPIO_FN(PORT194_SCIFA5_RTS_), \
+       GPIO_FN(BBIF2_TSCK1),
+       GPIO_FN(LCDD3), \
+       GPIO_FN(PORT195_SCIFA5_RXD), \
+       GPIO_FN(BBIF2_TXD1),
+       GPIO_FN(LCDD4), \
+       GPIO_FN(PORT196_SCIFA5_TXD),
+       GPIO_FN(LCDD5), \
+       GPIO_FN(PORT197_SCIFA5_SCK), \
+       GPIO_FN(MFG2_OUT2), \
+       GPIO_FN(TPU2TO1),
+       GPIO_FN(LCDD6),
+       GPIO_FN(LCDD7), \
+       GPIO_FN(TPU4TO1), \
+       GPIO_FN(MFG4_OUT2),
+       GPIO_FN(LCDD8), \
+       GPIO_FN(D16),
+       GPIO_FN(LCDD9), \
+       GPIO_FN(D17),
+       GPIO_FN(LCDD10), \
+       GPIO_FN(D18),
+       GPIO_FN(LCDD11), \
+       GPIO_FN(D19),
+       GPIO_FN(LCDD12), \
+       GPIO_FN(D20),
+       GPIO_FN(LCDD13), \
+       GPIO_FN(D21),
+       GPIO_FN(LCDD14), \
+       GPIO_FN(D22),
+       GPIO_FN(LCDD15), \
+       GPIO_FN(PORT207_MSIOF0L_SS1), \
+       GPIO_FN(D23),
+       GPIO_FN(LCDD16), \
+       GPIO_FN(PORT208_MSIOF0L_SS2), \
+       GPIO_FN(D24),
+       GPIO_FN(LCDD17), \
+       GPIO_FN(D25),
+       GPIO_FN(LCDD18), \
+       GPIO_FN(DREQ2), \
+       GPIO_FN(PORT210_MSIOF0L_SS1), \
+       GPIO_FN(D26),
+       GPIO_FN(LCDD19), \
+       GPIO_FN(PORT211_MSIOF0L_SS2), \
+       GPIO_FN(D27),
+       GPIO_FN(LCDD20), \
+       GPIO_FN(TS_SPSYNC1), \
+       GPIO_FN(MSIOF0L_MCK0), \
+       GPIO_FN(D28),
+       GPIO_FN(LCDD21), \
+       GPIO_FN(TS_SDAT1), \
+       GPIO_FN(MSIOF0L_MCK1), \
+       GPIO_FN(D29),
+       GPIO_FN(LCDD22), \
+       GPIO_FN(TS_SDEN1), \
+       GPIO_FN(MSIOF0L_RSCK), \
+       GPIO_FN(D30),
+       GPIO_FN(LCDD23), \
+       GPIO_FN(TS_SCK1), \
+       GPIO_FN(MSIOF0L_RSYNC), \
+       GPIO_FN(D31),
+       GPIO_FN(LCDDCK), \
+       GPIO_FN(LCDWR_),
+       GPIO_FN(LCDRD_), \
+       GPIO_FN(DACK2), \
+       GPIO_FN(PORT217_LCD2RS), \
+       GPIO_FN(MSIOF0L_TSYNC), \
+       GPIO_FN(VIO2_FIELD3), \
+       GPIO_FN(PORT217_LCD2DISP),
+       GPIO_FN(LCDHSYN), \
+       GPIO_FN(LCDCS_), \
+       GPIO_FN(LCDCS2_), \
+       GPIO_FN(DACK3), \
+       GPIO_FN(PORT218_VIO_CKOR),
+       GPIO_FN(LCDDISP), \
+       GPIO_FN(LCDRS), \
+       GPIO_FN(PORT219_LCD2WR_), \
+       GPIO_FN(DREQ3), \
+       GPIO_FN(MSIOF0L_TSCK), \
+       GPIO_FN(VIO2_CLK3), \
+       GPIO_FN(LCD2DCK_2),
+       GPIO_FN(LCDVSYN), \
+       GPIO_FN(LCDVSYN2),
+       GPIO_FN(LCDLCLK), \
+       GPIO_FN(DREQ1), \
+       GPIO_FN(PORT221_LCD2CS_), \
+       GPIO_FN(PWEN), \
+       GPIO_FN(MSIOF0L_RXD), \
+       GPIO_FN(VIO2_HD3), \
+       GPIO_FN(PORT221_LCD2HSYN),
+       GPIO_FN(LCDDON), \
+       GPIO_FN(LCDDON2), \
+       GPIO_FN(DACK1), \
+       GPIO_FN(OVCN), \
+       GPIO_FN(MSIOF0L_TXD), \
+       GPIO_FN(VIO2_VD3), \
+       GPIO_FN(PORT222_LCD2VSYN),
+
+       GPIO_FN(SCIFA1_TXD), \
+       GPIO_FN(OVCN2),
+       GPIO_FN(EXTLP), \
+       GPIO_FN(SCIFA1_SCK), \
+       GPIO_FN(PORT226_VIO_CKO2),
+       GPIO_FN(SCIFA1_RTS_), \
+       GPIO_FN(IDIN),
+       GPIO_FN(SCIFA1_RXD),
+       GPIO_FN(SCIFA1_CTS_), \
+       GPIO_FN(MFG1_IN1),
+       GPIO_FN(MSIOF1_TXD), \
+       GPIO_FN(SCIFA2_TXD2),
+       GPIO_FN(MSIOF1_TSYNC), \
+       GPIO_FN(SCIFA2_CTS2_),
+       GPIO_FN(MSIOF1_TSCK), \
+       GPIO_FN(SCIFA2_SCK2),
+       GPIO_FN(MSIOF1_RXD), \
+       GPIO_FN(SCIFA2_RXD2),
+       GPIO_FN(MSIOF1_RSCK), \
+       GPIO_FN(SCIFA2_RTS2_), \
+       GPIO_FN(VIO2_CLK2), \
+       GPIO_FN(LCD2D20),
+       GPIO_FN(MSIOF1_RSYNC), \
+       GPIO_FN(MFG1_IN2), \
+       GPIO_FN(VIO2_VD2), \
+       GPIO_FN(LCD2D21),
+       GPIO_FN(MSIOF1_MCK0), \
+       GPIO_FN(PORT236_I2C_SDA2),
+       GPIO_FN(MSIOF1_MCK1), \
+       GPIO_FN(PORT237_I2C_SCL2),
+       GPIO_FN(MSIOF1_SS1), \
+       GPIO_FN(VIO2_FIELD2), \
+       GPIO_FN(LCD2D22),
+       GPIO_FN(MSIOF1_SS2), \
+       GPIO_FN(VIO2_HD2), \
+       GPIO_FN(LCD2D23),
+       GPIO_FN(SCIFA6_TXD),
+       GPIO_FN(PORT241_IRDA_OUT), \
+       GPIO_FN(PORT241_IROUT), \
+       GPIO_FN(MFG4_OUT1), \
+       GPIO_FN(TPU4TO0),
+       GPIO_FN(PORT242_IRDA_IN), \
+       GPIO_FN(MFG4_IN2),
+       GPIO_FN(PORT243_IRDA_FIRSEL), \
+       GPIO_FN(PORT243_VIO_CKO2),
+       GPIO_FN(PORT244_SCIFA5_CTS_), \
+       GPIO_FN(MFG2_IN1), \
+       GPIO_FN(PORT244_SCIFB_CTS_), \
+       GPIO_FN(MSIOF2R_RXD),
+       GPIO_FN(PORT245_SCIFA5_RTS_), \
+       GPIO_FN(MFG2_IN2), \
+       GPIO_FN(PORT245_SCIFB_RTS_), \
+       GPIO_FN(MSIOF2R_TXD),
+       GPIO_FN(PORT246_SCIFA5_RXD), \
+       GPIO_FN(MFG1_OUT1), \
+       GPIO_FN(PORT246_SCIFB_RXD), \
+       GPIO_FN(TPU1TO0),
+       GPIO_FN(PORT247_SCIFA5_TXD), \
+       GPIO_FN(MFG3_OUT2), \
+       GPIO_FN(PORT247_SCIFB_TXD), \
+       GPIO_FN(TPU3TO1),
+       GPIO_FN(PORT248_SCIFA5_SCK), \
+       GPIO_FN(MFG2_OUT1), \
+       GPIO_FN(PORT248_SCIFB_SCK), \
+       GPIO_FN(TPU2TO0), \
+       GPIO_FN(PORT248_I2C_SCL3), \
+       GPIO_FN(MSIOF2R_TSCK),
+       GPIO_FN(PORT249_IROUT), \
+       GPIO_FN(MFG4_IN1), \
+       GPIO_FN(PORT249_I2C_SDA3), \
+       GPIO_FN(MSIOF2R_TSYNC),
+       GPIO_FN(SDHICLK0),
+       GPIO_FN(SDHICD0),
+       GPIO_FN(SDHID0_0),
+       GPIO_FN(SDHID0_1),
+       GPIO_FN(SDHID0_2),
+       GPIO_FN(SDHID0_3),
+       GPIO_FN(SDHICMD0),
+       GPIO_FN(SDHIWP0),
+       GPIO_FN(SDHICLK1),
+       GPIO_FN(SDHID1_0), \
+       GPIO_FN(TS_SPSYNC2),
+       GPIO_FN(SDHID1_1), \
+       GPIO_FN(TS_SDAT2),
+       GPIO_FN(SDHID1_2), \
+       GPIO_FN(TS_SDEN2),
+       GPIO_FN(SDHID1_3), \
+       GPIO_FN(TS_SCK2),
+       GPIO_FN(SDHICMD1),
+       GPIO_FN(SDHICLK2),
+       GPIO_FN(SDHID2_0), \
+       GPIO_FN(TS_SPSYNC4),
+       GPIO_FN(SDHID2_1), \
+       GPIO_FN(TS_SDAT4),
+       GPIO_FN(SDHID2_2), \
+       GPIO_FN(TS_SDEN4),
+       GPIO_FN(SDHID2_3), \
+       GPIO_FN(TS_SCK4),
+       GPIO_FN(SDHICMD2),
+       GPIO_FN(MMCCLK0),
+       GPIO_FN(MMCD0_0),
+       GPIO_FN(MMCD0_1),
+       GPIO_FN(MMCD0_2),
+       GPIO_FN(MMCD0_3),
+       GPIO_FN(MMCD0_4), \
+       GPIO_FN(TS_SPSYNC5),
+       GPIO_FN(MMCD0_5), \
+       GPIO_FN(TS_SDAT5),
+       GPIO_FN(MMCD0_6), \
+       GPIO_FN(TS_SDEN5),
+       GPIO_FN(MMCD0_7), \
+       GPIO_FN(TS_SCK5),
+       GPIO_FN(MMCCMD0),
+       GPIO_FN(RESETOUTS_), \
+       GPIO_FN(EXTAL2OUT),
+       GPIO_FN(MCP_WAIT__MCP_FRB),
+       GPIO_FN(MCP_CKO), \
+       GPIO_FN(MMCCLK1),
+       GPIO_FN(MCP_D15_MCP_NAF15),
+       GPIO_FN(MCP_D14_MCP_NAF14),
+       GPIO_FN(MCP_D13_MCP_NAF13),
+       GPIO_FN(MCP_D12_MCP_NAF12),
+       GPIO_FN(MCP_D11_MCP_NAF11),
+       GPIO_FN(MCP_D10_MCP_NAF10),
+       GPIO_FN(MCP_D9_MCP_NAF9),
+       GPIO_FN(MCP_D8_MCP_NAF8), \
+       GPIO_FN(MMCCMD1),
+       GPIO_FN(MCP_D7_MCP_NAF7), \
+       GPIO_FN(MMCD1_7),
+
+       GPIO_FN(MCP_D6_MCP_NAF6), \
+       GPIO_FN(MMCD1_6),
+       GPIO_FN(MCP_D5_MCP_NAF5), \
+       GPIO_FN(MMCD1_5),
+       GPIO_FN(MCP_D4_MCP_NAF4), \
+       GPIO_FN(MMCD1_4),
+       GPIO_FN(MCP_D3_MCP_NAF3), \
+       GPIO_FN(MMCD1_3),
+       GPIO_FN(MCP_D2_MCP_NAF2), \
+       GPIO_FN(MMCD1_2),
+       GPIO_FN(MCP_D1_MCP_NAF1), \
+       GPIO_FN(MMCD1_1),
+       GPIO_FN(MCP_D0_MCP_NAF0), \
+       GPIO_FN(MMCD1_0),
+       GPIO_FN(MCP_NBRSTOUT_),
+       GPIO_FN(MCP_WE0__MCP_FWE), \
+       GPIO_FN(MCP_RDWR_MCP_FWE),
+
+       /* MSEL2 special cases */
+       GPIO_FN(TSIF2_TS_XX1),
+       GPIO_FN(TSIF2_TS_XX2),
+       GPIO_FN(TSIF2_TS_XX3),
+       GPIO_FN(TSIF2_TS_XX4),
+       GPIO_FN(TSIF2_TS_XX5),
+       GPIO_FN(TSIF1_TS_XX1),
+       GPIO_FN(TSIF1_TS_XX2),
+       GPIO_FN(TSIF1_TS_XX3),
+       GPIO_FN(TSIF1_TS_XX4),
+       GPIO_FN(TSIF1_TS_XX5),
+       GPIO_FN(TSIF0_TS_XX1),
+       GPIO_FN(TSIF0_TS_XX2),
+       GPIO_FN(TSIF0_TS_XX3),
+       GPIO_FN(TSIF0_TS_XX4),
+       GPIO_FN(TSIF0_TS_XX5),
+       GPIO_FN(MST1_TS_XX1),
+       GPIO_FN(MST1_TS_XX2),
+       GPIO_FN(MST1_TS_XX3),
+       GPIO_FN(MST1_TS_XX4),
+       GPIO_FN(MST1_TS_XX5),
+       GPIO_FN(MST0_TS_XX1),
+       GPIO_FN(MST0_TS_XX2),
+       GPIO_FN(MST0_TS_XX3),
+       GPIO_FN(MST0_TS_XX4),
+       GPIO_FN(MST0_TS_XX5),
+
+       /* MSEL3 special cases */
+       GPIO_FN(SDHI0_VCCQ_MC0_ON),
+       GPIO_FN(SDHI0_VCCQ_MC0_OFF),
+       GPIO_FN(DEBUG_MON_VIO),
+       GPIO_FN(DEBUG_MON_LCDD),
+       GPIO_FN(LCDC_LCDC0),
+       GPIO_FN(LCDC_LCDC1),
+
+       /* MSEL4 special cases */
+       GPIO_FN(IRQ9_MEM_INT),
+       GPIO_FN(IRQ9_MCP_INT),
+       GPIO_FN(A11),
+       GPIO_FN(KEYOUT8),
+       GPIO_FN(TPU4TO3),
+       GPIO_FN(RESETA_N_PU_ON),
+       GPIO_FN(RESETA_N_PU_OFF),
+       GPIO_FN(EDBGREQ_PD),
+       GPIO_FN(EDBGREQ_PU),
+
+       /* Functions with pull-ups */
+       GPIO_FN(KEYIN0_PU),
+       GPIO_FN(KEYIN1_PU),
+       GPIO_FN(KEYIN2_PU),
+       GPIO_FN(KEYIN3_PU),
+       GPIO_FN(KEYIN4_PU),
+       GPIO_FN(KEYIN5_PU),
+       GPIO_FN(KEYIN6_PU),
+       GPIO_FN(KEYIN7_PU),
+       GPIO_FN(SDHICD0_PU),
+       GPIO_FN(SDHID0_0_PU),
+       GPIO_FN(SDHID0_1_PU),
+       GPIO_FN(SDHID0_2_PU),
+       GPIO_FN(SDHID0_3_PU),
+       GPIO_FN(SDHICMD0_PU),
+       GPIO_FN(SDHIWP0_PU),
+       GPIO_FN(SDHID1_0_PU),
+       GPIO_FN(SDHID1_1_PU),
+       GPIO_FN(SDHID1_2_PU),
+       GPIO_FN(SDHID1_3_PU),
+       GPIO_FN(SDHICMD1_PU),
+       GPIO_FN(SDHID2_0_PU),
+       GPIO_FN(SDHID2_1_PU),
+       GPIO_FN(SDHID2_2_PU),
+       GPIO_FN(SDHID2_3_PU),
+       GPIO_FN(SDHICMD2_PU),
+       GPIO_FN(MMCCMD0_PU),
+       GPIO_FN(MMCCMD1_PU),
+       GPIO_FN(MMCD0_0_PU),
+       GPIO_FN(MMCD0_1_PU),
+       GPIO_FN(MMCD0_2_PU),
+       GPIO_FN(MMCD0_3_PU),
+       GPIO_FN(MMCD0_4_PU),
+       GPIO_FN(MMCD0_5_PU),
+       GPIO_FN(MMCD0_6_PU),
+       GPIO_FN(MMCD0_7_PU),
+       GPIO_FN(FSIACK_PU),
+       GPIO_FN(FSIAILR_PU),
+       GPIO_FN(FSIAIBT_PU),
+       GPIO_FN(FSIAISLD_PU),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       PORTCR(0, 0xe6050000), /* PORT0CR */
+       PORTCR(1, 0xe6050001), /* PORT1CR */
+       PORTCR(2, 0xe6050002), /* PORT2CR */
+       PORTCR(3, 0xe6050003), /* PORT3CR */
+       PORTCR(4, 0xe6050004), /* PORT4CR */
+       PORTCR(5, 0xe6050005), /* PORT5CR */
+       PORTCR(6, 0xe6050006), /* PORT6CR */
+       PORTCR(7, 0xe6050007), /* PORT7CR */
+       PORTCR(8, 0xe6050008), /* PORT8CR */
+       PORTCR(9, 0xe6050009), /* PORT9CR */
+
+       PORTCR(10, 0xe605000a), /* PORT10CR */
+       PORTCR(11, 0xe605000b), /* PORT11CR */
+       PORTCR(12, 0xe605000c), /* PORT12CR */
+       PORTCR(13, 0xe605000d), /* PORT13CR */
+       PORTCR(14, 0xe605000e), /* PORT14CR */
+       PORTCR(15, 0xe605000f), /* PORT15CR */
+       PORTCR(16, 0xe6050010), /* PORT16CR */
+       PORTCR(17, 0xe6050011), /* PORT17CR */
+       PORTCR(18, 0xe6050012), /* PORT18CR */
+       PORTCR(19, 0xe6050013), /* PORT19CR */
+
+       PORTCR(20, 0xe6050014), /* PORT20CR */
+       PORTCR(21, 0xe6050015), /* PORT21CR */
+       PORTCR(22, 0xe6050016), /* PORT22CR */
+       PORTCR(23, 0xe6050017), /* PORT23CR */
+       PORTCR(24, 0xe6050018), /* PORT24CR */
+       PORTCR(25, 0xe6050019), /* PORT25CR */
+       PORTCR(26, 0xe605001a), /* PORT26CR */
+       PORTCR(27, 0xe605001b), /* PORT27CR */
+       PORTCR(28, 0xe605001c), /* PORT28CR */
+       PORTCR(29, 0xe605001d), /* PORT29CR */
+
+       PORTCR(30, 0xe605001e), /* PORT30CR */
+       PORTCR(31, 0xe605001f), /* PORT31CR */
+       PORTCR(32, 0xe6051020), /* PORT32CR */
+       PORTCR(33, 0xe6051021), /* PORT33CR */
+       PORTCR(34, 0xe6051022), /* PORT34CR */
+       PORTCR(35, 0xe6051023), /* PORT35CR */
+       PORTCR(36, 0xe6051024), /* PORT36CR */
+       PORTCR(37, 0xe6051025), /* PORT37CR */
+       PORTCR(38, 0xe6051026), /* PORT38CR */
+       PORTCR(39, 0xe6051027), /* PORT39CR */
+
+       PORTCR(40, 0xe6051028), /* PORT40CR */
+       PORTCR(41, 0xe6051029), /* PORT41CR */
+       PORTCR(42, 0xe605102a), /* PORT42CR */
+       PORTCR(43, 0xe605102b), /* PORT43CR */
+       PORTCR(44, 0xe605102c), /* PORT44CR */
+       PORTCR(45, 0xe605102d), /* PORT45CR */
+       PORTCR(46, 0xe605102e), /* PORT46CR */
+       PORTCR(47, 0xe605102f), /* PORT47CR */
+       PORTCR(48, 0xe6051030), /* PORT48CR */
+       PORTCR(49, 0xe6051031), /* PORT49CR */
+
+       PORTCR(50, 0xe6051032), /* PORT50CR */
+       PORTCR(51, 0xe6051033), /* PORT51CR */
+       PORTCR(52, 0xe6051034), /* PORT52CR */
+       PORTCR(53, 0xe6051035), /* PORT53CR */
+       PORTCR(54, 0xe6051036), /* PORT54CR */
+       PORTCR(55, 0xe6051037), /* PORT55CR */
+       PORTCR(56, 0xe6051038), /* PORT56CR */
+       PORTCR(57, 0xe6051039), /* PORT57CR */
+       PORTCR(58, 0xe605103a), /* PORT58CR */
+       PORTCR(59, 0xe605103b), /* PORT59CR */
+
+       PORTCR(60, 0xe605103c), /* PORT60CR */
+       PORTCR(61, 0xe605103d), /* PORT61CR */
+       PORTCR(62, 0xe605103e), /* PORT62CR */
+       PORTCR(63, 0xe605103f), /* PORT63CR */
+       PORTCR(64, 0xe6051040), /* PORT64CR */
+       PORTCR(65, 0xe6051041), /* PORT65CR */
+       PORTCR(66, 0xe6051042), /* PORT66CR */
+       PORTCR(67, 0xe6051043), /* PORT67CR */
+       PORTCR(68, 0xe6051044), /* PORT68CR */
+       PORTCR(69, 0xe6051045), /* PORT69CR */
+
+       PORTCR(70, 0xe6051046), /* PORT70CR */
+       PORTCR(71, 0xe6051047), /* PORT71CR */
+       PORTCR(72, 0xe6051048), /* PORT72CR */
+       PORTCR(73, 0xe6051049), /* PORT73CR */
+       PORTCR(74, 0xe605104a), /* PORT74CR */
+       PORTCR(75, 0xe605104b), /* PORT75CR */
+       PORTCR(76, 0xe605104c), /* PORT76CR */
+       PORTCR(77, 0xe605104d), /* PORT77CR */
+       PORTCR(78, 0xe605104e), /* PORT78CR */
+       PORTCR(79, 0xe605104f), /* PORT79CR */
+
+       PORTCR(80, 0xe6051050), /* PORT80CR */
+       PORTCR(81, 0xe6051051), /* PORT81CR */
+       PORTCR(82, 0xe6051052), /* PORT82CR */
+       PORTCR(83, 0xe6051053), /* PORT83CR */
+       PORTCR(84, 0xe6051054), /* PORT84CR */
+       PORTCR(85, 0xe6051055), /* PORT85CR */
+       PORTCR(86, 0xe6051056), /* PORT86CR */
+       PORTCR(87, 0xe6051057), /* PORT87CR */
+       PORTCR(88, 0xe6051058), /* PORT88CR */
+       PORTCR(89, 0xe6051059), /* PORT89CR */
+
+       PORTCR(90, 0xe605105a), /* PORT90CR */
+       PORTCR(91, 0xe605105b), /* PORT91CR */
+       PORTCR(92, 0xe605105c), /* PORT92CR */
+       PORTCR(93, 0xe605105d), /* PORT93CR */
+       PORTCR(94, 0xe605105e), /* PORT94CR */
+       PORTCR(95, 0xe605105f), /* PORT95CR */
+       PORTCR(96, 0xe6052060), /* PORT96CR */
+       PORTCR(97, 0xe6052061), /* PORT97CR */
+       PORTCR(98, 0xe6052062), /* PORT98CR */
+       PORTCR(99, 0xe6052063), /* PORT99CR */
+
+       PORTCR(100, 0xe6052064), /* PORT100CR */
+       PORTCR(101, 0xe6052065), /* PORT101CR */
+       PORTCR(102, 0xe6052066), /* PORT102CR */
+       PORTCR(103, 0xe6052067), /* PORT103CR */
+       PORTCR(104, 0xe6052068), /* PORT104CR */
+       PORTCR(105, 0xe6052069), /* PORT105CR */
+       PORTCR(106, 0xe605206a), /* PORT106CR */
+       PORTCR(107, 0xe605206b), /* PORT107CR */
+       PORTCR(108, 0xe605206c), /* PORT108CR */
+       PORTCR(109, 0xe605206d), /* PORT109CR */
+
+       PORTCR(110, 0xe605206e), /* PORT110CR */
+       PORTCR(111, 0xe605206f), /* PORT111CR */
+       PORTCR(112, 0xe6052070), /* PORT112CR */
+       PORTCR(113, 0xe6052071), /* PORT113CR */
+       PORTCR(114, 0xe6052072), /* PORT114CR */
+       PORTCR(115, 0xe6052073), /* PORT115CR */
+       PORTCR(116, 0xe6052074), /* PORT116CR */
+       PORTCR(117, 0xe6052075), /* PORT117CR */
+       PORTCR(118, 0xe6052076), /* PORT118CR */
+
+       PORTCR(128, 0xe6052080), /* PORT128CR */
+       PORTCR(129, 0xe6052081), /* PORT129CR */
+
+       PORTCR(130, 0xe6052082), /* PORT130CR */
+       PORTCR(131, 0xe6052083), /* PORT131CR */
+       PORTCR(132, 0xe6052084), /* PORT132CR */
+       PORTCR(133, 0xe6052085), /* PORT133CR */
+       PORTCR(134, 0xe6052086), /* PORT134CR */
+       PORTCR(135, 0xe6052087), /* PORT135CR */
+       PORTCR(136, 0xe6052088), /* PORT136CR */
+       PORTCR(137, 0xe6052089), /* PORT137CR */
+       PORTCR(138, 0xe605208a), /* PORT138CR */
+       PORTCR(139, 0xe605208b), /* PORT139CR */
+
+       PORTCR(140, 0xe605208c), /* PORT140CR */
+       PORTCR(141, 0xe605208d), /* PORT141CR */
+       PORTCR(142, 0xe605208e), /* PORT142CR */
+       PORTCR(143, 0xe605208f), /* PORT143CR */
+       PORTCR(144, 0xe6052090), /* PORT144CR */
+       PORTCR(145, 0xe6052091), /* PORT145CR */
+       PORTCR(146, 0xe6052092), /* PORT146CR */
+       PORTCR(147, 0xe6052093), /* PORT147CR */
+       PORTCR(148, 0xe6052094), /* PORT148CR */
+       PORTCR(149, 0xe6052095), /* PORT149CR */
+
+       PORTCR(150, 0xe6052096), /* PORT150CR */
+       PORTCR(151, 0xe6052097), /* PORT151CR */
+       PORTCR(152, 0xe6052098), /* PORT152CR */
+       PORTCR(153, 0xe6052099), /* PORT153CR */
+       PORTCR(154, 0xe605209a), /* PORT154CR */
+       PORTCR(155, 0xe605209b), /* PORT155CR */
+       PORTCR(156, 0xe605209c), /* PORT156CR */
+       PORTCR(157, 0xe605209d), /* PORT157CR */
+       PORTCR(158, 0xe605209e), /* PORT158CR */
+       PORTCR(159, 0xe605209f), /* PORT159CR */
+
+       PORTCR(160, 0xe60520a0), /* PORT160CR */
+       PORTCR(161, 0xe60520a1), /* PORT161CR */
+       PORTCR(162, 0xe60520a2), /* PORT162CR */
+       PORTCR(163, 0xe60520a3), /* PORT163CR */
+       PORTCR(164, 0xe60520a4), /* PORT164CR */
+
+       PORTCR(192, 0xe60520c0), /* PORT192CR */
+       PORTCR(193, 0xe60520c1), /* PORT193CR */
+       PORTCR(194, 0xe60520c2), /* PORT194CR */
+       PORTCR(195, 0xe60520c3), /* PORT195CR */
+       PORTCR(196, 0xe60520c4), /* PORT196CR */
+       PORTCR(197, 0xe60520c5), /* PORT197CR */
+       PORTCR(198, 0xe60520c6), /* PORT198CR */
+       PORTCR(199, 0xe60520c7), /* PORT199CR */
+
+       PORTCR(200, 0xe60520c8), /* PORT200CR */
+       PORTCR(201, 0xe60520c9), /* PORT201CR */
+       PORTCR(202, 0xe60520ca), /* PORT202CR */
+       PORTCR(203, 0xe60520cb), /* PORT203CR */
+       PORTCR(204, 0xe60520cc), /* PORT204CR */
+       PORTCR(205, 0xe60520cd), /* PORT205CR */
+       PORTCR(206, 0xe60520ce), /* PORT206CR */
+       PORTCR(207, 0xe60520cf), /* PORT207CR */
+       PORTCR(208, 0xe60520d0), /* PORT208CR */
+       PORTCR(209, 0xe60520d1), /* PORT209CR */
+
+       PORTCR(210, 0xe60520d2), /* PORT210CR */
+       PORTCR(211, 0xe60520d3), /* PORT211CR */
+       PORTCR(212, 0xe60520d4), /* PORT212CR */
+       PORTCR(213, 0xe60520d5), /* PORT213CR */
+       PORTCR(214, 0xe60520d6), /* PORT214CR */
+       PORTCR(215, 0xe60520d7), /* PORT215CR */
+       PORTCR(216, 0xe60520d8), /* PORT216CR */
+       PORTCR(217, 0xe60520d9), /* PORT217CR */
+       PORTCR(218, 0xe60520da), /* PORT218CR */
+       PORTCR(219, 0xe60520db), /* PORT219CR */
+
+       PORTCR(220, 0xe60520dc), /* PORT220CR */
+       PORTCR(221, 0xe60520dd), /* PORT221CR */
+       PORTCR(222, 0xe60520de), /* PORT222CR */
+       PORTCR(223, 0xe60520df), /* PORT223CR */
+       PORTCR(224, 0xe60530e0), /* PORT224CR */
+       PORTCR(225, 0xe60530e1), /* PORT225CR */
+       PORTCR(226, 0xe60530e2), /* PORT226CR */
+       PORTCR(227, 0xe60530e3), /* PORT227CR */
+       PORTCR(228, 0xe60530e4), /* PORT228CR */
+       PORTCR(229, 0xe60530e5), /* PORT229CR */
+
+       PORTCR(230, 0xe60530e6), /* PORT230CR */
+       PORTCR(231, 0xe60530e7), /* PORT231CR */
+       PORTCR(232, 0xe60530e8), /* PORT232CR */
+       PORTCR(233, 0xe60530e9), /* PORT233CR */
+       PORTCR(234, 0xe60530ea), /* PORT234CR */
+       PORTCR(235, 0xe60530eb), /* PORT235CR */
+       PORTCR(236, 0xe60530ec), /* PORT236CR */
+       PORTCR(237, 0xe60530ed), /* PORT237CR */
+       PORTCR(238, 0xe60530ee), /* PORT238CR */
+       PORTCR(239, 0xe60530ef), /* PORT239CR */
+
+       PORTCR(240, 0xe60530f0), /* PORT240CR */
+       PORTCR(241, 0xe60530f1), /* PORT241CR */
+       PORTCR(242, 0xe60530f2), /* PORT242CR */
+       PORTCR(243, 0xe60530f3), /* PORT243CR */
+       PORTCR(244, 0xe60530f4), /* PORT244CR */
+       PORTCR(245, 0xe60530f5), /* PORT245CR */
+       PORTCR(246, 0xe60530f6), /* PORT246CR */
+       PORTCR(247, 0xe60530f7), /* PORT247CR */
+       PORTCR(248, 0xe60530f8), /* PORT248CR */
+       PORTCR(249, 0xe60530f9), /* PORT249CR */
+
+       PORTCR(250, 0xe60530fa), /* PORT250CR */
+       PORTCR(251, 0xe60530fb), /* PORT251CR */
+       PORTCR(252, 0xe60530fc), /* PORT252CR */
+       PORTCR(253, 0xe60530fd), /* PORT253CR */
+       PORTCR(254, 0xe60530fe), /* PORT254CR */
+       PORTCR(255, 0xe60530ff), /* PORT255CR */
+       PORTCR(256, 0xe6053100), /* PORT256CR */
+       PORTCR(257, 0xe6053101), /* PORT257CR */
+       PORTCR(258, 0xe6053102), /* PORT258CR */
+       PORTCR(259, 0xe6053103), /* PORT259CR */
+
+       PORTCR(260, 0xe6053104), /* PORT260CR */
+       PORTCR(261, 0xe6053105), /* PORT261CR */
+       PORTCR(262, 0xe6053106), /* PORT262CR */
+       PORTCR(263, 0xe6053107), /* PORT263CR */
+       PORTCR(264, 0xe6053108), /* PORT264CR */
+       PORTCR(265, 0xe6053109), /* PORT265CR */
+       PORTCR(266, 0xe605310a), /* PORT266CR */
+       PORTCR(267, 0xe605310b), /* PORT267CR */
+       PORTCR(268, 0xe605310c), /* PORT268CR */
+       PORTCR(269, 0xe605310d), /* PORT269CR */
+
+       PORTCR(270, 0xe605310e), /* PORT270CR */
+       PORTCR(271, 0xe605310f), /* PORT271CR */
+       PORTCR(272, 0xe6053110), /* PORT272CR */
+       PORTCR(273, 0xe6053111), /* PORT273CR */
+       PORTCR(274, 0xe6053112), /* PORT274CR */
+       PORTCR(275, 0xe6053113), /* PORT275CR */
+       PORTCR(276, 0xe6053114), /* PORT276CR */
+       PORTCR(277, 0xe6053115), /* PORT277CR */
+       PORTCR(278, 0xe6053116), /* PORT278CR */
+       PORTCR(279, 0xe6053117), /* PORT279CR */
+
+       PORTCR(280, 0xe6053118), /* PORT280CR */
+       PORTCR(281, 0xe6053119), /* PORT281CR */
+       PORTCR(282, 0xe605311a), /* PORT282CR */
+
+       PORTCR(288, 0xe6052120), /* PORT288CR */
+       PORTCR(289, 0xe6052121), /* PORT289CR */
+
+       PORTCR(290, 0xe6052122), /* PORT290CR */
+       PORTCR(291, 0xe6052123), /* PORT291CR */
+       PORTCR(292, 0xe6052124), /* PORT292CR */
+       PORTCR(293, 0xe6052125), /* PORT293CR */
+       PORTCR(294, 0xe6052126), /* PORT294CR */
+       PORTCR(295, 0xe6052127), /* PORT295CR */
+       PORTCR(296, 0xe6052128), /* PORT296CR */
+       PORTCR(297, 0xe6052129), /* PORT297CR */
+       PORTCR(298, 0xe605212a), /* PORT298CR */
+       PORTCR(299, 0xe605212b), /* PORT299CR */
+
+       PORTCR(300, 0xe605212c), /* PORT300CR */
+       PORTCR(301, 0xe605212d), /* PORT301CR */
+       PORTCR(302, 0xe605212e), /* PORT302CR */
+       PORTCR(303, 0xe605212f), /* PORT303CR */
+       PORTCR(304, 0xe6052130), /* PORT304CR */
+       PORTCR(305, 0xe6052131), /* PORT305CR */
+       PORTCR(306, 0xe6052132), /* PORT306CR */
+       PORTCR(307, 0xe6052133), /* PORT307CR */
+       PORTCR(308, 0xe6052134), /* PORT308CR */
+       PORTCR(309, 0xe6052135), /* PORT309CR */
+
+       { PINMUX_CFG_REG("MSEL2CR", 0xe605801c, 32, 1) {
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       MSEL2CR_MSEL19_0, MSEL2CR_MSEL19_1,
+                       MSEL2CR_MSEL18_0, MSEL2CR_MSEL18_1,
+                       MSEL2CR_MSEL17_0, MSEL2CR_MSEL17_1,
+                       MSEL2CR_MSEL16_0, MSEL2CR_MSEL16_1,
+                       0, 0,
+                       MSEL2CR_MSEL14_0, MSEL2CR_MSEL14_1,
+                       MSEL2CR_MSEL13_0, MSEL2CR_MSEL13_1,
+                       MSEL2CR_MSEL12_0, MSEL2CR_MSEL12_1,
+                       MSEL2CR_MSEL11_0, MSEL2CR_MSEL11_1,
+                       MSEL2CR_MSEL10_0, MSEL2CR_MSEL10_1,
+                       MSEL2CR_MSEL9_0, MSEL2CR_MSEL9_1,
+                       MSEL2CR_MSEL8_0, MSEL2CR_MSEL8_1,
+                       MSEL2CR_MSEL7_0, MSEL2CR_MSEL7_1,
+                       MSEL2CR_MSEL6_0, MSEL2CR_MSEL6_1,
+                       MSEL2CR_MSEL5_0, MSEL2CR_MSEL5_1,
+                       MSEL2CR_MSEL4_0, MSEL2CR_MSEL4_1,
+                       MSEL2CR_MSEL3_0, MSEL2CR_MSEL3_1,
+                       MSEL2CR_MSEL2_0, MSEL2CR_MSEL2_1,
+                       MSEL2CR_MSEL1_0, MSEL2CR_MSEL1_1,
+                       MSEL2CR_MSEL0_0, MSEL2CR_MSEL0_1,
+               }
+       },
+       { PINMUX_CFG_REG("MSEL3CR", 0xe6058020, 32, 1) {
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       MSEL3CR_MSEL28_0, MSEL3CR_MSEL28_1,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       MSEL3CR_MSEL15_0, MSEL3CR_MSEL15_1,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       MSEL3CR_MSEL11_0, MSEL3CR_MSEL11_1,
+                       0, 0,
+                       MSEL3CR_MSEL9_0, MSEL3CR_MSEL9_1,
+                       0, 0,
+                       0, 0,
+                       MSEL3CR_MSEL6_0, MSEL3CR_MSEL6_1,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       MSEL3CR_MSEL2_0, MSEL3CR_MSEL2_1,
+                       0, 0,
+                       0, 0,
+               }
+       },
+       { PINMUX_CFG_REG("MSEL4CR", 0xe6058024, 32, 1) {
+                       0, 0,
+                       0, 0,
+                       MSEL4CR_MSEL29_0, MSEL4CR_MSEL29_1,
+                       0, 0,
+                       MSEL4CR_MSEL27_0, MSEL4CR_MSEL27_1,
+                       MSEL4CR_MSEL26_0, MSEL4CR_MSEL26_1,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       MSEL4CR_MSEL22_0, MSEL4CR_MSEL22_1,
+                       MSEL4CR_MSEL21_0, MSEL4CR_MSEL21_1,
+                       MSEL4CR_MSEL20_0, MSEL4CR_MSEL20_1,
+                       MSEL4CR_MSEL19_0, MSEL4CR_MSEL19_1,
+                       0, 0,
+                       0, 0,
+                       0, 0,
+                       MSEL4CR_MSEL15_0, MSEL4CR_MSEL15_1,
+                       0, 0,
+                       MSEL4CR_MSEL13_0, MSEL4CR_MSEL13_1,
+                       MSEL4CR_MSEL12_0, MSEL4CR_MSEL12_1,
+                       MSEL4CR_MSEL11_0, MSEL4CR_MSEL11_1,
+                       MSEL4CR_MSEL10_0, MSEL4CR_MSEL10_1,
+                       MSEL4CR_MSEL9_0, MSEL4CR_MSEL9_1,
+                       MSEL4CR_MSEL8_0, MSEL4CR_MSEL8_1,
+                       MSEL4CR_MSEL7_0, MSEL4CR_MSEL7_1,
+                       0, 0,
+                       0, 0,
+                       MSEL4CR_MSEL4_0, MSEL4CR_MSEL4_1,
+                       0, 0,
+                       0, 0,
+                       MSEL4CR_MSEL1_0, MSEL4CR_MSEL1_1,
+                       0, 0,
+               }
+       },
+       { },
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PORTL031_000DR", 0xe6054000, 32) {
+                       PORT31_DATA, PORT30_DATA, PORT29_DATA, PORT28_DATA,
+                       PORT27_DATA, PORT26_DATA, PORT25_DATA, PORT24_DATA,
+                       PORT23_DATA, PORT22_DATA, PORT21_DATA, PORT20_DATA,
+                       PORT19_DATA, PORT18_DATA, PORT17_DATA, PORT16_DATA,
+                       PORT15_DATA, PORT14_DATA, PORT13_DATA, PORT12_DATA,
+                       PORT11_DATA, PORT10_DATA, PORT9_DATA, PORT8_DATA,
+                       PORT7_DATA, PORT6_DATA, PORT5_DATA, PORT4_DATA,
+                       PORT3_DATA, PORT2_DATA, PORT1_DATA, PORT0_DATA }
+       },
+       { PINMUX_DATA_REG("PORTD063_032DR", 0xe6055000, 32) {
+                       PORT63_DATA, PORT62_DATA, PORT61_DATA, PORT60_DATA,
+                       PORT59_DATA, PORT58_DATA, PORT57_DATA, PORT56_DATA,
+                       PORT55_DATA, PORT54_DATA, PORT53_DATA, PORT52_DATA,
+                       PORT51_DATA, PORT50_DATA, PORT49_DATA, PORT48_DATA,
+                       PORT47_DATA, PORT46_DATA, PORT45_DATA, PORT44_DATA,
+                       PORT43_DATA, PORT42_DATA, PORT41_DATA, PORT40_DATA,
+                       PORT39_DATA, PORT38_DATA, PORT37_DATA, PORT36_DATA,
+                       PORT35_DATA, PORT34_DATA, PORT33_DATA, PORT32_DATA }
+       },
+       { PINMUX_DATA_REG("PORTD095_064DR", 0xe6055004, 32) {
+                       PORT95_DATA, PORT94_DATA, PORT93_DATA, PORT92_DATA,
+                       PORT91_DATA, PORT90_DATA, PORT89_DATA, PORT88_DATA,
+                       PORT87_DATA, PORT86_DATA, PORT85_DATA, PORT84_DATA,
+                       PORT83_DATA, PORT82_DATA, PORT81_DATA, PORT80_DATA,
+                       PORT79_DATA, PORT78_DATA, PORT77_DATA, PORT76_DATA,
+                       PORT75_DATA, PORT74_DATA, PORT73_DATA, PORT72_DATA,
+                       PORT71_DATA, PORT70_DATA, PORT69_DATA, PORT68_DATA,
+                       PORT67_DATA, PORT66_DATA, PORT65_DATA, PORT64_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR127_096DR", 0xe6056000, 32) {
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, PORT118_DATA, PORT117_DATA, PORT116_DATA,
+                       PORT115_DATA, PORT114_DATA, PORT113_DATA, PORT112_DATA,
+                       PORT111_DATA, PORT110_DATA, PORT109_DATA, PORT108_DATA,
+                       PORT107_DATA, PORT106_DATA, PORT105_DATA, PORT104_DATA,
+                       PORT103_DATA, PORT102_DATA, PORT101_DATA, PORT100_DATA,
+                       PORT99_DATA, PORT98_DATA, PORT97_DATA, PORT96_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR159_128DR", 0xe6056004, 32) {
+                       PORT159_DATA, PORT158_DATA, PORT157_DATA, PORT156_DATA,
+                       PORT155_DATA, PORT154_DATA, PORT153_DATA, PORT152_DATA,
+                       PORT151_DATA, PORT150_DATA, PORT149_DATA, PORT148_DATA,
+                       PORT147_DATA, PORT146_DATA, PORT145_DATA, PORT144_DATA,
+                       PORT143_DATA, PORT142_DATA, PORT141_DATA, PORT140_DATA,
+                       PORT139_DATA, PORT138_DATA, PORT137_DATA, PORT136_DATA,
+                       PORT135_DATA, PORT134_DATA, PORT133_DATA, PORT132_DATA,
+                       PORT131_DATA, PORT130_DATA, PORT129_DATA, PORT128_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR191_160DR", 0xe6056008, 32) {
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, 0, PORT164_DATA,
+                       PORT163_DATA, PORT162_DATA, PORT161_DATA, PORT160_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR223_192DR", 0xe605600C, 32) {
+                       PORT223_DATA, PORT222_DATA, PORT221_DATA, PORT220_DATA,
+                       PORT219_DATA, PORT218_DATA, PORT217_DATA, PORT216_DATA,
+                       PORT215_DATA, PORT214_DATA, PORT213_DATA, PORT212_DATA,
+                       PORT211_DATA, PORT210_DATA, PORT209_DATA, PORT208_DATA,
+                       PORT207_DATA, PORT206_DATA, PORT205_DATA, PORT204_DATA,
+                       PORT203_DATA, PORT202_DATA, PORT201_DATA, PORT200_DATA,
+                       PORT199_DATA, PORT198_DATA, PORT197_DATA, PORT196_DATA,
+                       PORT195_DATA, PORT194_DATA, PORT193_DATA, PORT192_DATA }
+       },
+       { PINMUX_DATA_REG("PORTU255_224DR", 0xe6057000, 32) {
+                       PORT255_DATA, PORT254_DATA, PORT253_DATA, PORT252_DATA,
+                       PORT251_DATA, PORT250_DATA, PORT249_DATA, PORT248_DATA,
+                       PORT247_DATA, PORT246_DATA, PORT245_DATA, PORT244_DATA,
+                       PORT243_DATA, PORT242_DATA, PORT241_DATA, PORT240_DATA,
+                       PORT239_DATA, PORT238_DATA, PORT237_DATA, PORT236_DATA,
+                       PORT235_DATA, PORT234_DATA, PORT233_DATA, PORT232_DATA,
+                       PORT231_DATA, PORT230_DATA, PORT229_DATA, PORT228_DATA,
+                       PORT227_DATA, PORT226_DATA, PORT225_DATA, PORT224_DATA }
+       },
+       { PINMUX_DATA_REG("PORTU287_256DR", 0xe6057004, 32) {
+                       0, 0, 0, 0,
+                       0, PORT282_DATA, PORT281_DATA, PORT280_DATA,
+                       PORT279_DATA, PORT278_DATA, PORT277_DATA, PORT276_DATA,
+                       PORT275_DATA, PORT274_DATA, PORT273_DATA, PORT272_DATA,
+                       PORT271_DATA, PORT270_DATA, PORT269_DATA, PORT268_DATA,
+                       PORT267_DATA, PORT266_DATA, PORT265_DATA, PORT264_DATA,
+                       PORT263_DATA, PORT262_DATA, PORT261_DATA, PORT260_DATA,
+                       PORT259_DATA, PORT258_DATA, PORT257_DATA, PORT256_DATA }
+       },
+       { PINMUX_DATA_REG("PORTR319_288DR", 0xe6056010, 32) {
+                       0, 0, 0, 0,
+                       0, 0, 0, 0,
+                       0, 0, PORT309_DATA, PORT308_DATA,
+                       PORT307_DATA, PORT306_DATA, PORT305_DATA, PORT304_DATA,
+                       PORT303_DATA, PORT302_DATA, PORT301_DATA, PORT300_DATA,
+                       PORT299_DATA, PORT298_DATA, PORT297_DATA, PORT296_DATA,
+                       PORT295_DATA, PORT294_DATA, PORT293_DATA, PORT292_DATA,
+                       PORT291_DATA, PORT290_DATA, PORT289_DATA, PORT288_DATA }
+       },
+       { },
+};
+
+/* IRQ pins through INTCS with IRQ0->15 from 0x200 and IRQ16-31 from 0x3200 */
+#define EXT_IRQ16L(n) intcs_evt2irq(0x200 + ((n) << 5))
+#define EXT_IRQ16H(n) intcs_evt2irq(0x3200 + ((n - 16) << 5))
+
+static struct pinmux_irq pinmux_irqs[] = {
+       PINMUX_IRQ(EXT_IRQ16H(19), PORT9_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(1), PORT10_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(0), PORT11_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(18), PORT13_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(20), PORT14_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(21), PORT15_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(31), PORT26_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(30), PORT27_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(29), PORT28_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(22), PORT40_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(23), PORT53_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(10), PORT54_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(9), PORT56_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(26), PORT115_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(27), PORT116_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(28), PORT117_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(24), PORT118_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(6), PORT147_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(2), PORT149_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(7), PORT150_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(12), PORT156_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(4), PORT159_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(25), PORT164_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(8), PORT223_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(3), PORT224_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(5), PORT227_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(17), PORT234_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(11), PORT238_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(13), PORT239_FN0),
+       PINMUX_IRQ(EXT_IRQ16H(16), PORT249_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(14), PORT251_FN0),
+       PINMUX_IRQ(EXT_IRQ16L(9), PORT308_FN0),
+};
+
+struct sh_pfc_soc_info sh73a0_pinmux_info = {
+       .name = "sh73a0_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .input_pd = { PINMUX_INPUT_PULLDOWN_BEGIN, PINMUX_INPUT_PULLDOWN_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PORT0,
+       .last_gpio = GPIO_FN_FSIAISLD_PU,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+
+       .gpio_irq = pinmux_irqs,
+       .gpio_irq_size = ARRAY_SIZE(pinmux_irqs),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7720.c b/drivers/pinctrl/sh-pfc/pfc-sh7720.c
new file mode 100644 (file)
index 0000000..10872ed
--- /dev/null
@@ -0,0 +1,1236 @@
+/*
+ * SH7720 Pinmux
+ *
+ *  Copyright (C) 2008  Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/kernel.h>
+#include <linux/gpio.h>
+#include <cpu/sh7720.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
+       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
+       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
+       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
+       PTE6_DATA, PTE5_DATA, PTE4_DATA,
+       PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
+       PTF6_DATA, PTF5_DATA, PTF4_DATA,
+       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
+       PTG6_DATA, PTG5_DATA, PTG4_DATA,
+       PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
+       PTH6_DATA, PTH5_DATA, PTH4_DATA,
+       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
+       PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
+       PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
+       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
+       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA, PTL3_DATA,
+       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
+       PTP4_DATA, PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA,
+       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
+       PTS4_DATA, PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
+       PTT4_DATA, PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
+       PTU4_DATA, PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
+       PTV4_DATA, PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
+       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
+       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
+       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
+       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
+       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
+       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
+       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
+       PTE6_IN, PTE5_IN, PTE4_IN,
+       PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
+       PTF6_IN, PTF5_IN, PTF4_IN,
+       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
+       PTG6_IN, PTG5_IN, PTG4_IN,
+       PTG3_IN, PTG2_IN, PTG1_IN, PTG0_IN,
+       PTH6_IN, PTH5_IN, PTH4_IN,
+       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
+       PTJ6_IN, PTJ5_IN, PTJ4_IN,
+       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
+       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
+       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN, PTL3_IN,
+       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
+       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
+       PTP4_IN, PTP3_IN, PTP2_IN, PTP1_IN, PTP0_IN,
+       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
+       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
+       PTS4_IN, PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
+       PTT4_IN, PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
+       PTU4_IN, PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
+       PTV4_IN, PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PTA7_IN_PU, PTA6_IN_PU, PTA5_IN_PU, PTA4_IN_PU,
+       PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
+       PTB7_IN_PU, PTB6_IN_PU, PTB5_IN_PU, PTB4_IN_PU,
+       PTB3_IN_PU, PTB2_IN_PU, PTB1_IN_PU, PTB0_IN_PU,
+       PTC7_IN_PU, PTC6_IN_PU, PTC5_IN_PU, PTC4_IN_PU,
+       PTC3_IN_PU, PTC2_IN_PU, PTC1_IN_PU, PTC0_IN_PU,
+       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
+       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU, PTD0_IN_PU,
+       PTE4_IN_PU, PTE3_IN_PU, PTE2_IN_PU, PTE1_IN_PU, PTE0_IN_PU,
+       PTF0_IN_PU,
+       PTG6_IN_PU, PTG5_IN_PU, PTG4_IN_PU,
+       PTG3_IN_PU, PTG2_IN_PU, PTG1_IN_PU, PTG0_IN_PU,
+       PTH6_IN_PU, PTH5_IN_PU, PTH4_IN_PU,
+       PTH3_IN_PU, PTH2_IN_PU, PTH1_IN_PU, PTH0_IN_PU,
+       PTJ6_IN_PU, PTJ5_IN_PU, PTJ4_IN_PU,
+       PTJ3_IN_PU, PTJ2_IN_PU, PTJ1_IN_PU, PTJ0_IN_PU,
+       PTK3_IN_PU, PTK2_IN_PU, PTK1_IN_PU, PTK0_IN_PU,
+       PTL7_IN_PU, PTL6_IN_PU, PTL5_IN_PU, PTL4_IN_PU, PTL3_IN_PU,
+       PTM7_IN_PU, PTM6_IN_PU, PTM5_IN_PU, PTM4_IN_PU,
+       PTM3_IN_PU, PTM2_IN_PU, PTM1_IN_PU, PTM0_IN_PU,
+       PTP4_IN_PU, PTP3_IN_PU, PTP2_IN_PU, PTP1_IN_PU, PTP0_IN_PU,
+       PTR7_IN_PU, PTR6_IN_PU, PTR5_IN_PU, PTR4_IN_PU,
+       PTR3_IN_PU, PTR2_IN_PU, PTR1_IN_PU, PTR0_IN_PU,
+       PTS4_IN_PU, PTS3_IN_PU, PTS2_IN_PU, PTS1_IN_PU, PTS0_IN_PU,
+       PTT4_IN_PU, PTT3_IN_PU, PTT2_IN_PU, PTT1_IN_PU, PTT0_IN_PU,
+       PTU4_IN_PU, PTU3_IN_PU, PTU2_IN_PU, PTU1_IN_PU, PTU0_IN_PU,
+       PTV4_IN_PU, PTV3_IN_PU, PTV2_IN_PU, PTV1_IN_PU, PTV0_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
+       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
+       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
+       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
+       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
+       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
+       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
+       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
+       PTE4_OUT, PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
+       PTF0_OUT,
+       PTG6_OUT, PTG5_OUT, PTG4_OUT,
+       PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
+       PTH6_OUT, PTH5_OUT, PTH4_OUT,
+       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
+       PTJ6_OUT, PTJ5_OUT, PTJ4_OUT,
+       PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
+       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
+       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT, PTL3_OUT,
+       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
+       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
+       PTP4_OUT, PTP3_OUT, PTP2_OUT, PTP1_OUT, PTP0_OUT,
+       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
+       PTR3_OUT, PTR2_OUT, PTR1_OUT, PTR0_OUT,
+       PTS4_OUT, PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
+       PTT4_OUT, PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
+       PTU4_OUT, PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
+       PTV4_OUT, PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
+       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
+       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
+       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
+       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
+       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
+       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
+       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
+       PTE6_FN, PTE5_FN, PTE4_FN,
+       PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
+       PTF6_FN, PTF5_FN, PTF4_FN,
+       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
+       PTG6_FN, PTG5_FN, PTG4_FN,
+       PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
+       PTH6_FN, PTH5_FN, PTH4_FN,
+       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
+       PTJ6_FN, PTJ5_FN, PTJ4_FN,
+       PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
+       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
+       PTL7_FN, PTL6_FN, PTL5_FN, PTL4_FN, PTL3_FN,
+       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
+       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
+       PTP4_FN, PTP3_FN, PTP2_FN, PTP1_FN, PTP0_FN,
+       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
+       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
+       PTS4_FN, PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
+       PTT4_FN, PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
+       PTU4_FN, PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
+       PTV4_FN, PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
+
+       PSELA_1_0_00, PSELA_1_0_01, PSELA_1_0_10,
+       PSELA_3_2_00, PSELA_3_2_01, PSELA_3_2_10, PSELA_3_2_11,
+       PSELA_5_4_00, PSELA_5_4_01, PSELA_5_4_10, PSELA_5_4_11,
+       PSELA_7_6_00, PSELA_7_6_01, PSELA_7_6_10,
+       PSELA_9_8_00, PSELA_9_8_01, PSELA_9_8_10,
+       PSELA_11_10_00, PSELA_11_10_01, PSELA_11_10_10,
+       PSELA_13_12_00, PSELA_13_12_10,
+       PSELA_15_14_00, PSELA_15_14_10,
+       PSELB_9_8_00, PSELB_9_8_11,
+       PSELB_11_10_00, PSELB_11_10_01, PSELB_11_10_10, PSELB_11_10_11,
+       PSELB_13_12_00, PSELB_13_12_01, PSELB_13_12_10, PSELB_13_12_11,
+       PSELB_15_14_00, PSELB_15_14_11,
+       PSELC_9_8_00, PSELC_9_8_10,
+       PSELC_11_10_00, PSELC_11_10_10,
+       PSELC_13_12_00, PSELC_13_12_01, PSELC_13_12_10,
+       PSELC_15_14_00, PSELC_15_14_01, PSELC_15_14_10,
+       PSELD_1_0_00, PSELD_1_0_10,
+       PSELD_11_10_00, PSELD_11_10_01,
+       PSELD_15_14_00, PSELD_15_14_01, PSELD_15_14_10,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
+       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
+       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
+       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
+       IOIS16_MARK, RAS_MARK, CAS_MARK, CKE_MARK,
+       CS5B_CE1A_MARK, CS6B_CE1B_MARK,
+       A25_MARK, A24_MARK, A23_MARK, A22_MARK,
+       A21_MARK, A20_MARK, A19_MARK, A0_MARK,
+       REFOUT_MARK, IRQOUT_MARK,
+       LCD_DATA15_MARK, LCD_DATA14_MARK,
+       LCD_DATA13_MARK, LCD_DATA12_MARK,
+       LCD_DATA11_MARK, LCD_DATA10_MARK,
+       LCD_DATA9_MARK, LCD_DATA8_MARK,
+       LCD_DATA7_MARK, LCD_DATA6_MARK,
+       LCD_DATA5_MARK, LCD_DATA4_MARK,
+       LCD_DATA3_MARK, LCD_DATA2_MARK,
+       LCD_DATA1_MARK, LCD_DATA0_MARK,
+       LCD_M_DISP_MARK,
+       LCD_CL1_MARK, LCD_CL2_MARK,
+       LCD_DON_MARK, LCD_FLM_MARK,
+       LCD_VEPWC_MARK, LCD_VCPWC_MARK,
+       AFE_RXIN_MARK, AFE_RDET_MARK,
+       AFE_FS_MARK, AFE_TXOUT_MARK,
+       AFE_SCLK_MARK, AFE_RLYCNT_MARK,
+       AFE_HC1_MARK,
+       IIC_SCL_MARK, IIC_SDA_MARK,
+       DA1_MARK, DA0_MARK,
+       AN3_MARK, AN2_MARK, AN1_MARK, AN0_MARK, ADTRG_MARK,
+       USB1D_RCV_MARK, USB1D_TXSE0_MARK,
+       USB1D_TXDPLS_MARK, USB1D_DMNS_MARK,
+       USB1D_DPLS_MARK, USB1D_SPEED_MARK,
+       USB1D_TXENL_MARK,
+       USB2_PWR_EN_MARK, USB1_PWR_EN_USBF_UPLUP_MARK, USB1D_SUSPEND_MARK,
+       IRQ5_MARK, IRQ4_MARK,
+       IRQ3_IRL3_MARK, IRQ2_IRL2_MARK,
+       IRQ1_IRL1_MARK, IRQ0_IRL0_MARK,
+       PCC_REG_MARK, PCC_DRV_MARK,
+       PCC_BVD2_MARK, PCC_BVD1_MARK,
+       PCC_CD2_MARK, PCC_CD1_MARK,
+       PCC_RESET_MARK, PCC_RDY_MARK,
+       PCC_VS2_MARK, PCC_VS1_MARK,
+       AUDATA3_MARK, AUDATA2_MARK, AUDATA1_MARK, AUDATA0_MARK,
+       AUDCK_MARK, AUDSYNC_MARK, ASEBRKAK_MARK, TRST_MARK,
+       TMS_MARK, TDO_MARK, TDI_MARK, TCK_MARK,
+       DACK1_MARK, DREQ1_MARK, DACK0_MARK, DREQ0_MARK,
+       TEND1_MARK, TEND0_MARK,
+       SIOF0_SYNC_MARK, SIOF0_MCLK_MARK,
+       SIOF0_TXD_MARK, SIOF0_RXD_MARK,
+       SIOF0_SCK_MARK,
+       SIOF1_SYNC_MARK, SIOF1_MCLK_MARK,
+       SIOF1_TXD_MARK, SIOF1_RXD_MARK,
+       SIOF1_SCK_MARK,
+       SCIF0_TXD_MARK, SCIF0_RXD_MARK,
+       SCIF0_RTS_MARK, SCIF0_CTS_MARK, SCIF0_SCK_MARK,
+       SCIF1_TXD_MARK, SCIF1_RXD_MARK,
+       SCIF1_RTS_MARK, SCIF1_CTS_MARK, SCIF1_SCK_MARK,
+       TPU_TO1_MARK, TPU_TO0_MARK,
+       TPU_TI3B_MARK, TPU_TI3A_MARK,
+       TPU_TI2B_MARK, TPU_TI2A_MARK,
+       TPU_TO3_MARK, TPU_TO2_MARK,
+       SIM_D_MARK, SIM_CLK_MARK, SIM_RST_MARK,
+       MMC_DAT_MARK, MMC_CMD_MARK,
+       MMC_CLK_MARK, MMC_VDDON_MARK,
+       MMC_ODMOD_MARK,
+       STATUS0_MARK, STATUS1_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       /* PTA GPIO */
+       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT, PTA7_IN_PU),
+       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT, PTA6_IN_PU),
+       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT, PTA5_IN_PU),
+       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT, PTA4_IN_PU),
+       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT, PTA3_IN_PU),
+       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT, PTA2_IN_PU),
+       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT, PTA1_IN_PU),
+       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT, PTA0_IN_PU),
+
+       /* PTB GPIO */
+       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT, PTB7_IN_PU),
+       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT, PTB6_IN_PU),
+       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT, PTB5_IN_PU),
+       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT, PTB4_IN_PU),
+       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT, PTB3_IN_PU),
+       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT, PTB2_IN_PU),
+       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT, PTB1_IN_PU),
+       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT, PTB0_IN_PU),
+
+       /* PTC GPIO */
+       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT, PTC7_IN_PU),
+       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT, PTC6_IN_PU),
+       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT, PTC5_IN_PU),
+       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT, PTC4_IN_PU),
+       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT, PTC3_IN_PU),
+       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT, PTC2_IN_PU),
+       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT, PTC1_IN_PU),
+       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT, PTC0_IN_PU),
+
+       /* PTD GPIO */
+       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT, PTD7_IN_PU),
+       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT, PTD6_IN_PU),
+       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT, PTD5_IN_PU),
+       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT, PTD4_IN_PU),
+       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT, PTD3_IN_PU),
+       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT, PTD2_IN_PU),
+       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT, PTD1_IN_PU),
+       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT, PTD0_IN_PU),
+
+       /* PTE GPIO */
+       PINMUX_DATA(PTE6_DATA, PTE6_IN),
+       PINMUX_DATA(PTE5_DATA, PTE5_IN),
+       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT, PTE4_IN_PU),
+       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT, PTE3_IN_PU),
+       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT, PTE2_IN_PU),
+       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT, PTE1_IN_PU),
+       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT, PTE0_IN_PU),
+
+       /* PTF GPIO */
+       PINMUX_DATA(PTF6_DATA, PTF6_IN),
+       PINMUX_DATA(PTF5_DATA, PTF5_IN),
+       PINMUX_DATA(PTF4_DATA, PTF4_IN),
+       PINMUX_DATA(PTF3_DATA, PTF3_IN),
+       PINMUX_DATA(PTF2_DATA, PTF2_IN),
+       PINMUX_DATA(PTF1_DATA, PTF1_IN),
+       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT, PTF0_IN_PU),
+
+       /* PTG GPIO */
+       PINMUX_DATA(PTG6_DATA, PTG6_IN, PTG6_OUT, PTG6_IN_PU),
+       PINMUX_DATA(PTG5_DATA, PTG5_IN, PTG5_OUT, PTG5_IN_PU),
+       PINMUX_DATA(PTG4_DATA, PTG4_IN, PTG4_OUT, PTG4_IN_PU),
+       PINMUX_DATA(PTG3_DATA, PTG3_IN, PTG3_OUT, PTG3_IN_PU),
+       PINMUX_DATA(PTG2_DATA, PTG2_IN, PTG2_OUT, PTG2_IN_PU),
+       PINMUX_DATA(PTG1_DATA, PTG1_IN, PTG1_OUT, PTG1_IN_PU),
+       PINMUX_DATA(PTG0_DATA, PTG0_IN, PTG0_OUT, PTG0_IN_PU),
+
+       /* PTH GPIO */
+       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT, PTH6_IN_PU),
+       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT, PTH5_IN_PU),
+       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT, PTH4_IN_PU),
+       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT, PTH3_IN_PU),
+       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT, PTH2_IN_PU),
+       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT, PTH1_IN_PU),
+       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT, PTH0_IN_PU),
+
+       /* PTJ GPIO */
+       PINMUX_DATA(PTJ6_DATA, PTJ6_IN, PTJ6_OUT, PTJ6_IN_PU),
+       PINMUX_DATA(PTJ5_DATA, PTJ5_IN, PTJ5_OUT, PTJ5_IN_PU),
+       PINMUX_DATA(PTJ4_DATA, PTJ4_IN, PTJ4_OUT, PTJ4_IN_PU),
+       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT, PTJ3_IN_PU),
+       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT, PTJ2_IN_PU),
+       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT, PTJ1_IN_PU),
+       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT, PTJ0_IN_PU),
+
+       /* PTK GPIO */
+       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT, PTK3_IN_PU),
+       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT, PTK2_IN_PU),
+       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT, PTK1_IN_PU),
+       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT, PTK0_IN_PU),
+
+       /* PTL GPIO */
+       PINMUX_DATA(PTL7_DATA, PTL7_IN, PTL7_OUT, PTL7_IN_PU),
+       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT, PTL6_IN_PU),
+       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT, PTL5_IN_PU),
+       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT, PTL4_IN_PU),
+       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT, PTL3_IN_PU),
+
+       /* PTM GPIO */
+       PINMUX_DATA(PTM7_DATA, PTM7_IN, PTM7_OUT, PTM7_IN_PU),
+       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT, PTM6_IN_PU),
+       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT, PTM5_IN_PU),
+       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT, PTM4_IN_PU),
+       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT, PTM3_IN_PU),
+       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT, PTM2_IN_PU),
+       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT, PTM1_IN_PU),
+       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT, PTM0_IN_PU),
+
+       /* PTP GPIO */
+       PINMUX_DATA(PTP4_DATA, PTP4_IN, PTP4_OUT, PTP4_IN_PU),
+       PINMUX_DATA(PTP3_DATA, PTP3_IN, PTP3_OUT, PTP3_IN_PU),
+       PINMUX_DATA(PTP2_DATA, PTP2_IN, PTP2_OUT, PTP2_IN_PU),
+       PINMUX_DATA(PTP1_DATA, PTP1_IN, PTP1_OUT, PTP1_IN_PU),
+       PINMUX_DATA(PTP0_DATA, PTP0_IN, PTP0_OUT, PTP0_IN_PU),
+
+       /* PTR GPIO */
+       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT, PTR7_IN_PU),
+       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT, PTR6_IN_PU),
+       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT, PTR5_IN_PU),
+       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT, PTR4_IN_PU),
+       PINMUX_DATA(PTR3_DATA, PTR3_IN, PTR3_OUT, PTR3_IN_PU),
+       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_OUT, PTR2_IN_PU),
+       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT, PTR1_IN_PU),
+       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT, PTR0_IN_PU),
+
+       /* PTS GPIO */
+       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT, PTS4_IN_PU),
+       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT, PTS3_IN_PU),
+       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT, PTS2_IN_PU),
+       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT, PTS1_IN_PU),
+       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT, PTS0_IN_PU),
+
+       /* PTT GPIO */
+       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT, PTT4_IN_PU),
+       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT, PTT3_IN_PU),
+       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT, PTT2_IN_PU),
+       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT, PTT1_IN_PU),
+       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT, PTT0_IN_PU),
+
+       /* PTU GPIO */
+       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT, PTU4_IN_PU),
+       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT, PTU3_IN_PU),
+       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT, PTU2_IN_PU),
+       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT, PTU1_IN_PU),
+       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT, PTU0_IN_PU),
+
+       /* PTV GPIO */
+       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT, PTV4_IN_PU),
+       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT, PTV3_IN_PU),
+       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT, PTV2_IN_PU),
+       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT, PTV1_IN_PU),
+       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT, PTV0_IN_PU),
+
+       /* PTA FN */
+       PINMUX_DATA(D23_MARK, PTA7_FN),
+       PINMUX_DATA(D22_MARK, PTA6_FN),
+       PINMUX_DATA(D21_MARK, PTA5_FN),
+       PINMUX_DATA(D20_MARK, PTA4_FN),
+       PINMUX_DATA(D19_MARK, PTA3_FN),
+       PINMUX_DATA(D18_MARK, PTA2_FN),
+       PINMUX_DATA(D17_MARK, PTA1_FN),
+       PINMUX_DATA(D16_MARK, PTA0_FN),
+
+       /* PTB FN */
+       PINMUX_DATA(D31_MARK, PTB7_FN),
+       PINMUX_DATA(D30_MARK, PTB6_FN),
+       PINMUX_DATA(D29_MARK, PTB5_FN),
+       PINMUX_DATA(D28_MARK, PTB4_FN),
+       PINMUX_DATA(D27_MARK, PTB3_FN),
+       PINMUX_DATA(D26_MARK, PTB2_FN),
+       PINMUX_DATA(D25_MARK, PTB1_FN),
+       PINMUX_DATA(D24_MARK, PTB0_FN),
+
+       /* PTC FN */
+       PINMUX_DATA(LCD_DATA7_MARK, PTC7_FN),
+       PINMUX_DATA(LCD_DATA6_MARK, PTC6_FN),
+       PINMUX_DATA(LCD_DATA5_MARK, PTC5_FN),
+       PINMUX_DATA(LCD_DATA4_MARK, PTC4_FN),
+       PINMUX_DATA(LCD_DATA3_MARK, PTC3_FN),
+       PINMUX_DATA(LCD_DATA2_MARK, PTC2_FN),
+       PINMUX_DATA(LCD_DATA1_MARK, PTC1_FN),
+       PINMUX_DATA(LCD_DATA0_MARK, PTC0_FN),
+
+       /* PTD FN */
+       PINMUX_DATA(LCD_DATA15_MARK, PTD7_FN),
+       PINMUX_DATA(LCD_DATA14_MARK, PTD6_FN),
+       PINMUX_DATA(LCD_DATA13_MARK, PTD5_FN),
+       PINMUX_DATA(LCD_DATA12_MARK, PTD4_FN),
+       PINMUX_DATA(LCD_DATA11_MARK, PTD3_FN),
+       PINMUX_DATA(LCD_DATA10_MARK, PTD2_FN),
+       PINMUX_DATA(LCD_DATA9_MARK, PTD1_FN),
+       PINMUX_DATA(LCD_DATA8_MARK, PTD0_FN),
+
+       /* PTE FN */
+       PINMUX_DATA(IIC_SCL_MARK, PSELB_9_8_00, PTE6_FN),
+       PINMUX_DATA(AFE_RXIN_MARK, PSELB_9_8_11, PTE6_FN),
+       PINMUX_DATA(IIC_SDA_MARK, PSELB_9_8_00, PTE5_FN),
+       PINMUX_DATA(AFE_RDET_MARK, PSELB_9_8_11, PTE5_FN),
+       PINMUX_DATA(LCD_M_DISP_MARK, PTE4_FN),
+       PINMUX_DATA(LCD_CL1_MARK, PTE3_FN),
+       PINMUX_DATA(LCD_CL2_MARK, PTE2_FN),
+       PINMUX_DATA(LCD_DON_MARK, PTE1_FN),
+       PINMUX_DATA(LCD_FLM_MARK, PTE0_FN),
+
+       /* PTF FN */
+       PINMUX_DATA(DA1_MARK, PTF6_FN),
+       PINMUX_DATA(DA0_MARK, PTF5_FN),
+       PINMUX_DATA(AN3_MARK, PTF4_FN),
+       PINMUX_DATA(AN2_MARK, PTF3_FN),
+       PINMUX_DATA(AN1_MARK, PTF2_FN),
+       PINMUX_DATA(AN0_MARK, PTF1_FN),
+       PINMUX_DATA(ADTRG_MARK, PTF0_FN),
+
+       /* PTG FN */
+       PINMUX_DATA(USB1D_RCV_MARK, PSELA_3_2_00, PTG6_FN),
+       PINMUX_DATA(AFE_FS_MARK, PSELA_3_2_01, PTG6_FN),
+       PINMUX_DATA(PCC_REG_MARK, PSELA_3_2_10, PTG6_FN),
+       PINMUX_DATA(IRQ5_MARK, PSELA_3_2_11, PTG6_FN),
+       PINMUX_DATA(USB1D_TXSE0_MARK, PSELA_5_4_00, PTG5_FN),
+       PINMUX_DATA(AFE_TXOUT_MARK, PSELA_5_4_01, PTG5_FN),
+       PINMUX_DATA(PCC_DRV_MARK, PSELA_5_4_10, PTG5_FN),
+       PINMUX_DATA(IRQ4_MARK, PSELA_5_4_11, PTG5_FN),
+       PINMUX_DATA(USB1D_TXDPLS_MARK, PSELA_7_6_00, PTG4_FN),
+       PINMUX_DATA(AFE_SCLK_MARK, PSELA_7_6_01, PTG4_FN),
+       PINMUX_DATA(IOIS16_MARK, PSELA_7_6_10, PTG4_FN),
+       PINMUX_DATA(USB1D_DMNS_MARK, PSELA_9_8_00, PTG3_FN),
+       PINMUX_DATA(AFE_RLYCNT_MARK, PSELA_9_8_01, PTG3_FN),
+       PINMUX_DATA(PCC_BVD2_MARK, PSELA_9_8_10, PTG3_FN),
+       PINMUX_DATA(USB1D_DPLS_MARK, PSELA_11_10_00, PTG2_FN),
+       PINMUX_DATA(AFE_HC1_MARK, PSELA_11_10_01, PTG2_FN),
+       PINMUX_DATA(PCC_BVD1_MARK, PSELA_11_10_10, PTG2_FN),
+       PINMUX_DATA(USB1D_SPEED_MARK, PSELA_13_12_00, PTG1_FN),
+       PINMUX_DATA(PCC_CD2_MARK, PSELA_13_12_10, PTG1_FN),
+       PINMUX_DATA(USB1D_TXENL_MARK, PSELA_15_14_00, PTG0_FN),
+       PINMUX_DATA(PCC_CD1_MARK, PSELA_15_14_10, PTG0_FN),
+
+       /* PTH FN */
+       PINMUX_DATA(RAS_MARK, PTH6_FN),
+       PINMUX_DATA(CAS_MARK, PTH5_FN),
+       PINMUX_DATA(CKE_MARK, PTH4_FN),
+       PINMUX_DATA(STATUS1_MARK, PTH3_FN),
+       PINMUX_DATA(STATUS0_MARK, PTH2_FN),
+       PINMUX_DATA(USB2_PWR_EN_MARK, PTH1_FN),
+       PINMUX_DATA(USB1_PWR_EN_USBF_UPLUP_MARK, PTH0_FN),
+
+       /* PTJ FN */
+       PINMUX_DATA(AUDCK_MARK, PTJ6_FN),
+       PINMUX_DATA(ASEBRKAK_MARK, PTJ5_FN),
+       PINMUX_DATA(AUDATA3_MARK, PTJ4_FN),
+       PINMUX_DATA(AUDATA2_MARK, PTJ3_FN),
+       PINMUX_DATA(AUDATA1_MARK, PTJ2_FN),
+       PINMUX_DATA(AUDATA0_MARK, PTJ1_FN),
+       PINMUX_DATA(AUDSYNC_MARK, PTJ0_FN),
+
+       /* PTK FN */
+       PINMUX_DATA(PCC_RESET_MARK, PTK3_FN),
+       PINMUX_DATA(PCC_RDY_MARK, PTK2_FN),
+       PINMUX_DATA(PCC_VS2_MARK, PTK1_FN),
+       PINMUX_DATA(PCC_VS1_MARK, PTK0_FN),
+
+       /* PTL FN */
+       PINMUX_DATA(TRST_MARK, PTL7_FN),
+       PINMUX_DATA(TMS_MARK, PTL6_FN),
+       PINMUX_DATA(TDO_MARK, PTL5_FN),
+       PINMUX_DATA(TDI_MARK, PTL4_FN),
+       PINMUX_DATA(TCK_MARK, PTL3_FN),
+
+       /* PTM FN */
+       PINMUX_DATA(DREQ1_MARK, PTM7_FN),
+       PINMUX_DATA(DREQ0_MARK, PTM6_FN),
+       PINMUX_DATA(DACK1_MARK, PTM5_FN),
+       PINMUX_DATA(DACK0_MARK, PTM4_FN),
+       PINMUX_DATA(TEND1_MARK, PTM3_FN),
+       PINMUX_DATA(TEND0_MARK, PTM2_FN),
+       PINMUX_DATA(CS5B_CE1A_MARK, PTM1_FN),
+       PINMUX_DATA(CS6B_CE1B_MARK, PTM0_FN),
+
+       /* PTP FN */
+       PINMUX_DATA(USB1D_SUSPEND_MARK, PSELA_1_0_00, PTP4_FN),
+       PINMUX_DATA(REFOUT_MARK, PSELA_1_0_01, PTP4_FN),
+       PINMUX_DATA(IRQOUT_MARK, PSELA_1_0_10, PTP4_FN),
+       PINMUX_DATA(IRQ3_IRL3_MARK, PTP3_FN),
+       PINMUX_DATA(IRQ2_IRL2_MARK, PTP2_FN),
+       PINMUX_DATA(IRQ1_IRL1_MARK, PTP1_FN),
+       PINMUX_DATA(IRQ0_IRL0_MARK, PTP0_FN),
+
+       /* PTR FN */
+       PINMUX_DATA(A25_MARK, PTR7_FN),
+       PINMUX_DATA(A24_MARK, PTR6_FN),
+       PINMUX_DATA(A23_MARK, PTR5_FN),
+       PINMUX_DATA(A22_MARK, PTR4_FN),
+       PINMUX_DATA(A21_MARK, PTR3_FN),
+       PINMUX_DATA(A20_MARK, PTR2_FN),
+       PINMUX_DATA(A19_MARK, PTR1_FN),
+       PINMUX_DATA(A0_MARK, PTR0_FN),
+
+       /* PTS FN */
+       PINMUX_DATA(SIOF0_SYNC_MARK, PTS4_FN),
+       PINMUX_DATA(SIOF0_MCLK_MARK, PTS3_FN),
+       PINMUX_DATA(SIOF0_TXD_MARK, PTS2_FN),
+       PINMUX_DATA(SIOF0_RXD_MARK, PTS1_FN),
+       PINMUX_DATA(SIOF0_SCK_MARK, PTS0_FN),
+
+       /* PTT FN */
+       PINMUX_DATA(SCIF0_CTS_MARK, PSELB_15_14_00, PTT4_FN),
+       PINMUX_DATA(TPU_TO1_MARK, PSELB_15_14_11, PTT4_FN),
+       PINMUX_DATA(SCIF0_RTS_MARK, PSELB_15_14_00, PTT3_FN),
+       PINMUX_DATA(TPU_TO0_MARK, PSELB_15_14_11, PTT3_FN),
+       PINMUX_DATA(SCIF0_TXD_MARK, PTT2_FN),
+       PINMUX_DATA(SCIF0_RXD_MARK, PTT1_FN),
+       PINMUX_DATA(SCIF0_SCK_MARK, PTT0_FN),
+
+       /* PTU FN */
+       PINMUX_DATA(SIOF1_SYNC_MARK, PTU4_FN),
+       PINMUX_DATA(SIOF1_MCLK_MARK, PSELD_11_10_00, PTU3_FN),
+       PINMUX_DATA(TPU_TI3B_MARK, PSELD_11_10_01, PTU3_FN),
+       PINMUX_DATA(SIOF1_TXD_MARK, PSELD_15_14_00, PTU2_FN),
+       PINMUX_DATA(TPU_TI3A_MARK, PSELD_15_14_01, PTU2_FN),
+       PINMUX_DATA(MMC_DAT_MARK, PSELD_15_14_10, PTU2_FN),
+       PINMUX_DATA(SIOF1_RXD_MARK, PSELC_13_12_00, PTU1_FN),
+       PINMUX_DATA(TPU_TI2B_MARK, PSELC_13_12_01, PTU1_FN),
+       PINMUX_DATA(MMC_CMD_MARK, PSELC_13_12_10, PTU1_FN),
+       PINMUX_DATA(SIOF1_SCK_MARK, PSELC_15_14_00, PTU0_FN),
+       PINMUX_DATA(TPU_TI2A_MARK, PSELC_15_14_01, PTU0_FN),
+       PINMUX_DATA(MMC_CLK_MARK, PSELC_15_14_10, PTU0_FN),
+
+       /* PTV FN */
+       PINMUX_DATA(SCIF1_CTS_MARK, PSELB_11_10_00, PTV4_FN),
+       PINMUX_DATA(TPU_TO3_MARK, PSELB_11_10_01, PTV4_FN),
+       PINMUX_DATA(MMC_VDDON_MARK, PSELB_11_10_10, PTV4_FN),
+       PINMUX_DATA(LCD_VEPWC_MARK, PSELB_11_10_11, PTV4_FN),
+       PINMUX_DATA(SCIF1_RTS_MARK, PSELB_13_12_00, PTV3_FN),
+       PINMUX_DATA(TPU_TO2_MARK, PSELB_13_12_01, PTV3_FN),
+       PINMUX_DATA(MMC_ODMOD_MARK, PSELB_13_12_10, PTV3_FN),
+       PINMUX_DATA(LCD_VCPWC_MARK, PSELB_13_12_11, PTV3_FN),
+       PINMUX_DATA(SCIF1_TXD_MARK, PSELC_9_8_00, PTV2_FN),
+       PINMUX_DATA(SIM_D_MARK, PSELC_9_8_10, PTV2_FN),
+       PINMUX_DATA(SCIF1_RXD_MARK, PSELC_11_10_00, PTV1_FN),
+       PINMUX_DATA(SIM_RST_MARK, PSELC_11_10_10, PTV1_FN),
+       PINMUX_DATA(SCIF1_SCK_MARK, PSELD_1_0_00, PTV0_FN),
+       PINMUX_DATA(SIM_CLK_MARK, PSELD_1_0_10, PTV0_FN),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* PTA */
+       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
+       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
+       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
+       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
+       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
+       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
+       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
+       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
+
+       /* PTB */
+       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
+       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
+       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
+       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
+       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
+       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
+       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
+       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
+
+       /* PTC */
+       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
+       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
+       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
+       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
+       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
+       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
+       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
+       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
+
+       /* PTD */
+       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
+       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
+       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
+       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
+       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
+       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
+       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
+       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
+
+       /* PTE */
+       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
+       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
+       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
+       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
+       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
+       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
+       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
+
+       /* PTF */
+       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
+       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
+       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
+       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
+       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
+       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
+       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
+
+       /* PTG */
+       PINMUX_GPIO(GPIO_PTG6, PTG6_DATA),
+       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
+       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
+       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
+       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
+       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
+       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
+
+       /* PTH */
+       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
+       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
+       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
+       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
+       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
+       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
+       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
+
+       /* PTJ */
+       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
+       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
+       PINMUX_GPIO(GPIO_PTJ4, PTJ4_DATA),
+       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
+       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
+       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
+       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
+
+       /* PTK */
+       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
+       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
+       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
+       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
+
+       /* PTL */
+       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
+       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
+       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
+       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
+       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
+
+       /* PTM */
+       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
+       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
+       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
+       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
+       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
+       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
+       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
+       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
+
+       /* PTP */
+       PINMUX_GPIO(GPIO_PTP4, PTP4_DATA),
+       PINMUX_GPIO(GPIO_PTP3, PTP3_DATA),
+       PINMUX_GPIO(GPIO_PTP2, PTP2_DATA),
+       PINMUX_GPIO(GPIO_PTP1, PTP1_DATA),
+       PINMUX_GPIO(GPIO_PTP0, PTP0_DATA),
+
+       /* PTR */
+       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
+       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
+       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
+       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
+       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
+       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
+       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
+       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
+
+       /* PTS */
+       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
+       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
+       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
+       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
+       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
+
+       /* PTT */
+       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
+       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
+       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
+       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
+       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
+
+       /* PTU */
+       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
+       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
+       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
+       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
+       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
+
+       /* PTV */
+       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
+       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
+       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
+       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
+       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
+
+       /* BSC */
+       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
+       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
+       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
+       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
+       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
+       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
+       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
+       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
+       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
+       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
+       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
+       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
+       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
+       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
+       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
+       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_RAS, RAS_MARK),
+       PINMUX_GPIO(GPIO_FN_CAS, CAS_MARK),
+       PINMUX_GPIO(GPIO_FN_CKE, CKE_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5B_CE1A, CS5B_CE1A_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6B_CE1B, CS6B_CE1B_MARK),
+       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
+       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
+       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
+       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
+       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
+       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
+       PINMUX_GPIO(GPIO_FN_REFOUT, REFOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQOUT, IRQOUT_MARK),
+
+       /* LCDC */
+       PINMUX_GPIO(GPIO_FN_LCD_DATA15, LCD_DATA15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA14, LCD_DATA14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA13, LCD_DATA13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA12, LCD_DATA12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA11, LCD_DATA11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA10, LCD_DATA10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA9, LCD_DATA9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA8, LCD_DATA8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA7, LCD_DATA7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA6, LCD_DATA6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA5, LCD_DATA5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA4, LCD_DATA4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA3, LCD_DATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA2, LCD_DATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA1, LCD_DATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DATA0, LCD_DATA0_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_M_DISP, LCD_M_DISP_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_CL1, LCD_CL1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_CL2, LCD_CL2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_DON, LCD_DON_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_FLM, LCD_FLM_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_VEPWC, LCD_VEPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCD_VCPWC, LCD_VCPWC_MARK),
+
+       /* AFEIF */
+       PINMUX_GPIO(GPIO_FN_AFE_RXIN, AFE_RXIN_MARK),
+       PINMUX_GPIO(GPIO_FN_AFE_RDET, AFE_RDET_MARK),
+       PINMUX_GPIO(GPIO_FN_AFE_FS, AFE_FS_MARK),
+       PINMUX_GPIO(GPIO_FN_AFE_TXOUT, AFE_TXOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_AFE_SCLK, AFE_SCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_AFE_RLYCNT, AFE_RLYCNT_MARK),
+       PINMUX_GPIO(GPIO_FN_AFE_HC1, AFE_HC1_MARK),
+
+       /* IIC */
+       PINMUX_GPIO(GPIO_FN_IIC_SCL, IIC_SCL_MARK),
+       PINMUX_GPIO(GPIO_FN_IIC_SDA, IIC_SDA_MARK),
+
+       /* DAC */
+       PINMUX_GPIO(GPIO_FN_DA1, DA1_MARK),
+       PINMUX_GPIO(GPIO_FN_DA0, DA0_MARK),
+
+       /* ADC */
+       PINMUX_GPIO(GPIO_FN_AN3, AN3_MARK),
+       PINMUX_GPIO(GPIO_FN_AN2, AN2_MARK),
+       PINMUX_GPIO(GPIO_FN_AN1, AN1_MARK),
+       PINMUX_GPIO(GPIO_FN_AN0, AN0_MARK),
+       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
+
+       /* USB */
+       PINMUX_GPIO(GPIO_FN_USB1D_RCV, USB1D_RCV_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1D_TXSE0, USB1D_TXSE0_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1D_TXDPLS, USB1D_TXDPLS_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1D_DMNS, USB1D_DMNS_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1D_DPLS, USB1D_DPLS_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1D_SPEED, USB1D_SPEED_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1D_TXENL, USB1D_TXENL_MARK),
+
+       PINMUX_GPIO(GPIO_FN_USB2_PWR_EN, USB2_PWR_EN_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1_PWR_EN_USBF_UPLUP,
+                   USB1_PWR_EN_USBF_UPLUP_MARK),
+       PINMUX_GPIO(GPIO_FN_USB1D_SUSPEND, USB1D_SUSPEND_MARK),
+
+       /* INTC */
+       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3_IRL3, IRQ3_IRL3_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2_IRL2, IRQ2_IRL2_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1_IRL1, IRQ1_IRL1_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0_IRL0, IRQ0_IRL0_MARK),
+
+       /* PCC */
+       PINMUX_GPIO(GPIO_FN_PCC_REG, PCC_REG_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_DRV, PCC_DRV_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_BVD2, PCC_BVD2_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_BVD1, PCC_BVD1_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_CD2, PCC_CD2_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_CD1, PCC_CD1_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_RESET, PCC_RESET_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_RDY, PCC_RDY_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_VS2, PCC_VS2_MARK),
+       PINMUX_GPIO(GPIO_FN_PCC_VS1, PCC_VS1_MARK),
+
+       /* HUDI */
+       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDCK, AUDCK_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_ASEBRKAK, ASEBRKAK_MARK),
+       PINMUX_GPIO(GPIO_FN_TRST, TRST_MARK),
+       PINMUX_GPIO(GPIO_FN_TMS, TMS_MARK),
+       PINMUX_GPIO(GPIO_FN_TDO, TDO_MARK),
+       PINMUX_GPIO(GPIO_FN_TDI, TDI_MARK),
+       PINMUX_GPIO(GPIO_FN_TCK, TCK_MARK),
+
+       /* DMAC */
+       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
+
+       /* SIOF0 */
+       PINMUX_GPIO(GPIO_FN_SIOF0_SYNC, SIOF0_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_MCLK, SIOF0_MCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_TXD, SIOF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_RXD, SIOF0_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_SCK, SIOF0_SCK_MARK),
+
+       /* SIOF1 */
+       PINMUX_GPIO(GPIO_FN_SIOF1_SYNC, SIOF1_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_MCLK, SIOF1_MCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_TXD, SIOF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_RXD, SIOF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_SCK, SIOF1_SCK_MARK),
+
+       /* SCIF0 */
+       PINMUX_GPIO(GPIO_FN_SCIF0_TXD, SCIF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RXD, SCIF0_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RTS, SCIF0_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_CTS, SCIF0_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_SCK, SCIF0_SCK_MARK),
+
+       /* SCIF1 */
+       PINMUX_GPIO(GPIO_FN_SCIF1_TXD, SCIF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_RXD, SCIF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_RTS, SCIF1_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_CTS, SCIF1_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_SCK, SCIF1_SCK_MARK),
+
+       /* TPU */
+       PINMUX_GPIO(GPIO_FN_TPU_TO1, TPU_TO1_MARK),
+       PINMUX_GPIO(GPIO_FN_TPU_TO0, TPU_TO0_MARK),
+       PINMUX_GPIO(GPIO_FN_TPU_TI3B, TPU_TI3B_MARK),
+       PINMUX_GPIO(GPIO_FN_TPU_TI3A, TPU_TI3A_MARK),
+       PINMUX_GPIO(GPIO_FN_TPU_TI2B, TPU_TI2B_MARK),
+       PINMUX_GPIO(GPIO_FN_TPU_TI2A, TPU_TI2A_MARK),
+       PINMUX_GPIO(GPIO_FN_TPU_TO3, TPU_TO3_MARK),
+       PINMUX_GPIO(GPIO_FN_TPU_TO2, TPU_TO2_MARK),
+
+       /* SIM */
+       PINMUX_GPIO(GPIO_FN_SIM_D, SIM_D_MARK),
+       PINMUX_GPIO(GPIO_FN_SIM_CLK, SIM_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIM_RST, SIM_RST_MARK),
+
+       /* MMC */
+       PINMUX_GPIO(GPIO_FN_MMC_DAT, MMC_DAT_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_CMD, MMC_CMD_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_CLK, MMC_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_VDDON, MMC_VDDON_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_ODMOD, MMC_ODMOD_MARK),
+
+       /* SYSC */
+       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS1, STATUS1_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
+               PTA7_FN, PTA7_OUT, PTA7_IN_PU, PTA7_IN,
+               PTA6_FN, PTA6_OUT, PTA6_IN_PU, PTA6_IN,
+               PTA5_FN, PTA5_OUT, PTA5_IN_PU, PTA5_IN,
+               PTA4_FN, PTA4_OUT, PTA4_IN_PU, PTA4_IN,
+               PTA3_FN, PTA3_OUT, PTA3_IN_PU, PTA3_IN,
+               PTA2_FN, PTA2_OUT, PTA2_IN_PU, PTA2_IN,
+               PTA1_FN, PTA1_OUT, PTA1_IN_PU, PTA1_IN,
+               PTA0_FN, PTA0_OUT, PTA0_IN_PU, PTA0_IN }
+       },
+       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
+               PTB7_FN, PTB7_OUT, PTB7_IN_PU, PTB7_IN,
+               PTB6_FN, PTB6_OUT, PTB6_IN_PU, PTB6_IN,
+               PTB5_FN, PTB5_OUT, PTB5_IN_PU, PTB5_IN,
+               PTB4_FN, PTB4_OUT, PTB4_IN_PU, PTB4_IN,
+               PTB3_FN, PTB3_OUT, PTB3_IN_PU, PTB3_IN,
+               PTB2_FN, PTB2_OUT, PTB2_IN_PU, PTB2_IN,
+               PTB1_FN, PTB1_OUT, PTB1_IN_PU, PTB1_IN,
+               PTB0_FN, PTB0_OUT, PTB0_IN_PU, PTB0_IN }
+       },
+       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
+               PTC7_FN, PTC7_OUT, PTC7_IN_PU, PTC7_IN,
+               PTC6_FN, PTC6_OUT, PTC6_IN_PU, PTC6_IN,
+               PTC5_FN, PTC5_OUT, PTC5_IN_PU, PTC5_IN,
+               PTC4_FN, PTC4_OUT, PTC4_IN_PU, PTC4_IN,
+               PTC3_FN, PTC3_OUT, PTC3_IN_PU, PTC3_IN,
+               PTC2_FN, PTC2_OUT, PTC2_IN_PU, PTC2_IN,
+               PTC1_FN, PTC1_OUT, PTC1_IN_PU, PTC1_IN,
+               PTC0_FN, PTC0_OUT, PTC0_IN_PU, PTC0_IN }
+       },
+       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
+               PTD7_FN, PTD7_OUT, PTD7_IN_PU, PTD7_IN,
+               PTD6_FN, PTD6_OUT, PTD6_IN_PU, PTD6_IN,
+               PTD5_FN, PTD5_OUT, PTD5_IN_PU, PTD5_IN,
+               PTD4_FN, PTD4_OUT, PTD4_IN_PU, PTD4_IN,
+               PTD3_FN, PTD3_OUT, PTD3_IN_PU, PTD3_IN,
+               PTD2_FN, PTD2_OUT, PTD2_IN_PU, PTD2_IN,
+               PTD1_FN, PTD1_OUT, PTD1_IN_PU, PTD1_IN,
+               PTD0_FN, PTD0_OUT, PTD0_IN_PU, PTD0_IN }
+       },
+       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
+               0, 0, 0, 0,
+               PTE6_FN, 0, 0, PTE6_IN,
+               PTE5_FN, 0, 0, PTE5_IN,
+               PTE4_FN, PTE4_OUT, PTE4_IN_PU, PTE4_IN,
+               PTE3_FN, PTE3_OUT, PTE3_IN_PU, PTE3_IN,
+               PTE2_FN, PTE2_OUT, PTE2_IN_PU, PTE2_IN,
+               PTE1_FN, PTE1_OUT, PTE1_IN_PU, PTE1_IN,
+               PTE0_FN, PTE0_OUT, PTE0_IN_PU, PTE0_IN }
+       },
+       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
+               0, 0, 0, 0,
+               PTF6_FN, 0, 0, PTF6_IN,
+               PTF5_FN, 0, 0, PTF5_IN,
+               PTF4_FN, 0, 0, PTF4_IN,
+               PTF3_FN, 0, 0, PTF3_IN,
+               PTF2_FN, 0, 0, PTF2_IN,
+               PTF1_FN, 0, 0, PTF1_IN,
+               PTF0_FN, 0, 0, PTF0_IN }
+       },
+       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
+               0, 0, 0, 0,
+               PTG6_FN, PTG6_OUT, PTG6_IN_PU, PTG6_IN,
+               PTG5_FN, PTG5_OUT, PTG5_IN_PU, PTG5_IN,
+               PTG4_FN, PTG4_OUT, PTG4_IN_PU, PTG4_IN,
+               PTG3_FN, PTG3_OUT, PTG3_IN_PU, PTG3_IN,
+               PTG2_FN, PTG2_OUT, PTG2_IN_PU, PTG2_IN,
+               PTG1_FN, PTG1_OUT, PTG1_IN_PU, PTG1_IN,
+               PTG0_FN, PTG0_OUT, PTG0_IN_PU, PTG0_IN }
+       },
+       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
+               0, 0, 0, 0,
+               PTH6_FN, PTH6_OUT, PTH6_IN_PU, PTH6_IN,
+               PTH5_FN, PTH5_OUT, PTH5_IN_PU, PTH5_IN,
+               PTH4_FN, PTH4_OUT, PTH4_IN_PU, PTH4_IN,
+               PTH3_FN, PTH3_OUT, PTH3_IN_PU, PTH3_IN,
+               PTH2_FN, PTH2_OUT, PTH2_IN_PU, PTH2_IN,
+               PTH1_FN, PTH1_OUT, PTH1_IN_PU, PTH1_IN,
+               PTH0_FN, PTH0_OUT, PTH0_IN_PU, PTH0_IN }
+       },
+       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
+               0, 0, 0, 0,
+               PTJ6_FN, PTJ6_OUT, PTJ6_IN_PU, PTJ6_IN,
+               PTJ5_FN, PTJ5_OUT, PTJ5_IN_PU, PTJ5_IN,
+               PTJ4_FN, PTJ4_OUT, PTJ4_IN_PU, PTJ4_IN,
+               PTJ3_FN, PTJ3_OUT, PTJ3_IN_PU, PTJ3_IN,
+               PTJ2_FN, PTJ2_OUT, PTJ2_IN_PU, PTJ2_IN,
+               PTJ1_FN, PTJ1_OUT, PTJ1_IN_PU, PTJ1_IN,
+               PTJ0_FN, PTJ0_OUT, PTJ0_IN_PU, PTJ0_IN }
+       },
+       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTK3_FN, PTK3_OUT, PTK3_IN_PU, PTK3_IN,
+               PTK2_FN, PTK2_OUT, PTK2_IN_PU, PTK2_IN,
+               PTK1_FN, PTK1_OUT, PTK1_IN_PU, PTK1_IN,
+               PTK0_FN, PTK0_OUT, PTK0_IN_PU, PTK0_IN }
+       },
+       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
+               PTL7_FN, PTL7_OUT, PTL7_IN_PU, PTL7_IN,
+               PTL6_FN, PTL6_OUT, PTL6_IN_PU, PTL6_IN,
+               PTL5_FN, PTL5_OUT, PTL5_IN_PU, PTL5_IN,
+               PTL4_FN, PTL4_OUT, PTL4_IN_PU, PTL4_IN,
+               PTL3_FN, PTL3_OUT, PTL3_IN_PU, PTL3_IN,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
+               PTM7_FN, PTM7_OUT, PTM7_IN_PU, PTM7_IN,
+               PTM6_FN, PTM6_OUT, PTM6_IN_PU, PTM6_IN,
+               PTM5_FN, PTM5_OUT, PTM5_IN_PU, PTM5_IN,
+               PTM4_FN, PTM4_OUT, PTM4_IN_PU, PTM4_IN,
+               PTM3_FN, PTM3_OUT, PTM3_IN_PU, PTM3_IN,
+               PTM2_FN, PTM2_OUT, PTM2_IN_PU, PTM2_IN,
+               PTM1_FN, PTM1_OUT, PTM1_IN_PU, PTM1_IN,
+               PTM0_FN, PTM0_OUT, PTM0_IN_PU, PTM0_IN }
+       },
+       { PINMUX_CFG_REG("PPCR", 0xa4050118, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTP4_FN, PTP4_OUT, PTP4_IN_PU, PTP4_IN,
+               PTP3_FN, PTP3_OUT, PTP3_IN_PU, PTP3_IN,
+               PTP2_FN, PTP2_OUT, PTP2_IN_PU, PTP2_IN,
+               PTP1_FN, PTP1_OUT, PTP1_IN_PU, PTP1_IN,
+               PTP0_FN, PTP0_OUT, PTP0_IN_PU, PTP0_IN }
+       },
+       { PINMUX_CFG_REG("PRCR", 0xa405011a, 16, 2) {
+               PTR7_FN, PTR7_OUT, PTR7_IN_PU, PTR7_IN,
+               PTR6_FN, PTR6_OUT, PTR6_IN_PU, PTR6_IN,
+               PTR5_FN, PTR5_OUT, PTR5_IN_PU, PTR5_IN,
+               PTR4_FN, PTR4_OUT, PTR4_IN_PU, PTR4_IN,
+               PTR3_FN, PTR3_OUT, PTR3_IN_PU, PTR3_IN,
+               PTR2_FN, PTR2_OUT, PTR2_IN_PU, PTR2_IN,
+               PTR1_FN, PTR1_OUT, PTR1_IN_PU, PTR1_IN,
+               PTR0_FN, PTR0_OUT, PTR0_IN_PU, PTR0_IN }
+       },
+       { PINMUX_CFG_REG("PSCR", 0xa405011c, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTS4_FN, PTS4_OUT, PTS4_IN_PU, PTS4_IN,
+               PTS3_FN, PTS3_OUT, PTS3_IN_PU, PTS3_IN,
+               PTS2_FN, PTS2_OUT, PTS2_IN_PU, PTS2_IN,
+               PTS1_FN, PTS1_OUT, PTS1_IN_PU, PTS1_IN,
+               PTS0_FN, PTS0_OUT, PTS0_IN_PU, PTS0_IN }
+       },
+       { PINMUX_CFG_REG("PTCR", 0xa405011e, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTT4_FN, PTT4_OUT, PTT4_IN_PU, PTT4_IN,
+               PTT3_FN, PTT3_OUT, PTT3_IN_PU, PTT3_IN,
+               PTT2_FN, PTT2_OUT, PTT2_IN_PU, PTT2_IN,
+               PTT1_FN, PTT1_OUT, PTT1_IN_PU, PTT1_IN,
+               PTT0_FN, PTT0_OUT, PTT0_IN_PU, PTT0_IN }
+       },
+       { PINMUX_CFG_REG("PUCR", 0xa4050120, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTU4_FN, PTU4_OUT, PTU4_IN_PU, PTU4_IN,
+               PTU3_FN, PTU3_OUT, PTU3_IN_PU, PTU3_IN,
+               PTU2_FN, PTU2_OUT, PTU2_IN_PU, PTU2_IN,
+               PTU1_FN, PTU1_OUT, PTU1_IN_PU, PTU1_IN,
+               PTU0_FN, PTU0_OUT, PTU0_IN_PU, PTU0_IN }
+       },
+       { PINMUX_CFG_REG("PVCR", 0xa4050122, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTV4_FN, PTV4_OUT, PTV4_IN_PU, PTV4_IN,
+               PTV3_FN, PTV3_OUT, PTV3_IN_PU, PTV3_IN,
+               PTV2_FN, PTV2_OUT, PTV2_IN_PU, PTV2_IN,
+               PTV1_FN, PTV1_OUT, PTV1_IN_PU, PTV1_IN,
+               PTV0_FN, PTV0_OUT, PTV0_IN_PU, PTV0_IN }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR", 0xa4050140, 8) {
+               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR", 0xa4050142, 8) {
+               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDR", 0xa4050144, 8) {
+               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
+               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDR", 0xa4050148, 8) {
+               0, PTE6_DATA, PTE5_DATA, PTE4_DATA,
+               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
+       },
+       { PINMUX_DATA_REG("PFDR", 0xa405014a, 8) {
+               0, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR", 0xa405014c, 8) {
+               0, PTG6_DATA, PTG5_DATA, PTG4_DATA,
+               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
+       },
+       { PINMUX_DATA_REG("PHDR", 0xa405014e, 8) {
+               0, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR", 0xa4050150, 8) {
+               0, PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
+               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
+       },
+       { PINMUX_DATA_REG("PKDR", 0xa4050152, 8) {
+               0, 0, 0, 0,
+               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
+       },
+       { PINMUX_DATA_REG("PLDR", 0xa4050154, 8) {
+               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+               PTL3_DATA, 0, 0, 0 }
+       },
+       { PINMUX_DATA_REG("PMDR", 0xa4050156, 8) {
+               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
+       },
+       { PINMUX_DATA_REG("PPDR", 0xa4050158, 8) {
+               0, 0, 0, PTP4_DATA,
+               PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA }
+       },
+       { PINMUX_DATA_REG("PRDR", 0xa405015a, 8) {
+               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
+       },
+       { PINMUX_DATA_REG("PSDR", 0xa405015c, 8) {
+               0, 0, 0, PTS4_DATA,
+               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
+       },
+       { PINMUX_DATA_REG("PTDR", 0xa405015e, 8) {
+               0, 0, 0, PTT4_DATA,
+               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
+       },
+       { PINMUX_DATA_REG("PUDR", 0xa4050160, 8) {
+               0, 0, 0, PTU4_DATA,
+               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
+       },
+       { PINMUX_DATA_REG("PVDR", 0xa4050162, 8) {
+               0, 0, 0, PTV4_DATA,
+               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7720_pinmux_info = {
+       .name = "sh7720_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PTA7,
+       .last_gpio = GPIO_FN_STATUS1,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7722.c b/drivers/pinctrl/sh-pfc/pfc-sh7722.c
new file mode 100644 (file)
index 0000000..2de0929
--- /dev/null
@@ -0,0 +1,1779 @@
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <linux/gpio.h>
+#include <cpu/sh7722.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
+       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
+       PTC7_DATA, PTC5_DATA, PTC4_DATA, PTC3_DATA, PTC2_DATA, PTC0_DATA,
+       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
+       PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA, PTE1_DATA, PTE0_DATA,
+       PTF6_DATA, PTF5_DATA, PTF4_DATA,
+       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
+       PTG4_DATA, PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
+       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
+       PTJ7_DATA, PTJ6_DATA, PTJ5_DATA, PTJ1_DATA, PTJ0_DATA,
+       PTK6_DATA, PTK5_DATA, PTK4_DATA,
+       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
+       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
+       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
+       PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
+       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
+       PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
+       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
+       PTR4_DATA, PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
+       PTS4_DATA, PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
+       PTT4_DATA, PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
+       PTU4_DATA, PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
+       PTV4_DATA, PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
+       PTW6_DATA, PTW5_DATA, PTW4_DATA,
+       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
+       PTX6_DATA, PTX5_DATA, PTX4_DATA,
+       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
+       PTY6_DATA, PTY5_DATA, PTY4_DATA,
+       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
+       PTZ5_DATA, PTZ4_DATA, PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
+       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
+       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
+       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
+       PTC7_IN, PTC5_IN, PTC4_IN, PTC3_IN, PTC2_IN, PTC0_IN,
+       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN, PTD3_IN, PTD2_IN, PTD1_IN,
+       PTE7_IN, PTE6_IN, PTE5_IN, PTE4_IN, PTE1_IN, PTE0_IN,
+       PTF6_IN, PTF5_IN, PTF4_IN, PTF3_IN, PTF2_IN, PTF1_IN,
+       PTH6_IN, PTH5_IN, PTH1_IN, PTH0_IN,
+       PTJ1_IN, PTJ0_IN,
+       PTK6_IN, PTK5_IN, PTK4_IN, PTK3_IN, PTK2_IN, PTK0_IN,
+       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN,
+       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
+       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
+       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
+       PTN7_IN, PTN6_IN, PTN5_IN, PTN4_IN,
+       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
+       PTQ5_IN, PTQ4_IN, PTQ3_IN, PTQ2_IN, PTQ0_IN,
+       PTR2_IN,
+       PTS4_IN, PTS2_IN, PTS1_IN,
+       PTT4_IN, PTT3_IN, PTT2_IN, PTT1_IN,
+       PTU4_IN, PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
+       PTV4_IN, PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
+       PTW6_IN, PTW4_IN, PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
+       PTX6_IN, PTX5_IN, PTX4_IN, PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
+       PTY5_IN, PTY4_IN, PTY3_IN, PTY2_IN, PTY0_IN,
+       PTZ5_IN, PTZ4_IN, PTZ3_IN, PTZ2_IN, PTZ1_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLDOWN_BEGIN,
+       PTA7_IN_PD, PTA6_IN_PD, PTA5_IN_PD, PTA4_IN_PD,
+       PTA3_IN_PD, PTA2_IN_PD, PTA1_IN_PD, PTA0_IN_PD,
+       PTE7_IN_PD, PTE6_IN_PD, PTE5_IN_PD, PTE4_IN_PD, PTE1_IN_PD, PTE0_IN_PD,
+       PTF6_IN_PD, PTF5_IN_PD, PTF4_IN_PD, PTF3_IN_PD, PTF2_IN_PD, PTF1_IN_PD,
+       PTH6_IN_PD, PTH5_IN_PD, PTH1_IN_PD, PTH0_IN_PD,
+       PTK6_IN_PD, PTK5_IN_PD, PTK4_IN_PD, PTK3_IN_PD, PTK2_IN_PD, PTK0_IN_PD,
+       PTL7_IN_PD, PTL6_IN_PD, PTL5_IN_PD, PTL4_IN_PD,
+       PTL3_IN_PD, PTL2_IN_PD, PTL1_IN_PD, PTL0_IN_PD,
+       PTM7_IN_PD, PTM6_IN_PD, PTM5_IN_PD, PTM4_IN_PD,
+       PTM3_IN_PD, PTM2_IN_PD, PTM1_IN_PD, PTM0_IN_PD,
+       PTQ5_IN_PD, PTQ4_IN_PD, PTQ3_IN_PD, PTQ2_IN_PD,
+       PTS4_IN_PD, PTS2_IN_PD, PTS1_IN_PD,
+       PTT4_IN_PD, PTT3_IN_PD, PTT2_IN_PD, PTT1_IN_PD,
+       PTU4_IN_PD, PTU3_IN_PD, PTU2_IN_PD, PTU1_IN_PD, PTU0_IN_PD,
+       PTV4_IN_PD, PTV3_IN_PD, PTV2_IN_PD, PTV1_IN_PD, PTV0_IN_PD,
+       PTW6_IN_PD, PTW4_IN_PD, PTW3_IN_PD, PTW2_IN_PD, PTW1_IN_PD, PTW0_IN_PD,
+       PTX6_IN_PD, PTX5_IN_PD, PTX4_IN_PD,
+       PTX3_IN_PD, PTX2_IN_PD, PTX1_IN_PD, PTX0_IN_PD,
+       PINMUX_INPUT_PULLDOWN_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PTC7_IN_PU, PTC5_IN_PU,
+       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
+       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU,
+       PTJ1_IN_PU, PTJ0_IN_PU,
+       PTQ0_IN_PU,
+       PTR2_IN_PU,
+       PTX6_IN_PU,
+       PTY5_IN_PU, PTY4_IN_PU, PTY3_IN_PU, PTY2_IN_PU, PTY0_IN_PU,
+       PTZ5_IN_PU, PTZ4_IN_PU, PTZ3_IN_PU, PTZ2_IN_PU, PTZ1_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PTA7_OUT, PTA5_OUT,
+       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
+       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
+       PTC4_OUT, PTC3_OUT, PTC2_OUT, PTC0_OUT,
+       PTD6_OUT, PTD5_OUT, PTD4_OUT,
+       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
+       PTE7_OUT, PTE6_OUT, PTE5_OUT, PTE4_OUT, PTE1_OUT, PTE0_OUT,
+       PTF6_OUT, PTF5_OUT, PTF4_OUT, PTF3_OUT, PTF2_OUT, PTF0_OUT,
+       PTG4_OUT, PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
+       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
+       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
+       PTJ7_OUT, PTJ6_OUT, PTJ5_OUT, PTJ1_OUT, PTJ0_OUT,
+       PTK6_OUT, PTK5_OUT, PTK4_OUT, PTK3_OUT, PTK1_OUT, PTK0_OUT,
+       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT,
+       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
+       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
+       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
+       PTN7_OUT, PTN6_OUT, PTN5_OUT, PTN4_OUT,
+       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT, PTQ6_OUT, PTQ5_OUT, PTQ4_OUT,
+       PTQ3_OUT, PTQ2_OUT, PTQ1_OUT, PTQ0_OUT,
+       PTR4_OUT, PTR3_OUT, PTR1_OUT, PTR0_OUT,
+       PTS3_OUT, PTS2_OUT, PTS0_OUT,
+       PTT4_OUT, PTT3_OUT, PTT2_OUT, PTT0_OUT,
+       PTU4_OUT, PTU3_OUT, PTU2_OUT, PTU0_OUT,
+       PTV4_OUT, PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
+       PTW5_OUT, PTW4_OUT, PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
+       PTX6_OUT, PTX5_OUT, PTX4_OUT, PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
+       PTY5_OUT, PTY4_OUT, PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_MARK_BEGIN,
+       SCIF0_TXD_MARK, SCIF0_RXD_MARK,
+       SCIF0_RTS_MARK, SCIF0_CTS_MARK, SCIF0_SCK_MARK,
+       SCIF1_TXD_MARK, SCIF1_RXD_MARK,
+       SCIF1_RTS_MARK, SCIF1_CTS_MARK, SCIF1_SCK_MARK,
+       SCIF2_TXD_MARK, SCIF2_RXD_MARK,
+       SCIF2_RTS_MARK, SCIF2_CTS_MARK, SCIF2_SCK_MARK,
+       SIOTXD_MARK, SIORXD_MARK,
+       SIOD_MARK, SIOSTRB0_MARK, SIOSTRB1_MARK,
+       SIOSCK_MARK, SIOMCK_MARK,
+       VIO_D15_MARK, VIO_D14_MARK, VIO_D13_MARK, VIO_D12_MARK,
+       VIO_D11_MARK, VIO_D10_MARK, VIO_D9_MARK, VIO_D8_MARK,
+       VIO_D7_MARK, VIO_D6_MARK, VIO_D5_MARK, VIO_D4_MARK,
+       VIO_D3_MARK, VIO_D2_MARK, VIO_D1_MARK, VIO_D0_MARK,
+       VIO_CLK_MARK, VIO_VD_MARK, VIO_HD_MARK, VIO_FLD_MARK,
+       VIO_CKO_MARK, VIO_STEX_MARK, VIO_STEM_MARK, VIO_VD2_MARK,
+       VIO_HD2_MARK, VIO_CLK2_MARK,
+       LCDD23_MARK, LCDD22_MARK, LCDD21_MARK, LCDD20_MARK,
+       LCDD19_MARK, LCDD18_MARK, LCDD17_MARK, LCDD16_MARK,
+       LCDD15_MARK, LCDD14_MARK, LCDD13_MARK, LCDD12_MARK,
+       LCDD11_MARK, LCDD10_MARK, LCDD9_MARK, LCDD8_MARK,
+       LCDD7_MARK, LCDD6_MARK, LCDD5_MARK, LCDD4_MARK,
+       LCDD3_MARK, LCDD2_MARK, LCDD1_MARK, LCDD0_MARK,
+       LCDLCLK_MARK, LCDDON_MARK, LCDVCPWC_MARK, LCDVEPWC_MARK,
+       LCDVSYN_MARK, LCDDCK_MARK, LCDHSYN_MARK, LCDDISP_MARK,
+       LCDRS_MARK, LCDCS_MARK, LCDWR_MARK, LCDRD_MARK,
+       LCDDON2_MARK, LCDVCPWC2_MARK, LCDVEPWC2_MARK, LCDVSYN2_MARK,
+       LCDCS2_MARK,
+       IOIS16_MARK, A25_MARK, A24_MARK, A23_MARK, A22_MARK,
+       BS_MARK, CS6B_CE1B_MARK, WAIT_MARK, CS6A_CE2B_MARK,
+       HPD63_MARK, HPD62_MARK, HPD61_MARK, HPD60_MARK,
+       HPD59_MARK, HPD58_MARK, HPD57_MARK, HPD56_MARK,
+       HPD55_MARK, HPD54_MARK, HPD53_MARK, HPD52_MARK,
+       HPD51_MARK, HPD50_MARK, HPD49_MARK, HPD48_MARK,
+       HPDQM7_MARK, HPDQM6_MARK, HPDQM5_MARK, HPDQM4_MARK,
+       IRQ0_MARK, IRQ1_MARK, IRQ2_MARK, IRQ3_MARK,
+       IRQ4_MARK, IRQ5_MARK, IRQ6_MARK, IRQ7_MARK,
+       SDHICD_MARK, SDHIWP_MARK, SDHID3_MARK, SDHID2_MARK,
+       SDHID1_MARK, SDHID0_MARK, SDHICMD_MARK, SDHICLK_MARK,
+       SIUAOLR_MARK, SIUAOBT_MARK, SIUAISLD_MARK, SIUAILR_MARK,
+       SIUAIBT_MARK, SIUAOSLD_MARK, SIUMCKA_MARK, SIUFCKA_MARK,
+       SIUBOLR_MARK, SIUBOBT_MARK, SIUBISLD_MARK, SIUBILR_MARK,
+       SIUBIBT_MARK, SIUBOSLD_MARK, SIUMCKB_MARK, SIUFCKB_MARK,
+       AUDSYNC_MARK, AUDATA3_MARK, AUDATA2_MARK, AUDATA1_MARK, AUDATA0_MARK,
+       DACK_MARK, DREQ0_MARK,
+       DV_CLKI_MARK, DV_CLK_MARK, DV_HSYNC_MARK, DV_VSYNC_MARK,
+       DV_D15_MARK, DV_D14_MARK, DV_D13_MARK, DV_D12_MARK,
+       DV_D11_MARK, DV_D10_MARK, DV_D9_MARK, DV_D8_MARK,
+       DV_D7_MARK, DV_D6_MARK, DV_D5_MARK, DV_D4_MARK,
+       DV_D3_MARK, DV_D2_MARK, DV_D1_MARK, DV_D0_MARK,
+       STATUS0_MARK, PDSTATUS_MARK,
+       SIOF0_MCK_MARK, SIOF0_SCK_MARK,
+       SIOF0_SYNC_MARK, SIOF0_SS1_MARK, SIOF0_SS2_MARK,
+       SIOF0_TXD_MARK, SIOF0_RXD_MARK,
+       SIOF1_MCK_MARK, SIOF1_SCK_MARK,
+       SIOF1_SYNC_MARK, SIOF1_SS1_MARK, SIOF1_SS2_MARK,
+       SIOF1_TXD_MARK, SIOF1_RXD_MARK,
+       SIM_D_MARK, SIM_CLK_MARK, SIM_RST_MARK,
+       TS_SDAT_MARK, TS_SCK_MARK, TS_SDEN_MARK, TS_SPSYNC_MARK,
+       IRDA_IN_MARK, IRDA_OUT_MARK,
+       TPUTO_MARK,
+       FCE_MARK, NAF7_MARK, NAF6_MARK, NAF5_MARK, NAF4_MARK,
+       NAF3_MARK, NAF2_MARK, NAF1_MARK, NAF0_MARK, FCDE_MARK,
+       FOE_MARK, FSC_MARK, FWE_MARK, FRB_MARK,
+       KEYIN0_MARK, KEYIN1_MARK, KEYIN2_MARK, KEYIN3_MARK, KEYIN4_MARK,
+       KEYOUT0_MARK, KEYOUT1_MARK, KEYOUT2_MARK, KEYOUT3_MARK,
+       KEYOUT4_IN6_MARK, KEYOUT5_IN5_MARK,
+       PINMUX_MARK_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       VIO_D7_SCIF1_SCK, VIO_D6_SCIF1_RXD, VIO_D5_SCIF1_TXD, VIO_D4,
+       VIO_D3, VIO_D2, VIO_D1, VIO_D0_LCDLCLK,
+       HPD55, HPD54, HPD53, HPD52, HPD51, HPD50, HPD49, HPD48,
+       IOIS16, HPDQM7, HPDQM6, HPDQM5, HPDQM4,
+       SDHICD, SDHIWP, SDHID3, IRQ2_SDHID2, SDHID1, SDHID0, SDHICMD, SDHICLK,
+       A25, A24, A23, A22, IRQ5, IRQ4_BS,
+       PTF6, SIOSCK_SIUBOBT, SIOSTRB1_SIUBOLR,
+       SIOSTRB0_SIUBIBT, SIOD_SIUBILR, SIORXD_SIUBISLD, SIOTXD_SIUBOSLD,
+       AUDSYNC, AUDATA3, AUDATA2, AUDATA1, AUDATA0,
+       LCDVCPWC_LCDVCPWC2, LCDVSYN2_DACK, LCDVSYN, LCDDISP_LCDRS,
+       LCDHSYN_LCDCS, LCDDON_LCDDON2, LCDD17_DV_HSYNC, LCDD16_DV_VSYNC,
+       STATUS0, PDSTATUS, IRQ1, IRQ0,
+       SIUAILR_SIOF1_SS2, SIUAIBT_SIOF1_SS1, SIUAOLR_SIOF1_SYNC,
+       SIUAOBT_SIOF1_SCK, SIUAISLD_SIOF1_RXD, SIUAOSLD_SIOF1_TXD, PTK0,
+       LCDD15_DV_D15, LCDD14_DV_D14, LCDD13_DV_D13, LCDD12_DV_D12,
+       LCDD11_DV_D11, LCDD10_DV_D10, LCDD9_DV_D9, LCDD8_DV_D8,
+       LCDD7_DV_D7, LCDD6_DV_D6, LCDD5_DV_D5, LCDD4_DV_D4,
+       LCDD3_DV_D3, LCDD2_DV_D2, LCDD1_DV_D1, LCDD0_DV_D0,
+       HPD63, HPD62, HPD61, HPD60, HPD59, HPD58, HPD57, HPD56,
+       SIOF0_SS2_SIM_RST, SIOF0_SS1_TS_SPSYNC, SIOF0_SYNC_TS_SDEN,
+       SIOF0_SCK_TS_SCK, PTQ2, PTQ1, PTQ0,
+       LCDRD, CS6B_CE1B_LCDCS2, WAIT, LCDDCK_LCDWR, LCDVEPWC_LCDVEPWC2,
+       SCIF0_CTS_SIUAISPD, SCIF0_RTS_SIUAOSPD,
+       SCIF0_SCK_TPUTO, SCIF0_RXD, SCIF0_TXD,
+       FOE_VIO_VD2, FWE, FSC, DREQ0, FCDE,
+       NAF2_VIO_D10, NAF1_VIO_D9, NAF0_VIO_D8,
+       FRB_VIO_CLK2, FCE_VIO_HD2,
+       NAF7_VIO_D15, NAF6_VIO_D14, NAF5_VIO_D13, NAF4_VIO_D12, NAF3_VIO_D11,
+       VIO_FLD_SCIF2_CTS, VIO_CKO_SCIF2_RTS, VIO_STEX_SCIF2_SCK,
+       VIO_STEM_SCIF2_TXD, VIO_HD_SCIF2_RXD,
+       VIO_VD_SCIF1_CTS, VIO_CLK_SCIF1_RTS,
+       CS6A_CE2B, LCDD23, LCDD22, LCDD21, LCDD20,
+       LCDD19_DV_CLKI, LCDD18_DV_CLK,
+       KEYOUT5_IN5, KEYOUT4_IN6, KEYOUT3, KEYOUT2, KEYOUT1, KEYOUT0,
+       KEYIN4_IRQ7, KEYIN3, KEYIN2, KEYIN1, KEYIN0_IRQ6,
+
+       PSA15_KEYIN0, PSA15_IRQ6, PSA14_KEYIN4, PSA14_IRQ7,
+       PSA9_IRQ4, PSA9_BS, PSA4_IRQ2, PSA4_SDHID2,
+       PSB15_SIOTXD, PSB15_SIUBOSLD, PSB14_SIORXD, PSB14_SIUBISLD,
+       PSB13_SIOD, PSB13_SIUBILR, PSB12_SIOSTRB0, PSB12_SIUBIBT,
+       PSB11_SIOSTRB1, PSB11_SIUBOLR, PSB10_SIOSCK, PSB10_SIUBOBT,
+       PSB9_SIOMCK, PSB9_SIUMCKB, PSB8_SIOF0_MCK, PSB8_IRQ3,
+       PSB7_SIOF0_TXD, PSB7_IRDA_OUT, PSB6_SIOF0_RXD, PSB6_IRDA_IN,
+       PSB5_SIOF0_SCK, PSB5_TS_SCK, PSB4_SIOF0_SYNC, PSB4_TS_SDEN,
+       PSB3_SIOF0_SS1, PSB3_TS_SPSYNC, PSB2_SIOF0_SS2, PSB2_SIM_RST,
+       PSB1_SIUMCKA, PSB1_SIOF1_MCK, PSB0_SIUAOSLD, PSB0_SIOF1_TXD,
+       PSC15_SIUAISLD, PSC15_SIOF1_RXD, PSC14_SIUAOBT, PSC14_SIOF1_SCK,
+       PSC13_SIUAOLR, PSC13_SIOF1_SYNC, PSC12_SIUAIBT, PSC12_SIOF1_SS1,
+       PSC11_SIUAILR, PSC11_SIOF1_SS2, PSC0_NAF, PSC0_VIO,
+       PSD13_VIO, PSD13_SCIF2, PSD12_VIO, PSD12_SCIF1,
+       PSD11_VIO, PSD11_SCIF1, PSD10_VIO_D0, PSD10_LCDLCLK,
+       PSD9_SIOMCK_SIUMCKB, PSD9_SIUFCKB, PSD8_SCIF0_SCK, PSD8_TPUTO,
+       PSD7_SCIF0_RTS, PSD7_SIUAOSPD, PSD6_SCIF0_CTS, PSD6_SIUAISPD,
+       PSD5_CS6B_CE1B, PSD5_LCDCS2,
+       PSD3_LCDVEPWC_LCDVCPWC, PSD3_LCDVEPWC2_LCDVCPWC2,
+       PSD2_LCDDON, PSD2_LCDDON2, PSD0_LCDD19_LCDD0, PSD0_DV,
+       PSE15_SIOF0_MCK_IRQ3, PSE15_SIM_D,
+       PSE14_SIOF0_TXD_IRDA_OUT, PSE14_SIM_CLK,
+       PSE13_SIOF0_RXD_IRDA_IN, PSE13_TS_SDAT, PSE12_LCDVSYN2, PSE12_DACK,
+       PSE11_SIUMCKA_SIOF1_MCK, PSE11_SIUFCKA,
+       PSE3_FLCTL, PSE3_VIO, PSE2_NAF2, PSE2_VIO_D10,
+       PSE1_NAF1, PSE1_VIO_D9, PSE0_NAF0, PSE0_VIO_D8,
+
+       HIZA14_KEYSC, HIZA14_HIZ,
+       HIZA10_NAF, HIZA10_HIZ,
+       HIZA9_VIO, HIZA9_HIZ,
+       HIZA8_LCDC, HIZA8_HIZ,
+       HIZA7_LCDC, HIZA7_HIZ,
+       HIZA6_LCDC, HIZA6_HIZ,
+       HIZB4_SIUA, HIZB4_HIZ,
+       HIZB1_VIO, HIZB1_HIZ,
+       HIZB0_VIO, HIZB0_HIZ,
+       HIZC15_IRQ7, HIZC15_HIZ,
+       HIZC14_IRQ6, HIZC14_HIZ,
+       HIZC13_IRQ5, HIZC13_HIZ,
+       HIZC12_IRQ4, HIZC12_HIZ,
+       HIZC11_IRQ3, HIZC11_HIZ,
+       HIZC10_IRQ2, HIZC10_HIZ,
+       HIZC9_IRQ1, HIZC9_HIZ,
+       HIZC8_IRQ0, HIZC8_HIZ,
+       MSELB9_VIO, MSELB9_VIO2,
+       MSELB8_RGB, MSELB8_SYS,
+       PINMUX_FUNCTION_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       /* PTA */
+       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_IN_PD, PTA7_OUT),
+       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_IN_PD),
+       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_IN_PD, PTA5_OUT),
+       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_IN_PD),
+       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_IN_PD),
+       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_IN_PD),
+       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_IN_PD),
+       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_IN_PD),
+
+       /* PTB */
+       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT),
+       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT),
+       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT),
+       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT),
+       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT),
+       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT),
+       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT),
+       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT),
+
+       /* PTC */
+       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_IN_PU),
+       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_IN_PU),
+       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT),
+       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT),
+       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT),
+       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT),
+
+       /* PTD */
+       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_IN_PU),
+       PINMUX_DATA(PTD6_DATA, PTD6_OUT, PTD6_IN, PTD6_IN_PU),
+       PINMUX_DATA(PTD5_DATA, PTD5_OUT, PTD5_IN, PTD5_IN_PU),
+       PINMUX_DATA(PTD4_DATA, PTD4_OUT, PTD4_IN, PTD4_IN_PU),
+       PINMUX_DATA(PTD3_DATA, PTD3_OUT, PTD3_IN, PTD3_IN_PU),
+       PINMUX_DATA(PTD2_DATA, PTD2_OUT, PTD2_IN, PTD2_IN_PU),
+       PINMUX_DATA(PTD1_DATA, PTD1_OUT, PTD1_IN, PTD1_IN_PU),
+       PINMUX_DATA(PTD0_DATA, PTD0_OUT),
+
+       /* PTE */
+       PINMUX_DATA(PTE7_DATA, PTE7_OUT, PTE7_IN, PTE7_IN_PD),
+       PINMUX_DATA(PTE6_DATA, PTE6_OUT, PTE6_IN, PTE6_IN_PD),
+       PINMUX_DATA(PTE5_DATA, PTE5_OUT, PTE5_IN, PTE5_IN_PD),
+       PINMUX_DATA(PTE4_DATA, PTE4_OUT, PTE4_IN, PTE4_IN_PD),
+       PINMUX_DATA(PTE1_DATA, PTE1_OUT, PTE1_IN, PTE1_IN_PD),
+       PINMUX_DATA(PTE0_DATA, PTE0_OUT, PTE0_IN, PTE0_IN_PD),
+
+       /* PTF */
+       PINMUX_DATA(PTF6_DATA, PTF6_OUT, PTF6_IN, PTF6_IN_PD),
+       PINMUX_DATA(PTF5_DATA, PTF5_OUT, PTF5_IN, PTF5_IN_PD),
+       PINMUX_DATA(PTF4_DATA, PTF4_OUT, PTF4_IN, PTF4_IN_PD),
+       PINMUX_DATA(PTF3_DATA, PTF3_OUT, PTF3_IN, PTF3_IN_PD),
+       PINMUX_DATA(PTF2_DATA, PTF2_OUT, PTF2_IN, PTF2_IN_PD),
+       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_IN_PD),
+       PINMUX_DATA(PTF0_DATA, PTF0_OUT),
+
+       /* PTG */
+       PINMUX_DATA(PTG4_DATA, PTG4_OUT),
+       PINMUX_DATA(PTG3_DATA, PTG3_OUT),
+       PINMUX_DATA(PTG2_DATA, PTG2_OUT),
+       PINMUX_DATA(PTG1_DATA, PTG1_OUT),
+       PINMUX_DATA(PTG0_DATA, PTG0_OUT),
+
+       /* PTH */
+       PINMUX_DATA(PTH7_DATA, PTH7_OUT),
+       PINMUX_DATA(PTH6_DATA, PTH6_OUT, PTH6_IN, PTH6_IN_PD),
+       PINMUX_DATA(PTH5_DATA, PTH5_OUT, PTH5_IN, PTH5_IN_PD),
+       PINMUX_DATA(PTH4_DATA, PTH4_OUT),
+       PINMUX_DATA(PTH3_DATA, PTH3_OUT),
+       PINMUX_DATA(PTH2_DATA, PTH2_OUT),
+       PINMUX_DATA(PTH1_DATA, PTH1_OUT, PTH1_IN, PTH1_IN_PD),
+       PINMUX_DATA(PTH0_DATA, PTH0_OUT, PTH0_IN, PTH0_IN_PD),
+
+       /* PTJ */
+       PINMUX_DATA(PTJ7_DATA, PTJ7_OUT),
+       PINMUX_DATA(PTJ6_DATA, PTJ6_OUT),
+       PINMUX_DATA(PTJ5_DATA, PTJ5_OUT),
+       PINMUX_DATA(PTJ1_DATA, PTJ1_OUT, PTJ1_IN, PTJ1_IN_PU),
+       PINMUX_DATA(PTJ0_DATA, PTJ0_OUT, PTJ0_IN, PTJ0_IN_PU),
+
+       /* PTK */
+       PINMUX_DATA(PTK6_DATA, PTK6_OUT, PTK6_IN, PTK6_IN_PD),
+       PINMUX_DATA(PTK5_DATA, PTK5_OUT, PTK5_IN, PTK5_IN_PD),
+       PINMUX_DATA(PTK4_DATA, PTK4_OUT, PTK4_IN, PTK4_IN_PD),
+       PINMUX_DATA(PTK3_DATA, PTK3_OUT, PTK3_IN, PTK3_IN_PD),
+       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_IN_PD),
+       PINMUX_DATA(PTK1_DATA, PTK1_OUT),
+       PINMUX_DATA(PTK0_DATA, PTK0_OUT, PTK0_IN, PTK0_IN_PD),
+
+       /* PTL */
+       PINMUX_DATA(PTL7_DATA, PTL7_OUT, PTL7_IN, PTL7_IN_PD),
+       PINMUX_DATA(PTL6_DATA, PTL6_OUT, PTL6_IN, PTL6_IN_PD),
+       PINMUX_DATA(PTL5_DATA, PTL5_OUT, PTL5_IN, PTL5_IN_PD),
+       PINMUX_DATA(PTL4_DATA, PTL4_OUT, PTL4_IN, PTL4_IN_PD),
+       PINMUX_DATA(PTL3_DATA, PTL3_OUT, PTL3_IN, PTL3_IN_PD),
+       PINMUX_DATA(PTL2_DATA, PTL2_OUT, PTL2_IN, PTL2_IN_PD),
+       PINMUX_DATA(PTL1_DATA, PTL1_OUT, PTL1_IN, PTL1_IN_PD),
+       PINMUX_DATA(PTL0_DATA, PTL0_OUT, PTL0_IN, PTL0_IN_PD),
+
+       /* PTM */
+       PINMUX_DATA(PTM7_DATA, PTM7_OUT, PTM7_IN, PTM7_IN_PD),
+       PINMUX_DATA(PTM6_DATA, PTM6_OUT, PTM6_IN, PTM6_IN_PD),
+       PINMUX_DATA(PTM5_DATA, PTM5_OUT, PTM5_IN, PTM5_IN_PD),
+       PINMUX_DATA(PTM4_DATA, PTM4_OUT, PTM4_IN, PTM4_IN_PD),
+       PINMUX_DATA(PTM3_DATA, PTM3_OUT, PTM3_IN, PTM3_IN_PD),
+       PINMUX_DATA(PTM2_DATA, PTM2_OUT, PTM2_IN, PTM2_IN_PD),
+       PINMUX_DATA(PTM1_DATA, PTM1_OUT, PTM1_IN, PTM1_IN_PD),
+       PINMUX_DATA(PTM0_DATA, PTM0_OUT, PTM0_IN, PTM0_IN_PD),
+
+       /* PTN */
+       PINMUX_DATA(PTN7_DATA, PTN7_OUT, PTN7_IN),
+       PINMUX_DATA(PTN6_DATA, PTN6_OUT, PTN6_IN),
+       PINMUX_DATA(PTN5_DATA, PTN5_OUT, PTN5_IN),
+       PINMUX_DATA(PTN4_DATA, PTN4_OUT, PTN4_IN),
+       PINMUX_DATA(PTN3_DATA, PTN3_OUT, PTN3_IN),
+       PINMUX_DATA(PTN2_DATA, PTN2_OUT, PTN2_IN),
+       PINMUX_DATA(PTN1_DATA, PTN1_OUT, PTN1_IN),
+       PINMUX_DATA(PTN0_DATA, PTN0_OUT, PTN0_IN),
+
+       /* PTQ */
+       PINMUX_DATA(PTQ6_DATA, PTQ6_OUT),
+       PINMUX_DATA(PTQ5_DATA, PTQ5_OUT, PTQ5_IN, PTQ5_IN_PD),
+       PINMUX_DATA(PTQ4_DATA, PTQ4_OUT, PTQ4_IN, PTQ4_IN_PD),
+       PINMUX_DATA(PTQ3_DATA, PTQ3_OUT, PTQ3_IN, PTQ3_IN_PD),
+       PINMUX_DATA(PTQ2_DATA, PTQ2_IN, PTQ2_IN_PD),
+       PINMUX_DATA(PTQ1_DATA, PTQ1_OUT),
+       PINMUX_DATA(PTQ0_DATA, PTQ0_OUT, PTQ0_IN, PTQ0_IN_PU),
+
+       /* PTR */
+       PINMUX_DATA(PTR4_DATA, PTR4_OUT),
+       PINMUX_DATA(PTR3_DATA, PTR3_OUT),
+       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_IN_PU),
+       PINMUX_DATA(PTR1_DATA, PTR1_OUT),
+       PINMUX_DATA(PTR0_DATA, PTR0_OUT),
+
+       /* PTS */
+       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_IN_PD),
+       PINMUX_DATA(PTS3_DATA, PTS3_OUT),
+       PINMUX_DATA(PTS2_DATA, PTS2_OUT, PTS2_IN, PTS2_IN_PD),
+       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_IN_PD),
+       PINMUX_DATA(PTS0_DATA, PTS0_OUT),
+
+       /* PTT */
+       PINMUX_DATA(PTT4_DATA, PTT4_OUT, PTT4_IN, PTT4_IN_PD),
+       PINMUX_DATA(PTT3_DATA, PTT3_OUT, PTT3_IN, PTT3_IN_PD),
+       PINMUX_DATA(PTT2_DATA, PTT2_OUT, PTT2_IN, PTT2_IN_PD),
+       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_IN_PD),
+       PINMUX_DATA(PTT0_DATA, PTT0_OUT),
+
+       /* PTU */
+       PINMUX_DATA(PTU4_DATA, PTU4_OUT, PTU4_IN, PTU4_IN_PD),
+       PINMUX_DATA(PTU3_DATA, PTU3_OUT, PTU3_IN, PTU3_IN_PD),
+       PINMUX_DATA(PTU2_DATA, PTU2_OUT, PTU2_IN, PTU2_IN_PD),
+       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_IN_PD),
+       PINMUX_DATA(PTU0_DATA, PTU0_OUT, PTU0_IN, PTU0_IN_PD),
+
+       /* PTV */
+       PINMUX_DATA(PTV4_DATA, PTV4_OUT, PTV4_IN, PTV4_IN_PD),
+       PINMUX_DATA(PTV3_DATA, PTV3_OUT, PTV3_IN, PTV3_IN_PD),
+       PINMUX_DATA(PTV2_DATA, PTV2_OUT, PTV2_IN, PTV2_IN_PD),
+       PINMUX_DATA(PTV1_DATA, PTV1_OUT, PTV1_IN, PTV1_IN_PD),
+       PINMUX_DATA(PTV0_DATA, PTV0_OUT, PTV0_IN, PTV0_IN_PD),
+
+       /* PTW */
+       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_IN_PD),
+       PINMUX_DATA(PTW5_DATA, PTW5_OUT),
+       PINMUX_DATA(PTW4_DATA, PTW4_OUT, PTW4_IN, PTW4_IN_PD),
+       PINMUX_DATA(PTW3_DATA, PTW3_OUT, PTW3_IN, PTW3_IN_PD),
+       PINMUX_DATA(PTW2_DATA, PTW2_OUT, PTW2_IN, PTW2_IN_PD),
+       PINMUX_DATA(PTW1_DATA, PTW1_OUT, PTW1_IN, PTW1_IN_PD),
+       PINMUX_DATA(PTW0_DATA, PTW0_OUT, PTW0_IN, PTW0_IN_PD),
+
+       /* PTX */
+       PINMUX_DATA(PTX6_DATA, PTX6_OUT, PTX6_IN, PTX6_IN_PD),
+       PINMUX_DATA(PTX5_DATA, PTX5_OUT, PTX5_IN, PTX5_IN_PD),
+       PINMUX_DATA(PTX4_DATA, PTX4_OUT, PTX4_IN, PTX4_IN_PD),
+       PINMUX_DATA(PTX3_DATA, PTX3_OUT, PTX3_IN, PTX3_IN_PD),
+       PINMUX_DATA(PTX2_DATA, PTX2_OUT, PTX2_IN, PTX2_IN_PD),
+       PINMUX_DATA(PTX1_DATA, PTX1_OUT, PTX1_IN, PTX1_IN_PD),
+       PINMUX_DATA(PTX0_DATA, PTX0_OUT, PTX0_IN, PTX0_IN_PD),
+
+       /* PTY */
+       PINMUX_DATA(PTY5_DATA, PTY5_OUT, PTY5_IN, PTY5_IN_PU),
+       PINMUX_DATA(PTY4_DATA, PTY4_OUT, PTY4_IN, PTY4_IN_PU),
+       PINMUX_DATA(PTY3_DATA, PTY3_OUT, PTY3_IN, PTY3_IN_PU),
+       PINMUX_DATA(PTY2_DATA, PTY2_OUT, PTY2_IN, PTY2_IN_PU),
+       PINMUX_DATA(PTY1_DATA, PTY1_OUT),
+       PINMUX_DATA(PTY0_DATA, PTY0_OUT, PTY0_IN, PTY0_IN_PU),
+
+       /* PTZ */
+       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_IN_PU),
+       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_IN_PU),
+       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_IN_PU),
+       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_IN_PU),
+       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_IN_PU),
+
+       /* SCIF0 */
+       PINMUX_DATA(SCIF0_TXD_MARK, SCIF0_TXD),
+       PINMUX_DATA(SCIF0_RXD_MARK, SCIF0_RXD),
+       PINMUX_DATA(SCIF0_RTS_MARK, PSD7_SCIF0_RTS, SCIF0_RTS_SIUAOSPD),
+       PINMUX_DATA(SCIF0_CTS_MARK, PSD6_SCIF0_CTS, SCIF0_CTS_SIUAISPD),
+       PINMUX_DATA(SCIF0_SCK_MARK, PSD8_SCIF0_SCK, SCIF0_SCK_TPUTO),
+
+       /* SCIF1 */
+       PINMUX_DATA(SCIF1_TXD_MARK, PSD11_SCIF1, VIO_D5_SCIF1_TXD),
+       PINMUX_DATA(SCIF1_RXD_MARK, PSD11_SCIF1, VIO_D6_SCIF1_RXD),
+       PINMUX_DATA(SCIF1_RTS_MARK, PSD12_SCIF1, VIO_CLK_SCIF1_RTS),
+       PINMUX_DATA(SCIF1_CTS_MARK, PSD12_SCIF1, VIO_VD_SCIF1_CTS),
+       PINMUX_DATA(SCIF1_SCK_MARK, PSD11_SCIF1, VIO_D7_SCIF1_SCK),
+
+       /* SCIF2 */
+       PINMUX_DATA(SCIF2_TXD_MARK, PSD13_SCIF2, VIO_STEM_SCIF2_TXD),
+       PINMUX_DATA(SCIF2_RXD_MARK, PSD13_SCIF2, VIO_HD_SCIF2_RXD),
+       PINMUX_DATA(SCIF2_RTS_MARK, PSD13_SCIF2, VIO_CKO_SCIF2_RTS),
+       PINMUX_DATA(SCIF2_CTS_MARK, PSD13_SCIF2, VIO_FLD_SCIF2_CTS),
+       PINMUX_DATA(SCIF2_SCK_MARK, PSD13_SCIF2, VIO_STEX_SCIF2_SCK),
+
+       /* SIO */
+       PINMUX_DATA(SIOTXD_MARK, PSB15_SIOTXD, SIOTXD_SIUBOSLD),
+       PINMUX_DATA(SIORXD_MARK, PSB14_SIORXD, SIORXD_SIUBISLD),
+       PINMUX_DATA(SIOD_MARK, PSB13_SIOD, SIOD_SIUBILR),
+       PINMUX_DATA(SIOSTRB0_MARK, PSB12_SIOSTRB0, SIOSTRB0_SIUBIBT),
+       PINMUX_DATA(SIOSTRB1_MARK, PSB11_SIOSTRB1, SIOSTRB1_SIUBOLR),
+       PINMUX_DATA(SIOSCK_MARK, PSB10_SIOSCK, SIOSCK_SIUBOBT),
+       PINMUX_DATA(SIOMCK_MARK, PSD9_SIOMCK_SIUMCKB, PSB9_SIOMCK, PTF6),
+
+       /* CEU */
+       PINMUX_DATA(VIO_D15_MARK, PSC0_VIO, HIZA10_NAF, NAF7_VIO_D15),
+       PINMUX_DATA(VIO_D14_MARK, PSC0_VIO, HIZA10_NAF, NAF6_VIO_D14),
+       PINMUX_DATA(VIO_D13_MARK, PSC0_VIO, HIZA10_NAF, NAF5_VIO_D13),
+       PINMUX_DATA(VIO_D12_MARK, PSC0_VIO, HIZA10_NAF, NAF4_VIO_D12),
+       PINMUX_DATA(VIO_D11_MARK, PSC0_VIO, HIZA10_NAF, NAF3_VIO_D11),
+       PINMUX_DATA(VIO_D10_MARK, PSE2_VIO_D10, HIZB0_VIO, NAF2_VIO_D10),
+       PINMUX_DATA(VIO_D9_MARK, PSE1_VIO_D9, HIZB0_VIO, NAF1_VIO_D9),
+       PINMUX_DATA(VIO_D8_MARK, PSE0_VIO_D8, HIZB0_VIO, NAF0_VIO_D8),
+       PINMUX_DATA(VIO_D7_MARK, PSD11_VIO, VIO_D7_SCIF1_SCK),
+       PINMUX_DATA(VIO_D6_MARK, PSD11_VIO, VIO_D6_SCIF1_RXD),
+       PINMUX_DATA(VIO_D5_MARK, PSD11_VIO, VIO_D5_SCIF1_TXD),
+       PINMUX_DATA(VIO_D4_MARK, VIO_D4),
+       PINMUX_DATA(VIO_D3_MARK, VIO_D3),
+       PINMUX_DATA(VIO_D2_MARK, VIO_D2),
+       PINMUX_DATA(VIO_D1_MARK, VIO_D1),
+       PINMUX_DATA(VIO_D0_MARK, PSD10_VIO_D0, VIO_D0_LCDLCLK),
+       PINMUX_DATA(VIO_CLK_MARK, PSD12_VIO, MSELB9_VIO, VIO_CLK_SCIF1_RTS),
+       PINMUX_DATA(VIO_VD_MARK, PSD12_VIO, MSELB9_VIO, VIO_VD_SCIF1_CTS),
+       PINMUX_DATA(VIO_HD_MARK, PSD13_VIO, MSELB9_VIO, VIO_HD_SCIF2_RXD),
+       PINMUX_DATA(VIO_FLD_MARK, PSD13_VIO, HIZA9_VIO, VIO_FLD_SCIF2_CTS),
+       PINMUX_DATA(VIO_CKO_MARK, PSD13_VIO, HIZA9_VIO, VIO_CKO_SCIF2_RTS),
+       PINMUX_DATA(VIO_STEX_MARK, PSD13_VIO, HIZA9_VIO, VIO_STEX_SCIF2_SCK),
+       PINMUX_DATA(VIO_STEM_MARK, PSD13_VIO, HIZA9_VIO, VIO_STEM_SCIF2_TXD),
+       PINMUX_DATA(VIO_VD2_MARK, PSE3_VIO, MSELB9_VIO2,
+                   HIZB0_VIO, FOE_VIO_VD2),
+       PINMUX_DATA(VIO_HD2_MARK, PSE3_VIO, MSELB9_VIO2,
+                   HIZB1_VIO, FCE_VIO_HD2),
+       PINMUX_DATA(VIO_CLK2_MARK, PSE3_VIO, MSELB9_VIO2,
+                   HIZB1_VIO, FRB_VIO_CLK2),
+
+       /* LCDC */
+       PINMUX_DATA(LCDD23_MARK, HIZA8_LCDC, LCDD23),
+       PINMUX_DATA(LCDD22_MARK, HIZA8_LCDC, LCDD22),
+       PINMUX_DATA(LCDD21_MARK, HIZA8_LCDC, LCDD21),
+       PINMUX_DATA(LCDD20_MARK, HIZA8_LCDC, LCDD20),
+       PINMUX_DATA(LCDD19_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD19_DV_CLKI),
+       PINMUX_DATA(LCDD18_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD18_DV_CLK),
+       PINMUX_DATA(LCDD17_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC,
+                   LCDD17_DV_HSYNC),
+       PINMUX_DATA(LCDD16_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC,
+                   LCDD16_DV_VSYNC),
+       PINMUX_DATA(LCDD15_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD15_DV_D15),
+       PINMUX_DATA(LCDD14_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD14_DV_D14),
+       PINMUX_DATA(LCDD13_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD13_DV_D13),
+       PINMUX_DATA(LCDD12_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD12_DV_D12),
+       PINMUX_DATA(LCDD11_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD11_DV_D11),
+       PINMUX_DATA(LCDD10_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD10_DV_D10),
+       PINMUX_DATA(LCDD9_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD9_DV_D9),
+       PINMUX_DATA(LCDD8_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD8_DV_D8),
+       PINMUX_DATA(LCDD7_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD7_DV_D7),
+       PINMUX_DATA(LCDD6_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD6_DV_D6),
+       PINMUX_DATA(LCDD5_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD5_DV_D5),
+       PINMUX_DATA(LCDD4_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD4_DV_D4),
+       PINMUX_DATA(LCDD3_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD3_DV_D3),
+       PINMUX_DATA(LCDD2_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD2_DV_D2),
+       PINMUX_DATA(LCDD1_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD1_DV_D1),
+       PINMUX_DATA(LCDD0_MARK, PSD0_LCDD19_LCDD0, HIZA8_LCDC, LCDD0_DV_D0),
+       PINMUX_DATA(LCDLCLK_MARK, PSD10_LCDLCLK, VIO_D0_LCDLCLK),
+       /* Main LCD */
+       PINMUX_DATA(LCDDON_MARK, PSD2_LCDDON, HIZA7_LCDC, LCDDON_LCDDON2),
+       PINMUX_DATA(LCDVCPWC_MARK, PSD3_LCDVEPWC_LCDVCPWC,
+                   HIZA6_LCDC, LCDVCPWC_LCDVCPWC2),
+       PINMUX_DATA(LCDVEPWC_MARK, PSD3_LCDVEPWC_LCDVCPWC,
+                   HIZA6_LCDC, LCDVEPWC_LCDVEPWC2),
+       PINMUX_DATA(LCDVSYN_MARK, HIZA7_LCDC, LCDVSYN),
+       /* Main LCD - RGB Mode */
+       PINMUX_DATA(LCDDCK_MARK, MSELB8_RGB, HIZA8_LCDC, LCDDCK_LCDWR),
+       PINMUX_DATA(LCDHSYN_MARK, MSELB8_RGB, HIZA7_LCDC, LCDHSYN_LCDCS),
+       PINMUX_DATA(LCDDISP_MARK, MSELB8_RGB, HIZA7_LCDC, LCDDISP_LCDRS),
+       /* Main LCD - SYS Mode */
+       PINMUX_DATA(LCDRS_MARK, MSELB8_SYS, HIZA7_LCDC, LCDDISP_LCDRS),
+       PINMUX_DATA(LCDCS_MARK, MSELB8_SYS, HIZA7_LCDC, LCDHSYN_LCDCS),
+       PINMUX_DATA(LCDWR_MARK, MSELB8_SYS, HIZA8_LCDC, LCDDCK_LCDWR),
+       PINMUX_DATA(LCDRD_MARK, HIZA7_LCDC, LCDRD),
+       /* Sub LCD - SYS Mode */
+       PINMUX_DATA(LCDDON2_MARK, PSD2_LCDDON2, HIZA7_LCDC, LCDDON_LCDDON2),
+       PINMUX_DATA(LCDVCPWC2_MARK, PSD3_LCDVEPWC2_LCDVCPWC2,
+                   HIZA6_LCDC, LCDVCPWC_LCDVCPWC2),
+       PINMUX_DATA(LCDVEPWC2_MARK, PSD3_LCDVEPWC2_LCDVCPWC2,
+                   HIZA6_LCDC, LCDVEPWC_LCDVEPWC2),
+       PINMUX_DATA(LCDVSYN2_MARK, PSE12_LCDVSYN2, HIZA8_LCDC, LCDVSYN2_DACK),
+       PINMUX_DATA(LCDCS2_MARK, PSD5_LCDCS2, CS6B_CE1B_LCDCS2),
+
+       /* BSC */
+       PINMUX_DATA(IOIS16_MARK, IOIS16),
+       PINMUX_DATA(A25_MARK, A25),
+       PINMUX_DATA(A24_MARK, A24),
+       PINMUX_DATA(A23_MARK, A23),
+       PINMUX_DATA(A22_MARK, A22),
+       PINMUX_DATA(BS_MARK, PSA9_BS, IRQ4_BS),
+       PINMUX_DATA(CS6B_CE1B_MARK, PSD5_CS6B_CE1B, CS6B_CE1B_LCDCS2),
+       PINMUX_DATA(WAIT_MARK, WAIT),
+       PINMUX_DATA(CS6A_CE2B_MARK, CS6A_CE2B),
+
+       /* SBSC */
+       PINMUX_DATA(HPD63_MARK, HPD63),
+       PINMUX_DATA(HPD62_MARK, HPD62),
+       PINMUX_DATA(HPD61_MARK, HPD61),
+       PINMUX_DATA(HPD60_MARK, HPD60),
+       PINMUX_DATA(HPD59_MARK, HPD59),
+       PINMUX_DATA(HPD58_MARK, HPD58),
+       PINMUX_DATA(HPD57_MARK, HPD57),
+       PINMUX_DATA(HPD56_MARK, HPD56),
+       PINMUX_DATA(HPD55_MARK, HPD55),
+       PINMUX_DATA(HPD54_MARK, HPD54),
+       PINMUX_DATA(HPD53_MARK, HPD53),
+       PINMUX_DATA(HPD52_MARK, HPD52),
+       PINMUX_DATA(HPD51_MARK, HPD51),
+       PINMUX_DATA(HPD50_MARK, HPD50),
+       PINMUX_DATA(HPD49_MARK, HPD49),
+       PINMUX_DATA(HPD48_MARK, HPD48),
+       PINMUX_DATA(HPDQM7_MARK, HPDQM7),
+       PINMUX_DATA(HPDQM6_MARK, HPDQM6),
+       PINMUX_DATA(HPDQM5_MARK, HPDQM5),
+       PINMUX_DATA(HPDQM4_MARK, HPDQM4),
+
+       /* IRQ */
+       PINMUX_DATA(IRQ0_MARK, HIZC8_IRQ0, IRQ0),
+       PINMUX_DATA(IRQ1_MARK, HIZC9_IRQ1, IRQ1),
+       PINMUX_DATA(IRQ2_MARK, PSA4_IRQ2, HIZC10_IRQ2, IRQ2_SDHID2),
+       PINMUX_DATA(IRQ3_MARK, PSE15_SIOF0_MCK_IRQ3, PSB8_IRQ3,
+                   HIZC11_IRQ3, PTQ0),
+       PINMUX_DATA(IRQ4_MARK, PSA9_IRQ4, HIZC12_IRQ4, IRQ4_BS),
+       PINMUX_DATA(IRQ5_MARK, HIZC13_IRQ5, IRQ5),
+       PINMUX_DATA(IRQ6_MARK, PSA15_IRQ6, HIZC14_IRQ6, KEYIN0_IRQ6),
+       PINMUX_DATA(IRQ7_MARK, PSA14_IRQ7, HIZC15_IRQ7, KEYIN4_IRQ7),
+
+       /* SDHI */
+       PINMUX_DATA(SDHICD_MARK, SDHICD),
+       PINMUX_DATA(SDHIWP_MARK, SDHIWP),
+       PINMUX_DATA(SDHID3_MARK, SDHID3),
+       PINMUX_DATA(SDHID2_MARK, PSA4_SDHID2, IRQ2_SDHID2),
+       PINMUX_DATA(SDHID1_MARK, SDHID1),
+       PINMUX_DATA(SDHID0_MARK, SDHID0),
+       PINMUX_DATA(SDHICMD_MARK, SDHICMD),
+       PINMUX_DATA(SDHICLK_MARK, SDHICLK),
+
+       /* SIU - Port A */
+       PINMUX_DATA(SIUAOLR_MARK, PSC13_SIUAOLR, HIZB4_SIUA, SIUAOLR_SIOF1_SYNC),
+       PINMUX_DATA(SIUAOBT_MARK, PSC14_SIUAOBT, HIZB4_SIUA, SIUAOBT_SIOF1_SCK),
+       PINMUX_DATA(SIUAISLD_MARK, PSC15_SIUAISLD, HIZB4_SIUA, SIUAISLD_SIOF1_RXD),
+       PINMUX_DATA(SIUAILR_MARK, PSC11_SIUAILR, HIZB4_SIUA, SIUAILR_SIOF1_SS2),
+       PINMUX_DATA(SIUAIBT_MARK, PSC12_SIUAIBT, HIZB4_SIUA, SIUAIBT_SIOF1_SS1),
+       PINMUX_DATA(SIUAOSLD_MARK, PSB0_SIUAOSLD, HIZB4_SIUA, SIUAOSLD_SIOF1_TXD),
+       PINMUX_DATA(SIUMCKA_MARK, PSE11_SIUMCKA_SIOF1_MCK, HIZB4_SIUA, PSB1_SIUMCKA, PTK0),
+       PINMUX_DATA(SIUFCKA_MARK, PSE11_SIUFCKA, HIZB4_SIUA, PTK0),
+
+       /* SIU - Port B */
+       PINMUX_DATA(SIUBOLR_MARK, PSB11_SIUBOLR, SIOSTRB1_SIUBOLR),
+       PINMUX_DATA(SIUBOBT_MARK, PSB10_SIUBOBT, SIOSCK_SIUBOBT),
+       PINMUX_DATA(SIUBISLD_MARK, PSB14_SIUBISLD, SIORXD_SIUBISLD),
+       PINMUX_DATA(SIUBILR_MARK, PSB13_SIUBILR, SIOD_SIUBILR),
+       PINMUX_DATA(SIUBIBT_MARK, PSB12_SIUBIBT, SIOSTRB0_SIUBIBT),
+       PINMUX_DATA(SIUBOSLD_MARK, PSB15_SIUBOSLD, SIOTXD_SIUBOSLD),
+       PINMUX_DATA(SIUMCKB_MARK, PSD9_SIOMCK_SIUMCKB, PSB9_SIUMCKB, PTF6),
+       PINMUX_DATA(SIUFCKB_MARK, PSD9_SIUFCKB, PTF6),
+
+       /* AUD */
+       PINMUX_DATA(AUDSYNC_MARK, AUDSYNC),
+       PINMUX_DATA(AUDATA3_MARK, AUDATA3),
+       PINMUX_DATA(AUDATA2_MARK, AUDATA2),
+       PINMUX_DATA(AUDATA1_MARK, AUDATA1),
+       PINMUX_DATA(AUDATA0_MARK, AUDATA0),
+
+       /* DMAC */
+       PINMUX_DATA(DACK_MARK, PSE12_DACK, LCDVSYN2_DACK),
+       PINMUX_DATA(DREQ0_MARK, DREQ0),
+
+       /* VOU */
+       PINMUX_DATA(DV_CLKI_MARK, PSD0_DV, LCDD19_DV_CLKI),
+       PINMUX_DATA(DV_CLK_MARK, PSD0_DV, LCDD18_DV_CLK),
+       PINMUX_DATA(DV_HSYNC_MARK, PSD0_DV, LCDD17_DV_HSYNC),
+       PINMUX_DATA(DV_VSYNC_MARK, PSD0_DV, LCDD16_DV_VSYNC),
+       PINMUX_DATA(DV_D15_MARK, PSD0_DV, LCDD15_DV_D15),
+       PINMUX_DATA(DV_D14_MARK, PSD0_DV, LCDD14_DV_D14),
+       PINMUX_DATA(DV_D13_MARK, PSD0_DV, LCDD13_DV_D13),
+       PINMUX_DATA(DV_D12_MARK, PSD0_DV, LCDD12_DV_D12),
+       PINMUX_DATA(DV_D11_MARK, PSD0_DV, LCDD11_DV_D11),
+       PINMUX_DATA(DV_D10_MARK, PSD0_DV, LCDD10_DV_D10),
+       PINMUX_DATA(DV_D9_MARK, PSD0_DV, LCDD9_DV_D9),
+       PINMUX_DATA(DV_D8_MARK, PSD0_DV, LCDD8_DV_D8),
+       PINMUX_DATA(DV_D7_MARK, PSD0_DV, LCDD7_DV_D7),
+       PINMUX_DATA(DV_D6_MARK, PSD0_DV, LCDD6_DV_D6),
+       PINMUX_DATA(DV_D5_MARK, PSD0_DV, LCDD5_DV_D5),
+       PINMUX_DATA(DV_D4_MARK, PSD0_DV, LCDD4_DV_D4),
+       PINMUX_DATA(DV_D3_MARK, PSD0_DV, LCDD3_DV_D3),
+       PINMUX_DATA(DV_D2_MARK, PSD0_DV, LCDD2_DV_D2),
+       PINMUX_DATA(DV_D1_MARK, PSD0_DV, LCDD1_DV_D1),
+       PINMUX_DATA(DV_D0_MARK, PSD0_DV, LCDD0_DV_D0),
+
+       /* CPG */
+       PINMUX_DATA(STATUS0_MARK, STATUS0),
+       PINMUX_DATA(PDSTATUS_MARK, PDSTATUS),
+
+       /* SIOF0 */
+       PINMUX_DATA(SIOF0_MCK_MARK, PSE15_SIOF0_MCK_IRQ3, PSB8_SIOF0_MCK, PTQ0),
+       PINMUX_DATA(SIOF0_SCK_MARK, PSB5_SIOF0_SCK, SIOF0_SCK_TS_SCK),
+       PINMUX_DATA(SIOF0_SYNC_MARK, PSB4_SIOF0_SYNC, SIOF0_SYNC_TS_SDEN),
+       PINMUX_DATA(SIOF0_SS1_MARK, PSB3_SIOF0_SS1, SIOF0_SS1_TS_SPSYNC),
+       PINMUX_DATA(SIOF0_SS2_MARK, PSB2_SIOF0_SS2, SIOF0_SS2_SIM_RST),
+       PINMUX_DATA(SIOF0_TXD_MARK, PSE14_SIOF0_TXD_IRDA_OUT,
+                   PSB7_SIOF0_TXD, PTQ1),
+       PINMUX_DATA(SIOF0_RXD_MARK, PSE13_SIOF0_RXD_IRDA_IN,
+                   PSB6_SIOF0_RXD, PTQ2),
+
+       /* SIOF1 */
+       PINMUX_DATA(SIOF1_MCK_MARK, PSE11_SIUMCKA_SIOF1_MCK,
+                   PSB1_SIOF1_MCK, PTK0),
+       PINMUX_DATA(SIOF1_SCK_MARK, PSC14_SIOF1_SCK, SIUAOBT_SIOF1_SCK),
+       PINMUX_DATA(SIOF1_SYNC_MARK, PSC13_SIOF1_SYNC, SIUAOLR_SIOF1_SYNC),
+       PINMUX_DATA(SIOF1_SS1_MARK, PSC12_SIOF1_SS1, SIUAIBT_SIOF1_SS1),
+       PINMUX_DATA(SIOF1_SS2_MARK, PSC11_SIOF1_SS2, SIUAILR_SIOF1_SS2),
+       PINMUX_DATA(SIOF1_TXD_MARK, PSB0_SIOF1_TXD, SIUAOSLD_SIOF1_TXD),
+       PINMUX_DATA(SIOF1_RXD_MARK, PSC15_SIOF1_RXD, SIUAISLD_SIOF1_RXD),
+
+       /* SIM */
+       PINMUX_DATA(SIM_D_MARK, PSE15_SIM_D, PTQ0),
+       PINMUX_DATA(SIM_CLK_MARK, PSE14_SIM_CLK, PTQ1),
+       PINMUX_DATA(SIM_RST_MARK, PSB2_SIM_RST, SIOF0_SS2_SIM_RST),
+
+       /* TSIF */
+       PINMUX_DATA(TS_SDAT_MARK, PSE13_TS_SDAT, PTQ2),
+       PINMUX_DATA(TS_SCK_MARK, PSB5_TS_SCK, SIOF0_SCK_TS_SCK),
+       PINMUX_DATA(TS_SDEN_MARK, PSB4_TS_SDEN, SIOF0_SYNC_TS_SDEN),
+       PINMUX_DATA(TS_SPSYNC_MARK, PSB3_TS_SPSYNC, SIOF0_SS1_TS_SPSYNC),
+
+       /* IRDA */
+       PINMUX_DATA(IRDA_IN_MARK, PSE13_SIOF0_RXD_IRDA_IN, PSB6_IRDA_IN, PTQ2),
+       PINMUX_DATA(IRDA_OUT_MARK, PSE14_SIOF0_TXD_IRDA_OUT,
+                   PSB7_IRDA_OUT, PTQ1),
+
+       /* TPU */
+       PINMUX_DATA(TPUTO_MARK, PSD8_TPUTO, SCIF0_SCK_TPUTO),
+
+       /* FLCTL */
+       PINMUX_DATA(FCE_MARK, PSE3_FLCTL, FCE_VIO_HD2),
+       PINMUX_DATA(NAF7_MARK, PSC0_NAF, HIZA10_NAF, NAF7_VIO_D15),
+       PINMUX_DATA(NAF6_MARK, PSC0_NAF, HIZA10_NAF, NAF6_VIO_D14),
+       PINMUX_DATA(NAF5_MARK, PSC0_NAF, HIZA10_NAF, NAF5_VIO_D13),
+       PINMUX_DATA(NAF4_MARK, PSC0_NAF, HIZA10_NAF, NAF4_VIO_D12),
+       PINMUX_DATA(NAF3_MARK, PSC0_NAF, HIZA10_NAF, NAF3_VIO_D11),
+       PINMUX_DATA(NAF2_MARK, PSE2_NAF2, HIZB0_VIO, NAF2_VIO_D10),
+       PINMUX_DATA(NAF1_MARK, PSE1_NAF1, HIZB0_VIO, NAF1_VIO_D9),
+       PINMUX_DATA(NAF0_MARK, PSE0_NAF0, HIZB0_VIO, NAF0_VIO_D8),
+       PINMUX_DATA(FCDE_MARK, FCDE),
+       PINMUX_DATA(FOE_MARK, PSE3_FLCTL, HIZB0_VIO, FOE_VIO_VD2),
+       PINMUX_DATA(FSC_MARK, FSC),
+       PINMUX_DATA(FWE_MARK, FWE),
+       PINMUX_DATA(FRB_MARK, PSE3_FLCTL, FRB_VIO_CLK2),
+
+       /* KEYSC */
+       PINMUX_DATA(KEYIN0_MARK, PSA15_KEYIN0, HIZC14_IRQ6, KEYIN0_IRQ6),
+       PINMUX_DATA(KEYIN1_MARK, HIZA14_KEYSC, KEYIN1),
+       PINMUX_DATA(KEYIN2_MARK, HIZA14_KEYSC, KEYIN2),
+       PINMUX_DATA(KEYIN3_MARK, HIZA14_KEYSC, KEYIN3),
+       PINMUX_DATA(KEYIN4_MARK, PSA14_KEYIN4, HIZC15_IRQ7, KEYIN4_IRQ7),
+       PINMUX_DATA(KEYOUT0_MARK, HIZA14_KEYSC, KEYOUT0),
+       PINMUX_DATA(KEYOUT1_MARK, HIZA14_KEYSC, KEYOUT1),
+       PINMUX_DATA(KEYOUT2_MARK, HIZA14_KEYSC, KEYOUT2),
+       PINMUX_DATA(KEYOUT3_MARK, HIZA14_KEYSC, KEYOUT3),
+       PINMUX_DATA(KEYOUT4_IN6_MARK, HIZA14_KEYSC, KEYOUT4_IN6),
+       PINMUX_DATA(KEYOUT5_IN5_MARK, HIZA14_KEYSC, KEYOUT5_IN5),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* PTA */
+       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
+       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
+       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
+       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
+       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
+       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
+       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
+       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
+
+       /* PTB */
+       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
+       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
+       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
+       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
+       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
+       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
+       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
+       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
+
+       /* PTC */
+       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
+       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
+       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
+       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
+       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
+       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
+
+       /* PTD */
+       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
+       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
+       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
+       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
+       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
+       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
+       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
+       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
+
+       /* PTE */
+       PINMUX_GPIO(GPIO_PTE7, PTE7_DATA),
+       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
+       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
+       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
+       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
+       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
+
+       /* PTF */
+       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
+       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
+       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
+       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
+       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
+       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
+       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
+
+       /* PTG */
+       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
+       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
+       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
+       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
+       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
+
+       /* PTH */
+       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
+       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
+       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
+       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
+       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
+       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
+       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
+       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
+
+       /* PTJ */
+       PINMUX_GPIO(GPIO_PTJ7, PTJ7_DATA),
+       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
+       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
+       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
+       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
+
+       /* PTK */
+       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
+       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
+       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
+       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
+       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
+       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
+       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
+
+       /* PTL */
+       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
+       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
+       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
+       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
+       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
+       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
+       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
+       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
+
+       /* PTM */
+       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
+       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
+       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
+       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
+       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
+       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
+       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
+       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
+
+       /* PTN */
+       PINMUX_GPIO(GPIO_PTN7, PTN7_DATA),
+       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
+       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
+       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
+       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
+       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
+       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
+       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
+
+       /* PTQ */
+       PINMUX_GPIO(GPIO_PTQ6, PTQ6_DATA),
+       PINMUX_GPIO(GPIO_PTQ5, PTQ5_DATA),
+       PINMUX_GPIO(GPIO_PTQ4, PTQ4_DATA),
+       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
+       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
+       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
+       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
+
+       /* PTR */
+       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
+       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
+       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
+       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
+       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
+
+       /* PTS */
+       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
+       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
+       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
+       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
+       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
+
+       /* PTT */
+       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
+       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
+       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
+       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
+       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
+
+       /* PTU */
+       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
+       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
+       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
+       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
+       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
+
+       /* PTV */
+       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
+       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
+       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
+       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
+       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
+
+       /* PTW */
+       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
+       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
+       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
+       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
+       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
+       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
+       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
+
+       /* PTX */
+       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
+       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
+       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
+       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
+       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
+       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
+       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
+
+       /* PTY */
+       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
+       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
+       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
+       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
+       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
+       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
+
+       /* PTZ */
+       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
+       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
+       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
+       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
+       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
+
+       /* SCIF0 */
+       PINMUX_GPIO(GPIO_FN_SCIF0_TXD, SCIF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RXD, SCIF0_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RTS, SCIF0_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_CTS, SCIF0_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_SCK, SCIF0_SCK_MARK),
+
+       /* SCIF1 */
+       PINMUX_GPIO(GPIO_FN_SCIF1_TXD, SCIF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_RXD, SCIF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_RTS, SCIF1_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_CTS, SCIF1_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_SCK, SCIF1_SCK_MARK),
+
+       /* SCIF2 */
+       PINMUX_GPIO(GPIO_FN_SCIF2_TXD, SCIF2_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_RXD, SCIF2_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_RTS, SCIF2_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_CTS, SCIF2_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_SCK, SCIF2_SCK_MARK),
+
+       /* SIO */
+       PINMUX_GPIO(GPIO_FN_SIOTXD, SIOTXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIORXD, SIORXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOD, SIOD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOSTRB0, SIOSTRB0_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOSTRB1, SIOSTRB1_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOSCK, SIOSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOMCK, SIOMCK_MARK),
+
+       /* CEU */
+       PINMUX_GPIO(GPIO_FN_VIO_D15, VIO_D15_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D14, VIO_D14_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D13, VIO_D13_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D12, VIO_D12_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D11, VIO_D11_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D10, VIO_D10_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D9, VIO_D9_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D8, VIO_D8_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D7, VIO_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D6, VIO_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D5, VIO_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D4, VIO_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D3, VIO_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D2, VIO_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D1, VIO_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D0, VIO_D0_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_CLK, VIO_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_VD, VIO_VD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_HD, VIO_HD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_FLD, VIO_FLD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_CKO, VIO_CKO_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_STEX, VIO_STEX_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_STEM, VIO_STEM_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_VD2, VIO_VD2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_HD2, VIO_HD2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_CLK2, VIO_CLK2_MARK),
+
+       /* LCDC */
+       PINMUX_GPIO(GPIO_FN_LCDD23, LCDD23_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD22, LCDD22_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD21, LCDD21_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD20, LCDD20_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD19, LCDD19_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD18, LCDD18_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD17, LCDD17_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD16, LCDD16_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD15, LCDD15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD14, LCDD14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD13, LCDD13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD12, LCDD12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD11, LCDD11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD10, LCDD10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD9, LCDD9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD8, LCDD8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD7, LCDD7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD6, LCDD6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD5, LCDD5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD4, LCDD4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD3, LCDD3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD2, LCDD2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD1, LCDD1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD0, LCDD0_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDLCLK, LCDLCLK_MARK),
+       /* Main LCD */
+       PINMUX_GPIO(GPIO_FN_LCDDON, LCDDON_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVCPWC, LCDVCPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVEPWC, LCDVEPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVSYN, LCDVSYN_MARK),
+       /* Main LCD - RGB Mode */
+       PINMUX_GPIO(GPIO_FN_LCDDCK, LCDDCK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDHSYN, LCDHSYN_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDDISP, LCDDISP_MARK),
+       /* Main LCD - SYS Mode */
+       PINMUX_GPIO(GPIO_FN_LCDRS, LCDRS_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDCS, LCDCS_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDWR, LCDWR_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDRD, LCDRD_MARK),
+       /* Sub LCD - SYS Mode */
+       PINMUX_GPIO(GPIO_FN_LCDDON2, LCDDON2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVCPWC2, LCDVCPWC2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVEPWC2, LCDVEPWC2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVSYN2, LCDVSYN2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDCS2, LCDCS2_MARK),
+
+       /* BSC */
+       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
+       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
+       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6B_CE1B, CS6B_CE1B_MARK),
+       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6A_CE2B, CS6A_CE2B_MARK),
+
+       /* SBSC */
+       PINMUX_GPIO(GPIO_FN_HPD63, HPD63_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD62, HPD62_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD61, HPD61_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD60, HPD60_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD59, HPD59_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD58, HPD58_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD57, HPD57_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD56, HPD56_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD55, HPD55_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD54, HPD54_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD53, HPD53_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD52, HPD52_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD51, HPD51_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD50, HPD50_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD49, HPD49_MARK),
+       PINMUX_GPIO(GPIO_FN_HPD48, HPD48_MARK),
+       PINMUX_GPIO(GPIO_FN_HPDQM7, HPDQM7_MARK),
+       PINMUX_GPIO(GPIO_FN_HPDQM6, HPDQM6_MARK),
+       PINMUX_GPIO(GPIO_FN_HPDQM5, HPDQM5_MARK),
+       PINMUX_GPIO(GPIO_FN_HPDQM4, HPDQM4_MARK),
+
+       /* IRQ */
+       PINMUX_GPIO(GPIO_FN_IRQ0, IRQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1, IRQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2, IRQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3, IRQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6, IRQ6_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ7, IRQ7_MARK),
+
+       /* SDHI */
+       PINMUX_GPIO(GPIO_FN_SDHICD, SDHICD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHIWP, SDHIWP_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHID3, SDHID3_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHID2, SDHID2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHID1, SDHID1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHID0, SDHID0_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHICMD, SDHICMD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHICLK, SDHICLK_MARK),
+
+       /* SIU - Port A */
+       PINMUX_GPIO(GPIO_FN_SIUAOLR, SIUAOLR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAOBT, SIUAOBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAISLD, SIUAISLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAILR, SIUAILR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAIBT, SIUAIBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAOSLD, SIUAOSLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUMCKA, SIUMCKA_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUFCKA, SIUFCKA_MARK),
+
+       /* SIU - Port B */
+       PINMUX_GPIO(GPIO_FN_SIUBOLR, SIUBOLR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBOBT, SIUBOBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBISLD, SIUBISLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBILR, SIUBILR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBIBT, SIUBIBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBOSLD, SIUBOSLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUMCKB, SIUMCKB_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUFCKB, SIUFCKB_MARK),
+
+       /* AUD */
+       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
+
+       /* DMAC */
+       PINMUX_GPIO(GPIO_FN_DACK, DACK_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
+
+       /* VOU */
+       PINMUX_GPIO(GPIO_FN_DV_CLKI, DV_CLKI_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D15, DV_D15_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D14, DV_D14_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D13, DV_D13_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D12, DV_D12_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D11, DV_D11_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D10, DV_D10_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D9, DV_D9_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D8, DV_D8_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D7, DV_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D6, DV_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D5, DV_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D4, DV_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D3, DV_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D2, DV_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D1, DV_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D0, DV_D0_MARK),
+
+       /* CPG */
+       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
+       PINMUX_GPIO(GPIO_FN_PDSTATUS, PDSTATUS_MARK),
+
+       /* SIOF0 */
+       PINMUX_GPIO(GPIO_FN_SIOF0_MCK, SIOF0_MCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_SCK, SIOF0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_SYNC, SIOF0_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_SS1, SIOF0_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_SS2, SIOF0_SS2_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_TXD, SIOF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF0_RXD, SIOF0_RXD_MARK),
+
+       /* SIOF1 */
+       PINMUX_GPIO(GPIO_FN_SIOF1_MCK, SIOF1_MCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_SCK, SIOF1_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_SYNC, SIOF1_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_SS1, SIOF1_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_SS2, SIOF1_SS2_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_TXD, SIOF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF1_RXD, SIOF1_RXD_MARK),
+
+       /* SIM */
+       PINMUX_GPIO(GPIO_FN_SIM_D, SIM_D_MARK),
+       PINMUX_GPIO(GPIO_FN_SIM_CLK, SIM_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIM_RST, SIM_RST_MARK),
+
+       /* TSIF */
+       PINMUX_GPIO(GPIO_FN_TS_SDAT, TS_SDAT_MARK),
+       PINMUX_GPIO(GPIO_FN_TS_SCK, TS_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_TS_SDEN, TS_SDEN_MARK),
+       PINMUX_GPIO(GPIO_FN_TS_SPSYNC, TS_SPSYNC_MARK),
+
+       /* IRDA */
+       PINMUX_GPIO(GPIO_FN_IRDA_IN, IRDA_IN_MARK),
+       PINMUX_GPIO(GPIO_FN_IRDA_OUT, IRDA_OUT_MARK),
+
+       /* TPU */
+       PINMUX_GPIO(GPIO_FN_TPUTO, TPUTO_MARK),
+
+       /* FLCTL */
+       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF7, NAF7_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF6, NAF6_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF5, NAF5_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF4, NAF4_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF3, NAF3_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF2, NAF2_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF1, NAF1_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF0, NAF0_MARK),
+       PINMUX_GPIO(GPIO_FN_FCDE, FCDE_MARK),
+       PINMUX_GPIO(GPIO_FN_FOE, FOE_MARK),
+       PINMUX_GPIO(GPIO_FN_FSC, FSC_MARK),
+       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
+       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
+
+       /* KEYSC */
+       PINMUX_GPIO(GPIO_FN_KEYIN0, KEYIN0_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN1, KEYIN1_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN2, KEYIN2_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN3, KEYIN3_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN4, KEYIN4_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT0, KEYOUT0_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT1, KEYOUT1_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT2, KEYOUT2_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT3, KEYOUT3_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT4_IN6, KEYOUT4_IN6_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT5_IN5, KEYOUT5_IN5_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
+               VIO_D7_SCIF1_SCK, PTA7_OUT, PTA7_IN_PD, PTA7_IN,
+               VIO_D6_SCIF1_RXD, 0, PTA6_IN_PD, PTA6_IN,
+               VIO_D5_SCIF1_TXD, PTA5_OUT, PTA5_IN_PD, PTA5_IN,
+               VIO_D4, 0, PTA4_IN_PD, PTA4_IN,
+               VIO_D3, 0, PTA3_IN_PD, PTA3_IN,
+               VIO_D2, 0, PTA2_IN_PD, PTA2_IN,
+               VIO_D1, 0, PTA1_IN_PD, PTA1_IN,
+               VIO_D0_LCDLCLK, 0, PTA0_IN_PD, PTA0_IN }
+       },
+       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
+               HPD55, PTB7_OUT, 0, PTB7_IN,
+               HPD54, PTB6_OUT, 0, PTB6_IN,
+               HPD53, PTB5_OUT, 0, PTB5_IN,
+               HPD52, PTB4_OUT, 0, PTB4_IN,
+               HPD51, PTB3_OUT, 0, PTB3_IN,
+               HPD50, PTB2_OUT, 0, PTB2_IN,
+               HPD49, PTB1_OUT, 0, PTB1_IN,
+               HPD48, PTB0_OUT, 0, PTB0_IN }
+       },
+       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
+               0, 0, PTC7_IN_PU, PTC7_IN,
+               0, 0, 0, 0,
+               IOIS16, 0, PTC5_IN_PU, PTC5_IN,
+               HPDQM7, PTC4_OUT, 0, PTC4_IN,
+               HPDQM6, PTC3_OUT, 0, PTC3_IN,
+               HPDQM5, PTC2_OUT, 0, PTC2_IN,
+               0, 0, 0, 0,
+               HPDQM4, PTC0_OUT, 0, PTC0_IN }
+       },
+       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
+               SDHICD, 0, PTD7_IN_PU, PTD7_IN,
+               SDHIWP, PTD6_OUT, PTD6_IN_PU, PTD6_IN,
+               SDHID3, PTD5_OUT, PTD5_IN_PU, PTD5_IN,
+               IRQ2_SDHID2, PTD4_OUT, PTD4_IN_PU, PTD4_IN,
+               SDHID1, PTD3_OUT, PTD3_IN_PU, PTD3_IN,
+               SDHID0, PTD2_OUT, PTD2_IN_PU, PTD2_IN,
+               SDHICMD, PTD1_OUT, PTD1_IN_PU, PTD1_IN,
+               SDHICLK, PTD0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
+               A25, PTE7_OUT, PTE7_IN_PD, PTE7_IN,
+               A24, PTE6_OUT, PTE6_IN_PD, PTE6_IN,
+               A23, PTE5_OUT, PTE5_IN_PD, PTE5_IN,
+               A22, PTE4_OUT, PTE4_IN_PD, PTE4_IN,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               IRQ5, PTE1_OUT, PTE1_IN_PD, PTE1_IN,
+               IRQ4_BS, PTE0_OUT, PTE0_IN_PD, PTE0_IN }
+       },
+       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
+               0, 0, 0, 0,
+               PTF6, PTF6_OUT, PTF6_IN_PD, PTF6_IN,
+               SIOSCK_SIUBOBT, PTF5_OUT, PTF5_IN_PD, PTF5_IN,
+               SIOSTRB1_SIUBOLR, PTF4_OUT, PTF4_IN_PD, PTF4_IN,
+               SIOSTRB0_SIUBIBT, PTF3_OUT, PTF3_IN_PD, PTF3_IN,
+               SIOD_SIUBILR, PTF2_OUT, PTF2_IN_PD, PTF2_IN,
+               SIORXD_SIUBISLD, 0, PTF1_IN_PD, PTF1_IN,
+               SIOTXD_SIUBOSLD, PTF0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               AUDSYNC, PTG4_OUT, 0, 0,
+               AUDATA3, PTG3_OUT, 0, 0,
+               AUDATA2, PTG2_OUT, 0, 0,
+               AUDATA1, PTG1_OUT, 0, 0,
+               AUDATA0, PTG0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
+               LCDVCPWC_LCDVCPWC2, PTH7_OUT, 0, 0,
+               LCDVSYN2_DACK, PTH6_OUT, PTH6_IN_PD, PTH6_IN,
+               LCDVSYN, PTH5_OUT, PTH5_IN_PD, PTH5_IN,
+               LCDDISP_LCDRS, PTH4_OUT, 0, 0,
+               LCDHSYN_LCDCS, PTH3_OUT, 0, 0,
+               LCDDON_LCDDON2, PTH2_OUT, 0, 0,
+               LCDD17_DV_HSYNC, PTH1_OUT, PTH1_IN_PD, PTH1_IN,
+               LCDD16_DV_VSYNC, PTH0_OUT, PTH0_IN_PD, PTH0_IN }
+       },
+       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
+               STATUS0, PTJ7_OUT, 0, 0,
+               0, PTJ6_OUT, 0, 0,
+               PDSTATUS, PTJ5_OUT, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               IRQ1, PTJ1_OUT, PTJ1_IN_PU, PTJ1_IN,
+               IRQ0, PTJ0_OUT, PTJ0_IN_PU, PTJ0_IN }
+       },
+       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
+               0, 0, 0, 0,
+               SIUAILR_SIOF1_SS2, PTK6_OUT, PTK6_IN_PD, PTK6_IN,
+               SIUAIBT_SIOF1_SS1, PTK5_OUT, PTK5_IN_PD, PTK5_IN,
+               SIUAOLR_SIOF1_SYNC, PTK4_OUT, PTK4_IN_PD, PTK4_IN,
+               SIUAOBT_SIOF1_SCK, PTK3_OUT, PTK3_IN_PD, PTK3_IN,
+               SIUAISLD_SIOF1_RXD, 0, PTK2_IN_PD, PTK2_IN,
+               SIUAOSLD_SIOF1_TXD, PTK1_OUT, 0, 0,
+               PTK0, PTK0_OUT, PTK0_IN_PD, PTK0_IN }
+       },
+       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
+               LCDD15_DV_D15, PTL7_OUT, PTL7_IN_PD, PTL7_IN,
+               LCDD14_DV_D14, PTL6_OUT, PTL6_IN_PD, PTL6_IN,
+               LCDD13_DV_D13, PTL5_OUT, PTL5_IN_PD, PTL5_IN,
+               LCDD12_DV_D12, PTL4_OUT, PTL4_IN_PD, PTL4_IN,
+               LCDD11_DV_D11, PTL3_OUT, PTL3_IN_PD, PTL3_IN,
+               LCDD10_DV_D10, PTL2_OUT, PTL2_IN_PD, PTL2_IN,
+               LCDD9_DV_D9, PTL1_OUT, PTL1_IN_PD, PTL1_IN,
+               LCDD8_DV_D8, PTL0_OUT, PTL0_IN_PD, PTL0_IN }
+       },
+       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
+               LCDD7_DV_D7, PTM7_OUT, PTM7_IN_PD, PTM7_IN,
+               LCDD6_DV_D6, PTM6_OUT, PTM6_IN_PD, PTM6_IN,
+               LCDD5_DV_D5, PTM5_OUT, PTM5_IN_PD, PTM5_IN,
+               LCDD4_DV_D4, PTM4_OUT, PTM4_IN_PD, PTM4_IN,
+               LCDD3_DV_D3, PTM3_OUT, PTM3_IN_PD, PTM3_IN,
+               LCDD2_DV_D2, PTM2_OUT, PTM2_IN_PD, PTM2_IN,
+               LCDD1_DV_D1, PTM1_OUT, PTM1_IN_PD, PTM1_IN,
+               LCDD0_DV_D0, PTM0_OUT, PTM0_IN_PD, PTM0_IN }
+       },
+       { PINMUX_CFG_REG("PNCR", 0xa4050118, 16, 2) {
+               HPD63, PTN7_OUT, 0, PTN7_IN,
+               HPD62, PTN6_OUT, 0, PTN6_IN,
+               HPD61, PTN5_OUT, 0, PTN5_IN,
+               HPD60, PTN4_OUT, 0, PTN4_IN,
+               HPD59, PTN3_OUT, 0, PTN3_IN,
+               HPD58, PTN2_OUT, 0, PTN2_IN,
+               HPD57, PTN1_OUT, 0, PTN1_IN,
+               HPD56, PTN0_OUT, 0, PTN0_IN }
+       },
+       { PINMUX_CFG_REG("PQCR", 0xa405011a, 16, 2) {
+               0, 0, 0, 0,
+               SIOF0_SS2_SIM_RST, PTQ6_OUT, 0, 0,
+               SIOF0_SS1_TS_SPSYNC, PTQ5_OUT, PTQ5_IN_PD, PTQ5_IN,
+               SIOF0_SYNC_TS_SDEN, PTQ4_OUT, PTQ4_IN_PD, PTQ4_IN,
+               SIOF0_SCK_TS_SCK, PTQ3_OUT, PTQ3_IN_PD, PTQ3_IN,
+               PTQ2, 0, PTQ2_IN_PD, PTQ2_IN,
+               PTQ1, PTQ1_OUT, 0, 0,
+               PTQ0, PTQ0_OUT, PTQ0_IN_PU, PTQ0_IN }
+       },
+       { PINMUX_CFG_REG("PRCR", 0xa405011c, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               LCDRD, PTR4_OUT, 0, 0,
+               CS6B_CE1B_LCDCS2, PTR3_OUT, 0, 0,
+               WAIT, 0, PTR2_IN_PU, PTR2_IN,
+               LCDDCK_LCDWR, PTR1_OUT, 0, 0,
+               LCDVEPWC_LCDVEPWC2, PTR0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PSCR", 0xa405011e, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               SCIF0_CTS_SIUAISPD, 0, PTS4_IN_PD, PTS4_IN,
+               SCIF0_RTS_SIUAOSPD, PTS3_OUT, 0, 0,
+               SCIF0_SCK_TPUTO, PTS2_OUT, PTS2_IN_PD, PTS2_IN,
+               SCIF0_RXD, 0, PTS1_IN_PD, PTS1_IN,
+               SCIF0_TXD, PTS0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PTCR", 0xa4050140, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               FOE_VIO_VD2, PTT4_OUT, PTT4_IN_PD, PTT4_IN,
+               FWE, PTT3_OUT, PTT3_IN_PD, PTT3_IN,
+               FSC, PTT2_OUT, PTT2_IN_PD, PTT2_IN,
+               DREQ0, 0, PTT1_IN_PD, PTT1_IN,
+               FCDE, PTT0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PUCR", 0xa4050142, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               NAF2_VIO_D10, PTU4_OUT, PTU4_IN_PD, PTU4_IN,
+               NAF1_VIO_D9, PTU3_OUT, PTU3_IN_PD, PTU3_IN,
+               NAF0_VIO_D8, PTU2_OUT, PTU2_IN_PD, PTU2_IN,
+               FRB_VIO_CLK2, 0, PTU1_IN_PD, PTU1_IN,
+               FCE_VIO_HD2, PTU0_OUT, PTU0_IN_PD, PTU0_IN }
+       },
+       { PINMUX_CFG_REG("PVCR", 0xa4050144, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               NAF7_VIO_D15, PTV4_OUT, PTV4_IN_PD, PTV4_IN,
+               NAF6_VIO_D14, PTV3_OUT, PTV3_IN_PD, PTV3_IN,
+               NAF5_VIO_D13, PTV2_OUT, PTV2_IN_PD, PTV2_IN,
+               NAF4_VIO_D12, PTV1_OUT, PTV1_IN_PD, PTV1_IN,
+               NAF3_VIO_D11, PTV0_OUT, PTV0_IN_PD, PTV0_IN }
+       },
+       { PINMUX_CFG_REG("PWCR", 0xa4050146, 16, 2) {
+               0, 0, 0, 0,
+               VIO_FLD_SCIF2_CTS, 0, PTW6_IN_PD, PTW6_IN,
+               VIO_CKO_SCIF2_RTS, PTW5_OUT, 0, 0,
+               VIO_STEX_SCIF2_SCK, PTW4_OUT, PTW4_IN_PD, PTW4_IN,
+               VIO_STEM_SCIF2_TXD, PTW3_OUT, PTW3_IN_PD, PTW3_IN,
+               VIO_HD_SCIF2_RXD, PTW2_OUT, PTW2_IN_PD, PTW2_IN,
+               VIO_VD_SCIF1_CTS, PTW1_OUT, PTW1_IN_PD, PTW1_IN,
+               VIO_CLK_SCIF1_RTS, PTW0_OUT, PTW0_IN_PD, PTW0_IN }
+       },
+       { PINMUX_CFG_REG("PXCR", 0xa4050148, 16, 2) {
+               0, 0, 0, 0,
+               CS6A_CE2B, PTX6_OUT, PTX6_IN_PU, PTX6_IN,
+               LCDD23, PTX5_OUT, PTX5_IN_PD, PTX5_IN,
+               LCDD22, PTX4_OUT, PTX4_IN_PD, PTX4_IN,
+               LCDD21, PTX3_OUT, PTX3_IN_PD, PTX3_IN,
+               LCDD20, PTX2_OUT, PTX2_IN_PD, PTX2_IN,
+               LCDD19_DV_CLKI, PTX1_OUT, PTX1_IN_PD, PTX1_IN,
+               LCDD18_DV_CLK, PTX0_OUT, PTX0_IN_PD, PTX0_IN }
+       },
+       { PINMUX_CFG_REG("PYCR", 0xa405014a, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               KEYOUT5_IN5, PTY5_OUT, PTY5_IN_PU, PTY5_IN,
+               KEYOUT4_IN6, PTY4_OUT, PTY4_IN_PU, PTY4_IN,
+               KEYOUT3, PTY3_OUT, PTY3_IN_PU, PTY3_IN,
+               KEYOUT2, PTY2_OUT, PTY2_IN_PU, PTY2_IN,
+               KEYOUT1, PTY1_OUT, 0, 0,
+               KEYOUT0, PTY0_OUT, PTY0_IN_PU, PTY0_IN }
+       },
+       { PINMUX_CFG_REG("PZCR", 0xa405014c, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               KEYIN4_IRQ7, 0, PTZ5_IN_PU, PTZ5_IN,
+               KEYIN3, 0, PTZ4_IN_PU, PTZ4_IN,
+               KEYIN2, 0, PTZ3_IN_PU, PTZ3_IN,
+               KEYIN1, 0, PTZ2_IN_PU, PTZ2_IN,
+               KEYIN0_IRQ6, 0, PTZ1_IN_PU, PTZ1_IN,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PSELA", 0xa405014e, 16, 1) {
+               PSA15_KEYIN0, PSA15_IRQ6,
+               PSA14_KEYIN4, PSA14_IRQ7,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PSA9_IRQ4, PSA9_BS,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PSA4_IRQ2, PSA4_SDHID2,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0 }
+       },
+       { PINMUX_CFG_REG("PSELB", 0xa4050150, 16, 1) {
+               PSB15_SIOTXD, PSB15_SIUBOSLD,
+               PSB14_SIORXD, PSB14_SIUBISLD,
+               PSB13_SIOD, PSB13_SIUBILR,
+               PSB12_SIOSTRB0, PSB12_SIUBIBT,
+               PSB11_SIOSTRB1, PSB11_SIUBOLR,
+               PSB10_SIOSCK, PSB10_SIUBOBT,
+               PSB9_SIOMCK, PSB9_SIUMCKB,
+               PSB8_SIOF0_MCK, PSB8_IRQ3,
+               PSB7_SIOF0_TXD, PSB7_IRDA_OUT,
+               PSB6_SIOF0_RXD, PSB6_IRDA_IN,
+               PSB5_SIOF0_SCK, PSB5_TS_SCK,
+               PSB4_SIOF0_SYNC, PSB4_TS_SDEN,
+               PSB3_SIOF0_SS1, PSB3_TS_SPSYNC,
+               PSB2_SIOF0_SS2, PSB2_SIM_RST,
+               PSB1_SIUMCKA, PSB1_SIOF1_MCK,
+               PSB0_SIUAOSLD, PSB0_SIOF1_TXD }
+       },
+       { PINMUX_CFG_REG("PSELC", 0xa4050152, 16, 1) {
+               PSC15_SIUAISLD, PSC15_SIOF1_RXD,
+               PSC14_SIUAOBT, PSC14_SIOF1_SCK,
+               PSC13_SIUAOLR, PSC13_SIOF1_SYNC,
+               PSC12_SIUAIBT, PSC12_SIOF1_SS1,
+               PSC11_SIUAILR, PSC11_SIOF1_SS2,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PSC0_NAF, PSC0_VIO }
+       },
+       { PINMUX_CFG_REG("PSELD", 0xa4050154, 16, 1) {
+               0, 0,
+               0, 0,
+               PSD13_VIO, PSD13_SCIF2,
+               PSD12_VIO, PSD12_SCIF1,
+               PSD11_VIO, PSD11_SCIF1,
+               PSD10_VIO_D0, PSD10_LCDLCLK,
+               PSD9_SIOMCK_SIUMCKB, PSD9_SIUFCKB,
+               PSD8_SCIF0_SCK, PSD8_TPUTO,
+               PSD7_SCIF0_RTS, PSD7_SIUAOSPD,
+               PSD6_SCIF0_CTS, PSD6_SIUAISPD,
+               PSD5_CS6B_CE1B, PSD5_LCDCS2,
+               0, 0,
+               PSD3_LCDVEPWC_LCDVCPWC, PSD3_LCDVEPWC2_LCDVCPWC2,
+               PSD2_LCDDON, PSD2_LCDDON2,
+               0, 0,
+               PSD0_LCDD19_LCDD0, PSD0_DV }
+       },
+       { PINMUX_CFG_REG("PSELE", 0xa4050156, 16, 1) {
+               PSE15_SIOF0_MCK_IRQ3, PSE15_SIM_D,
+               PSE14_SIOF0_TXD_IRDA_OUT, PSE14_SIM_CLK,
+               PSE13_SIOF0_RXD_IRDA_IN, PSE13_TS_SDAT,
+               PSE12_LCDVSYN2, PSE12_DACK,
+               PSE11_SIUMCKA_SIOF1_MCK, PSE11_SIUFCKA,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PSE3_FLCTL, PSE3_VIO,
+               PSE2_NAF2, PSE2_VIO_D10,
+               PSE1_NAF1, PSE1_VIO_D9,
+               PSE0_NAF0, PSE0_VIO_D8 }
+       },
+       { PINMUX_CFG_REG("HIZCRA", 0xa4050158, 16, 1) {
+               0, 0,
+               HIZA14_KEYSC, HIZA14_HIZ,
+               0, 0,
+               0, 0,
+               0, 0,
+               HIZA10_NAF, HIZA10_HIZ,
+               HIZA9_VIO, HIZA9_HIZ,
+               HIZA8_LCDC, HIZA8_HIZ,
+               HIZA7_LCDC, HIZA7_HIZ,
+               HIZA6_LCDC, HIZA6_HIZ,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0 }
+       },
+       { PINMUX_CFG_REG("HIZCRB", 0xa405015a, 16, 1) {
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               HIZB4_SIUA, HIZB4_HIZ,
+               0, 0,
+               0, 0,
+               HIZB1_VIO, HIZB1_HIZ,
+               HIZB0_VIO, HIZB0_HIZ }
+       },
+       { PINMUX_CFG_REG("HIZCRC", 0xa405015c, 16, 1) {
+               HIZC15_IRQ7, HIZC15_HIZ,
+               HIZC14_IRQ6, HIZC14_HIZ,
+               HIZC13_IRQ5, HIZC13_HIZ,
+               HIZC12_IRQ4, HIZC12_HIZ,
+               HIZC11_IRQ3, HIZC11_HIZ,
+               HIZC10_IRQ2, HIZC10_HIZ,
+               HIZC9_IRQ1, HIZC9_HIZ,
+               HIZC8_IRQ0, HIZC8_HIZ,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0 }
+       },
+       { PINMUX_CFG_REG("MSELCRB", 0xa4050182, 16, 1) {
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               MSELB9_VIO, MSELB9_VIO2,
+               MSELB8_RGB, MSELB8_SYS,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0 }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR", 0xa4050120, 8) {
+               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR", 0xa4050122, 8) {
+               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDR", 0xa4050124, 8) {
+               PTC7_DATA, 0, PTC5_DATA, PTC4_DATA,
+               PTC3_DATA, PTC2_DATA, 0, PTC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
+               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDR", 0xa4050128, 8) {
+               PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
+               0, 0, PTE1_DATA, PTE0_DATA }
+       },
+       { PINMUX_DATA_REG("PFDR", 0xa405012a, 8) {
+               0, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR", 0xa405012c, 8) {
+               0, 0, 0, PTG4_DATA,
+               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
+       },
+       { PINMUX_DATA_REG("PHDR", 0xa405012e, 8) {
+               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR", 0xa4050130, 8) {
+               PTJ7_DATA, PTJ6_DATA, PTJ5_DATA, 0,
+               0, 0, PTJ1_DATA, PTJ0_DATA }
+       },
+       { PINMUX_DATA_REG("PKDR", 0xa4050132, 8) {
+               0, PTK6_DATA, PTK5_DATA, PTK4_DATA,
+               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
+       },
+       { PINMUX_DATA_REG("PLDR", 0xa4050134, 8) {
+               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
+       },
+       { PINMUX_DATA_REG("PMDR", 0xa4050136, 8) {
+               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
+       },
+       { PINMUX_DATA_REG("PNDR", 0xa4050138, 8) {
+               PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
+               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
+       },
+       { PINMUX_DATA_REG("PQDR", 0xa405013a, 8) {
+               0, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
+               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
+       },
+       { PINMUX_DATA_REG("PRDR", 0xa405013c, 8) {
+               0, 0, 0, PTR4_DATA,
+               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
+       },
+       { PINMUX_DATA_REG("PSDR", 0xa405013e, 8) {
+               0, 0, 0, PTS4_DATA,
+               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
+       },
+       { PINMUX_DATA_REG("PTDR", 0xa4050160, 8) {
+               0, 0, 0, PTT4_DATA,
+               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
+       },
+       { PINMUX_DATA_REG("PUDR", 0xa4050162, 8) {
+               0, 0, 0, PTU4_DATA,
+               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
+       },
+       { PINMUX_DATA_REG("PVDR", 0xa4050164, 8) {
+               0, 0, 0, PTV4_DATA,
+               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
+       },
+       { PINMUX_DATA_REG("PWDR", 0xa4050166, 8) {
+               0, PTW6_DATA, PTW5_DATA, PTW4_DATA,
+               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
+       },
+       { PINMUX_DATA_REG("PXDR", 0xa4050168, 8) {
+               0, PTX6_DATA, PTX5_DATA, PTX4_DATA,
+               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
+       },
+       { PINMUX_DATA_REG("PYDR", 0xa405016a, 8) {
+               0, PTY6_DATA, PTY5_DATA, PTY4_DATA,
+               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
+       },
+       { PINMUX_DATA_REG("PZDR", 0xa405016c, 8) {
+               0, 0, PTZ5_DATA, PTZ4_DATA,
+               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7722_pinmux_info = {
+       .name = "sh7722_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pd = { PINMUX_INPUT_PULLDOWN_BEGIN, PINMUX_INPUT_PULLDOWN_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PTA7,
+       .last_gpio = GPIO_FN_KEYOUT5_IN5,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7723.c b/drivers/pinctrl/sh-pfc/pfc-sh7723.c
new file mode 100644 (file)
index 0000000..609673d
--- /dev/null
@@ -0,0 +1,1903 @@
+/*
+ * SH7723 Pinmux
+ *
+ *  Copyright (C) 2008  Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <cpu/sh7723.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
+       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
+       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
+       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
+       PTE5_DATA, PTE4_DATA, PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
+       PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
+       PTG5_DATA, PTG4_DATA, PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
+       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
+       PTJ7_DATA, PTJ5_DATA, PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
+       PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
+       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
+       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
+       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
+       PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
+       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
+       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
+       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
+       PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
+       PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
+       PTT5_DATA, PTT4_DATA, PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
+       PTU5_DATA, PTU4_DATA, PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
+       PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
+       PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
+       PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
+       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
+       PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
+       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
+       PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
+       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
+       PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
+       PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
+       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
+       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
+       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
+       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
+       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
+       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
+       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
+       PTE5_IN, PTE4_IN, PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
+       PTF7_IN, PTF6_IN, PTF5_IN, PTF4_IN,
+       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
+       PTH7_IN, PTH6_IN, PTH5_IN, PTH4_IN,
+       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
+       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
+       PTK7_IN, PTK6_IN, PTK5_IN, PTK4_IN,
+       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
+       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN,
+       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
+       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
+       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
+       PTN7_IN, PTN6_IN, PTN5_IN, PTN4_IN,
+       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
+       PTQ3_IN, PTQ2_IN, PTQ1_IN, PTQ0_IN,
+       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
+       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
+       PTS7_IN, PTS6_IN, PTS5_IN, PTS4_IN,
+       PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
+       PTT5_IN, PTT4_IN, PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
+       PTU5_IN, PTU4_IN, PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
+       PTV7_IN, PTV6_IN, PTV5_IN, PTV4_IN,
+       PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
+       PTW7_IN, PTW6_IN, PTW5_IN, PTW4_IN,
+       PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
+       PTX7_IN, PTX6_IN, PTX5_IN, PTX4_IN,
+       PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
+       PTY7_IN, PTY6_IN, PTY5_IN, PTY4_IN,
+       PTY3_IN, PTY2_IN, PTY1_IN, PTY0_IN,
+       PTZ7_IN, PTZ6_IN, PTZ5_IN, PTZ4_IN,
+       PTZ3_IN, PTZ2_IN, PTZ1_IN, PTZ0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PTA4_IN_PU, PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
+       PTB2_IN_PU, PTB1_IN_PU,
+       PTR2_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
+       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
+       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
+       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
+       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
+       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
+       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
+       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
+       PTE5_OUT, PTE4_OUT, PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
+       PTF7_OUT, PTF6_OUT, PTF5_OUT, PTF4_OUT,
+       PTF3_OUT, PTF2_OUT, PTF1_OUT, PTF0_OUT,
+       PTG5_OUT, PTG4_OUT, PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
+       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
+       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
+       PTJ7_OUT, PTJ5_OUT, PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
+       PTK7_OUT, PTK6_OUT, PTK5_OUT, PTK4_OUT,
+       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
+       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT,
+       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
+       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
+       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
+       PTN7_OUT, PTN6_OUT, PTN5_OUT, PTN4_OUT,
+       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT,
+       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
+       PTR1_OUT, PTR0_OUT,
+       PTS7_OUT, PTS6_OUT, PTS5_OUT, PTS4_OUT,
+       PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
+       PTT5_OUT, PTT4_OUT, PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
+       PTU5_OUT, PTU4_OUT, PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
+       PTV7_OUT, PTV6_OUT, PTV5_OUT, PTV4_OUT,
+       PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
+       PTW7_OUT, PTW6_OUT, PTW5_OUT, PTW4_OUT,
+       PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
+       PTX7_OUT, PTX6_OUT, PTX5_OUT, PTX4_OUT,
+       PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
+       PTY7_OUT, PTY6_OUT, PTY5_OUT, PTY4_OUT,
+       PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
+       PTZ7_OUT, PTZ6_OUT, PTZ5_OUT, PTZ4_OUT,
+       PTZ3_OUT, PTZ2_OUT, PTZ1_OUT, PTZ0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
+       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
+       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
+       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
+       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
+       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
+       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
+       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
+       PTE5_FN, PTE4_FN, PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
+       PTF7_FN, PTF6_FN, PTF5_FN, PTF4_FN,
+       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
+       PTG5_FN, PTG4_FN, PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
+       PTH7_FN, PTH6_FN, PTH5_FN, PTH4_FN,
+       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
+       PTJ7_FN, PTJ5_FN, PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
+       PTK7_FN, PTK6_FN, PTK5_FN, PTK4_FN,
+       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
+       PTL7_FN, PTL6_FN, PTL5_FN, PTL4_FN,
+       PTL3_FN, PTL2_FN, PTL1_FN, PTL0_FN,
+       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
+       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
+       PTN7_FN, PTN6_FN, PTN5_FN, PTN4_FN,
+       PTN3_FN, PTN2_FN, PTN1_FN, PTN0_FN,
+       PTQ3_FN, PTQ2_FN, PTQ1_FN, PTQ0_FN,
+       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
+       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
+       PTS7_FN, PTS6_FN, PTS5_FN, PTS4_FN,
+       PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
+       PTT5_FN, PTT4_FN, PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
+       PTU5_FN, PTU4_FN, PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
+       PTV7_FN, PTV6_FN, PTV5_FN, PTV4_FN,
+       PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
+       PTW7_FN, PTW6_FN, PTW5_FN, PTW4_FN,
+       PTW3_FN, PTW2_FN, PTW1_FN, PTW0_FN,
+       PTX7_FN, PTX6_FN, PTX5_FN, PTX4_FN,
+       PTX3_FN, PTX2_FN, PTX1_FN, PTX0_FN,
+       PTY7_FN, PTY6_FN, PTY5_FN, PTY4_FN,
+       PTY3_FN, PTY2_FN, PTY1_FN, PTY0_FN,
+       PTZ7_FN, PTZ6_FN, PTZ5_FN, PTZ4_FN,
+       PTZ3_FN, PTZ2_FN, PTZ1_FN, PTZ0_FN,
+
+
+       PSA15_PSA14_FN1, PSA15_PSA14_FN2,
+       PSA13_PSA12_FN1, PSA13_PSA12_FN2,
+       PSA11_PSA10_FN1, PSA11_PSA10_FN2,
+       PSA5_PSA4_FN1, PSA5_PSA4_FN2, PSA5_PSA4_FN3,
+       PSA3_PSA2_FN1, PSA3_PSA2_FN2,
+       PSB15_PSB14_FN1, PSB15_PSB14_FN2,
+       PSB13_PSB12_LCDC_RGB, PSB13_PSB12_LCDC_SYS,
+       PSB9_PSB8_FN1, PSB9_PSB8_FN2, PSB9_PSB8_FN3,
+       PSB7_PSB6_FN1, PSB7_PSB6_FN2,
+       PSB5_PSB4_FN1, PSB5_PSB4_FN2,
+       PSB3_PSB2_FN1, PSB3_PSB2_FN2,
+       PSC15_PSC14_FN1, PSC15_PSC14_FN2,
+       PSC13_PSC12_FN1, PSC13_PSC12_FN2,
+       PSC11_PSC10_FN1, PSC11_PSC10_FN2, PSC11_PSC10_FN3,
+       PSC9_PSC8_FN1, PSC9_PSC8_FN2,
+       PSC7_PSC6_FN1, PSC7_PSC6_FN2, PSC7_PSC6_FN3,
+       PSD15_PSD14_FN1, PSD15_PSD14_FN2,
+       PSD13_PSD12_FN1, PSD13_PSD12_FN2,
+       PSD11_PSD10_FN1, PSD11_PSD10_FN2, PSD11_PSD10_FN3,
+       PSD9_PSD8_FN1, PSD9_PSD8_FN2,
+       PSD7_PSD6_FN1, PSD7_PSD6_FN2,
+       PSD5_PSD4_FN1, PSD5_PSD4_FN2,
+       PSD3_PSD2_FN1, PSD3_PSD2_FN2,
+       PSD1_PSD0_FN1, PSD1_PSD0_FN2,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       SCIF0_PTT_TXD_MARK, SCIF0_PTT_RXD_MARK,
+       SCIF0_PTT_SCK_MARK, SCIF0_PTU_TXD_MARK,
+       SCIF0_PTU_RXD_MARK, SCIF0_PTU_SCK_MARK,
+
+       SCIF1_PTS_TXD_MARK, SCIF1_PTS_RXD_MARK,
+       SCIF1_PTS_SCK_MARK, SCIF1_PTV_TXD_MARK,
+       SCIF1_PTV_RXD_MARK, SCIF1_PTV_SCK_MARK,
+
+       SCIF2_PTT_TXD_MARK, SCIF2_PTT_RXD_MARK,
+       SCIF2_PTT_SCK_MARK, SCIF2_PTU_TXD_MARK,
+       SCIF2_PTU_RXD_MARK, SCIF2_PTU_SCK_MARK,
+
+       SCIF3_PTS_TXD_MARK, SCIF3_PTS_RXD_MARK,
+       SCIF3_PTS_SCK_MARK, SCIF3_PTS_RTS_MARK,
+       SCIF3_PTS_CTS_MARK, SCIF3_PTV_TXD_MARK,
+       SCIF3_PTV_RXD_MARK, SCIF3_PTV_SCK_MARK,
+       SCIF3_PTV_RTS_MARK, SCIF3_PTV_CTS_MARK,
+
+       SCIF4_PTE_TXD_MARK, SCIF4_PTE_RXD_MARK,
+       SCIF4_PTE_SCK_MARK, SCIF4_PTN_TXD_MARK,
+       SCIF4_PTN_RXD_MARK, SCIF4_PTN_SCK_MARK,
+
+       SCIF5_PTE_TXD_MARK, SCIF5_PTE_RXD_MARK,
+       SCIF5_PTE_SCK_MARK, SCIF5_PTN_TXD_MARK,
+       SCIF5_PTN_RXD_MARK, SCIF5_PTN_SCK_MARK,
+
+       VIO_D15_MARK, VIO_D14_MARK, VIO_D13_MARK, VIO_D12_MARK,
+       VIO_D11_MARK, VIO_D10_MARK, VIO_D9_MARK, VIO_D8_MARK,
+       VIO_D7_MARK, VIO_D6_MARK, VIO_D5_MARK, VIO_D4_MARK,
+       VIO_D3_MARK, VIO_D2_MARK, VIO_D1_MARK, VIO_D0_MARK,
+       VIO_FLD_MARK, VIO_CKO_MARK,
+       VIO_VD1_MARK, VIO_HD1_MARK, VIO_CLK1_MARK,
+       VIO_HD2_MARK, VIO_VD2_MARK, VIO_CLK2_MARK,
+
+       LCDD23_MARK, LCDD22_MARK, LCDD21_MARK, LCDD20_MARK,
+       LCDD19_MARK, LCDD18_MARK, LCDD17_MARK, LCDD16_MARK,
+       LCDD15_MARK, LCDD14_MARK, LCDD13_MARK, LCDD12_MARK,
+       LCDD11_MARK, LCDD10_MARK, LCDD9_MARK, LCDD8_MARK,
+       LCDD7_MARK, LCDD6_MARK, LCDD5_MARK, LCDD4_MARK,
+       LCDD3_MARK, LCDD2_MARK, LCDD1_MARK, LCDD0_MARK,
+       LCDDON_MARK, LCDVCPWC_MARK, LCDVEPWC_MARK,
+       LCDVSYN_MARK, LCDDCK_MARK, LCDHSYN_MARK, LCDDISP_MARK,
+       LCDRS_MARK, LCDCS_MARK, LCDWR_MARK, LCDRD_MARK,
+       LCDLCLK_PTR_MARK, LCDLCLK_PTW_MARK,
+
+       IRQ0_MARK, IRQ1_MARK, IRQ2_MARK, IRQ3_MARK,
+       IRQ4_MARK, IRQ5_MARK, IRQ6_MARK, IRQ7_MARK,
+
+       AUDATA3_MARK, AUDATA2_MARK, AUDATA1_MARK, AUDATA0_MARK,
+       AUDCK_MARK, AUDSYNC_MARK,
+
+       SDHI0CD_PTD_MARK, SDHI0WP_PTD_MARK,
+       SDHI0D3_PTD_MARK, SDHI0D2_PTD_MARK,
+       SDHI0D1_PTD_MARK, SDHI0D0_PTD_MARK,
+       SDHI0CMD_PTD_MARK, SDHI0CLK_PTD_MARK,
+
+       SDHI0CD_PTS_MARK, SDHI0WP_PTS_MARK,
+       SDHI0D3_PTS_MARK, SDHI0D2_PTS_MARK,
+       SDHI0D1_PTS_MARK, SDHI0D0_PTS_MARK,
+       SDHI0CMD_PTS_MARK, SDHI0CLK_PTS_MARK,
+
+       SDHI1CD_MARK, SDHI1WP_MARK, SDHI1D3_MARK, SDHI1D2_MARK,
+       SDHI1D1_MARK, SDHI1D0_MARK, SDHI1CMD_MARK, SDHI1CLK_MARK,
+
+       SIUAFCK_MARK, SIUAILR_MARK, SIUAIBT_MARK, SIUAISLD_MARK,
+       SIUAOLR_MARK, SIUAOBT_MARK, SIUAOSLD_MARK, SIUAMCK_MARK,
+       SIUAISPD_MARK, SIUAOSPD_MARK,
+
+       SIUBFCK_MARK, SIUBILR_MARK, SIUBIBT_MARK, SIUBISLD_MARK,
+       SIUBOLR_MARK, SIUBOBT_MARK, SIUBOSLD_MARK, SIUBMCK_MARK,
+
+       IRDA_IN_MARK, IRDA_OUT_MARK,
+
+       DV_CLKI_MARK, DV_CLK_MARK, DV_HSYNC_MARK, DV_VSYNC_MARK,
+       DV_D15_MARK, DV_D14_MARK, DV_D13_MARK, DV_D12_MARK,
+       DV_D11_MARK, DV_D10_MARK, DV_D9_MARK, DV_D8_MARK,
+       DV_D7_MARK, DV_D6_MARK, DV_D5_MARK, DV_D4_MARK,
+       DV_D3_MARK, DV_D2_MARK, DV_D1_MARK, DV_D0_MARK,
+
+       KEYIN0_MARK, KEYIN1_MARK, KEYIN2_MARK, KEYIN3_MARK, KEYIN4_MARK,
+       KEYOUT0_MARK, KEYOUT1_MARK, KEYOUT2_MARK, KEYOUT3_MARK,
+       KEYOUT4_IN6_MARK, KEYOUT5_IN5_MARK,
+
+       MSIOF0_PTF_TXD_MARK, MSIOF0_PTF_RXD_MARK, MSIOF0_PTF_MCK_MARK,
+       MSIOF0_PTF_TSYNC_MARK, MSIOF0_PTF_TSCK_MARK, MSIOF0_PTF_RSYNC_MARK,
+       MSIOF0_PTF_RSCK_MARK, MSIOF0_PTF_SS1_MARK, MSIOF0_PTF_SS2_MARK,
+
+       MSIOF0_PTT_TXD_MARK, MSIOF0_PTT_RXD_MARK, MSIOF0_PTX_MCK_MARK,
+       MSIOF0_PTT_TSYNC_MARK, MSIOF0_PTT_TSCK_MARK, MSIOF0_PTT_RSYNC_MARK,
+       MSIOF0_PTT_RSCK_MARK, MSIOF0_PTT_SS1_MARK, MSIOF0_PTT_SS2_MARK,
+
+       MSIOF1_TXD_MARK, MSIOF1_RXD_MARK, MSIOF1_MCK_MARK,
+       MSIOF1_TSYNC_MARK, MSIOF1_TSCK_MARK, MSIOF1_RSYNC_MARK,
+       MSIOF1_RSCK_MARK, MSIOF1_SS1_MARK, MSIOF1_SS2_MARK,
+
+       TS0_SDAT_MARK, TS0_SCK_MARK, TS0_SDEN_MARK, TS0_SPSYNC_MARK,
+
+       FCE_MARK, NAF7_MARK, NAF6_MARK, NAF5_MARK, NAF4_MARK,
+       NAF3_MARK, NAF2_MARK, NAF1_MARK, NAF0_MARK, FCDE_MARK,
+       FOE_MARK, FSC_MARK, FWE_MARK, FRB_MARK,
+
+       DACK1_MARK, DREQ1_MARK, DACK0_MARK, DREQ0_MARK,
+
+       AN3_MARK, AN2_MARK, AN1_MARK, AN0_MARK, ADTRG_MARK,
+
+       STATUS0_MARK, PDSTATUS_MARK,
+
+       TPUTO3_MARK, TPUTO2_MARK, TPUTO1_MARK, TPUTO0_MARK,
+
+       D31_MARK, D30_MARK, D29_MARK, D28_MARK,
+       D27_MARK, D26_MARK, D25_MARK, D24_MARK,
+       D23_MARK, D22_MARK, D21_MARK, D20_MARK,
+       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
+       IOIS16_MARK, WAIT_MARK, BS_MARK,
+       A25_MARK, A24_MARK, A23_MARK, A22_MARK,
+       CS6B_CE1B_MARK, CS6A_CE2B_MARK,
+       CS5B_CE1A_MARK, CS5A_CE2A_MARK,
+       WE3_ICIOWR_MARK, WE2_ICIORD_MARK,
+
+       IDED15_MARK, IDED14_MARK, IDED13_MARK, IDED12_MARK,
+       IDED11_MARK, IDED10_MARK, IDED9_MARK, IDED8_MARK,
+       IDED7_MARK, IDED6_MARK, IDED5_MARK, IDED4_MARK,
+       IDED3_MARK, IDED2_MARK, IDED1_MARK, IDED0_MARK,
+       DIRECTION_MARK, EXBUF_ENB_MARK, IDERST_MARK, IODACK_MARK,
+       IODREQ_MARK, IDEIORDY_MARK, IDEINT_MARK, IDEIOWR_MARK,
+       IDEIORD_MARK, IDECS1_MARK, IDECS0_MARK, IDEA2_MARK,
+       IDEA1_MARK, IDEA0_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       /* PTA GPIO */
+       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT),
+       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT),
+       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT),
+       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT, PTA4_IN_PU),
+       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT, PTA3_IN_PU),
+       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT, PTA2_IN_PU),
+       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT, PTA1_IN_PU),
+       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT, PTA0_IN_PU),
+
+       /* PTB GPIO */
+       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT),
+       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT),
+       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT),
+       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT),
+       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT),
+       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT, PTB2_IN_PU),
+       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT, PTB1_IN_PU),
+       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT),
+
+       /* PTC GPIO */
+       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT),
+       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT),
+       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT),
+       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT),
+       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT),
+       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT),
+       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT),
+       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT),
+
+       /* PTD GPIO */
+       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT),
+       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT),
+       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT),
+       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT),
+       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT),
+       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT),
+       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT),
+       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT),
+
+       /* PTE GPIO */
+       PINMUX_DATA(PTE5_DATA, PTE5_IN, PTE5_OUT),
+       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT),
+       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT),
+       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT),
+       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT),
+       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT),
+
+       /* PTF GPIO */
+       PINMUX_DATA(PTF7_DATA, PTF7_IN, PTF7_OUT),
+       PINMUX_DATA(PTF6_DATA, PTF6_IN, PTF6_OUT),
+       PINMUX_DATA(PTF5_DATA, PTF5_IN, PTF5_OUT),
+       PINMUX_DATA(PTF4_DATA, PTF4_IN, PTF4_OUT),
+       PINMUX_DATA(PTF3_DATA, PTF3_IN, PTF3_OUT),
+       PINMUX_DATA(PTF2_DATA, PTF2_IN, PTF2_OUT),
+       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_OUT),
+       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT),
+
+       /* PTG GPIO */
+       PINMUX_DATA(PTG5_DATA, PTG5_OUT),
+       PINMUX_DATA(PTG4_DATA, PTG4_OUT),
+       PINMUX_DATA(PTG3_DATA, PTG3_OUT),
+       PINMUX_DATA(PTG2_DATA, PTG2_OUT),
+       PINMUX_DATA(PTG1_DATA, PTG1_OUT),
+       PINMUX_DATA(PTG0_DATA, PTG0_OUT),
+
+       /* PTH GPIO */
+       PINMUX_DATA(PTH7_DATA, PTH7_IN, PTH7_OUT),
+       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT),
+       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT),
+       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT),
+       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT),
+       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT),
+       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT),
+       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT),
+
+       /* PTJ GPIO */
+       PINMUX_DATA(PTJ7_DATA, PTJ7_OUT),
+       PINMUX_DATA(PTJ5_DATA, PTJ5_OUT),
+       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT),
+       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT),
+       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT),
+       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT),
+
+       /* PTK GPIO */
+       PINMUX_DATA(PTK7_DATA, PTK7_IN, PTK7_OUT),
+       PINMUX_DATA(PTK6_DATA, PTK6_IN, PTK6_OUT),
+       PINMUX_DATA(PTK5_DATA, PTK5_IN, PTK5_OUT),
+       PINMUX_DATA(PTK4_DATA, PTK4_IN, PTK4_OUT),
+       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT),
+       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT),
+       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT),
+       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT),
+
+       /* PTL GPIO */
+       PINMUX_DATA(PTL7_DATA, PTL7_IN, PTL7_OUT),
+       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT),
+       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT),
+       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT),
+       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT),
+       PINMUX_DATA(PTL2_DATA, PTL2_IN, PTL2_OUT),
+       PINMUX_DATA(PTL1_DATA, PTL1_IN, PTL1_OUT),
+       PINMUX_DATA(PTL0_DATA, PTL0_IN, PTL0_OUT),
+
+       /* PTM GPIO */
+       PINMUX_DATA(PTM7_DATA, PTM7_IN, PTM7_OUT),
+       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT),
+       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT),
+       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT),
+       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT),
+       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT),
+       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT),
+       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT),
+
+       /* PTN GPIO */
+       PINMUX_DATA(PTN7_DATA, PTN7_IN, PTN7_OUT),
+       PINMUX_DATA(PTN6_DATA, PTN6_IN, PTN6_OUT),
+       PINMUX_DATA(PTN5_DATA, PTN5_IN, PTN5_OUT),
+       PINMUX_DATA(PTN4_DATA, PTN4_IN, PTN4_OUT),
+       PINMUX_DATA(PTN3_DATA, PTN3_IN, PTN3_OUT),
+       PINMUX_DATA(PTN2_DATA, PTN2_IN, PTN2_OUT),
+       PINMUX_DATA(PTN1_DATA, PTN1_IN, PTN1_OUT),
+       PINMUX_DATA(PTN0_DATA, PTN0_IN, PTN0_OUT),
+
+       /* PTQ GPIO */
+       PINMUX_DATA(PTQ3_DATA, PTQ3_IN),
+       PINMUX_DATA(PTQ2_DATA, PTQ2_IN),
+       PINMUX_DATA(PTQ1_DATA, PTQ1_IN),
+       PINMUX_DATA(PTQ0_DATA, PTQ0_IN),
+
+       /* PTR GPIO */
+       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT),
+       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT),
+       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT),
+       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT),
+       PINMUX_DATA(PTR3_DATA, PTR3_IN),
+       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_IN_PU),
+       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT),
+       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT),
+
+       /* PTS GPIO */
+       PINMUX_DATA(PTS7_DATA, PTS7_IN, PTS7_OUT),
+       PINMUX_DATA(PTS6_DATA, PTS6_IN, PTS6_OUT),
+       PINMUX_DATA(PTS5_DATA, PTS5_IN, PTS5_OUT),
+       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT),
+       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT),
+       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT),
+       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT),
+       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT),
+
+       /* PTT GPIO */
+       PINMUX_DATA(PTT5_DATA, PTT5_IN, PTT5_OUT),
+       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT),
+       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT),
+       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT),
+       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT),
+       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT),
+
+       /* PTU GPIO */
+       PINMUX_DATA(PTU5_DATA, PTU5_IN, PTU5_OUT),
+       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT),
+       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT),
+       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT),
+       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT),
+       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT),
+
+       /* PTV GPIO */
+       PINMUX_DATA(PTV7_DATA, PTV7_IN, PTV7_OUT),
+       PINMUX_DATA(PTV6_DATA, PTV6_IN, PTV6_OUT),
+       PINMUX_DATA(PTV5_DATA, PTV5_IN, PTV5_OUT),
+       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT),
+       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT),
+       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT),
+       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT),
+       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT),
+
+       /* PTW GPIO */
+       PINMUX_DATA(PTW7_DATA, PTW7_IN, PTW7_OUT),
+       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_OUT),
+       PINMUX_DATA(PTW5_DATA, PTW5_IN, PTW5_OUT),
+       PINMUX_DATA(PTW4_DATA, PTW4_IN, PTW4_OUT),
+       PINMUX_DATA(PTW3_DATA, PTW3_IN, PTW3_OUT),
+       PINMUX_DATA(PTW2_DATA, PTW2_IN, PTW2_OUT),
+       PINMUX_DATA(PTW1_DATA, PTW1_IN, PTW1_OUT),
+       PINMUX_DATA(PTW0_DATA, PTW0_IN, PTW0_OUT),
+
+       /* PTX GPIO */
+       PINMUX_DATA(PTX7_DATA, PTX7_IN, PTX7_OUT),
+       PINMUX_DATA(PTX6_DATA, PTX6_IN, PTX6_OUT),
+       PINMUX_DATA(PTX5_DATA, PTX5_IN, PTX5_OUT),
+       PINMUX_DATA(PTX4_DATA, PTX4_IN, PTX4_OUT),
+       PINMUX_DATA(PTX3_DATA, PTX3_IN, PTX3_OUT),
+       PINMUX_DATA(PTX2_DATA, PTX2_IN, PTX2_OUT),
+       PINMUX_DATA(PTX1_DATA, PTX1_IN, PTX1_OUT),
+       PINMUX_DATA(PTX0_DATA, PTX0_IN, PTX0_OUT),
+
+       /* PTY GPIO */
+       PINMUX_DATA(PTY7_DATA, PTY7_IN, PTY7_OUT),
+       PINMUX_DATA(PTY6_DATA, PTY6_IN, PTY6_OUT),
+       PINMUX_DATA(PTY5_DATA, PTY5_IN, PTY5_OUT),
+       PINMUX_DATA(PTY4_DATA, PTY4_IN, PTY4_OUT),
+       PINMUX_DATA(PTY3_DATA, PTY3_IN, PTY3_OUT),
+       PINMUX_DATA(PTY2_DATA, PTY2_IN, PTY2_OUT),
+       PINMUX_DATA(PTY1_DATA, PTY1_IN, PTY1_OUT),
+       PINMUX_DATA(PTY0_DATA, PTY0_IN, PTY0_OUT),
+
+       /* PTZ GPIO */
+       PINMUX_DATA(PTZ7_DATA, PTZ7_IN, PTZ7_OUT),
+       PINMUX_DATA(PTZ6_DATA, PTZ6_IN, PTZ6_OUT),
+       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_OUT),
+       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_OUT),
+       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_OUT),
+       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_OUT),
+       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_OUT),
+       PINMUX_DATA(PTZ0_DATA, PTZ0_IN, PTZ0_OUT),
+
+       /* PTA FN */
+       PINMUX_DATA(D23_MARK, PSA15_PSA14_FN1, PTA7_FN),
+       PINMUX_DATA(KEYOUT2_MARK, PSA15_PSA14_FN2, PTA7_FN),
+       PINMUX_DATA(D22_MARK, PSA15_PSA14_FN1, PTA6_FN),
+       PINMUX_DATA(KEYOUT1_MARK, PSA15_PSA14_FN2, PTA6_FN),
+       PINMUX_DATA(D21_MARK, PSA15_PSA14_FN1, PTA5_FN),
+       PINMUX_DATA(KEYOUT0_MARK, PSA15_PSA14_FN2, PTA5_FN),
+       PINMUX_DATA(D20_MARK, PSA15_PSA14_FN1, PTA4_FN),
+       PINMUX_DATA(KEYIN4_MARK, PSA15_PSA14_FN2, PTA4_FN),
+       PINMUX_DATA(D19_MARK, PSA15_PSA14_FN1, PTA3_FN),
+       PINMUX_DATA(KEYIN3_MARK, PSA15_PSA14_FN2, PTA3_FN),
+       PINMUX_DATA(D18_MARK, PSA15_PSA14_FN1, PTA2_FN),
+       PINMUX_DATA(KEYIN2_MARK, PSA15_PSA14_FN2, PTA2_FN),
+       PINMUX_DATA(D17_MARK, PSA15_PSA14_FN1, PTA1_FN),
+       PINMUX_DATA(KEYIN1_MARK, PSA15_PSA14_FN2, PTA1_FN),
+       PINMUX_DATA(D16_MARK, PSA15_PSA14_FN1, PTA0_FN),
+       PINMUX_DATA(KEYIN0_MARK, PSA15_PSA14_FN2, PTA0_FN),
+
+       /* PTB FN */
+       PINMUX_DATA(D31_MARK, PTB7_FN),
+       PINMUX_DATA(D30_MARK, PTB6_FN),
+       PINMUX_DATA(D29_MARK, PTB5_FN),
+       PINMUX_DATA(D28_MARK, PTB4_FN),
+       PINMUX_DATA(D27_MARK, PTB3_FN),
+       PINMUX_DATA(D26_MARK, PSA15_PSA14_FN1, PTB2_FN),
+       PINMUX_DATA(KEYOUT5_IN5_MARK, PSA15_PSA14_FN2, PTB2_FN),
+       PINMUX_DATA(D25_MARK, PSA15_PSA14_FN1, PTB1_FN),
+       PINMUX_DATA(KEYOUT4_IN6_MARK, PSA15_PSA14_FN2, PTB1_FN),
+       PINMUX_DATA(D24_MARK, PSA15_PSA14_FN1, PTB0_FN),
+       PINMUX_DATA(KEYOUT3_MARK, PSA15_PSA14_FN2, PTB0_FN),
+
+       /* PTC FN */
+       PINMUX_DATA(IDED15_MARK, PSA11_PSA10_FN1, PTC7_FN),
+       PINMUX_DATA(SDHI1CD_MARK, PSA11_PSA10_FN2, PTC7_FN),
+       PINMUX_DATA(IDED14_MARK, PSA11_PSA10_FN1, PTC6_FN),
+       PINMUX_DATA(SDHI1WP_MARK, PSA11_PSA10_FN2, PTC6_FN),
+       PINMUX_DATA(IDED13_MARK, PSA11_PSA10_FN1, PTC5_FN),
+       PINMUX_DATA(SDHI1D3_MARK, PSA11_PSA10_FN2, PTC5_FN),
+       PINMUX_DATA(IDED12_MARK, PSA11_PSA10_FN1, PTC4_FN),
+       PINMUX_DATA(SDHI1D2_MARK, PSA11_PSA10_FN2, PTC4_FN),
+       PINMUX_DATA(IDED11_MARK, PSA11_PSA10_FN1, PTC3_FN),
+       PINMUX_DATA(SDHI1D1_MARK, PSA11_PSA10_FN2, PTC3_FN),
+       PINMUX_DATA(IDED10_MARK, PSA11_PSA10_FN1, PTC2_FN),
+       PINMUX_DATA(SDHI1D0_MARK, PSA11_PSA10_FN2, PTC2_FN),
+       PINMUX_DATA(IDED9_MARK, PSA11_PSA10_FN1, PTC1_FN),
+       PINMUX_DATA(SDHI1CMD_MARK, PSA11_PSA10_FN2, PTC1_FN),
+       PINMUX_DATA(IDED8_MARK, PSA11_PSA10_FN1, PTC0_FN),
+       PINMUX_DATA(SDHI1CLK_MARK, PSA11_PSA10_FN2, PTC0_FN),
+
+       /* PTD FN */
+       PINMUX_DATA(IDED7_MARK, PSA11_PSA10_FN1, PTD7_FN),
+       PINMUX_DATA(SDHI0CD_PTD_MARK, PSA11_PSA10_FN2, PTD7_FN),
+       PINMUX_DATA(IDED6_MARK, PSA11_PSA10_FN1, PTD6_FN),
+       PINMUX_DATA(SDHI0WP_PTD_MARK, PSA11_PSA10_FN2, PTD6_FN),
+       PINMUX_DATA(IDED5_MARK, PSA11_PSA10_FN1, PTD5_FN),
+       PINMUX_DATA(SDHI0D3_PTD_MARK, PSA11_PSA10_FN2, PTD5_FN),
+       PINMUX_DATA(IDED4_MARK, PSA11_PSA10_FN1, PTD4_FN),
+       PINMUX_DATA(SDHI0D2_PTD_MARK, PSA11_PSA10_FN2, PTD4_FN),
+       PINMUX_DATA(IDED3_MARK, PSA11_PSA10_FN1, PTD3_FN),
+       PINMUX_DATA(SDHI0D1_PTD_MARK, PSA11_PSA10_FN2, PTD3_FN),
+       PINMUX_DATA(IDED2_MARK, PSA11_PSA10_FN1, PTD2_FN),
+       PINMUX_DATA(SDHI0D0_PTD_MARK, PSA11_PSA10_FN2, PTD2_FN),
+       PINMUX_DATA(IDED1_MARK, PSA11_PSA10_FN1, PTD1_FN),
+       PINMUX_DATA(SDHI0CMD_PTD_MARK, PSA11_PSA10_FN2, PTD1_FN),
+       PINMUX_DATA(IDED0_MARK, PSA11_PSA10_FN1, PTD0_FN),
+       PINMUX_DATA(SDHI0CLK_PTD_MARK, PSA11_PSA10_FN2, PTD0_FN),
+
+       /* PTE FN */
+       PINMUX_DATA(DIRECTION_MARK, PSA11_PSA10_FN1, PTE5_FN),
+       PINMUX_DATA(SCIF5_PTE_SCK_MARK, PSA11_PSA10_FN2, PTE5_FN),
+       PINMUX_DATA(EXBUF_ENB_MARK, PSA11_PSA10_FN1, PTE4_FN),
+       PINMUX_DATA(SCIF5_PTE_RXD_MARK, PSA11_PSA10_FN2, PTE4_FN),
+       PINMUX_DATA(IDERST_MARK, PSA11_PSA10_FN1, PTE3_FN),
+       PINMUX_DATA(SCIF5_PTE_TXD_MARK, PSA11_PSA10_FN2, PTE3_FN),
+       PINMUX_DATA(IODACK_MARK, PSA11_PSA10_FN1, PTE2_FN),
+       PINMUX_DATA(SCIF4_PTE_SCK_MARK, PSA11_PSA10_FN2, PTE2_FN),
+       PINMUX_DATA(IODREQ_MARK, PSA11_PSA10_FN1, PTE1_FN),
+       PINMUX_DATA(SCIF4_PTE_RXD_MARK, PSA11_PSA10_FN2, PTE1_FN),
+       PINMUX_DATA(IDEIORDY_MARK, PSA11_PSA10_FN1, PTE0_FN),
+       PINMUX_DATA(SCIF4_PTE_TXD_MARK, PSA11_PSA10_FN2, PTE0_FN),
+
+       /* PTF FN */
+       PINMUX_DATA(IDEINT_MARK, PTF7_FN),
+       PINMUX_DATA(IDEIOWR_MARK, PSA5_PSA4_FN1, PTF6_FN),
+       PINMUX_DATA(MSIOF0_PTF_SS2_MARK, PSA5_PSA4_FN2, PTF6_FN),
+       PINMUX_DATA(MSIOF0_PTF_RSYNC_MARK, PSA5_PSA4_FN3, PTF6_FN),
+       PINMUX_DATA(IDEIORD_MARK, PSA5_PSA4_FN1, PTF5_FN),
+       PINMUX_DATA(MSIOF0_PTF_SS1_MARK, PSA5_PSA4_FN2, PTF5_FN),
+       PINMUX_DATA(MSIOF0_PTF_RSCK_MARK, PSA5_PSA4_FN3, PTF5_FN),
+       PINMUX_DATA(IDECS1_MARK, PSA11_PSA10_FN1, PTF4_FN),
+       PINMUX_DATA(MSIOF0_PTF_TSYNC_MARK, PSA11_PSA10_FN2, PTF4_FN),
+       PINMUX_DATA(IDECS0_MARK, PSA11_PSA10_FN1, PTF3_FN),
+       PINMUX_DATA(MSIOF0_PTF_TSCK_MARK, PSA11_PSA10_FN2, PTF3_FN),
+       PINMUX_DATA(IDEA2_MARK, PSA11_PSA10_FN1, PTF2_FN),
+       PINMUX_DATA(MSIOF0_PTF_RXD_MARK, PSA11_PSA10_FN2, PTF2_FN),
+       PINMUX_DATA(IDEA1_MARK, PSA11_PSA10_FN1, PTF1_FN),
+       PINMUX_DATA(MSIOF0_PTF_TXD_MARK, PSA11_PSA10_FN2, PTF1_FN),
+       PINMUX_DATA(IDEA0_MARK, PSA11_PSA10_FN1, PTF0_FN),
+       PINMUX_DATA(MSIOF0_PTF_MCK_MARK, PSA11_PSA10_FN2, PTF0_FN),
+
+       /* PTG FN */
+       PINMUX_DATA(AUDCK_MARK, PTG5_FN),
+       PINMUX_DATA(AUDSYNC_MARK, PTG4_FN),
+       PINMUX_DATA(AUDATA3_MARK, PSA3_PSA2_FN1, PTG3_FN),
+       PINMUX_DATA(TPUTO3_MARK, PSA3_PSA2_FN2, PTG3_FN),
+       PINMUX_DATA(AUDATA2_MARK, PSA3_PSA2_FN1, PTG2_FN),
+       PINMUX_DATA(TPUTO2_MARK, PSA3_PSA2_FN2, PTG2_FN),
+       PINMUX_DATA(AUDATA1_MARK, PSA3_PSA2_FN1, PTG1_FN),
+       PINMUX_DATA(TPUTO1_MARK, PSA3_PSA2_FN2, PTG1_FN),
+       PINMUX_DATA(AUDATA0_MARK, PSA3_PSA2_FN1, PTG0_FN),
+       PINMUX_DATA(TPUTO0_MARK, PSA3_PSA2_FN2, PTG0_FN),
+
+       /* PTG FN */
+       PINMUX_DATA(LCDVCPWC_MARK, PTH7_FN),
+       PINMUX_DATA(LCDRD_MARK, PSB15_PSB14_FN1, PTH6_FN),
+       PINMUX_DATA(DV_CLKI_MARK, PSB15_PSB14_FN2, PTH6_FN),
+       PINMUX_DATA(LCDVSYN_MARK, PSB15_PSB14_FN1, PTH5_FN),
+       PINMUX_DATA(DV_CLK_MARK, PSB15_PSB14_FN2, PTH5_FN),
+       PINMUX_DATA(LCDDISP_MARK, PSB13_PSB12_LCDC_RGB, PTH4_FN),
+       PINMUX_DATA(LCDRS_MARK, PSB13_PSB12_LCDC_SYS, PTH4_FN),
+       PINMUX_DATA(LCDHSYN_MARK, PSB13_PSB12_LCDC_RGB, PTH3_FN),
+       PINMUX_DATA(LCDCS_MARK, PSB13_PSB12_LCDC_SYS, PTH3_FN),
+       PINMUX_DATA(LCDDON_MARK, PTH2_FN),
+       PINMUX_DATA(LCDDCK_MARK, PSB13_PSB12_LCDC_RGB, PTH1_FN),
+       PINMUX_DATA(LCDWR_MARK, PSB13_PSB12_LCDC_SYS, PTH1_FN),
+       PINMUX_DATA(LCDVEPWC_MARK, PTH0_FN),
+
+       /* PTJ FN */
+       PINMUX_DATA(STATUS0_MARK, PTJ7_FN),
+       PINMUX_DATA(PDSTATUS_MARK, PTJ5_FN),
+       PINMUX_DATA(A25_MARK, PTJ3_FN),
+       PINMUX_DATA(A24_MARK, PTJ2_FN),
+       PINMUX_DATA(A23_MARK, PTJ1_FN),
+       PINMUX_DATA(A22_MARK, PTJ0_FN),
+
+       /* PTK FN */
+       PINMUX_DATA(SIUAFCK_MARK, PTK7_FN),
+       PINMUX_DATA(SIUAILR_MARK, PSB9_PSB8_FN1, PTK6_FN),
+       PINMUX_DATA(MSIOF1_SS2_MARK, PSB9_PSB8_FN2, PTK6_FN),
+       PINMUX_DATA(MSIOF1_RSYNC_MARK, PSB9_PSB8_FN3, PTK6_FN),
+       PINMUX_DATA(SIUAIBT_MARK, PSB9_PSB8_FN1, PTK5_FN),
+       PINMUX_DATA(MSIOF1_SS1_MARK, PSB9_PSB8_FN2, PTK5_FN),
+       PINMUX_DATA(MSIOF1_RSCK_MARK, PSB9_PSB8_FN3, PTK5_FN),
+       PINMUX_DATA(SIUAISLD_MARK, PSB7_PSB6_FN1, PTK4_FN),
+       PINMUX_DATA(MSIOF1_RXD_MARK, PSB7_PSB6_FN2, PTK4_FN),
+       PINMUX_DATA(SIUAOLR_MARK, PSB7_PSB6_FN1, PTK3_FN),
+       PINMUX_DATA(MSIOF1_TSYNC_MARK, PSB7_PSB6_FN2, PTK3_FN),
+       PINMUX_DATA(SIUAOBT_MARK, PSB7_PSB6_FN1, PTK2_FN),
+       PINMUX_DATA(MSIOF1_TSCK_MARK, PSB7_PSB6_FN2, PTK2_FN),
+       PINMUX_DATA(SIUAOSLD_MARK, PSB7_PSB6_FN1, PTK1_FN),
+       PINMUX_DATA(MSIOF1_RXD_MARK, PSB7_PSB6_FN2, PTK1_FN),
+       PINMUX_DATA(SIUAMCK_MARK, PSB7_PSB6_FN1, PTK0_FN),
+       PINMUX_DATA(MSIOF1_MCK_MARK, PSB7_PSB6_FN2, PTK0_FN),
+
+       /* PTL FN */
+       PINMUX_DATA(LCDD15_MARK, PSB5_PSB4_FN1, PTL7_FN),
+       PINMUX_DATA(DV_D15_MARK, PSB5_PSB4_FN2, PTL7_FN),
+       PINMUX_DATA(LCDD14_MARK, PSB5_PSB4_FN1, PTL6_FN),
+       PINMUX_DATA(DV_D14_MARK, PSB5_PSB4_FN2, PTL6_FN),
+       PINMUX_DATA(LCDD13_MARK, PSB5_PSB4_FN1, PTL5_FN),
+       PINMUX_DATA(DV_D13_MARK, PSB5_PSB4_FN2, PTL5_FN),
+       PINMUX_DATA(LCDD12_MARK, PSB5_PSB4_FN1, PTL4_FN),
+       PINMUX_DATA(DV_D12_MARK, PSB5_PSB4_FN2, PTL4_FN),
+       PINMUX_DATA(LCDD11_MARK, PSB5_PSB4_FN1, PTL3_FN),
+       PINMUX_DATA(DV_D11_MARK, PSB5_PSB4_FN2, PTL3_FN),
+       PINMUX_DATA(LCDD10_MARK, PSB5_PSB4_FN1, PTL2_FN),
+       PINMUX_DATA(DV_D10_MARK, PSB5_PSB4_FN2, PTL2_FN),
+       PINMUX_DATA(LCDD9_MARK, PSB5_PSB4_FN1, PTL1_FN),
+       PINMUX_DATA(DV_D9_MARK, PSB5_PSB4_FN2, PTL1_FN),
+       PINMUX_DATA(LCDD8_MARK, PSB5_PSB4_FN1, PTL0_FN),
+       PINMUX_DATA(DV_D8_MARK, PSB5_PSB4_FN2, PTL0_FN),
+
+       /* PTM FN */
+       PINMUX_DATA(LCDD7_MARK, PSB5_PSB4_FN1, PTM7_FN),
+       PINMUX_DATA(DV_D7_MARK, PSB5_PSB4_FN2, PTM7_FN),
+       PINMUX_DATA(LCDD6_MARK, PSB5_PSB4_FN1, PTM6_FN),
+       PINMUX_DATA(DV_D6_MARK, PSB5_PSB4_FN2, PTM6_FN),
+       PINMUX_DATA(LCDD5_MARK, PSB5_PSB4_FN1, PTM5_FN),
+       PINMUX_DATA(DV_D5_MARK, PSB5_PSB4_FN2, PTM5_FN),
+       PINMUX_DATA(LCDD4_MARK, PSB5_PSB4_FN1, PTM4_FN),
+       PINMUX_DATA(DV_D4_MARK, PSB5_PSB4_FN2, PTM4_FN),
+       PINMUX_DATA(LCDD3_MARK, PSB5_PSB4_FN1, PTM3_FN),
+       PINMUX_DATA(DV_D3_MARK, PSB5_PSB4_FN2, PTM3_FN),
+       PINMUX_DATA(LCDD2_MARK, PSB5_PSB4_FN1, PTM2_FN),
+       PINMUX_DATA(DV_D2_MARK, PSB5_PSB4_FN2, PTM2_FN),
+       PINMUX_DATA(LCDD1_MARK, PSB5_PSB4_FN1, PTM1_FN),
+       PINMUX_DATA(DV_D1_MARK, PSB5_PSB4_FN2, PTM1_FN),
+       PINMUX_DATA(LCDD0_MARK, PSB5_PSB4_FN1, PTM0_FN),
+       PINMUX_DATA(DV_D0_MARK, PSB5_PSB4_FN2, PTM0_FN),
+
+       /* PTN FN */
+       PINMUX_DATA(LCDD23_MARK, PSB3_PSB2_FN1, PTN7_FN),
+       PINMUX_DATA(SCIF5_PTN_SCK_MARK, PSB3_PSB2_FN2, PTN7_FN),
+       PINMUX_DATA(LCDD22_MARK, PSB3_PSB2_FN1, PTN6_FN),
+       PINMUX_DATA(SCIF5_PTN_RXD_MARK, PSB3_PSB2_FN2, PTN6_FN),
+       PINMUX_DATA(LCDD21_MARK, PSB3_PSB2_FN1, PTN5_FN),
+       PINMUX_DATA(SCIF5_PTN_TXD_MARK, PSB3_PSB2_FN2, PTN5_FN),
+       PINMUX_DATA(LCDD20_MARK, PSB3_PSB2_FN1, PTN4_FN),
+       PINMUX_DATA(SCIF4_PTN_SCK_MARK, PSB3_PSB2_FN2, PTN4_FN),
+       PINMUX_DATA(LCDD19_MARK, PSB3_PSB2_FN1, PTN3_FN),
+       PINMUX_DATA(SCIF4_PTN_RXD_MARK, PSB3_PSB2_FN2, PTN3_FN),
+       PINMUX_DATA(LCDD18_MARK, PSB3_PSB2_FN1, PTN2_FN),
+       PINMUX_DATA(SCIF4_PTN_TXD_MARK, PSB3_PSB2_FN2, PTN2_FN),
+       PINMUX_DATA(LCDD17_MARK, PSB5_PSB4_FN1, PTN1_FN),
+       PINMUX_DATA(DV_VSYNC_MARK, PSB5_PSB4_FN2, PTN1_FN),
+       PINMUX_DATA(LCDD16_MARK, PSB5_PSB4_FN1, PTN0_FN),
+       PINMUX_DATA(DV_HSYNC_MARK, PSB5_PSB4_FN2, PTN0_FN),
+
+       /* PTQ FN */
+       PINMUX_DATA(AN3_MARK, PTQ3_FN),
+       PINMUX_DATA(AN2_MARK, PTQ2_FN),
+       PINMUX_DATA(AN1_MARK, PTQ1_FN),
+       PINMUX_DATA(AN0_MARK, PTQ0_FN),
+
+       /* PTR FN */
+       PINMUX_DATA(CS6B_CE1B_MARK, PTR7_FN),
+       PINMUX_DATA(CS6A_CE2B_MARK, PTR6_FN),
+       PINMUX_DATA(CS5B_CE1A_MARK, PTR5_FN),
+       PINMUX_DATA(CS5A_CE2A_MARK, PTR4_FN),
+       PINMUX_DATA(IOIS16_MARK, PSA13_PSA12_FN1, PTR3_FN),
+       PINMUX_DATA(LCDLCLK_PTR_MARK, PSA13_PSA12_FN2, PTR3_FN),
+       PINMUX_DATA(WAIT_MARK, PTR2_FN),
+       PINMUX_DATA(WE3_ICIOWR_MARK, PTR1_FN),
+       PINMUX_DATA(WE2_ICIORD_MARK, PTR0_FN),
+
+       /* PTS FN */
+       PINMUX_DATA(SCIF1_PTS_SCK_MARK, PSC15_PSC14_FN1, PTS7_FN),
+       PINMUX_DATA(SDHI0CD_PTS_MARK, PSC15_PSC14_FN2, PTS7_FN),
+       PINMUX_DATA(SCIF1_PTS_RXD_MARK, PSC15_PSC14_FN1, PTS6_FN),
+       PINMUX_DATA(SDHI0WP_PTS_MARK, PSC15_PSC14_FN2, PTS6_FN),
+       PINMUX_DATA(SCIF1_PTS_TXD_MARK, PSC15_PSC14_FN1, PTS5_FN),
+       PINMUX_DATA(SDHI0D3_PTS_MARK, PSC15_PSC14_FN2, PTS5_FN),
+       PINMUX_DATA(SCIF3_PTS_CTS_MARK, PSC15_PSC14_FN1, PTS4_FN),
+       PINMUX_DATA(SDHI0D2_PTS_MARK, PSC15_PSC14_FN2, PTS4_FN),
+       PINMUX_DATA(SCIF3_PTS_RTS_MARK, PSC15_PSC14_FN1, PTS3_FN),
+       PINMUX_DATA(SDHI0D1_PTS_MARK, PSC15_PSC14_FN2, PTS3_FN),
+       PINMUX_DATA(SCIF3_PTS_SCK_MARK, PSC15_PSC14_FN1, PTS2_FN),
+       PINMUX_DATA(SDHI0D0_PTS_MARK, PSC15_PSC14_FN2, PTS2_FN),
+       PINMUX_DATA(SCIF3_PTS_RXD_MARK, PSC15_PSC14_FN1, PTS1_FN),
+       PINMUX_DATA(SDHI0CMD_PTS_MARK, PSC15_PSC14_FN2, PTS1_FN),
+       PINMUX_DATA(SCIF3_PTS_TXD_MARK, PSC15_PSC14_FN1, PTS0_FN),
+       PINMUX_DATA(SDHI0CLK_PTS_MARK, PSC15_PSC14_FN2, PTS0_FN),
+
+       /* PTT FN */
+       PINMUX_DATA(SCIF0_PTT_SCK_MARK, PSC13_PSC12_FN1, PTT5_FN),
+       PINMUX_DATA(MSIOF0_PTT_TSCK_MARK, PSC13_PSC12_FN2, PTT5_FN),
+       PINMUX_DATA(SCIF0_PTT_RXD_MARK, PSC13_PSC12_FN1, PTT4_FN),
+       PINMUX_DATA(MSIOF0_PTT_RXD_MARK, PSC13_PSC12_FN2, PTT4_FN),
+       PINMUX_DATA(SCIF0_PTT_TXD_MARK, PSC13_PSC12_FN1, PTT3_FN),
+       PINMUX_DATA(MSIOF0_PTT_TXD_MARK, PSC13_PSC12_FN2, PTT3_FN),
+       PINMUX_DATA(SCIF2_PTT_SCK_MARK, PSC11_PSC10_FN1, PTT2_FN),
+       PINMUX_DATA(MSIOF0_PTT_TSYNC_MARK, PSC11_PSC10_FN2, PTT2_FN),
+       PINMUX_DATA(SCIF2_PTT_RXD_MARK, PSC11_PSC10_FN1, PTT1_FN),
+       PINMUX_DATA(MSIOF0_PTT_SS1_MARK, PSC11_PSC10_FN2, PTT1_FN),
+       PINMUX_DATA(MSIOF0_PTT_RSCK_MARK, PSC11_PSC10_FN3, PTT1_FN),
+       PINMUX_DATA(SCIF2_PTT_TXD_MARK, PSC11_PSC10_FN1, PTT0_FN),
+       PINMUX_DATA(MSIOF0_PTT_SS2_MARK, PSC11_PSC10_FN2, PTT0_FN),
+       PINMUX_DATA(MSIOF0_PTT_RSYNC_MARK, PSC11_PSC10_FN3, PTT0_FN),
+
+       /* PTU FN */
+       PINMUX_DATA(FCDE_MARK, PSC9_PSC8_FN1, PTU5_FN),
+       PINMUX_DATA(SCIF0_PTU_SCK_MARK, PSC9_PSC8_FN2, PTU5_FN),
+       PINMUX_DATA(FSC_MARK, PSC9_PSC8_FN1, PTU4_FN),
+       PINMUX_DATA(SCIF0_PTU_RXD_MARK, PSC9_PSC8_FN2, PTU4_FN),
+       PINMUX_DATA(FWE_MARK, PSC9_PSC8_FN1, PTU3_FN),
+       PINMUX_DATA(SCIF0_PTU_TXD_MARK, PSC9_PSC8_FN2, PTU3_FN),
+       PINMUX_DATA(FOE_MARK, PSC7_PSC6_FN1, PTU2_FN),
+       PINMUX_DATA(SCIF2_PTU_SCK_MARK, PSC7_PSC6_FN2, PTU2_FN),
+       PINMUX_DATA(VIO_VD2_MARK, PSC7_PSC6_FN3, PTU2_FN),
+       PINMUX_DATA(FRB_MARK, PSC7_PSC6_FN1, PTU1_FN),
+       PINMUX_DATA(SCIF2_PTU_RXD_MARK, PSC7_PSC6_FN2, PTU1_FN),
+       PINMUX_DATA(VIO_CLK2_MARK, PSC7_PSC6_FN3, PTU1_FN),
+       PINMUX_DATA(FCE_MARK, PSC7_PSC6_FN1, PTU0_FN),
+       PINMUX_DATA(SCIF2_PTU_TXD_MARK, PSC7_PSC6_FN2, PTU0_FN),
+       PINMUX_DATA(VIO_HD2_MARK, PSC7_PSC6_FN3, PTU0_FN),
+
+       /* PTV FN */
+       PINMUX_DATA(NAF7_MARK, PSC7_PSC6_FN1, PTV7_FN),
+       PINMUX_DATA(SCIF1_PTV_SCK_MARK, PSC7_PSC6_FN2, PTV7_FN),
+       PINMUX_DATA(VIO_D15_MARK, PSC7_PSC6_FN3, PTV7_FN),
+       PINMUX_DATA(NAF6_MARK, PSC7_PSC6_FN1, PTV6_FN),
+       PINMUX_DATA(SCIF1_PTV_RXD_MARK, PSC7_PSC6_FN2, PTV6_FN),
+       PINMUX_DATA(VIO_D14_MARK, PSC7_PSC6_FN3, PTV6_FN),
+       PINMUX_DATA(NAF5_MARK, PSC7_PSC6_FN1, PTV5_FN),
+       PINMUX_DATA(SCIF1_PTV_TXD_MARK, PSC7_PSC6_FN2, PTV5_FN),
+       PINMUX_DATA(VIO_D13_MARK, PSC7_PSC6_FN3, PTV5_FN),
+       PINMUX_DATA(NAF4_MARK, PSC7_PSC6_FN1, PTV4_FN),
+       PINMUX_DATA(SCIF3_PTV_CTS_MARK, PSC7_PSC6_FN2, PTV4_FN),
+       PINMUX_DATA(VIO_D12_MARK, PSC7_PSC6_FN3, PTV4_FN),
+       PINMUX_DATA(NAF3_MARK, PSC7_PSC6_FN1, PTV3_FN),
+       PINMUX_DATA(SCIF3_PTV_RTS_MARK, PSC7_PSC6_FN2, PTV3_FN),
+       PINMUX_DATA(VIO_D11_MARK, PSC7_PSC6_FN3, PTV3_FN),
+       PINMUX_DATA(NAF2_MARK, PSC7_PSC6_FN1, PTV2_FN),
+       PINMUX_DATA(SCIF3_PTV_SCK_MARK, PSC7_PSC6_FN2, PTV2_FN),
+       PINMUX_DATA(VIO_D10_MARK, PSC7_PSC6_FN3, PTV2_FN),
+       PINMUX_DATA(NAF1_MARK, PSC7_PSC6_FN1, PTV1_FN),
+       PINMUX_DATA(SCIF3_PTV_RXD_MARK, PSC7_PSC6_FN2, PTV1_FN),
+       PINMUX_DATA(VIO_D9_MARK, PSC7_PSC6_FN3, PTV1_FN),
+       PINMUX_DATA(NAF0_MARK, PSC7_PSC6_FN1, PTV0_FN),
+       PINMUX_DATA(SCIF3_PTV_TXD_MARK, PSC7_PSC6_FN2, PTV0_FN),
+       PINMUX_DATA(VIO_D8_MARK, PSC7_PSC6_FN3, PTV0_FN),
+
+       /* PTW FN */
+       PINMUX_DATA(IRQ7_MARK, PTW7_FN),
+       PINMUX_DATA(IRQ6_MARK, PTW6_FN),
+       PINMUX_DATA(IRQ5_MARK, PTW5_FN),
+       PINMUX_DATA(IRQ4_MARK, PSD15_PSD14_FN1, PTW4_FN),
+       PINMUX_DATA(LCDLCLK_PTW_MARK, PSD15_PSD14_FN2, PTW4_FN),
+       PINMUX_DATA(IRQ3_MARK, PSD13_PSD12_FN1, PTW3_FN),
+       PINMUX_DATA(ADTRG_MARK, PSD13_PSD12_FN2, PTW3_FN),
+       PINMUX_DATA(IRQ2_MARK, PSD11_PSD10_FN1, PTW2_FN),
+       PINMUX_DATA(BS_MARK, PSD11_PSD10_FN2, PTW2_FN),
+       PINMUX_DATA(VIO_CKO_MARK, PSD11_PSD10_FN3, PTW2_FN),
+       PINMUX_DATA(IRQ1_MARK, PSD9_PSD8_FN1, PTW1_FN),
+       PINMUX_DATA(SIUAISPD_MARK, PSD9_PSD8_FN2, PTW1_FN),
+       PINMUX_DATA(IRQ0_MARK, PSD7_PSD6_FN1, PTW0_FN),
+       PINMUX_DATA(SIUAOSPD_MARK, PSD7_PSD6_FN2, PTW0_FN),
+
+       /* PTX FN */
+       PINMUX_DATA(DACK1_MARK, PTX7_FN),
+       PINMUX_DATA(DREQ1_MARK, PSD3_PSD2_FN1, PTX6_FN),
+       PINMUX_DATA(MSIOF0_PTX_MCK_MARK, PSD3_PSD2_FN2, PTX6_FN),
+       PINMUX_DATA(DACK1_MARK, PTX5_FN),
+       PINMUX_DATA(IRDA_OUT_MARK, PSD5_PSD4_FN2, PTX5_FN),
+       PINMUX_DATA(DREQ1_MARK, PTX4_FN),
+       PINMUX_DATA(IRDA_IN_MARK, PSD5_PSD4_FN2, PTX4_FN),
+       PINMUX_DATA(TS0_SDAT_MARK, PTX3_FN),
+       PINMUX_DATA(TS0_SCK_MARK, PTX2_FN),
+       PINMUX_DATA(TS0_SDEN_MARK, PTX1_FN),
+       PINMUX_DATA(TS0_SPSYNC_MARK, PTX0_FN),
+
+       /* PTY FN */
+       PINMUX_DATA(VIO_D7_MARK, PTY7_FN),
+       PINMUX_DATA(VIO_D6_MARK, PTY6_FN),
+       PINMUX_DATA(VIO_D5_MARK, PTY5_FN),
+       PINMUX_DATA(VIO_D4_MARK, PTY4_FN),
+       PINMUX_DATA(VIO_D3_MARK, PTY3_FN),
+       PINMUX_DATA(VIO_D2_MARK, PTY2_FN),
+       PINMUX_DATA(VIO_D1_MARK, PTY1_FN),
+       PINMUX_DATA(VIO_D0_MARK, PTY0_FN),
+
+       /* PTZ FN */
+       PINMUX_DATA(SIUBOBT_MARK, PTZ7_FN),
+       PINMUX_DATA(SIUBOLR_MARK, PTZ6_FN),
+       PINMUX_DATA(SIUBOSLD_MARK, PTZ5_FN),
+       PINMUX_DATA(SIUBMCK_MARK, PTZ4_FN),
+       PINMUX_DATA(VIO_FLD_MARK, PSD1_PSD0_FN1, PTZ3_FN),
+       PINMUX_DATA(SIUBFCK_MARK, PSD1_PSD0_FN2, PTZ3_FN),
+       PINMUX_DATA(VIO_HD1_MARK, PSD1_PSD0_FN1, PTZ2_FN),
+       PINMUX_DATA(SIUBILR_MARK, PSD1_PSD0_FN2, PTZ2_FN),
+       PINMUX_DATA(VIO_VD1_MARK, PSD1_PSD0_FN1, PTZ1_FN),
+       PINMUX_DATA(SIUBIBT_MARK, PSD1_PSD0_FN2, PTZ1_FN),
+       PINMUX_DATA(VIO_CLK1_MARK, PSD1_PSD0_FN1, PTZ0_FN),
+       PINMUX_DATA(SIUBISLD_MARK, PSD1_PSD0_FN2, PTZ0_FN),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* PTA */
+       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
+       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
+       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
+       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
+       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
+       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
+       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
+       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
+
+       /* PTB */
+       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
+       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
+       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
+       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
+       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
+       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
+       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
+       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
+
+       /* PTC */
+       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
+       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
+       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
+       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
+       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
+       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
+       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
+       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
+
+       /* PTD */
+       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
+       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
+       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
+       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
+       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
+       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
+       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
+       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
+
+       /* PTE */
+       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
+       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
+       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
+       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
+       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
+       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
+
+       /* PTF */
+       PINMUX_GPIO(GPIO_PTF7, PTF7_DATA),
+       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
+       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
+       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
+       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
+       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
+       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
+       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
+
+       /* PTG */
+       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
+       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
+       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
+       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
+       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
+       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
+
+       /* PTH */
+       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
+       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
+       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
+       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
+       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
+       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
+       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
+       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
+
+       /* PTJ */
+       PINMUX_GPIO(GPIO_PTJ7, PTJ7_DATA),
+       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
+       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
+       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
+       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
+       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
+
+       /* PTK */
+       PINMUX_GPIO(GPIO_PTK7, PTK7_DATA),
+       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
+       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
+       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
+       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
+       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
+       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
+       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
+
+       /* PTL */
+       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
+       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
+       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
+       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
+       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
+       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
+       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
+       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
+
+       /* PTM */
+       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
+       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
+       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
+       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
+       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
+       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
+       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
+       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
+
+       /* PTN */
+       PINMUX_GPIO(GPIO_PTN7, PTN7_DATA),
+       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
+       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
+       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
+       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
+       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
+       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
+       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
+
+       /* PTQ */
+       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
+       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
+       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
+       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
+
+       /* PTR */
+       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
+       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
+       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
+       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
+       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
+       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
+       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
+       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
+
+       /* PTS */
+       PINMUX_GPIO(GPIO_PTS7, PTS7_DATA),
+       PINMUX_GPIO(GPIO_PTS6, PTS6_DATA),
+       PINMUX_GPIO(GPIO_PTS5, PTS5_DATA),
+       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
+       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
+       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
+       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
+       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
+
+       /* PTT */
+       PINMUX_GPIO(GPIO_PTT5, PTT5_DATA),
+       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
+       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
+       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
+       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
+       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
+
+       /* PTU */
+       PINMUX_GPIO(GPIO_PTU5, PTU5_DATA),
+       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
+       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
+       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
+       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
+       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
+
+       /* PTV */
+       PINMUX_GPIO(GPIO_PTV7, PTV7_DATA),
+       PINMUX_GPIO(GPIO_PTV6, PTV6_DATA),
+       PINMUX_GPIO(GPIO_PTV5, PTV5_DATA),
+       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
+       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
+       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
+       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
+       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
+
+       /* PTW */
+       PINMUX_GPIO(GPIO_PTW7, PTW7_DATA),
+       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
+       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
+       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
+       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
+       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
+       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
+       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
+
+       /* PTX */
+       PINMUX_GPIO(GPIO_PTX7, PTX7_DATA),
+       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
+       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
+       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
+       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
+       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
+       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
+       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
+
+       /* PTY */
+       PINMUX_GPIO(GPIO_PTY7, PTY7_DATA),
+       PINMUX_GPIO(GPIO_PTY6, PTY6_DATA),
+       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
+       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
+       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
+       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
+       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
+       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
+
+       /* PTZ */
+       PINMUX_GPIO(GPIO_PTZ7, PTZ7_DATA),
+       PINMUX_GPIO(GPIO_PTZ6, PTZ6_DATA),
+       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
+       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
+       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
+       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
+       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
+       PINMUX_GPIO(GPIO_PTZ0, PTZ0_DATA),
+
+       /* SCIF0 */
+       PINMUX_GPIO(GPIO_FN_SCIF0_PTT_TXD, SCIF0_PTT_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_PTT_RXD, SCIF0_PTT_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_PTT_SCK, SCIF0_PTT_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_PTU_TXD, SCIF0_PTU_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_PTU_RXD, SCIF0_PTU_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_PTU_SCK, SCIF0_PTU_SCK_MARK),
+
+       /* SCIF1 */
+       PINMUX_GPIO(GPIO_FN_SCIF1_PTS_TXD, SCIF1_PTS_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_PTS_RXD, SCIF1_PTS_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_PTS_SCK, SCIF1_PTS_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_PTV_TXD, SCIF1_PTV_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_PTV_RXD, SCIF1_PTV_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_PTV_SCK, SCIF1_PTV_SCK_MARK),
+
+       /* SCIF2 */
+       PINMUX_GPIO(GPIO_FN_SCIF2_PTT_TXD, SCIF2_PTT_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_PTT_RXD, SCIF2_PTT_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_PTT_SCK, SCIF2_PTT_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_PTU_TXD, SCIF2_PTU_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_PTU_RXD, SCIF2_PTU_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_PTU_SCK, SCIF2_PTU_SCK_MARK),
+
+       /* SCIF3 */
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_TXD, SCIF3_PTS_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_RXD, SCIF3_PTS_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_SCK, SCIF3_PTS_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_RTS, SCIF3_PTS_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTS_CTS, SCIF3_PTS_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_TXD, SCIF3_PTV_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_RXD, SCIF3_PTV_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_SCK, SCIF3_PTV_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_RTS, SCIF3_PTV_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_PTV_CTS, SCIF3_PTV_CTS_MARK),
+
+       /* SCIF4 */
+       PINMUX_GPIO(GPIO_FN_SCIF4_PTE_TXD, SCIF4_PTE_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_PTE_RXD, SCIF4_PTE_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_PTE_SCK, SCIF4_PTE_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_PTN_TXD, SCIF4_PTN_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_PTN_RXD, SCIF4_PTN_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_PTN_SCK, SCIF4_PTN_SCK_MARK),
+
+       /* SCIF5 */
+       PINMUX_GPIO(GPIO_FN_SCIF5_PTE_TXD, SCIF5_PTE_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_PTE_RXD, SCIF5_PTE_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_PTE_SCK, SCIF5_PTE_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_PTN_TXD, SCIF5_PTN_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_PTN_RXD, SCIF5_PTN_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_PTN_SCK, SCIF5_PTN_SCK_MARK),
+
+       /* CEU */
+       PINMUX_GPIO(GPIO_FN_VIO_D15, VIO_D15_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D14, VIO_D14_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D13, VIO_D13_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D12, VIO_D12_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D11, VIO_D11_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D10, VIO_D10_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D9, VIO_D9_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D8, VIO_D8_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D7, VIO_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D6, VIO_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D5, VIO_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D4, VIO_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D3, VIO_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D2, VIO_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D1, VIO_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_D0, VIO_D0_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_CLK1, VIO_CLK1_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_VD1, VIO_VD1_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_HD1, VIO_HD1_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_FLD, VIO_FLD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_CKO, VIO_CKO_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_VD2, VIO_VD2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_HD2, VIO_HD2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO_CLK2, VIO_CLK2_MARK),
+
+       /* LCDC */
+       PINMUX_GPIO(GPIO_FN_LCDD23, LCDD23_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD22, LCDD22_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD21, LCDD21_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD20, LCDD20_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD19, LCDD19_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD18, LCDD18_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD17, LCDD17_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD16, LCDD16_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD15, LCDD15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD14, LCDD14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD13, LCDD13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD12, LCDD12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD11, LCDD11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD10, LCDD10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD9, LCDD9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD8, LCDD8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD7, LCDD7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD6, LCDD6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD5, LCDD5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD4, LCDD4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD3, LCDD3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD2, LCDD2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD1, LCDD1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD0, LCDD0_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDLCLK_PTR, LCDLCLK_PTR_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDLCLK_PTW, LCDLCLK_PTW_MARK),
+       /* Main LCD */
+       PINMUX_GPIO(GPIO_FN_LCDDON, LCDDON_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVCPWC, LCDVCPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVEPWC, LCDVEPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVSYN, LCDVSYN_MARK),
+       /* Main LCD - RGB Mode */
+       PINMUX_GPIO(GPIO_FN_LCDDCK, LCDDCK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDHSYN, LCDHSYN_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDDISP, LCDDISP_MARK),
+       /* Main LCD - SYS Mode */
+       PINMUX_GPIO(GPIO_FN_LCDRS, LCDRS_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDCS, LCDCS_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDWR, LCDWR_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDRD, LCDRD_MARK),
+
+       /* IRQ */
+       PINMUX_GPIO(GPIO_FN_IRQ0, IRQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1, IRQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2, IRQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3, IRQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6, IRQ6_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ7, IRQ7_MARK),
+
+       /* AUD */
+       PINMUX_GPIO(GPIO_FN_AUDCK, AUDCK_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
+
+       /* SDHI0 (PTD) */
+       PINMUX_GPIO(GPIO_FN_SDHI0CD_PTD, SDHI0CD_PTD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0WP_PTD, SDHI0WP_PTD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D3_PTD, SDHI0D3_PTD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D2_PTD, SDHI0D2_PTD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D1_PTD, SDHI0D1_PTD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D0_PTD, SDHI0D0_PTD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0CMD_PTD, SDHI0CMD_PTD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0CLK_PTD, SDHI0CLK_PTD_MARK),
+
+       /* SDHI0 (PTS) */
+       PINMUX_GPIO(GPIO_FN_SDHI0CD_PTS, SDHI0CD_PTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0WP_PTS, SDHI0WP_PTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D3_PTS, SDHI0D3_PTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D2_PTS, SDHI0D2_PTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D1_PTS, SDHI0D1_PTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D0_PTS, SDHI0D0_PTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0CMD_PTS, SDHI0CMD_PTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0CLK_PTS, SDHI0CLK_PTS_MARK),
+
+       /* SDHI1 */
+       PINMUX_GPIO(GPIO_FN_SDHI1CD, SDHI1CD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1WP, SDHI1WP_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D3, SDHI1D3_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D2, SDHI1D2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D1, SDHI1D1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D0, SDHI1D0_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1CMD, SDHI1CMD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1CLK, SDHI1CLK_MARK),
+
+       /* SIUA */
+       PINMUX_GPIO(GPIO_FN_SIUAFCK, SIUAFCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAILR, SIUAILR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAIBT, SIUAIBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAISLD, SIUAISLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAOLR, SIUAOLR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAOBT, SIUAOBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAOSLD, SIUAOSLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAMCK, SIUAMCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAISPD, SIUAISPD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUAOSPD, SIUAOSPD_MARK),
+
+       /* SIUB */
+       PINMUX_GPIO(GPIO_FN_SIUBFCK, SIUBFCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBILR, SIUBILR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBIBT, SIUBIBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBISLD, SIUBISLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBOLR, SIUBOLR_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBOBT, SIUBOBT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBOSLD, SIUBOSLD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIUBMCK, SIUBMCK_MARK),
+
+       /* IRDA */
+       PINMUX_GPIO(GPIO_FN_IRDA_IN, IRDA_IN_MARK),
+       PINMUX_GPIO(GPIO_FN_IRDA_OUT, IRDA_OUT_MARK),
+
+       /* VOU */
+       PINMUX_GPIO(GPIO_FN_DV_CLKI, DV_CLKI_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_CLK, DV_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_HSYNC, DV_HSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_VSYNC, DV_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D15, DV_D15_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D14, DV_D14_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D13, DV_D13_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D12, DV_D12_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D11, DV_D11_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D10, DV_D10_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D9, DV_D9_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D8, DV_D8_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D7, DV_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D6, DV_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D5, DV_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D4, DV_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D3, DV_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D2, DV_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D1, DV_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D0, DV_D0_MARK),
+
+       /* KEYSC */
+       PINMUX_GPIO(GPIO_FN_KEYIN0, KEYIN0_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN1, KEYIN1_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN2, KEYIN2_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN3, KEYIN3_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN4, KEYIN4_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT0, KEYOUT0_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT1, KEYOUT1_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT2, KEYOUT2_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT3, KEYOUT3_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT4_IN6, KEYOUT4_IN6_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT5_IN5, KEYOUT5_IN5_MARK),
+
+       /* MSIOF0 (PTF) */
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_TXD, MSIOF0_PTF_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_RXD, MSIOF0_PTF_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_MCK, MSIOF0_PTF_MCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_TSYNC, MSIOF0_PTF_TSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_TSCK, MSIOF0_PTF_TSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_RSYNC, MSIOF0_PTF_RSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_RSCK, MSIOF0_PTF_RSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_SS1, MSIOF0_PTF_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTF_SS2, MSIOF0_PTF_SS2_MARK),
+
+       /* MSIOF0 (PTT+PTX) */
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_TXD, MSIOF0_PTT_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_RXD, MSIOF0_PTT_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTX_MCK, MSIOF0_PTX_MCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_TSYNC, MSIOF0_PTT_TSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_TSCK, MSIOF0_PTT_TSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_RSYNC, MSIOF0_PTT_RSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_RSCK, MSIOF0_PTT_RSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_SS1, MSIOF0_PTT_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_PTT_SS2, MSIOF0_PTT_SS2_MARK),
+
+       /* MSIOF1 */
+       PINMUX_GPIO(GPIO_FN_MSIOF1_TXD, MSIOF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_RXD, MSIOF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_MCK, MSIOF1_MCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_TSYNC, MSIOF1_TSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_TSCK, MSIOF1_TSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_RSYNC, MSIOF1_RSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_RSCK, MSIOF1_RSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_SS1, MSIOF1_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_SS2, MSIOF1_SS2_MARK),
+
+       /* TSIF */
+       PINMUX_GPIO(GPIO_FN_TS0_SDAT, TS0_SDAT_MARK),
+       PINMUX_GPIO(GPIO_FN_TS0_SCK, TS0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_TS0_SDEN, TS0_SDEN_MARK),
+       PINMUX_GPIO(GPIO_FN_TS0_SPSYNC, TS0_SPSYNC_MARK),
+
+       /* FLCTL */
+       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF7, NAF7_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF6, NAF6_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF5, NAF5_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF4, NAF4_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF3, NAF3_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF2, NAF2_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF1, NAF1_MARK),
+       PINMUX_GPIO(GPIO_FN_NAF0, NAF0_MARK),
+       PINMUX_GPIO(GPIO_FN_FCDE, FCDE_MARK),
+       PINMUX_GPIO(GPIO_FN_FOE, FOE_MARK),
+       PINMUX_GPIO(GPIO_FN_FSC, FSC_MARK),
+       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
+       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
+
+       /* DMAC */
+       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
+
+       /* ADC */
+       PINMUX_GPIO(GPIO_FN_AN3, AN3_MARK),
+       PINMUX_GPIO(GPIO_FN_AN2, AN2_MARK),
+       PINMUX_GPIO(GPIO_FN_AN1, AN1_MARK),
+       PINMUX_GPIO(GPIO_FN_AN0, AN0_MARK),
+       PINMUX_GPIO(GPIO_FN_ADTRG, ADTRG_MARK),
+
+       /* CPG */
+       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
+       PINMUX_GPIO(GPIO_FN_PDSTATUS, PDSTATUS_MARK),
+
+       /* TPU */
+       PINMUX_GPIO(GPIO_FN_TPUTO0, TPUTO0_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTO1, TPUTO1_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTO2, TPUTO2_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTO3, TPUTO3_MARK),
+
+       /* BSC */
+       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
+       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
+       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
+       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
+       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
+       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
+       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
+       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
+       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
+       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
+       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
+       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
+       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
+       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
+       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
+       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_WAIT, WAIT_MARK),
+       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
+       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
+       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6B_CE1B, CS6B_CE1B_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6A_CE2B, CS6A_CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5B_CE1A, CS5B_CE1A_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5A_CE2A, CS5A_CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_WE3_ICIOWR, WE3_ICIOWR_MARK),
+       PINMUX_GPIO(GPIO_FN_WE2_ICIORD, WE2_ICIORD_MARK),
+
+       /* ATAPI */
+       PINMUX_GPIO(GPIO_FN_IDED15, IDED15_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED14, IDED14_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED13, IDED13_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED12, IDED12_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED11, IDED11_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED10, IDED10_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED9, IDED9_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED8, IDED8_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED7, IDED7_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED6, IDED6_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED5, IDED5_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED4, IDED4_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED3, IDED3_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED2, IDED2_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED1, IDED1_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED0, IDED0_MARK),
+       PINMUX_GPIO(GPIO_FN_DIRECTION, DIRECTION_MARK),
+       PINMUX_GPIO(GPIO_FN_EXBUF_ENB, EXBUF_ENB_MARK),
+       PINMUX_GPIO(GPIO_FN_IDERST, IDERST_MARK),
+       PINMUX_GPIO(GPIO_FN_IODACK, IODACK_MARK),
+       PINMUX_GPIO(GPIO_FN_IODREQ, IODREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEIORDY, IDEIORDY_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEINT, IDEINT_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEIOWR, IDEIOWR_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEIORD, IDEIORD_MARK),
+       PINMUX_GPIO(GPIO_FN_IDECS1, IDECS1_MARK),
+       PINMUX_GPIO(GPIO_FN_IDECS0, IDECS0_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEA2, IDEA2_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEA1, IDEA1_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEA0, IDEA0_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
+               PTA7_FN, PTA7_OUT, 0, PTA7_IN,
+               PTA6_FN, PTA6_OUT, 0, PTA6_IN,
+               PTA5_FN, PTA5_OUT, 0, PTA5_IN,
+               PTA4_FN, PTA4_OUT, PTA4_IN_PU, PTA4_IN,
+               PTA3_FN, PTA3_OUT, PTA3_IN_PU, PTA3_IN,
+               PTA2_FN, PTA2_OUT, PTA2_IN_PU, PTA2_IN,
+               PTA1_FN, PTA1_OUT, PTA1_IN_PU, PTA1_IN,
+               PTA0_FN, PTA0_OUT, PTA0_IN_PU, PTA0_IN }
+       },
+       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
+               PTB7_FN, PTB7_OUT, 0, PTB7_IN,
+               PTB6_FN, PTB6_OUT, 0, PTB6_IN,
+               PTB5_FN, PTB5_OUT, 0, PTB5_IN,
+               PTB4_FN, PTB4_OUT, 0, PTB4_IN,
+               PTB3_FN, PTB3_OUT, 0, PTB3_IN,
+               PTB2_FN, PTB2_OUT, PTB2_IN_PU, PTB2_IN,
+               PTB1_FN, PTB1_OUT, PTB1_IN_PU, PTB1_IN,
+               PTB0_FN, PTB0_OUT, 0, PTB0_IN }
+       },
+       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
+               PTC7_FN, PTC7_OUT, 0, PTC7_IN,
+               PTC6_FN, PTC6_OUT, 0, PTC6_IN,
+               PTC5_FN, PTC5_OUT, 0, PTC5_IN,
+               PTC4_FN, PTC4_OUT, 0, PTC4_IN,
+               PTC3_FN, PTC3_OUT, 0, PTC3_IN,
+               PTC2_FN, PTC2_OUT, 0, PTC2_IN,
+               PTC1_FN, PTC1_OUT, 0, PTC1_IN,
+               PTC0_FN, PTC0_OUT, 0, PTC0_IN }
+       },
+       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
+               PTD7_FN, PTD7_OUT, 0, PTD7_IN,
+               PTD6_FN, PTD6_OUT, 0, PTD6_IN,
+               PTD5_FN, PTD5_OUT, 0, PTD5_IN,
+               PTD4_FN, PTD4_OUT, 0, PTD4_IN,
+               PTD3_FN, PTD3_OUT, 0, PTD3_IN,
+               PTD2_FN, PTD2_OUT, 0, PTD2_IN,
+               PTD1_FN, PTD1_OUT, 0, PTD1_IN,
+               PTD0_FN, PTD0_OUT, 0, PTD0_IN }
+       },
+       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTE5_FN, PTE5_OUT, 0, PTE5_IN,
+               PTE4_FN, PTE4_OUT, 0, PTE4_IN,
+               PTE3_FN, PTE3_OUT, 0, PTE3_IN,
+               PTE2_FN, PTE2_OUT, 0, PTE2_IN,
+               PTE1_FN, PTE1_OUT, 0, PTE1_IN,
+               PTE0_FN, PTE0_OUT, 0, PTE0_IN }
+       },
+       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
+               PTF7_FN, PTF7_OUT, 0, PTF7_IN,
+               PTF6_FN, PTF6_OUT, 0, PTF6_IN,
+               PTF5_FN, PTF5_OUT, 0, PTF5_IN,
+               PTF4_FN, PTF4_OUT, 0, PTF4_IN,
+               PTF3_FN, PTF3_OUT, 0, PTF3_IN,
+               PTF2_FN, PTF2_OUT, 0, PTF2_IN,
+               PTF1_FN, PTF1_OUT, 0, PTF1_IN,
+               PTF0_FN, PTF0_OUT, 0, PTF0_IN }
+       },
+       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTG5_FN, PTG5_OUT, 0, 0,
+               PTG4_FN, PTG4_OUT, 0, 0,
+               PTG3_FN, PTG3_OUT, 0, 0,
+               PTG2_FN, PTG2_OUT, 0, 0,
+               PTG1_FN, PTG1_OUT, 0, 0,
+               PTG0_FN, PTG0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
+               PTH7_FN, PTH7_OUT, 0, PTH7_IN,
+               PTH6_FN, PTH6_OUT, 0, PTH6_IN,
+               PTH5_FN, PTH5_OUT, 0, PTH5_IN,
+               PTH4_FN, PTH4_OUT, 0, PTH4_IN,
+               PTH3_FN, PTH3_OUT, 0, PTH3_IN,
+               PTH2_FN, PTH2_OUT, 0, PTH2_IN,
+               PTH1_FN, PTH1_OUT, 0, PTH1_IN,
+               PTH0_FN, PTH0_OUT, 0, PTH0_IN }
+       },
+       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
+               PTJ7_FN, PTJ7_OUT, 0, 0,
+               0, 0, 0, 0,
+               PTJ5_FN, PTJ5_OUT, 0, 0,
+               0, 0, 0, 0,
+               PTJ3_FN, PTJ3_OUT, 0, PTJ3_IN,
+               PTJ2_FN, PTJ2_OUT, 0, PTJ2_IN,
+               PTJ1_FN, PTJ1_OUT, 0, PTJ1_IN,
+               PTJ0_FN, PTJ0_OUT, 0, PTJ0_IN }
+       },
+       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
+               PTK7_FN, PTK7_OUT, 0, PTK7_IN,
+               PTK6_FN, PTK6_OUT, 0, PTK6_IN,
+               PTK5_FN, PTK5_OUT, 0, PTK5_IN,
+               PTK4_FN, PTK4_OUT, 0, PTK4_IN,
+               PTK3_FN, PTK3_OUT, 0, PTK3_IN,
+               PTK2_FN, PTK2_OUT, 0, PTK2_IN,
+               PTK1_FN, PTK1_OUT, 0, PTK1_IN,
+               PTK0_FN, PTK0_OUT, 0, PTK0_IN }
+       },
+       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
+               PTL7_FN, PTL7_OUT, 0, PTL7_IN,
+               PTL6_FN, PTL6_OUT, 0, PTL6_IN,
+               PTL5_FN, PTL5_OUT, 0, PTL5_IN,
+               PTL4_FN, PTL4_OUT, 0, PTL4_IN,
+               PTL3_FN, PTL3_OUT, 0, PTL3_IN,
+               PTL2_FN, PTL2_OUT, 0, PTL2_IN,
+               PTL1_FN, PTL1_OUT, 0, PTL1_IN,
+               PTL0_FN, PTL0_OUT, 0, PTL0_IN }
+       },
+       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
+               PTM7_FN, PTM7_OUT, 0, PTM7_IN,
+               PTM6_FN, PTM6_OUT, 0, PTM6_IN,
+               PTM5_FN, PTM5_OUT, 0, PTM5_IN,
+               PTM4_FN, PTM4_OUT, 0, PTM4_IN,
+               PTM3_FN, PTM3_OUT, 0, PTM3_IN,
+               PTM2_FN, PTM2_OUT, 0, PTM2_IN,
+               PTM1_FN, PTM1_OUT, 0, PTM1_IN,
+               PTM0_FN, PTM0_OUT, 0, PTM0_IN }
+       },
+       { PINMUX_CFG_REG("PNCR", 0xa4050118, 16, 2) {
+               PTN7_FN, PTN7_OUT, 0, PTN7_IN,
+               PTN6_FN, PTN6_OUT, 0, PTN6_IN,
+               PTN5_FN, PTN5_OUT, 0, PTN5_IN,
+               PTN4_FN, PTN4_OUT, 0, PTN4_IN,
+               PTN3_FN, PTN3_OUT, 0, PTN3_IN,
+               PTN2_FN, PTN2_OUT, 0, PTN2_IN,
+               PTN1_FN, PTN1_OUT, 0, PTN1_IN,
+               PTN0_FN, PTN0_OUT, 0, PTN0_IN }
+       },
+       { PINMUX_CFG_REG("PQCR", 0xa405011a, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTQ3_FN, 0, 0, PTQ3_IN,
+               PTQ2_FN, 0, 0, PTQ2_IN,
+               PTQ1_FN, 0, 0, PTQ1_IN,
+               PTQ0_FN, 0, 0, PTQ0_IN }
+       },
+       { PINMUX_CFG_REG("PRCR", 0xa405011c, 16, 2) {
+               PTR7_FN, PTR7_OUT, 0, PTR7_IN,
+               PTR6_FN, PTR6_OUT, 0, PTR6_IN,
+               PTR5_FN, PTR5_OUT, 0, PTR5_IN,
+               PTR4_FN, PTR4_OUT, 0, PTR4_IN,
+               PTR3_FN, 0, 0, PTR3_IN,
+               PTR2_FN, 0, PTR2_IN_PU, PTR2_IN,
+               PTR1_FN, PTR1_OUT, 0, PTR1_IN,
+               PTR0_FN, PTR0_OUT, 0, PTR0_IN }
+       },
+       { PINMUX_CFG_REG("PSCR", 0xa405011e, 16, 2) {
+               PTS7_FN, PTS7_OUT, 0, PTS7_IN,
+               PTS6_FN, PTS6_OUT, 0, PTS6_IN,
+               PTS5_FN, PTS5_OUT, 0, PTS5_IN,
+               PTS4_FN, PTS4_OUT, 0, PTS4_IN,
+               PTS3_FN, PTS3_OUT, 0, PTS3_IN,
+               PTS2_FN, PTS2_OUT, 0, PTS2_IN,
+               PTS1_FN, PTS1_OUT, 0, PTS1_IN,
+               PTS0_FN, PTS0_OUT, 0, PTS0_IN }
+       },
+       { PINMUX_CFG_REG("PTCR", 0xa4050140, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTT5_FN, PTT5_OUT, 0, PTT5_IN,
+               PTT4_FN, PTT4_OUT, 0, PTT4_IN,
+               PTT3_FN, PTT3_OUT, 0, PTT3_IN,
+               PTT2_FN, PTT2_OUT, 0, PTT2_IN,
+               PTT1_FN, PTT1_OUT, 0, PTT1_IN,
+               PTT0_FN, PTT0_OUT, 0, PTT0_IN }
+       },
+       { PINMUX_CFG_REG("PUCR", 0xa4050142, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTU5_FN, PTU5_OUT, 0, PTU5_IN,
+               PTU4_FN, PTU4_OUT, 0, PTU4_IN,
+               PTU3_FN, PTU3_OUT, 0, PTU3_IN,
+               PTU2_FN, PTU2_OUT, 0, PTU2_IN,
+               PTU1_FN, PTU1_OUT, 0, PTU1_IN,
+               PTU0_FN, PTU0_OUT, 0, PTU0_IN }
+       },
+       { PINMUX_CFG_REG("PVCR", 0xa4050144, 16, 2) {
+               PTV7_FN, PTV7_OUT, 0, PTV7_IN,
+               PTV6_FN, PTV6_OUT, 0, PTV6_IN,
+               PTV5_FN, PTV5_OUT, 0, PTV5_IN,
+               PTV4_FN, PTV4_OUT, 0, PTV4_IN,
+               PTV3_FN, PTV3_OUT, 0, PTV3_IN,
+               PTV2_FN, PTV2_OUT, 0, PTV2_IN,
+               PTV1_FN, PTV1_OUT, 0, PTV1_IN,
+               PTV0_FN, PTV0_OUT, 0, PTV0_IN }
+       },
+       { PINMUX_CFG_REG("PWCR", 0xa4050146, 16, 2) {
+               PTW7_FN, PTW7_OUT, 0, PTW7_IN,
+               PTW6_FN, PTW6_OUT, 0, PTW6_IN,
+               PTW5_FN, PTW5_OUT, 0, PTW5_IN,
+               PTW4_FN, PTW4_OUT, 0, PTW4_IN,
+               PTW3_FN, PTW3_OUT, 0, PTW3_IN,
+               PTW2_FN, PTW2_OUT, 0, PTW2_IN,
+               PTW1_FN, PTW1_OUT, 0, PTW1_IN,
+               PTW0_FN, PTW0_OUT, 0, PTW0_IN }
+       },
+       { PINMUX_CFG_REG("PXCR", 0xa4050148, 16, 2) {
+               PTX7_FN, PTX7_OUT, 0, PTX7_IN,
+               PTX6_FN, PTX6_OUT, 0, PTX6_IN,
+               PTX5_FN, PTX5_OUT, 0, PTX5_IN,
+               PTX4_FN, PTX4_OUT, 0, PTX4_IN,
+               PTX3_FN, PTX3_OUT, 0, PTX3_IN,
+               PTX2_FN, PTX2_OUT, 0, PTX2_IN,
+               PTX1_FN, PTX1_OUT, 0, PTX1_IN,
+               PTX0_FN, PTX0_OUT, 0, PTX0_IN }
+       },
+       { PINMUX_CFG_REG("PYCR", 0xa405014a, 16, 2) {
+               PTY7_FN, PTY7_OUT, 0, PTY7_IN,
+               PTY6_FN, PTY6_OUT, 0, PTY6_IN,
+               PTY5_FN, PTY5_OUT, 0, PTY5_IN,
+               PTY4_FN, PTY4_OUT, 0, PTY4_IN,
+               PTY3_FN, PTY3_OUT, 0, PTY3_IN,
+               PTY2_FN, PTY2_OUT, 0, PTY2_IN,
+               PTY1_FN, PTY1_OUT, 0, PTY1_IN,
+               PTY0_FN, PTY0_OUT, 0, PTY0_IN }
+       },
+       { PINMUX_CFG_REG("PZCR", 0xa405014c, 16, 2) {
+               PTZ7_FN, PTZ7_OUT, 0, PTZ7_IN,
+               PTZ6_FN, PTZ6_OUT, 0, PTZ6_IN,
+               PTZ5_FN, PTZ5_OUT, 0, PTZ5_IN,
+               PTZ4_FN, PTZ4_OUT, 0, PTZ4_IN,
+               PTZ3_FN, PTZ3_OUT, 0, PTZ3_IN,
+               PTZ2_FN, PTZ2_OUT, 0, PTZ2_IN,
+               PTZ1_FN, PTZ1_OUT, 0, PTZ1_IN,
+               PTZ0_FN, PTZ0_OUT, 0, PTZ0_IN }
+       },
+       { PINMUX_CFG_REG("PSELA", 0xa405014e, 16, 2) {
+               PSA15_PSA14_FN1, PSA15_PSA14_FN2, 0, 0,
+               PSA13_PSA12_FN1, PSA13_PSA12_FN2, 0, 0,
+               PSA11_PSA10_FN1, PSA11_PSA10_FN2, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PSA5_PSA4_FN1, PSA5_PSA4_FN2, PSA5_PSA4_FN3, 0,
+               PSA3_PSA2_FN1, PSA3_PSA2_FN2, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PSELB", 0xa4050150, 16, 2) {
+               PSB15_PSB14_FN1, PSB15_PSB14_FN2, 0, 0,
+               PSB13_PSB12_LCDC_RGB, PSB13_PSB12_LCDC_SYS, 0, 0,
+               0, 0, 0, 0,
+               PSB9_PSB8_FN1, PSB9_PSB8_FN2, PSB9_PSB8_FN3, 0,
+               PSB7_PSB6_FN1, PSB7_PSB6_FN2, 0, 0,
+               PSB5_PSB4_FN1, PSB5_PSB4_FN2, 0, 0,
+               PSB3_PSB2_FN1, PSB3_PSB2_FN2, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PSELC", 0xa4050152, 16, 2) {
+               PSC15_PSC14_FN1, PSC15_PSC14_FN2, 0, 0,
+               PSC13_PSC12_FN1, PSC13_PSC12_FN2, 0, 0,
+               PSC11_PSC10_FN1, PSC11_PSC10_FN2, PSC11_PSC10_FN3, 0,
+               PSC9_PSC8_FN1, PSC9_PSC8_FN2, 0, 0,
+               PSC7_PSC6_FN1, PSC7_PSC6_FN2, PSC7_PSC6_FN3, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PSELD", 0xa4050154, 16, 2) {
+               PSD15_PSD14_FN1, PSD15_PSD14_FN2, 0, 0,
+               PSD13_PSD12_FN1, PSD13_PSD12_FN2, 0, 0,
+               PSD11_PSD10_FN1, PSD11_PSD10_FN2, PSD11_PSD10_FN3, 0,
+               PSD9_PSD8_FN1, PSD9_PSD8_FN2, 0, 0,
+               PSD7_PSD6_FN1, PSD7_PSD6_FN2, 0, 0,
+               PSD5_PSD4_FN1, PSD5_PSD4_FN2, 0, 0,
+               PSD3_PSD2_FN1, PSD3_PSD2_FN2, 0, 0,
+               PSD1_PSD0_FN1, PSD1_PSD0_FN2, 0, 0 }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR", 0xa4050120, 8) {
+               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR", 0xa4050122, 8) {
+               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDR", 0xa4050124, 8) {
+               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
+               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDR", 0xa4050128, 8) {
+               0, 0, PTE5_DATA, PTE4_DATA,
+               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
+       },
+       { PINMUX_DATA_REG("PFDR", 0xa405012a, 8) {
+               PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR", 0xa405012c, 8) {
+               0, 0, PTG5_DATA, PTG4_DATA,
+               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
+       },
+       { PINMUX_DATA_REG("PHDR", 0xa405012e, 8) {
+               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR", 0xa4050130, 8) {
+               PTJ7_DATA, 0, PTJ5_DATA, 0,
+               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
+       },
+       { PINMUX_DATA_REG("PKDR", 0xa4050132, 8) {
+               PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
+               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
+       },
+       { PINMUX_DATA_REG("PLDR", 0xa4050134, 8) {
+               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
+       },
+       { PINMUX_DATA_REG("PMDR", 0xa4050136, 8) {
+               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
+       },
+       { PINMUX_DATA_REG("PNDR", 0xa4050138, 8) {
+               PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
+               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
+       },
+       { PINMUX_DATA_REG("PQDR", 0xa405013a, 8) {
+               0, 0, 0, 0,
+               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
+       },
+       { PINMUX_DATA_REG("PRDR", 0xa405013c, 8) {
+               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
+       },
+       { PINMUX_DATA_REG("PSDR", 0xa405013e, 8) {
+               PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
+               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
+       },
+       { PINMUX_DATA_REG("PTDR", 0xa4050160, 8) {
+               0, 0, PTT5_DATA, PTT4_DATA,
+               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
+       },
+       { PINMUX_DATA_REG("PUDR", 0xa4050162, 8) {
+               0, 0, PTU5_DATA, PTU4_DATA,
+               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
+       },
+       { PINMUX_DATA_REG("PVDR", 0xa4050164, 8) {
+               PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
+               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
+       },
+       { PINMUX_DATA_REG("PWDR", 0xa4050166, 8) {
+               PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
+               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
+       },
+       { PINMUX_DATA_REG("PXDR", 0xa4050168, 8) {
+               PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
+               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
+       },
+       { PINMUX_DATA_REG("PYDR", 0xa405016a, 8) {
+               PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
+               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
+       },
+       { PINMUX_DATA_REG("PZDR", 0xa405016c, 8) {
+               PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
+               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7723_pinmux_info = {
+       .name = "sh7723_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PTA7,
+       .last_gpio = GPIO_FN_IDEA0,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7724.c b/drivers/pinctrl/sh-pfc/pfc-sh7724.c
new file mode 100644 (file)
index 0000000..233fbf7
--- /dev/null
@@ -0,0 +1,2225 @@
+/*
+ * SH7724 Pinmux
+ *
+ * Copyright (C) 2009 Renesas Solutions Corp.
+ *
+ * Kuninori Morimoto <morimoto.kuninori@renesas.com>
+ *
+ * Based on SH7723 Pinmux
+ *  Copyright (C) 2008  Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <cpu/sh7724.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
+       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
+       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
+       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
+       PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
+       PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
+       PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
+                             PTG5_DATA, PTG4_DATA,
+       PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
+       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
+       PTJ7_DATA, PTJ6_DATA, PTJ5_DATA,
+       PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
+       PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
+       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
+       PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
+       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
+       PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
+       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
+       PTQ7_DATA, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
+       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
+       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
+                  PTS6_DATA, PTS5_DATA, PTS4_DATA,
+       PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
+       PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
+       PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
+       PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
+       PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
+       PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
+       PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
+       PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
+       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
+       PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
+       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
+       PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
+       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
+       PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
+       PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
+       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
+       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
+       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
+       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
+       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
+       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
+       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
+       PTE7_IN, PTE6_IN, PTE5_IN, PTE4_IN,
+       PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
+       PTF7_IN, PTF6_IN, PTF5_IN, PTF4_IN,
+       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
+       PTH7_IN, PTH6_IN, PTH5_IN, PTH4_IN,
+       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
+       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
+       PTK7_IN, PTK6_IN, PTK5_IN, PTK4_IN,
+       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
+       PTL7_IN, PTL6_IN, PTL5_IN, PTL4_IN,
+       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
+       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
+       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
+       PTN7_IN, PTN6_IN, PTN5_IN, PTN4_IN,
+       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
+       PTQ7_IN, PTQ6_IN, PTQ5_IN, PTQ4_IN,
+       PTQ3_IN, PTQ2_IN, PTQ1_IN, PTQ0_IN,
+       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
+       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
+                PTS6_IN, PTS5_IN, PTS4_IN,
+       PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
+       PTT7_IN, PTT6_IN, PTT5_IN, PTT4_IN,
+       PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
+       PTU7_IN, PTU6_IN, PTU5_IN, PTU4_IN,
+       PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
+       PTV7_IN, PTV6_IN, PTV5_IN, PTV4_IN,
+       PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
+       PTW7_IN, PTW6_IN, PTW5_IN, PTW4_IN,
+       PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
+       PTX7_IN, PTX6_IN, PTX5_IN, PTX4_IN,
+       PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
+       PTY7_IN, PTY6_IN, PTY5_IN, PTY4_IN,
+       PTY3_IN, PTY2_IN, PTY1_IN, PTY0_IN,
+       PTZ7_IN, PTZ6_IN, PTZ5_IN, PTZ4_IN,
+       PTZ3_IN, PTZ2_IN, PTZ1_IN, PTZ0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PTA7_IN_PU, PTA6_IN_PU, PTA5_IN_PU, PTA4_IN_PU,
+       PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
+       PTB7_IN_PU, PTB6_IN_PU, PTB5_IN_PU, PTB4_IN_PU,
+       PTB3_IN_PU, PTB2_IN_PU, PTB1_IN_PU, PTB0_IN_PU,
+       PTC7_IN_PU, PTC6_IN_PU, PTC5_IN_PU, PTC4_IN_PU,
+       PTC3_IN_PU, PTC2_IN_PU, PTC1_IN_PU, PTC0_IN_PU,
+       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
+       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU, PTD0_IN_PU,
+       PTE7_IN_PU, PTE6_IN_PU, PTE5_IN_PU, PTE4_IN_PU,
+       PTE3_IN_PU, PTE2_IN_PU, PTE1_IN_PU, PTE0_IN_PU,
+       PTF7_IN_PU, PTF6_IN_PU, PTF5_IN_PU, PTF4_IN_PU,
+       PTF3_IN_PU, PTF2_IN_PU, PTF1_IN_PU, PTF0_IN_PU,
+       PTH7_IN_PU, PTH6_IN_PU, PTH5_IN_PU, PTH4_IN_PU,
+       PTH3_IN_PU, PTH2_IN_PU, PTH1_IN_PU, PTH0_IN_PU,
+       PTJ3_IN_PU, PTJ2_IN_PU, PTJ1_IN_PU, PTJ0_IN_PU,
+       PTK7_IN_PU, PTK6_IN_PU, PTK5_IN_PU, PTK4_IN_PU,
+       PTK3_IN_PU, PTK2_IN_PU, PTK1_IN_PU, PTK0_IN_PU,
+       PTL7_IN_PU, PTL6_IN_PU, PTL5_IN_PU, PTL4_IN_PU,
+       PTL3_IN_PU, PTL2_IN_PU, PTL1_IN_PU, PTL0_IN_PU,
+       PTM7_IN_PU, PTM6_IN_PU, PTM5_IN_PU, PTM4_IN_PU,
+       PTM3_IN_PU, PTM2_IN_PU, PTM1_IN_PU, PTM0_IN_PU,
+       PTN7_IN_PU, PTN6_IN_PU, PTN5_IN_PU, PTN4_IN_PU,
+       PTN3_IN_PU, PTN2_IN_PU, PTN1_IN_PU, PTN0_IN_PU,
+       PTQ7_IN_PU, PTQ6_IN_PU, PTQ5_IN_PU, PTQ4_IN_PU,
+       PTQ3_IN_PU, PTQ2_IN_PU, PTQ1_IN_PU, PTQ0_IN_PU,
+       PTR7_IN_PU, PTR6_IN_PU, PTR5_IN_PU, PTR4_IN_PU,
+       PTR3_IN_PU, PTR2_IN_PU, PTR1_IN_PU, PTR0_IN_PU,
+                   PTS6_IN_PU, PTS5_IN_PU, PTS4_IN_PU,
+       PTS3_IN_PU, PTS2_IN_PU, PTS1_IN_PU, PTS0_IN_PU,
+       PTT7_IN_PU, PTT6_IN_PU, PTT5_IN_PU, PTT4_IN_PU,
+       PTT3_IN_PU, PTT2_IN_PU, PTT1_IN_PU, PTT0_IN_PU,
+       PTU7_IN_PU, PTU6_IN_PU, PTU5_IN_PU, PTU4_IN_PU,
+       PTU3_IN_PU, PTU2_IN_PU, PTU1_IN_PU, PTU0_IN_PU,
+       PTV7_IN_PU, PTV6_IN_PU, PTV5_IN_PU, PTV4_IN_PU,
+       PTV3_IN_PU, PTV2_IN_PU, PTV1_IN_PU, PTV0_IN_PU,
+       PTW7_IN_PU, PTW6_IN_PU, PTW5_IN_PU, PTW4_IN_PU,
+       PTW3_IN_PU, PTW2_IN_PU, PTW1_IN_PU, PTW0_IN_PU,
+       PTX7_IN_PU, PTX6_IN_PU, PTX5_IN_PU, PTX4_IN_PU,
+       PTX3_IN_PU, PTX2_IN_PU, PTX1_IN_PU, PTX0_IN_PU,
+       PTY7_IN_PU, PTY6_IN_PU, PTY5_IN_PU, PTY4_IN_PU,
+       PTY3_IN_PU, PTY2_IN_PU, PTY1_IN_PU, PTY0_IN_PU,
+       PTZ7_IN_PU, PTZ6_IN_PU, PTZ5_IN_PU, PTZ4_IN_PU,
+       PTZ3_IN_PU, PTZ2_IN_PU, PTZ1_IN_PU, PTZ0_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
+       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
+       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
+       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
+       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
+       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
+       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
+       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
+       PTE7_OUT, PTE6_OUT, PTE5_OUT, PTE4_OUT,
+       PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
+       PTF7_OUT, PTF6_OUT, PTF5_OUT, PTF4_OUT,
+       PTF3_OUT, PTF2_OUT, PTF1_OUT, PTF0_OUT,
+                           PTG5_OUT, PTG4_OUT,
+       PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
+       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
+       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
+       PTJ7_OUT, PTJ6_OUT, PTJ5_OUT,
+       PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
+       PTK7_OUT, PTK6_OUT, PTK5_OUT, PTK4_OUT,
+       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
+       PTL7_OUT, PTL6_OUT, PTL5_OUT, PTL4_OUT,
+       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
+       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
+       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
+       PTN7_OUT, PTN6_OUT, PTN5_OUT, PTN4_OUT,
+       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT,
+       PTQ7_OUT, PTQ6_OUT, PTQ5_OUT, PTQ4_OUT,
+       PTQ3_OUT, PTQ2_OUT, PTQ1_OUT, PTQ0_OUT,
+       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
+                           PTR1_OUT, PTR0_OUT,
+                 PTS6_OUT, PTS5_OUT, PTS4_OUT,
+       PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
+       PTT7_OUT, PTT6_OUT, PTT5_OUT, PTT4_OUT,
+       PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
+       PTU7_OUT, PTU6_OUT, PTU5_OUT, PTU4_OUT,
+       PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
+       PTV7_OUT, PTV6_OUT, PTV5_OUT, PTV4_OUT,
+       PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
+       PTW7_OUT, PTW6_OUT, PTW5_OUT, PTW4_OUT,
+       PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
+       PTX7_OUT, PTX6_OUT, PTX5_OUT, PTX4_OUT,
+       PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
+       PTY7_OUT, PTY6_OUT, PTY5_OUT, PTY4_OUT,
+       PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
+       PTZ7_OUT, PTZ6_OUT, PTZ5_OUT, PTZ4_OUT,
+       PTZ3_OUT, PTZ2_OUT, PTZ1_OUT, PTZ0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
+       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
+       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
+       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
+       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
+       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
+       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
+       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
+       PTE7_FN, PTE6_FN, PTE5_FN, PTE4_FN,
+       PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
+       PTF7_FN, PTF6_FN, PTF5_FN, PTF4_FN,
+       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
+                         PTG5_FN, PTG4_FN,
+       PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
+       PTH7_FN, PTH6_FN, PTH5_FN, PTH4_FN,
+       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
+       PTJ7_FN, PTJ6_FN, PTJ5_FN,
+       PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
+       PTK7_FN, PTK6_FN, PTK5_FN, PTK4_FN,
+       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
+       PTL7_FN, PTL6_FN, PTL5_FN, PTL4_FN,
+       PTL3_FN, PTL2_FN, PTL1_FN, PTL0_FN,
+       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
+       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
+       PTN7_FN, PTN6_FN, PTN5_FN, PTN4_FN,
+       PTN3_FN, PTN2_FN, PTN1_FN, PTN0_FN,
+       PTQ7_FN, PTQ6_FN, PTQ5_FN, PTQ4_FN,
+       PTQ3_FN, PTQ2_FN, PTQ1_FN, PTQ0_FN,
+       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
+       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
+                PTS6_FN, PTS5_FN, PTS4_FN,
+       PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
+       PTT7_FN, PTT6_FN, PTT5_FN, PTT4_FN,
+       PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
+       PTU7_FN, PTU6_FN, PTU5_FN, PTU4_FN,
+       PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
+       PTV7_FN, PTV6_FN, PTV5_FN, PTV4_FN,
+       PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
+       PTW7_FN, PTW6_FN, PTW5_FN, PTW4_FN,
+       PTW3_FN, PTW2_FN, PTW1_FN, PTW0_FN,
+       PTX7_FN, PTX6_FN, PTX5_FN, PTX4_FN,
+       PTX3_FN, PTX2_FN, PTX1_FN, PTX0_FN,
+       PTY7_FN, PTY6_FN, PTY5_FN, PTY4_FN,
+       PTY3_FN, PTY2_FN, PTY1_FN, PTY0_FN,
+       PTZ7_FN, PTZ6_FN, PTZ5_FN, PTZ4_FN,
+       PTZ3_FN, PTZ2_FN, PTZ1_FN, PTZ0_FN,
+
+
+       PSA15_0, PSA15_1,
+       PSA14_0, PSA14_1,
+       PSA13_0, PSA13_1,
+       PSA12_0, PSA12_1,
+       PSA10_0, PSA10_1,
+       PSA9_0,  PSA9_1,
+       PSA8_0,  PSA8_1,
+       PSA7_0,  PSA7_1,
+       PSA6_0,  PSA6_1,
+       PSA5_0,  PSA5_1,
+       PSA3_0,  PSA3_1,
+       PSA2_0,  PSA2_1,
+       PSA1_0,  PSA1_1,
+       PSA0_0,  PSA0_1,
+
+       PSB14_0, PSB14_1,
+       PSB13_0, PSB13_1,
+       PSB12_0, PSB12_1,
+       PSB11_0, PSB11_1,
+       PSB10_0, PSB10_1,
+       PSB9_0,  PSB9_1,
+       PSB8_0,  PSB8_1,
+       PSB7_0,  PSB7_1,
+       PSB6_0,  PSB6_1,
+       PSB5_0,  PSB5_1,
+       PSB4_0,  PSB4_1,
+       PSB3_0,  PSB3_1,
+       PSB2_0,  PSB2_1,
+       PSB1_0,  PSB1_1,
+       PSB0_0,  PSB0_1,
+
+       PSC15_0, PSC15_1,
+       PSC14_0, PSC14_1,
+       PSC13_0, PSC13_1,
+       PSC12_0, PSC12_1,
+       PSC11_0, PSC11_1,
+       PSC10_0, PSC10_1,
+       PSC9_0,  PSC9_1,
+       PSC8_0,  PSC8_1,
+       PSC7_0,  PSC7_1,
+       PSC6_0,  PSC6_1,
+       PSC5_0,  PSC5_1,
+       PSC4_0,  PSC4_1,
+       PSC2_0,  PSC2_1,
+       PSC1_0,  PSC1_1,
+       PSC0_0,  PSC0_1,
+
+       PSD15_0, PSD15_1,
+       PSD14_0, PSD14_1,
+       PSD13_0, PSD13_1,
+       PSD12_0, PSD12_1,
+       PSD11_0, PSD11_1,
+       PSD10_0, PSD10_1,
+       PSD9_0,  PSD9_1,
+       PSD8_0,  PSD8_1,
+       PSD7_0,  PSD7_1,
+       PSD6_0,  PSD6_1,
+       PSD5_0,  PSD5_1,
+       PSD4_0,  PSD4_1,
+       PSD3_0,  PSD3_1,
+       PSD2_0,  PSD2_1,
+       PSD1_0,  PSD1_1,
+       PSD0_0,  PSD0_1,
+
+       PSE15_0, PSE15_1,
+       PSE14_0, PSE14_1,
+       PSE13_0, PSE13_1,
+       PSE12_0, PSE12_1,
+       PSE11_0, PSE11_1,
+       PSE10_0, PSE10_1,
+       PSE9_0,  PSE9_1,
+       PSE8_0,  PSE8_1,
+       PSE7_0,  PSE7_1,
+       PSE6_0,  PSE6_1,
+       PSE5_0,  PSE5_1,
+       PSE4_0,  PSE4_1,
+       PSE3_0,  PSE3_1,
+       PSE2_0,  PSE2_1,
+       PSE1_0,  PSE1_1,
+       PSE0_0,  PSE0_1,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       /*PTA*/
+       D23_MARK,       KEYOUT2_MARK,           IDED15_MARK,
+       D22_MARK,       KEYOUT1_MARK,           IDED14_MARK,
+       D21_MARK,       KEYOUT0_MARK,           IDED13_MARK,
+       D20_MARK,       KEYIN4_MARK,            IDED12_MARK,
+       D19_MARK,       KEYIN3_MARK,            IDED11_MARK,
+       D18_MARK,       KEYIN2_MARK,            IDED10_MARK,
+       D17_MARK,       KEYIN1_MARK,            IDED9_MARK,
+       D16_MARK,       KEYIN0_MARK,            IDED8_MARK,
+
+       /*PTB*/
+       D31_MARK,       TPUTO1_MARK,            IDEA1_MARK,
+       D30_MARK,       TPUTO0_MARK,            IDEA0_MARK,
+       D29_MARK,                               IODREQ_MARK,
+       D28_MARK,                               IDECS0_MARK,
+       D27_MARK,                               IDECS1_MARK,
+       D26_MARK,       KEYOUT5_IN5_MARK,       IDEIORD_MARK,
+       D25_MARK,       KEYOUT4_IN6_MARK,       IDEIOWR_MARK,
+       D24_MARK,       KEYOUT3_MARK,           IDEINT_MARK,
+
+       /*PTC*/
+       LCDD7_MARK,
+       LCDD6_MARK,
+       LCDD5_MARK,
+       LCDD4_MARK,
+       LCDD3_MARK,
+       LCDD2_MARK,
+       LCDD1_MARK,
+       LCDD0_MARK,
+
+       /*PTD*/
+       LCDD15_MARK,
+       LCDD14_MARK,
+       LCDD13_MARK,
+       LCDD12_MARK,
+       LCDD11_MARK,
+       LCDD10_MARK,
+       LCDD9_MARK,
+       LCDD8_MARK,
+
+       /*PTE*/
+       FSIMCKB_MARK,
+       FSIMCKA_MARK,
+       LCDD21_MARK,    SCIF2_L_TXD_MARK,
+       LCDD20_MARK,    SCIF4_SCK_MARK,
+       LCDD19_MARK,    SCIF4_RXD_MARK,
+       LCDD18_MARK,    SCIF4_TXD_MARK,
+       LCDD17_MARK,
+       LCDD16_MARK,
+
+       /*PTF*/
+       LCDVSYN_MARK,
+       LCDDISP_MARK,   LCDRS_MARK,
+       LCDHSYN_MARK,   LCDCS_MARK,
+       LCDDON_MARK,
+       LCDDCK_MARK,    LCDWR_MARK,
+       LCDVEPWC_MARK,  SCIF0_TXD_MARK,
+       LCDD23_MARK,    SCIF2_L_SCK_MARK,
+       LCDD22_MARK,    SCIF2_L_RXD_MARK,
+
+       /*PTG*/
+       AUDCK_MARK,
+       AUDSYNC_MARK,
+       AUDATA3_MARK,
+       AUDATA2_MARK,
+       AUDATA1_MARK,
+       AUDATA0_MARK,
+
+       /*PTH*/
+       VIO0_VD_MARK,
+       VIO0_CLK_MARK,
+       VIO0_D7_MARK,
+       VIO0_D6_MARK,
+       VIO0_D5_MARK,
+       VIO0_D4_MARK,
+       VIO0_D3_MARK,
+       VIO0_D2_MARK,
+
+       /*PTJ*/
+       PDSTATUS_MARK,
+       STATUS2_MARK,
+       STATUS0_MARK,
+       A25_MARK,               BS_MARK,
+       A24_MARK,
+       A23_MARK,
+       A22_MARK,
+
+       /*PTK*/
+       VIO1_D5_MARK,   VIO0_D13_MARK,  IDED5_MARK,
+       VIO1_D4_MARK,   VIO0_D12_MARK,  IDED4_MARK,
+       VIO1_D3_MARK,   VIO0_D11_MARK,  IDED3_MARK,
+       VIO1_D2_MARK,   VIO0_D10_MARK,  IDED2_MARK,
+       VIO1_D1_MARK,   VIO0_D9_MARK,   IDED1_MARK,
+       VIO1_D0_MARK,   VIO0_D8_MARK,   IDED0_MARK,
+       VIO0_FLD_MARK,
+       VIO0_HD_MARK,
+
+       /*PTL*/
+       DV_D5_MARK,     SCIF3_V_SCK_MARK,       RMII_RXD0_MARK,
+       DV_D4_MARK,     SCIF3_V_RXD_MARK,       RMII_RXD1_MARK,
+       DV_D3_MARK,     SCIF3_V_TXD_MARK,       RMII_REF_CLK_MARK,
+       DV_D2_MARK,     SCIF1_SCK_MARK,         RMII_TX_EN_MARK,
+       DV_D1_MARK,     SCIF1_RXD_MARK,         RMII_TXD0_MARK,
+       DV_D0_MARK,     SCIF1_TXD_MARK,         RMII_TXD1_MARK,
+       DV_D15_MARK,
+       DV_D14_MARK,    MSIOF0_MCK_MARK,
+
+       /*PTM*/
+       DV_D13_MARK,    MSIOF0_TSCK_MARK,
+       DV_D12_MARK,    MSIOF0_RXD_MARK,
+       DV_D11_MARK,    MSIOF0_TXD_MARK,
+       DV_D10_MARK,    MSIOF0_TSYNC_MARK,
+       DV_D9_MARK,     MSIOF0_SS1_MARK,        MSIOF0_RSCK_MARK,
+       DV_D8_MARK,     MSIOF0_SS2_MARK,        MSIOF0_RSYNC_MARK,
+       LCDVCPWC_MARK,  SCIF0_RXD_MARK,
+       LCDRD_MARK,     SCIF0_SCK_MARK,
+
+       /*PTN*/
+       VIO0_D1_MARK,
+       VIO0_D0_MARK,
+       DV_CLKI_MARK,
+       DV_CLK_MARK,    SCIF2_V_SCK_MARK,
+       DV_VSYNC_MARK,  SCIF2_V_RXD_MARK,
+       DV_HSYNC_MARK,  SCIF2_V_TXD_MARK,
+       DV_D7_MARK,     SCIF3_V_CTS_MARK,       RMII_RX_ER_MARK,
+       DV_D6_MARK,     SCIF3_V_RTS_MARK,       RMII_CRS_DV_MARK,
+
+       /*PTQ*/
+       D7_MARK,
+       D6_MARK,
+       D5_MARK,
+       D4_MARK,
+       D3_MARK,
+       D2_MARK,
+       D1_MARK,
+       D0_MARK,
+
+       /*PTR*/
+       CS6B_CE1B_MARK,
+       CS6A_CE2B_MARK,
+       CS5B_CE1A_MARK,
+       CS5A_CE2A_MARK,
+       IOIS16_MARK,            LCDLCLK_MARK,
+       WAIT_MARK,
+       WE3_ICIOWR_MARK,        TPUTO3_MARK,    TPUTI3_MARK,
+       WE2_ICIORD_MARK,        TPUTO2_MARK,    IDEA2_MARK,
+
+       /*PTS*/
+       VIO_CKO_MARK,
+       VIO1_FLD_MARK,  TPUTI2_MARK,            IDEIORDY_MARK,
+       VIO1_HD_MARK,   SCIF5_SCK_MARK,
+       VIO1_VD_MARK,   SCIF5_RXD_MARK,
+       VIO1_CLK_MARK,  SCIF5_TXD_MARK,
+       VIO1_D7_MARK,   VIO0_D15_MARK,          IDED7_MARK,
+       VIO1_D6_MARK,   VIO0_D14_MARK,          IDED6_MARK,
+
+       /*PTT*/
+       D15_MARK,
+       D14_MARK,
+       D13_MARK,
+       D12_MARK,
+       D11_MARK,
+       D10_MARK,
+       D9_MARK,
+       D8_MARK,
+
+       /*PTU*/
+       DMAC_DACK0_MARK,
+       DMAC_DREQ0_MARK,
+       FSIOASD_MARK,
+       FSIIABCK_MARK,
+       FSIIALRCK_MARK,
+       FSIOABCK_MARK,
+       FSIOALRCK_MARK,
+       CLKAUDIOAO_MARK,
+
+       /*PTV*/
+       FSIIBSD_MARK,           MSIOF1_SS2_MARK,        MSIOF1_RSYNC_MARK,
+       FSIOBSD_MARK,           MSIOF1_SS1_MARK,        MSIOF1_RSCK_MARK,
+       FSIIBBCK_MARK,          MSIOF1_RXD_MARK,
+       FSIIBLRCK_MARK,         MSIOF1_TSYNC_MARK,
+       FSIOBBCK_MARK,          MSIOF1_TSCK_MARK,
+       FSIOBLRCK_MARK,         MSIOF1_TXD_MARK,
+       CLKAUDIOBO_MARK,        MSIOF1_MCK_MARK,
+       FSIIASD_MARK,
+
+       /*PTW*/
+       MMC_D7_MARK,            SDHI1CD_MARK,           IODACK_MARK,
+       MMC_D6_MARK,            SDHI1WP_MARK,           IDERST_MARK,
+       MMC_D5_MARK,            SDHI1D3_MARK,           EXBUF_ENB_MARK,
+       MMC_D4_MARK,            SDHI1D2_MARK,           DIRECTION_MARK,
+       MMC_D3_MARK,            SDHI1D1_MARK,
+       MMC_D2_MARK,            SDHI1D0_MARK,
+       MMC_D1_MARK,            SDHI1CMD_MARK,
+       MMC_D0_MARK,            SDHI1CLK_MARK,
+
+       /*PTX*/
+       DMAC_DACK1_MARK,        IRDA_OUT_MARK,
+       DMAC_DREQ1_MARK,        IRDA_IN_MARK,
+       TSIF_TS0_SDAT_MARK,                             LNKSTA_MARK,
+       TSIF_TS0_SCK_MARK,                              MDIO_MARK,
+       TSIF_TS0_SDEN_MARK,                             MDC_MARK,
+       TSIF_TS0_SPSYNC_MARK,
+       MMC_CLK_MARK,
+       MMC_CMD_MARK,
+
+       /*PTY*/
+       SDHI0CD_MARK,
+       SDHI0WP_MARK,
+       SDHI0D3_MARK,
+       SDHI0D2_MARK,
+       SDHI0D1_MARK,
+       SDHI0D0_MARK,
+       SDHI0CMD_MARK,
+       SDHI0CLK_MARK,
+
+       /*PTZ*/
+       INTC_IRQ7_MARK,         SCIF3_I_CTS_MARK,
+       INTC_IRQ6_MARK,         SCIF3_I_RTS_MARK,
+       INTC_IRQ5_MARK,         SCIF3_I_SCK_MARK,
+       INTC_IRQ4_MARK,         SCIF3_I_RXD_MARK,
+       INTC_IRQ3_MARK,         SCIF3_I_TXD_MARK,
+       INTC_IRQ2_MARK,
+       INTC_IRQ1_MARK,
+       INTC_IRQ0_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       /* PTA GPIO */
+       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT, PTA7_IN_PU),
+       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT, PTA6_IN_PU),
+       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT, PTA5_IN_PU),
+       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT, PTA4_IN_PU),
+       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT, PTA3_IN_PU),
+       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT, PTA2_IN_PU),
+       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT, PTA1_IN_PU),
+       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT, PTA0_IN_PU),
+
+       /* PTB GPIO */
+       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT, PTB7_IN_PU),
+       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT, PTB6_IN_PU),
+       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT, PTB5_IN_PU),
+       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT, PTB4_IN_PU),
+       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT, PTB3_IN_PU),
+       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT, PTB2_IN_PU),
+       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT, PTB1_IN_PU),
+       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT, PTB0_IN_PU),
+
+       /* PTC GPIO */
+       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT, PTC7_IN_PU),
+       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT, PTC6_IN_PU),
+       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT, PTC5_IN_PU),
+       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT, PTC4_IN_PU),
+       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT, PTC3_IN_PU),
+       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT, PTC2_IN_PU),
+       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT, PTC1_IN_PU),
+       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT, PTC0_IN_PU),
+
+       /* PTD GPIO */
+       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT, PTD7_IN_PU),
+       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT, PTD6_IN_PU),
+       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT, PTD5_IN_PU),
+       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT, PTD4_IN_PU),
+       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT, PTD3_IN_PU),
+       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT, PTD2_IN_PU),
+       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT, PTD1_IN_PU),
+       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT, PTD0_IN_PU),
+
+       /* PTE GPIO */
+       PINMUX_DATA(PTE7_DATA, PTE7_IN, PTE7_OUT, PTE7_IN_PU),
+       PINMUX_DATA(PTE6_DATA, PTE6_IN, PTE6_OUT, PTE6_IN_PU),
+       PINMUX_DATA(PTE5_DATA, PTE5_IN, PTE5_OUT, PTE5_IN_PU),
+       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT, PTE4_IN_PU),
+       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT, PTE3_IN_PU),
+       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT, PTE2_IN_PU),
+       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT, PTE1_IN_PU),
+       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT, PTE0_IN_PU),
+
+       /* PTF GPIO */
+       PINMUX_DATA(PTF7_DATA, PTF7_IN, PTF7_OUT, PTF7_IN_PU),
+       PINMUX_DATA(PTF6_DATA, PTF6_IN, PTF6_OUT, PTF6_IN_PU),
+       PINMUX_DATA(PTF5_DATA, PTF5_IN, PTF5_OUT, PTF5_IN_PU),
+       PINMUX_DATA(PTF4_DATA, PTF4_IN, PTF4_OUT, PTF4_IN_PU),
+       PINMUX_DATA(PTF3_DATA, PTF3_IN, PTF3_OUT, PTF3_IN_PU),
+       PINMUX_DATA(PTF2_DATA, PTF2_IN, PTF2_OUT, PTF2_IN_PU),
+       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_OUT, PTF1_IN_PU),
+       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT, PTF0_IN_PU),
+
+       /* PTG GPIO */
+       PINMUX_DATA(PTG5_DATA, PTG5_OUT),
+       PINMUX_DATA(PTG4_DATA, PTG4_OUT),
+       PINMUX_DATA(PTG3_DATA, PTG3_OUT),
+       PINMUX_DATA(PTG2_DATA, PTG2_OUT),
+       PINMUX_DATA(PTG1_DATA, PTG1_OUT),
+       PINMUX_DATA(PTG0_DATA, PTG0_OUT),
+
+       /* PTH GPIO */
+       PINMUX_DATA(PTH7_DATA, PTH7_IN, PTH7_OUT, PTH7_IN_PU),
+       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT, PTH6_IN_PU),
+       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT, PTH5_IN_PU),
+       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT, PTH4_IN_PU),
+       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT, PTH3_IN_PU),
+       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT, PTH2_IN_PU),
+       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT, PTH1_IN_PU),
+       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT, PTH0_IN_PU),
+
+       /* PTJ GPIO */
+       PINMUX_DATA(PTJ7_DATA, PTJ7_OUT),
+       PINMUX_DATA(PTJ6_DATA, PTJ6_OUT),
+       PINMUX_DATA(PTJ5_DATA, PTJ5_OUT),
+       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT, PTJ3_IN_PU),
+       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT, PTJ2_IN_PU),
+       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT, PTJ1_IN_PU),
+       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT, PTJ0_IN_PU),
+
+       /* PTK GPIO */
+       PINMUX_DATA(PTK7_DATA, PTK7_IN, PTK7_OUT, PTK7_IN_PU),
+       PINMUX_DATA(PTK6_DATA, PTK6_IN, PTK6_OUT, PTK6_IN_PU),
+       PINMUX_DATA(PTK5_DATA, PTK5_IN, PTK5_OUT, PTK5_IN_PU),
+       PINMUX_DATA(PTK4_DATA, PTK4_IN, PTK4_OUT, PTK4_IN_PU),
+       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT, PTK3_IN_PU),
+       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT, PTK2_IN_PU),
+       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT, PTK1_IN_PU),
+       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT, PTK0_IN_PU),
+
+       /* PTL GPIO */
+       PINMUX_DATA(PTL7_DATA, PTL7_IN, PTL7_OUT, PTL7_IN_PU),
+       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT, PTL6_IN_PU),
+       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT, PTL5_IN_PU),
+       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT, PTL4_IN_PU),
+       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT, PTL3_IN_PU),
+       PINMUX_DATA(PTL2_DATA, PTL2_IN, PTL2_OUT, PTL2_IN_PU),
+       PINMUX_DATA(PTL1_DATA, PTL1_IN, PTL1_OUT, PTL1_IN_PU),
+       PINMUX_DATA(PTL0_DATA, PTL0_IN, PTL0_OUT, PTL0_IN_PU),
+
+       /* PTM GPIO */
+       PINMUX_DATA(PTM7_DATA, PTM7_IN, PTM7_OUT, PTM7_IN_PU),
+       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT, PTM6_IN_PU),
+       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT, PTM5_IN_PU),
+       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT, PTM4_IN_PU),
+       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT, PTM3_IN_PU),
+       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT, PTM2_IN_PU),
+       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT, PTM1_IN_PU),
+       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT, PTM0_IN_PU),
+
+       /* PTN GPIO */
+       PINMUX_DATA(PTN7_DATA, PTN7_IN, PTN7_OUT, PTN7_IN_PU),
+       PINMUX_DATA(PTN6_DATA, PTN6_IN, PTN6_OUT, PTN6_IN_PU),
+       PINMUX_DATA(PTN5_DATA, PTN5_IN, PTN5_OUT, PTN5_IN_PU),
+       PINMUX_DATA(PTN4_DATA, PTN4_IN, PTN4_OUT, PTN4_IN_PU),
+       PINMUX_DATA(PTN3_DATA, PTN3_IN, PTN3_OUT, PTN3_IN_PU),
+       PINMUX_DATA(PTN2_DATA, PTN2_IN, PTN2_OUT, PTN2_IN_PU),
+       PINMUX_DATA(PTN1_DATA, PTN1_IN, PTN1_OUT, PTN1_IN_PU),
+       PINMUX_DATA(PTN0_DATA, PTN0_IN, PTN0_OUT, PTN0_IN_PU),
+
+       /* PTQ GPIO */
+       PINMUX_DATA(PTQ7_DATA, PTQ7_IN, PTQ7_OUT, PTQ7_IN_PU),
+       PINMUX_DATA(PTQ6_DATA, PTQ6_IN, PTQ6_OUT, PTQ6_IN_PU),
+       PINMUX_DATA(PTQ5_DATA, PTQ5_IN, PTQ5_OUT, PTQ5_IN_PU),
+       PINMUX_DATA(PTQ4_DATA, PTQ4_IN, PTQ4_OUT, PTQ4_IN_PU),
+       PINMUX_DATA(PTQ3_DATA, PTQ3_IN, PTQ3_OUT, PTQ3_IN_PU),
+       PINMUX_DATA(PTQ2_DATA, PTQ2_IN, PTQ2_OUT, PTQ2_IN_PU),
+       PINMUX_DATA(PTQ1_DATA, PTQ1_IN, PTQ1_OUT, PTQ1_IN_PU),
+       PINMUX_DATA(PTQ0_DATA, PTQ0_IN, PTQ0_OUT, PTQ0_IN_PU),
+
+       /* PTR GPIO */
+       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT, PTR7_IN_PU),
+       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT, PTR6_IN_PU),
+       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT, PTR5_IN_PU),
+       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT, PTR4_IN_PU),
+       PINMUX_DATA(PTR3_DATA, PTR3_IN,           PTR3_IN_PU),
+       PINMUX_DATA(PTR2_DATA, PTR2_IN,           PTR2_IN_PU),
+       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT, PTR1_IN_PU),
+       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT, PTR0_IN_PU),
+
+       /* PTS GPIO */
+       PINMUX_DATA(PTS6_DATA, PTS6_IN, PTS6_OUT, PTS6_IN_PU),
+       PINMUX_DATA(PTS5_DATA, PTS5_IN, PTS5_OUT, PTS5_IN_PU),
+       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT, PTS4_IN_PU),
+       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT, PTS3_IN_PU),
+       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT, PTS2_IN_PU),
+       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT, PTS1_IN_PU),
+       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT, PTS0_IN_PU),
+
+       /* PTT GPIO */
+       PINMUX_DATA(PTT7_DATA, PTT7_IN, PTT7_OUT, PTT7_IN_PU),
+       PINMUX_DATA(PTT6_DATA, PTT6_IN, PTT6_OUT, PTT6_IN_PU),
+       PINMUX_DATA(PTT5_DATA, PTT5_IN, PTT5_OUT, PTT5_IN_PU),
+       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT, PTT4_IN_PU),
+       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT, PTT3_IN_PU),
+       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT, PTT2_IN_PU),
+       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT, PTT1_IN_PU),
+       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT, PTT0_IN_PU),
+
+       /* PTU GPIO */
+       PINMUX_DATA(PTU7_DATA, PTU7_IN, PTU7_OUT, PTU7_IN_PU),
+       PINMUX_DATA(PTU6_DATA, PTU6_IN, PTU6_OUT, PTU6_IN_PU),
+       PINMUX_DATA(PTU5_DATA, PTU5_IN, PTU5_OUT, PTU5_IN_PU),
+       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT, PTU4_IN_PU),
+       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT, PTU3_IN_PU),
+       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT, PTU2_IN_PU),
+       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT, PTU1_IN_PU),
+       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT, PTU0_IN_PU),
+
+       /* PTV GPIO */
+       PINMUX_DATA(PTV7_DATA, PTV7_IN, PTV7_OUT, PTV7_IN_PU),
+       PINMUX_DATA(PTV6_DATA, PTV6_IN, PTV6_OUT, PTV6_IN_PU),
+       PINMUX_DATA(PTV5_DATA, PTV5_IN, PTV5_OUT, PTV5_IN_PU),
+       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT, PTV4_IN_PU),
+       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT, PTV3_IN_PU),
+       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT, PTV2_IN_PU),
+       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT, PTV1_IN_PU),
+       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT, PTV0_IN_PU),
+
+       /* PTW GPIO */
+       PINMUX_DATA(PTW7_DATA, PTW7_IN, PTW7_OUT, PTW7_IN_PU),
+       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_OUT, PTW6_IN_PU),
+       PINMUX_DATA(PTW5_DATA, PTW5_IN, PTW5_OUT, PTW5_IN_PU),
+       PINMUX_DATA(PTW4_DATA, PTW4_IN, PTW4_OUT, PTW4_IN_PU),
+       PINMUX_DATA(PTW3_DATA, PTW3_IN, PTW3_OUT, PTW3_IN_PU),
+       PINMUX_DATA(PTW2_DATA, PTW2_IN, PTW2_OUT, PTW2_IN_PU),
+       PINMUX_DATA(PTW1_DATA, PTW1_IN, PTW1_OUT, PTW1_IN_PU),
+       PINMUX_DATA(PTW0_DATA, PTW0_IN, PTW0_OUT, PTW0_IN_PU),
+
+       /* PTX GPIO */
+       PINMUX_DATA(PTX7_DATA, PTX7_IN, PTX7_OUT, PTX7_IN_PU),
+       PINMUX_DATA(PTX6_DATA, PTX6_IN, PTX6_OUT, PTX6_IN_PU),
+       PINMUX_DATA(PTX5_DATA, PTX5_IN, PTX5_OUT, PTX5_IN_PU),
+       PINMUX_DATA(PTX4_DATA, PTX4_IN, PTX4_OUT, PTX4_IN_PU),
+       PINMUX_DATA(PTX3_DATA, PTX3_IN, PTX3_OUT, PTX3_IN_PU),
+       PINMUX_DATA(PTX2_DATA, PTX2_IN, PTX2_OUT, PTX2_IN_PU),
+       PINMUX_DATA(PTX1_DATA, PTX1_IN, PTX1_OUT, PTX1_IN_PU),
+       PINMUX_DATA(PTX0_DATA, PTX0_IN, PTX0_OUT, PTX0_IN_PU),
+
+       /* PTY GPIO */
+       PINMUX_DATA(PTY7_DATA, PTY7_IN, PTY7_OUT, PTY7_IN_PU),
+       PINMUX_DATA(PTY6_DATA, PTY6_IN, PTY6_OUT, PTY6_IN_PU),
+       PINMUX_DATA(PTY5_DATA, PTY5_IN, PTY5_OUT, PTY5_IN_PU),
+       PINMUX_DATA(PTY4_DATA, PTY4_IN, PTY4_OUT, PTY4_IN_PU),
+       PINMUX_DATA(PTY3_DATA, PTY3_IN, PTY3_OUT, PTY3_IN_PU),
+       PINMUX_DATA(PTY2_DATA, PTY2_IN, PTY2_OUT, PTY2_IN_PU),
+       PINMUX_DATA(PTY1_DATA, PTY1_IN, PTY1_OUT, PTY1_IN_PU),
+       PINMUX_DATA(PTY0_DATA, PTY0_IN, PTY0_OUT, PTY0_IN_PU),
+
+       /* PTZ GPIO */
+       PINMUX_DATA(PTZ7_DATA, PTZ7_IN, PTZ7_OUT, PTZ7_IN_PU),
+       PINMUX_DATA(PTZ6_DATA, PTZ6_IN, PTZ6_OUT, PTZ6_IN_PU),
+       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_OUT, PTZ5_IN_PU),
+       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_OUT, PTZ4_IN_PU),
+       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_OUT, PTZ3_IN_PU),
+       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_OUT, PTZ2_IN_PU),
+       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_OUT, PTZ1_IN_PU),
+       PINMUX_DATA(PTZ0_DATA, PTZ0_IN, PTZ0_OUT, PTZ0_IN_PU),
+
+       /* PTA FN */
+       PINMUX_DATA(D23_MARK,   PSA15_0, PSA14_0, PTA7_FN),
+       PINMUX_DATA(D22_MARK,   PSA15_0, PSA14_0, PTA6_FN),
+       PINMUX_DATA(D21_MARK,   PSA15_0, PSA14_0, PTA5_FN),
+       PINMUX_DATA(D20_MARK,   PSA15_0, PSA14_0, PTA4_FN),
+       PINMUX_DATA(D19_MARK,   PSA15_0, PSA14_0, PTA3_FN),
+       PINMUX_DATA(D18_MARK,   PSA15_0, PSA14_0, PTA2_FN),
+       PINMUX_DATA(D17_MARK,   PSA15_0, PSA14_0, PTA1_FN),
+       PINMUX_DATA(D16_MARK,   PSA15_0, PSA14_0, PTA0_FN),
+
+       PINMUX_DATA(KEYOUT2_MARK,       PSA15_0, PSA14_1, PTA7_FN),
+       PINMUX_DATA(KEYOUT1_MARK,       PSA15_0, PSA14_1, PTA6_FN),
+       PINMUX_DATA(KEYOUT0_MARK,       PSA15_0, PSA14_1, PTA5_FN),
+       PINMUX_DATA(KEYIN4_MARK,        PSA15_0, PSA14_1, PTA4_FN),
+       PINMUX_DATA(KEYIN3_MARK,        PSA15_0, PSA14_1, PTA3_FN),
+       PINMUX_DATA(KEYIN2_MARK,        PSA15_0, PSA14_1, PTA2_FN),
+       PINMUX_DATA(KEYIN1_MARK,        PSA15_0, PSA14_1, PTA1_FN),
+       PINMUX_DATA(KEYIN0_MARK,        PSA15_0, PSA14_1, PTA0_FN),
+
+       PINMUX_DATA(IDED15_MARK,        PSA15_1, PSA14_0, PTA7_FN),
+       PINMUX_DATA(IDED14_MARK,        PSA15_1, PSA14_0, PTA6_FN),
+       PINMUX_DATA(IDED13_MARK,        PSA15_1, PSA14_0, PTA5_FN),
+       PINMUX_DATA(IDED12_MARK,        PSA15_1, PSA14_0, PTA4_FN),
+       PINMUX_DATA(IDED11_MARK,        PSA15_1, PSA14_0, PTA3_FN),
+       PINMUX_DATA(IDED10_MARK,        PSA15_1, PSA14_0, PTA2_FN),
+       PINMUX_DATA(IDED9_MARK,         PSA15_1, PSA14_0, PTA1_FN),
+       PINMUX_DATA(IDED8_MARK,         PSA15_1, PSA14_0, PTA0_FN),
+
+       /* PTB FN */
+       PINMUX_DATA(D31_MARK,           PSE15_0, PSE14_0, PTB7_FN),
+       PINMUX_DATA(D30_MARK,           PSE15_0, PSE14_0, PTB6_FN),
+       PINMUX_DATA(D29_MARK,           PSE11_0,          PTB5_FN),
+       PINMUX_DATA(D28_MARK,           PSE11_0,          PTB4_FN),
+       PINMUX_DATA(D27_MARK,           PSE11_0,          PTB3_FN),
+       PINMUX_DATA(D26_MARK,           PSA15_0, PSA14_0, PTB2_FN),
+       PINMUX_DATA(D25_MARK,           PSA15_0, PSA14_0, PTB1_FN),
+       PINMUX_DATA(D24_MARK,           PSA15_0, PSA14_0, PTB0_FN),
+
+       PINMUX_DATA(IDEA1_MARK,         PSE15_1, PSE14_0, PTB7_FN),
+       PINMUX_DATA(IDEA0_MARK,         PSE15_1, PSE14_0, PTB6_FN),
+       PINMUX_DATA(IODREQ_MARK,        PSE11_1,          PTB5_FN),
+       PINMUX_DATA(IDECS0_MARK,        PSE11_1,          PTB4_FN),
+       PINMUX_DATA(IDECS1_MARK,        PSE11_1,          PTB3_FN),
+       PINMUX_DATA(IDEIORD_MARK,       PSA15_1, PSA14_0, PTB2_FN),
+       PINMUX_DATA(IDEIOWR_MARK,       PSA15_1, PSA14_0, PTB1_FN),
+       PINMUX_DATA(IDEINT_MARK,        PSA15_1, PSA14_0, PTB0_FN),
+
+       PINMUX_DATA(TPUTO1_MARK,        PSE15_0, PSE14_1, PTB7_FN),
+       PINMUX_DATA(TPUTO0_MARK,        PSE15_0, PSE14_1, PTB6_FN),
+
+       PINMUX_DATA(KEYOUT5_IN5_MARK,   PSA15_0, PSA14_1, PTB2_FN),
+       PINMUX_DATA(KEYOUT4_IN6_MARK,   PSA15_0, PSA14_1, PTB1_FN),
+       PINMUX_DATA(KEYOUT3_MARK,       PSA15_0, PSA14_1, PTB0_FN),
+
+       /* PTC FN */
+       PINMUX_DATA(LCDD7_MARK, PSD5_0, PTC7_FN),
+       PINMUX_DATA(LCDD6_MARK, PSD5_0, PTC6_FN),
+       PINMUX_DATA(LCDD5_MARK, PSD5_0, PTC5_FN),
+       PINMUX_DATA(LCDD4_MARK, PSD5_0, PTC4_FN),
+       PINMUX_DATA(LCDD3_MARK, PSD5_0, PTC3_FN),
+       PINMUX_DATA(LCDD2_MARK, PSD5_0, PTC2_FN),
+       PINMUX_DATA(LCDD1_MARK, PSD5_0, PTC1_FN),
+       PINMUX_DATA(LCDD0_MARK, PSD5_0, PTC0_FN),
+
+       /* PTD FN */
+       PINMUX_DATA(LCDD15_MARK, PSD5_0, PTD7_FN),
+       PINMUX_DATA(LCDD14_MARK, PSD5_0, PTD6_FN),
+       PINMUX_DATA(LCDD13_MARK, PSD5_0, PTD5_FN),
+       PINMUX_DATA(LCDD12_MARK, PSD5_0, PTD4_FN),
+       PINMUX_DATA(LCDD11_MARK, PSD5_0, PTD3_FN),
+       PINMUX_DATA(LCDD10_MARK, PSD5_0, PTD2_FN),
+       PINMUX_DATA(LCDD9_MARK,  PSD5_0, PTD1_FN),
+       PINMUX_DATA(LCDD8_MARK,  PSD5_0, PTD0_FN),
+
+       /* PTE FN */
+       PINMUX_DATA(FSIMCKB_MARK, PTE7_FN),
+       PINMUX_DATA(FSIMCKA_MARK, PTE6_FN),
+
+       PINMUX_DATA(LCDD21_MARK,        PSC5_0, PSC4_0, PTE5_FN),
+       PINMUX_DATA(LCDD20_MARK,        PSD3_0, PSD2_0, PTE4_FN),
+       PINMUX_DATA(LCDD19_MARK,        PSA3_0, PSA2_0, PTE3_FN),
+       PINMUX_DATA(LCDD18_MARK,        PSA3_0, PSA2_0, PTE2_FN),
+       PINMUX_DATA(LCDD17_MARK,        PSD5_0,         PTE1_FN),
+       PINMUX_DATA(LCDD16_MARK,        PSD5_0,         PTE0_FN),
+
+       PINMUX_DATA(SCIF2_L_TXD_MARK,   PSC5_0, PSC4_1, PTE5_FN),
+       PINMUX_DATA(SCIF4_SCK_MARK,     PSD3_0, PSD2_1, PTE4_FN),
+       PINMUX_DATA(SCIF4_RXD_MARK,     PSA3_0, PSA2_1, PTE3_FN),
+       PINMUX_DATA(SCIF4_TXD_MARK,     PSA3_0, PSA2_1, PTE2_FN),
+
+       /* PTF FN */
+       PINMUX_DATA(LCDVSYN_MARK,       PSD8_0,          PTF7_FN),
+       PINMUX_DATA(LCDDISP_MARK,       PSD10_0, PSD9_0, PTF6_FN),
+       PINMUX_DATA(LCDHSYN_MARK,       PSD10_0, PSD9_0, PTF5_FN),
+       PINMUX_DATA(LCDDON_MARK,        PSD8_0,          PTF4_FN),
+       PINMUX_DATA(LCDDCK_MARK,        PSD10_0, PSD9_0, PTF3_FN),
+       PINMUX_DATA(LCDVEPWC_MARK,      PSA6_0,          PTF2_FN),
+       PINMUX_DATA(LCDD23_MARK,        PSC7_0,  PSC6_0, PTF1_FN),
+       PINMUX_DATA(LCDD22_MARK,        PSC5_0,  PSC4_0, PTF0_FN),
+
+       PINMUX_DATA(LCDRS_MARK,         PSD10_0, PSD9_1, PTF6_FN),
+       PINMUX_DATA(LCDCS_MARK,         PSD10_0, PSD9_1, PTF5_FN),
+       PINMUX_DATA(LCDWR_MARK,         PSD10_0, PSD9_1, PTF3_FN),
+
+       PINMUX_DATA(SCIF0_TXD_MARK,     PSA6_1,          PTF2_FN),
+       PINMUX_DATA(SCIF2_L_SCK_MARK,   PSC7_0,  PSC6_1, PTF1_FN),
+       PINMUX_DATA(SCIF2_L_RXD_MARK,   PSC5_0,  PSC4_1, PTF0_FN),
+
+       /* PTG FN */
+       PINMUX_DATA(AUDCK_MARK,   PTG5_FN),
+       PINMUX_DATA(AUDSYNC_MARK, PTG4_FN),
+       PINMUX_DATA(AUDATA3_MARK, PTG3_FN),
+       PINMUX_DATA(AUDATA2_MARK, PTG2_FN),
+       PINMUX_DATA(AUDATA1_MARK, PTG1_FN),
+       PINMUX_DATA(AUDATA0_MARK, PTG0_FN),
+
+       /* PTH FN */
+       PINMUX_DATA(VIO0_VD_MARK,  PTH7_FN),
+       PINMUX_DATA(VIO0_CLK_MARK, PTH6_FN),
+       PINMUX_DATA(VIO0_D7_MARK,  PTH5_FN),
+       PINMUX_DATA(VIO0_D6_MARK,  PTH4_FN),
+       PINMUX_DATA(VIO0_D5_MARK,  PTH3_FN),
+       PINMUX_DATA(VIO0_D4_MARK,  PTH2_FN),
+       PINMUX_DATA(VIO0_D3_MARK,  PTH1_FN),
+       PINMUX_DATA(VIO0_D2_MARK,  PTH0_FN),
+
+       /* PTJ FN */
+       PINMUX_DATA(PDSTATUS_MARK,      PTJ7_FN),
+       PINMUX_DATA(STATUS2_MARK,       PTJ6_FN),
+       PINMUX_DATA(STATUS0_MARK,       PTJ5_FN),
+       PINMUX_DATA(A25_MARK,           PSA8_0, PTJ3_FN),
+       PINMUX_DATA(BS_MARK,            PSA8_1, PTJ3_FN),
+       PINMUX_DATA(A24_MARK,           PTJ2_FN),
+       PINMUX_DATA(A23_MARK,           PTJ1_FN),
+       PINMUX_DATA(A22_MARK,           PTJ0_FN),
+
+       /* PTK FN */
+       PINMUX_DATA(VIO1_D5_MARK,       PSB7_0, PSB6_0, PTK7_FN),
+       PINMUX_DATA(VIO1_D4_MARK,       PSB7_0, PSB6_0, PTK6_FN),
+       PINMUX_DATA(VIO1_D3_MARK,       PSB7_0, PSB6_0, PTK5_FN),
+       PINMUX_DATA(VIO1_D2_MARK,       PSB7_0, PSB6_0, PTK4_FN),
+       PINMUX_DATA(VIO1_D1_MARK,       PSB7_0, PSB6_0, PTK3_FN),
+       PINMUX_DATA(VIO1_D0_MARK,       PSB7_0, PSB6_0, PTK2_FN),
+
+       PINMUX_DATA(VIO0_D13_MARK,      PSB7_0, PSB6_1, PTK7_FN),
+       PINMUX_DATA(VIO0_D12_MARK,      PSB7_0, PSB6_1, PTK6_FN),
+       PINMUX_DATA(VIO0_D11_MARK,      PSB7_0, PSB6_1, PTK5_FN),
+       PINMUX_DATA(VIO0_D10_MARK,      PSB7_0, PSB6_1, PTK4_FN),
+       PINMUX_DATA(VIO0_D9_MARK,       PSB7_0, PSB6_1, PTK3_FN),
+       PINMUX_DATA(VIO0_D8_MARK,       PSB7_0, PSB6_1, PTK2_FN),
+
+       PINMUX_DATA(IDED5_MARK,         PSB7_1, PSB6_0, PTK7_FN),
+       PINMUX_DATA(IDED4_MARK,         PSB7_1, PSB6_0, PTK6_FN),
+       PINMUX_DATA(IDED3_MARK,         PSB7_1, PSB6_0, PTK5_FN),
+       PINMUX_DATA(IDED2_MARK,         PSB7_1, PSB6_0, PTK4_FN),
+       PINMUX_DATA(IDED1_MARK,         PSB7_1, PSB6_0, PTK3_FN),
+       PINMUX_DATA(IDED0_MARK,         PSB7_1, PSB6_0, PTK2_FN),
+
+       PINMUX_DATA(VIO0_FLD_MARK,      PTK1_FN),
+       PINMUX_DATA(VIO0_HD_MARK,       PTK0_FN),
+
+       /* PTL FN */
+       PINMUX_DATA(DV_D5_MARK,         PSB9_0, PSB8_0, PTL7_FN),
+       PINMUX_DATA(DV_D4_MARK,         PSB9_0, PSB8_0, PTL6_FN),
+       PINMUX_DATA(DV_D3_MARK,         PSE7_0, PSE6_0, PTL5_FN),
+       PINMUX_DATA(DV_D2_MARK,         PSC9_0, PSC8_0, PTL4_FN),
+       PINMUX_DATA(DV_D1_MARK,         PSC9_0, PSC8_0, PTL3_FN),
+       PINMUX_DATA(DV_D0_MARK,         PSC9_0, PSC8_0, PTL2_FN),
+       PINMUX_DATA(DV_D15_MARK,        PSD4_0,         PTL1_FN),
+       PINMUX_DATA(DV_D14_MARK,        PSE5_0, PSE4_0, PTL0_FN),
+
+       PINMUX_DATA(SCIF3_V_SCK_MARK,   PSB9_0, PSB8_1, PTL7_FN),
+       PINMUX_DATA(SCIF3_V_RXD_MARK,   PSB9_0, PSB8_1, PTL6_FN),
+       PINMUX_DATA(SCIF3_V_TXD_MARK,   PSE7_0, PSE6_1, PTL5_FN),
+       PINMUX_DATA(SCIF1_SCK_MARK,     PSC9_0, PSC8_1, PTL4_FN),
+       PINMUX_DATA(SCIF1_RXD_MARK,     PSC9_0, PSC8_1, PTL3_FN),
+       PINMUX_DATA(SCIF1_TXD_MARK,     PSC9_0, PSC8_1, PTL2_FN),
+
+       PINMUX_DATA(RMII_RXD0_MARK,     PSB9_1, PSB8_0, PTL7_FN),
+       PINMUX_DATA(RMII_RXD1_MARK,     PSB9_1, PSB8_0, PTL6_FN),
+       PINMUX_DATA(RMII_REF_CLK_MARK,  PSE7_1, PSE6_0, PTL5_FN),
+       PINMUX_DATA(RMII_TX_EN_MARK,    PSC9_1, PSC8_0, PTL4_FN),
+       PINMUX_DATA(RMII_TXD0_MARK,     PSC9_1, PSC8_0, PTL3_FN),
+       PINMUX_DATA(RMII_TXD1_MARK,     PSC9_1, PSC8_0, PTL2_FN),
+
+       PINMUX_DATA(MSIOF0_MCK_MARK,    PSE5_0, PSE4_1, PTL0_FN),
+
+       /* PTM FN */
+       PINMUX_DATA(DV_D13_MARK,        PSC13_0, PSC12_0, PTM7_FN),
+       PINMUX_DATA(DV_D12_MARK,        PSC13_0, PSC12_0, PTM6_FN),
+       PINMUX_DATA(DV_D11_MARK,        PSC13_0, PSC12_0, PTM5_FN),
+       PINMUX_DATA(DV_D10_MARK,        PSC13_0, PSC12_0, PTM4_FN),
+       PINMUX_DATA(DV_D9_MARK,         PSC11_0, PSC10_0, PTM3_FN),
+       PINMUX_DATA(DV_D8_MARK,         PSC11_0, PSC10_0, PTM2_FN),
+
+       PINMUX_DATA(MSIOF0_TSCK_MARK,   PSC13_0, PSC12_1, PTM7_FN),
+       PINMUX_DATA(MSIOF0_RXD_MARK,    PSC13_0, PSC12_1, PTM6_FN),
+       PINMUX_DATA(MSIOF0_TXD_MARK,    PSC13_0, PSC12_1, PTM5_FN),
+       PINMUX_DATA(MSIOF0_TSYNC_MARK,  PSC13_0, PSC12_1, PTM4_FN),
+       PINMUX_DATA(MSIOF0_SS1_MARK,    PSC11_0, PSC10_1, PTM3_FN),
+       PINMUX_DATA(MSIOF0_RSCK_MARK,   PSC11_1, PSC10_0, PTM3_FN),
+       PINMUX_DATA(MSIOF0_SS2_MARK,    PSC11_0, PSC10_1, PTM2_FN),
+       PINMUX_DATA(MSIOF0_RSYNC_MARK,  PSC11_1, PSC10_0, PTM2_FN),
+
+       PINMUX_DATA(LCDVCPWC_MARK,      PSA6_0, PTM1_FN),
+       PINMUX_DATA(LCDRD_MARK,         PSA7_0, PTM0_FN),
+
+       PINMUX_DATA(SCIF0_RXD_MARK,     PSA6_1, PTM1_FN),
+       PINMUX_DATA(SCIF0_SCK_MARK,     PSA7_1, PTM0_FN),
+
+       /* PTN FN */
+       PINMUX_DATA(VIO0_D1_MARK,       PTN7_FN),
+       PINMUX_DATA(VIO0_D0_MARK,       PTN6_FN),
+
+       PINMUX_DATA(DV_CLKI_MARK,       PSD11_0,          PTN5_FN),
+       PINMUX_DATA(DV_CLK_MARK,        PSD13_0, PSD12_0, PTN4_FN),
+       PINMUX_DATA(DV_VSYNC_MARK,      PSD15_0, PSD14_0, PTN3_FN),
+       PINMUX_DATA(DV_HSYNC_MARK,      PSB5_0,  PSB4_0,  PTN2_FN),
+       PINMUX_DATA(DV_D7_MARK,         PSB3_0,  PSB2_0,  PTN1_FN),
+       PINMUX_DATA(DV_D6_MARK,         PSB1_0,  PSB0_0,  PTN0_FN),
+
+       PINMUX_DATA(SCIF2_V_SCK_MARK,   PSD13_0, PSD12_1, PTN4_FN),
+       PINMUX_DATA(SCIF2_V_RXD_MARK,   PSD15_0, PSD14_1, PTN3_FN),
+       PINMUX_DATA(SCIF2_V_TXD_MARK,   PSB5_0,  PSB4_1,  PTN2_FN),
+       PINMUX_DATA(SCIF3_V_CTS_MARK,   PSB3_0,  PSB2_1,  PTN1_FN),
+       PINMUX_DATA(SCIF3_V_RTS_MARK,   PSB1_0,  PSB0_1,  PTN0_FN),
+
+       PINMUX_DATA(RMII_RX_ER_MARK,    PSB3_1, PSB2_0, PTN1_FN),
+       PINMUX_DATA(RMII_CRS_DV_MARK,   PSB1_1, PSB0_0, PTN0_FN),
+
+       /* PTQ FN */
+       PINMUX_DATA(D7_MARK, PTQ7_FN),
+       PINMUX_DATA(D6_MARK, PTQ6_FN),
+       PINMUX_DATA(D5_MARK, PTQ5_FN),
+       PINMUX_DATA(D4_MARK, PTQ4_FN),
+       PINMUX_DATA(D3_MARK, PTQ3_FN),
+       PINMUX_DATA(D2_MARK, PTQ2_FN),
+       PINMUX_DATA(D1_MARK, PTQ1_FN),
+       PINMUX_DATA(D0_MARK, PTQ0_FN),
+
+       /* PTR FN */
+       PINMUX_DATA(CS6B_CE1B_MARK,                     PTR7_FN),
+       PINMUX_DATA(CS6A_CE2B_MARK,                     PTR6_FN),
+       PINMUX_DATA(CS5B_CE1A_MARK,                     PTR5_FN),
+       PINMUX_DATA(CS5A_CE2A_MARK,                     PTR4_FN),
+       PINMUX_DATA(IOIS16_MARK,        PSA5_0,         PTR3_FN),
+       PINMUX_DATA(WAIT_MARK,                          PTR2_FN),
+       PINMUX_DATA(WE3_ICIOWR_MARK,    PSA1_0, PSA0_0, PTR1_FN),
+       PINMUX_DATA(WE2_ICIORD_MARK,    PSD1_0, PSD0_0, PTR0_FN),
+
+       PINMUX_DATA(LCDLCLK_MARK,       PSA5_1,         PTR3_FN),
+
+       PINMUX_DATA(IDEA2_MARK,         PSD1_1, PSD0_0, PTR0_FN),
+
+       PINMUX_DATA(TPUTO3_MARK,        PSA1_0, PSA0_1, PTR1_FN),
+       PINMUX_DATA(TPUTI3_MARK,        PSA1_1, PSA0_0, PTR1_FN),
+       PINMUX_DATA(TPUTO2_MARK,        PSD1_0, PSD0_1, PTR0_FN),
+
+       /* PTS FN */
+       PINMUX_DATA(VIO_CKO_MARK,       PTS6_FN),
+
+       PINMUX_DATA(TPUTI2_MARK,        PSE9_0, PSE8_1, PTS5_FN),
+
+       PINMUX_DATA(IDEIORDY_MARK,      PSE9_1, PSE8_0, PTS5_FN),
+
+       PINMUX_DATA(VIO1_FLD_MARK,      PSE9_0, PSE8_0, PTS5_FN),
+       PINMUX_DATA(VIO1_HD_MARK,       PSA10_0,        PTS4_FN),
+       PINMUX_DATA(VIO1_VD_MARK,       PSA9_0,         PTS3_FN),
+       PINMUX_DATA(VIO1_CLK_MARK,      PSA9_0,         PTS2_FN),
+       PINMUX_DATA(VIO1_D7_MARK,       PSB7_0, PSB6_0, PTS1_FN),
+       PINMUX_DATA(VIO1_D6_MARK,       PSB7_0, PSB6_0, PTS0_FN),
+
+       PINMUX_DATA(SCIF5_SCK_MARK,     PSA10_1, PTS4_FN),
+       PINMUX_DATA(SCIF5_RXD_MARK,     PSA9_1,  PTS3_FN),
+       PINMUX_DATA(SCIF5_TXD_MARK,     PSA9_1,  PTS2_FN),
+
+       PINMUX_DATA(VIO0_D15_MARK,      PSB7_0, PSB6_1, PTS1_FN),
+       PINMUX_DATA(VIO0_D14_MARK,      PSB7_0, PSB6_1, PTS0_FN),
+
+       PINMUX_DATA(IDED7_MARK,         PSB7_1, PSB6_0, PTS1_FN),
+       PINMUX_DATA(IDED6_MARK,         PSB7_1, PSB6_0, PTS0_FN),
+
+       /* PTT FN */
+       PINMUX_DATA(D15_MARK, PTT7_FN),
+       PINMUX_DATA(D14_MARK, PTT6_FN),
+       PINMUX_DATA(D13_MARK, PTT5_FN),
+       PINMUX_DATA(D12_MARK, PTT4_FN),
+       PINMUX_DATA(D11_MARK, PTT3_FN),
+       PINMUX_DATA(D10_MARK, PTT2_FN),
+       PINMUX_DATA(D9_MARK,  PTT1_FN),
+       PINMUX_DATA(D8_MARK,  PTT0_FN),
+
+       /* PTU FN */
+       PINMUX_DATA(DMAC_DACK0_MARK, PTU7_FN),
+       PINMUX_DATA(DMAC_DREQ0_MARK, PTU6_FN),
+
+       PINMUX_DATA(FSIOASD_MARK,       PSE1_0, PTU5_FN),
+       PINMUX_DATA(FSIIABCK_MARK,      PSE1_0, PTU4_FN),
+       PINMUX_DATA(FSIIALRCK_MARK,     PSE1_0, PTU3_FN),
+       PINMUX_DATA(FSIOABCK_MARK,      PSE1_0, PTU2_FN),
+       PINMUX_DATA(FSIOALRCK_MARK,     PSE1_0, PTU1_FN),
+       PINMUX_DATA(CLKAUDIOAO_MARK,    PSE0_0, PTU0_FN),
+
+       /* PTV FN */
+       PINMUX_DATA(FSIIBSD_MARK,       PSD7_0,  PSD6_0,  PTV7_FN),
+       PINMUX_DATA(FSIOBSD_MARK,       PSD7_0,  PSD6_0,  PTV6_FN),
+       PINMUX_DATA(FSIIBBCK_MARK,      PSC15_0, PSC14_0, PTV5_FN),
+       PINMUX_DATA(FSIIBLRCK_MARK,     PSC15_0, PSC14_0, PTV4_FN),
+       PINMUX_DATA(FSIOBBCK_MARK,      PSC15_0, PSC14_0, PTV3_FN),
+       PINMUX_DATA(FSIOBLRCK_MARK,     PSC15_0, PSC14_0, PTV2_FN),
+       PINMUX_DATA(CLKAUDIOBO_MARK,    PSE3_0,  PSE2_0,  PTV1_FN),
+       PINMUX_DATA(FSIIASD_MARK,       PSE10_0,          PTV0_FN),
+
+       PINMUX_DATA(MSIOF1_SS2_MARK,    PSD7_0,  PSD6_1,  PTV7_FN),
+       PINMUX_DATA(MSIOF1_RSYNC_MARK,  PSD7_1,  PSD6_0,  PTV7_FN),
+       PINMUX_DATA(MSIOF1_SS1_MARK,    PSD7_0,  PSD6_1,  PTV6_FN),
+       PINMUX_DATA(MSIOF1_RSCK_MARK,   PSD7_1,  PSD6_0,  PTV6_FN),
+       PINMUX_DATA(MSIOF1_RXD_MARK,    PSC15_0, PSC14_1, PTV5_FN),
+       PINMUX_DATA(MSIOF1_TSYNC_MARK,  PSC15_0, PSC14_1, PTV4_FN),
+       PINMUX_DATA(MSIOF1_TSCK_MARK,   PSC15_0, PSC14_1, PTV3_FN),
+       PINMUX_DATA(MSIOF1_TXD_MARK,    PSC15_0, PSC14_1, PTV2_FN),
+       PINMUX_DATA(MSIOF1_MCK_MARK,    PSE3_0,  PSE2_1,  PTV1_FN),
+
+       /* PTW FN */
+       PINMUX_DATA(MMC_D7_MARK,        PSE13_0, PSE12_0, PTW7_FN),
+       PINMUX_DATA(MMC_D6_MARK,        PSE13_0, PSE12_0, PTW6_FN),
+       PINMUX_DATA(MMC_D5_MARK,        PSE13_0, PSE12_0, PTW5_FN),
+       PINMUX_DATA(MMC_D4_MARK,        PSE13_0, PSE12_0, PTW4_FN),
+       PINMUX_DATA(MMC_D3_MARK,        PSA13_0,          PTW3_FN),
+       PINMUX_DATA(MMC_D2_MARK,        PSA13_0,          PTW2_FN),
+       PINMUX_DATA(MMC_D1_MARK,        PSA13_0,          PTW1_FN),
+       PINMUX_DATA(MMC_D0_MARK,        PSA13_0,          PTW0_FN),
+
+       PINMUX_DATA(SDHI1CD_MARK,       PSE13_0, PSE12_1, PTW7_FN),
+       PINMUX_DATA(SDHI1WP_MARK,       PSE13_0, PSE12_1, PTW6_FN),
+       PINMUX_DATA(SDHI1D3_MARK,       PSE13_0, PSE12_1, PTW5_FN),
+       PINMUX_DATA(SDHI1D2_MARK,       PSE13_0, PSE12_1, PTW4_FN),
+       PINMUX_DATA(SDHI1D1_MARK,       PSA13_1,          PTW3_FN),
+       PINMUX_DATA(SDHI1D0_MARK,       PSA13_1,          PTW2_FN),
+       PINMUX_DATA(SDHI1CMD_MARK,      PSA13_1,          PTW1_FN),
+       PINMUX_DATA(SDHI1CLK_MARK,      PSA13_1,          PTW0_FN),
+
+       PINMUX_DATA(IODACK_MARK,        PSE13_1, PSE12_0, PTW7_FN),
+       PINMUX_DATA(IDERST_MARK,        PSE13_1, PSE12_0, PTW6_FN),
+       PINMUX_DATA(EXBUF_ENB_MARK,     PSE13_1, PSE12_0, PTW5_FN),
+       PINMUX_DATA(DIRECTION_MARK,     PSE13_1, PSE12_0, PTW4_FN),
+
+       /* PTX FN */
+       PINMUX_DATA(DMAC_DACK1_MARK,    PSA12_0, PTX7_FN),
+       PINMUX_DATA(DMAC_DREQ1_MARK,    PSA12_0, PTX6_FN),
+
+       PINMUX_DATA(IRDA_OUT_MARK,      PSA12_1, PTX7_FN),
+       PINMUX_DATA(IRDA_IN_MARK,       PSA12_1, PTX6_FN),
+
+       PINMUX_DATA(TSIF_TS0_SDAT_MARK, PSC0_0, PTX5_FN),
+       PINMUX_DATA(TSIF_TS0_SCK_MARK,  PSC1_0, PTX4_FN),
+       PINMUX_DATA(TSIF_TS0_SDEN_MARK, PSC2_0, PTX3_FN),
+       PINMUX_DATA(TSIF_TS0_SPSYNC_MARK,       PTX2_FN),
+
+       PINMUX_DATA(LNKSTA_MARK,        PSC0_1, PTX5_FN),
+       PINMUX_DATA(MDIO_MARK,          PSC1_1, PTX4_FN),
+       PINMUX_DATA(MDC_MARK,           PSC2_1, PTX3_FN),
+
+       PINMUX_DATA(MMC_CLK_MARK, PTX1_FN),
+       PINMUX_DATA(MMC_CMD_MARK, PTX0_FN),
+
+       /* PTY FN */
+       PINMUX_DATA(SDHI0CD_MARK,  PTY7_FN),
+       PINMUX_DATA(SDHI0WP_MARK,  PTY6_FN),
+       PINMUX_DATA(SDHI0D3_MARK,  PTY5_FN),
+       PINMUX_DATA(SDHI0D2_MARK,  PTY4_FN),
+       PINMUX_DATA(SDHI0D1_MARK,  PTY3_FN),
+       PINMUX_DATA(SDHI0D0_MARK,  PTY2_FN),
+       PINMUX_DATA(SDHI0CMD_MARK, PTY1_FN),
+       PINMUX_DATA(SDHI0CLK_MARK, PTY0_FN),
+
+       /* PTZ FN */
+       PINMUX_DATA(INTC_IRQ7_MARK,     PSB10_0, PTZ7_FN),
+       PINMUX_DATA(INTC_IRQ6_MARK,     PSB11_0, PTZ6_FN),
+       PINMUX_DATA(INTC_IRQ5_MARK,     PSB12_0, PTZ5_FN),
+       PINMUX_DATA(INTC_IRQ4_MARK,     PSB13_0, PTZ4_FN),
+       PINMUX_DATA(INTC_IRQ3_MARK,     PSB14_0, PTZ3_FN),
+       PINMUX_DATA(INTC_IRQ2_MARK,              PTZ2_FN),
+       PINMUX_DATA(INTC_IRQ1_MARK,              PTZ1_FN),
+       PINMUX_DATA(INTC_IRQ0_MARK,              PTZ0_FN),
+
+       PINMUX_DATA(SCIF3_I_CTS_MARK,   PSB10_1, PTZ7_FN),
+       PINMUX_DATA(SCIF3_I_RTS_MARK,   PSB11_1, PTZ6_FN),
+       PINMUX_DATA(SCIF3_I_SCK_MARK,   PSB12_1, PTZ5_FN),
+       PINMUX_DATA(SCIF3_I_RXD_MARK,   PSB13_1, PTZ4_FN),
+       PINMUX_DATA(SCIF3_I_TXD_MARK,   PSB14_1, PTZ3_FN),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* PTA */
+       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
+       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
+       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
+       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
+       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
+       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
+       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
+       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
+
+       /* PTB */
+       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
+       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
+       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
+       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
+       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
+       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
+       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
+       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
+
+       /* PTC */
+       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
+       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
+       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
+       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
+       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
+       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
+       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
+       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
+
+       /* PTD */
+       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
+       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
+       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
+       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
+       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
+       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
+       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
+       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
+
+       /* PTE */
+       PINMUX_GPIO(GPIO_PTE7, PTE7_DATA),
+       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
+       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
+       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
+       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
+       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
+       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
+       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
+
+       /* PTF */
+       PINMUX_GPIO(GPIO_PTF7, PTF7_DATA),
+       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
+       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
+       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
+       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
+       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
+       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
+       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
+
+       /* PTG */
+       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
+       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
+       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
+       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
+       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
+       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
+
+       /* PTH */
+       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
+       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
+       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
+       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
+       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
+       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
+       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
+       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
+
+       /* PTJ */
+       PINMUX_GPIO(GPIO_PTJ7, PTJ7_DATA),
+       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
+       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
+       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
+       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
+       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
+       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
+
+       /* PTK */
+       PINMUX_GPIO(GPIO_PTK7, PTK7_DATA),
+       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
+       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
+       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
+       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
+       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
+       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
+       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
+
+       /* PTL */
+       PINMUX_GPIO(GPIO_PTL7, PTL7_DATA),
+       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
+       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
+       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
+       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
+       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
+       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
+       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
+
+       /* PTM */
+       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
+       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
+       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
+       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
+       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
+       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
+       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
+       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
+
+       /* PTN */
+       PINMUX_GPIO(GPIO_PTN7, PTN7_DATA),
+       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
+       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
+       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
+       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
+       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
+       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
+       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
+
+       /* PTQ */
+       PINMUX_GPIO(GPIO_PTQ7, PTQ7_DATA),
+       PINMUX_GPIO(GPIO_PTQ6, PTQ6_DATA),
+       PINMUX_GPIO(GPIO_PTQ5, PTQ5_DATA),
+       PINMUX_GPIO(GPIO_PTQ4, PTQ4_DATA),
+       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
+       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
+       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
+       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
+
+       /* PTR */
+       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
+       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
+       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
+       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
+       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
+       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
+       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
+       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
+
+       /* PTS */
+       PINMUX_GPIO(GPIO_PTS6, PTS6_DATA),
+       PINMUX_GPIO(GPIO_PTS5, PTS5_DATA),
+       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
+       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
+       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
+       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
+       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
+
+       /* PTT */
+       PINMUX_GPIO(GPIO_PTT7, PTT7_DATA),
+       PINMUX_GPIO(GPIO_PTT6, PTT6_DATA),
+       PINMUX_GPIO(GPIO_PTT5, PTT5_DATA),
+       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
+       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
+       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
+       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
+       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
+
+       /* PTU */
+       PINMUX_GPIO(GPIO_PTU7, PTU7_DATA),
+       PINMUX_GPIO(GPIO_PTU6, PTU6_DATA),
+       PINMUX_GPIO(GPIO_PTU5, PTU5_DATA),
+       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
+       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
+       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
+       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
+       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
+
+       /* PTV */
+       PINMUX_GPIO(GPIO_PTV7, PTV7_DATA),
+       PINMUX_GPIO(GPIO_PTV6, PTV6_DATA),
+       PINMUX_GPIO(GPIO_PTV5, PTV5_DATA),
+       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
+       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
+       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
+       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
+       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
+
+       /* PTW */
+       PINMUX_GPIO(GPIO_PTW7, PTW7_DATA),
+       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
+       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
+       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
+       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
+       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
+       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
+       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
+
+       /* PTX */
+       PINMUX_GPIO(GPIO_PTX7, PTX7_DATA),
+       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
+       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
+       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
+       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
+       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
+       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
+       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
+
+       /* PTY */
+       PINMUX_GPIO(GPIO_PTY7, PTY7_DATA),
+       PINMUX_GPIO(GPIO_PTY6, PTY6_DATA),
+       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
+       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
+       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
+       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
+       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
+       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
+
+       /* PTZ */
+       PINMUX_GPIO(GPIO_PTZ7, PTZ7_DATA),
+       PINMUX_GPIO(GPIO_PTZ6, PTZ6_DATA),
+       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
+       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
+       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
+       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
+       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
+       PINMUX_GPIO(GPIO_PTZ0, PTZ0_DATA),
+
+       /* BSC */
+       PINMUX_GPIO(GPIO_FN_D31,        D31_MARK),
+       PINMUX_GPIO(GPIO_FN_D30,        D30_MARK),
+       PINMUX_GPIO(GPIO_FN_D29,        D29_MARK),
+       PINMUX_GPIO(GPIO_FN_D28,        D28_MARK),
+       PINMUX_GPIO(GPIO_FN_D27,        D27_MARK),
+       PINMUX_GPIO(GPIO_FN_D26,        D26_MARK),
+       PINMUX_GPIO(GPIO_FN_D25,        D25_MARK),
+       PINMUX_GPIO(GPIO_FN_D24,        D24_MARK),
+       PINMUX_GPIO(GPIO_FN_D23,        D23_MARK),
+       PINMUX_GPIO(GPIO_FN_D22,        D22_MARK),
+       PINMUX_GPIO(GPIO_FN_D21,        D21_MARK),
+       PINMUX_GPIO(GPIO_FN_D20,        D20_MARK),
+       PINMUX_GPIO(GPIO_FN_D19,        D19_MARK),
+       PINMUX_GPIO(GPIO_FN_D18,        D18_MARK),
+       PINMUX_GPIO(GPIO_FN_D17,        D17_MARK),
+       PINMUX_GPIO(GPIO_FN_D16,        D16_MARK),
+       PINMUX_GPIO(GPIO_FN_D15,        D15_MARK),
+       PINMUX_GPIO(GPIO_FN_D14,        D14_MARK),
+       PINMUX_GPIO(GPIO_FN_D13,        D13_MARK),
+       PINMUX_GPIO(GPIO_FN_D12,        D12_MARK),
+       PINMUX_GPIO(GPIO_FN_D11,        D11_MARK),
+       PINMUX_GPIO(GPIO_FN_D10,        D10_MARK),
+       PINMUX_GPIO(GPIO_FN_D9,         D9_MARK),
+       PINMUX_GPIO(GPIO_FN_D8,         D8_MARK),
+       PINMUX_GPIO(GPIO_FN_D7,         D7_MARK),
+       PINMUX_GPIO(GPIO_FN_D6,         D6_MARK),
+       PINMUX_GPIO(GPIO_FN_D5,         D5_MARK),
+       PINMUX_GPIO(GPIO_FN_D4,         D4_MARK),
+       PINMUX_GPIO(GPIO_FN_D3,         D3_MARK),
+       PINMUX_GPIO(GPIO_FN_D2,         D2_MARK),
+       PINMUX_GPIO(GPIO_FN_D1,         D1_MARK),
+       PINMUX_GPIO(GPIO_FN_D0,         D0_MARK),
+       PINMUX_GPIO(GPIO_FN_A25,        A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24,        A24_MARK),
+       PINMUX_GPIO(GPIO_FN_A23,        A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22,        A22_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6B_CE1B,  CS6B_CE1B_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6A_CE2B,  CS6A_CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5B_CE1A,  CS5B_CE1A_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5A_CE2A,  CS5A_CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_WE3_ICIOWR, WE3_ICIOWR_MARK),
+       PINMUX_GPIO(GPIO_FN_WE2_ICIORD, WE2_ICIORD_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16,     IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_WAIT,       WAIT_MARK),
+       PINMUX_GPIO(GPIO_FN_BS,         BS_MARK),
+
+       /* KEYSC */
+       PINMUX_GPIO(GPIO_FN_KEYOUT5_IN5,        KEYOUT5_IN5_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT4_IN6,        KEYOUT4_IN6_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN4,             KEYIN4_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN3,             KEYIN3_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN2,             KEYIN2_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN1,             KEYIN1_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYIN0,             KEYIN0_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT3,            KEYOUT3_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT2,            KEYOUT2_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT1,            KEYOUT1_MARK),
+       PINMUX_GPIO(GPIO_FN_KEYOUT0,            KEYOUT0_MARK),
+
+       /* ATAPI */
+       PINMUX_GPIO(GPIO_FN_IDED15,     IDED15_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED14,     IDED14_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED13,     IDED13_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED12,     IDED12_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED11,     IDED11_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED10,     IDED10_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED9,      IDED9_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED8,      IDED8_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED7,      IDED7_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED6,      IDED6_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED5,      IDED5_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED4,      IDED4_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED3,      IDED3_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED2,      IDED2_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED1,      IDED1_MARK),
+       PINMUX_GPIO(GPIO_FN_IDED0,      IDED0_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEA2,      IDEA2_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEA1,      IDEA1_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEA0,      IDEA0_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEIOWR,    IDEIOWR_MARK),
+       PINMUX_GPIO(GPIO_FN_IODREQ,     IODREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_IDECS0,     IDECS0_MARK),
+       PINMUX_GPIO(GPIO_FN_IDECS1,     IDECS1_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEIORD,    IDEIORD_MARK),
+       PINMUX_GPIO(GPIO_FN_DIRECTION,  DIRECTION_MARK),
+       PINMUX_GPIO(GPIO_FN_EXBUF_ENB,  EXBUF_ENB_MARK),
+       PINMUX_GPIO(GPIO_FN_IDERST,     IDERST_MARK),
+       PINMUX_GPIO(GPIO_FN_IODACK,     IODACK_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEINT,     IDEINT_MARK),
+       PINMUX_GPIO(GPIO_FN_IDEIORDY,   IDEIORDY_MARK),
+
+       /* TPU */
+       PINMUX_GPIO(GPIO_FN_TPUTO3,     TPUTO3_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTO2,     TPUTO2_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTO1,     TPUTO1_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTO0,     TPUTO0_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTI3,     TPUTI3_MARK),
+       PINMUX_GPIO(GPIO_FN_TPUTI2,     TPUTI2_MARK),
+
+       /* LCDC */
+       PINMUX_GPIO(GPIO_FN_LCDD23,     LCDD23_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD22,     LCDD22_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD21,     LCDD21_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD20,     LCDD20_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD19,     LCDD19_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD18,     LCDD18_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD17,     LCDD17_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD16,     LCDD16_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD15,     LCDD15_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD14,     LCDD14_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD13,     LCDD13_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD12,     LCDD12_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD11,     LCDD11_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD10,     LCDD10_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD9,      LCDD9_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD8,      LCDD8_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD7,      LCDD7_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD6,      LCDD6_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD5,      LCDD5_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD4,      LCDD4_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD3,      LCDD3_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD2,      LCDD2_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD1,      LCDD1_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDD0,      LCDD0_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVSYN,    LCDVSYN_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDDISP,    LCDDISP_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDRS,      LCDRS_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDHSYN,    LCDHSYN_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDCS,      LCDCS_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDDON,     LCDDON_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDDCK,     LCDDCK_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDWR,      LCDWR_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVEPWC,   LCDVEPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDVCPWC,   LCDVCPWC_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDRD,      LCDRD_MARK),
+       PINMUX_GPIO(GPIO_FN_LCDLCLK,    LCDLCLK_MARK),
+
+       /* SCIF0 */
+       PINMUX_GPIO(GPIO_FN_SCIF0_TXD,  SCIF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RXD,  SCIF0_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_SCK,  SCIF0_SCK_MARK),
+
+       /* SCIF1 */
+       PINMUX_GPIO(GPIO_FN_SCIF1_SCK,  SCIF1_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_RXD,  SCIF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_TXD,  SCIF1_TXD_MARK),
+
+       /* SCIF2 */
+       PINMUX_GPIO(GPIO_FN_SCIF2_L_TXD,        SCIF2_L_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_L_SCK,        SCIF2_L_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_L_RXD,        SCIF2_L_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_V_TXD,        SCIF2_V_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_V_SCK,        SCIF2_V_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_V_RXD,        SCIF2_V_RXD_MARK),
+
+       /* SCIF3 */
+       PINMUX_GPIO(GPIO_FN_SCIF3_V_SCK,        SCIF3_V_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_V_RXD,        SCIF3_V_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_V_TXD,        SCIF3_V_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_V_CTS,        SCIF3_V_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_V_RTS,        SCIF3_V_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_I_SCK,        SCIF3_I_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_I_RXD,        SCIF3_I_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_I_TXD,        SCIF3_I_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_I_CTS,        SCIF3_I_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_I_RTS,        SCIF3_I_RTS_MARK),
+
+       /* SCIF4 */
+       PINMUX_GPIO(GPIO_FN_SCIF4_SCK,  SCIF4_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_RXD,  SCIF4_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_TXD,  SCIF4_TXD_MARK),
+
+       /* SCIF5 */
+       PINMUX_GPIO(GPIO_FN_SCIF5_SCK,  SCIF5_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_RXD,  SCIF5_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_TXD,  SCIF5_TXD_MARK),
+
+       /* FSI */
+       PINMUX_GPIO(GPIO_FN_FSIMCKB,    FSIMCKB_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIMCKA,    FSIMCKA_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIOASD,    FSIOASD_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIIABCK,   FSIIABCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIIALRCK,  FSIIALRCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIOABCK,   FSIOABCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIOALRCK,  FSIOALRCK_MARK),
+       PINMUX_GPIO(GPIO_FN_CLKAUDIOAO, CLKAUDIOAO_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIIBSD,    FSIIBSD_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIOBSD,    FSIOBSD_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIIBBCK,   FSIIBBCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIIBLRCK,  FSIIBLRCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIOBBCK,   FSIOBBCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIOBLRCK,  FSIOBLRCK_MARK),
+       PINMUX_GPIO(GPIO_FN_CLKAUDIOBO, CLKAUDIOBO_MARK),
+       PINMUX_GPIO(GPIO_FN_FSIIASD,    FSIIASD_MARK),
+
+       /* AUD */
+       PINMUX_GPIO(GPIO_FN_AUDCK,      AUDCK_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDSYNC,    AUDSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA3,    AUDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA2,    AUDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA1,    AUDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA0,    AUDATA0_MARK),
+
+       /* VIO */
+       PINMUX_GPIO(GPIO_FN_VIO_CKO,    VIO_CKO_MARK),
+
+       /* VIO0 */
+       PINMUX_GPIO(GPIO_FN_VIO0_D15,   VIO0_D15_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D14,   VIO0_D14_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D13,   VIO0_D13_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D12,   VIO0_D12_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D11,   VIO0_D11_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D10,   VIO0_D10_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D9,    VIO0_D9_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D8,    VIO0_D8_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D7,    VIO0_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D6,    VIO0_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D5,    VIO0_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D4,    VIO0_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D3,    VIO0_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D2,    VIO0_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D1,    VIO0_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_D0,    VIO0_D0_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_VD,    VIO0_VD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_CLK,   VIO0_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_FLD,   VIO0_FLD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO0_HD,    VIO0_HD_MARK),
+
+       /* VIO1 */
+       PINMUX_GPIO(GPIO_FN_VIO1_D7,    VIO1_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_D6,    VIO1_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_D5,    VIO1_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_D4,    VIO1_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_D3,    VIO1_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_D2,    VIO1_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_D1,    VIO1_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_D0,    VIO1_D0_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_FLD,   VIO1_FLD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_HD,    VIO1_HD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_VD,    VIO1_VD_MARK),
+       PINMUX_GPIO(GPIO_FN_VIO1_CLK,   VIO1_CLK_MARK),
+
+       /* Eth */
+       PINMUX_GPIO(GPIO_FN_RMII_RXD0,          RMII_RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII_RXD1,          RMII_RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII_TXD0,          RMII_TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII_TXD1,          RMII_TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII_REF_CLK,       RMII_REF_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII_TX_EN,         RMII_TX_EN_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII_RX_ER,         RMII_RX_ER_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII_CRS_DV,        RMII_CRS_DV_MARK),
+       PINMUX_GPIO(GPIO_FN_LNKSTA,             LNKSTA_MARK),
+       PINMUX_GPIO(GPIO_FN_MDIO,               MDIO_MARK),
+       PINMUX_GPIO(GPIO_FN_MDC,                MDC_MARK),
+
+       /* System */
+       PINMUX_GPIO(GPIO_FN_PDSTATUS,   PDSTATUS_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS2,    STATUS2_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS0,    STATUS0_MARK),
+
+       /* VOU */
+       PINMUX_GPIO(GPIO_FN_DV_D15,     DV_D15_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D14,     DV_D14_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D13,     DV_D13_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D12,     DV_D12_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D11,     DV_D11_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D10,     DV_D10_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D9,      DV_D9_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D8,      DV_D8_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D7,      DV_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D6,      DV_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D5,      DV_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D4,      DV_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D3,      DV_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D2,      DV_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D1,      DV_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_D0,      DV_D0_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_CLKI,    DV_CLKI_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_CLK,     DV_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_VSYNC,   DV_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_DV_HSYNC,   DV_HSYNC_MARK),
+
+       /* MSIOF0 */
+       PINMUX_GPIO(GPIO_FN_MSIOF0_RXD,         MSIOF0_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_TXD,         MSIOF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_MCK,         MSIOF0_MCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_TSCK,        MSIOF0_TSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_SS1,         MSIOF0_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_SS2,         MSIOF0_SS2_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_TSYNC,       MSIOF0_TSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_RSCK,        MSIOF0_RSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF0_RSYNC,       MSIOF0_RSYNC_MARK),
+
+       /* MSIOF1 */
+       PINMUX_GPIO(GPIO_FN_MSIOF1_RXD,         MSIOF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_TXD,         MSIOF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_MCK,         MSIOF1_MCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_TSCK,        MSIOF1_TSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_SS1,         MSIOF1_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_SS2,         MSIOF1_SS2_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_TSYNC,       MSIOF1_TSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_RSCK,        MSIOF1_RSCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MSIOF1_RSYNC,       MSIOF1_RSYNC_MARK),
+
+       /* DMAC */
+       PINMUX_GPIO(GPIO_FN_DMAC_DACK0, DMAC_DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_DMAC_DREQ0, DMAC_DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_DMAC_DACK1, DMAC_DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DMAC_DREQ1, DMAC_DREQ1_MARK),
+
+       /* SDHI0 */
+       PINMUX_GPIO(GPIO_FN_SDHI0CD,    SDHI0CD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0WP,    SDHI0WP_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0CMD,   SDHI0CMD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0CLK,   SDHI0CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D3,    SDHI0D3_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D2,    SDHI0D2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D1,    SDHI0D1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI0D0,    SDHI0D0_MARK),
+
+       /* SDHI1 */
+       PINMUX_GPIO(GPIO_FN_SDHI1CD,    SDHI1CD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1WP,    SDHI1WP_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1CMD,   SDHI1CMD_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1CLK,   SDHI1CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D3,    SDHI1D3_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D2,    SDHI1D2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D1,    SDHI1D1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDHI1D0,    SDHI1D0_MARK),
+
+       /* MMC */
+       PINMUX_GPIO(GPIO_FN_MMC_D7,     MMC_D7_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_D6,     MMC_D6_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_D5,     MMC_D5_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_D4,     MMC_D4_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_D3,     MMC_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_D2,     MMC_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_D1,     MMC_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_D0,     MMC_D0_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_CLK,    MMC_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_MMC_CMD,    MMC_CMD_MARK),
+
+       /* IrDA */
+       PINMUX_GPIO(GPIO_FN_IRDA_OUT,   IRDA_OUT_MARK),
+       PINMUX_GPIO(GPIO_FN_IRDA_IN,    IRDA_IN_MARK),
+
+       /* TSIF */
+       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SDAT,      TSIF_TS0_SDAT_MARK),
+       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SCK,       TSIF_TS0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SDEN,      TSIF_TS0_SDEN_MARK),
+       PINMUX_GPIO(GPIO_FN_TSIF_TS0_SPSYNC,    TSIF_TS0_SPSYNC_MARK),
+
+       /* IRQ */
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ7,  INTC_IRQ7_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ6,  INTC_IRQ6_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ5,  INTC_IRQ5_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ4,  INTC_IRQ4_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ3,  INTC_IRQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ2,  INTC_IRQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ1,  INTC_IRQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC_IRQ0,  INTC_IRQ0_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PACR", 0xa4050100, 16, 2) {
+               PTA7_FN, PTA7_OUT, PTA7_IN_PU, PTA7_IN,
+               PTA6_FN, PTA6_OUT, PTA6_IN_PU, PTA6_IN,
+               PTA5_FN, PTA5_OUT, PTA5_IN_PU, PTA5_IN,
+               PTA4_FN, PTA4_OUT, PTA4_IN_PU, PTA4_IN,
+               PTA3_FN, PTA3_OUT, PTA3_IN_PU, PTA3_IN,
+               PTA2_FN, PTA2_OUT, PTA2_IN_PU, PTA2_IN,
+               PTA1_FN, PTA1_OUT, PTA1_IN_PU, PTA1_IN,
+               PTA0_FN, PTA0_OUT, PTA0_IN_PU, PTA0_IN }
+       },
+       { PINMUX_CFG_REG("PBCR", 0xa4050102, 16, 2) {
+               PTB7_FN, PTB7_OUT, PTB7_IN_PU, PTB7_IN,
+               PTB6_FN, PTB6_OUT, PTB6_IN_PU, PTB6_IN,
+               PTB5_FN, PTB5_OUT, PTB5_IN_PU, PTB5_IN,
+               PTB4_FN, PTB4_OUT, PTB4_IN_PU, PTB4_IN,
+               PTB3_FN, PTB3_OUT, PTB3_IN_PU, PTB3_IN,
+               PTB2_FN, PTB2_OUT, PTB2_IN_PU, PTB2_IN,
+               PTB1_FN, PTB1_OUT, PTB1_IN_PU, PTB1_IN,
+               PTB0_FN, PTB0_OUT, PTB0_IN_PU, PTB0_IN }
+       },
+       { PINMUX_CFG_REG("PCCR", 0xa4050104, 16, 2) {
+               PTC7_FN, PTC7_OUT, PTC7_IN_PU, PTC7_IN,
+               PTC6_FN, PTC6_OUT, PTC6_IN_PU, PTC6_IN,
+               PTC5_FN, PTC5_OUT, PTC5_IN_PU, PTC5_IN,
+               PTC4_FN, PTC4_OUT, PTC4_IN_PU, PTC4_IN,
+               PTC3_FN, PTC3_OUT, PTC3_IN_PU, PTC3_IN,
+               PTC2_FN, PTC2_OUT, PTC2_IN_PU, PTC2_IN,
+               PTC1_FN, PTC1_OUT, PTC1_IN_PU, PTC1_IN,
+               PTC0_FN, PTC0_OUT, PTC0_IN_PU, PTC0_IN }
+       },
+       { PINMUX_CFG_REG("PDCR", 0xa4050106, 16, 2) {
+               PTD7_FN, PTD7_OUT, PTD7_IN_PU, PTD7_IN,
+               PTD6_FN, PTD6_OUT, PTD6_IN_PU, PTD6_IN,
+               PTD5_FN, PTD5_OUT, PTD5_IN_PU, PTD5_IN,
+               PTD4_FN, PTD4_OUT, PTD4_IN_PU, PTD4_IN,
+               PTD3_FN, PTD3_OUT, PTD3_IN_PU, PTD3_IN,
+               PTD2_FN, PTD2_OUT, PTD2_IN_PU, PTD2_IN,
+               PTD1_FN, PTD1_OUT, PTD1_IN_PU, PTD1_IN,
+               PTD0_FN, PTD0_OUT, PTD0_IN_PU, PTD0_IN }
+       },
+       { PINMUX_CFG_REG("PECR", 0xa4050108, 16, 2) {
+               PTE7_FN, PTE7_OUT, PTE7_IN_PU, PTE7_IN,
+               PTE6_FN, PTE6_OUT, PTE6_IN_PU, PTE6_IN,
+               PTE5_FN, PTE5_OUT, PTE5_IN_PU, PTE5_IN,
+               PTE4_FN, PTE4_OUT, PTE4_IN_PU, PTE4_IN,
+               PTE3_FN, PTE3_OUT, PTE3_IN_PU, PTE3_IN,
+               PTE2_FN, PTE2_OUT, PTE2_IN_PU, PTE2_IN,
+               PTE1_FN, PTE1_OUT, PTE1_IN_PU, PTE1_IN,
+               PTE0_FN, PTE0_OUT, PTE0_IN_PU, PTE0_IN }
+       },
+       { PINMUX_CFG_REG("PFCR", 0xa405010a, 16, 2) {
+               PTF7_FN, PTF7_OUT, PTF7_IN_PU, PTF7_IN,
+               PTF6_FN, PTF6_OUT, PTF6_IN_PU, PTF6_IN,
+               PTF5_FN, PTF5_OUT, PTF5_IN_PU, PTF5_IN,
+               PTF4_FN, PTF4_OUT, PTF4_IN_PU, PTF4_IN,
+               PTF3_FN, PTF3_OUT, PTF3_IN_PU, PTF3_IN,
+               PTF2_FN, PTF2_OUT, PTF2_IN_PU, PTF2_IN,
+               PTF1_FN, PTF1_OUT, PTF1_IN_PU, PTF1_IN,
+               PTF0_FN, PTF0_OUT, PTF0_IN_PU, PTF0_IN }
+       },
+       { PINMUX_CFG_REG("PGCR", 0xa405010c, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PTG5_FN, PTG5_OUT, 0, 0,
+               PTG4_FN, PTG4_OUT, 0, 0,
+               PTG3_FN, PTG3_OUT, 0, 0,
+               PTG2_FN, PTG2_OUT, 0, 0,
+               PTG1_FN, PTG1_OUT, 0, 0,
+               PTG0_FN, PTG0_OUT, 0, 0 }
+       },
+       { PINMUX_CFG_REG("PHCR", 0xa405010e, 16, 2) {
+               PTH7_FN, PTH7_OUT, PTH7_IN_PU, PTH7_IN,
+               PTH6_FN, PTH6_OUT, PTH6_IN_PU, PTH6_IN,
+               PTH5_FN, PTH5_OUT, PTH5_IN_PU, PTH5_IN,
+               PTH4_FN, PTH4_OUT, PTH4_IN_PU, PTH4_IN,
+               PTH3_FN, PTH3_OUT, PTH3_IN_PU, PTH3_IN,
+               PTH2_FN, PTH2_OUT, PTH2_IN_PU, PTH2_IN,
+               PTH1_FN, PTH1_OUT, PTH1_IN_PU, PTH1_IN,
+               PTH0_FN, PTH0_OUT, PTH0_IN_PU, PTH0_IN }
+       },
+       { PINMUX_CFG_REG("PJCR", 0xa4050110, 16, 2) {
+               PTJ7_FN, PTJ7_OUT, 0, 0,
+               PTJ6_FN, PTJ6_OUT, 0, 0,
+               PTJ5_FN, PTJ5_OUT, 0, 0,
+               0, 0, 0, 0,
+               PTJ3_FN, PTJ3_OUT, PTJ3_IN_PU, PTJ3_IN,
+               PTJ2_FN, PTJ2_OUT, PTJ2_IN_PU, PTJ2_IN,
+               PTJ1_FN, PTJ1_OUT, PTJ1_IN_PU, PTJ1_IN,
+               PTJ0_FN, PTJ0_OUT, PTJ0_IN_PU, PTJ0_IN }
+       },
+       { PINMUX_CFG_REG("PKCR", 0xa4050112, 16, 2) {
+               PTK7_FN, PTK7_OUT, PTK7_IN_PU, PTK7_IN,
+               PTK6_FN, PTK6_OUT, PTK6_IN_PU, PTK6_IN,
+               PTK5_FN, PTK5_OUT, PTK5_IN_PU, PTK5_IN,
+               PTK4_FN, PTK4_OUT, PTK4_IN_PU, PTK4_IN,
+               PTK3_FN, PTK3_OUT, PTK3_IN_PU, PTK3_IN,
+               PTK2_FN, PTK2_OUT, PTK2_IN_PU, PTK2_IN,
+               PTK1_FN, PTK1_OUT, PTK1_IN_PU, PTK1_IN,
+               PTK0_FN, PTK0_OUT, PTK0_IN_PU, PTK0_IN }
+       },
+       { PINMUX_CFG_REG("PLCR", 0xa4050114, 16, 2) {
+               PTL7_FN, PTL7_OUT, PTL7_IN_PU, PTL7_IN,
+               PTL6_FN, PTL6_OUT, PTL6_IN_PU, PTL6_IN,
+               PTL5_FN, PTL5_OUT, PTL5_IN_PU, PTL5_IN,
+               PTL4_FN, PTL4_OUT, PTL4_IN_PU, PTL4_IN,
+               PTL3_FN, PTL3_OUT, PTL3_IN_PU, PTL3_IN,
+               PTL2_FN, PTL2_OUT, PTL2_IN_PU, PTL2_IN,
+               PTL1_FN, PTL1_OUT, PTL1_IN_PU, PTL1_IN,
+               PTL0_FN, PTL0_OUT, PTL0_IN_PU, PTL0_IN }
+       },
+       { PINMUX_CFG_REG("PMCR", 0xa4050116, 16, 2) {
+               PTM7_FN, PTM7_OUT, PTM7_IN_PU, PTM7_IN,
+               PTM6_FN, PTM6_OUT, PTM6_IN_PU, PTM6_IN,
+               PTM5_FN, PTM5_OUT, PTM5_IN_PU, PTM5_IN,
+               PTM4_FN, PTM4_OUT, PTM4_IN_PU, PTM4_IN,
+               PTM3_FN, PTM3_OUT, PTM3_IN_PU, PTM3_IN,
+               PTM2_FN, PTM2_OUT, PTM2_IN_PU, PTM2_IN,
+               PTM1_FN, PTM1_OUT, PTM1_IN_PU, PTM1_IN,
+               PTM0_FN, PTM0_OUT, PTM0_IN_PU, PTM0_IN }
+       },
+       { PINMUX_CFG_REG("PNCR", 0xa4050118, 16, 2) {
+               PTN7_FN, PTN7_OUT, PTN7_IN_PU, PTN7_IN,
+               PTN6_FN, PTN6_OUT, PTN6_IN_PU, PTN6_IN,
+               PTN5_FN, PTN5_OUT, PTN5_IN_PU, PTN5_IN,
+               PTN4_FN, PTN4_OUT, PTN4_IN_PU, PTN4_IN,
+               PTN3_FN, PTN3_OUT, PTN3_IN_PU, PTN3_IN,
+               PTN2_FN, PTN2_OUT, PTN2_IN_PU, PTN2_IN,
+               PTN1_FN, PTN1_OUT, PTN1_IN_PU, PTN1_IN,
+               PTN0_FN, PTN0_OUT, PTN0_IN_PU, PTN0_IN }
+       },
+       { PINMUX_CFG_REG("PQCR", 0xa405011a, 16, 2) {
+               PTQ7_FN, PTQ7_OUT, PTQ7_IN_PU, PTQ7_IN,
+               PTQ6_FN, PTQ6_OUT, PTQ6_IN_PU, PTQ6_IN,
+               PTQ5_FN, PTQ5_OUT, PTQ5_IN_PU, PTQ5_IN,
+               PTQ4_FN, PTQ4_OUT, PTQ4_IN_PU, PTQ4_IN,
+               PTQ3_FN, PTQ3_OUT, PTQ3_IN_PU, PTQ3_IN,
+               PTQ2_FN, PTQ2_OUT, PTQ2_IN_PU, PTQ2_IN,
+               PTQ1_FN, PTQ1_OUT, PTQ1_IN_PU, PTQ1_IN,
+               PTQ0_FN, PTQ0_OUT, PTQ0_IN_PU, PTQ0_IN }
+       },
+       { PINMUX_CFG_REG("PRCR", 0xa405011c, 16, 2) {
+               PTR7_FN, PTR7_OUT, PTR7_IN_PU, PTR7_IN,
+               PTR6_FN, PTR6_OUT, PTR6_IN_PU, PTR6_IN,
+               PTR5_FN, PTR5_OUT, PTR5_IN_PU, PTR5_IN,
+               PTR4_FN, PTR4_OUT, PTR4_IN_PU, PTR4_IN,
+               PTR3_FN, 0,        PTR3_IN_PU, PTR3_IN,
+               PTR2_FN, 0,        PTR2_IN_PU, PTR2_IN,
+               PTR1_FN, PTR1_OUT, PTR1_IN_PU, PTR1_IN,
+               PTR0_FN, PTR0_OUT, PTR0_IN_PU, PTR0_IN }
+       },
+       { PINMUX_CFG_REG("PSCR", 0xa405011e, 16, 2) {
+               0, 0, 0, 0,
+               PTS6_FN, PTS6_OUT, PTS6_IN_PU, PTS6_IN,
+               PTS5_FN, PTS5_OUT, PTS5_IN_PU, PTS5_IN,
+               PTS4_FN, PTS4_OUT, PTS4_IN_PU, PTS4_IN,
+               PTS3_FN, PTS3_OUT, PTS3_IN_PU, PTS3_IN,
+               PTS2_FN, PTS2_OUT, PTS2_IN_PU, PTS2_IN,
+               PTS1_FN, PTS1_OUT, PTS1_IN_PU, PTS1_IN,
+               PTS0_FN, PTS0_OUT, PTS0_IN_PU, PTS0_IN }
+       },
+       { PINMUX_CFG_REG("PTCR", 0xa4050140, 16, 2) {
+               PTT7_FN, PTT7_OUT, PTT7_IN_PU, PTT7_IN,
+               PTT6_FN, PTT6_OUT, PTT6_IN_PU, PTT6_IN,
+               PTT5_FN, PTT5_OUT, PTT5_IN_PU, PTT5_IN,
+               PTT4_FN, PTT4_OUT, PTT4_IN_PU, PTT4_IN,
+               PTT3_FN, PTT3_OUT, PTT3_IN_PU, PTT3_IN,
+               PTT2_FN, PTT2_OUT, PTT2_IN_PU, PTT2_IN,
+               PTT1_FN, PTT1_OUT, PTT1_IN_PU, PTT1_IN,
+               PTT0_FN, PTT0_OUT, PTT0_IN_PU, PTT0_IN }
+       },
+       { PINMUX_CFG_REG("PUCR", 0xa4050142, 16, 2) {
+               PTU7_FN, PTU7_OUT, PTU7_IN_PU, PTU7_IN,
+               PTU6_FN, PTU6_OUT, PTU6_IN_PU, PTU6_IN,
+               PTU5_FN, PTU5_OUT, PTU5_IN_PU, PTU5_IN,
+               PTU4_FN, PTU4_OUT, PTU4_IN_PU, PTU4_IN,
+               PTU3_FN, PTU3_OUT, PTU3_IN_PU, PTU3_IN,
+               PTU2_FN, PTU2_OUT, PTU2_IN_PU, PTU2_IN,
+               PTU1_FN, PTU1_OUT, PTU1_IN_PU, PTU1_IN,
+               PTU0_FN, PTU0_OUT, PTU0_IN_PU, PTU0_IN }
+       },
+       { PINMUX_CFG_REG("PVCR", 0xa4050144, 16, 2) {
+               PTV7_FN, PTV7_OUT, PTV7_IN_PU, PTV7_IN,
+               PTV6_FN, PTV6_OUT, PTV6_IN_PU, PTV6_IN,
+               PTV5_FN, PTV5_OUT, PTV5_IN_PU, PTV5_IN,
+               PTV4_FN, PTV4_OUT, PTV4_IN_PU, PTV4_IN,
+               PTV3_FN, PTV3_OUT, PTV3_IN_PU, PTV3_IN,
+               PTV2_FN, PTV2_OUT, PTV2_IN_PU, PTV2_IN,
+               PTV1_FN, PTV1_OUT, PTV1_IN_PU, PTV1_IN,
+               PTV0_FN, PTV0_OUT, PTV0_IN_PU, PTV0_IN }
+       },
+       { PINMUX_CFG_REG("PWCR", 0xa4050146, 16, 2) {
+               PTW7_FN, PTW7_OUT, PTW7_IN_PU, PTW7_IN,
+               PTW6_FN, PTW6_OUT, PTW6_IN_PU, PTW6_IN,
+               PTW5_FN, PTW5_OUT, PTW5_IN_PU, PTW5_IN,
+               PTW4_FN, PTW4_OUT, PTW4_IN_PU, PTW4_IN,
+               PTW3_FN, PTW3_OUT, PTW3_IN_PU, PTW3_IN,
+               PTW2_FN, PTW2_OUT, PTW2_IN_PU, PTW2_IN,
+               PTW1_FN, PTW1_OUT, PTW1_IN_PU, PTW1_IN,
+               PTW0_FN, PTW0_OUT, PTW0_IN_PU, PTW0_IN }
+       },
+       { PINMUX_CFG_REG("PXCR", 0xa4050148, 16, 2) {
+               PTX7_FN, PTX7_OUT, PTX7_IN_PU, PTX7_IN,
+               PTX6_FN, PTX6_OUT, PTX6_IN_PU, PTX6_IN,
+               PTX5_FN, PTX5_OUT, PTX5_IN_PU, PTX5_IN,
+               PTX4_FN, PTX4_OUT, PTX4_IN_PU, PTX4_IN,
+               PTX3_FN, PTX3_OUT, PTX3_IN_PU, PTX3_IN,
+               PTX2_FN, PTX2_OUT, PTX2_IN_PU, PTX2_IN,
+               PTX1_FN, PTX1_OUT, PTX1_IN_PU, PTX1_IN,
+               PTX0_FN, PTX0_OUT, PTX0_IN_PU, PTX0_IN }
+       },
+       { PINMUX_CFG_REG("PYCR", 0xa405014a, 16, 2) {
+               PTY7_FN, PTY7_OUT, PTY7_IN_PU, PTY7_IN,
+               PTY6_FN, PTY6_OUT, PTY6_IN_PU, PTY6_IN,
+               PTY5_FN, PTY5_OUT, PTY5_IN_PU, PTY5_IN,
+               PTY4_FN, PTY4_OUT, PTY4_IN_PU, PTY4_IN,
+               PTY3_FN, PTY3_OUT, PTY3_IN_PU, PTY3_IN,
+               PTY2_FN, PTY2_OUT, PTY2_IN_PU, PTY2_IN,
+               PTY1_FN, PTY1_OUT, PTY1_IN_PU, PTY1_IN,
+               PTY0_FN, PTY0_OUT, PTY0_IN_PU, PTY0_IN }
+       },
+       { PINMUX_CFG_REG("PZCR", 0xa405014c, 16, 2) {
+               PTZ7_FN, PTZ7_OUT, PTZ7_IN_PU, PTZ7_IN,
+               PTZ6_FN, PTZ6_OUT, PTZ6_IN_PU, PTZ6_IN,
+               PTZ5_FN, PTZ5_OUT, PTZ5_IN_PU, PTZ5_IN,
+               PTZ4_FN, PTZ4_OUT, PTZ4_IN_PU, PTZ4_IN,
+               PTZ3_FN, PTZ3_OUT, PTZ3_IN_PU, PTZ3_IN,
+               PTZ2_FN, PTZ2_OUT, PTZ2_IN_PU, PTZ2_IN,
+               PTZ1_FN, PTZ1_OUT, PTZ1_IN_PU, PTZ1_IN,
+               PTZ0_FN, PTZ0_OUT, PTZ0_IN_PU, PTZ0_IN }
+       },
+       { PINMUX_CFG_REG("PSELA", 0xa405014e, 16, 1) {
+               PSA15_0, PSA15_1,
+               PSA14_0, PSA14_1,
+               PSA13_0, PSA13_1,
+               PSA12_0, PSA12_1,
+               0, 0,
+               PSA10_0, PSA10_1,
+               PSA9_0,  PSA9_1,
+               PSA8_0,  PSA8_1,
+               PSA7_0,  PSA7_1,
+               PSA6_0,  PSA6_1,
+               PSA5_0,  PSA5_1,
+               0, 0,
+               PSA3_0,  PSA3_1,
+               PSA2_0,  PSA2_1,
+               PSA1_0,  PSA1_1,
+               PSA0_0,  PSA0_1}
+       },
+       { PINMUX_CFG_REG("PSELB", 0xa4050150, 16, 1) {
+               0, 0,
+               PSB14_0, PSB14_1,
+               PSB13_0, PSB13_1,
+               PSB12_0, PSB12_1,
+               PSB11_0, PSB11_1,
+               PSB10_0, PSB10_1,
+               PSB9_0,  PSB9_1,
+               PSB8_0,  PSB8_1,
+               PSB7_0,  PSB7_1,
+               PSB6_0,  PSB6_1,
+               PSB5_0,  PSB5_1,
+               PSB4_0,  PSB4_1,
+               PSB3_0,  PSB3_1,
+               PSB2_0,  PSB2_1,
+               PSB1_0,  PSB1_1,
+               PSB0_0,  PSB0_1}
+       },
+       { PINMUX_CFG_REG("PSELC", 0xa4050152, 16, 1) {
+               PSC15_0, PSC15_1,
+               PSC14_0, PSC14_1,
+               PSC13_0, PSC13_1,
+               PSC12_0, PSC12_1,
+               PSC11_0, PSC11_1,
+               PSC10_0, PSC10_1,
+               PSC9_0,  PSC9_1,
+               PSC8_0,  PSC8_1,
+               PSC7_0,  PSC7_1,
+               PSC6_0,  PSC6_1,
+               PSC5_0,  PSC5_1,
+               PSC4_0,  PSC4_1,
+               0, 0,
+               PSC2_0,  PSC2_1,
+               PSC1_0,  PSC1_1,
+               PSC0_0,  PSC0_1}
+       },
+       { PINMUX_CFG_REG("PSELD", 0xa4050154, 16, 1) {
+               PSD15_0, PSD15_1,
+               PSD14_0, PSD14_1,
+               PSD13_0, PSD13_1,
+               PSD12_0, PSD12_1,
+               PSD11_0, PSD11_1,
+               PSD10_0, PSD10_1,
+               PSD9_0,  PSD9_1,
+               PSD8_0,  PSD8_1,
+               PSD7_0,  PSD7_1,
+               PSD6_0,  PSD6_1,
+               PSD5_0,  PSD5_1,
+               PSD4_0,  PSD4_1,
+               PSD3_0,  PSD3_1,
+               PSD2_0,  PSD2_1,
+               PSD1_0,  PSD1_1,
+               PSD0_0,  PSD0_1}
+       },
+       { PINMUX_CFG_REG("PSELE", 0xa4050156, 16, 1) {
+               PSE15_0, PSE15_1,
+               PSE14_0, PSE14_1,
+               PSE13_0, PSE13_1,
+               PSE12_0, PSE12_1,
+               PSE11_0, PSE11_1,
+               PSE10_0, PSE10_1,
+               PSE9_0,  PSE9_1,
+               PSE8_0,  PSE8_1,
+               PSE7_0,  PSE7_1,
+               PSE6_0,  PSE6_1,
+               PSE5_0,  PSE5_1,
+               PSE4_0,  PSE4_1,
+               PSE3_0,  PSE3_1,
+               PSE2_0,  PSE2_1,
+               PSE1_0,  PSE1_1,
+               PSE0_0,  PSE0_1}
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR", 0xa4050120, 8) {
+               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR", 0xa4050122, 8) {
+               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDR", 0xa4050124, 8) {
+               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDR", 0xa4050126, 8) {
+               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDR", 0xa4050128, 8) {
+               PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
+               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
+       },
+       { PINMUX_DATA_REG("PFDR", 0xa405012a, 8) {
+               PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR", 0xa405012c, 8) {
+               0,         0,         PTG5_DATA, PTG4_DATA,
+               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
+       },
+       { PINMUX_DATA_REG("PHDR", 0xa405012e, 8) {
+               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR", 0xa4050130, 8) {
+               PTJ7_DATA, PTJ6_DATA, PTJ5_DATA, 0,
+               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
+       },
+       { PINMUX_DATA_REG("PKDR", 0xa4050132, 8) {
+               PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
+               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
+       },
+       { PINMUX_DATA_REG("PLDR", 0xa4050134, 8) {
+               PTL7_DATA, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
+       },
+       { PINMUX_DATA_REG("PMDR", 0xa4050136, 8) {
+               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
+       },
+       { PINMUX_DATA_REG("PNDR", 0xa4050138, 8) {
+               PTN7_DATA, PTN6_DATA, PTN5_DATA, PTN4_DATA,
+               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
+       },
+       { PINMUX_DATA_REG("PQDR", 0xa405013a, 8) {
+               PTQ7_DATA, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
+               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
+       },
+       { PINMUX_DATA_REG("PRDR", 0xa405013c, 8) {
+               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
+       },
+       { PINMUX_DATA_REG("PSDR", 0xa405013e, 8) {
+               0,         PTS6_DATA, PTS5_DATA, PTS4_DATA,
+               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
+       },
+       { PINMUX_DATA_REG("PTDR", 0xa4050160, 8) {
+               PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
+               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
+       },
+       { PINMUX_DATA_REG("PUDR", 0xa4050162, 8) {
+               PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
+               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
+       },
+       { PINMUX_DATA_REG("PVDR", 0xa4050164, 8) {
+               PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
+               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
+       },
+       { PINMUX_DATA_REG("PWDR", 0xa4050166, 8) {
+               PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
+               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
+       },
+       { PINMUX_DATA_REG("PXDR", 0xa4050168, 8) {
+               PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
+               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
+       },
+       { PINMUX_DATA_REG("PYDR", 0xa405016a, 8) {
+               PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
+               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
+       },
+       { PINMUX_DATA_REG("PZDR", 0xa405016c, 8) {
+               PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
+               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7724_pinmux_info = {
+       .name = "sh7724_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PTA7,
+       .last_gpio = GPIO_FN_INTC_IRQ0,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7734.c b/drivers/pinctrl/sh-pfc/pfc-sh7734.c
new file mode 100644 (file)
index 0000000..23d76d2
--- /dev/null
@@ -0,0 +1,2475 @@
+/*
+ * SH7734 processor support - PFC hardware block
+ *
+ * Copyright (C) 2012  Renesas Solutions Corp.
+ * Copyright (C) 2012  Nobuhiro Iwamatsu <nobuhiro.iwamatsu.yj@renesas.com>
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <cpu/sh7734.h>
+
+#include "sh_pfc.h"
+
+#define CPU_32_PORT(fn, pfx, sfx)                              \
+       PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),        \
+       PORT_10(fn, pfx##2, sfx), PORT_1(fn, pfx##30, sfx),     \
+       PORT_1(fn, pfx##31, sfx)
+
+#define CPU_32_PORT5(fn, pfx, sfx)                             \
+       PORT_1(fn, pfx##0, sfx), PORT_1(fn, pfx##1, sfx),       \
+       PORT_1(fn, pfx##2, sfx), PORT_1(fn, pfx##3, sfx),       \
+       PORT_1(fn, pfx##4, sfx), PORT_1(fn, pfx##5, sfx),       \
+       PORT_1(fn, pfx##6, sfx), PORT_1(fn, pfx##7, sfx),       \
+       PORT_1(fn, pfx##8, sfx), PORT_1(fn, pfx##9, sfx),       \
+       PORT_1(fn, pfx##10, sfx), PORT_1(fn, pfx##11, sfx)
+
+/* GPSR0 - GPSR5 */
+#define CPU_ALL_PORT(fn, pfx, sfx)                             \
+       CPU_32_PORT(fn, pfx##_0_, sfx),                 \
+       CPU_32_PORT(fn, pfx##_1_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_2_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_3_, sfx),                         \
+       CPU_32_PORT(fn, pfx##_4_, sfx),                         \
+       CPU_32_PORT5(fn, pfx##_5_, sfx)
+
+#define _GP_GPIO(pfx, sfx) PINMUX_GPIO(GPIO_GP##pfx, GP##pfx##_DATA)
+#define _GP_DATA(pfx, sfx) PINMUX_DATA(GP##pfx##_DATA, GP##pfx##_FN,   \
+                                      GP##pfx##_IN, GP##pfx##_OUT)
+
+#define _GP_INOUTSEL(pfx, sfx) GP##pfx##_IN, GP##pfx##_OUT
+#define _GP_INDT(pfx, sfx) GP##pfx##_DATA
+
+#define GP_ALL(str)    CPU_ALL_PORT(_PORT_ALL, GP, str)
+#define PINMUX_GPIO_GP_ALL()   CPU_ALL_PORT(_GP_GPIO, , unused)
+#define PINMUX_DATA_GP_ALL()   CPU_ALL_PORT(_GP_DATA, , unused)
+
+#define PORT_10_REV(fn, pfx, sfx)      \
+       PORT_1(fn, pfx##9, sfx), PORT_1(fn, pfx##8, sfx),       \
+       PORT_1(fn, pfx##7, sfx), PORT_1(fn, pfx##6, sfx),       \
+       PORT_1(fn, pfx##5, sfx), PORT_1(fn, pfx##4, sfx),       \
+       PORT_1(fn, pfx##3, sfx), PORT_1(fn, pfx##2, sfx),       \
+       PORT_1(fn, pfx##1, sfx), PORT_1(fn, pfx##0, sfx)
+
+#define CPU_32_PORT_REV(fn, pfx, sfx)  \
+       PORT_1(fn, pfx##31, sfx), PORT_1(fn, pfx##30, sfx),     \
+       PORT_10_REV(fn, pfx##2, sfx), PORT_10_REV(fn, pfx##1, sfx),     \
+       PORT_10_REV(fn, pfx, sfx)
+
+#define GP_INOUTSEL(bank) CPU_32_PORT_REV(_GP_INOUTSEL, _##bank##_, unused)
+#define GP_INDT(bank) CPU_32_PORT_REV(_GP_INDT, _##bank##_, unused)
+
+#define PINMUX_IPSR_DATA(ipsr, fn) PINMUX_DATA(fn##_MARK, FN_##ipsr, FN_##fn)
+#define PINMUX_IPSR_MODSEL_DATA(ipsr, fn, ms) PINMUX_DATA(fn##_MARK, FN_##ms, \
+                                                         FN_##ipsr, FN_##fn)
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       GP_ALL(DATA), /* GP_0_0_DATA -> GP_5_11_DATA */
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       GP_ALL(IN), /* GP_0_0_IN -> GP_5_11_IN */
+       PINMUX_INPUT_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       GP_ALL(OUT), /* GP_0_0_OUT -> GP_5_11_OUT */
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       GP_ALL(FN), /* GP_0_0_FN -> GP_5_11_FN */
+
+       /* GPSR0 */
+       FN_IP1_9_8, FN_IP1_11_10, FN_IP1_13_12, FN_IP1_15_14,
+       FN_IP0_7_6, FN_IP0_9_8, FN_IP0_11_10, FN_IP0_13_12,
+       FN_IP0_15_14, FN_IP0_17_16, FN_IP0_19_18, FN_IP0_21_20,
+       FN_IP0_23_22, FN_IP0_25_24, FN_IP0_27_26, FN_IP0_29_28,
+       FN_IP0_31_30, FN_IP1_1_0, FN_IP1_3_2, FN_IP1_5_4,
+       FN_IP1_7_6, FN_IP11_28, FN_IP0_1_0, FN_IP0_3_2,
+       FN_IP0_5_4, FN_IP1_17_16, FN_IP1_19_18, FN_IP1_22_20,
+       FN_IP1_25_23, FN_IP1_28_26, FN_IP1_31_29, FN_IP2_2_0,
+
+       /* GPSR1 */
+       FN_IP3_20, FN_IP3_29_27, FN_IP11_20_19, FN_IP11_22_21,
+       FN_IP2_16_14, FN_IP2_19_17, FN_IP2_22_20, FN_IP2_24_23,
+       FN_IP2_27_25, FN_IP2_30_28, FN_IP3_1_0, FN_CLKOUT,
+       FN_BS, FN_CS0, FN_IP3_2, FN_EX_CS0,
+       FN_IP3_5_3, FN_IP3_8_6, FN_IP3_11_9, FN_IP3_14_12,
+       FN_IP3_17_15, FN_RD, FN_IP3_19_18, FN_WE0,
+       FN_WE1, FN_IP2_4_3, FN_IP3_23_21, FN_IP3_26_24,
+       FN_IP2_7_5, FN_IP2_10_8, FN_IP2_13_11, FN_IP11_25_23,
+
+       /* GPSR2 */
+       FN_IP11_6_4, FN_IP11_9_7, FN_IP11_11_10, FN_IP4_2_0,
+       FN_IP8_29_28, FN_IP11_27_26, FN_IP8_22_20, FN_IP8_25_23,
+       FN_IP11_12, FN_IP8_27_26, FN_IP4_5_3, FN_IP4_8_6,
+       FN_IP4_11_9, FN_IP4_14_12, FN_IP4_17_15, FN_IP4_19_18,
+       FN_IP4_21_20, FN_IP4_23_22, FN_IP4_25_24, FN_IP4_27_26,
+       FN_IP4_29_28, FN_IP4_31_30, FN_IP5_2_0, FN_IP5_5_3,
+       FN_IP5_8_6, FN_IP5_11_9, FN_IP5_14_12, FN_IP5_17_15,
+       FN_IP5_20_18, FN_IP5_22_21, FN_IP5_24_23, FN_IP5_26_25,
+
+       /* GPSR3 */
+       FN_IP6_2_0, FN_IP6_5_3, FN_IP6_7_6, FN_IP6_9_8,
+       FN_IP6_11_10, FN_IP6_13_12, FN_IP6_15_14, FN_IP6_17_16,
+       FN_IP6_20_18, FN_IP6_23_21, FN_IP7_2_0, FN_IP7_5_3,
+       FN_IP7_8_6, FN_IP7_11_9, FN_IP7_14_12, FN_IP7_17_15,
+       FN_IP7_20_18, FN_IP7_23_21, FN_IP7_26_24, FN_IP7_28_27,
+       FN_IP7_30_29, FN_IP8_1_0, FN_IP8_3_2, FN_IP8_5_4,
+       FN_IP8_7_6, FN_IP8_9_8, FN_IP8_11_10, FN_IP8_13_12,
+       FN_IP8_15_14, FN_IP8_17_16, FN_IP8_19_18, FN_IP9_1_0,
+
+       /* GPSR4 */
+       FN_IP9_19_18, FN_IP9_21_20, FN_IP9_23_22, FN_IP9_25_24,
+       FN_IP9_11_10, FN_IP9_13_12, FN_IP9_15_14, FN_IP9_17_16,
+       FN_IP9_3_2, FN_IP9_5_4, FN_IP9_7_6, FN_IP9_9_8,
+       FN_IP9_27_26, FN_IP9_29_28, FN_IP10_2_0, FN_IP10_5_3,
+       FN_IP10_8_6, FN_IP10_11_9, FN_IP10_14_12, FN_IP10_15,
+       FN_IP10_18_16, FN_IP10_21_19, FN_IP11_0, FN_IP11_1,
+       FN_SCL0, FN_IP11_2, FN_PENC0, FN_IP11_15_13, /* Need check*/
+       FN_USB_OVC0, FN_IP11_18_16,
+       FN_IP10_22, FN_IP10_24_23,
+
+       /* GPSR5 */
+       FN_IP10_25, FN_IP11_3, FN_IRQ2_B, FN_IRQ3_B,
+       FN_IP10_27_26, /* 10 */
+       FN_IP10_29_28, /* 11 */
+
+       /* IPSR0 */
+       FN_A15, FN_ST0_VCO_CLKIN, FN_LCD_DATA15_A, FN_TIOC3D_C,
+       FN_A14, FN_LCD_DATA14_A, FN_TIOC3C_C,
+       FN_A13, FN_LCD_DATA13_A, FN_TIOC3B_C,
+       FN_A12, FN_LCD_DATA12_A, FN_TIOC3A_C,
+       FN_A11, FN_ST0_D7, FN_LCD_DATA11_A, FN_TIOC2B_C,
+       FN_A10, FN_ST0_D6, FN_LCD_DATA10_A, FN_TIOC2A_C,
+       FN_A9, FN_ST0_D5, FN_LCD_DATA9_A, FN_TIOC1B_C,
+       FN_A8, FN_ST0_D4, FN_LCD_DATA8_A, FN_TIOC1A_C,
+       FN_A7, FN_ST0_D3, FN_LCD_DATA7_A, FN_TIOC0D_C,
+       FN_A6, FN_ST0_D2, FN_LCD_DATA6_A, FN_TIOC0C_C,
+       FN_A5, FN_ST0_D1, FN_LCD_DATA5_A, FN_TIOC0B_C,
+       FN_A4, FN_ST0_D0, FN_LCD_DATA4_A, FN_TIOC0A_C,
+       FN_A3, FN_ST0_VLD, FN_LCD_DATA3_A, FN_TCLKD_C,
+       FN_A2, FN_ST0_SYC, FN_LCD_DATA2_A, FN_TCLKC_C,
+       FN_A1, FN_ST0_REQ, FN_LCD_DATA1_A, FN_TCLKB_C,
+       FN_A0, FN_ST0_CLKIN, FN_LCD_DATA0_A, FN_TCLKA_C,
+
+       /* IPSR1 */
+       FN_D3, FN_SD0_DAT3_A, FN_MMC_D3_A, FN_ST1_D6, FN_FD3_A,
+       FN_D2, FN_SD0_DAT2_A, FN_MMC_D2_A, FN_ST1_D5, FN_FD2_A,
+       FN_D1, FN_SD0_DAT1_A, FN_MMC_D1_A, FN_ST1_D4, FN_FD1_A,
+       FN_D0, FN_SD0_DAT0_A, FN_MMC_D0_A, FN_ST1_D3, FN_FD0_A,
+       FN_A25, FN_TX2_D, FN_ST1_D2,
+       FN_A24, FN_RX2_D, FN_ST1_D1,
+       FN_A23, FN_ST1_D0, FN_LCD_M_DISP_A,
+       FN_A22, FN_ST1_VLD, FN_LCD_VEPWC_A,
+       FN_A21, FN_ST1_SYC, FN_LCD_VCPWC_A,
+       FN_A20, FN_ST1_REQ, FN_LCD_FLM_A,
+       FN_A19, FN_ST1_CLKIN, FN_LCD_CLK_A,     FN_TIOC4D_C,
+       FN_A18, FN_ST1_PWM, FN_LCD_CL2_A, FN_TIOC4C_C,
+       FN_A17, FN_ST1_VCO_CLKIN, FN_LCD_CL1_A, FN_TIOC4B_C,
+       FN_A16, FN_ST0_PWM, FN_LCD_DON_A, FN_TIOC4A_C,
+
+       /* IPSR2 */
+       FN_D14, FN_TX2_B, FN_FSE_A, FN_ET0_TX_CLK_B,
+       FN_D13, FN_RX2_B, FN_FRB_A,     FN_ET0_ETXD6_B,
+       FN_D12, FN_FWE_A, FN_ET0_ETXD5_B,
+       FN_D11, FN_RSPI_MISO_A, FN_QMI_QIO1_A, FN_FRE_A,
+               FN_ET0_ETXD3_B,
+       FN_D10, FN_RSPI_MOSI_A, FN_QMO_QIO0_A, FN_FALE_A,
+               FN_ET0_ETXD2_B,
+       FN_D9, FN_SD0_CMD_A, FN_MMC_CMD_A, FN_QIO3_A, FN_FCLE_A,
+               FN_ET0_ETXD1_B,
+       FN_D8, FN_SD0_CLK_A, FN_MMC_CLK_A, FN_QIO2_A, FN_FCE_A,
+               FN_ET0_GTX_CLK_B,
+       FN_D7, FN_RSPI_SSL_A, FN_MMC_D7_A, FN_QSSL_A, FN_FD7_A,
+       FN_D6, FN_RSPI_RSPCK_A, FN_MMC_D6_A, FN_QSPCLK_A, FN_FD6_A,
+       FN_D5, FN_SD0_WP_A, FN_MMC_D5_A, FN_FD5_A,
+       FN_D4, FN_SD0_CD_A, FN_MMC_D4_A, FN_ST1_D7, FN_FD4_A,
+
+       /* IPSR3 */
+       FN_DRACK0, FN_SD1_DAT2_A, FN_ATAG, FN_TCLK1_A, FN_ET0_ETXD7,
+       FN_EX_WAIT2, FN_SD1_DAT1_A, FN_DACK2, FN_CAN1_RX_C,
+               FN_ET0_MAGIC_C, FN_ET0_ETXD6_A,
+       FN_EX_WAIT1, FN_SD1_DAT0_A, FN_DREQ2, FN_CAN1_TX_C,
+               FN_ET0_LINK_C, FN_ET0_ETXD5_A,
+       FN_EX_WAIT0, FN_TCLK1_B,
+       FN_RD_WR, FN_TCLK0, FN_CAN_CLK_B, FN_ET0_ETXD4,
+       FN_EX_CS5, FN_SD1_CMD_A, FN_ATADIR, FN_QSSL_B, FN_ET0_ETXD3_A,
+       FN_EX_CS4, FN_SD1_WP_A, FN_ATAWR, FN_QMI_QIO1_B, FN_ET0_ETXD2_A,
+       FN_EX_CS3, FN_SD1_CD_A, FN_ATARD, FN_QMO_QIO0_B, FN_ET0_ETXD1_A,
+       FN_EX_CS2, FN_TX3_B, FN_ATACS1, FN_QSPCLK_B, FN_ET0_GTX_CLK_A,
+       FN_EX_CS1, FN_RX3_B, FN_ATACS0, FN_QIO2_B, FN_ET0_ETXD0,
+       FN_CS1_A26, FN_QIO3_B,
+       FN_D15, FN_SCK2_B,
+
+       /* IPSR4 */
+       FN_SCK2_A, FN_VI0_G3,
+       FN_RTS1_B, FN_VI0_G2,
+       FN_CTS1_B, FN_VI0_DATA7_VI0_G1,
+       FN_TX1_B, FN_VI0_DATA6_VI0_G0, FN_ET0_PHY_INT_A,
+       FN_RX1_B, FN_VI0_DATA5_VI0_B5, FN_ET0_MAGIC_A,
+       FN_SCK1_B, FN_VI0_DATA4_VI0_B4, FN_ET0_LINK_A,
+       FN_RTS0_B, FN_VI0_DATA3_VI0_B3, FN_ET0_MDIO_A,
+       FN_CTS0_B, FN_VI0_DATA2_VI0_B2, FN_RMII0_MDIO_A, FN_ET0_MDC,
+       FN_HTX0_A, FN_TX1_A, FN_VI0_DATA1_VI0_B1, FN_RMII0_MDC_A, FN_ET0_COL,
+       FN_HRX0_A, FN_RX1_A, FN_VI0_DATA0_VI0_B0, FN_RMII0_CRS_DV_A, FN_ET0_CRS,
+       FN_HSCK0_A, FN_SCK1_A, FN_VI0_VSYNC, FN_RMII0_RX_ER_A, FN_ET0_RX_ER,
+       FN_HRTS0_A, FN_RTS1_A, FN_VI0_HSYNC, FN_RMII0_TXD_EN_A, FN_ET0_RX_DV,
+       FN_HCTS0_A, FN_CTS1_A, FN_VI0_FIELD, FN_RMII0_RXD1_A, FN_ET0_ERXD7,
+
+       /* IPSR5 */
+       FN_SD2_CLK_A, FN_RX2_A, FN_VI0_G4, FN_ET0_RX_CLK_B,
+       FN_SD2_CMD_A, FN_TX2_A, FN_VI0_G5, FN_ET0_ERXD2_B,
+       FN_SD2_DAT0_A, FN_RX3_A, FN_VI0_R0, FN_ET0_ERXD3_B,
+       FN_SD2_DAT1_A, FN_TX3_A, FN_VI0_R1, FN_ET0_MDIO_B,
+       FN_SD2_DAT2_A, FN_RX4_A, FN_VI0_R2, FN_ET0_LINK_B,
+       FN_SD2_DAT3_A, FN_TX4_A, FN_VI0_R3, FN_ET0_MAGIC_B,
+       FN_SD2_CD_A, FN_RX5_A, FN_VI0_R4, FN_ET0_PHY_INT_B,
+       FN_SD2_WP_A, FN_TX5_A, FN_VI0_R5,
+       FN_REF125CK, FN_ADTRG, FN_RX5_C,
+       FN_REF50CK, FN_CTS1_E, FN_HCTS0_D,
+
+       /* IPSR6 */
+       FN_DU0_DR0, FN_SCIF_CLK_B, FN_HRX0_D, FN_IETX_A, FN_TCLKA_A, FN_HIFD00,
+       FN_DU0_DR1, FN_SCK0_B, FN_HTX0_D, FN_IERX_A, FN_TCLKB_A, FN_HIFD01,
+       FN_DU0_DR2, FN_RX0_B, FN_TCLKC_A, FN_HIFD02,
+       FN_DU0_DR3, FN_TX0_B, FN_TCLKD_A, FN_HIFD03,
+       FN_DU0_DR4, FN_CTS0_C, FN_TIOC0A_A, FN_HIFD04,
+       FN_DU0_DR5, FN_RTS0_C, FN_TIOC0B_A, FN_HIFD05,
+       FN_DU0_DR6, FN_SCK1_C, FN_TIOC0C_A, FN_HIFD06,
+       FN_DU0_DR7, FN_RX1_C, FN_TIOC0D_A, FN_HIFD07,
+       FN_DU0_DG0, FN_TX1_C, FN_HSCK0_D, FN_IECLK_A, FN_TIOC1A_A, FN_HIFD08,
+       FN_DU0_DG1, FN_CTS1_C, FN_HRTS0_D, FN_TIOC1B_A, FN_HIFD09,
+
+       /* IPSR7 */
+       FN_DU0_DG2, FN_RTS1_C, FN_RMII0_MDC_B, FN_TIOC2A_A, FN_HIFD10,
+       FN_DU0_DG3, FN_SCK2_C, FN_RMII0_MDIO_B, FN_TIOC2B_A, FN_HIFD11,
+       FN_DU0_DG4, FN_RX2_C, FN_RMII0_CRS_DV_B, FN_TIOC3A_A, FN_HIFD12,
+       FN_DU0_DG5, FN_TX2_C, FN_RMII0_RX_ER_B, FN_TIOC3B_A, FN_HIFD13,
+       FN_DU0_DG6, FN_RX3_C, FN_RMII0_RXD0_B, FN_TIOC3C_A, FN_HIFD14,
+       FN_DU0_DG7, FN_TX3_C, FN_RMII0_RXD1_B, FN_TIOC3D_A, FN_HIFD15,
+       FN_DU0_DB0, FN_RX4_C, FN_RMII0_TXD_EN_B, FN_TIOC4A_A, FN_HIFCS,
+       FN_DU0_DB1, FN_TX4_C, FN_RMII0_TXD0_B, FN_TIOC4B_A, FN_HIFRS,
+       FN_DU0_DB2, FN_RX5_B, FN_RMII0_TXD1_B, FN_TIOC4C_A, FN_HIFWR,
+       FN_DU0_DB3, FN_TX5_B, FN_TIOC4D_A, FN_HIFRD,
+       FN_DU0_DB4, FN_HIFINT,
+
+       /* IPSR8 */
+       FN_DU0_DB5, FN_HIFDREQ,
+       FN_DU0_DB6, FN_HIFRDY,
+       FN_DU0_DB7, FN_SSI_SCK0_B, FN_HIFEBL_B,
+       FN_DU0_DOTCLKIN, FN_HSPI_CS0_C, FN_SSI_WS0_B,
+       FN_DU0_DOTCLKOUT, FN_HSPI_CLK0_C, FN_SSI_SDATA0_B,
+       FN_DU0_EXHSYNC_DU0_HSYNC, FN_HSPI_TX0_C, FN_SSI_SCK1_B,
+       FN_DU0_EXVSYNC_DU0_VSYNC, FN_HSPI_RX0_C, FN_SSI_WS1_B,
+       FN_DU0_EXODDF_DU0_ODDF, FN_CAN0_RX_B, FN_HSCK0_B, FN_SSI_SDATA1_B,
+       FN_DU0_DISP, FN_CAN0_TX_B, FN_HRX0_B, FN_AUDIO_CLKA_B,
+       FN_DU0_CDE, FN_HTX0_B, FN_AUDIO_CLKB_B, FN_LCD_VCPWC_B,
+       FN_IRQ0_A, FN_HSPI_TX_B, FN_RX3_E, FN_ET0_ERXD0,
+       FN_IRQ1_A, FN_HSPI_RX_B, FN_TX3_E, FN_ET0_ERXD1,
+       FN_IRQ2_A, FN_CTS0_A, FN_HCTS0_B, FN_ET0_ERXD2_A,
+       FN_IRQ3_A, FN_RTS0_A, FN_HRTS0_B, FN_ET0_ERXD3_A,
+
+       /* IPSR9 */
+       FN_VI1_CLK_A, FN_FD0_B, FN_LCD_DATA0_B,
+       FN_VI1_0_A, FN_FD1_B, FN_LCD_DATA1_B,
+       FN_VI1_1_A, FN_FD2_B, FN_LCD_DATA2_B,
+       FN_VI1_2_A, FN_FD3_B, FN_LCD_DATA3_B,
+       FN_VI1_3_A, FN_FD4_B, FN_LCD_DATA4_B,
+       FN_VI1_4_A, FN_FD5_B, FN_LCD_DATA5_B,
+       FN_VI1_5_A, FN_FD6_B, FN_LCD_DATA6_B,
+       FN_VI1_6_A, FN_FD7_B, FN_LCD_DATA7_B,
+       FN_VI1_7_A, FN_FCE_B, FN_LCD_DATA8_B,
+       FN_SSI_SCK0_A, FN_TIOC1A_B, FN_LCD_DATA9_B,
+       FN_SSI_WS0_A, FN_TIOC1B_B, FN_LCD_DATA10_B,
+       FN_SSI_SDATA0_A, FN_VI1_0_B, FN_TIOC2A_B, FN_LCD_DATA11_B,
+       FN_SSI_SCK1_A, FN_VI1_1_B, FN_TIOC2B_B, FN_LCD_DATA12_B,
+       FN_SSI_WS1_A, FN_VI1_2_B, FN_LCD_DATA13_B,
+       FN_SSI_SDATA1_A, FN_VI1_3_B, FN_LCD_DATA14_B,
+
+       /* IPSR10 */
+       FN_SSI_SCK23, FN_VI1_4_B, FN_RX1_D, FN_FCLE_B, FN_LCD_DATA15_B,
+       FN_SSI_WS23, FN_VI1_5_B, FN_TX1_D, FN_HSCK0_C, FN_FALE_B, FN_LCD_DON_B,
+       FN_SSI_SDATA2, FN_VI1_6_B, FN_HRX0_C, FN_FRE_B, FN_LCD_CL1_B,
+       FN_SSI_SDATA3, FN_VI1_7_B, FN_HTX0_C, FN_FWE_B, FN_LCD_CL2_B,
+       FN_AUDIO_CLKA_A, FN_VI1_CLK_B, FN_SCK1_D, FN_IECLK_B, FN_LCD_FLM_B,
+       FN_AUDIO_CLKB_A, FN_LCD_CLK_B,
+       FN_AUDIO_CLKC, FN_SCK1_E, FN_HCTS0_C, FN_FRB_B, FN_LCD_VEPWC_B,
+       FN_AUDIO_CLKOUT, FN_TX1_E, FN_HRTS0_C, FN_FSE_B, FN_LCD_M_DISP_B,
+       FN_CAN_CLK_A, FN_RX4_D,
+       FN_CAN0_TX_A, FN_TX4_D, FN_MLB_CLK,
+       FN_CAN1_RX_A, FN_IRQ1_B,
+       FN_CAN0_RX_A, FN_IRQ0_B, FN_MLB_SIG,
+       FN_CAN1_TX_A, FN_TX5_C, FN_MLB_DAT,
+
+       /* IPSR11 */
+       FN_SCL1, FN_SCIF_CLK_C,
+       FN_SDA1, FN_RX1_E,
+       FN_SDA0, FN_HIFEBL_A,
+       FN_SDSELF, FN_RTS1_E,
+       FN_SCIF_CLK_A, FN_HSPI_CLK_A, FN_VI0_CLK, FN_RMII0_TXD0_A, FN_ET0_ERXD4,
+       FN_SCK0_A, FN_HSPI_CS_A, FN_VI0_CLKENB, FN_RMII0_TXD1_A, FN_ET0_ERXD5,
+       FN_RX0_A, FN_HSPI_RX_A, FN_RMII0_RXD0_A, FN_ET0_ERXD6,
+       FN_TX0_A, FN_HSPI_TX_A,
+       FN_PENC1, FN_TX3_D, FN_CAN1_TX_B, FN_TX5_D, FN_IETX_B,
+       FN_USB_OVC1, FN_RX3_D, FN_CAN1_RX_B, FN_RX5_D, FN_IERX_B,
+       FN_DREQ0, FN_SD1_CLK_A, FN_ET0_TX_EN,
+       FN_DACK0, FN_SD1_DAT3_A, FN_ET0_TX_ER,
+       FN_DREQ1, FN_HSPI_CLK_B, FN_RX4_B, FN_ET0_PHY_INT_C, FN_ET0_TX_CLK_A,
+       FN_DACK1, FN_HSPI_CS_B, FN_TX4_B, FN_ET0_RX_CLK_A,
+       FN_PRESETOUT, FN_ST_CLKOUT,
+
+       /* MOD_SEL1 */
+       FN_SEL_IEBUS_0, FN_SEL_IEBUS_1,
+       FN_SEL_RQSPI_0, FN_SEL_RQSPI_1,
+       FN_SEL_VIN1_0, FN_SEL_VIN1_1,
+       FN_SEL_HIF_0, FN_SEL_HIF_1,
+       FN_SEL_RSPI_0, FN_SEL_RSPI_1,
+       FN_SEL_LCDC_0, FN_SEL_LCDC_1,
+       FN_SEL_ET0_CTL_0, FN_SEL_ET0_CTL_1, FN_SEL_ET0_CTL_2,
+       FN_SEL_ET0_0, FN_SEL_ET0_1,
+       FN_SEL_RMII_0, FN_SEL_RMII_1,
+       FN_SEL_TMU_0, FN_SEL_TMU_1,
+       FN_SEL_HSPI_0, FN_SEL_HSPI_1, FN_SEL_HSPI_2,
+       FN_SEL_HSCIF_0, FN_SEL_HSCIF_1, FN_SEL_HSCIF_2, FN_SEL_HSCIF_3,
+       FN_SEL_RCAN_CLK_0, FN_SEL_RCAN_CLK_1,
+       FN_SEL_RCAN1_0, FN_SEL_RCAN1_1, FN_SEL_RCAN1_2,
+       FN_SEL_RCAN0_0, FN_SEL_RCAN0_1,
+       FN_SEL_SDHI2_0, FN_SEL_SDHI2_1,
+       FN_SEL_SDHI1_0, FN_SEL_SDHI1_1,
+       FN_SEL_SDHI0_0, FN_SEL_SDHI0_1,
+       FN_SEL_SSI1_0, FN_SEL_SSI1_1,
+       FN_SEL_SSI0_0, FN_SEL_SSI0_1,
+       FN_SEL_AUDIO_CLKB_0, FN_SEL_AUDIO_CLKB_1,
+       FN_SEL_AUDIO_CLKA_0, FN_SEL_AUDIO_CLKA_1,
+       FN_SEL_FLCTL_0, FN_SEL_FLCTL_1,
+       FN_SEL_MMC_0, FN_SEL_MMC_1,
+       FN_SEL_INTC_0, FN_SEL_INTC_1,
+
+       /* MOD_SEL2 */
+       FN_SEL_MTU2_CLK_0, FN_SEL_MTU2_CLK_1,
+       FN_SEL_MTU2_CH4_0, FN_SEL_MTU2_CH4_1,
+       FN_SEL_MTU2_CH3_0, FN_SEL_MTU2_CH3_1,
+       FN_SEL_MTU2_CH2_0, FN_SEL_MTU2_CH2_1, FN_SEL_MTU2_CH2_2,
+       FN_SEL_MTU2_CH1_0, FN_SEL_MTU2_CH1_1, FN_SEL_MTU2_CH1_2,
+       FN_SEL_MTU2_CH0_0, FN_SEL_MTU2_CH0_1,
+       FN_SEL_SCIF5_0, FN_SEL_SCIF5_1,
+       FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
+       FN_SEL_SCIF4_0, FN_SEL_SCIF4_1,
+       FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
+       FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2,
+               FN_SEL_SCIF3_3, FN_SEL_SCIF3_4,
+       FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2,
+               FN_SEL_SCIF2_3,
+       FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2,
+               FN_SEL_SCIF1_3, FN_SEL_SCIF1_4,
+       FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2,
+       FN_SEL_SCIF_CLK_0, FN_SEL_SCIF_CLK_1, FN_SEL_SCIF_CLK_2,
+
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+
+       CLKOUT_MARK, BS_MARK, CS0_MARK, EX_CS0_MARK, RD_MARK,
+       WE0_MARK, WE1_MARK,
+
+       SCL0_MARK, PENC0_MARK, USB_OVC0_MARK,
+
+       IRQ2_B_MARK, IRQ3_B_MARK,
+
+       /* IPSR0 */
+       A15_MARK, ST0_VCO_CLKIN_MARK, LCD_DATA15_A_MARK, TIOC3D_C_MARK,
+       A14_MARK, LCD_DATA14_A_MARK, TIOC3C_C_MARK,
+       A13_MARK, LCD_DATA13_A_MARK, TIOC3B_C_MARK,
+       A12_MARK, LCD_DATA12_A_MARK, TIOC3A_C_MARK,
+       A11_MARK, ST0_D7_MARK, LCD_DATA11_A_MARK, TIOC2B_C_MARK,
+       A10_MARK, ST0_D6_MARK, LCD_DATA10_A_MARK, TIOC2A_C_MARK,
+       A9_MARK, ST0_D5_MARK, LCD_DATA9_A_MARK, TIOC1B_C_MARK,
+       A8_MARK, ST0_D4_MARK, LCD_DATA8_A_MARK, TIOC1A_C_MARK,
+       A7_MARK, ST0_D3_MARK, LCD_DATA7_A_MARK, TIOC0D_C_MARK,
+       A6_MARK, ST0_D2_MARK, LCD_DATA6_A_MARK, TIOC0C_C_MARK,
+       A5_MARK, ST0_D1_MARK, LCD_DATA5_A_MARK, TIOC0B_C_MARK,
+       A4_MARK, ST0_D0_MARK, LCD_DATA4_A_MARK, TIOC0A_C_MARK,
+       A3_MARK, ST0_VLD_MARK, LCD_DATA3_A_MARK, TCLKD_C_MARK,
+       A2_MARK, ST0_SYC_MARK, LCD_DATA2_A_MARK, TCLKC_C_MARK,
+       A1_MARK, ST0_REQ_MARK, LCD_DATA1_A_MARK, TCLKB_C_MARK,
+       A0_MARK, ST0_CLKIN_MARK, LCD_DATA0_A_MARK, TCLKA_C_MARK,
+
+       /* IPSR1 */
+       D3_MARK, SD0_DAT3_A_MARK, MMC_D3_A_MARK, ST1_D6_MARK, FD3_A_MARK,
+       D2_MARK, SD0_DAT2_A_MARK, MMC_D2_A_MARK, ST1_D5_MARK, FD2_A_MARK,
+       D1_MARK, SD0_DAT1_A_MARK, MMC_D1_A_MARK, ST1_D4_MARK, FD1_A_MARK,
+       D0_MARK, SD0_DAT0_A_MARK, MMC_D0_A_MARK, ST1_D3_MARK, FD0_A_MARK,
+       A25_MARK, TX2_D_MARK, ST1_D2_MARK,
+       A24_MARK, RX2_D_MARK, ST1_D1_MARK,
+       A23_MARK, ST1_D0_MARK, LCD_M_DISP_A_MARK,
+       A22_MARK, ST1_VLD_MARK, LCD_VEPWC_A_MARK,
+       A21_MARK, ST1_SYC_MARK, LCD_VCPWC_A_MARK,
+       A20_MARK, ST1_REQ_MARK, LCD_FLM_A_MARK,
+       A19_MARK, ST1_CLKIN_MARK, LCD_CLK_A_MARK,       TIOC4D_C_MARK,
+       A18_MARK, ST1_PWM_MARK, LCD_CL2_A_MARK, TIOC4C_C_MARK,
+       A17_MARK, ST1_VCO_CLKIN_MARK, LCD_CL1_A_MARK, TIOC4B_C_MARK,
+       A16_MARK, ST0_PWM_MARK, LCD_DON_A_MARK, TIOC4A_C_MARK,
+
+       /* IPSR2 */
+       D14_MARK, TX2_B_MARK, FSE_A_MARK, ET0_TX_CLK_B_MARK,
+       D13_MARK, RX2_B_MARK, FRB_A_MARK, ET0_ETXD6_B_MARK,
+       D12_MARK, FWE_A_MARK, ET0_ETXD5_B_MARK,
+       D11_MARK, RSPI_MISO_A_MARK, QMI_QIO1_A_MARK, FRE_A_MARK,
+               ET0_ETXD3_B_MARK,
+       D10_MARK, RSPI_MOSI_A_MARK, QMO_QIO0_A_MARK, FALE_A_MARK,
+               ET0_ETXD2_B_MARK,
+       D9_MARK, SD0_CMD_A_MARK, MMC_CMD_A_MARK, QIO3_A_MARK,
+               FCLE_A_MARK, ET0_ETXD1_B_MARK,
+       D8_MARK, SD0_CLK_A_MARK, MMC_CLK_A_MARK, QIO2_A_MARK,
+               FCE_A_MARK, ET0_GTX_CLK_B_MARK,
+       D7_MARK, RSPI_SSL_A_MARK, MMC_D7_A_MARK, QSSL_A_MARK,
+               FD7_A_MARK,
+       D6_MARK, RSPI_RSPCK_A_MARK, MMC_D6_A_MARK, QSPCLK_A_MARK,
+               FD6_A_MARK,
+       D5_MARK, SD0_WP_A_MARK, MMC_D5_A_MARK, FD5_A_MARK,
+       D4_MARK, SD0_CD_A_MARK, MMC_D4_A_MARK, ST1_D7_MARK,
+               FD4_A_MARK,
+
+       /* IPSR3 */
+       DRACK0_MARK, SD1_DAT2_A_MARK, ATAG_MARK, TCLK1_A_MARK, ET0_ETXD7_MARK,
+       EX_WAIT2_MARK, SD1_DAT1_A_MARK, DACK2_MARK, CAN1_RX_C_MARK,
+               ET0_MAGIC_C_MARK, ET0_ETXD6_A_MARK,
+       EX_WAIT1_MARK, SD1_DAT0_A_MARK, DREQ2_MARK, CAN1_TX_C_MARK,
+               ET0_LINK_C_MARK, ET0_ETXD5_A_MARK,
+       EX_WAIT0_MARK, TCLK1_B_MARK,
+       RD_WR_MARK, TCLK0_MARK, CAN_CLK_B_MARK, ET0_ETXD4_MARK,
+       EX_CS5_MARK, SD1_CMD_A_MARK, ATADIR_MARK, QSSL_B_MARK,
+               ET0_ETXD3_A_MARK,
+       EX_CS4_MARK, SD1_WP_A_MARK, ATAWR_MARK, QMI_QIO1_B_MARK,
+               ET0_ETXD2_A_MARK,
+       EX_CS3_MARK, SD1_CD_A_MARK, ATARD_MARK, QMO_QIO0_B_MARK,
+               ET0_ETXD1_A_MARK,
+       EX_CS2_MARK, TX3_B_MARK, ATACS1_MARK, QSPCLK_B_MARK,
+               ET0_GTX_CLK_A_MARK,
+       EX_CS1_MARK, RX3_B_MARK, ATACS0_MARK, QIO2_B_MARK,
+               ET0_ETXD0_MARK,
+       CS1_A26_MARK, QIO3_B_MARK,
+       D15_MARK, SCK2_B_MARK,
+
+       /* IPSR4 */
+       SCK2_A_MARK, VI0_G3_MARK,
+       RTS1_B_MARK, VI0_G2_MARK,
+       CTS1_B_MARK, VI0_DATA7_VI0_G1_MARK,
+       TX1_B_MARK, VI0_DATA6_VI0_G0_MARK, ET0_PHY_INT_A_MARK,
+       RX1_B_MARK, VI0_DATA5_VI0_B5_MARK, ET0_MAGIC_A_MARK,
+       SCK1_B_MARK, VI0_DATA4_VI0_B4_MARK, ET0_LINK_A_MARK,
+       RTS0_B_MARK, VI0_DATA3_VI0_B3_MARK, ET0_MDIO_A_MARK,
+       CTS0_B_MARK, VI0_DATA2_VI0_B2_MARK, RMII0_MDIO_A_MARK,
+               ET0_MDC_MARK,
+       HTX0_A_MARK, TX1_A_MARK, VI0_DATA1_VI0_B1_MARK,
+               RMII0_MDC_A_MARK, ET0_COL_MARK,
+       HRX0_A_MARK, RX1_A_MARK, VI0_DATA0_VI0_B0_MARK,
+               RMII0_CRS_DV_A_MARK, ET0_CRS_MARK,
+       HSCK0_A_MARK, SCK1_A_MARK, VI0_VSYNC_MARK,
+               RMII0_RX_ER_A_MARK, ET0_RX_ER_MARK,
+       HRTS0_A_MARK, RTS1_A_MARK, VI0_HSYNC_MARK,
+               RMII0_TXD_EN_A_MARK, ET0_RX_DV_MARK,
+       HCTS0_A_MARK, CTS1_A_MARK, VI0_FIELD_MARK,
+               RMII0_RXD1_A_MARK, ET0_ERXD7_MARK,
+
+       /* IPSR5 */
+       SD2_CLK_A_MARK, RX2_A_MARK, VI0_G4_MARK, ET0_RX_CLK_B_MARK,
+       SD2_CMD_A_MARK, TX2_A_MARK, VI0_G5_MARK, ET0_ERXD2_B_MARK,
+       SD2_DAT0_A_MARK, RX3_A_MARK, VI0_R0_MARK, ET0_ERXD3_B_MARK,
+       SD2_DAT1_A_MARK, TX3_A_MARK, VI0_R1_MARK, ET0_MDIO_B_MARK,
+       SD2_DAT2_A_MARK, RX4_A_MARK, VI0_R2_MARK, ET0_LINK_B_MARK,
+       SD2_DAT3_A_MARK, TX4_A_MARK, VI0_R3_MARK, ET0_MAGIC_B_MARK,
+       SD2_CD_A_MARK, RX5_A_MARK, VI0_R4_MARK, ET0_PHY_INT_B_MARK,
+       SD2_WP_A_MARK, TX5_A_MARK, VI0_R5_MARK,
+       REF125CK_MARK, ADTRG_MARK, RX5_C_MARK,
+       REF50CK_MARK, CTS1_E_MARK, HCTS0_D_MARK,
+
+       /* IPSR6 */
+       DU0_DR0_MARK, SCIF_CLK_B_MARK, HRX0_D_MARK, IETX_A_MARK,
+               TCLKA_A_MARK, HIFD00_MARK,
+       DU0_DR1_MARK, SCK0_B_MARK, HTX0_D_MARK, IERX_A_MARK,
+               TCLKB_A_MARK, HIFD01_MARK,
+       DU0_DR2_MARK, RX0_B_MARK, TCLKC_A_MARK, HIFD02_MARK,
+       DU0_DR3_MARK, TX0_B_MARK, TCLKD_A_MARK, HIFD03_MARK,
+       DU0_DR4_MARK, CTS0_C_MARK, TIOC0A_A_MARK, HIFD04_MARK,
+       DU0_DR5_MARK, RTS0_C_MARK, TIOC0B_A_MARK, HIFD05_MARK,
+       DU0_DR6_MARK, SCK1_C_MARK, TIOC0C_A_MARK, HIFD06_MARK,
+       DU0_DR7_MARK, RX1_C_MARK, TIOC0D_A_MARK, HIFD07_MARK,
+       DU0_DG0_MARK, TX1_C_MARK, HSCK0_D_MARK, IECLK_A_MARK,
+               TIOC1A_A_MARK, HIFD08_MARK,
+       DU0_DG1_MARK, CTS1_C_MARK, HRTS0_D_MARK, TIOC1B_A_MARK,
+               HIFD09_MARK,
+
+       /* IPSR7 */
+       DU0_DG2_MARK, RTS1_C_MARK, RMII0_MDC_B_MARK, TIOC2A_A_MARK,
+               HIFD10_MARK,
+       DU0_DG3_MARK, SCK2_C_MARK, RMII0_MDIO_B_MARK, TIOC2B_A_MARK,
+               HIFD11_MARK,
+       DU0_DG4_MARK, RX2_C_MARK, RMII0_CRS_DV_B_MARK, TIOC3A_A_MARK,
+               HIFD12_MARK,
+       DU0_DG5_MARK, TX2_C_MARK, RMII0_RX_ER_B_MARK, TIOC3B_A_MARK,
+               HIFD13_MARK,
+       DU0_DG6_MARK, RX3_C_MARK, RMII0_RXD0_B_MARK, TIOC3C_A_MARK,
+               HIFD14_MARK,
+       DU0_DG7_MARK, TX3_C_MARK, RMII0_RXD1_B_MARK, TIOC3D_A_MARK,
+               HIFD15_MARK,
+       DU0_DB0_MARK, RX4_C_MARK, RMII0_TXD_EN_B_MARK, TIOC4A_A_MARK,
+               HIFCS_MARK,
+       DU0_DB1_MARK, TX4_C_MARK, RMII0_TXD0_B_MARK, TIOC4B_A_MARK,
+               HIFRS_MARK,
+       DU0_DB2_MARK, RX5_B_MARK, RMII0_TXD1_B_MARK, TIOC4C_A_MARK,
+               HIFWR_MARK,
+       DU0_DB3_MARK, TX5_B_MARK, TIOC4D_A_MARK, HIFRD_MARK,
+       DU0_DB4_MARK, HIFINT_MARK,
+
+       /* IPSR8 */
+       DU0_DB5_MARK, HIFDREQ_MARK,
+       DU0_DB6_MARK, HIFRDY_MARK,
+       DU0_DB7_MARK, SSI_SCK0_B_MARK, HIFEBL_B_MARK,
+       DU0_DOTCLKIN_MARK, HSPI_CS0_C_MARK, SSI_WS0_B_MARK,
+       DU0_DOTCLKOUT_MARK, HSPI_CLK0_C_MARK, SSI_SDATA0_B_MARK,
+       DU0_EXHSYNC_DU0_HSYNC_MARK, HSPI_TX0_C_MARK, SSI_SCK1_B_MARK,
+       DU0_EXVSYNC_DU0_VSYNC_MARK, HSPI_RX0_C_MARK, SSI_WS1_B_MARK,
+       DU0_EXODDF_DU0_ODDF_MARK, CAN0_RX_B_MARK, HSCK0_B_MARK,
+               SSI_SDATA1_B_MARK,
+       DU0_DISP_MARK, CAN0_TX_B_MARK, HRX0_B_MARK, AUDIO_CLKA_B_MARK,
+       DU0_CDE_MARK, HTX0_B_MARK, AUDIO_CLKB_B_MARK, LCD_VCPWC_B_MARK,
+       IRQ0_A_MARK, HSPI_TX_B_MARK, RX3_E_MARK, ET0_ERXD0_MARK,
+       IRQ1_A_MARK, HSPI_RX_B_MARK, TX3_E_MARK, ET0_ERXD1_MARK,
+       IRQ2_A_MARK, CTS0_A_MARK, HCTS0_B_MARK, ET0_ERXD2_A_MARK,
+       IRQ3_A_MARK, RTS0_A_MARK, HRTS0_B_MARK, ET0_ERXD3_A_MARK,
+
+       /* IPSR9 */
+       VI1_CLK_A_MARK, FD0_B_MARK, LCD_DATA0_B_MARK,
+       VI1_0_A_MARK, FD1_B_MARK, LCD_DATA1_B_MARK,
+       VI1_1_A_MARK, FD2_B_MARK, LCD_DATA2_B_MARK,
+       VI1_2_A_MARK, FD3_B_MARK, LCD_DATA3_B_MARK,
+       VI1_3_A_MARK, FD4_B_MARK, LCD_DATA4_B_MARK,
+       VI1_4_A_MARK, FD5_B_MARK, LCD_DATA5_B_MARK,
+       VI1_5_A_MARK, FD6_B_MARK, LCD_DATA6_B_MARK,
+       VI1_6_A_MARK, FD7_B_MARK, LCD_DATA7_B_MARK,
+       VI1_7_A_MARK, FCE_B_MARK, LCD_DATA8_B_MARK,
+       SSI_SCK0_A_MARK, TIOC1A_B_MARK, LCD_DATA9_B_MARK,
+       SSI_WS0_A_MARK, TIOC1B_B_MARK, LCD_DATA10_B_MARK,
+       SSI_SDATA0_A_MARK, VI1_0_B_MARK, TIOC2A_B_MARK, LCD_DATA11_B_MARK,
+       SSI_SCK1_A_MARK, VI1_1_B_MARK, TIOC2B_B_MARK, LCD_DATA12_B_MARK,
+       SSI_WS1_A_MARK, VI1_2_B_MARK, LCD_DATA13_B_MARK,
+       SSI_SDATA1_A_MARK, VI1_3_B_MARK, LCD_DATA14_B_MARK,
+
+       /* IPSR10 */
+       SSI_SCK23_MARK, VI1_4_B_MARK, RX1_D_MARK, FCLE_B_MARK,
+               LCD_DATA15_B_MARK,
+       SSI_WS23_MARK, VI1_5_B_MARK, TX1_D_MARK, HSCK0_C_MARK,
+               FALE_B_MARK, LCD_DON_B_MARK,
+       SSI_SDATA2_MARK, VI1_6_B_MARK, HRX0_C_MARK, FRE_B_MARK,
+               LCD_CL1_B_MARK,
+       SSI_SDATA3_MARK, VI1_7_B_MARK, HTX0_C_MARK, FWE_B_MARK,
+               LCD_CL2_B_MARK,
+       AUDIO_CLKA_A_MARK, VI1_CLK_B_MARK, SCK1_D_MARK, IECLK_B_MARK,
+               LCD_FLM_B_MARK,
+       AUDIO_CLKB_A_MARK, LCD_CLK_B_MARK,
+       AUDIO_CLKC_MARK, SCK1_E_MARK, HCTS0_C_MARK, FRB_B_MARK,
+               LCD_VEPWC_B_MARK,
+       AUDIO_CLKOUT_MARK, TX1_E_MARK, HRTS0_C_MARK, FSE_B_MARK,
+               LCD_M_DISP_B_MARK,
+       CAN_CLK_A_MARK, RX4_D_MARK,
+       CAN0_TX_A_MARK, TX4_D_MARK, MLB_CLK_MARK,
+       CAN1_RX_A_MARK, IRQ1_B_MARK,
+       CAN0_RX_A_MARK, IRQ0_B_MARK, MLB_SIG_MARK,
+       CAN1_TX_A_MARK, TX5_C_MARK, MLB_DAT_MARK,
+
+       /* IPSR11 */
+       SCL1_MARK, SCIF_CLK_C_MARK,
+       SDA1_MARK, RX1_E_MARK,
+       SDA0_MARK, HIFEBL_A_MARK,
+       SDSELF_MARK, RTS1_E_MARK,
+       SCIF_CLK_A_MARK, HSPI_CLK_A_MARK, VI0_CLK_MARK, RMII0_TXD0_A_MARK,
+               ET0_ERXD4_MARK,
+       SCK0_A_MARK, HSPI_CS_A_MARK, VI0_CLKENB_MARK, RMII0_TXD1_A_MARK,
+               ET0_ERXD5_MARK,
+       RX0_A_MARK, HSPI_RX_A_MARK, RMII0_RXD0_A_MARK, ET0_ERXD6_MARK,
+       TX0_A_MARK, HSPI_TX_A_MARK,
+       PENC1_MARK, TX3_D_MARK, CAN1_TX_B_MARK, TX5_D_MARK,
+               IETX_B_MARK,
+       USB_OVC1_MARK, RX3_D_MARK, CAN1_RX_B_MARK, RX5_D_MARK,
+               IERX_B_MARK,
+       DREQ0_MARK, SD1_CLK_A_MARK, ET0_TX_EN_MARK,
+       DACK0_MARK, SD1_DAT3_A_MARK, ET0_TX_ER_MARK,
+       DREQ1_MARK, HSPI_CLK_B_MARK, RX4_B_MARK, ET0_PHY_INT_C_MARK,
+               ET0_TX_CLK_A_MARK,
+       DACK1_MARK, HSPI_CS_B_MARK, TX4_B_MARK, ET0_RX_CLK_A_MARK,
+       PRESETOUT_MARK, ST_CLKOUT_MARK,
+
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       PINMUX_DATA_GP_ALL(), /* PINMUX_DATA(GP_M_N_DATA, GP_M_N_FN...), */
+
+       PINMUX_DATA(CLKOUT_MARK, FN_CLKOUT),
+       PINMUX_DATA(BS_MARK, FN_BS), PINMUX_DATA(CS0_MARK, FN_CS0),
+       PINMUX_DATA(EX_CS0_MARK, FN_EX_CS0),
+       PINMUX_DATA(RD_MARK, FN_RD), PINMUX_DATA(WE0_MARK, FN_WE0),
+       PINMUX_DATA(WE1_MARK, FN_WE1),
+       PINMUX_DATA(SCL0_MARK, FN_SCL0), PINMUX_DATA(PENC0_MARK, FN_PENC0),
+       PINMUX_DATA(USB_OVC0_MARK, FN_USB_OVC0),
+       PINMUX_DATA(IRQ2_B_MARK, FN_IRQ2_B),
+               PINMUX_DATA(IRQ3_B_MARK, FN_IRQ3_B),
+
+       /* IPSR0 */
+       PINMUX_IPSR_DATA(IP0_1_0, A0),
+       PINMUX_IPSR_DATA(IP0_1_0, ST0_CLKIN),
+       PINMUX_IPSR_MODSEL_DATA(IP0_1_0, LCD_DATA0_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_1_0, TCLKA_C, SEL_MTU2_CLK_1),
+
+       PINMUX_IPSR_DATA(IP0_3_2, A1),
+       PINMUX_IPSR_DATA(IP0_3_2, ST0_REQ),
+       PINMUX_IPSR_MODSEL_DATA(IP0_3_2, LCD_DATA1_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_3_2, TCLKB_C, SEL_MTU2_CLK_1),
+
+       PINMUX_IPSR_DATA(IP0_5_4, A2),
+       PINMUX_IPSR_DATA(IP0_5_4, ST0_SYC),
+       PINMUX_IPSR_MODSEL_DATA(IP0_5_4, LCD_DATA2_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_5_4, TCLKC_C, SEL_MTU2_CLK_1),
+
+       PINMUX_IPSR_DATA(IP0_7_6, A3),
+       PINMUX_IPSR_DATA(IP0_7_6, ST0_VLD),
+       PINMUX_IPSR_MODSEL_DATA(IP0_7_6, LCD_DATA3_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_7_6, TCLKD_C, SEL_MTU2_CLK_1),
+
+       PINMUX_IPSR_DATA(IP0_9_8, A4),
+       PINMUX_IPSR_DATA(IP0_9_8, ST0_D0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_9_8, LCD_DATA4_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_9_8, TIOC0A_C, SEL_MTU2_CH0_1),
+
+       PINMUX_IPSR_DATA(IP0_11_10, A5),
+       PINMUX_IPSR_DATA(IP0_11_10, ST0_D1),
+       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, LCD_DATA5_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_11_10, TIOC0B_C, SEL_MTU2_CH0_1),
+
+       PINMUX_IPSR_DATA(IP0_13_12, A6),
+       PINMUX_IPSR_DATA(IP0_13_12, ST0_D2),
+       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, LCD_DATA6_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_13_12, TIOC0C_C, SEL_MTU2_CH0_1),
+
+       PINMUX_IPSR_DATA(IP0_15_14, A7),
+       PINMUX_IPSR_DATA(IP0_15_14, ST0_D3),
+       PINMUX_IPSR_MODSEL_DATA(IP0_15_14, LCD_DATA7_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_15_14, TIOC0D_C, SEL_MTU2_CH0_1),
+
+       PINMUX_IPSR_DATA(IP0_17_16, A8),
+       PINMUX_IPSR_DATA(IP0_17_16, ST0_D4),
+       PINMUX_IPSR_MODSEL_DATA(IP0_17_16, LCD_DATA8_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_17_16, TIOC1A_C, SEL_MTU2_CH1_2),
+
+       PINMUX_IPSR_DATA(IP0_19_18, A9),
+       PINMUX_IPSR_DATA(IP0_19_18, ST0_D5),
+       PINMUX_IPSR_MODSEL_DATA(IP0_19_18, LCD_DATA9_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_19_18, TIOC1B_C, SEL_MTU2_CH1_2),
+
+       PINMUX_IPSR_DATA(IP0_21_20, A10),
+       PINMUX_IPSR_DATA(IP0_21_20, ST0_D6),
+       PINMUX_IPSR_MODSEL_DATA(IP0_21_20, LCD_DATA10_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_21_20, TIOC2A_C, SEL_MTU2_CH2_2),
+
+       PINMUX_IPSR_DATA(IP0_23_22, A11),
+       PINMUX_IPSR_DATA(IP0_23_22, ST0_D7),
+       PINMUX_IPSR_MODSEL_DATA(IP0_23_22, LCD_DATA11_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_23_22, TIOC2B_C, SEL_MTU2_CH2_2),
+
+       PINMUX_IPSR_DATA(IP0_25_24, A12),
+       PINMUX_IPSR_MODSEL_DATA(IP0_25_24, LCD_DATA12_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_25_24, TIOC3A_C, SEL_MTU2_CH3_1),
+
+       PINMUX_IPSR_DATA(IP0_27_26, A13),
+       PINMUX_IPSR_MODSEL_DATA(IP0_27_26, LCD_DATA13_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_27_26, TIOC3B_C, SEL_MTU2_CH3_1),
+
+       PINMUX_IPSR_DATA(IP0_29_28, A14),
+       PINMUX_IPSR_MODSEL_DATA(IP0_29_28, LCD_DATA14_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_29_28, TIOC3C_C, SEL_MTU2_CH3_1),
+
+       PINMUX_IPSR_DATA(IP0_31_30, A15),
+       PINMUX_IPSR_DATA(IP0_31_30, ST0_VCO_CLKIN),
+       PINMUX_IPSR_MODSEL_DATA(IP0_31_30, LCD_DATA15_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP0_31_30, TIOC3D_C, SEL_MTU2_CH3_1),
+
+
+       /* IPSR1 */
+       PINMUX_IPSR_DATA(IP1_1_0, A16),
+       PINMUX_IPSR_DATA(IP1_1_0, ST0_PWM),
+       PINMUX_IPSR_MODSEL_DATA(IP1_1_0, LCD_DON_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_1_0, TIOC4A_C, SEL_MTU2_CH4_1),
+
+       PINMUX_IPSR_DATA(IP1_3_2, A17),
+       PINMUX_IPSR_DATA(IP1_3_2, ST1_VCO_CLKIN),
+       PINMUX_IPSR_MODSEL_DATA(IP1_3_2, LCD_CL1_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_3_2, TIOC4B_C, SEL_MTU2_CH4_1),
+
+       PINMUX_IPSR_DATA(IP1_5_4, A18),
+       PINMUX_IPSR_DATA(IP1_5_4, ST1_PWM),
+       PINMUX_IPSR_MODSEL_DATA(IP1_5_4, LCD_CL2_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_5_4, TIOC4C_C, SEL_MTU2_CH4_1),
+
+       PINMUX_IPSR_DATA(IP1_7_6, A19),
+       PINMUX_IPSR_DATA(IP1_7_6, ST1_CLKIN),
+       PINMUX_IPSR_MODSEL_DATA(IP1_7_6, LCD_CLK_A, SEL_LCDC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_7_6, TIOC4D_C, SEL_MTU2_CH4_1),
+
+       PINMUX_IPSR_DATA(IP1_9_8, A20),
+       PINMUX_IPSR_DATA(IP1_9_8, ST1_REQ),
+       PINMUX_IPSR_MODSEL_DATA(IP1_9_8, LCD_FLM_A, SEL_LCDC_0),
+
+       PINMUX_IPSR_DATA(IP1_11_10, A21),
+       PINMUX_IPSR_DATA(IP1_11_10, ST1_SYC),
+       PINMUX_IPSR_MODSEL_DATA(IP1_11_10, LCD_VCPWC_A, SEL_LCDC_0),
+
+       PINMUX_IPSR_DATA(IP1_13_12, A22),
+       PINMUX_IPSR_DATA(IP1_13_12, ST1_VLD),
+       PINMUX_IPSR_MODSEL_DATA(IP1_13_12, LCD_VEPWC_A, SEL_LCDC_0),
+
+       PINMUX_IPSR_DATA(IP1_15_14, A23),
+       PINMUX_IPSR_DATA(IP1_15_14, ST1_D0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_15_14, LCD_M_DISP_A, SEL_LCDC_0),
+
+       PINMUX_IPSR_DATA(IP1_17_16, A24),
+       PINMUX_IPSR_MODSEL_DATA(IP1_17_16, RX2_D, SEL_SCIF2_3),
+       PINMUX_IPSR_DATA(IP1_17_16, ST1_D1),
+
+       PINMUX_IPSR_DATA(IP1_19_18, A25),
+       PINMUX_IPSR_MODSEL_DATA(IP1_17_16, RX2_D, SEL_SCIF2_3),
+       PINMUX_IPSR_DATA(IP1_17_16, ST1_D2),
+
+       PINMUX_IPSR_DATA(IP1_22_20, D0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_22_20, SD0_DAT0_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_22_20, MMC_D0_A, SEL_MMC_0),
+       PINMUX_IPSR_DATA(IP1_22_20, ST1_D3),
+       PINMUX_IPSR_MODSEL_DATA(IP1_22_20, FD0_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP1_25_23, D1),
+       PINMUX_IPSR_MODSEL_DATA(IP1_25_23, SD0_DAT0_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_25_23, MMC_D1_A, SEL_MMC_0),
+       PINMUX_IPSR_DATA(IP1_25_23, ST1_D4),
+       PINMUX_IPSR_MODSEL_DATA(IP1_25_23, FD1_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP1_28_26, D2),
+       PINMUX_IPSR_MODSEL_DATA(IP1_28_26, SD0_DAT0_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_28_26, MMC_D2_A, SEL_MMC_0),
+       PINMUX_IPSR_DATA(IP1_28_26, ST1_D5),
+       PINMUX_IPSR_MODSEL_DATA(IP1_28_26, FD2_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP1_31_29, D3),
+       PINMUX_IPSR_MODSEL_DATA(IP1_31_29, SD0_DAT0_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP1_31_29, MMC_D3_A, SEL_MMC_0),
+       PINMUX_IPSR_DATA(IP1_31_29, ST1_D6),
+       PINMUX_IPSR_MODSEL_DATA(IP1_31_29, FD3_A, SEL_FLCTL_0),
+
+       /* IPSR2 */
+       PINMUX_IPSR_DATA(IP2_2_0, D4),
+       PINMUX_IPSR_MODSEL_DATA(IP2_2_0, SD0_CD_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_2_0, MMC_D4_A, SEL_MMC_0),
+       PINMUX_IPSR_DATA(IP2_2_0, ST1_D7),
+       PINMUX_IPSR_MODSEL_DATA(IP2_2_0, FD4_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP2_4_3, D5),
+       PINMUX_IPSR_MODSEL_DATA(IP2_4_3, SD0_WP_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_4_3, MMC_D5_A, SEL_MMC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_4_3, FD5_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP2_7_5, D6),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, RSPI_RSPCK_A, SEL_RSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, MMC_D6_A, SEL_MMC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, QSPCLK_A, SEL_RQSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_7_5, FD6_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP2_10_8, D7),
+       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, RSPI_SSL_A, SEL_RSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, MMC_D7_A, SEL_MMC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, QSSL_A, SEL_RQSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_10_8, FD7_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP2_13_11, D8),
+       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, SD0_CLK_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, MMC_CLK_A, SEL_MMC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, QIO2_A, SEL_RQSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, FCE_A, SEL_FLCTL_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_13_11, ET0_GTX_CLK_B, SEL_ET0_1),
+
+       PINMUX_IPSR_DATA(IP2_16_14, D9),
+       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, SD0_CMD_A, SEL_SDHI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, MMC_CMD_A, SEL_MMC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, QIO3_A, SEL_RQSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, FCLE_A, SEL_FLCTL_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_16_14, ET0_ETXD1_B, SEL_ET0_1),
+
+       PINMUX_IPSR_DATA(IP2_19_17, D10),
+       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, RSPI_MOSI_A, SEL_RSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, QMO_QIO0_A, SEL_RQSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, FALE_A, SEL_FLCTL_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_19_17, ET0_ETXD2_B, SEL_ET0_1),
+
+       PINMUX_IPSR_DATA(IP2_22_20, D11),
+       PINMUX_IPSR_MODSEL_DATA(IP2_22_20, RSPI_MISO_A, SEL_RSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_22_20, QMI_QIO1_A, SEL_RQSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_22_20, FRE_A, SEL_FLCTL_0),
+
+       PINMUX_IPSR_DATA(IP2_24_23, D12),
+       PINMUX_IPSR_MODSEL_DATA(IP2_24_23, FWE_A, SEL_FLCTL_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_24_23, ET0_ETXD5_B, SEL_ET0_1),
+
+       PINMUX_IPSR_DATA(IP2_27_25, D13),
+       PINMUX_IPSR_MODSEL_DATA(IP2_27_25, RX2_B, SEL_SCIF2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP2_27_25, FRB_A, SEL_FLCTL_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_27_25, ET0_ETXD6_B, SEL_ET0_1),
+
+       PINMUX_IPSR_DATA(IP2_30_28, D14),
+       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, TX2_B, SEL_SCIF2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, FSE_A, SEL_FLCTL_0),
+       PINMUX_IPSR_MODSEL_DATA(IP2_30_28, ET0_TX_CLK_B, SEL_ET0_1),
+
+       /* IPSR3 */
+       PINMUX_IPSR_DATA(IP3_1_0, D15),
+       PINMUX_IPSR_MODSEL_DATA(IP3_1_0, SCK2_B, SEL_SCIF2_1),
+
+       PINMUX_IPSR_DATA(IP3_2, CS1_A26),
+       PINMUX_IPSR_MODSEL_DATA(IP3_2, QIO3_B, SEL_RQSPI_1),
+
+       PINMUX_IPSR_DATA(IP3_5_3, EX_CS1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_5_3, RX3_B, SEL_SCIF2_1),
+       PINMUX_IPSR_DATA(IP3_5_3, ATACS0),
+       PINMUX_IPSR_MODSEL_DATA(IP3_5_3, QIO2_B, SEL_RQSPI_1),
+       PINMUX_IPSR_DATA(IP3_5_3, ET0_ETXD0),
+
+       PINMUX_IPSR_DATA(IP3_8_6, EX_CS2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_8_6, TX3_B, SEL_SCIF3_1),
+       PINMUX_IPSR_DATA(IP3_8_6, ATACS1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_8_6, QSPCLK_B, SEL_RQSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_8_6, ET0_GTX_CLK_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP3_11_9, EX_CS3),
+       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, SD1_CD_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP3_11_9, ATARD),
+       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, QMO_QIO0_B, SEL_RQSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_11_9, ET0_ETXD1_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP3_14_12, EX_CS4),
+       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, SD1_WP_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP3_14_12, ATAWR),
+       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, QMI_QIO1_B, SEL_RQSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_14_12, ET0_ETXD2_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP3_17_15, EX_CS5),
+       PINMUX_IPSR_MODSEL_DATA(IP3_17_15, SD1_CMD_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP3_17_15, ATADIR),
+       PINMUX_IPSR_MODSEL_DATA(IP3_17_15, QSSL_B, SEL_RQSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_17_15, ET0_ETXD3_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP3_19_18, RD_WR),
+       PINMUX_IPSR_DATA(IP3_19_18, TCLK0),
+       PINMUX_IPSR_MODSEL_DATA(IP3_19_18, CAN_CLK_B, SEL_RCAN_CLK_1),
+       PINMUX_IPSR_DATA(IP3_19_18, ET0_ETXD4),
+
+       PINMUX_IPSR_DATA(IP3_20, EX_WAIT0),
+       PINMUX_IPSR_MODSEL_DATA(IP3_20, TCLK1_B, SEL_TMU_1),
+
+       PINMUX_IPSR_DATA(IP3_23_21, EX_WAIT1),
+       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, SD1_DAT0_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP3_23_21, DREQ2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, CAN1_TX_C, SEL_RCAN1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, ET0_LINK_C, SEL_ET0_CTL_2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_23_21, ET0_ETXD5_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP3_26_24, EX_WAIT2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, SD1_DAT1_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP3_26_24, DACK2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, CAN1_RX_C, SEL_RCAN1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, ET0_MAGIC_C, SEL_ET0_CTL_2),
+       PINMUX_IPSR_MODSEL_DATA(IP3_26_24, ET0_ETXD6_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP3_29_27, DRACK0),
+       PINMUX_IPSR_MODSEL_DATA(IP3_29_27, SD1_DAT2_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP3_29_27, ATAG),
+       PINMUX_IPSR_MODSEL_DATA(IP3_29_27, TCLK1_A, SEL_TMU_0),
+       PINMUX_IPSR_DATA(IP3_29_27, ET0_ETXD7),
+
+       /* IPSR4 */
+       PINMUX_IPSR_MODSEL_DATA(IP4_2_0, HCTS0_A, SEL_HSCIF_0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_2_0, CTS1_A, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP4_2_0, VI0_FIELD),
+       PINMUX_IPSR_MODSEL_DATA(IP4_2_0, RMII0_RXD1_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP4_2_0, ET0_ERXD7),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_5_3, HRTS0_A, SEL_HSCIF_0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_5_3, RTS1_A, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP4_5_3, VI0_HSYNC),
+       PINMUX_IPSR_MODSEL_DATA(IP4_5_3, RMII0_TXD_EN_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP4_5_3, ET0_RX_DV),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, HSCK0_A, SEL_HSCIF_0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, SCK1_A, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP4_8_6, VI0_VSYNC),
+       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, RMII0_RX_ER_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP4_8_6, ET0_RX_ER),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_11_9, HRX0_A, SEL_HSCIF_0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_11_9, RX1_A, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP4_11_9, VI0_DATA0_VI0_B0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_11_9, RMII0_CRS_DV_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP4_11_9, ET0_CRS),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_14_12, HTX0_A, SEL_HSCIF_0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_14_12, TX1_A, SEL_SCIF1_0),
+       PINMUX_IPSR_DATA(IP4_14_12, VI0_DATA1_VI0_B1),
+       PINMUX_IPSR_MODSEL_DATA(IP4_14_12, RMII0_MDC_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP4_14_12, ET0_COL),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_17_15, CTS0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_DATA(IP4_17_15, VI0_DATA2_VI0_B2),
+       PINMUX_IPSR_MODSEL_DATA(IP4_17_15, RMII0_MDIO_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP4_17_15, ET0_MDC),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_19_18, RTS0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_DATA(IP4_19_18, VI0_DATA3_VI0_B3),
+       PINMUX_IPSR_MODSEL_DATA(IP4_19_18, ET0_MDIO_A, SEL_ET0_0),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_21_20, SCK1_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP4_21_20, VI0_DATA4_VI0_B4),
+       PINMUX_IPSR_MODSEL_DATA(IP4_21_20, ET0_LINK_A, SEL_ET0_CTL_0),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_23_22, RX1_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP4_23_22, VI0_DATA5_VI0_B5),
+       PINMUX_IPSR_MODSEL_DATA(IP4_23_22, ET0_MAGIC_A, SEL_ET0_CTL_0),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_25_24, TX1_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP4_25_24, VI0_DATA6_VI0_G0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_25_24, ET0_PHY_INT_A, SEL_ET0_CTL_0),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_27_26, CTS1_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP4_27_26, VI0_DATA7_VI0_G1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_29_28, RTS1_B, SEL_SCIF1_1),
+       PINMUX_IPSR_DATA(IP4_29_28, VI0_G2),
+
+       PINMUX_IPSR_MODSEL_DATA(IP4_31_30, SCK2_A, SEL_SCIF2_0),
+       PINMUX_IPSR_DATA(IP4_31_30, VI0_G3),
+
+       /* IPSR5 */
+       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, SD2_CLK_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, RX2_A, SEL_SCIF2_0),
+       PINMUX_IPSR_DATA(IP5_2_0, VI0_G4),
+       PINMUX_IPSR_MODSEL_DATA(IP5_2_0, ET0_RX_CLK_B, SEL_ET0_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP5_5_3, SD2_CMD_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_5_3, TX2_A, SEL_SCIF2_0),
+       PINMUX_IPSR_DATA(IP5_5_3, VI0_G5),
+       PINMUX_IPSR_MODSEL_DATA(IP5_5_3, ET0_ERXD2_B, SEL_ET0_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP5_8_6, SD2_DAT0_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_8_6, RX3_A, SEL_SCIF3_0),
+       PINMUX_IPSR_DATA(IP4_8_6, VI0_R0),
+       PINMUX_IPSR_MODSEL_DATA(IP4_8_6, ET0_ERXD2_B, SEL_ET0_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP5_11_9, SD2_DAT1_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_11_9, TX3_A, SEL_SCIF3_0),
+       PINMUX_IPSR_DATA(IP5_11_9, VI0_R1),
+       PINMUX_IPSR_MODSEL_DATA(IP5_11_9, ET0_MDIO_B, SEL_ET0_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP5_14_12, SD2_DAT2_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_14_12, RX4_A, SEL_SCIF4_0),
+       PINMUX_IPSR_DATA(IP5_14_12, VI0_R2),
+       PINMUX_IPSR_MODSEL_DATA(IP5_14_12, ET0_LINK_B, SEL_ET0_CTL_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP5_17_15, SD2_DAT3_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_17_15, TX4_A, SEL_SCIF4_0),
+       PINMUX_IPSR_DATA(IP5_17_15, VI0_R3),
+       PINMUX_IPSR_MODSEL_DATA(IP5_17_15, ET0_MAGIC_B, SEL_ET0_CTL_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP5_20_18, SD2_CD_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_20_18, RX5_A, SEL_SCIF5_0),
+       PINMUX_IPSR_DATA(IP5_20_18, VI0_R4),
+       PINMUX_IPSR_MODSEL_DATA(IP5_20_18, ET0_PHY_INT_B, SEL_ET0_CTL_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP5_22_21, SD2_WP_A, SEL_SDHI2_0),
+       PINMUX_IPSR_MODSEL_DATA(IP5_22_21, TX5_A, SEL_SCIF5_0),
+       PINMUX_IPSR_DATA(IP5_22_21, VI0_R5),
+
+       PINMUX_IPSR_DATA(IP5_24_23, REF125CK),
+       PINMUX_IPSR_DATA(IP5_24_23, ADTRG),
+       PINMUX_IPSR_MODSEL_DATA(IP5_24_23, RX5_C, SEL_SCIF5_2),
+       PINMUX_IPSR_DATA(IP5_26_25, REF50CK),
+       PINMUX_IPSR_MODSEL_DATA(IP5_26_25, CTS1_E, SEL_SCIF1_3),
+       PINMUX_IPSR_MODSEL_DATA(IP5_26_25, HCTS0_D, SEL_HSCIF_3),
+
+       /* IPSR6 */
+       PINMUX_IPSR_DATA(IP6_2_0, DU0_DR0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, SCIF_CLK_B, SEL_SCIF_CLK_1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, HRX0_D, SEL_HSCIF_3),
+       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, IETX_A, SEL_IEBUS_0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_2_0, TCLKA_A, SEL_MTU2_CLK_0),
+       PINMUX_IPSR_DATA(IP6_2_0, HIFD00),
+
+       PINMUX_IPSR_DATA(IP6_5_3, DU0_DR1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, SCK0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, HTX0_D, SEL_HSCIF_3),
+       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, IERX_A, SEL_IEBUS_0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_5_3, TCLKB_A, SEL_MTU2_CLK_0),
+       PINMUX_IPSR_DATA(IP6_5_3, HIFD01),
+
+       PINMUX_IPSR_DATA(IP6_7_6, DU0_DR2),
+       PINMUX_IPSR_MODSEL_DATA(IP6_7_6, RX0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_7_6, TCLKC_A, SEL_MTU2_CLK_0),
+       PINMUX_IPSR_DATA(IP6_7_6, HIFD02),
+
+       PINMUX_IPSR_DATA(IP6_9_8, DU0_DR3),
+       PINMUX_IPSR_MODSEL_DATA(IP6_9_8, TX0_B, SEL_SCIF0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_9_8, TCLKD_A, SEL_MTU2_CLK_0),
+       PINMUX_IPSR_DATA(IP6_9_8, HIFD03),
+
+       PINMUX_IPSR_DATA(IP6_11_10, DU0_DR4),
+       PINMUX_IPSR_MODSEL_DATA(IP6_11_10, CTS0_C, SEL_SCIF0_2),
+       PINMUX_IPSR_MODSEL_DATA(IP6_11_10, TIOC0A_A, SEL_MTU2_CH0_0),
+       PINMUX_IPSR_DATA(IP6_11_10, HIFD04),
+
+       PINMUX_IPSR_DATA(IP6_13_12, DU0_DR5),
+       PINMUX_IPSR_MODSEL_DATA(IP6_13_12, RTS0_C, SEL_SCIF0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_13_12, TIOC0B_A, SEL_MTU2_CH0_0),
+       PINMUX_IPSR_DATA(IP6_13_12, HIFD05),
+
+       PINMUX_IPSR_DATA(IP6_15_14, DU0_DR6),
+       PINMUX_IPSR_MODSEL_DATA(IP6_15_14, SCK1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP6_15_14, TIOC0C_A, SEL_MTU2_CH0_0),
+       PINMUX_IPSR_DATA(IP6_15_14, HIFD06),
+
+       PINMUX_IPSR_DATA(IP6_17_16, DU0_DR7),
+       PINMUX_IPSR_MODSEL_DATA(IP6_17_16, RX1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP6_17_16, TIOC0D_A, SEL_MTU2_CH0_0),
+       PINMUX_IPSR_DATA(IP6_17_16, HIFD07),
+
+       PINMUX_IPSR_DATA(IP6_20_18, DU0_DG0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, TX1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, HSCK0_D, SEL_HSCIF_3),
+       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, IECLK_A, SEL_IEBUS_0),
+       PINMUX_IPSR_MODSEL_DATA(IP6_20_18, TIOC1A_A, SEL_MTU2_CH1_0),
+       PINMUX_IPSR_DATA(IP6_20_18, HIFD08),
+
+       PINMUX_IPSR_DATA(IP6_23_21, DU0_DG1),
+       PINMUX_IPSR_MODSEL_DATA(IP6_23_21, CTS1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP6_23_21, HRTS0_D, SEL_HSCIF_3),
+       PINMUX_IPSR_MODSEL_DATA(IP6_23_21, TIOC1B_A, SEL_MTU2_CH1_0),
+       PINMUX_IPSR_DATA(IP6_23_21, HIFD09),
+
+       /* IPSR7 */
+       PINMUX_IPSR_DATA(IP7_2_0, DU0_DG2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_2_0, RTS1_C, SEL_SCIF1_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_2_0, RMII0_MDC_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_2_0, TIOC2A_A, SEL_MTU2_CH2_0),
+       PINMUX_IPSR_DATA(IP7_2_0, HIFD10),
+
+       PINMUX_IPSR_DATA(IP7_5_3, DU0_DG3),
+       PINMUX_IPSR_MODSEL_DATA(IP7_5_3, SCK2_C, SEL_SCIF2_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_5_3, RMII0_MDIO_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_5_3, TIOC2B_A, SEL_MTU2_CH2_0),
+       PINMUX_IPSR_DATA(IP7_5_3, HIFD11),
+
+       PINMUX_IPSR_DATA(IP7_8_6, DU0_DG4),
+       PINMUX_IPSR_MODSEL_DATA(IP7_8_6, RX2_C, SEL_SCIF2_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_8_6, RMII0_CRS_DV_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_8_6, TIOC3A_A, SEL_MTU2_CH3_0),
+       PINMUX_IPSR_DATA(IP7_8_6, HIFD12),
+
+       PINMUX_IPSR_DATA(IP7_11_9, DU0_DG5),
+       PINMUX_IPSR_MODSEL_DATA(IP7_11_9, TX2_C, SEL_SCIF2_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_11_9, RMII0_RX_ER_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_11_9, TIOC3B_A, SEL_MTU2_CH3_0),
+       PINMUX_IPSR_DATA(IP7_11_9, HIFD13),
+
+       PINMUX_IPSR_DATA(IP7_14_12, DU0_DG6),
+       PINMUX_IPSR_MODSEL_DATA(IP7_14_12, RX3_C, SEL_SCIF3_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_14_12, RMII0_RXD0_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_14_12, TIOC3C_A, SEL_MTU2_CH3_0),
+       PINMUX_IPSR_DATA(IP7_14_12, HIFD14),
+
+       PINMUX_IPSR_DATA(IP7_17_15, DU0_DG7),
+       PINMUX_IPSR_MODSEL_DATA(IP7_17_15, TX3_C, SEL_SCIF3_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_17_15, RMII0_RXD1_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_17_15, TIOC3D_A, SEL_MTU2_CH3_0),
+       PINMUX_IPSR_DATA(IP7_17_15, HIFD15),
+
+       PINMUX_IPSR_DATA(IP7_20_18, DU0_DB0),
+       PINMUX_IPSR_MODSEL_DATA(IP7_20_18, RX4_C, SEL_SCIF4_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_20_18, RMII0_TXD_EN_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_20_18, TIOC4A_A, SEL_MTU2_CH4_0),
+       PINMUX_IPSR_DATA(IP7_20_18, HIFCS),
+
+       PINMUX_IPSR_DATA(IP7_23_21, DU0_DB1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_23_21, TX4_C, SEL_SCIF4_2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_23_21, RMII0_TXD0_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_23_21, TIOC4B_A, SEL_MTU2_CH4_0),
+       PINMUX_IPSR_DATA(IP7_23_21, HIFWR),
+
+       PINMUX_IPSR_DATA(IP7_26_24, DU0_DB2),
+       PINMUX_IPSR_MODSEL_DATA(IP7_26_24, RX5_B, SEL_SCIF5_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_26_24, RMII0_TXD1_B, SEL_RMII_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_26_24, TIOC4C_A, SEL_MTU2_CH4_0),
+
+       PINMUX_IPSR_DATA(IP7_28_27, DU0_DB3),
+       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, TX5_B, SEL_SCIF5_1),
+       PINMUX_IPSR_MODSEL_DATA(IP7_28_27, TIOC4D_A, SEL_MTU2_CH4_0),
+       PINMUX_IPSR_DATA(IP7_28_27, HIFRD),
+
+       PINMUX_IPSR_DATA(IP7_30_29, DU0_DB4),
+       PINMUX_IPSR_DATA(IP7_30_29, HIFINT),
+
+       /* IPSR8 */
+       PINMUX_IPSR_DATA(IP8_1_0, DU0_DB5),
+       PINMUX_IPSR_DATA(IP8_1_0, HIFDREQ),
+
+       PINMUX_IPSR_DATA(IP8_3_2, DU0_DB6),
+       PINMUX_IPSR_DATA(IP8_3_2, HIFRDY),
+
+       PINMUX_IPSR_DATA(IP8_5_4, DU0_DB7),
+       PINMUX_IPSR_MODSEL_DATA(IP8_5_4, SSI_SCK0_B, SEL_SSI0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_5_4, HIFEBL_B, SEL_HIF_1),
+
+       PINMUX_IPSR_DATA(IP8_7_6, DU0_DOTCLKIN),
+       PINMUX_IPSR_MODSEL_DATA(IP8_7_6, HSPI_CS0_C, SEL_HSPI_2),
+       PINMUX_IPSR_MODSEL_DATA(IP8_7_6, SSI_WS0_B, SEL_SSI0_1),
+
+       PINMUX_IPSR_DATA(IP8_9_8, DU0_DOTCLKOUT),
+       PINMUX_IPSR_MODSEL_DATA(IP8_9_8, HSPI_CLK0_C, SEL_HSPI_2),
+       PINMUX_IPSR_MODSEL_DATA(IP8_9_8, SSI_SDATA0_B, SEL_SSI0_1),
+
+       PINMUX_IPSR_DATA(IP8_11_10, DU0_EXHSYNC_DU0_HSYNC),
+       PINMUX_IPSR_MODSEL_DATA(IP8_11_10, HSPI_TX0_C, SEL_HSPI_2),
+       PINMUX_IPSR_MODSEL_DATA(IP8_11_10, SSI_SCK1_B, SEL_SSI1_1),
+
+       PINMUX_IPSR_DATA(IP8_13_12, DU0_EXVSYNC_DU0_VSYNC),
+       PINMUX_IPSR_MODSEL_DATA(IP8_13_12, HSPI_RX0_C, SEL_HSPI_2),
+       PINMUX_IPSR_MODSEL_DATA(IP8_13_12, SSI_WS1_B, SEL_SSI1_1),
+
+       PINMUX_IPSR_DATA(IP8_15_14, DU0_EXODDF_DU0_ODDF),
+       PINMUX_IPSR_MODSEL_DATA(IP8_15_14, CAN0_RX_B, SEL_RCAN0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_15_14, HSCK0_B, SEL_HSCIF_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_15_14, SSI_SDATA1_B, SEL_SSI1_1),
+
+       PINMUX_IPSR_DATA(IP8_17_16, DU0_DISP),
+       PINMUX_IPSR_MODSEL_DATA(IP8_17_16, CAN0_TX_B, SEL_RCAN0_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_17_16, HRX0_B, SEL_HSCIF_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_17_16, AUDIO_CLKA_B, SEL_AUDIO_CLKA_1),
+
+       PINMUX_IPSR_DATA(IP8_19_18, DU0_CDE),
+       PINMUX_IPSR_MODSEL_DATA(IP8_19_18, HTX0_B, SEL_HSCIF_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_19_18, AUDIO_CLKB_B, SEL_AUDIO_CLKB_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_19_18, LCD_VCPWC_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP8_22_20, IRQ0_A, SEL_INTC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_22_20, HSPI_TX_B, SEL_HSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_22_20, RX3_E, SEL_SCIF3_4),
+       PINMUX_IPSR_DATA(IP8_22_20, ET0_ERXD0),
+
+       PINMUX_IPSR_MODSEL_DATA(IP8_25_23, IRQ1_A, SEL_INTC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_25_23, HSPI_RX_B, SEL_HSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_25_23, TX3_E, SEL_SCIF3_4),
+       PINMUX_IPSR_DATA(IP8_25_23, ET0_ERXD1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, IRQ2_A, SEL_INTC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, CTS0_A, SEL_SCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, HCTS0_B, SEL_HSCIF_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_27_26, ET0_ERXD2_A, SEL_ET0_0),
+
+       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, IRQ3_A, SEL_INTC_0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, RTS0_A, SEL_SCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, HRTS0_B, SEL_HSCIF_1),
+       PINMUX_IPSR_MODSEL_DATA(IP8_29_28, ET0_ERXD3_A, SEL_ET0_0),
+
+       /* IPSR9 */
+       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, VI1_CLK_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, FD0_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_1_0, LCD_DATA0_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, VI1_0_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, FD1_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_3_2, LCD_DATA1_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_5_4, VI1_1_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_5_4, FD2_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_5_4, LCD_DATA2_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_7_6, VI1_2_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_7_6, FD3_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_7_6, LCD_DATA3_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_9_8, VI1_3_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_9_8, FD4_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_9_8, LCD_DATA4_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_11_10, VI1_4_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_11_10, FD5_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_11_10, LCD_DATA5_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, VI1_5_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, FD6_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_13_12, LCD_DATA6_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, VI1_6_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, FD7_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_15_14, LCD_DATA7_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_17_16, VI1_7_A, SEL_VIN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_17_16, FCE_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_17_16, LCD_DATA8_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_19_18, SSI_SCK0_A, SEL_SSI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_19_18, TIOC1A_B, SEL_MTU2_CH1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_19_18, LCD_DATA9_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_21_20, SSI_WS0_A, SEL_SSI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_21_20, TIOC1B_B, SEL_MTU2_CH1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_21_20, LCD_DATA10_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, SSI_SDATA0_A, SEL_SSI0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, VI1_0_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, TIOC2A_B, SEL_MTU2_CH2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_23_22, LCD_DATA11_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, SSI_SCK1_A, SEL_SSI1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, VI1_1_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, TIOC2B_B, SEL_MTU2_CH2_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_25_24, LCD_DATA12_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, SSI_WS1_A, SEL_SSI1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, VI1_2_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_27_26, LCD_DATA13_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, SSI_SDATA1_A, SEL_SSI1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, VI1_3_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP9_29_28, LCD_DATA14_B, SEL_LCDC_1),
+
+       /* IPSE10 */
+       PINMUX_IPSR_DATA(IP10_2_0, SSI_SCK23),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, VI1_4_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, RX1_D, SEL_SCIF1_3),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, FCLE_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_2_0, LCD_DATA15_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_DATA(IP10_5_3, SSI_WS23),
+       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, VI1_5_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, TX1_D, SEL_SCIF1_3),
+       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, HSCK0_C, SEL_HSCIF_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, FALE_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_5_3, LCD_DON_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_DATA(IP10_8_6, SSI_SDATA2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, VI1_6_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, HRX0_C, SEL_HSCIF_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, FRE_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_8_6, LCD_CL1_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_DATA(IP10_11_9, SSI_SDATA3),
+       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, VI1_7_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, HTX0_C, SEL_HSCIF_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, FWE_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_11_9, LCD_CL2_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, AUDIO_CLKA_A, SEL_AUDIO_CLKA_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, VI1_CLK_B, SEL_VIN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, SCK1_D, SEL_SCIF1_3),
+       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, IECLK_B, SEL_IEBUS_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_14_12, LCD_FLM_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP10_15, AUDIO_CLKB_A, SEL_AUDIO_CLKB_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_15, LCD_CLK_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_DATA(IP10_18_16, AUDIO_CLKC),
+       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, SCK1_E, SEL_SCIF1_4),
+       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, HCTS0_C, SEL_HSCIF_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, FRB_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_18_16, LCD_VEPWC_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_DATA(IP10_21_19, AUDIO_CLKOUT),
+       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, TX1_E, SEL_SCIF1_4),
+       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, HRTS0_C, SEL_HSCIF_2),
+       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, FSE_B, SEL_FLCTL_1),
+       PINMUX_IPSR_MODSEL_DATA(IP10_21_19, LCD_M_DISP_B, SEL_LCDC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP10_22, CAN_CLK_A, SEL_RCAN_CLK_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_22, RX4_D, SEL_SCIF4_3),
+
+       PINMUX_IPSR_MODSEL_DATA(IP10_24_23, CAN0_TX_A, SEL_RCAN0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_24_23, TX4_D, SEL_SCIF4_3),
+       PINMUX_IPSR_DATA(IP10_24_23, MLB_CLK),
+
+       PINMUX_IPSR_MODSEL_DATA(IP10_25, CAN1_RX_A, SEL_RCAN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_25, IRQ1_B, SEL_INTC_1),
+
+       PINMUX_IPSR_MODSEL_DATA(IP10_27_26, CAN0_RX_A, SEL_RCAN0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_27_26, IRQ0_B, SEL_INTC_1),
+       PINMUX_IPSR_DATA(IP10_27_26, MLB_SIG),
+
+       PINMUX_IPSR_MODSEL_DATA(IP10_29_28, CAN1_TX_A, SEL_RCAN1_0),
+       PINMUX_IPSR_MODSEL_DATA(IP10_29_28, TX5_C, SEL_SCIF1_2),
+       PINMUX_IPSR_DATA(IP10_29_28, MLB_DAT),
+
+       /* IPSR11 */
+       PINMUX_IPSR_DATA(IP11_0, SCL1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_0, SCIF_CLK_C, SEL_SCIF_CLK_2),
+
+       PINMUX_IPSR_DATA(IP11_1, SDA1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_0, RX1_E, SEL_SCIF1_4),
+
+       PINMUX_IPSR_DATA(IP11_2, SDA0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_2, HIFEBL_A, SEL_HIF_0),
+
+       PINMUX_IPSR_DATA(IP11_3, SDSELF),
+       PINMUX_IPSR_MODSEL_DATA(IP11_3, RTS1_E, SEL_SCIF1_3),
+
+       PINMUX_IPSR_MODSEL_DATA(IP11_6_4, SCIF_CLK_A, SEL_SCIF_CLK_0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_6_4, HSPI_CLK_A, SEL_HSPI_0),
+       PINMUX_IPSR_DATA(IP11_6_4, VI0_CLK),
+       PINMUX_IPSR_MODSEL_DATA(IP11_6_4, RMII0_TXD0_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP11_6_4, ET0_ERXD4),
+
+       PINMUX_IPSR_MODSEL_DATA(IP11_9_7, SCK0_A, SEL_SCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_9_7, HSPI_CS_A, SEL_HSPI_0),
+       PINMUX_IPSR_DATA(IP11_9_7, VI0_CLKENB),
+       PINMUX_IPSR_MODSEL_DATA(IP11_9_7, RMII0_TXD1_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP11_9_7, ET0_ERXD5),
+
+       PINMUX_IPSR_MODSEL_DATA(IP11_11_10, RX0_A, SEL_SCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_11_10, HSPI_RX_A, SEL_HSPI_0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_11_10, RMII0_RXD0_A, SEL_RMII_0),
+       PINMUX_IPSR_DATA(IP11_11_10, ET0_ERXD6),
+
+       PINMUX_IPSR_MODSEL_DATA(IP11_12, TX0_A, SEL_SCIF0_0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_12, HSPI_TX_A, SEL_HSPI_0),
+
+       PINMUX_IPSR_DATA(IP11_15_13, PENC1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, TX3_D, SEL_SCIF3_3),
+       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, CAN1_TX_B,  SEL_RCAN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, TX5_D, SEL_SCIF5_3),
+       PINMUX_IPSR_MODSEL_DATA(IP11_15_13, IETX_B, SEL_IEBUS_1),
+
+       PINMUX_IPSR_DATA(IP11_18_16, USB_OVC1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, RX3_D, SEL_SCIF3_3),
+       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, CAN1_RX_B, SEL_RCAN1_1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, RX5_D, SEL_SCIF5_3),
+       PINMUX_IPSR_MODSEL_DATA(IP11_18_16, IERX_B, SEL_IEBUS_1),
+
+       PINMUX_IPSR_DATA(IP11_20_19, DREQ0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_20_19, SD1_CLK_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP11_20_19, ET0_TX_EN),
+
+       PINMUX_IPSR_DATA(IP11_22_21, DACK0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_22_21, SD1_DAT3_A, SEL_SDHI1_0),
+       PINMUX_IPSR_DATA(IP11_22_21, ET0_TX_ER),
+
+       PINMUX_IPSR_DATA(IP11_25_23, DREQ1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, HSPI_CLK_B, SEL_HSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, RX4_B, SEL_SCIF4_1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, ET0_PHY_INT_C, SEL_ET0_CTL_0),
+       PINMUX_IPSR_MODSEL_DATA(IP11_25_23, ET0_TX_CLK_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP11_27_26, DACK1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_27_26, HSPI_CS_B, SEL_HSPI_1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_27_26, TX4_B, SEL_SCIF3_1),
+       PINMUX_IPSR_MODSEL_DATA(IP11_27_26, ET0_RX_CLK_A, SEL_ET0_0),
+
+       PINMUX_IPSR_DATA(IP11_28, PRESETOUT),
+       PINMUX_IPSR_DATA(IP11_28, ST_CLKOUT),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       PINMUX_GPIO_GP_ALL(),
+
+       GPIO_FN(CLKOUT), GPIO_FN(BS), GPIO_FN(CS0), GPIO_FN(EX_CS0),
+       GPIO_FN(RD), GPIO_FN(WE0), GPIO_FN(WE1),
+       GPIO_FN(SCL0), GPIO_FN(PENC0), GPIO_FN(USB_OVC0),
+       GPIO_FN(IRQ2_B), GPIO_FN(IRQ3_B),
+
+       /* IPSR0 */
+       GPIO_FN(A0), GPIO_FN(ST0_CLKIN), GPIO_FN(LCD_DATA0_A),
+       GPIO_FN(TCLKA_C),
+       GPIO_FN(A1), GPIO_FN(ST0_REQ), GPIO_FN(LCD_DATA1_A),
+       GPIO_FN(TCLKB_C),
+       GPIO_FN(A2), GPIO_FN(ST0_SYC), GPIO_FN(LCD_DATA2_A),
+       GPIO_FN(TCLKC_C),
+       GPIO_FN(A3), GPIO_FN(ST0_VLD), GPIO_FN(LCD_DATA3_A),
+       GPIO_FN(TCLKD_C),
+       GPIO_FN(A4), GPIO_FN(ST0_D0), GPIO_FN(LCD_DATA4_A),
+       GPIO_FN(TIOC0A_C),
+       GPIO_FN(A5), GPIO_FN(ST0_D1), GPIO_FN(LCD_DATA5_A),
+       GPIO_FN(TIOC0B_C),
+       GPIO_FN(A6), GPIO_FN(ST0_D2), GPIO_FN(LCD_DATA6_A),
+       GPIO_FN(TIOC0C_C),
+       GPIO_FN(A7), GPIO_FN(ST0_D3), GPIO_FN(LCD_DATA7_A),
+       GPIO_FN(TIOC0D_C),
+       GPIO_FN(A8), GPIO_FN(ST0_D4), GPIO_FN(LCD_DATA8_A),
+       GPIO_FN(TIOC1A_C),
+       GPIO_FN(A9), GPIO_FN(ST0_D5), GPIO_FN(LCD_DATA9_A),
+       GPIO_FN(TIOC1B_C),
+       GPIO_FN(A10), GPIO_FN(ST0_D6), GPIO_FN(LCD_DATA10_A),
+       GPIO_FN(TIOC2A_C),
+       GPIO_FN(A11), GPIO_FN(ST0_D7), GPIO_FN(LCD_DATA11_A),
+       GPIO_FN(TIOC2B_C),
+       GPIO_FN(A12), GPIO_FN(LCD_DATA12_A), GPIO_FN(TIOC3A_C),
+       GPIO_FN(A13), GPIO_FN(LCD_DATA13_A), GPIO_FN(TIOC3B_C),
+       GPIO_FN(A14), GPIO_FN(LCD_DATA14_A), GPIO_FN(TIOC3C_C),
+       GPIO_FN(A15), GPIO_FN(ST0_VCO_CLKIN), GPIO_FN(LCD_DATA15_A),
+       GPIO_FN(TIOC3D_C),
+
+       /* IPSR1 */
+       GPIO_FN(A16), GPIO_FN(ST0_PWM), GPIO_FN(LCD_DON_A),
+       GPIO_FN(TIOC4A_C),
+       GPIO_FN(A17), GPIO_FN(ST1_VCO_CLKIN), GPIO_FN(LCD_CL1_A),
+       GPIO_FN(TIOC4B_C),
+       GPIO_FN(A18), GPIO_FN(ST1_PWM), GPIO_FN(LCD_CL2_A),
+       GPIO_FN(TIOC4C_C),
+       GPIO_FN(A19), GPIO_FN(ST1_CLKIN), GPIO_FN(LCD_CLK_A),
+       GPIO_FN(TIOC4D_C),
+       GPIO_FN(A20), GPIO_FN(ST1_REQ), GPIO_FN(LCD_FLM_A),
+       GPIO_FN(A21), GPIO_FN(ST1_SYC), GPIO_FN(LCD_VCPWC_A),
+       GPIO_FN(A22), GPIO_FN(ST1_VLD), GPIO_FN(LCD_VEPWC_A),
+       GPIO_FN(A23), GPIO_FN(ST1_D0), GPIO_FN(LCD_M_DISP_A),
+       GPIO_FN(A24), GPIO_FN(RX2_D), GPIO_FN(ST1_D1),
+       GPIO_FN(A25), GPIO_FN(TX2_D), GPIO_FN(ST1_D2),
+       GPIO_FN(D0), GPIO_FN(SD0_DAT0_A), GPIO_FN(MMC_D0_A),
+       GPIO_FN(ST1_D3), GPIO_FN(FD0_A),
+       GPIO_FN(D1), GPIO_FN(SD0_DAT1_A), GPIO_FN(MMC_D1_A),
+       GPIO_FN(ST1_D4), GPIO_FN(FD1_A),
+       GPIO_FN(D2), GPIO_FN(SD0_DAT2_A), GPIO_FN(MMC_D2_A),
+       GPIO_FN(ST1_D5), GPIO_FN(FD2_A),
+       GPIO_FN(D3), GPIO_FN(SD0_DAT3_A), GPIO_FN(MMC_D3_A),
+       GPIO_FN(ST1_D6), GPIO_FN(FD3_A),
+
+       /* IPSR2 */
+       GPIO_FN(D4), GPIO_FN(SD0_CD_A), GPIO_FN(MMC_D4_A), GPIO_FN(ST1_D7),
+       GPIO_FN(FD4_A),
+       GPIO_FN(D5), GPIO_FN(SD0_WP_A), GPIO_FN(MMC_D5_A), GPIO_FN(FD5_A),
+       GPIO_FN(D6), GPIO_FN(RSPI_RSPCK_A), GPIO_FN(MMC_D6_A),
+               GPIO_FN(QSPCLK_A),
+       GPIO_FN(FD6_A),
+       GPIO_FN(D7), GPIO_FN(RSPI_SSL_A), GPIO_FN(MMC_D7_A), GPIO_FN(QSSL_A),
+       GPIO_FN(FD7_A),
+       GPIO_FN(D8), GPIO_FN(SD0_CLK_A), GPIO_FN(MMC_CLK_A), GPIO_FN(QIO2_A),
+       GPIO_FN(FCE_A), GPIO_FN(ET0_GTX_CLK_B),
+       GPIO_FN(D9), GPIO_FN(SD0_CMD_A), GPIO_FN(MMC_CMD_A), GPIO_FN(QIO3_A),
+       GPIO_FN(FCLE_A), GPIO_FN(ET0_ETXD1_B),
+       GPIO_FN(D10), GPIO_FN(RSPI_MOSI_A), GPIO_FN(QMO_QIO0_A),
+               GPIO_FN(FALE_A), GPIO_FN(ET0_ETXD2_B),
+       GPIO_FN(D11), GPIO_FN(RSPI_MISO_A), GPIO_FN(QMI_QIO1_A), GPIO_FN(FRE_A),
+               GPIO_FN(ET0_ETXD3_B),
+       GPIO_FN(D12), GPIO_FN(FWE_A), GPIO_FN(ET0_ETXD5_B),
+       GPIO_FN(D13), GPIO_FN(RX2_B), GPIO_FN(FRB_A), GPIO_FN(ET0_ETXD6_B),
+       GPIO_FN(D14), GPIO_FN(TX2_B), GPIO_FN(FSE_A), GPIO_FN(ET0_TX_CLK_B),
+
+       /* IPSR3 */
+       GPIO_FN(D15), GPIO_FN(SCK2_B),
+       GPIO_FN(CS1_A26), GPIO_FN(QIO3_B),
+       GPIO_FN(EX_CS1), GPIO_FN(RX3_B), GPIO_FN(ATACS0), GPIO_FN(QIO2_B),
+       GPIO_FN(ET0_ETXD0),
+       GPIO_FN(EX_CS2), GPIO_FN(TX3_B), GPIO_FN(ATACS1), GPIO_FN(QSPCLK_B),
+       GPIO_FN(ET0_GTX_CLK_A),
+       GPIO_FN(EX_CS3), GPIO_FN(SD1_CD_A), GPIO_FN(ATARD), GPIO_FN(QMO_QIO0_B),
+       GPIO_FN(ET0_ETXD1_A),
+       GPIO_FN(EX_CS4), GPIO_FN(SD1_WP_A), GPIO_FN(ATAWR), GPIO_FN(QMI_QIO1_B),
+       GPIO_FN(ET0_ETXD2_A),
+       GPIO_FN(EX_CS5), GPIO_FN(SD1_CMD_A), GPIO_FN(ATADIR), GPIO_FN(QSSL_B),
+       GPIO_FN(ET0_ETXD3_A),
+       GPIO_FN(RD_WR), GPIO_FN(TCLK1_B),
+       GPIO_FN(EX_WAIT0), GPIO_FN(TCLK1_B),
+       GPIO_FN(EX_WAIT1), GPIO_FN(SD1_DAT0_A), GPIO_FN(DREQ2),
+               GPIO_FN(CAN1_TX_C), GPIO_FN(ET0_LINK_C), GPIO_FN(ET0_ETXD5_A),
+       GPIO_FN(EX_WAIT2), GPIO_FN(SD1_DAT1_A), GPIO_FN(DACK2),
+               GPIO_FN(CAN1_RX_C), GPIO_FN(ET0_MAGIC_C), GPIO_FN(ET0_ETXD6_A),
+       GPIO_FN(DRACK0), GPIO_FN(SD1_DAT2_A), GPIO_FN(ATAG), GPIO_FN(TCLK1_A),
+       GPIO_FN(ET0_ETXD7),
+
+       /* IPSR4 */
+       GPIO_FN(HCTS0_A), GPIO_FN(CTS1_A), GPIO_FN(VI0_FIELD),
+               GPIO_FN(RMII0_RXD1_A), GPIO_FN(ET0_ERXD7),
+       GPIO_FN(HRTS0_A), GPIO_FN(RTS1_A), GPIO_FN(VI0_HSYNC),
+               GPIO_FN(RMII0_TXD_EN_A), GPIO_FN(ET0_RX_DV),
+       GPIO_FN(HSCK0_A), GPIO_FN(SCK1_A), GPIO_FN(VI0_VSYNC),
+               GPIO_FN(RMII0_RX_ER_A), GPIO_FN(ET0_RX_ER),
+       GPIO_FN(HRX0_A), GPIO_FN(RX1_A), GPIO_FN(VI0_DATA0_VI0_B0),
+               GPIO_FN(RMII0_CRS_DV_A), GPIO_FN(ET0_CRS),
+       GPIO_FN(HTX0_A), GPIO_FN(TX1_A), GPIO_FN(VI0_DATA1_VI0_B1),
+               GPIO_FN(RMII0_MDC_A), GPIO_FN(ET0_COL),
+       GPIO_FN(CTS0_B), GPIO_FN(VI0_DATA2_VI0_B2), GPIO_FN(RMII0_MDIO_A),
+               GPIO_FN(ET0_MDC),
+       GPIO_FN(RTS0_B), GPIO_FN(VI0_DATA3_VI0_B3), GPIO_FN(ET0_MDIO_A),
+       GPIO_FN(SCK1_B), GPIO_FN(VI0_DATA4_VI0_B4), GPIO_FN(ET0_LINK_A),
+       GPIO_FN(RX1_B), GPIO_FN(VI0_DATA5_VI0_B5), GPIO_FN(ET0_MAGIC_A),
+       GPIO_FN(TX1_B), GPIO_FN(VI0_DATA6_VI0_G0), GPIO_FN(ET0_PHY_INT_A),
+       GPIO_FN(CTS1_B), GPIO_FN(VI0_DATA7_VI0_G1),
+       GPIO_FN(RTS1_B), GPIO_FN(VI0_G2),
+       GPIO_FN(SCK2_A), GPIO_FN(VI0_G3),
+
+       /* IPSR5 */
+       GPIO_FN(REF50CK), GPIO_FN(CTS1_E), GPIO_FN(HCTS0_D),
+       GPIO_FN(REF125CK), GPIO_FN(ADTRG), GPIO_FN(RX5_C),
+       GPIO_FN(SD2_WP_A), GPIO_FN(TX5_A), GPIO_FN(VI0_R5),
+       GPIO_FN(SD2_CD_A), GPIO_FN(RX5_A), GPIO_FN(VI0_R4),
+               GPIO_FN(ET0_PHY_INT_B),
+       GPIO_FN(SD2_DAT3_A), GPIO_FN(TX4_A), GPIO_FN(VI0_R3),
+               GPIO_FN(ET0_MAGIC_B),
+       GPIO_FN(SD2_DAT2_A), GPIO_FN(RX4_A), GPIO_FN(VI0_R2),
+               GPIO_FN(ET0_LINK_B),
+       GPIO_FN(SD2_DAT1_A), GPIO_FN(TX3_A), GPIO_FN(VI0_R1),
+               GPIO_FN(ET0_MDIO_B),
+       GPIO_FN(SD2_DAT0_A), GPIO_FN(RX3_A), GPIO_FN(VI0_R0),
+               GPIO_FN(ET0_ERXD3_B),
+       GPIO_FN(SD2_CMD_A), GPIO_FN(TX2_A), GPIO_FN(VI0_G5),
+               GPIO_FN(ET0_ERXD2_B),
+       GPIO_FN(SD2_CLK_A), GPIO_FN(RX2_A), GPIO_FN(VI0_G4),
+               GPIO_FN(ET0_RX_CLK_B),
+
+       /* IPSR6 */
+       GPIO_FN(DU0_DG1), GPIO_FN(CTS1_C), GPIO_FN(HRTS0_D),
+               GPIO_FN(TIOC1B_A), GPIO_FN(HIFD09),
+       GPIO_FN(DU0_DG0), GPIO_FN(TX1_C), GPIO_FN(HSCK0_D),
+               GPIO_FN(IECLK_A), GPIO_FN(TIOC1A_A), GPIO_FN(HIFD08),
+       GPIO_FN(DU0_DR7), GPIO_FN(RX1_C), GPIO_FN(TIOC0D_A),
+               GPIO_FN(HIFD07),
+       GPIO_FN(DU0_DR6), GPIO_FN(SCK1_C), GPIO_FN(TIOC0C_A),
+               GPIO_FN(HIFD06),
+       GPIO_FN(DU0_DR5), GPIO_FN(RTS0_C), GPIO_FN(TIOC0B_A),
+               GPIO_FN(HIFD05),
+       GPIO_FN(DU0_DR4), GPIO_FN(CTS0_C), GPIO_FN(TIOC0A_A),
+               GPIO_FN(HIFD04),
+       GPIO_FN(DU0_DR3), GPIO_FN(TX0_B), GPIO_FN(TCLKD_A), GPIO_FN(HIFD03),
+       GPIO_FN(DU0_DR2), GPIO_FN(RX0_B), GPIO_FN(TCLKC_A), GPIO_FN(HIFD02),
+       GPIO_FN(DU0_DR1), GPIO_FN(SCK0_B), GPIO_FN(HTX0_D),
+               GPIO_FN(IERX_A), GPIO_FN(TCLKB_A), GPIO_FN(HIFD01),
+       GPIO_FN(DU0_DR0), GPIO_FN(SCIF_CLK_B), GPIO_FN(HRX0_D),
+               GPIO_FN(IETX_A), GPIO_FN(TCLKA_A), GPIO_FN(HIFD00),
+
+       /* IPSR7 */
+       GPIO_FN(DU0_DB4), GPIO_FN(HIFINT),
+       GPIO_FN(DU0_DB3), GPIO_FN(TX5_B), GPIO_FN(TIOC4D_A), GPIO_FN(HIFRD),
+       GPIO_FN(DU0_DB2), GPIO_FN(RX5_B), GPIO_FN(RMII0_TXD1_B),
+               GPIO_FN(TIOC4C_A), GPIO_FN(HIFWR),
+       GPIO_FN(DU0_DB1), GPIO_FN(TX4_C), GPIO_FN(RMII0_TXD0_B),
+               GPIO_FN(TIOC4B_A), GPIO_FN(HIFRS),
+       GPIO_FN(DU0_DB0), GPIO_FN(RX4_C), GPIO_FN(RMII0_TXD_EN_B),
+               GPIO_FN(TIOC4A_A), GPIO_FN(HIFCS),
+       GPIO_FN(DU0_DG7), GPIO_FN(TX3_C), GPIO_FN(RMII0_RXD1_B),
+               GPIO_FN(TIOC3D_A), GPIO_FN(HIFD15),
+       GPIO_FN(DU0_DG6), GPIO_FN(RX3_C), GPIO_FN(RMII0_RXD0_B),
+               GPIO_FN(TIOC3C_A), GPIO_FN(HIFD14),
+       GPIO_FN(DU0_DG5), GPIO_FN(TX2_C), GPIO_FN(RMII0_RX_ER_B),
+               GPIO_FN(TIOC3B_A), GPIO_FN(HIFD13),
+       GPIO_FN(DU0_DG4), GPIO_FN(RX2_C), GPIO_FN(RMII0_CRS_DV_B),
+               GPIO_FN(TIOC3A_A), GPIO_FN(HIFD12),
+       GPIO_FN(DU0_DG3), GPIO_FN(SCK2_C), GPIO_FN(RMII0_MDIO_B),
+               GPIO_FN(TIOC2B_A), GPIO_FN(HIFD11),
+       GPIO_FN(DU0_DG2), GPIO_FN(RTS1_C), GPIO_FN(RMII0_MDC_B),
+               GPIO_FN(TIOC2A_A), GPIO_FN(HIFD10),
+
+       /* IPSR8 */
+       GPIO_FN(IRQ3_A), GPIO_FN(RTS0_A), GPIO_FN(HRTS0_B),
+               GPIO_FN(ET0_ERXD3_A),
+       GPIO_FN(IRQ2_A), GPIO_FN(CTS0_A), GPIO_FN(HCTS0_B),
+               GPIO_FN(ET0_ERXD2_A),
+       GPIO_FN(IRQ1_A), GPIO_FN(HSPI_RX_B), GPIO_FN(TX3_E),
+               GPIO_FN(ET0_ERXD1),
+       GPIO_FN(IRQ0_A), GPIO_FN(HSPI_TX_B), GPIO_FN(RX3_E),
+               GPIO_FN(ET0_ERXD0),
+       GPIO_FN(DU0_CDE), GPIO_FN(HTX0_B), GPIO_FN(AUDIO_CLKB_B),
+               GPIO_FN(LCD_VCPWC_B),
+       GPIO_FN(DU0_DISP), GPIO_FN(CAN0_TX_B), GPIO_FN(HRX0_B),
+               GPIO_FN(AUDIO_CLKA_B),
+       GPIO_FN(DU0_EXODDF_DU0_ODDF), GPIO_FN(CAN0_RX_B), GPIO_FN(HSCK0_B),
+               GPIO_FN(SSI_SDATA1_B),
+       GPIO_FN(DU0_EXVSYNC_DU0_VSYNC), GPIO_FN(HSPI_RX0_C),
+               GPIO_FN(SSI_WS1_B),
+       GPIO_FN(DU0_EXHSYNC_DU0_HSYNC), GPIO_FN(HSPI_TX0_C),
+               GPIO_FN(SSI_SCK1_B),
+       GPIO_FN(DU0_DOTCLKOUT), GPIO_FN(HSPI_CLK0_C),
+               GPIO_FN(SSI_SDATA0_B),
+       GPIO_FN(DU0_DOTCLKIN), GPIO_FN(HSPI_CS0_C),
+               GPIO_FN(SSI_WS0_B),
+       GPIO_FN(DU0_DB7), GPIO_FN(SSI_SCK0_B), GPIO_FN(HIFEBL_B),
+       GPIO_FN(DU0_DB6), GPIO_FN(HIFRDY),
+       GPIO_FN(DU0_DB5), GPIO_FN(HIFDREQ),
+
+       /* IPSR9 */
+       GPIO_FN(SSI_SDATA1_A), GPIO_FN(VI1_3_B), GPIO_FN(LCD_DATA14_B),
+       GPIO_FN(SSI_WS1_A), GPIO_FN(VI1_2_B), GPIO_FN(LCD_DATA13_B),
+       GPIO_FN(SSI_SCK1_A), GPIO_FN(VI1_1_B), GPIO_FN(TIOC2B_B),
+               GPIO_FN(LCD_DATA12_B),
+       GPIO_FN(SSI_SDATA0_A), GPIO_FN(VI1_0_B), GPIO_FN(TIOC2A_B),
+               GPIO_FN(LCD_DATA11_B),
+       GPIO_FN(SSI_WS0_A), GPIO_FN(TIOC1B_B), GPIO_FN(LCD_DATA10_B),
+       GPIO_FN(SSI_SCK0_A), GPIO_FN(TIOC1A_B), GPIO_FN(LCD_DATA9_B),
+       GPIO_FN(VI1_7_A), GPIO_FN(FCE_B), GPIO_FN(LCD_DATA8_B),
+       GPIO_FN(VI1_6_A), GPIO_FN(FD7_B), GPIO_FN(LCD_DATA7_B),
+       GPIO_FN(VI1_5_A), GPIO_FN(FD6_B), GPIO_FN(LCD_DATA6_B),
+       GPIO_FN(VI1_4_A), GPIO_FN(FD5_B), GPIO_FN(LCD_DATA5_B),
+       GPIO_FN(VI1_3_A), GPIO_FN(FD4_B), GPIO_FN(LCD_DATA4_B),
+       GPIO_FN(VI1_2_A), GPIO_FN(FD3_B), GPIO_FN(LCD_DATA3_B),
+       GPIO_FN(VI1_1_A), GPIO_FN(FD2_B), GPIO_FN(LCD_DATA2_B),
+       GPIO_FN(VI1_0_A), GPIO_FN(FD1_B), GPIO_FN(LCD_DATA1_B),
+       GPIO_FN(VI1_CLK_A), GPIO_FN(FD0_B), GPIO_FN(LCD_DATA0_B),
+
+       /* IPSR10 */
+       GPIO_FN(CAN1_TX_A), GPIO_FN(TX5_C), GPIO_FN(MLB_DAT),
+       GPIO_FN(CAN0_RX_A), GPIO_FN(IRQ0_B), GPIO_FN(MLB_SIG),
+       GPIO_FN(CAN1_RX_A), GPIO_FN(IRQ1_B),
+       GPIO_FN(CAN0_TX_A), GPIO_FN(TX4_D), GPIO_FN(MLB_CLK),
+       GPIO_FN(CAN_CLK_A), GPIO_FN(RX4_D),
+       GPIO_FN(AUDIO_CLKOUT), GPIO_FN(TX1_E), GPIO_FN(HRTS0_C),
+               GPIO_FN(FSE_B), GPIO_FN(LCD_M_DISP_B),
+       GPIO_FN(AUDIO_CLKC), GPIO_FN(SCK1_E), GPIO_FN(HCTS0_C),
+               GPIO_FN(FRB_B), GPIO_FN(LCD_VEPWC_B),
+       GPIO_FN(AUDIO_CLKB_A), GPIO_FN(LCD_CLK_B),
+       GPIO_FN(AUDIO_CLKA_A), GPIO_FN(VI1_CLK_B), GPIO_FN(SCK1_D),
+               GPIO_FN(IECLK_B), GPIO_FN(LCD_FLM_B),
+       GPIO_FN(SSI_SDATA3), GPIO_FN(VI1_7_B), GPIO_FN(HTX0_C),
+               GPIO_FN(FWE_B), GPIO_FN(LCD_CL2_B),
+       GPIO_FN(SSI_SDATA2), GPIO_FN(VI1_6_B), GPIO_FN(HRX0_C),
+               GPIO_FN(FRE_B), GPIO_FN(LCD_CL1_B),
+       GPIO_FN(SSI_WS23), GPIO_FN(VI1_5_B), GPIO_FN(TX1_D),
+               GPIO_FN(HSCK0_C), GPIO_FN(FALE_B), GPIO_FN(LCD_DON_B),
+       GPIO_FN(SSI_SCK23), GPIO_FN(VI1_4_B), GPIO_FN(RX1_D),
+               GPIO_FN(FCLE_B), GPIO_FN(LCD_DATA15_B),
+
+       /* IPSR11 */
+       GPIO_FN(PRESETOUT), GPIO_FN(ST_CLKOUT),
+       GPIO_FN(DACK1), GPIO_FN(HSPI_CS_B), GPIO_FN(TX4_B),
+               GPIO_FN(ET0_RX_CLK_A),
+       GPIO_FN(DREQ1), GPIO_FN(HSPI_CLK_B), GPIO_FN(RX4_B),
+               GPIO_FN(ET0_PHY_INT_C), GPIO_FN(ET0_TX_CLK_A),
+       GPIO_FN(DACK0), GPIO_FN(SD1_DAT3_A), GPIO_FN(ET0_TX_ER),
+       GPIO_FN(DREQ0), GPIO_FN(SD1_CLK_A), GPIO_FN(ET0_TX_EN),
+       GPIO_FN(USB_OVC1), GPIO_FN(RX3_D), GPIO_FN(CAN1_RX_B),
+               GPIO_FN(RX5_D), GPIO_FN(IERX_B),
+       GPIO_FN(PENC1), GPIO_FN(TX3_D), GPIO_FN(CAN1_TX_B),
+               GPIO_FN(TX5_D), GPIO_FN(IETX_B),
+       GPIO_FN(TX0_A), GPIO_FN(HSPI_TX_A),
+       GPIO_FN(RX0_A), GPIO_FN(HSPI_RX_A), GPIO_FN(RMII0_RXD0_A),
+               GPIO_FN(ET0_ERXD6),
+       GPIO_FN(SCK0_A), GPIO_FN(HSPI_CS_A), GPIO_FN(VI0_CLKENB),
+               GPIO_FN(RMII0_TXD1_A), GPIO_FN(ET0_ERXD5),
+       GPIO_FN(SCIF_CLK_A), GPIO_FN(HSPI_CLK_A), GPIO_FN(VI0_CLK),
+               GPIO_FN(RMII0_TXD0_A), GPIO_FN(ET0_ERXD4),
+       GPIO_FN(SDSELF), GPIO_FN(RTS1_E),
+       GPIO_FN(SDA0), GPIO_FN(HIFEBL_A),
+       GPIO_FN(SDA1), GPIO_FN(RX1_E),
+       GPIO_FN(SCL1), GPIO_FN(SCIF_CLK_C),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("GPSR0", 0xFFFC0004, 32, 1) {
+               GP_0_31_FN, FN_IP2_2_0,
+               GP_0_30_FN, FN_IP1_31_29,
+               GP_0_29_FN, FN_IP1_28_26,
+               GP_0_28_FN, FN_IP1_25_23,
+               GP_0_27_FN, FN_IP1_22_20,
+               GP_0_26_FN, FN_IP1_19_18,
+               GP_0_25_FN, FN_IP1_17_16,
+               GP_0_24_FN, FN_IP0_5_4,
+               GP_0_23_FN, FN_IP0_3_2,
+               GP_0_22_FN, FN_IP0_1_0,
+               GP_0_21_FN, FN_IP11_28,
+               GP_0_20_FN, FN_IP1_7_6,
+               GP_0_19_FN, FN_IP1_5_4,
+               GP_0_18_FN, FN_IP1_3_2,
+               GP_0_17_FN, FN_IP1_1_0,
+               GP_0_16_FN, FN_IP0_31_30,
+               GP_0_15_FN, FN_IP0_29_28,
+               GP_0_14_FN, FN_IP0_27_26,
+               GP_0_13_FN, FN_IP0_25_24,
+               GP_0_12_FN, FN_IP0_23_22,
+               GP_0_11_FN, FN_IP0_21_20,
+               GP_0_10_FN, FN_IP0_19_18,
+               GP_0_9_FN, FN_IP0_17_16,
+               GP_0_8_FN, FN_IP0_15_14,
+               GP_0_7_FN, FN_IP0_13_12,
+               GP_0_6_FN, FN_IP0_11_10,
+               GP_0_5_FN, FN_IP0_9_8,
+               GP_0_4_FN, FN_IP0_7_6,
+               GP_0_3_FN, FN_IP1_15_14,
+               GP_0_2_FN, FN_IP1_13_12,
+               GP_0_1_FN, FN_IP1_11_10,
+               GP_0_0_FN, FN_IP1_9_8 }
+       },
+       { PINMUX_CFG_REG("GPSR1", 0xFFFC0008, 32, 1) {
+               GP_1_31_FN, FN_IP11_25_23,
+               GP_1_30_FN, FN_IP2_13_11,
+               GP_1_29_FN, FN_IP2_10_8,
+               GP_1_28_FN, FN_IP2_7_5,
+               GP_1_27_FN, FN_IP3_26_24,
+               GP_1_26_FN, FN_IP3_23_21,
+               GP_1_25_FN, FN_IP2_4_3,
+               GP_1_24_FN, FN_WE1,
+               GP_1_23_FN, FN_WE0,
+               GP_1_22_FN, FN_IP3_19_18,
+               GP_1_21_FN, FN_RD,
+               GP_1_20_FN, FN_IP3_17_15,
+               GP_1_19_FN, FN_IP3_14_12,
+               GP_1_18_FN, FN_IP3_11_9,
+               GP_1_17_FN, FN_IP3_8_6,
+               GP_1_16_FN, FN_IP3_5_3,
+               GP_1_15_FN, FN_EX_CS0,
+               GP_1_14_FN, FN_IP3_2,
+               GP_1_13_FN, FN_CS0,
+               GP_1_12_FN, FN_BS,
+               GP_1_11_FN, FN_CLKOUT,
+               GP_1_10_FN, FN_IP3_1_0,
+               GP_1_9_FN, FN_IP2_30_28,
+               GP_1_8_FN, FN_IP2_27_25,
+               GP_1_7_FN, FN_IP2_24_23,
+               GP_1_6_FN, FN_IP2_22_20,
+               GP_1_5_FN, FN_IP2_19_17,
+               GP_1_4_FN, FN_IP2_16_14,
+               GP_1_3_FN, FN_IP11_22_21,
+               GP_1_2_FN, FN_IP11_20_19,
+               GP_1_1_FN, FN_IP3_29_27,
+               GP_1_0_FN, FN_IP3_20 }
+       },
+       { PINMUX_CFG_REG("GPSR2", 0xFFFC000C, 32, 1) {
+               GP_2_31_FN, FN_IP4_31_30,
+               GP_2_30_FN, FN_IP5_2_0,
+               GP_2_29_FN, FN_IP5_5_3,
+               GP_2_28_FN, FN_IP5_8_6,
+               GP_2_27_FN, FN_IP5_11_9,
+               GP_2_26_FN, FN_IP5_14_12,
+               GP_2_25_FN, FN_IP5_17_15,
+               GP_2_24_FN, FN_IP5_20_18,
+               GP_2_23_FN, FN_IP5_22_21,
+               GP_2_22_FN, FN_IP5_24_23,
+               GP_2_21_FN, FN_IP5_26_25,
+               GP_2_20_FN, FN_IP4_29_28,
+               GP_2_19_FN, FN_IP4_27_26,
+               GP_2_18_FN, FN_IP4_25_24,
+               GP_2_17_FN, FN_IP4_23_22,
+               GP_2_16_FN, FN_IP4_21_20,
+               GP_2_15_FN, FN_IP4_19_18,
+               GP_2_14_FN, FN_IP4_17_15,
+               GP_2_13_FN, FN_IP4_14_12,
+               GP_2_12_FN, FN_IP4_11_9,
+               GP_2_11_FN, FN_IP4_8_6,
+               GP_2_10_FN, FN_IP4_5_3,
+               GP_2_9_FN, FN_IP8_27_26,
+               GP_2_8_FN, FN_IP11_12,
+               GP_2_7_FN, FN_IP8_25_23,
+               GP_2_6_FN, FN_IP8_22_20,
+               GP_2_5_FN, FN_IP11_27_26,
+               GP_2_4_FN, FN_IP8_29_28,
+               GP_2_3_FN, FN_IP4_2_0,
+               GP_2_2_FN, FN_IP11_11_10,
+               GP_2_1_FN, FN_IP11_9_7,
+               GP_2_0_FN, FN_IP11_6_4 }
+       },
+       { PINMUX_CFG_REG("GPSR3", 0xFFFC0010, 32, 1) {
+               GP_3_31_FN, FN_IP9_1_0,
+               GP_3_30_FN, FN_IP8_19_18,
+               GP_3_29_FN, FN_IP8_17_16,
+               GP_3_28_FN, FN_IP8_15_14,
+               GP_3_27_FN, FN_IP8_13_12,
+               GP_3_26_FN, FN_IP8_11_10,
+               GP_3_25_FN, FN_IP8_9_8,
+               GP_3_24_FN, FN_IP8_7_6,
+               GP_3_23_FN, FN_IP8_5_4,
+               GP_3_22_FN, FN_IP8_3_2,
+               GP_3_21_FN, FN_IP8_1_0,
+               GP_3_20_FN, FN_IP7_30_29,
+               GP_3_19_FN, FN_IP7_28_27,
+               GP_3_18_FN, FN_IP7_26_24,
+               GP_3_17_FN, FN_IP7_23_21,
+               GP_3_16_FN, FN_IP7_20_18,
+               GP_3_15_FN, FN_IP7_17_15,
+               GP_3_14_FN, FN_IP7_14_12,
+               GP_3_13_FN, FN_IP7_11_9,
+               GP_3_12_FN, FN_IP7_8_6,
+               GP_3_11_FN, FN_IP7_5_3,
+               GP_3_10_FN, FN_IP7_2_0,
+               GP_3_9_FN, FN_IP6_23_21,
+               GP_3_8_FN, FN_IP6_20_18,
+               GP_3_7_FN, FN_IP6_17_16,
+               GP_3_6_FN, FN_IP6_15_14,
+               GP_3_5_FN, FN_IP6_13_12,
+               GP_3_4_FN, FN_IP6_11_10,
+               GP_3_3_FN, FN_IP6_9_8,
+               GP_3_2_FN, FN_IP6_7_6,
+               GP_3_1_FN, FN_IP6_5_3,
+               GP_3_0_FN, FN_IP6_2_0 }
+       },
+
+       { PINMUX_CFG_REG("GPSR4", 0xFFFC0014, 32, 1) {
+               GP_4_31_FN, FN_IP10_24_23,
+               GP_4_30_FN, FN_IP10_22,
+               GP_4_29_FN, FN_IP11_18_16,
+               GP_4_28_FN, FN_USB_OVC0,
+               GP_4_27_FN, FN_IP11_15_13,
+               GP_4_26_FN, FN_PENC0,
+               GP_4_25_FN, FN_IP11_2,
+               GP_4_24_FN, FN_SCL0,
+               GP_4_23_FN, FN_IP11_1,
+               GP_4_22_FN, FN_IP11_0,
+               GP_4_21_FN, FN_IP10_21_19,
+               GP_4_20_FN, FN_IP10_18_16,
+               GP_4_19_FN, FN_IP10_15,
+               GP_4_18_FN, FN_IP10_14_12,
+               GP_4_17_FN, FN_IP10_11_9,
+               GP_4_16_FN, FN_IP10_8_6,
+               GP_4_15_FN, FN_IP10_5_3,
+               GP_4_14_FN, FN_IP10_2_0,
+               GP_4_13_FN, FN_IP9_29_28,
+               GP_4_12_FN, FN_IP9_27_26,
+               GP_4_11_FN, FN_IP9_9_8,
+               GP_4_10_FN, FN_IP9_7_6,
+               GP_4_9_FN, FN_IP9_5_4,
+               GP_4_8_FN, FN_IP9_3_2,
+               GP_4_7_FN, FN_IP9_17_16,
+               GP_4_6_FN, FN_IP9_15_14,
+               GP_4_5_FN, FN_IP9_13_12,
+               GP_4_4_FN, FN_IP9_11_10,
+               GP_4_3_FN, FN_IP9_25_24,
+               GP_4_2_FN, FN_IP9_23_22,
+               GP_4_1_FN, FN_IP9_21_20,
+               GP_4_0_FN, FN_IP9_19_18 }
+       },
+       { PINMUX_CFG_REG("GPSR5", 0xFFFC0018, 32, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0, /* 31 - 28 */
+               0, 0, 0, 0, 0, 0, 0, 0, /* 27 - 24 */
+               0, 0, 0, 0, 0, 0, 0, 0, /* 23 - 20 */
+               0, 0, 0, 0, 0, 0, 0, 0, /* 19 - 16 */
+               0, 0, 0, 0, 0, 0, 0, 0, /* 15 - 12 */
+               GP_5_11_FN, FN_IP10_29_28,
+               GP_5_10_FN, FN_IP10_27_26,
+               0, 0, 0, 0, 0, 0, 0, 0, /* 9 - 6 */
+               0, 0, 0, 0, /* 5, 4 */
+               GP_5_3_FN, FN_IRQ3_B,
+               GP_5_2_FN, FN_IRQ2_B,
+               GP_5_1_FN, FN_IP11_3,
+               GP_5_0_FN, FN_IP10_25 }
+       },
+
+       { PINMUX_CFG_REG_VAR("IPSR0", 0xFFFC001C, 32,
+                       2, 2, 2, 2, 2, 2, 2, 2,
+                       2, 2, 2, 2, 2, 2, 2, 2) {
+               /* IP0_31_30 [2] */
+               FN_A15, FN_ST0_VCO_CLKIN, FN_LCD_DATA15_A,
+                       FN_TIOC3D_C,
+               /* IP0_29_28 [2] */
+               FN_A14, FN_LCD_DATA14_A, FN_TIOC3C_C, 0,
+               /* IP0_27_26 [2] */
+               FN_A13, FN_LCD_DATA13_A, FN_TIOC3B_C, 0,
+               /* IP0_25_24 [2] */
+               FN_A12, FN_LCD_DATA12_A, FN_TIOC3A_C, 0,
+               /* IP0_23_22 [2] */
+               FN_A11, FN_ST0_D7, FN_LCD_DATA11_A, FN_TIOC2B_C,
+               /* IP0_21_20 [2] */
+               FN_A10, FN_ST0_D6, FN_LCD_DATA10_A, FN_TIOC2A_C,
+               /* IP0_19_18 [2] */
+               FN_A9, FN_ST0_D5, FN_LCD_DATA9_A, FN_TIOC1B_C,
+               /* IP0_17_16 [2] */
+               FN_A8, FN_ST0_D4, FN_LCD_DATA8_A, FN_TIOC1A_C,
+               /* IP0_15_14 [2] */
+               FN_A7, FN_ST0_D3, FN_LCD_DATA7_A, FN_TIOC0D_C,
+               /* IP0_13_12 [2] */
+               FN_A6, FN_ST0_D2, FN_LCD_DATA6_A, FN_TIOC0C_C,
+               /* IP0_11_10 [2] */
+               FN_A5, FN_ST0_D1, FN_LCD_DATA5_A, FN_TIOC0B_C,
+               /* IP0_9_8 [2] */
+               FN_A4, FN_ST0_D0, FN_LCD_DATA4_A, FN_TIOC0A_C,
+               /* IP0_7_6 [2] */
+               FN_A3, FN_ST0_VLD, FN_LCD_DATA3_A, FN_TCLKD_C,
+               /* IP0_5_4 [2] */
+               FN_A2, FN_ST0_SYC, FN_LCD_DATA2_A, FN_TCLKC_C,
+               /* IP0_3_2 [2] */
+               FN_A1, FN_ST0_REQ, FN_LCD_DATA1_A, FN_TCLKB_C,
+               /* IP0_1_0 [2] */
+               FN_A0, FN_ST0_CLKIN, FN_LCD_DATA0_A, FN_TCLKA_C }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR1", 0xFFFC0020, 32,
+                       3, 3, 3, 3, 2, 2, 2, 2, 2, 2, 2, 2, 2, 2) {
+               /* IP1_31_29 [3] */
+               FN_D3, FN_SD0_DAT3_A, FN_MMC_D3_A, FN_ST1_D6,
+                       FN_FD3_A, 0, 0, 0,
+               /* IP1_28_26 [3] */
+               FN_D2, FN_SD0_DAT2_A, FN_MMC_D2_A, FN_ST1_D5,
+                       FN_FD2_A, 0, 0, 0,
+               /* IP1_25_23 [3] */
+               FN_D1, FN_SD0_DAT1_A, FN_MMC_D1_A, FN_ST1_D4,
+                       FN_FD1_A, 0, 0, 0,
+               /* IP1_22_20 [3] */
+               FN_D0, FN_SD0_DAT0_A, FN_MMC_D0_A, FN_ST1_D3,
+                       FN_FD0_A, 0, 0, 0,
+               /* IP1_19_18 [2] */
+               FN_A25, FN_TX2_D, FN_ST1_D2, 0,
+               /* IP1_17_16 [2] */
+               FN_A24, FN_RX2_D, FN_ST1_D1, 0,
+               /* IP1_15_14 [2] */
+               FN_A23, FN_ST1_D0, FN_LCD_M_DISP_A, 0,
+               /* IP1_13_12 [2] */
+               FN_A22, FN_ST1_VLD, FN_LCD_VEPWC_A, 0,
+               /* IP1_11_10 [2] */
+               FN_A21, FN_ST1_SYC, FN_LCD_VCPWC_A, 0,
+               /* IP1_9_8 [2] */
+               FN_A20, FN_ST1_REQ, FN_LCD_FLM_A, 0,
+               /* IP1_7_6 [2] */
+               FN_A19, FN_ST1_CLKIN, FN_LCD_CLK_A,     FN_TIOC4D_C,
+               /* IP1_5_4 [2] */
+               FN_A18, FN_ST1_PWM, FN_LCD_CL2_A, FN_TIOC4C_C,
+               /* IP1_3_2 [2] */
+               FN_A17, FN_ST1_VCO_CLKIN, FN_LCD_CL1_A, FN_TIOC4B_C,
+               /* IP1_1_0 [2] */
+               FN_A16, FN_ST0_PWM, FN_LCD_DON_A, FN_TIOC4A_C }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR2", 0xFFFC0024, 32,
+                            1, 3, 3, 2, 3, 3, 3, 3, 3, 3, 2, 3) {
+               /* IP2_31 [1] */
+               0, 0,
+               /* IP2_30_28 [3] */
+               FN_D14, FN_TX2_B, 0, FN_FSE_A,
+                       FN_ET0_TX_CLK_B, 0, 0, 0,
+               /* IP2_27_25 [3] */
+               FN_D13, FN_RX2_B, 0, FN_FRB_A,
+                       FN_ET0_ETXD6_B, 0, 0, 0,
+               /* IP2_24_23 [2] */
+               FN_D12, 0, FN_FWE_A, FN_ET0_ETXD5_B,
+               /* IP2_22_20 [3] */
+               FN_D11, FN_RSPI_MISO_A, 0, FN_QMI_QIO1_A,
+                       FN_FRE_A, FN_ET0_ETXD3_B, 0, 0,
+               /* IP2_19_17 [3] */
+               FN_D10, FN_RSPI_MOSI_A, 0, FN_QMO_QIO0_A,
+                       FN_FALE_A, FN_ET0_ETXD2_B, 0, 0,
+               /* IP2_16_14 [3] */
+               FN_D9, FN_SD0_CMD_A, FN_MMC_CMD_A, FN_QIO3_A,
+                       FN_FCLE_A, FN_ET0_ETXD1_B, 0, 0,
+               /* IP2_13_11 [3] */
+               FN_D8, FN_SD0_CLK_A, FN_MMC_CLK_A, FN_QIO2_A,
+                       FN_FCE_A, FN_ET0_GTX_CLK_B, 0, 0,
+               /* IP2_10_8 [3] */
+               FN_D7, FN_RSPI_SSL_A, FN_MMC_D7_A, FN_QSSL_A,
+                       FN_FD7_A, 0, 0, 0,
+               /* IP2_7_5 [3] */
+               FN_D6, FN_RSPI_RSPCK_A, FN_MMC_D6_A, FN_QSPCLK_A,
+                       FN_FD6_A, 0, 0, 0,
+               /* IP2_4_3 [2] */
+               FN_D5, FN_SD0_WP_A, FN_MMC_D5_A, FN_FD5_A,
+               /* IP2_2_0 [3] */
+               FN_D4, FN_SD0_CD_A, FN_MMC_D4_A, FN_ST1_D7,
+                       FN_FD4_A, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR3", 0xFFFC0028, 32,
+                               2, 3, 3, 3, 1, 2, 3, 3, 3, 3, 3, 1, 2) {
+           /* IP3_31_30 [2] */
+               0, 0, 0, 0,
+           /* IP3_29_27 [3] */
+               FN_DRACK0, FN_SD1_DAT2_A, FN_ATAG, FN_TCLK1_A,
+               FN_ET0_ETXD7, 0, 0, 0,
+           /* IP3_26_24 [3] */
+               FN_EX_WAIT2, FN_SD1_DAT1_A, FN_DACK2, FN_CAN1_RX_C,
+               FN_ET0_MAGIC_C, FN_ET0_ETXD6_A, 0, 0,
+           /* IP3_23_21 [3] */
+               FN_EX_WAIT1, FN_SD1_DAT0_A, FN_DREQ2, FN_CAN1_TX_C,
+               FN_ET0_LINK_C, FN_ET0_ETXD5_A, 0, 0,
+           /* IP3_20 [1] */
+               FN_EX_WAIT0, FN_TCLK1_B,
+           /* IP3_19_18 [2] */
+               FN_RD_WR, FN_TCLK1_B, 0, 0,
+           /* IP3_17_15 [3] */
+               FN_EX_CS5, FN_SD1_CMD_A, FN_ATADIR, FN_QSSL_B,
+               FN_ET0_ETXD3_A, 0, 0, 0,
+           /* IP3_14_12 [3] */
+               FN_EX_CS4, FN_SD1_WP_A, FN_ATAWR, FN_QMI_QIO1_B,
+               FN_ET0_ETXD2_A, 0, 0, 0,
+           /* IP3_11_9 [3] */
+               FN_EX_CS3, FN_SD1_CD_A, FN_ATARD, FN_QMO_QIO0_B,
+               FN_ET0_ETXD1_A, 0, 0, 0,
+           /* IP3_8_6 [3] */
+               FN_EX_CS2, FN_TX3_B, FN_ATACS1, FN_QSPCLK_B,
+               FN_ET0_GTX_CLK_A, 0, 0, 0,
+           /* IP3_5_3 [3] */
+               FN_EX_CS1, FN_RX3_B, FN_ATACS0, FN_QIO2_B,
+               FN_ET0_ETXD0, 0, 0, 0,
+           /* IP3_2 [1] */
+               FN_CS1_A26, FN_QIO3_B,
+           /* IP3_1_0 [2] */
+               FN_D15, FN_SCK2_B, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR4", 0xFFFC002C, 32,
+                               2, 2, 2, 2, 2, 2 , 2, 3, 3, 3, 3, 3, 3) {
+           /* IP4_31_30 [2] */
+               0, FN_SCK2_A, FN_VI0_G3, 0,
+           /* IP4_29_28 [2] */
+               0, FN_RTS1_B, FN_VI0_G2, 0,
+           /* IP4_27_26 [2] */
+               0, FN_CTS1_B, FN_VI0_DATA7_VI0_G1, 0,
+           /* IP4_25_24 [2] */
+               0, FN_TX1_B, FN_VI0_DATA6_VI0_G0, FN_ET0_PHY_INT_A,
+           /* IP4_23_22 [2] */
+               0, FN_RX1_B, FN_VI0_DATA5_VI0_B5, FN_ET0_MAGIC_A,
+           /* IP4_21_20 [2] */
+               0, FN_SCK1_B, FN_VI0_DATA4_VI0_B4, FN_ET0_LINK_A,
+           /* IP4_19_18 [2] */
+               0, FN_RTS0_B, FN_VI0_DATA3_VI0_B3, FN_ET0_MDIO_A,
+           /* IP4_17_15 [3] */
+               0, FN_CTS0_B, FN_VI0_DATA2_VI0_B2, FN_RMII0_MDIO_A,
+                       FN_ET0_MDC, 0, 0, 0,
+           /* IP4_14_12 [3] */
+               FN_HTX0_A, FN_TX1_A, FN_VI0_DATA1_VI0_B1, FN_RMII0_MDC_A,
+                       FN_ET0_COL, 0, 0, 0,
+           /* IP4_11_9 [3] */
+               FN_HRX0_A, FN_RX1_A, FN_VI0_DATA0_VI0_B0, FN_RMII0_CRS_DV_A,
+                       FN_ET0_CRS, 0, 0, 0,
+           /* IP4_8_6 [3] */
+               FN_HSCK0_A, FN_SCK1_A, FN_VI0_VSYNC, FN_RMII0_RX_ER_A,
+                       FN_ET0_RX_ER, 0, 0, 0,
+           /* IP4_5_3 [3] */
+               FN_HRTS0_A, FN_RTS1_A, FN_VI0_HSYNC, FN_RMII0_TXD_EN_A,
+                       FN_ET0_RX_DV, 0, 0, 0,
+           /* IP4_2_0 [3] */
+               FN_HCTS0_A, FN_CTS1_A, FN_VI0_FIELD, FN_RMII0_RXD1_A,
+                       FN_ET0_ERXD7, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR5", 0xFFFC0030, 32,
+                               1, 1, 1, 1, 1, 2, 2, 2, 3, 3, 3, 3, 3, 3, 3) {
+           /* IP5_31 [1] */
+           0, 0,
+           /* IP5_30 [1] */
+           0, 0,
+           /* IP5_29 [1] */
+           0, 0,
+           /* IP5_28 [1] */
+           0, 0,
+           /* IP5_27 [1] */
+           0, 0,
+           /* IP5_26_25 [2] */
+               FN_REF50CK, FN_CTS1_E, FN_HCTS0_D, 0,
+           /* IP5_24_23 [2] */
+               FN_REF125CK, FN_ADTRG, FN_RX5_C, 0,
+           /* IP5_22_21 [2] */
+               FN_SD2_WP_A, FN_TX5_A, FN_VI0_R5, 0,
+           /* IP5_20_18 [3] */
+               FN_SD2_CD_A, FN_RX5_A, FN_VI0_R4, 0,
+               0, 0, 0, FN_ET0_PHY_INT_B,
+           /* IP5_17_15 [3] */
+               FN_SD2_DAT3_A, FN_TX4_A, FN_VI0_R3, 0,
+               0, 0, 0, FN_ET0_MAGIC_B,
+           /* IP5_14_12 [3] */
+               FN_SD2_DAT2_A, FN_RX4_A, FN_VI0_R2, 0,
+               0, 0, 0, FN_ET0_LINK_B,
+           /* IP5_11_9 [3] */
+               FN_SD2_DAT1_A, FN_TX3_A, FN_VI0_R1, 0,
+               0, 0, 0, FN_ET0_MDIO_B,
+           /* IP5_8_6 [3] */
+               FN_SD2_DAT0_A, FN_RX3_A, FN_VI0_R0, 0,
+               0, 0, 0, FN_ET0_ERXD3_B,
+           /* IP5_5_3 [3] */
+               FN_SD2_CMD_A, FN_TX2_A, FN_VI0_G5, 0,
+               0, 0, 0, FN_ET0_ERXD2_B,
+           /* IP5_2_0 [3] */
+               FN_SD2_CLK_A, FN_RX2_A, FN_VI0_G4, 0,
+               FN_ET0_RX_CLK_B, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR6", 0xFFFC0034, 32,
+                               1, 1, 1, 1, 1, 1, 1, 1,
+                               3, 3, 2, 2, 2, 2, 2, 2, 3, 3) {
+           /* IP5_31 [1] */
+           0, 0,
+           /* IP6_30 [1] */
+           0, 0,
+           /* IP6_29 [1] */
+           0, 0,
+           /* IP6_28 [1] */
+           0, 0,
+           /* IP6_27 [1] */
+           0, 0,
+           /* IP6_26 [1] */
+           0, 0,
+           /* IP6_25 [1] */
+           0, 0,
+           /* IP6_24 [1] */
+           0, 0,
+           /* IP6_23_21 [3] */
+               FN_DU0_DG1, FN_CTS1_C, FN_HRTS0_D, FN_TIOC1B_A,
+               FN_HIFD09, 0, 0, 0,
+           /* IP6_20_18 [3] */
+               FN_DU0_DG0, FN_TX1_C, FN_HSCK0_D, FN_IECLK_A,
+               FN_TIOC1A_A, FN_HIFD08, 0, 0,
+           /* IP6_17_16 [2] */
+               FN_DU0_DR7, FN_RX1_C, FN_TIOC0D_A, FN_HIFD07,
+           /* IP6_15_14 [2] */
+               FN_DU0_DR6, FN_SCK1_C, FN_TIOC0C_A, FN_HIFD06,
+           /* IP6_13_12 [2] */
+               FN_DU0_DR5, FN_RTS0_C, FN_TIOC0B_A, FN_HIFD05,
+           /* IP6_11_10 [2] */
+               FN_DU0_DR4, FN_CTS0_C, FN_TIOC0A_A, FN_HIFD04,
+           /* IP6_9_8 [2] */
+               FN_DU0_DR3, FN_TX0_B, FN_TCLKD_A, FN_HIFD03,
+           /* IP6_7_6 [2] */
+               FN_DU0_DR2, FN_RX0_B, FN_TCLKC_A, FN_HIFD02,
+           /* IP6_5_3 [3] */
+               FN_DU0_DR1, FN_SCK0_B, FN_HTX0_D, FN_IERX_A,
+               FN_TCLKB_A, FN_HIFD01, 0, 0,
+           /* IP6_2_0 [3] */
+               FN_DU0_DR0, FN_SCIF_CLK_B, FN_HRX0_D, FN_IETX_A,
+               FN_TCLKA_A, FN_HIFD00, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR7", 0xFFFC0038, 32,
+                            1, 2, 2, 3, 3, 3, 3, 3, 3, 3, 3, 3) {
+           /* IP7_31 [1] */
+           0, 0,
+           /* IP7_30_29 [2] */
+               FN_DU0_DB4, 0, FN_HIFINT, 0,
+           /* IP7_28_27 [2] */
+               FN_DU0_DB3, FN_TX5_B, FN_TIOC4D_A, FN_HIFRD,
+           /* IP7_26_24 [3] */
+               FN_DU0_DB2, FN_RX5_B, FN_RMII0_TXD1_B, FN_TIOC4C_A,
+               FN_HIFWR, 0, 0, 0,
+           /* IP7_23_21 [3] */
+               FN_DU0_DB1, FN_TX4_C, FN_RMII0_TXD0_B, FN_TIOC4B_A,
+               FN_HIFRS, 0, 0, 0,
+           /* IP7_20_18 [3] */
+               FN_DU0_DB0, FN_RX4_C, FN_RMII0_TXD_EN_B, FN_TIOC4A_A,
+               FN_HIFCS, 0, 0, 0,
+           /* IP7_17_15 [3] */
+               FN_DU0_DG7, FN_TX3_C, FN_RMII0_RXD1_B, FN_TIOC3D_A,
+               FN_HIFD15, 0, 0, 0,
+           /* IP7_14_12 [3] */
+               FN_DU0_DG6, FN_RX3_C, FN_RMII0_RXD0_B, FN_TIOC3C_A,
+               FN_HIFD14, 0, 0, 0,
+           /* IP7_11_9 [3] */
+               FN_DU0_DG5, FN_TX2_C, FN_RMII0_RX_ER_B, FN_TIOC3B_A,
+               FN_HIFD13, 0, 0, 0,
+           /* IP7_8_6 [3] */
+               FN_DU0_DG4, FN_RX2_C, FN_RMII0_CRS_DV_B, FN_TIOC3A_A,
+               FN_HIFD12, 0, 0, 0,
+           /* IP7_5_3 [3] */
+               FN_DU0_DG3, FN_SCK2_C, FN_RMII0_MDIO_B, FN_TIOC2B_A,
+               FN_HIFD11, 0, 0, 0,
+           /* IP7_2_0 [3] */
+               FN_DU0_DG2, FN_RTS1_C, FN_RMII0_MDC_B, FN_TIOC2A_A,
+               FN_HIFD10, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR8", 0xFFFC003C, 32,
+                            2, 2, 2, 3, 3, 2, 2, 2, 2, 2, 2, 2, 2, 2, 2) {
+           /* IP9_31_30 [2] */
+           0, 0, 0, 0,
+           /* IP8_29_28 [2] */
+               FN_IRQ3_A, FN_RTS0_A, FN_HRTS0_B, FN_ET0_ERXD3_A,
+           /* IP8_27_26 [2] */
+               FN_IRQ2_A, FN_CTS0_A, FN_HCTS0_B, FN_ET0_ERXD2_A,
+           /* IP8_25_23 [3] */
+               FN_IRQ1_A, 0, FN_HSPI_RX_B, FN_TX3_E,
+                       FN_ET0_ERXD1, 0, 0, 0,
+           /* IP8_22_20 [3] */
+               FN_IRQ0_A, 0, FN_HSPI_TX_B, FN_RX3_E,
+                       FN_ET0_ERXD0, 0, 0, 0,
+           /* IP8_19_18 [2] */
+               FN_DU0_CDE, FN_HTX0_B, FN_AUDIO_CLKB_B, FN_LCD_VCPWC_B,
+           /* IP8_17_16 [2] */
+               FN_DU0_DISP, FN_CAN0_TX_B, FN_HRX0_B, FN_AUDIO_CLKA_B,
+           /* IP8_15_14 [2] */
+               FN_DU0_EXODDF_DU0_ODDF, FN_CAN0_RX_B, FN_HSCK0_B,
+                       FN_SSI_SDATA1_B,
+           /* IP8_13_12 [2] */
+               FN_DU0_EXVSYNC_DU0_VSYNC, 0, FN_HSPI_RX0_C, FN_SSI_WS1_B,
+           /* IP8_11_10 [2] */
+               FN_DU0_EXHSYNC_DU0_HSYNC, 0, FN_HSPI_TX0_C, FN_SSI_SCK1_B,
+           /* IP8_9_8 [2] */
+               FN_DU0_DOTCLKOUT, 0, FN_HSPI_CLK0_C, FN_SSI_SDATA0_B,
+           /* IP8_7_6 [2] */
+               FN_DU0_DOTCLKIN, 0, FN_HSPI_CS0_C, FN_SSI_WS0_B,
+           /* IP8_5_4 [2] */
+               FN_DU0_DB7, 0, FN_SSI_SCK0_B, FN_HIFEBL_B,
+           /* IP8_3_2 [2] */
+               FN_DU0_DB6, 0, FN_HIFRDY, 0,
+           /* IP8_1_0 [2] */
+               FN_DU0_DB5, 0, FN_HIFDREQ, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR9", 0xFFFC0040, 32,
+                            2, 2, 2, 2, 2, 2, 2, 2,
+                            2, 2, 2, 2, 2, 2, 2, 2) {
+           /* IP9_31_30 [2] */
+           0, 0, 0, 0,
+           /* IP9_29_28 [2] */
+               FN_SSI_SDATA1_A, FN_VI1_3_B, FN_LCD_DATA14_B, 0,
+           /* IP9_27_26 [2] */
+               FN_SSI_WS1_A, FN_VI1_2_B, FN_LCD_DATA13_B, 0,
+           /* IP9_25_24 [2] */
+               FN_SSI_SCK1_A, FN_VI1_1_B, FN_TIOC2B_B, FN_LCD_DATA12_B,
+           /* IP9_23_22 [2] */
+               FN_SSI_SDATA0_A, FN_VI1_0_B, FN_TIOC2A_B, FN_LCD_DATA11_B,
+           /* IP9_21_20 [2] */
+               FN_SSI_WS0_A, FN_TIOC1B_B, FN_LCD_DATA10_B, 0,
+           /* IP9_19_18 [2] */
+               FN_SSI_SCK0_A, FN_TIOC1A_B, FN_LCD_DATA9_B, 0,
+           /* IP9_17_16 [2] */
+               FN_VI1_7_A, FN_FCE_B, FN_LCD_DATA8_B, 0,
+           /* IP9_15_14 [2] */
+               FN_VI1_6_A, 0, FN_FD7_B, FN_LCD_DATA7_B,
+           /* IP9_13_12 [2] */
+               FN_VI1_5_A, 0, FN_FD6_B, FN_LCD_DATA6_B,
+           /* IP9_11_10 [2] */
+               FN_VI1_4_A, 0, FN_FD5_B, FN_LCD_DATA5_B,
+           /* IP9_9_8 [2] */
+               FN_VI1_3_A, 0, FN_FD4_B, FN_LCD_DATA4_B,
+           /* IP9_7_6 [2] */
+               FN_VI1_2_A, 0, FN_FD3_B, FN_LCD_DATA3_B,
+           /* IP9_5_4 [2] */
+               FN_VI1_1_A, 0, FN_FD2_B, FN_LCD_DATA2_B,
+           /* IP9_3_2 [2] */
+               FN_VI1_0_A, 0, FN_FD1_B, FN_LCD_DATA1_B,
+           /* IP9_1_0 [2] */
+               FN_VI1_CLK_A, 0, FN_FD0_B, FN_LCD_DATA0_B }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR10", 0xFFFC0044, 32,
+                                       2, 2, 2, 1, 2, 1, 3,
+                                       3, 1, 3, 3, 3, 3, 3) {
+           /* IP9_31_30 [2] */
+           0, 0, 0, 0,
+           /* IP10_29_28 [2] */
+               FN_CAN1_TX_A, FN_TX5_C, FN_MLB_DAT, 0,
+           /* IP10_27_26 [2] */
+               FN_CAN0_RX_A, FN_IRQ0_B, FN_MLB_SIG, 0,
+           /* IP10_25 [1] */
+               FN_CAN1_RX_A, FN_IRQ1_B,
+           /* IP10_24_23 [2] */
+               FN_CAN0_TX_A, FN_TX4_D, FN_MLB_CLK, 0,
+           /* IP10_22 [1] */
+               FN_CAN_CLK_A, FN_RX4_D,
+           /* IP10_21_19 [3] */
+               FN_AUDIO_CLKOUT, FN_TX1_E, FN_HRTS0_C, FN_FSE_B,
+               FN_LCD_M_DISP_B, 0, 0, 0,
+           /* IP10_18_16 [3] */
+               FN_AUDIO_CLKC, FN_SCK1_E, FN_HCTS0_C, FN_FRB_B,
+               FN_LCD_VEPWC_B, 0, 0, 0,
+           /* IP10_15 [1] */
+               FN_AUDIO_CLKB_A, FN_LCD_CLK_B,
+           /* IP10_14_12 [3] */
+               FN_AUDIO_CLKA_A, FN_VI1_CLK_B, FN_SCK1_D, FN_IECLK_B,
+               FN_LCD_FLM_B, 0, 0, 0,
+           /* IP10_11_9 [3] */
+               FN_SSI_SDATA3, FN_VI1_7_B, FN_HTX0_C, FN_FWE_B,
+               FN_LCD_CL2_B, 0, 0, 0,
+           /* IP10_8_6 [3] */
+               FN_SSI_SDATA2, FN_VI1_6_B, FN_HRX0_C, FN_FRE_B,
+               FN_LCD_CL1_B, 0, 0, 0,
+           /* IP10_5_3 [3] */
+               FN_SSI_WS23, FN_VI1_5_B, FN_TX1_D, FN_HSCK0_C, FN_FALE_B,
+               FN_LCD_DON_B, 0, 0, 0,
+           /* IP10_2_0 [3] */
+               FN_SSI_SCK23, FN_VI1_4_B, FN_RX1_D, FN_FCLE_B,
+               FN_LCD_DATA15_B, 0, 0, 0 }
+       },
+       { PINMUX_CFG_REG_VAR("IPSR11", 0xFFFC0048, 32,
+                       3, 1, 2, 2, 2, 3, 3, 1, 2, 3, 3, 1, 1, 1, 1) {
+           /* IP11_31_29 [3] */
+           0, 0, 0, 0, 0, 0, 0, 0,
+           /* IP11_28 [1] */
+               FN_PRESETOUT, FN_ST_CLKOUT,
+           /* IP11_27_26 [2] */
+               FN_DACK1, FN_HSPI_CS_B, FN_TX4_B, FN_ET0_RX_CLK_A,
+           /* IP11_25_23 [3] */
+               FN_DREQ1, FN_HSPI_CLK_B, FN_RX4_B, FN_ET0_PHY_INT_C,
+               FN_ET0_TX_CLK_A, 0, 0, 0,
+           /* IP11_22_21 [2] */
+               FN_DACK0, FN_SD1_DAT3_A, FN_ET0_TX_ER, 0,
+           /* IP11_20_19 [2] */
+               FN_DREQ0, FN_SD1_CLK_A, FN_ET0_TX_EN, 0,
+           /* IP11_18_16 [3] */
+               FN_USB_OVC1, FN_RX3_D, FN_CAN1_RX_B, FN_RX5_D,
+               FN_IERX_B, 0, 0, 0,
+           /* IP11_15_13 [3] */
+               FN_PENC1, FN_TX3_D, FN_CAN1_TX_B, FN_TX5_D,
+               FN_IETX_B, 0, 0, 0,
+           /* IP11_12 [1] */
+               FN_TX0_A, FN_HSPI_TX_A,
+           /* IP11_11_10 [2] */
+               FN_RX0_A, FN_HSPI_RX_A, FN_RMII0_RXD0_A, FN_ET0_ERXD6,
+           /* IP11_9_7 [3] */
+               FN_SCK0_A, FN_HSPI_CS_A, FN_VI0_CLKENB, FN_RMII0_TXD1_A,
+               FN_ET0_ERXD5, 0, 0, 0,
+           /* IP11_6_4 [3] */
+               FN_SCIF_CLK_A, FN_HSPI_CLK_A, FN_VI0_CLK, FN_RMII0_TXD0_A,
+               FN_ET0_ERXD4, 0, 0, 0,
+           /* IP11_3 [1] */
+               FN_SDSELF, FN_RTS1_E,
+           /* IP11_2 [1] */
+               FN_SDA0, FN_HIFEBL_A,
+           /* IP11_1 [1] */
+               FN_SDA1, FN_RX1_E,
+           /* IP11_0 [1] */
+               FN_SCL1, FN_SCIF_CLK_C }
+       },
+       { PINMUX_CFG_REG_VAR("MOD_SEL1", 0xFFFC004C, 32,
+                               3, 1, 1, 1, 1, 1, 1, 2, 1, 1, 1, 2, 2,
+                               1, 2, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1) {
+               /* SEL1_31_29 [3] */
+               0, 0, 0, 0, 0, 0, 0, 0,
+               /* SEL1_28 [1] */
+               FN_SEL_IEBUS_0, FN_SEL_IEBUS_1,
+               /* SEL1_27 [1] */
+               FN_SEL_RQSPI_0, FN_SEL_RQSPI_1,
+               /* SEL1_26 [1] */
+               FN_SEL_VIN1_0, FN_SEL_VIN1_1,
+               /* SEL1_25 [1] */
+               FN_SEL_HIF_0, FN_SEL_HIF_1,
+               /* SEL1_24 [1] */
+               FN_SEL_RSPI_0, FN_SEL_RSPI_1,
+               /* SEL1_23 [1] */
+               FN_SEL_LCDC_0, FN_SEL_LCDC_1,
+               /* SEL1_22_21 [2] */
+               FN_SEL_ET0_CTL_0, FN_SEL_ET0_CTL_1, FN_SEL_ET0_CTL_2, 0,
+               /* SEL1_20 [1] */
+               FN_SEL_ET0_0, FN_SEL_ET0_1,
+               /* SEL1_19 [1] */
+               FN_SEL_RMII_0, FN_SEL_RMII_1,
+               /* SEL1_18 [1] */
+               FN_SEL_TMU_0, FN_SEL_TMU_1,
+               /* SEL1_17_16 [2] */
+               FN_SEL_HSPI_0, FN_SEL_HSPI_1, FN_SEL_HSPI_2, 0,
+               /* SEL1_15_14 [2] */
+               FN_SEL_HSCIF_0, FN_SEL_HSCIF_1, FN_SEL_HSCIF_2, FN_SEL_HSCIF_3,
+               /* SEL1_13 [1] */
+               FN_SEL_RCAN_CLK_0, FN_SEL_RCAN_CLK_1,
+               /* SEL1_12_11 [2] */
+               FN_SEL_RCAN1_0, FN_SEL_RCAN1_1, FN_SEL_RCAN1_2, 0,
+               /* SEL1_10 [1] */
+               FN_SEL_RCAN0_0, FN_SEL_RCAN0_1,
+               /* SEL1_9 [1] */
+               FN_SEL_SDHI2_0, FN_SEL_SDHI2_1,
+               /* SEL1_8 [1] */
+               FN_SEL_SDHI1_0, FN_SEL_SDHI1_1,
+               /* SEL1_7 [1] */
+               FN_SEL_SDHI0_0, FN_SEL_SDHI0_1,
+               /* SEL1_6 [1] */
+               FN_SEL_SSI1_0, FN_SEL_SSI1_1,
+               /* SEL1_5 [1] */
+               FN_SEL_SSI0_0, FN_SEL_SSI0_1,
+               /* SEL1_4 [1] */
+               FN_SEL_AUDIO_CLKB_0, FN_SEL_AUDIO_CLKB_1,
+               /* SEL1_3 [1] */
+               FN_SEL_AUDIO_CLKA_0, FN_SEL_AUDIO_CLKA_1,
+               /* SEL1_2 [1] */
+               FN_SEL_FLCTL_0, FN_SEL_FLCTL_1,
+               /* SEL1_1 [1] */
+               FN_SEL_MMC_0, FN_SEL_MMC_1,
+               /* SEL1_0 [1] */
+               FN_SEL_INTC_0, FN_SEL_INTC_1 }
+       },
+       { PINMUX_CFG_REG_VAR("MOD_SEL2", 0xFFFC0050, 32,
+                               1, 1, 1, 1, 1, 1, 1, 1,
+                               1, 1, 1, 2, 2, 1, 2, 2, 3, 2, 3, 2, 2) {
+               /* SEL2_31 [1] */
+               0, 0,
+               /* SEL2_30 [1] */
+               0, 0,
+               /* SEL2_29 [1] */
+               0, 0,
+               /* SEL2_28 [1] */
+               0, 0,
+               /* SEL2_27 [1] */
+               0, 0,
+               /* SEL2_26 [1] */
+               0, 0,
+               /* SEL2_25 [1] */
+               0, 0,
+               /* SEL2_24 [1] */
+               0, 0,
+               /* SEL2_23 [1] */
+               FN_SEL_MTU2_CLK_0, FN_SEL_MTU2_CLK_1,
+               /* SEL2_22 [1] */
+               FN_SEL_MTU2_CH4_0, FN_SEL_MTU2_CH4_1,
+               /* SEL2_21 [1] */
+               FN_SEL_MTU2_CH3_0, FN_SEL_MTU2_CH3_1,
+               /* SEL2_20_19 [2] */
+               FN_SEL_MTU2_CH2_0, FN_SEL_MTU2_CH2_1, FN_SEL_MTU2_CH2_2, 0,
+               /* SEL2_18_17 [2] */
+               FN_SEL_MTU2_CH1_0, FN_SEL_MTU2_CH1_1, FN_SEL_MTU2_CH1_2, 0,
+               /* SEL2_16 [1] */
+               FN_SEL_MTU2_CH0_0, FN_SEL_MTU2_CH0_1,
+               /* SEL2_15_14 [2] */
+               FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
+               /* SEL2_13_12 [2] */
+               FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
+               /* SEL2_11_9 [3] */
+               FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2, FN_SEL_SCIF3_3,
+               FN_SEL_SCIF3_4, 0, 0, 0,
+               /* SEL2_8_7 [2] */
+               FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2, FN_SEL_SCIF2_3,
+               /* SEL2_6_4 [3] */
+               FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, FN_SEL_SCIF1_3,
+                       FN_SEL_SCIF1_4, 0, 0, 0,
+               /* SEL2_3_2 [2] */
+               FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, 0,
+               /* SEL2_1_0 [2] */
+               FN_SEL_SCIF_CLK_0, FN_SEL_SCIF_CLK_1, FN_SEL_SCIF_CLK_2, 0  }
+       },
+       /* GPIO 0 - 5*/
+       { PINMUX_CFG_REG("INOUTSEL0", 0xFFC40004, 32, 1) { GP_INOUTSEL(0) } },
+       { PINMUX_CFG_REG("INOUTSEL1", 0xFFC41004, 32, 1) { GP_INOUTSEL(1) } },
+       { PINMUX_CFG_REG("INOUTSEL2", 0xFFC42004, 32, 1) { GP_INOUTSEL(2) } },
+       { PINMUX_CFG_REG("INOUTSEL3", 0xFFC43004, 32, 1) { GP_INOUTSEL(3) } },
+       { PINMUX_CFG_REG("INOUTSEL4", 0xFFC44004, 32, 1) { GP_INOUTSEL(4) } },
+       { PINMUX_CFG_REG("INOUTSEL5", 0xffc45004, 32, 1) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, /* 31 - 24 */
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, /* 23 - 16 */
+               0, 0, 0, 0, 0, 0, 0, 0, /* 15 - 12 */
+               GP_5_11_IN, GP_5_11_OUT,
+               GP_5_10_IN, GP_5_10_OUT,
+               GP_5_9_IN, GP_5_9_OUT,
+               GP_5_8_IN, GP_5_8_OUT,
+               GP_5_7_IN, GP_5_7_OUT,
+               GP_5_6_IN, GP_5_6_OUT,
+               GP_5_5_IN, GP_5_5_OUT,
+               GP_5_4_IN, GP_5_4_OUT,
+               GP_5_3_IN, GP_5_3_OUT,
+               GP_5_2_IN, GP_5_2_OUT,
+               GP_5_1_IN, GP_5_1_OUT,
+               GP_5_0_IN, GP_5_0_OUT }
+       },
+       { },
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       /* GPIO 0 - 5*/
+       { PINMUX_DATA_REG("INDT0", 0xFFC4000C, 32) { GP_INDT(0) } },
+       { PINMUX_DATA_REG("INDT1", 0xFFC4100C, 32) { GP_INDT(1) } },
+       { PINMUX_DATA_REG("INDT2", 0xFFC4200C, 32) { GP_INDT(2) } },
+       { PINMUX_DATA_REG("INDT3", 0xFFC4300C, 32) { GP_INDT(3) } },
+       { PINMUX_DATA_REG("INDT4", 0xFFC4400C, 32) { GP_INDT(4) } },
+       { PINMUX_DATA_REG("INDT5", 0xFFC4500C, 32) {
+               0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, 0, 0,
+               GP_5_11_DATA, GP_5_10_DATA, GP_5_9_DATA, GP_5_8_DATA,
+               GP_5_7_DATA, GP_5_6_DATA, GP_5_5_DATA, GP_5_4_DATA,
+               GP_5_3_DATA, GP_5_2_DATA, GP_5_1_DATA, GP_5_0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7734_pinmux_info = {
+       .name = "sh7734_pfc",
+
+       .unlock_reg = 0xFFFC0000,
+
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_GP_0_0,
+       .last_gpio = GPIO_FN_ST_CLKOUT,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7757.c b/drivers/pinctrl/sh-pfc/pfc-sh7757.c
new file mode 100644 (file)
index 0000000..5ed74cd
--- /dev/null
@@ -0,0 +1,2282 @@
+/*
+ * SH7757 (B0 step) Pinmux
+ *
+ *  Copyright (C) 2009-2010  Renesas Solutions Corp.
+ *
+ *  Author : Yoshihiro Shimoda <shimoda.yoshihiro@renesas.com>
+ *
+ * Based on SH7723 Pinmux
+ *  Copyright (C) 2008  Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <cpu/sh7757.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+       PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA,
+       PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+       PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA,
+       PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+       PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA,
+       PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+       PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA,
+       PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
+       PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA,
+       PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+       PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA,
+       PTG7_DATA, PTG6_DATA, PTG5_DATA, PTG4_DATA,
+       PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA,
+       PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+       PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA,
+       PTI7_DATA, PTI6_DATA, PTI5_DATA, PTI4_DATA,
+       PTI3_DATA, PTI2_DATA, PTI1_DATA, PTI0_DATA,
+                  PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
+       PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA,
+       PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
+       PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA,
+                  PTL6_DATA, PTL5_DATA, PTL4_DATA,
+       PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA,
+       PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+       PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA,
+                  PTN6_DATA, PTN5_DATA, PTN4_DATA,
+       PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA,
+       PTO7_DATA, PTO6_DATA, PTO5_DATA, PTO4_DATA,
+       PTO3_DATA, PTO2_DATA, PTO1_DATA, PTO0_DATA,
+       PTP7_DATA, PTP6_DATA, PTP5_DATA, PTP4_DATA,
+       PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA,
+                  PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
+       PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA,
+       PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+       PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA,
+       PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
+       PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA,
+       PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
+       PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA,
+       PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
+       PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA,
+       PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
+       PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA,
+       PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
+       PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA,
+       PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
+       PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA,
+       PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
+       PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA,
+       PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
+       PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PTA7_IN, PTA6_IN, PTA5_IN, PTA4_IN,
+       PTA3_IN, PTA2_IN, PTA1_IN, PTA0_IN,
+       PTB7_IN, PTB6_IN, PTB5_IN, PTB4_IN,
+       PTB3_IN, PTB2_IN, PTB1_IN, PTB0_IN,
+       PTC7_IN, PTC6_IN, PTC5_IN, PTC4_IN,
+       PTC3_IN, PTC2_IN, PTC1_IN, PTC0_IN,
+       PTD7_IN, PTD6_IN, PTD5_IN, PTD4_IN,
+       PTD3_IN, PTD2_IN, PTD1_IN, PTD0_IN,
+       PTE7_IN, PTE6_IN, PTE5_IN, PTE4_IN,
+       PTE3_IN, PTE2_IN, PTE1_IN, PTE0_IN,
+       PTF7_IN, PTF6_IN, PTF5_IN, PTF4_IN,
+       PTF3_IN, PTF2_IN, PTF1_IN, PTF0_IN,
+       PTG7_IN, PTG6_IN, PTG5_IN, PTG4_IN,
+       PTG3_IN, PTG2_IN, PTG1_IN, PTG0_IN,
+       PTH7_IN, PTH6_IN, PTH5_IN, PTH4_IN,
+       PTH3_IN, PTH2_IN, PTH1_IN, PTH0_IN,
+       PTI7_IN, PTI6_IN, PTI5_IN, PTI4_IN,
+       PTI3_IN, PTI2_IN, PTI1_IN, PTI0_IN,
+                PTJ6_IN, PTJ5_IN, PTJ4_IN,
+       PTJ3_IN, PTJ2_IN, PTJ1_IN, PTJ0_IN,
+       PTK7_IN, PTK6_IN, PTK5_IN, PTK4_IN,
+       PTK3_IN, PTK2_IN, PTK1_IN, PTK0_IN,
+                PTL6_IN, PTL5_IN, PTL4_IN,
+       PTL3_IN, PTL2_IN, PTL1_IN, PTL0_IN,
+       PTM7_IN, PTM6_IN, PTM5_IN, PTM4_IN,
+       PTM3_IN, PTM2_IN, PTM1_IN, PTM0_IN,
+                PTN6_IN, PTN5_IN, PTN4_IN,
+       PTN3_IN, PTN2_IN, PTN1_IN, PTN0_IN,
+       PTO7_IN, PTO6_IN, PTO5_IN, PTO4_IN,
+       PTO3_IN, PTO2_IN, PTO1_IN, PTO0_IN,
+       PTP7_IN, PTP6_IN, PTP5_IN, PTP4_IN,
+       PTP3_IN, PTP2_IN, PTP1_IN, PTP0_IN,
+                PTQ6_IN, PTQ5_IN, PTQ4_IN,
+       PTQ3_IN, PTQ2_IN, PTQ1_IN, PTQ0_IN,
+       PTR7_IN, PTR6_IN, PTR5_IN, PTR4_IN,
+       PTR3_IN, PTR2_IN, PTR1_IN, PTR0_IN,
+       PTS7_IN, PTS6_IN, PTS5_IN, PTS4_IN,
+       PTS3_IN, PTS2_IN, PTS1_IN, PTS0_IN,
+       PTT7_IN, PTT6_IN, PTT5_IN, PTT4_IN,
+       PTT3_IN, PTT2_IN, PTT1_IN, PTT0_IN,
+       PTU7_IN, PTU6_IN, PTU5_IN, PTU4_IN,
+       PTU3_IN, PTU2_IN, PTU1_IN, PTU0_IN,
+       PTV7_IN, PTV6_IN, PTV5_IN, PTV4_IN,
+       PTV3_IN, PTV2_IN, PTV1_IN, PTV0_IN,
+       PTW7_IN, PTW6_IN, PTW5_IN, PTW4_IN,
+       PTW3_IN, PTW2_IN, PTW1_IN, PTW0_IN,
+       PTX7_IN, PTX6_IN, PTX5_IN, PTX4_IN,
+       PTX3_IN, PTX2_IN, PTX1_IN, PTX0_IN,
+       PTY7_IN, PTY6_IN, PTY5_IN, PTY4_IN,
+       PTY3_IN, PTY2_IN, PTY1_IN, PTY0_IN,
+       PTZ7_IN, PTZ6_IN, PTZ5_IN, PTZ4_IN,
+       PTZ3_IN, PTZ2_IN, PTZ1_IN, PTZ0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PTA7_IN_PU, PTA6_IN_PU, PTA5_IN_PU, PTA4_IN_PU,
+       PTA3_IN_PU, PTA2_IN_PU, PTA1_IN_PU, PTA0_IN_PU,
+       PTD7_IN_PU, PTD6_IN_PU, PTD5_IN_PU, PTD4_IN_PU,
+       PTD3_IN_PU, PTD2_IN_PU, PTD1_IN_PU, PTD0_IN_PU,
+       PTE7_IN_PU, PTE6_IN_PU, PTE5_IN_PU, PTE4_IN_PU,
+       PTE3_IN_PU, PTE2_IN_PU, PTE1_IN_PU, PTE0_IN_PU,
+       PTF7_IN_PU, PTF6_IN_PU, PTF5_IN_PU, PTF4_IN_PU,
+       PTF3_IN_PU, PTF2_IN_PU, PTF1_IN_PU, PTF0_IN_PU,
+       PTG7_IN_PU, PTG6_IN_PU,             PTG4_IN_PU,
+       PTH7_IN_PU, PTH6_IN_PU, PTH5_IN_PU, PTH4_IN_PU,
+       PTH3_IN_PU, PTH2_IN_PU, PTH1_IN_PU, PTH0_IN_PU,
+       PTI7_IN_PU, PTI6_IN_PU,             PTI4_IN_PU,
+       PTI3_IN_PU, PTI2_IN_PU, PTI1_IN_PU, PTI0_IN_PU,
+                   PTJ6_IN_PU, PTJ5_IN_PU, PTJ4_IN_PU,
+       PTJ3_IN_PU, PTJ2_IN_PU, PTJ1_IN_PU, PTJ0_IN_PU,
+       PTK7_IN_PU, PTK6_IN_PU, PTK5_IN_PU, PTK4_IN_PU,
+       PTK3_IN_PU, PTK2_IN_PU, PTK1_IN_PU, PTK0_IN_PU,
+                   PTL6_IN_PU, PTL5_IN_PU, PTL4_IN_PU,
+       PTL3_IN_PU, PTL2_IN_PU, PTL1_IN_PU, PTL0_IN_PU,
+       PTM7_IN_PU, PTM6_IN_PU, PTM5_IN_PU, PTM4_IN_PU,
+                                           PTN4_IN_PU,
+       PTN3_IN_PU, PTN2_IN_PU, PTN1_IN_PU, PTN0_IN_PU,
+       PTO7_IN_PU, PTO6_IN_PU, PTO5_IN_PU, PTO4_IN_PU,
+       PTO3_IN_PU, PTO2_IN_PU, PTO1_IN_PU, PTO0_IN_PU,
+       PTT7_IN_PU, PTT6_IN_PU, PTT5_IN_PU, PTT4_IN_PU,
+       PTT3_IN_PU, PTT2_IN_PU, PTT1_IN_PU, PTT0_IN_PU,
+       PTU7_IN_PU, PTU6_IN_PU, PTU5_IN_PU, PTU4_IN_PU,
+       PTU3_IN_PU, PTU2_IN_PU, PTU1_IN_PU, PTU0_IN_PU,
+       PTV7_IN_PU, PTV6_IN_PU, PTV5_IN_PU, PTV4_IN_PU,
+       PTV3_IN_PU, PTV2_IN_PU,
+                               PTW1_IN_PU, PTW0_IN_PU,
+       PTX7_IN_PU, PTX6_IN_PU, PTX5_IN_PU, PTX4_IN_PU,
+       PTX3_IN_PU, PTX2_IN_PU, PTX1_IN_PU, PTX0_IN_PU,
+       PTY7_IN_PU, PTY6_IN_PU, PTY5_IN_PU, PTY4_IN_PU,
+       PTY3_IN_PU, PTY2_IN_PU, PTY1_IN_PU, PTY0_IN_PU,
+       PTZ7_IN_PU, PTZ6_IN_PU, PTZ5_IN_PU, PTZ4_IN_PU,
+       PTZ3_IN_PU, PTZ2_IN_PU, PTZ1_IN_PU, PTZ0_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PTA7_OUT, PTA6_OUT, PTA5_OUT, PTA4_OUT,
+       PTA3_OUT, PTA2_OUT, PTA1_OUT, PTA0_OUT,
+       PTB7_OUT, PTB6_OUT, PTB5_OUT, PTB4_OUT,
+       PTB3_OUT, PTB2_OUT, PTB1_OUT, PTB0_OUT,
+       PTC7_OUT, PTC6_OUT, PTC5_OUT, PTC4_OUT,
+       PTC3_OUT, PTC2_OUT, PTC1_OUT, PTC0_OUT,
+       PTD7_OUT, PTD6_OUT, PTD5_OUT, PTD4_OUT,
+       PTD3_OUT, PTD2_OUT, PTD1_OUT, PTD0_OUT,
+       PTE7_OUT, PTE6_OUT, PTE5_OUT, PTE4_OUT,
+       PTE3_OUT, PTE2_OUT, PTE1_OUT, PTE0_OUT,
+       PTF7_OUT, PTF6_OUT, PTF5_OUT, PTF4_OUT,
+       PTF3_OUT, PTF2_OUT, PTF1_OUT, PTF0_OUT,
+       PTG7_OUT, PTG6_OUT, PTG5_OUT, PTG4_OUT,
+       PTG3_OUT, PTG2_OUT, PTG1_OUT, PTG0_OUT,
+       PTH7_OUT, PTH6_OUT, PTH5_OUT, PTH4_OUT,
+       PTH3_OUT, PTH2_OUT, PTH1_OUT, PTH0_OUT,
+       PTI7_OUT, PTI6_OUT, PTI5_OUT, PTI4_OUT,
+       PTI3_OUT, PTI2_OUT, PTI1_OUT, PTI0_OUT,
+                 PTJ6_OUT, PTJ5_OUT, PTJ4_OUT,
+       PTJ3_OUT, PTJ2_OUT, PTJ1_OUT, PTJ0_OUT,
+       PTK7_OUT, PTK6_OUT, PTK5_OUT, PTK4_OUT,
+       PTK3_OUT, PTK2_OUT, PTK1_OUT, PTK0_OUT,
+                 PTL6_OUT, PTL5_OUT, PTL4_OUT,
+       PTL3_OUT, PTL2_OUT, PTL1_OUT, PTL0_OUT,
+       PTM7_OUT, PTM6_OUT, PTM5_OUT, PTM4_OUT,
+       PTM3_OUT, PTM2_OUT, PTM1_OUT, PTM0_OUT,
+                 PTN6_OUT, PTN5_OUT, PTN4_OUT,
+       PTN3_OUT, PTN2_OUT, PTN1_OUT, PTN0_OUT,
+       PTO7_OUT, PTO6_OUT, PTO5_OUT, PTO4_OUT,
+       PTO3_OUT, PTO2_OUT, PTO1_OUT, PTO0_OUT,
+       PTP7_OUT, PTP6_OUT, PTP5_OUT, PTP4_OUT,
+       PTP3_OUT, PTP2_OUT, PTP1_OUT, PTP0_OUT,
+                 PTQ6_OUT, PTQ5_OUT, PTQ4_OUT,
+       PTQ3_OUT, PTQ2_OUT, PTQ1_OUT, PTQ0_OUT,
+       PTR7_OUT, PTR6_OUT, PTR5_OUT, PTR4_OUT,
+       PTR3_OUT, PTR2_OUT, PTR1_OUT, PTR0_OUT,
+       PTS7_OUT, PTS6_OUT, PTS5_OUT, PTS4_OUT,
+       PTS3_OUT, PTS2_OUT, PTS1_OUT, PTS0_OUT,
+       PTT7_OUT, PTT6_OUT, PTT5_OUT, PTT4_OUT,
+       PTT3_OUT, PTT2_OUT, PTT1_OUT, PTT0_OUT,
+       PTU7_OUT, PTU6_OUT, PTU5_OUT, PTU4_OUT,
+       PTU3_OUT, PTU2_OUT, PTU1_OUT, PTU0_OUT,
+       PTV7_OUT, PTV6_OUT, PTV5_OUT, PTV4_OUT,
+       PTV3_OUT, PTV2_OUT, PTV1_OUT, PTV0_OUT,
+       PTW7_OUT, PTW6_OUT, PTW5_OUT, PTW4_OUT,
+       PTW3_OUT, PTW2_OUT, PTW1_OUT, PTW0_OUT,
+       PTX7_OUT, PTX6_OUT, PTX5_OUT, PTX4_OUT,
+       PTX3_OUT, PTX2_OUT, PTX1_OUT, PTX0_OUT,
+       PTY7_OUT, PTY6_OUT, PTY5_OUT, PTY4_OUT,
+       PTY3_OUT, PTY2_OUT, PTY1_OUT, PTY0_OUT,
+       PTZ7_OUT, PTZ6_OUT, PTZ5_OUT, PTZ4_OUT,
+       PTZ3_OUT, PTZ2_OUT, PTZ1_OUT, PTZ0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PTA7_FN, PTA6_FN, PTA5_FN, PTA4_FN,
+       PTA3_FN, PTA2_FN, PTA1_FN, PTA0_FN,
+       PTB7_FN, PTB6_FN, PTB5_FN, PTB4_FN,
+       PTB3_FN, PTB2_FN, PTB1_FN, PTB0_FN,
+       PTC7_FN, PTC6_FN, PTC5_FN, PTC4_FN,
+       PTC3_FN, PTC2_FN, PTC1_FN, PTC0_FN,
+       PTD7_FN, PTD6_FN, PTD5_FN, PTD4_FN,
+       PTD3_FN, PTD2_FN, PTD1_FN, PTD0_FN,
+       PTE7_FN, PTE6_FN, PTE5_FN, PTE4_FN,
+       PTE3_FN, PTE2_FN, PTE1_FN, PTE0_FN,
+       PTF7_FN, PTF6_FN, PTF5_FN, PTF4_FN,
+       PTF3_FN, PTF2_FN, PTF1_FN, PTF0_FN,
+       PTG7_FN, PTG6_FN, PTG5_FN, PTG4_FN,
+       PTG3_FN, PTG2_FN, PTG1_FN, PTG0_FN,
+       PTH7_FN, PTH6_FN, PTH5_FN, PTH4_FN,
+       PTH3_FN, PTH2_FN, PTH1_FN, PTH0_FN,
+       PTI7_FN, PTI6_FN, PTI5_FN, PTI4_FN,
+       PTI3_FN, PTI2_FN, PTI1_FN, PTI0_FN,
+                PTJ6_FN, PTJ5_FN, PTJ4_FN,
+       PTJ3_FN, PTJ2_FN, PTJ1_FN, PTJ0_FN,
+       PTK7_FN, PTK6_FN, PTK5_FN, PTK4_FN,
+       PTK3_FN, PTK2_FN, PTK1_FN, PTK0_FN,
+                PTL6_FN, PTL5_FN, PTL4_FN,
+       PTL3_FN, PTL2_FN, PTL1_FN, PTL0_FN,
+       PTM7_FN, PTM6_FN, PTM5_FN, PTM4_FN,
+       PTM3_FN, PTM2_FN, PTM1_FN, PTM0_FN,
+                PTN6_FN, PTN5_FN, PTN4_FN,
+       PTN3_FN, PTN2_FN, PTN1_FN, PTN0_FN,
+       PTO7_FN, PTO6_FN, PTO5_FN, PTO4_FN,
+       PTO3_FN, PTO2_FN, PTO1_FN, PTO0_FN,
+       PTP7_FN, PTP6_FN, PTP5_FN, PTP4_FN,
+       PTP3_FN, PTP2_FN, PTP1_FN, PTP0_FN,
+                PTQ6_FN, PTQ5_FN, PTQ4_FN,
+       PTQ3_FN, PTQ2_FN, PTQ1_FN, PTQ0_FN,
+       PTR7_FN, PTR6_FN, PTR5_FN, PTR4_FN,
+       PTR3_FN, PTR2_FN, PTR1_FN, PTR0_FN,
+       PTS7_FN, PTS6_FN, PTS5_FN, PTS4_FN,
+       PTS3_FN, PTS2_FN, PTS1_FN, PTS0_FN,
+       PTT7_FN, PTT6_FN, PTT5_FN, PTT4_FN,
+       PTT3_FN, PTT2_FN, PTT1_FN, PTT0_FN,
+       PTU7_FN, PTU6_FN, PTU5_FN, PTU4_FN,
+       PTU3_FN, PTU2_FN, PTU1_FN, PTU0_FN,
+       PTV7_FN, PTV6_FN, PTV5_FN, PTV4_FN,
+       PTV3_FN, PTV2_FN, PTV1_FN, PTV0_FN,
+       PTW7_FN, PTW6_FN, PTW5_FN, PTW4_FN,
+       PTW3_FN, PTW2_FN, PTW1_FN, PTW0_FN,
+       PTX7_FN, PTX6_FN, PTX5_FN, PTX4_FN,
+       PTX3_FN, PTX2_FN, PTX1_FN, PTX0_FN,
+       PTY7_FN, PTY6_FN, PTY5_FN, PTY4_FN,
+       PTY3_FN, PTY2_FN, PTY1_FN, PTY0_FN,
+       PTZ7_FN, PTZ6_FN, PTZ5_FN, PTZ4_FN,
+       PTZ3_FN, PTZ2_FN, PTZ1_FN, PTZ0_FN,
+
+       PS0_15_FN1, PS0_15_FN2,
+       PS0_14_FN1, PS0_14_FN2,
+       PS0_13_FN1, PS0_13_FN2,
+       PS0_12_FN1, PS0_12_FN2,
+       PS0_11_FN1, PS0_11_FN2,
+       PS0_10_FN1, PS0_10_FN2,
+       PS0_9_FN1, PS0_9_FN2,
+       PS0_8_FN1, PS0_8_FN2,
+       PS0_7_FN1, PS0_7_FN2,
+       PS0_6_FN1, PS0_6_FN2,
+       PS0_5_FN1, PS0_5_FN2,
+       PS0_4_FN1, PS0_4_FN2,
+       PS0_3_FN1, PS0_3_FN2,
+       PS0_2_FN1, PS0_2_FN2,
+
+       PS1_10_FN1, PS1_10_FN2,
+       PS1_9_FN1, PS1_9_FN2,
+       PS1_8_FN1, PS1_8_FN2,
+       PS1_2_FN1, PS1_2_FN2,
+
+       PS2_13_FN1, PS2_13_FN2,
+       PS2_12_FN1, PS2_12_FN2,
+       PS2_7_FN1, PS2_7_FN2,
+       PS2_6_FN1, PS2_6_FN2,
+       PS2_5_FN1, PS2_5_FN2,
+       PS2_4_FN1, PS2_4_FN2,
+       PS2_2_FN1, PS2_2_FN2,
+
+       PS3_15_FN1, PS3_15_FN2,
+       PS3_14_FN1, PS3_14_FN2,
+       PS3_13_FN1, PS3_13_FN2,
+       PS3_12_FN1, PS3_12_FN2,
+       PS3_11_FN1, PS3_11_FN2,
+       PS3_10_FN1, PS3_10_FN2,
+       PS3_9_FN1, PS3_9_FN2,
+       PS3_8_FN1, PS3_8_FN2,
+       PS3_7_FN1, PS3_7_FN2,
+       PS3_2_FN1, PS3_2_FN2,
+       PS3_1_FN1, PS3_1_FN2,
+
+       PS4_14_FN1, PS4_14_FN2,
+       PS4_13_FN1, PS4_13_FN2,
+       PS4_12_FN1, PS4_12_FN2,
+       PS4_10_FN1, PS4_10_FN2,
+       PS4_9_FN1, PS4_9_FN2,
+       PS4_8_FN1, PS4_8_FN2,
+       PS4_4_FN1, PS4_4_FN2,
+       PS4_3_FN1, PS4_3_FN2,
+       PS4_2_FN1, PS4_2_FN2,
+       PS4_1_FN1, PS4_1_FN2,
+       PS4_0_FN1, PS4_0_FN2,
+
+       PS5_11_FN1, PS5_11_FN2,
+       PS5_10_FN1, PS5_10_FN2,
+       PS5_9_FN1, PS5_9_FN2,
+       PS5_8_FN1, PS5_8_FN2,
+       PS5_7_FN1, PS5_7_FN2,
+       PS5_6_FN1, PS5_6_FN2,
+       PS5_5_FN1, PS5_5_FN2,
+       PS5_4_FN1, PS5_4_FN2,
+       PS5_3_FN1, PS5_3_FN2,
+       PS5_2_FN1, PS5_2_FN2,
+
+       PS6_15_FN1, PS6_15_FN2,
+       PS6_14_FN1, PS6_14_FN2,
+       PS6_13_FN1, PS6_13_FN2,
+       PS6_12_FN1, PS6_12_FN2,
+       PS6_11_FN1, PS6_11_FN2,
+       PS6_10_FN1, PS6_10_FN2,
+       PS6_9_FN1, PS6_9_FN2,
+       PS6_8_FN1, PS6_8_FN2,
+       PS6_7_FN1, PS6_7_FN2,
+       PS6_6_FN1, PS6_6_FN2,
+       PS6_5_FN1, PS6_5_FN2,
+       PS6_4_FN1, PS6_4_FN2,
+       PS6_3_FN1, PS6_3_FN2,
+       PS6_2_FN1, PS6_2_FN2,
+       PS6_1_FN1, PS6_1_FN2,
+       PS6_0_FN1, PS6_0_FN2,
+
+       PS7_15_FN1, PS7_15_FN2,
+       PS7_14_FN1, PS7_14_FN2,
+       PS7_13_FN1, PS7_13_FN2,
+       PS7_12_FN1, PS7_12_FN2,
+       PS7_11_FN1, PS7_11_FN2,
+       PS7_10_FN1, PS7_10_FN2,
+       PS7_9_FN1, PS7_9_FN2,
+       PS7_8_FN1, PS7_8_FN2,
+       PS7_7_FN1, PS7_7_FN2,
+       PS7_6_FN1, PS7_6_FN2,
+       PS7_5_FN1, PS7_5_FN2,
+       PS7_4_FN1, PS7_4_FN2,
+
+       PS8_15_FN1, PS8_15_FN2,
+       PS8_14_FN1, PS8_14_FN2,
+       PS8_13_FN1, PS8_13_FN2,
+       PS8_12_FN1, PS8_12_FN2,
+       PS8_11_FN1, PS8_11_FN2,
+       PS8_10_FN1, PS8_10_FN2,
+       PS8_9_FN1, PS8_9_FN2,
+       PS8_8_FN1, PS8_8_FN2,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       /* PTA (mobule: LBSC, RGMII) */
+       BS_MARK,        RDWR_MARK,      WE1_MARK,       RDY_MARK,
+       ET0_MDC_MARK,   ET0_MDIO_MARK,  ET1_MDC_MARK,   ET1_MDIO_MARK,
+
+       /* PTB (mobule: INTC, ONFI, TMU) */
+       IRQ15_MARK,     IRQ14_MARK,     IRQ13_MARK,     IRQ12_MARK,
+       IRQ11_MARK,     IRQ10_MARK,     IRQ9_MARK,      IRQ8_MARK,
+       ON_NRE_MARK,    ON_NWE_MARK,    ON_NWP_MARK,    ON_NCE0_MARK,
+       ON_R_B0_MARK,   ON_ALE_MARK,    ON_CLE_MARK,    TCLK_MARK,
+
+       /* PTC (mobule: IRQ, PWMU) */
+       IRQ7_MARK,      IRQ6_MARK,      IRQ5_MARK,      IRQ4_MARK,
+       IRQ3_MARK,      IRQ2_MARK,      IRQ1_MARK,      IRQ0_MARK,
+       PWMU0_MARK,     PWMU1_MARK,     PWMU2_MARK,     PWMU3_MARK,
+       PWMU4_MARK,     PWMU5_MARK,
+
+       /* PTD (mobule: SPI0, DMAC) */
+       SP0_MOSI_MARK,  SP0_MISO_MARK,  SP0_SCK_MARK,   SP0_SCK_FB_MARK,
+       SP0_SS0_MARK,   SP0_SS1_MARK,   SP0_SS2_MARK,   SP0_SS3_MARK,
+       DREQ0_MARK,     DACK0_MARK,     TEND0_MARK,
+
+       /* PTE (mobule: RMII) */
+       RMII0_CRS_DV_MARK,      RMII0_TXD1_MARK,
+       RMII0_TXD0_MARK,        RMII0_TXEN_MARK,
+       RMII0_REFCLK_MARK,      RMII0_RXD1_MARK,
+       RMII0_RXD0_MARK,        RMII0_RX_ER_MARK,
+
+       /* PTF (mobule: RMII, SerMux) */
+       RMII1_CRS_DV_MARK,      RMII1_TXD1_MARK,
+       RMII1_TXD0_MARK,        RMII1_TXEN_MARK,
+       RMII1_REFCLK_MARK,      RMII1_RXD1_MARK,
+       RMII1_RXD0_MARK,        RMII1_RX_ER_MARK,
+       RAC_RI_MARK,
+
+       /* PTG (mobule: system, LBSC, LPC, WDT, LPC, eMMC) */
+       BOOTFMS_MARK,   BOOTWP_MARK,    A25_MARK,       A24_MARK,
+       SERIRQ_MARK,    WDTOVF_MARK,    LPCPD_MARK,     LDRQ_MARK,
+       MMCCLK_MARK,    MMCCMD_MARK,
+
+       /* PTH (mobule: SPI1, LPC, DMAC, ADC) */
+       SP1_MOSI_MARK,  SP1_MISO_MARK,  SP1_SCK_MARK,   SP1_SCK_FB_MARK,
+       SP1_SS0_MARK,   SP1_SS1_MARK,   WP_MARK,        FMS0_MARK,
+       TEND1_MARK,     DREQ1_MARK,     DACK1_MARK,     ADTRG1_MARK,
+       ADTRG0_MARK,
+
+       /* PTI (mobule: LBSC, SDHI) */
+       D15_MARK,       D14_MARK,       D13_MARK,       D12_MARK,
+       D11_MARK,       D10_MARK,       D9_MARK,        D8_MARK,
+       SD_WP_MARK,     SD_CD_MARK,     SD_CLK_MARK,    SD_CMD_MARK,
+       SD_D3_MARK,     SD_D2_MARK,     SD_D1_MARK,     SD_D0_MARK,
+
+       /* PTJ (mobule: SCIF234) */
+       RTS3_MARK,      CTS3_MARK,      TXD3_MARK,      RXD3_MARK,
+       RTS4_MARK,      RXD4_MARK,      TXD4_MARK,
+
+       /* PTK (mobule: SERMUX, LBSC, SCIF) */
+       COM2_TXD_MARK,  COM2_RXD_MARK,  COM2_RTS_MARK,  COM2_CTS_MARK,
+       COM2_DTR_MARK,  COM2_DSR_MARK,  COM2_DCD_MARK,  CLKOUT_MARK,
+       SCK2_MARK,      SCK4_MARK,      SCK3_MARK,
+
+       /* PTL (mobule: SERMUX, SCIF, LBSC, AUD) */
+       RAC_RXD_MARK,   RAC_RTS_MARK,   RAC_CTS_MARK,   RAC_DTR_MARK,
+       RAC_DSR_MARK,   RAC_DCD_MARK,   RAC_TXD_MARK,   RXD2_MARK,
+       CS5_MARK,       CS6_MARK,       AUDSYNC_MARK,   AUDCK_MARK,
+       TXD2_MARK,
+
+       /* PTM (mobule: LBSC, IIC) */
+       CS4_MARK,       RD_MARK,        WE0_MARK,       CS0_MARK,
+       SDA6_MARK,      SCL6_MARK,      SDA7_MARK,      SCL7_MARK,
+
+       /* PTN (mobule: USB, JMC, SGPIO, WDT) */
+       VBUS_EN_MARK,   VBUS_OC_MARK,   JMCTCK_MARK,    JMCTMS_MARK,
+       JMCTDO_MARK,    JMCTDI_MARK,    JMCTRST_MARK,
+       SGPIO1_CLK_MARK,        SGPIO1_LOAD_MARK,       SGPIO1_DI_MARK,
+       SGPIO1_DO_MARK,         SUB_CLKIN_MARK,
+
+       /* PTO (mobule: SGPIO, SerMux) */
+       SGPIO0_CLK_MARK,        SGPIO0_LOAD_MARK,       SGPIO0_DI_MARK,
+       SGPIO0_DO_MARK,         SGPIO2_CLK_MARK,        SGPIO2_LOAD_MARK,
+       SGPIO2_DI_MARK,         SGPIO2_DO_MARK,
+       COM1_TXD_MARK,  COM1_RXD_MARK,  COM1_RTS_MARK,  COM1_CTS_MARK,
+
+       /* PTQ (mobule: LPC) */
+       LAD3_MARK,      LAD2_MARK,      LAD1_MARK,      LAD0_MARK,
+       LFRAME_MARK,    LRESET_MARK,    LCLK_MARK,
+
+       /* PTR (mobule: GRA, IIC) */
+       DDC3_MARK,      DDC2_MARK,      SDA2_MARK,      SCL2_MARK,
+       SDA1_MARK,      SCL1_MARK,      SDA0_MARK,      SCL0_MARK,
+       SDA8_MARK,      SCL8_MARK,
+
+       /* PTS (mobule: GRA, IIC) */
+       DDC1_MARK,      DDC0_MARK,      SDA5_MARK,      SCL5_MARK,
+       SDA4_MARK,      SCL4_MARK,      SDA3_MARK,      SCL3_MARK,
+       SDA9_MARK,      SCL9_MARK,
+
+       /* PTT (mobule: PWMX, AUD) */
+       PWMX7_MARK,     PWMX6_MARK,     PWMX5_MARK,     PWMX4_MARK,
+       PWMX3_MARK,     PWMX2_MARK,     PWMX1_MARK,     PWMX0_MARK,
+       AUDATA3_MARK,   AUDATA2_MARK,   AUDATA1_MARK,   AUDATA0_MARK,
+       STATUS1_MARK,   STATUS0_MARK,
+
+       /* PTU (mobule: LPC, APM) */
+       LGPIO7_MARK,    LGPIO6_MARK,    LGPIO5_MARK,    LGPIO4_MARK,
+       LGPIO3_MARK,    LGPIO2_MARK,    LGPIO1_MARK,    LGPIO0_MARK,
+       APMONCTL_O_MARK,        APMPWBTOUT_O_MARK,      APMSCI_O_MARK,
+       APMVDDON_MARK,  APMSLPBTN_MARK, APMPWRBTN_MARK, APMS5N_MARK,
+       APMS3N_MARK,
+
+       /* PTV (mobule: LBSC, SerMux, R-SPI, EVC, GRA) */
+       A23_MARK,       A22_MARK,       A21_MARK,       A20_MARK,
+       A19_MARK,       A18_MARK,       A17_MARK,       A16_MARK,
+       COM2_RI_MARK,           R_SPI_MOSI_MARK,        R_SPI_MISO_MARK,
+       R_SPI_RSPCK_MARK,       R_SPI_SSL0_MARK,        R_SPI_SSL1_MARK,
+       EVENT7_MARK,    EVENT6_MARK,    VBIOS_DI_MARK,  VBIOS_DO_MARK,
+       VBIOS_CLK_MARK, VBIOS_CS_MARK,
+
+       /* PTW (mobule: LBSC, EVC, SCIF) */
+       A15_MARK,       A14_MARK,       A13_MARK,       A12_MARK,
+       A11_MARK,       A10_MARK,       A9_MARK,        A8_MARK,
+       EVENT5_MARK,    EVENT4_MARK,    EVENT3_MARK,    EVENT2_MARK,
+       EVENT1_MARK,    EVENT0_MARK,    CTS4_MARK,      CTS2_MARK,
+
+       /* PTX (mobule: LBSC, SCIF, SIM) */
+       A7_MARK,        A6_MARK,        A5_MARK,        A4_MARK,
+       A3_MARK,        A2_MARK,        A1_MARK,        A0_MARK,
+       RTS2_MARK,      SIM_D_MARK,     SIM_CLK_MARK,   SIM_RST_MARK,
+
+       /* PTY (mobule: LBSC) */
+       D7_MARK,        D6_MARK,        D5_MARK,        D4_MARK,
+       D3_MARK,        D2_MARK,        D1_MARK,        D0_MARK,
+
+       /* PTZ (mobule: eMMC, ONFI) */
+       MMCDAT7_MARK,   MMCDAT6_MARK,   MMCDAT5_MARK,   MMCDAT4_MARK,
+       MMCDAT3_MARK,   MMCDAT2_MARK,   MMCDAT1_MARK,   MMCDAT0_MARK,
+       ON_DQ7_MARK,    ON_DQ6_MARK,    ON_DQ5_MARK,    ON_DQ4_MARK,
+       ON_DQ3_MARK,    ON_DQ2_MARK,    ON_DQ1_MARK,    ON_DQ0_MARK,
+
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+       /* PTA GPIO */
+       PINMUX_DATA(PTA7_DATA, PTA7_IN, PTA7_OUT),
+       PINMUX_DATA(PTA6_DATA, PTA6_IN, PTA6_OUT),
+       PINMUX_DATA(PTA5_DATA, PTA5_IN, PTA5_OUT),
+       PINMUX_DATA(PTA4_DATA, PTA4_IN, PTA4_OUT),
+       PINMUX_DATA(PTA3_DATA, PTA3_IN, PTA3_OUT),
+       PINMUX_DATA(PTA2_DATA, PTA2_IN, PTA2_OUT),
+       PINMUX_DATA(PTA1_DATA, PTA1_IN, PTA1_OUT),
+       PINMUX_DATA(PTA0_DATA, PTA0_IN, PTA0_OUT),
+
+       /* PTB GPIO */
+       PINMUX_DATA(PTB7_DATA, PTB7_IN, PTB7_OUT),
+       PINMUX_DATA(PTB6_DATA, PTB6_IN, PTB6_OUT),
+       PINMUX_DATA(PTB5_DATA, PTB5_IN, PTB5_OUT),
+       PINMUX_DATA(PTB4_DATA, PTB4_IN, PTB4_OUT),
+       PINMUX_DATA(PTB3_DATA, PTB3_IN, PTB3_OUT),
+       PINMUX_DATA(PTB2_DATA, PTB2_IN, PTB2_OUT),
+       PINMUX_DATA(PTB1_DATA, PTB1_IN, PTB1_OUT),
+       PINMUX_DATA(PTB0_DATA, PTB0_IN, PTB0_OUT),
+
+       /* PTC GPIO */
+       PINMUX_DATA(PTC7_DATA, PTC7_IN, PTC7_OUT),
+       PINMUX_DATA(PTC6_DATA, PTC6_IN, PTC6_OUT),
+       PINMUX_DATA(PTC5_DATA, PTC5_IN, PTC5_OUT),
+       PINMUX_DATA(PTC4_DATA, PTC4_IN, PTC4_OUT),
+       PINMUX_DATA(PTC3_DATA, PTC3_IN, PTC3_OUT),
+       PINMUX_DATA(PTC2_DATA, PTC2_IN, PTC2_OUT),
+       PINMUX_DATA(PTC1_DATA, PTC1_IN, PTC1_OUT),
+       PINMUX_DATA(PTC0_DATA, PTC0_IN, PTC0_OUT),
+
+       /* PTD GPIO */
+       PINMUX_DATA(PTD7_DATA, PTD7_IN, PTD7_OUT),
+       PINMUX_DATA(PTD6_DATA, PTD6_IN, PTD6_OUT),
+       PINMUX_DATA(PTD5_DATA, PTD5_IN, PTD5_OUT),
+       PINMUX_DATA(PTD4_DATA, PTD4_IN, PTD4_OUT),
+       PINMUX_DATA(PTD3_DATA, PTD3_IN, PTD3_OUT),
+       PINMUX_DATA(PTD2_DATA, PTD2_IN, PTD2_OUT),
+       PINMUX_DATA(PTD1_DATA, PTD1_IN, PTD1_OUT),
+       PINMUX_DATA(PTD0_DATA, PTD0_IN, PTD0_OUT),
+
+       /* PTE GPIO */
+       PINMUX_DATA(PTE7_DATA, PTE7_IN, PTE7_OUT),
+       PINMUX_DATA(PTE6_DATA, PTE6_IN, PTE6_OUT),
+       PINMUX_DATA(PTE5_DATA, PTE5_IN, PTE5_OUT),
+       PINMUX_DATA(PTE4_DATA, PTE4_IN, PTE4_OUT),
+       PINMUX_DATA(PTE3_DATA, PTE3_IN, PTE3_OUT),
+       PINMUX_DATA(PTE2_DATA, PTE2_IN, PTE2_OUT),
+       PINMUX_DATA(PTE1_DATA, PTE1_IN, PTE1_OUT),
+       PINMUX_DATA(PTE0_DATA, PTE0_IN, PTE0_OUT),
+
+       /* PTF GPIO */
+       PINMUX_DATA(PTF7_DATA, PTF7_IN, PTF7_OUT),
+       PINMUX_DATA(PTF6_DATA, PTF6_IN, PTF6_OUT),
+       PINMUX_DATA(PTF5_DATA, PTF5_IN, PTF5_OUT),
+       PINMUX_DATA(PTF4_DATA, PTF4_IN, PTF4_OUT),
+       PINMUX_DATA(PTF3_DATA, PTF3_IN, PTF3_OUT),
+       PINMUX_DATA(PTF2_DATA, PTF2_IN, PTF2_OUT),
+       PINMUX_DATA(PTF1_DATA, PTF1_IN, PTF1_OUT),
+       PINMUX_DATA(PTF0_DATA, PTF0_IN, PTF0_OUT),
+
+       /* PTG GPIO */
+       PINMUX_DATA(PTG7_DATA, PTG7_IN, PTG7_OUT),
+       PINMUX_DATA(PTG6_DATA, PTG6_IN, PTG6_OUT),
+       PINMUX_DATA(PTG5_DATA, PTG5_IN, PTG5_OUT),
+       PINMUX_DATA(PTG4_DATA, PTG4_IN, PTG4_OUT),
+       PINMUX_DATA(PTG3_DATA, PTG3_IN, PTG3_OUT),
+       PINMUX_DATA(PTG2_DATA, PTG2_IN, PTG2_OUT),
+       PINMUX_DATA(PTG1_DATA, PTG1_IN, PTG1_OUT),
+       PINMUX_DATA(PTG0_DATA, PTG0_IN, PTG0_OUT),
+
+       /* PTH GPIO */
+       PINMUX_DATA(PTH7_DATA, PTH7_IN, PTH7_OUT),
+       PINMUX_DATA(PTH6_DATA, PTH6_IN, PTH6_OUT),
+       PINMUX_DATA(PTH5_DATA, PTH5_IN, PTH5_OUT),
+       PINMUX_DATA(PTH4_DATA, PTH4_IN, PTH4_OUT),
+       PINMUX_DATA(PTH3_DATA, PTH3_IN, PTH3_OUT),
+       PINMUX_DATA(PTH2_DATA, PTH2_IN, PTH2_OUT),
+       PINMUX_DATA(PTH1_DATA, PTH1_IN, PTH1_OUT),
+       PINMUX_DATA(PTH0_DATA, PTH0_IN, PTH0_OUT),
+
+       /* PTI GPIO */
+       PINMUX_DATA(PTI7_DATA, PTI7_IN, PTI7_OUT),
+       PINMUX_DATA(PTI6_DATA, PTI6_IN, PTI6_OUT),
+       PINMUX_DATA(PTI5_DATA, PTI5_IN, PTI5_OUT),
+       PINMUX_DATA(PTI4_DATA, PTI4_IN, PTI4_OUT),
+       PINMUX_DATA(PTI3_DATA, PTI3_IN, PTI3_OUT),
+       PINMUX_DATA(PTI2_DATA, PTI2_IN, PTI2_OUT),
+       PINMUX_DATA(PTI1_DATA, PTI1_IN, PTI1_OUT),
+       PINMUX_DATA(PTI0_DATA, PTI0_IN, PTI0_OUT),
+
+       /* PTJ GPIO */
+       PINMUX_DATA(PTJ6_DATA, PTJ6_IN, PTJ6_OUT),
+       PINMUX_DATA(PTJ5_DATA, PTJ5_IN, PTJ5_OUT),
+       PINMUX_DATA(PTJ4_DATA, PTJ4_IN, PTJ4_OUT),
+       PINMUX_DATA(PTJ3_DATA, PTJ3_IN, PTJ3_OUT),
+       PINMUX_DATA(PTJ2_DATA, PTJ2_IN, PTJ2_OUT),
+       PINMUX_DATA(PTJ1_DATA, PTJ1_IN, PTJ1_OUT),
+       PINMUX_DATA(PTJ0_DATA, PTJ0_IN, PTJ0_OUT),
+
+       /* PTK GPIO */
+       PINMUX_DATA(PTK7_DATA, PTK7_IN, PTK7_OUT),
+       PINMUX_DATA(PTK6_DATA, PTK6_IN, PTK6_OUT),
+       PINMUX_DATA(PTK5_DATA, PTK5_IN, PTK5_OUT),
+       PINMUX_DATA(PTK4_DATA, PTK4_IN, PTK4_OUT),
+       PINMUX_DATA(PTK3_DATA, PTK3_IN, PTK3_OUT),
+       PINMUX_DATA(PTK2_DATA, PTK2_IN, PTK2_OUT),
+       PINMUX_DATA(PTK1_DATA, PTK1_IN, PTK1_OUT),
+       PINMUX_DATA(PTK0_DATA, PTK0_IN, PTK0_OUT),
+
+       /* PTL GPIO */
+       PINMUX_DATA(PTL6_DATA, PTL6_IN, PTL6_OUT),
+       PINMUX_DATA(PTL5_DATA, PTL5_IN, PTL5_OUT),
+       PINMUX_DATA(PTL4_DATA, PTL4_IN, PTL4_OUT),
+       PINMUX_DATA(PTL3_DATA, PTL3_IN, PTL3_OUT),
+       PINMUX_DATA(PTL2_DATA, PTL2_IN, PTL2_OUT),
+       PINMUX_DATA(PTL1_DATA, PTL1_IN, PTL1_OUT),
+       PINMUX_DATA(PTL0_DATA, PTL0_IN, PTL0_OUT),
+
+       /* PTM GPIO */
+       PINMUX_DATA(PTM6_DATA, PTM6_IN, PTM6_OUT),
+       PINMUX_DATA(PTM5_DATA, PTM5_IN, PTM5_OUT),
+       PINMUX_DATA(PTM4_DATA, PTM4_IN, PTM4_OUT),
+       PINMUX_DATA(PTM3_DATA, PTM3_IN, PTM3_OUT),
+       PINMUX_DATA(PTM2_DATA, PTM2_IN, PTM2_OUT),
+       PINMUX_DATA(PTM1_DATA, PTM1_IN, PTM1_OUT),
+       PINMUX_DATA(PTM0_DATA, PTM0_IN, PTM0_OUT),
+
+       /* PTN GPIO */
+       PINMUX_DATA(PTN6_DATA, PTN6_IN, PTN6_OUT),
+       PINMUX_DATA(PTN5_DATA, PTN5_IN, PTN5_OUT),
+       PINMUX_DATA(PTN4_DATA, PTN4_IN, PTN4_OUT),
+       PINMUX_DATA(PTN3_DATA, PTN3_IN, PTN3_OUT),
+       PINMUX_DATA(PTN2_DATA, PTN2_IN, PTN2_OUT),
+       PINMUX_DATA(PTN1_DATA, PTN1_IN, PTN1_OUT),
+       PINMUX_DATA(PTN0_DATA, PTN0_IN, PTN0_OUT),
+
+       /* PTO GPIO */
+       PINMUX_DATA(PTO7_DATA, PTO7_IN, PTO7_OUT),
+       PINMUX_DATA(PTO6_DATA, PTO6_IN, PTO6_OUT),
+       PINMUX_DATA(PTO5_DATA, PTO5_IN, PTO5_OUT),
+       PINMUX_DATA(PTO4_DATA, PTO4_IN, PTO4_OUT),
+       PINMUX_DATA(PTO3_DATA, PTO3_IN, PTO3_OUT),
+       PINMUX_DATA(PTO2_DATA, PTO2_IN, PTO2_OUT),
+       PINMUX_DATA(PTO1_DATA, PTO1_IN, PTO1_OUT),
+       PINMUX_DATA(PTO0_DATA, PTO0_IN, PTO0_OUT),
+
+       /* PTQ GPIO */
+       PINMUX_DATA(PTQ6_DATA, PTQ6_IN, PTQ6_OUT),
+       PINMUX_DATA(PTQ5_DATA, PTQ5_IN, PTQ5_OUT),
+       PINMUX_DATA(PTQ4_DATA, PTQ4_IN, PTQ4_OUT),
+       PINMUX_DATA(PTQ3_DATA, PTQ3_IN, PTQ3_OUT),
+       PINMUX_DATA(PTQ2_DATA, PTQ2_IN, PTQ2_OUT),
+       PINMUX_DATA(PTQ1_DATA, PTQ1_IN, PTQ1_OUT),
+       PINMUX_DATA(PTQ0_DATA, PTQ0_IN, PTQ0_OUT),
+
+       /* PTR GPIO */
+       PINMUX_DATA(PTR7_DATA, PTR7_IN, PTR7_OUT),
+       PINMUX_DATA(PTR6_DATA, PTR6_IN, PTR6_OUT),
+       PINMUX_DATA(PTR5_DATA, PTR5_IN, PTR5_OUT),
+       PINMUX_DATA(PTR4_DATA, PTR4_IN, PTR4_OUT),
+       PINMUX_DATA(PTR3_DATA, PTR3_IN, PTR3_OUT),
+       PINMUX_DATA(PTR2_DATA, PTR2_IN, PTR2_OUT),
+       PINMUX_DATA(PTR1_DATA, PTR1_IN, PTR1_OUT),
+       PINMUX_DATA(PTR0_DATA, PTR0_IN, PTR0_OUT),
+
+       /* PTS GPIO */
+       PINMUX_DATA(PTS7_DATA, PTS7_IN, PTS7_OUT),
+       PINMUX_DATA(PTS6_DATA, PTS6_IN, PTS6_OUT),
+       PINMUX_DATA(PTS5_DATA, PTS5_IN, PTS5_OUT),
+       PINMUX_DATA(PTS4_DATA, PTS4_IN, PTS4_OUT),
+       PINMUX_DATA(PTS3_DATA, PTS3_IN, PTS3_OUT),
+       PINMUX_DATA(PTS2_DATA, PTS2_IN, PTS2_OUT),
+       PINMUX_DATA(PTS1_DATA, PTS1_IN, PTS1_OUT),
+       PINMUX_DATA(PTS0_DATA, PTS0_IN, PTS0_OUT),
+
+       /* PTT GPIO */
+       PINMUX_DATA(PTT7_DATA, PTT7_IN, PTT7_OUT),
+       PINMUX_DATA(PTT6_DATA, PTT6_IN, PTT6_OUT),
+       PINMUX_DATA(PTT5_DATA, PTT5_IN, PTT5_OUT),
+       PINMUX_DATA(PTT4_DATA, PTT4_IN, PTT4_OUT),
+       PINMUX_DATA(PTT3_DATA, PTT3_IN, PTT3_OUT),
+       PINMUX_DATA(PTT2_DATA, PTT2_IN, PTT2_OUT),
+       PINMUX_DATA(PTT1_DATA, PTT1_IN, PTT1_OUT),
+       PINMUX_DATA(PTT0_DATA, PTT0_IN, PTT0_OUT),
+
+       /* PTU GPIO */
+       PINMUX_DATA(PTU7_DATA, PTU7_IN, PTU7_OUT),
+       PINMUX_DATA(PTU6_DATA, PTU6_IN, PTU6_OUT),
+       PINMUX_DATA(PTU5_DATA, PTU5_IN, PTU5_OUT),
+       PINMUX_DATA(PTU4_DATA, PTU4_IN, PTU4_OUT),
+       PINMUX_DATA(PTU3_DATA, PTU3_IN, PTU3_OUT),
+       PINMUX_DATA(PTU2_DATA, PTU2_IN, PTU2_OUT),
+       PINMUX_DATA(PTU1_DATA, PTU1_IN, PTU1_OUT),
+       PINMUX_DATA(PTU0_DATA, PTU0_IN, PTU0_OUT),
+
+       /* PTV GPIO */
+       PINMUX_DATA(PTV7_DATA, PTV7_IN, PTV7_OUT),
+       PINMUX_DATA(PTV6_DATA, PTV6_IN, PTV6_OUT),
+       PINMUX_DATA(PTV5_DATA, PTV5_IN, PTV5_OUT),
+       PINMUX_DATA(PTV4_DATA, PTV4_IN, PTV4_OUT),
+       PINMUX_DATA(PTV3_DATA, PTV3_IN, PTV3_OUT),
+       PINMUX_DATA(PTV2_DATA, PTV2_IN, PTV2_OUT),
+       PINMUX_DATA(PTV1_DATA, PTV1_IN, PTV1_OUT),
+       PINMUX_DATA(PTV0_DATA, PTV0_IN, PTV0_OUT),
+
+       /* PTW GPIO */
+       PINMUX_DATA(PTW7_DATA, PTW7_IN, PTW7_OUT),
+       PINMUX_DATA(PTW6_DATA, PTW6_IN, PTW6_OUT),
+       PINMUX_DATA(PTW5_DATA, PTW5_IN, PTW5_OUT),
+       PINMUX_DATA(PTW4_DATA, PTW4_IN, PTW4_OUT),
+       PINMUX_DATA(PTW3_DATA, PTW3_IN, PTW3_OUT),
+       PINMUX_DATA(PTW2_DATA, PTW2_IN, PTW2_OUT),
+       PINMUX_DATA(PTW1_DATA, PTW1_IN, PTW1_OUT),
+       PINMUX_DATA(PTW0_DATA, PTW0_IN, PTW0_OUT),
+
+       /* PTX GPIO */
+       PINMUX_DATA(PTX7_DATA, PTX7_IN, PTX7_OUT),
+       PINMUX_DATA(PTX6_DATA, PTX6_IN, PTX6_OUT),
+       PINMUX_DATA(PTX5_DATA, PTX5_IN, PTX5_OUT),
+       PINMUX_DATA(PTX4_DATA, PTX4_IN, PTX4_OUT),
+       PINMUX_DATA(PTX3_DATA, PTX3_IN, PTX3_OUT),
+       PINMUX_DATA(PTX2_DATA, PTX2_IN, PTX2_OUT),
+       PINMUX_DATA(PTX1_DATA, PTX1_IN, PTX1_OUT),
+       PINMUX_DATA(PTX0_DATA, PTX0_IN, PTX0_OUT),
+
+       /* PTY GPIO */
+       PINMUX_DATA(PTY7_DATA, PTY7_IN, PTY7_OUT),
+       PINMUX_DATA(PTY6_DATA, PTY6_IN, PTY6_OUT),
+       PINMUX_DATA(PTY5_DATA, PTY5_IN, PTY5_OUT),
+       PINMUX_DATA(PTY4_DATA, PTY4_IN, PTY4_OUT),
+       PINMUX_DATA(PTY3_DATA, PTY3_IN, PTY3_OUT),
+       PINMUX_DATA(PTY2_DATA, PTY2_IN, PTY2_OUT),
+       PINMUX_DATA(PTY1_DATA, PTY1_IN, PTY1_OUT),
+       PINMUX_DATA(PTY0_DATA, PTY0_IN, PTY0_OUT),
+
+       /* PTZ GPIO */
+       PINMUX_DATA(PTZ7_DATA, PTZ7_IN, PTZ7_OUT),
+       PINMUX_DATA(PTZ6_DATA, PTZ6_IN, PTZ6_OUT),
+       PINMUX_DATA(PTZ5_DATA, PTZ5_IN, PTZ5_OUT),
+       PINMUX_DATA(PTZ4_DATA, PTZ4_IN, PTZ4_OUT),
+       PINMUX_DATA(PTZ3_DATA, PTZ3_IN, PTZ3_OUT),
+       PINMUX_DATA(PTZ2_DATA, PTZ2_IN, PTZ2_OUT),
+       PINMUX_DATA(PTZ1_DATA, PTZ1_IN, PTZ1_OUT),
+       PINMUX_DATA(PTZ0_DATA, PTZ0_IN, PTZ0_OUT),
+
+       /* PTA FN */
+       PINMUX_DATA(BS_MARK, PTA7_FN),
+       PINMUX_DATA(RDWR_MARK, PTA6_FN),
+       PINMUX_DATA(WE1_MARK, PTA5_FN),
+       PINMUX_DATA(RDY_MARK, PTA4_FN),
+       PINMUX_DATA(ET0_MDC_MARK, PTA3_FN),
+       PINMUX_DATA(ET0_MDIO_MARK, PTA2_FN),
+       PINMUX_DATA(ET1_MDC_MARK, PTA1_FN),
+       PINMUX_DATA(ET1_MDIO_MARK, PTA0_FN),
+
+       /* PTB FN */
+       PINMUX_DATA(IRQ15_MARK, PS0_15_FN1, PTB7_FN),
+       PINMUX_DATA(ON_NRE_MARK, PS0_15_FN2, PTB7_FN),
+       PINMUX_DATA(IRQ14_MARK, PS0_14_FN1, PTB6_FN),
+       PINMUX_DATA(ON_NWE_MARK, PS0_14_FN2, PTB6_FN),
+       PINMUX_DATA(IRQ13_MARK, PS0_13_FN1, PTB5_FN),
+       PINMUX_DATA(ON_NWP_MARK, PS0_13_FN2, PTB5_FN),
+       PINMUX_DATA(IRQ12_MARK, PS0_12_FN1, PTB4_FN),
+       PINMUX_DATA(ON_NCE0_MARK, PS0_12_FN2, PTB4_FN),
+       PINMUX_DATA(IRQ11_MARK, PS0_11_FN1, PTB3_FN),
+       PINMUX_DATA(ON_R_B0_MARK, PS0_11_FN2, PTB3_FN),
+       PINMUX_DATA(IRQ10_MARK, PS0_10_FN1, PTB2_FN),
+       PINMUX_DATA(ON_ALE_MARK, PS0_10_FN2, PTB2_FN),
+       PINMUX_DATA(IRQ9_MARK, PS0_9_FN1, PTB1_FN),
+       PINMUX_DATA(ON_CLE_MARK, PS0_9_FN2, PTB1_FN),
+       PINMUX_DATA(IRQ8_MARK, PS0_8_FN1, PTB0_FN),
+       PINMUX_DATA(TCLK_MARK, PS0_8_FN2, PTB0_FN),
+
+       /* PTC FN */
+       PINMUX_DATA(IRQ7_MARK, PS0_7_FN1, PTC7_FN),
+       PINMUX_DATA(PWMU0_MARK, PS0_7_FN2, PTC7_FN),
+       PINMUX_DATA(IRQ6_MARK, PS0_6_FN1, PTC6_FN),
+       PINMUX_DATA(PWMU1_MARK, PS0_6_FN2, PTC6_FN),
+       PINMUX_DATA(IRQ5_MARK, PS0_5_FN1, PTC5_FN),
+       PINMUX_DATA(PWMU2_MARK, PS0_5_FN2, PTC5_FN),
+       PINMUX_DATA(IRQ4_MARK, PS0_4_FN1, PTC5_FN),
+       PINMUX_DATA(PWMU3_MARK, PS0_4_FN2, PTC4_FN),
+       PINMUX_DATA(IRQ3_MARK, PS0_3_FN1, PTC3_FN),
+       PINMUX_DATA(PWMU4_MARK, PS0_3_FN2, PTC3_FN),
+       PINMUX_DATA(IRQ2_MARK, PS0_2_FN1, PTC2_FN),
+       PINMUX_DATA(PWMU5_MARK, PS0_2_FN2, PTC2_FN),
+       PINMUX_DATA(IRQ1_MARK, PTC1_FN),
+       PINMUX_DATA(IRQ0_MARK, PTC0_FN),
+
+       /* PTD FN */
+       PINMUX_DATA(SP0_MOSI_MARK, PTD7_FN),
+       PINMUX_DATA(SP0_MISO_MARK, PTD6_FN),
+       PINMUX_DATA(SP0_SCK_MARK, PTD5_FN),
+       PINMUX_DATA(SP0_SCK_FB_MARK, PTD4_FN),
+       PINMUX_DATA(SP0_SS0_MARK, PTD3_FN),
+       PINMUX_DATA(SP0_SS1_MARK, PS1_10_FN1, PTD2_FN),
+       PINMUX_DATA(DREQ0_MARK, PS1_10_FN2, PTD2_FN),
+       PINMUX_DATA(SP0_SS2_MARK, PS1_9_FN1, PTD1_FN),
+       PINMUX_DATA(DACK0_MARK, PS1_9_FN2, PTD1_FN),
+       PINMUX_DATA(SP0_SS3_MARK, PS1_8_FN1, PTD0_FN),
+       PINMUX_DATA(TEND0_MARK, PS1_8_FN2, PTD0_FN),
+
+       /* PTE FN */
+       PINMUX_DATA(RMII0_CRS_DV_MARK, PTE7_FN),
+       PINMUX_DATA(RMII0_TXD1_MARK, PTE6_FN),
+       PINMUX_DATA(RMII0_TXD0_MARK, PTE5_FN),
+       PINMUX_DATA(RMII0_TXEN_MARK, PTE4_FN),
+       PINMUX_DATA(RMII0_REFCLK_MARK, PTE3_FN),
+       PINMUX_DATA(RMII0_RXD1_MARK, PTE2_FN),
+       PINMUX_DATA(RMII0_RXD0_MARK, PTE1_FN),
+       PINMUX_DATA(RMII0_RX_ER_MARK, PTE0_FN),
+
+       /* PTF FN */
+       PINMUX_DATA(RMII1_CRS_DV_MARK, PTF7_FN),
+       PINMUX_DATA(RMII1_TXD1_MARK, PTF6_FN),
+       PINMUX_DATA(RMII1_TXD0_MARK, PTF5_FN),
+       PINMUX_DATA(RMII1_TXEN_MARK, PTF4_FN),
+       PINMUX_DATA(RMII1_REFCLK_MARK, PTF3_FN),
+       PINMUX_DATA(RMII1_RXD1_MARK, PS1_2_FN1, PTF2_FN),
+       PINMUX_DATA(RAC_RI_MARK, PS1_2_FN2, PTF2_FN),
+       PINMUX_DATA(RMII1_RXD0_MARK, PTF1_FN),
+       PINMUX_DATA(RMII1_RX_ER_MARK, PTF0_FN),
+
+       /* PTG FN */
+       PINMUX_DATA(BOOTFMS_MARK, PTG7_FN),
+       PINMUX_DATA(BOOTWP_MARK, PTG6_FN),
+       PINMUX_DATA(A25_MARK, PS2_13_FN1, PTG5_FN),
+       PINMUX_DATA(MMCCLK_MARK, PS2_13_FN2, PTG5_FN),
+       PINMUX_DATA(A24_MARK, PS2_12_FN1, PTG4_FN),
+       PINMUX_DATA(MMCCMD_MARK, PS2_12_FN2, PTG4_FN),
+       PINMUX_DATA(SERIRQ_MARK, PTG3_FN),
+       PINMUX_DATA(WDTOVF_MARK, PTG2_FN),
+       PINMUX_DATA(LPCPD_MARK, PTG1_FN),
+       PINMUX_DATA(LDRQ_MARK, PTG0_FN),
+
+       /* PTH FN */
+       PINMUX_DATA(SP1_MOSI_MARK, PS2_7_FN1, PTH7_FN),
+       PINMUX_DATA(TEND1_MARK, PS2_7_FN2, PTH7_FN),
+       PINMUX_DATA(SP1_MISO_MARK, PS2_6_FN1, PTH6_FN),
+       PINMUX_DATA(DREQ1_MARK, PS2_6_FN2, PTH6_FN),
+       PINMUX_DATA(SP1_SCK_MARK, PS2_5_FN1, PTH5_FN),
+       PINMUX_DATA(DACK1_MARK, PS2_5_FN2, PTH5_FN),
+       PINMUX_DATA(SP1_SCK_FB_MARK, PS2_4_FN1, PTH4_FN),
+       PINMUX_DATA(ADTRG1_MARK, PS2_4_FN2, PTH4_FN),
+       PINMUX_DATA(SP1_SS0_MARK, PTH3_FN),
+       PINMUX_DATA(SP1_SS1_MARK, PS2_2_FN1, PTH2_FN),
+       PINMUX_DATA(ADTRG0_MARK, PS2_2_FN2, PTH2_FN),
+       PINMUX_DATA(WP_MARK, PTH1_FN),
+       PINMUX_DATA(FMS0_MARK, PTH0_FN),
+
+       /* PTI FN */
+       PINMUX_DATA(D15_MARK, PS3_15_FN1, PTI7_FN),
+       PINMUX_DATA(SD_WP_MARK, PS3_15_FN2, PTI7_FN),
+       PINMUX_DATA(D14_MARK, PS3_14_FN1, PTI6_FN),
+       PINMUX_DATA(SD_CD_MARK, PS3_14_FN2, PTI6_FN),
+       PINMUX_DATA(D13_MARK, PS3_13_FN1, PTI5_FN),
+       PINMUX_DATA(SD_CLK_MARK, PS3_13_FN2, PTI5_FN),
+       PINMUX_DATA(D12_MARK, PS3_12_FN1, PTI4_FN),
+       PINMUX_DATA(SD_CMD_MARK, PS3_12_FN2, PTI4_FN),
+       PINMUX_DATA(D11_MARK, PS3_11_FN1, PTI3_FN),
+       PINMUX_DATA(SD_D3_MARK, PS3_11_FN2, PTI3_FN),
+       PINMUX_DATA(D10_MARK, PS3_10_FN1, PTI2_FN),
+       PINMUX_DATA(SD_D2_MARK, PS3_10_FN2, PTI2_FN),
+       PINMUX_DATA(D9_MARK, PS3_9_FN1, PTI1_FN),
+       PINMUX_DATA(SD_D1_MARK, PS3_9_FN2, PTI1_FN),
+       PINMUX_DATA(D8_MARK, PS3_8_FN1, PTI0_FN),
+       PINMUX_DATA(SD_D0_MARK, PS3_8_FN2, PTI0_FN),
+
+       /* PTJ FN */
+       PINMUX_DATA(RTS3_MARK, PTJ6_FN),
+       PINMUX_DATA(CTS3_MARK, PTJ5_FN),
+       PINMUX_DATA(TXD3_MARK, PTJ4_FN),
+       PINMUX_DATA(RXD3_MARK, PTJ3_FN),
+       PINMUX_DATA(RTS4_MARK, PTJ2_FN),
+       PINMUX_DATA(RXD4_MARK, PTJ1_FN),
+       PINMUX_DATA(TXD4_MARK, PTJ0_FN),
+
+       /* PTK FN */
+       PINMUX_DATA(COM2_TXD_MARK, PS3_7_FN1, PTK7_FN),
+       PINMUX_DATA(SCK2_MARK, PS3_7_FN2, PTK7_FN),
+       PINMUX_DATA(COM2_RXD_MARK, PTK6_FN),
+       PINMUX_DATA(COM2_RTS_MARK, PTK5_FN),
+       PINMUX_DATA(COM2_CTS_MARK, PTK4_FN),
+       PINMUX_DATA(COM2_DTR_MARK, PTK3_FN),
+       PINMUX_DATA(COM2_DSR_MARK, PS3_2_FN1, PTK2_FN),
+       PINMUX_DATA(SCK4_MARK, PS3_2_FN2, PTK2_FN),
+       PINMUX_DATA(COM2_DCD_MARK, PS3_1_FN1, PTK1_FN),
+       PINMUX_DATA(SCK3_MARK, PS3_1_FN2, PTK1_FN),
+       PINMUX_DATA(CLKOUT_MARK, PTK0_FN),
+
+       /* PTL FN */
+       PINMUX_DATA(RAC_RXD_MARK, PS4_14_FN1, PTL6_FN),
+       PINMUX_DATA(RXD2_MARK, PS4_14_FN2, PTL6_FN),
+       PINMUX_DATA(RAC_RTS_MARK, PS4_13_FN1, PTL5_FN),
+       PINMUX_DATA(CS5_MARK, PS4_13_FN2, PTL5_FN),
+       PINMUX_DATA(RAC_CTS_MARK, PS4_12_FN1, PTL4_FN),
+       PINMUX_DATA(CS6_MARK, PS4_12_FN2, PTL4_FN),
+       PINMUX_DATA(RAC_DTR_MARK, PTL3_FN),
+       PINMUX_DATA(RAC_DSR_MARK, PS4_10_FN1, PTL2_FN),
+       PINMUX_DATA(AUDSYNC_MARK, PS4_10_FN2, PTL2_FN),
+       PINMUX_DATA(RAC_DCD_MARK, PS4_9_FN1, PTL1_FN),
+       PINMUX_DATA(AUDCK_MARK, PS4_9_FN2, PTL1_FN),
+       PINMUX_DATA(RAC_TXD_MARK, PS4_8_FN1, PTL0_FN),
+       PINMUX_DATA(TXD2_MARK, PS4_8_FN1, PTL0_FN),
+
+       /* PTM FN */
+       PINMUX_DATA(CS4_MARK, PTM7_FN),
+       PINMUX_DATA(RD_MARK, PTM6_FN),
+       PINMUX_DATA(WE0_MARK, PTM7_FN),
+       PINMUX_DATA(CS0_MARK, PTM4_FN),
+       PINMUX_DATA(SDA6_MARK, PTM3_FN),
+       PINMUX_DATA(SCL6_MARK, PTM2_FN),
+       PINMUX_DATA(SDA7_MARK, PTM1_FN),
+       PINMUX_DATA(SCL7_MARK, PTM0_FN),
+
+       /* PTN FN */
+       PINMUX_DATA(VBUS_EN_MARK, PTN6_FN),
+       PINMUX_DATA(VBUS_OC_MARK, PTN5_FN),
+       PINMUX_DATA(JMCTCK_MARK, PS4_4_FN1, PTN4_FN),
+       PINMUX_DATA(SGPIO1_CLK_MARK, PS4_4_FN2, PTN4_FN),
+       PINMUX_DATA(JMCTMS_MARK, PS4_3_FN1, PTN5_FN),
+       PINMUX_DATA(SGPIO1_LOAD_MARK, PS4_3_FN2, PTN5_FN),
+       PINMUX_DATA(JMCTDO_MARK, PS4_2_FN1, PTN2_FN),
+       PINMUX_DATA(SGPIO1_DO_MARK, PS4_2_FN2, PTN2_FN),
+       PINMUX_DATA(JMCTDI_MARK, PS4_1_FN1, PTN1_FN),
+       PINMUX_DATA(SGPIO1_DI_MARK, PS4_1_FN2, PTN1_FN),
+       PINMUX_DATA(JMCTRST_MARK, PS4_0_FN1, PTN0_FN),
+       PINMUX_DATA(SUB_CLKIN_MARK, PS4_0_FN2, PTN0_FN),
+
+       /* PTO FN */
+       PINMUX_DATA(SGPIO0_CLK_MARK, PTO7_FN),
+       PINMUX_DATA(SGPIO0_LOAD_MARK, PTO6_FN),
+       PINMUX_DATA(SGPIO0_DI_MARK, PTO5_FN),
+       PINMUX_DATA(SGPIO0_DO_MARK, PTO4_FN),
+       PINMUX_DATA(SGPIO2_CLK_MARK, PS5_11_FN1, PTO3_FN),
+       PINMUX_DATA(COM1_TXD_MARK, PS5_11_FN2, PTO3_FN),
+       PINMUX_DATA(SGPIO2_LOAD_MARK, PS5_10_FN1, PTO2_FN),
+       PINMUX_DATA(COM1_RXD_MARK, PS5_10_FN2, PTO2_FN),
+       PINMUX_DATA(SGPIO2_DI_MARK, PS5_9_FN1, PTO1_FN),
+       PINMUX_DATA(COM1_RTS_MARK, PS5_9_FN2, PTO1_FN),
+       PINMUX_DATA(SGPIO2_DO_MARK, PS5_8_FN1, PTO0_FN),
+       PINMUX_DATA(COM1_CTS_MARK, PS5_8_FN2, PTO0_FN),
+
+       /* PTP FN */
+
+       /* PTQ FN */
+       PINMUX_DATA(LAD3_MARK, PTQ6_FN),
+       PINMUX_DATA(LAD2_MARK, PTQ5_FN),
+       PINMUX_DATA(LAD1_MARK, PTQ4_FN),
+       PINMUX_DATA(LAD0_MARK, PTQ3_FN),
+       PINMUX_DATA(LFRAME_MARK, PTQ2_FN),
+       PINMUX_DATA(LRESET_MARK, PTQ1_FN),
+       PINMUX_DATA(LCLK_MARK, PTQ0_FN),
+
+       /* PTR FN */
+       PINMUX_DATA(SDA8_MARK, PTR7_FN),        /* DDC3? */
+       PINMUX_DATA(SCL8_MARK, PTR6_FN),        /* DDC2? */
+       PINMUX_DATA(SDA2_MARK, PTR5_FN),
+       PINMUX_DATA(SCL2_MARK, PTR4_FN),
+       PINMUX_DATA(SDA1_MARK, PTR3_FN),
+       PINMUX_DATA(SCL1_MARK, PTR2_FN),
+       PINMUX_DATA(SDA0_MARK, PTR1_FN),
+       PINMUX_DATA(SCL0_MARK, PTR0_FN),
+
+       /* PTS FN */
+       PINMUX_DATA(SDA9_MARK, PTS7_FN),        /* DDC1? */
+       PINMUX_DATA(SCL9_MARK, PTS6_FN),        /* DDC0? */
+       PINMUX_DATA(SDA5_MARK, PTS5_FN),
+       PINMUX_DATA(SCL5_MARK, PTS4_FN),
+       PINMUX_DATA(SDA4_MARK, PTS3_FN),
+       PINMUX_DATA(SCL4_MARK, PTS2_FN),
+       PINMUX_DATA(SDA3_MARK, PTS1_FN),
+       PINMUX_DATA(SCL3_MARK, PTS0_FN),
+
+       /* PTT FN */
+       PINMUX_DATA(PWMX7_MARK, PS5_7_FN1, PTT7_FN),
+       PINMUX_DATA(AUDATA3_MARK, PS5_7_FN2, PTT7_FN),
+       PINMUX_DATA(PWMX6_MARK, PS5_6_FN1, PTT6_FN),
+       PINMUX_DATA(AUDATA2_MARK, PS5_6_FN2, PTT6_FN),
+       PINMUX_DATA(PWMX5_MARK, PS5_5_FN1, PTT5_FN),
+       PINMUX_DATA(AUDATA1_MARK, PS5_5_FN2, PTT5_FN),
+       PINMUX_DATA(PWMX4_MARK, PS5_4_FN1, PTT4_FN),
+       PINMUX_DATA(AUDATA0_MARK, PS5_4_FN2, PTT4_FN),
+       PINMUX_DATA(PWMX3_MARK, PS5_3_FN1, PTT3_FN),
+       PINMUX_DATA(STATUS1_MARK, PS5_3_FN2, PTT3_FN),
+       PINMUX_DATA(PWMX2_MARK, PS5_2_FN1, PTT2_FN),
+       PINMUX_DATA(STATUS0_MARK, PS5_2_FN2, PTT2_FN),
+       PINMUX_DATA(PWMX1_MARK, PTT1_FN),
+       PINMUX_DATA(PWMX0_MARK, PTT0_FN),
+
+       /* PTU FN */
+       PINMUX_DATA(LGPIO7_MARK, PS6_15_FN1, PTU7_FN),
+       PINMUX_DATA(APMONCTL_O_MARK, PS6_15_FN2, PTU7_FN),
+       PINMUX_DATA(LGPIO6_MARK, PS6_14_FN1, PTU6_FN),
+       PINMUX_DATA(APMPWBTOUT_O_MARK, PS6_14_FN2, PTU6_FN),
+       PINMUX_DATA(LGPIO5_MARK, PS6_13_FN1, PTU5_FN),
+       PINMUX_DATA(APMSCI_O_MARK, PS6_13_FN2, PTU5_FN),
+       PINMUX_DATA(LGPIO4_MARK, PS6_12_FN1, PTU4_FN),
+       PINMUX_DATA(APMVDDON_MARK, PS6_12_FN2, PTU4_FN),
+       PINMUX_DATA(LGPIO3_MARK, PS6_11_FN1, PTU3_FN),
+       PINMUX_DATA(APMSLPBTN_MARK, PS6_11_FN2, PTU3_FN),
+       PINMUX_DATA(LGPIO2_MARK, PS6_10_FN1, PTU2_FN),
+       PINMUX_DATA(APMPWRBTN_MARK, PS6_10_FN2, PTU2_FN),
+       PINMUX_DATA(LGPIO1_MARK, PS6_9_FN1, PTU1_FN),
+       PINMUX_DATA(APMS5N_MARK, PS6_9_FN2, PTU1_FN),
+       PINMUX_DATA(LGPIO0_MARK, PS6_8_FN1, PTU0_FN),
+       PINMUX_DATA(APMS3N_MARK, PS6_8_FN2, PTU0_FN),
+
+       /* PTV FN */
+       PINMUX_DATA(A23_MARK, PS6_7_FN1, PTV7_FN),
+       PINMUX_DATA(COM2_RI_MARK, PS6_7_FN2, PTV7_FN),
+       PINMUX_DATA(A22_MARK, PS6_6_FN1, PTV6_FN),
+       PINMUX_DATA(R_SPI_MOSI_MARK, PS6_6_FN2, PTV6_FN),
+       PINMUX_DATA(A21_MARK, PS6_5_FN1, PTV5_FN),
+       PINMUX_DATA(R_SPI_MISO_MARK, PS6_5_FN2, PTV5_FN),
+       PINMUX_DATA(A20_MARK, PS6_4_FN1, PTV4_FN),
+       PINMUX_DATA(R_SPI_RSPCK_MARK, PS6_4_FN2, PTV4_FN),
+       PINMUX_DATA(A19_MARK, PS6_3_FN1, PTV3_FN),
+       PINMUX_DATA(R_SPI_SSL0_MARK, PS6_3_FN2, PTV3_FN),
+       PINMUX_DATA(A18_MARK, PS6_2_FN1, PTV2_FN),
+       PINMUX_DATA(R_SPI_SSL1_MARK, PS6_2_FN2, PTV2_FN),
+       PINMUX_DATA(A17_MARK, PS6_1_FN1, PTV1_FN),
+       PINMUX_DATA(EVENT7_MARK, PS6_1_FN2, PTV1_FN),
+       PINMUX_DATA(A16_MARK, PS6_0_FN1, PTV0_FN),
+       PINMUX_DATA(EVENT6_MARK, PS6_0_FN1, PTV0_FN),
+
+       /* PTW FN */
+       PINMUX_DATA(A15_MARK, PS7_15_FN1, PTW7_FN),
+       PINMUX_DATA(EVENT5_MARK, PS7_15_FN2, PTW7_FN),
+       PINMUX_DATA(A14_MARK, PS7_14_FN1, PTW6_FN),
+       PINMUX_DATA(EVENT4_MARK, PS7_14_FN2, PTW6_FN),
+       PINMUX_DATA(A13_MARK, PS7_13_FN1, PTW5_FN),
+       PINMUX_DATA(EVENT3_MARK, PS7_13_FN2, PTW5_FN),
+       PINMUX_DATA(A12_MARK, PS7_12_FN1, PTW4_FN),
+       PINMUX_DATA(EVENT2_MARK, PS7_12_FN2, PTW4_FN),
+       PINMUX_DATA(A11_MARK, PS7_11_FN1, PTW3_FN),
+       PINMUX_DATA(EVENT1_MARK, PS7_11_FN2, PTW3_FN),
+       PINMUX_DATA(A10_MARK, PS7_10_FN1, PTW2_FN),
+       PINMUX_DATA(EVENT0_MARK, PS7_10_FN2, PTW2_FN),
+       PINMUX_DATA(A9_MARK, PS7_9_FN1, PTW1_FN),
+       PINMUX_DATA(CTS4_MARK, PS7_9_FN2, PTW1_FN),
+       PINMUX_DATA(A8_MARK, PS7_8_FN1, PTW0_FN),
+       PINMUX_DATA(CTS2_MARK, PS7_8_FN2, PTW0_FN),
+
+       /* PTX FN */
+       PINMUX_DATA(A7_MARK, PS7_7_FN1, PTX7_FN),
+       PINMUX_DATA(RTS2_MARK, PS7_7_FN2, PTX7_FN),
+       PINMUX_DATA(A6_MARK, PS7_6_FN1, PTX6_FN),
+       PINMUX_DATA(SIM_D_MARK, PS7_6_FN2, PTX6_FN),
+       PINMUX_DATA(A5_MARK, PS7_5_FN1, PTX5_FN),
+       PINMUX_DATA(SIM_CLK_MARK, PS7_5_FN2, PTX5_FN),
+       PINMUX_DATA(A4_MARK, PS7_4_FN1, PTX4_FN),
+       PINMUX_DATA(SIM_RST_MARK, PS7_4_FN2, PTX4_FN),
+       PINMUX_DATA(A3_MARK, PTX3_FN),
+       PINMUX_DATA(A2_MARK, PTX2_FN),
+       PINMUX_DATA(A1_MARK, PTX1_FN),
+       PINMUX_DATA(A0_MARK, PTX0_FN),
+
+       /* PTY FN */
+       PINMUX_DATA(D7_MARK, PTY7_FN),
+       PINMUX_DATA(D6_MARK, PTY6_FN),
+       PINMUX_DATA(D5_MARK, PTY5_FN),
+       PINMUX_DATA(D4_MARK, PTY4_FN),
+       PINMUX_DATA(D3_MARK, PTY3_FN),
+       PINMUX_DATA(D2_MARK, PTY2_FN),
+       PINMUX_DATA(D1_MARK, PTY1_FN),
+       PINMUX_DATA(D0_MARK, PTY0_FN),
+
+       /* PTZ FN */
+       PINMUX_DATA(MMCDAT7_MARK, PS8_15_FN1, PTZ7_FN),
+       PINMUX_DATA(ON_DQ7_MARK, PS8_15_FN2, PTZ7_FN),
+       PINMUX_DATA(MMCDAT6_MARK, PS8_14_FN1, PTZ6_FN),
+       PINMUX_DATA(ON_DQ6_MARK, PS8_14_FN2, PTZ6_FN),
+       PINMUX_DATA(MMCDAT5_MARK, PS8_13_FN1, PTZ5_FN),
+       PINMUX_DATA(ON_DQ5_MARK, PS8_13_FN2, PTZ5_FN),
+       PINMUX_DATA(MMCDAT4_MARK, PS8_12_FN1, PTZ4_FN),
+       PINMUX_DATA(ON_DQ4_MARK, PS8_12_FN2, PTZ4_FN),
+       PINMUX_DATA(MMCDAT3_MARK, PS8_11_FN1, PTZ3_FN),
+       PINMUX_DATA(ON_DQ3_MARK, PS8_11_FN2, PTZ3_FN),
+       PINMUX_DATA(MMCDAT2_MARK, PS8_10_FN1, PTZ2_FN),
+       PINMUX_DATA(ON_DQ2_MARK, PS8_10_FN2, PTZ2_FN),
+       PINMUX_DATA(MMCDAT1_MARK, PS8_9_FN1, PTZ1_FN),
+       PINMUX_DATA(ON_DQ1_MARK, PS8_9_FN2, PTZ1_FN),
+       PINMUX_DATA(MMCDAT0_MARK, PS8_8_FN1, PTZ0_FN),
+       PINMUX_DATA(ON_DQ0_MARK, PS8_8_FN2, PTZ0_FN),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* PTA */
+       PINMUX_GPIO(GPIO_PTA7, PTA7_DATA),
+       PINMUX_GPIO(GPIO_PTA6, PTA6_DATA),
+       PINMUX_GPIO(GPIO_PTA5, PTA5_DATA),
+       PINMUX_GPIO(GPIO_PTA4, PTA4_DATA),
+       PINMUX_GPIO(GPIO_PTA3, PTA3_DATA),
+       PINMUX_GPIO(GPIO_PTA2, PTA2_DATA),
+       PINMUX_GPIO(GPIO_PTA1, PTA1_DATA),
+       PINMUX_GPIO(GPIO_PTA0, PTA0_DATA),
+
+       /* PTB */
+       PINMUX_GPIO(GPIO_PTB7, PTB7_DATA),
+       PINMUX_GPIO(GPIO_PTB6, PTB6_DATA),
+       PINMUX_GPIO(GPIO_PTB5, PTB5_DATA),
+       PINMUX_GPIO(GPIO_PTB4, PTB4_DATA),
+       PINMUX_GPIO(GPIO_PTB3, PTB3_DATA),
+       PINMUX_GPIO(GPIO_PTB2, PTB2_DATA),
+       PINMUX_GPIO(GPIO_PTB1, PTB1_DATA),
+       PINMUX_GPIO(GPIO_PTB0, PTB0_DATA),
+
+       /* PTC */
+       PINMUX_GPIO(GPIO_PTC7, PTC7_DATA),
+       PINMUX_GPIO(GPIO_PTC6, PTC6_DATA),
+       PINMUX_GPIO(GPIO_PTC5, PTC5_DATA),
+       PINMUX_GPIO(GPIO_PTC4, PTC4_DATA),
+       PINMUX_GPIO(GPIO_PTC3, PTC3_DATA),
+       PINMUX_GPIO(GPIO_PTC2, PTC2_DATA),
+       PINMUX_GPIO(GPIO_PTC1, PTC1_DATA),
+       PINMUX_GPIO(GPIO_PTC0, PTC0_DATA),
+
+       /* PTD */
+       PINMUX_GPIO(GPIO_PTD7, PTD7_DATA),
+       PINMUX_GPIO(GPIO_PTD6, PTD6_DATA),
+       PINMUX_GPIO(GPIO_PTD5, PTD5_DATA),
+       PINMUX_GPIO(GPIO_PTD4, PTD4_DATA),
+       PINMUX_GPIO(GPIO_PTD3, PTD3_DATA),
+       PINMUX_GPIO(GPIO_PTD2, PTD2_DATA),
+       PINMUX_GPIO(GPIO_PTD1, PTD1_DATA),
+       PINMUX_GPIO(GPIO_PTD0, PTD0_DATA),
+
+       /* PTE */
+       PINMUX_GPIO(GPIO_PTE7, PTE7_DATA),
+       PINMUX_GPIO(GPIO_PTE6, PTE6_DATA),
+       PINMUX_GPIO(GPIO_PTE5, PTE5_DATA),
+       PINMUX_GPIO(GPIO_PTE4, PTE4_DATA),
+       PINMUX_GPIO(GPIO_PTE3, PTE3_DATA),
+       PINMUX_GPIO(GPIO_PTE2, PTE2_DATA),
+       PINMUX_GPIO(GPIO_PTE1, PTE1_DATA),
+       PINMUX_GPIO(GPIO_PTE0, PTE0_DATA),
+
+       /* PTF */
+       PINMUX_GPIO(GPIO_PTF7, PTF7_DATA),
+       PINMUX_GPIO(GPIO_PTF6, PTF6_DATA),
+       PINMUX_GPIO(GPIO_PTF5, PTF5_DATA),
+       PINMUX_GPIO(GPIO_PTF4, PTF4_DATA),
+       PINMUX_GPIO(GPIO_PTF3, PTF3_DATA),
+       PINMUX_GPIO(GPIO_PTF2, PTF2_DATA),
+       PINMUX_GPIO(GPIO_PTF1, PTF1_DATA),
+       PINMUX_GPIO(GPIO_PTF0, PTF0_DATA),
+
+       /* PTG */
+       PINMUX_GPIO(GPIO_PTG7, PTG7_DATA),
+       PINMUX_GPIO(GPIO_PTG6, PTG6_DATA),
+       PINMUX_GPIO(GPIO_PTG5, PTG5_DATA),
+       PINMUX_GPIO(GPIO_PTG4, PTG4_DATA),
+       PINMUX_GPIO(GPIO_PTG3, PTG3_DATA),
+       PINMUX_GPIO(GPIO_PTG2, PTG2_DATA),
+       PINMUX_GPIO(GPIO_PTG1, PTG1_DATA),
+       PINMUX_GPIO(GPIO_PTG0, PTG0_DATA),
+
+       /* PTH */
+       PINMUX_GPIO(GPIO_PTH7, PTH7_DATA),
+       PINMUX_GPIO(GPIO_PTH6, PTH6_DATA),
+       PINMUX_GPIO(GPIO_PTH5, PTH5_DATA),
+       PINMUX_GPIO(GPIO_PTH4, PTH4_DATA),
+       PINMUX_GPIO(GPIO_PTH3, PTH3_DATA),
+       PINMUX_GPIO(GPIO_PTH2, PTH2_DATA),
+       PINMUX_GPIO(GPIO_PTH1, PTH1_DATA),
+       PINMUX_GPIO(GPIO_PTH0, PTH0_DATA),
+
+       /* PTI */
+       PINMUX_GPIO(GPIO_PTI7, PTI7_DATA),
+       PINMUX_GPIO(GPIO_PTI6, PTI6_DATA),
+       PINMUX_GPIO(GPIO_PTI5, PTI5_DATA),
+       PINMUX_GPIO(GPIO_PTI4, PTI4_DATA),
+       PINMUX_GPIO(GPIO_PTI3, PTI3_DATA),
+       PINMUX_GPIO(GPIO_PTI2, PTI2_DATA),
+       PINMUX_GPIO(GPIO_PTI1, PTI1_DATA),
+       PINMUX_GPIO(GPIO_PTI0, PTI0_DATA),
+
+       /* PTJ */
+       PINMUX_GPIO(GPIO_PTJ6, PTJ6_DATA),
+       PINMUX_GPIO(GPIO_PTJ5, PTJ5_DATA),
+       PINMUX_GPIO(GPIO_PTJ4, PTJ4_DATA),
+       PINMUX_GPIO(GPIO_PTJ3, PTJ3_DATA),
+       PINMUX_GPIO(GPIO_PTJ2, PTJ2_DATA),
+       PINMUX_GPIO(GPIO_PTJ1, PTJ1_DATA),
+       PINMUX_GPIO(GPIO_PTJ0, PTJ0_DATA),
+
+       /* PTK */
+       PINMUX_GPIO(GPIO_PTK7, PTK7_DATA),
+       PINMUX_GPIO(GPIO_PTK6, PTK6_DATA),
+       PINMUX_GPIO(GPIO_PTK5, PTK5_DATA),
+       PINMUX_GPIO(GPIO_PTK4, PTK4_DATA),
+       PINMUX_GPIO(GPIO_PTK3, PTK3_DATA),
+       PINMUX_GPIO(GPIO_PTK2, PTK2_DATA),
+       PINMUX_GPIO(GPIO_PTK1, PTK1_DATA),
+       PINMUX_GPIO(GPIO_PTK0, PTK0_DATA),
+
+       /* PTL */
+       PINMUX_GPIO(GPIO_PTL6, PTL6_DATA),
+       PINMUX_GPIO(GPIO_PTL5, PTL5_DATA),
+       PINMUX_GPIO(GPIO_PTL4, PTL4_DATA),
+       PINMUX_GPIO(GPIO_PTL3, PTL3_DATA),
+       PINMUX_GPIO(GPIO_PTL2, PTL2_DATA),
+       PINMUX_GPIO(GPIO_PTL1, PTL1_DATA),
+       PINMUX_GPIO(GPIO_PTL0, PTL0_DATA),
+
+       /* PTM */
+       PINMUX_GPIO(GPIO_PTM7, PTM7_DATA),
+       PINMUX_GPIO(GPIO_PTM6, PTM6_DATA),
+       PINMUX_GPIO(GPIO_PTM5, PTM5_DATA),
+       PINMUX_GPIO(GPIO_PTM4, PTM4_DATA),
+       PINMUX_GPIO(GPIO_PTM3, PTM3_DATA),
+       PINMUX_GPIO(GPIO_PTM2, PTM2_DATA),
+       PINMUX_GPIO(GPIO_PTM1, PTM1_DATA),
+       PINMUX_GPIO(GPIO_PTM0, PTM0_DATA),
+
+       /* PTN */
+       PINMUX_GPIO(GPIO_PTN6, PTN6_DATA),
+       PINMUX_GPIO(GPIO_PTN5, PTN5_DATA),
+       PINMUX_GPIO(GPIO_PTN4, PTN4_DATA),
+       PINMUX_GPIO(GPIO_PTN3, PTN3_DATA),
+       PINMUX_GPIO(GPIO_PTN2, PTN2_DATA),
+       PINMUX_GPIO(GPIO_PTN1, PTN1_DATA),
+       PINMUX_GPIO(GPIO_PTN0, PTN0_DATA),
+
+       /* PTO */
+       PINMUX_GPIO(GPIO_PTO7, PTO7_DATA),
+       PINMUX_GPIO(GPIO_PTO6, PTO6_DATA),
+       PINMUX_GPIO(GPIO_PTO5, PTO5_DATA),
+       PINMUX_GPIO(GPIO_PTO4, PTO4_DATA),
+       PINMUX_GPIO(GPIO_PTO3, PTO3_DATA),
+       PINMUX_GPIO(GPIO_PTO2, PTO2_DATA),
+       PINMUX_GPIO(GPIO_PTO1, PTO1_DATA),
+       PINMUX_GPIO(GPIO_PTO0, PTO0_DATA),
+
+       /* PTP */
+       PINMUX_GPIO(GPIO_PTP7, PTP7_DATA),
+       PINMUX_GPIO(GPIO_PTP6, PTP6_DATA),
+       PINMUX_GPIO(GPIO_PTP5, PTP5_DATA),
+       PINMUX_GPIO(GPIO_PTP4, PTP4_DATA),
+       PINMUX_GPIO(GPIO_PTP3, PTP3_DATA),
+       PINMUX_GPIO(GPIO_PTP2, PTP2_DATA),
+       PINMUX_GPIO(GPIO_PTP1, PTP1_DATA),
+       PINMUX_GPIO(GPIO_PTP0, PTP0_DATA),
+
+       /* PTQ */
+       PINMUX_GPIO(GPIO_PTQ6, PTQ6_DATA),
+       PINMUX_GPIO(GPIO_PTQ5, PTQ5_DATA),
+       PINMUX_GPIO(GPIO_PTQ4, PTQ4_DATA),
+       PINMUX_GPIO(GPIO_PTQ3, PTQ3_DATA),
+       PINMUX_GPIO(GPIO_PTQ2, PTQ2_DATA),
+       PINMUX_GPIO(GPIO_PTQ1, PTQ1_DATA),
+       PINMUX_GPIO(GPIO_PTQ0, PTQ0_DATA),
+
+       /* PTR */
+       PINMUX_GPIO(GPIO_PTR7, PTR7_DATA),
+       PINMUX_GPIO(GPIO_PTR6, PTR6_DATA),
+       PINMUX_GPIO(GPIO_PTR5, PTR5_DATA),
+       PINMUX_GPIO(GPIO_PTR4, PTR4_DATA),
+       PINMUX_GPIO(GPIO_PTR3, PTR3_DATA),
+       PINMUX_GPIO(GPIO_PTR2, PTR2_DATA),
+       PINMUX_GPIO(GPIO_PTR1, PTR1_DATA),
+       PINMUX_GPIO(GPIO_PTR0, PTR0_DATA),
+
+       /* PTS */
+       PINMUX_GPIO(GPIO_PTS7, PTS7_DATA),
+       PINMUX_GPIO(GPIO_PTS6, PTS6_DATA),
+       PINMUX_GPIO(GPIO_PTS5, PTS5_DATA),
+       PINMUX_GPIO(GPIO_PTS4, PTS4_DATA),
+       PINMUX_GPIO(GPIO_PTS3, PTS3_DATA),
+       PINMUX_GPIO(GPIO_PTS2, PTS2_DATA),
+       PINMUX_GPIO(GPIO_PTS1, PTS1_DATA),
+       PINMUX_GPIO(GPIO_PTS0, PTS0_DATA),
+
+       /* PTT */
+       PINMUX_GPIO(GPIO_PTT7, PTT7_DATA),
+       PINMUX_GPIO(GPIO_PTT6, PTT6_DATA),
+       PINMUX_GPIO(GPIO_PTT5, PTT5_DATA),
+       PINMUX_GPIO(GPIO_PTT4, PTT4_DATA),
+       PINMUX_GPIO(GPIO_PTT3, PTT3_DATA),
+       PINMUX_GPIO(GPIO_PTT2, PTT2_DATA),
+       PINMUX_GPIO(GPIO_PTT1, PTT1_DATA),
+       PINMUX_GPIO(GPIO_PTT0, PTT0_DATA),
+
+       /* PTU */
+       PINMUX_GPIO(GPIO_PTU7, PTU7_DATA),
+       PINMUX_GPIO(GPIO_PTU6, PTU6_DATA),
+       PINMUX_GPIO(GPIO_PTU5, PTU5_DATA),
+       PINMUX_GPIO(GPIO_PTU4, PTU4_DATA),
+       PINMUX_GPIO(GPIO_PTU3, PTU3_DATA),
+       PINMUX_GPIO(GPIO_PTU2, PTU2_DATA),
+       PINMUX_GPIO(GPIO_PTU1, PTU1_DATA),
+       PINMUX_GPIO(GPIO_PTU0, PTU0_DATA),
+
+       /* PTV */
+       PINMUX_GPIO(GPIO_PTV7, PTV7_DATA),
+       PINMUX_GPIO(GPIO_PTV6, PTV6_DATA),
+       PINMUX_GPIO(GPIO_PTV5, PTV5_DATA),
+       PINMUX_GPIO(GPIO_PTV4, PTV4_DATA),
+       PINMUX_GPIO(GPIO_PTV3, PTV3_DATA),
+       PINMUX_GPIO(GPIO_PTV2, PTV2_DATA),
+       PINMUX_GPIO(GPIO_PTV1, PTV1_DATA),
+       PINMUX_GPIO(GPIO_PTV0, PTV0_DATA),
+
+       /* PTW */
+       PINMUX_GPIO(GPIO_PTW7, PTW7_DATA),
+       PINMUX_GPIO(GPIO_PTW6, PTW6_DATA),
+       PINMUX_GPIO(GPIO_PTW5, PTW5_DATA),
+       PINMUX_GPIO(GPIO_PTW4, PTW4_DATA),
+       PINMUX_GPIO(GPIO_PTW3, PTW3_DATA),
+       PINMUX_GPIO(GPIO_PTW2, PTW2_DATA),
+       PINMUX_GPIO(GPIO_PTW1, PTW1_DATA),
+       PINMUX_GPIO(GPIO_PTW0, PTW0_DATA),
+
+       /* PTX */
+       PINMUX_GPIO(GPIO_PTX7, PTX7_DATA),
+       PINMUX_GPIO(GPIO_PTX6, PTX6_DATA),
+       PINMUX_GPIO(GPIO_PTX5, PTX5_DATA),
+       PINMUX_GPIO(GPIO_PTX4, PTX4_DATA),
+       PINMUX_GPIO(GPIO_PTX3, PTX3_DATA),
+       PINMUX_GPIO(GPIO_PTX2, PTX2_DATA),
+       PINMUX_GPIO(GPIO_PTX1, PTX1_DATA),
+       PINMUX_GPIO(GPIO_PTX0, PTX0_DATA),
+
+       /* PTY */
+       PINMUX_GPIO(GPIO_PTY7, PTY7_DATA),
+       PINMUX_GPIO(GPIO_PTY6, PTY6_DATA),
+       PINMUX_GPIO(GPIO_PTY5, PTY5_DATA),
+       PINMUX_GPIO(GPIO_PTY4, PTY4_DATA),
+       PINMUX_GPIO(GPIO_PTY3, PTY3_DATA),
+       PINMUX_GPIO(GPIO_PTY2, PTY2_DATA),
+       PINMUX_GPIO(GPIO_PTY1, PTY1_DATA),
+       PINMUX_GPIO(GPIO_PTY0, PTY0_DATA),
+
+       /* PTZ */
+       PINMUX_GPIO(GPIO_PTZ7, PTZ7_DATA),
+       PINMUX_GPIO(GPIO_PTZ6, PTZ6_DATA),
+       PINMUX_GPIO(GPIO_PTZ5, PTZ5_DATA),
+       PINMUX_GPIO(GPIO_PTZ4, PTZ4_DATA),
+       PINMUX_GPIO(GPIO_PTZ3, PTZ3_DATA),
+       PINMUX_GPIO(GPIO_PTZ2, PTZ2_DATA),
+       PINMUX_GPIO(GPIO_PTZ1, PTZ1_DATA),
+       PINMUX_GPIO(GPIO_PTZ0, PTZ0_DATA),
+
+       /* PTA (mobule: LBSC, RGMII) */
+       PINMUX_GPIO(GPIO_FN_BS, BS_MARK),
+       PINMUX_GPIO(GPIO_FN_RDWR, RDWR_MARK),
+       PINMUX_GPIO(GPIO_FN_WE1, WE1_MARK),
+       PINMUX_GPIO(GPIO_FN_RDY, RDY_MARK),
+       PINMUX_GPIO(GPIO_FN_ET0_MDC, ET0_MDC_MARK),
+       PINMUX_GPIO(GPIO_FN_ET0_MDIO, ET0_MDIO_MARK),
+       PINMUX_GPIO(GPIO_FN_ET1_MDC, ET1_MDC_MARK),
+       PINMUX_GPIO(GPIO_FN_ET1_MDIO, ET1_MDIO_MARK),
+
+       /* PTB (mobule: INTC, ONFI, TMU) */
+       PINMUX_GPIO(GPIO_FN_IRQ15, IRQ15_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ14, IRQ14_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ13, IRQ13_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ12, IRQ12_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ11, IRQ11_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ10, IRQ10_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ9, IRQ9_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ8, IRQ8_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_NRE, ON_NRE_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_NWE, ON_NWE_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_NWP, ON_NWP_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_NCE0, ON_NCE0_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_R_B0, ON_R_B0_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_ALE, ON_ALE_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_CLE, ON_CLE_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLK, TCLK_MARK),
+
+       /* PTC (mobule: IRQ, PWMU) */
+       PINMUX_GPIO(GPIO_FN_IRQ7, IRQ7_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ6, IRQ6_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ5, IRQ5_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ4, IRQ4_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3, IRQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2, IRQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1, IRQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0, IRQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMU0, PWMU0_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMU1, PWMU1_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMU2, PWMU2_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMU3, PWMU3_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMU4, PWMU4_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMU5, PWMU5_MARK),
+
+       /* PTD (mobule: SPI0, DMAC) */
+       PINMUX_GPIO(GPIO_FN_SP0_MOSI, SP0_MOSI_MARK),
+       PINMUX_GPIO(GPIO_FN_SP0_MISO, SP0_MISO_MARK),
+       PINMUX_GPIO(GPIO_FN_SP0_SCK, SP0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SP0_SCK_FB, SP0_SCK_FB_MARK),
+       PINMUX_GPIO(GPIO_FN_SP0_SS0, SP0_SS0_MARK),
+       PINMUX_GPIO(GPIO_FN_SP0_SS1, SP0_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_SP0_SS2, SP0_SS2_MARK),
+       PINMUX_GPIO(GPIO_FN_SP0_SS3, SP0_SS3_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0, DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND0, TEND0_MARK),
+
+       /* PTE (mobule: RMII) */
+       PINMUX_GPIO(GPIO_FN_RMII0_CRS_DV, RMII0_CRS_DV_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII0_TXD1, RMII0_TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII0_TXD0, RMII0_TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII0_TXEN, RMII0_TXEN_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII0_REFCLK, RMII0_REFCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII0_RXD1, RMII0_RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII0_RXD0, RMII0_RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII0_RX_ER, RMII0_RX_ER_MARK),
+
+       /* PTF (mobule: RMII, SerMux) */
+       PINMUX_GPIO(GPIO_FN_RMII1_CRS_DV, RMII1_CRS_DV_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII1_TXD1, RMII1_TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII1_TXD0, RMII1_TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII1_TXEN, RMII1_TXEN_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII1_REFCLK, RMII1_REFCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII1_RXD1, RMII1_RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII1_RXD0, RMII1_RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RMII1_RX_ER, RMII1_RX_ER_MARK),
+       PINMUX_GPIO(GPIO_FN_RAC_RI, RAC_RI_MARK),
+
+       /* PTG (mobule: system, LBSC, LPC, WDT, LPC, eMMC) */
+       PINMUX_GPIO(GPIO_FN_BOOTFMS, BOOTFMS_MARK),
+       PINMUX_GPIO(GPIO_FN_BOOTWP, BOOTWP_MARK),
+       PINMUX_GPIO(GPIO_FN_A25, A25_MARK),
+       PINMUX_GPIO(GPIO_FN_A24, A24_MARK),
+       PINMUX_GPIO(GPIO_FN_SERIRQ, SERIRQ_MARK),
+       PINMUX_GPIO(GPIO_FN_WDTOVF, WDTOVF_MARK),
+       PINMUX_GPIO(GPIO_FN_LPCPD, LPCPD_MARK),
+       PINMUX_GPIO(GPIO_FN_LDRQ, LDRQ_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCCLK, MMCCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCCMD, MMCCMD_MARK),
+
+       /* PTH (mobule: SPI1, LPC, DMAC, ADC) */
+       PINMUX_GPIO(GPIO_FN_SP1_MOSI, SP1_MOSI_MARK),
+       PINMUX_GPIO(GPIO_FN_SP1_MISO, SP1_MISO_MARK),
+       PINMUX_GPIO(GPIO_FN_SP1_SCK, SP1_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SP1_SCK_FB, SP1_SCK_FB_MARK),
+       PINMUX_GPIO(GPIO_FN_SP1_SS0, SP1_SS0_MARK),
+       PINMUX_GPIO(GPIO_FN_SP1_SS1, SP1_SS1_MARK),
+       PINMUX_GPIO(GPIO_FN_WP, WP_MARK),
+       PINMUX_GPIO(GPIO_FN_FMS0, FMS0_MARK),
+       PINMUX_GPIO(GPIO_FN_TEND1, TEND1_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK1, DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_ADTRG1, ADTRG1_MARK),
+       PINMUX_GPIO(GPIO_FN_ADTRG0, ADTRG0_MARK),
+
+       /* PTI (mobule: LBSC, SDHI) */
+       PINMUX_GPIO(GPIO_FN_D15, D15_MARK),
+       PINMUX_GPIO(GPIO_FN_D14, D14_MARK),
+       PINMUX_GPIO(GPIO_FN_D13, D13_MARK),
+       PINMUX_GPIO(GPIO_FN_D12, D12_MARK),
+       PINMUX_GPIO(GPIO_FN_D11, D11_MARK),
+       PINMUX_GPIO(GPIO_FN_D10, D10_MARK),
+       PINMUX_GPIO(GPIO_FN_D9, D9_MARK),
+       PINMUX_GPIO(GPIO_FN_D8, D8_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_WP, SD_WP_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_CD, SD_CD_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_CLK, SD_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_CMD, SD_CMD_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_D3, SD_D3_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_D2, SD_D2_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_D1, SD_D1_MARK),
+       PINMUX_GPIO(GPIO_FN_SD_D0, SD_D0_MARK),
+
+       /* PTJ (mobule: SCIF234, SERMUX) */
+       PINMUX_GPIO(GPIO_FN_RTS3, RTS3_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS3, CTS3_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD3, TXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD3, RXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS4, RTS4_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD4, RXD4_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD4, TXD4_MARK),
+
+       /* PTK (mobule: SERMUX, LBSC, SCIF) */
+       PINMUX_GPIO(GPIO_FN_COM2_TXD, COM2_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_COM2_RXD, COM2_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_COM2_RTS, COM2_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_COM2_CTS, COM2_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_COM2_DTR, COM2_DTR_MARK),
+       PINMUX_GPIO(GPIO_FN_COM2_DSR, COM2_DSR_MARK),
+       PINMUX_GPIO(GPIO_FN_COM2_DCD, COM2_DCD_MARK),
+       PINMUX_GPIO(GPIO_FN_CLKOUT, CLKOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK2, SCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK4, SCK4_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK3, SCK3_MARK),
+
+       /* PTL (mobule: SERMUX, SCIF, LBSC, AUD) */
+       PINMUX_GPIO(GPIO_FN_RAC_RXD, RAC_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_RAC_RTS, RAC_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_RAC_CTS, RAC_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_RAC_DTR, RAC_DTR_MARK),
+       PINMUX_GPIO(GPIO_FN_RAC_DSR, RAC_DSR_MARK),
+       PINMUX_GPIO(GPIO_FN_RAC_DCD, RAC_DCD_MARK),
+       PINMUX_GPIO(GPIO_FN_RAC_TXD, RAC_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD2, RXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5, CS5_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6, CS6_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDSYNC, AUDSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDCK, AUDCK_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD2, TXD2_MARK),
+
+       /* PTM (mobule: LBSC, IIC) */
+       PINMUX_GPIO(GPIO_FN_CS4, CS4_MARK),
+       PINMUX_GPIO(GPIO_FN_RD, RD_MARK),
+       PINMUX_GPIO(GPIO_FN_WE0, WE0_MARK),
+       PINMUX_GPIO(GPIO_FN_CS0, CS0_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA6, SDA6_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL6, SCL6_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA7, SDA7_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL7, SCL7_MARK),
+
+       /* PTN (mobule: USB, JMC, SGPIO, WDT) */
+       PINMUX_GPIO(GPIO_FN_VBUS_EN, VBUS_EN_MARK),
+       PINMUX_GPIO(GPIO_FN_VBUS_OC, VBUS_OC_MARK),
+       PINMUX_GPIO(GPIO_FN_JMCTCK, JMCTCK_MARK),
+       PINMUX_GPIO(GPIO_FN_JMCTMS, JMCTMS_MARK),
+       PINMUX_GPIO(GPIO_FN_JMCTDO, JMCTDO_MARK),
+       PINMUX_GPIO(GPIO_FN_JMCTDI, JMCTDI_MARK),
+       PINMUX_GPIO(GPIO_FN_JMCTRST, JMCTRST_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO1_CLK, SGPIO1_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO1_LOAD, SGPIO1_LOAD_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO1_DI, SGPIO1_DI_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO1_DO, SGPIO1_DO_MARK),
+       PINMUX_GPIO(GPIO_FN_SUB_CLKIN, SUB_CLKIN_MARK),
+
+       /* PTO (mobule: SGPIO, SerMux) */
+       PINMUX_GPIO(GPIO_FN_SGPIO0_CLK, SGPIO0_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO0_LOAD, SGPIO0_LOAD_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO0_DI, SGPIO0_DI_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO0_DO, SGPIO0_DO_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO2_CLK, SGPIO2_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO2_LOAD, SGPIO2_LOAD_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO2_DI, SGPIO2_DI_MARK),
+       PINMUX_GPIO(GPIO_FN_SGPIO2_DO, SGPIO2_DO_MARK),
+       PINMUX_GPIO(GPIO_FN_COM1_TXD, COM1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_COM1_RXD, COM1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_COM1_RTS, COM1_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_COM1_CTS, COM1_CTS_MARK),
+
+       /* PTP (mobule: EVC, ADC) */
+
+       /* PTQ (mobule: LPC) */
+       PINMUX_GPIO(GPIO_FN_LAD3, LAD3_MARK),
+       PINMUX_GPIO(GPIO_FN_LAD2, LAD2_MARK),
+       PINMUX_GPIO(GPIO_FN_LAD1, LAD1_MARK),
+       PINMUX_GPIO(GPIO_FN_LAD0, LAD0_MARK),
+       PINMUX_GPIO(GPIO_FN_LFRAME, LFRAME_MARK),
+       PINMUX_GPIO(GPIO_FN_LRESET, LRESET_MARK),
+       PINMUX_GPIO(GPIO_FN_LCLK, LCLK_MARK),
+
+       /* PTR (mobule: GRA, IIC) */
+       PINMUX_GPIO(GPIO_FN_DDC3, DDC3_MARK),
+       PINMUX_GPIO(GPIO_FN_DDC2, DDC2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA8, SDA8_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL8, SCL8_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA2, SDA2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL2, SCL2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA1, SDA1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL1, SCL1_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA0, SDA0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL0, SCL0_MARK),
+
+       /* PTS (mobule: GRA, IIC) */
+       PINMUX_GPIO(GPIO_FN_DDC1, DDC1_MARK),
+       PINMUX_GPIO(GPIO_FN_DDC0, DDC0_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA9, SDA9_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL9, SCL9_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA5, SDA5_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL5, SCL5_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA4, SDA4_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL4, SCL4_MARK),
+       PINMUX_GPIO(GPIO_FN_SDA3, SDA3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCL3, SCL3_MARK),
+
+       /* PTT (mobule: PWMX, AUD) */
+       PINMUX_GPIO(GPIO_FN_PWMX7, PWMX7_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMX6, PWMX6_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMX5, PWMX5_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMX4, PWMX4_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMX3, PWMX3_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMX2, PWMX2_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMX1, PWMX1_MARK),
+       PINMUX_GPIO(GPIO_FN_PWMX0, PWMX0_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA3, AUDATA3_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA2, AUDATA2_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA1, AUDATA1_MARK),
+       PINMUX_GPIO(GPIO_FN_AUDATA0, AUDATA0_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS1, STATUS1_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
+
+       /* PTU (mobule: LPC, APM) */
+       PINMUX_GPIO(GPIO_FN_LGPIO7, LGPIO7_MARK),
+       PINMUX_GPIO(GPIO_FN_LGPIO6, LGPIO6_MARK),
+       PINMUX_GPIO(GPIO_FN_LGPIO5, LGPIO5_MARK),
+       PINMUX_GPIO(GPIO_FN_LGPIO4, LGPIO4_MARK),
+       PINMUX_GPIO(GPIO_FN_LGPIO3, LGPIO3_MARK),
+       PINMUX_GPIO(GPIO_FN_LGPIO2, LGPIO2_MARK),
+       PINMUX_GPIO(GPIO_FN_LGPIO1, LGPIO1_MARK),
+       PINMUX_GPIO(GPIO_FN_LGPIO0, LGPIO0_MARK),
+       PINMUX_GPIO(GPIO_FN_APMONCTL_O, APMONCTL_O_MARK),
+       PINMUX_GPIO(GPIO_FN_APMPWBTOUT_O, APMPWBTOUT_O_MARK),
+       PINMUX_GPIO(GPIO_FN_APMSCI_O, APMSCI_O_MARK),
+       PINMUX_GPIO(GPIO_FN_APMVDDON, APMVDDON_MARK),
+       PINMUX_GPIO(GPIO_FN_APMSLPBTN, APMSLPBTN_MARK),
+       PINMUX_GPIO(GPIO_FN_APMPWRBTN, APMPWRBTN_MARK),
+       PINMUX_GPIO(GPIO_FN_APMS5N, APMS5N_MARK),
+       PINMUX_GPIO(GPIO_FN_APMS3N, APMS3N_MARK),
+
+       /* PTV (mobule: LBSC, SerMux, R-SPI, EVC, GRA) */
+       PINMUX_GPIO(GPIO_FN_A23, A23_MARK),
+       PINMUX_GPIO(GPIO_FN_A22, A22_MARK),
+       PINMUX_GPIO(GPIO_FN_A21, A21_MARK),
+       PINMUX_GPIO(GPIO_FN_A20, A20_MARK),
+       PINMUX_GPIO(GPIO_FN_A19, A19_MARK),
+       PINMUX_GPIO(GPIO_FN_A18, A18_MARK),
+       PINMUX_GPIO(GPIO_FN_A17, A17_MARK),
+       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
+       PINMUX_GPIO(GPIO_FN_COM2_RI, COM2_RI_MARK),
+       PINMUX_GPIO(GPIO_FN_R_SPI_MOSI, R_SPI_MOSI_MARK),
+       PINMUX_GPIO(GPIO_FN_R_SPI_MISO, R_SPI_MISO_MARK),
+       PINMUX_GPIO(GPIO_FN_R_SPI_RSPCK, R_SPI_RSPCK_MARK),
+       PINMUX_GPIO(GPIO_FN_R_SPI_SSL0, R_SPI_SSL0_MARK),
+       PINMUX_GPIO(GPIO_FN_R_SPI_SSL1, R_SPI_SSL1_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT7, EVENT7_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT6, EVENT6_MARK),
+       PINMUX_GPIO(GPIO_FN_VBIOS_DI, VBIOS_DI_MARK),
+       PINMUX_GPIO(GPIO_FN_VBIOS_DO, VBIOS_DO_MARK),
+       PINMUX_GPIO(GPIO_FN_VBIOS_CLK, VBIOS_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_VBIOS_CS, VBIOS_CS_MARK),
+
+       /* PTW (mobule: LBSC, EVC, SCIF) */
+       PINMUX_GPIO(GPIO_FN_A16, A16_MARK),
+       PINMUX_GPIO(GPIO_FN_A15, A15_MARK),
+       PINMUX_GPIO(GPIO_FN_A14, A14_MARK),
+       PINMUX_GPIO(GPIO_FN_A13, A13_MARK),
+       PINMUX_GPIO(GPIO_FN_A12, A12_MARK),
+       PINMUX_GPIO(GPIO_FN_A11, A11_MARK),
+       PINMUX_GPIO(GPIO_FN_A10, A10_MARK),
+       PINMUX_GPIO(GPIO_FN_A9, A9_MARK),
+       PINMUX_GPIO(GPIO_FN_A8, A8_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT5, EVENT5_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT4, EVENT4_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT3, EVENT3_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT2, EVENT2_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT1, EVENT1_MARK),
+       PINMUX_GPIO(GPIO_FN_EVENT0, EVENT0_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS4, CTS4_MARK),
+       PINMUX_GPIO(GPIO_FN_CTS2, CTS2_MARK),
+
+       /* PTX (mobule: LBSC) */
+       PINMUX_GPIO(GPIO_FN_A7, A7_MARK),
+       PINMUX_GPIO(GPIO_FN_A6, A6_MARK),
+       PINMUX_GPIO(GPIO_FN_A5, A5_MARK),
+       PINMUX_GPIO(GPIO_FN_A4, A4_MARK),
+       PINMUX_GPIO(GPIO_FN_A3, A3_MARK),
+       PINMUX_GPIO(GPIO_FN_A2, A2_MARK),
+       PINMUX_GPIO(GPIO_FN_A1, A1_MARK),
+       PINMUX_GPIO(GPIO_FN_A0, A0_MARK),
+       PINMUX_GPIO(GPIO_FN_RTS2, RTS2_MARK),
+       PINMUX_GPIO(GPIO_FN_SIM_D, SIM_D_MARK),
+       PINMUX_GPIO(GPIO_FN_SIM_CLK, SIM_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIM_RST, SIM_RST_MARK),
+
+       /* PTY (mobule: LBSC) */
+       PINMUX_GPIO(GPIO_FN_D7, D7_MARK),
+       PINMUX_GPIO(GPIO_FN_D6, D6_MARK),
+       PINMUX_GPIO(GPIO_FN_D5, D5_MARK),
+       PINMUX_GPIO(GPIO_FN_D4, D4_MARK),
+       PINMUX_GPIO(GPIO_FN_D3, D3_MARK),
+       PINMUX_GPIO(GPIO_FN_D2, D2_MARK),
+       PINMUX_GPIO(GPIO_FN_D1, D1_MARK),
+       PINMUX_GPIO(GPIO_FN_D0, D0_MARK),
+
+       /* PTZ (mobule: eMMC, ONFI) */
+       PINMUX_GPIO(GPIO_FN_MMCDAT7, MMCDAT7_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT6, MMCDAT6_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT5, MMCDAT5_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT4, MMCDAT4_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT3, MMCDAT3_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT2, MMCDAT2_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT1, MMCDAT1_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT0, MMCDAT0_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ7, ON_DQ7_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ6, ON_DQ6_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ5, ON_DQ5_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ4, ON_DQ4_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ3, ON_DQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ2, ON_DQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ1, ON_DQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_ON_DQ0, ON_DQ0_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PACR", 0xffec0000, 16, 2) {
+               PTA7_FN, PTA7_OUT, PTA7_IN, PTA7_IN_PU,
+               PTA6_FN, PTA6_OUT, PTA6_IN, PTA6_IN_PU,
+               PTA5_FN, PTA5_OUT, PTA5_IN, PTA5_IN_PU,
+               PTA4_FN, PTA4_OUT, PTA4_IN, PTA4_IN_PU,
+               PTA3_FN, PTA3_OUT, PTA3_IN, PTA3_IN_PU,
+               PTA2_FN, PTA2_OUT, PTA2_IN, PTA2_IN_PU,
+               PTA1_FN, PTA1_OUT, PTA1_IN, PTA1_IN_PU,
+               PTA0_FN, PTA0_OUT, PTA0_IN, PTA0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PBCR", 0xffec0002, 16, 2) {
+               PTB7_FN, PTB7_OUT, PTB7_IN, 0,
+               PTB6_FN, PTB6_OUT, PTB6_IN, 0,
+               PTB5_FN, PTB5_OUT, PTB5_IN, 0,
+               PTB4_FN, PTB4_OUT, PTB4_IN, 0,
+               PTB3_FN, PTB3_OUT, PTB3_IN, 0,
+               PTB2_FN, PTB2_OUT, PTB2_IN, 0,
+               PTB1_FN, PTB1_OUT, PTB1_IN, 0,
+               PTB0_FN, PTB0_OUT, PTB0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PCCR", 0xffec0004, 16, 2) {
+               PTC7_FN, PTC7_OUT, PTC7_IN, 0,
+               PTC6_FN, PTC6_OUT, PTC6_IN, 0,
+               PTC5_FN, PTC5_OUT, PTC5_IN, 0,
+               PTC4_FN, PTC4_OUT, PTC4_IN, 0,
+               PTC3_FN, PTC3_OUT, PTC3_IN, 0,
+               PTC2_FN, PTC2_OUT, PTC2_IN, 0,
+               PTC1_FN, PTC1_OUT, PTC1_IN, 0,
+               PTC0_FN, PTC0_OUT, PTC0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PDCR", 0xffec0006, 16, 2) {
+               PTD7_FN, PTD7_OUT, PTD7_IN, PTD7_IN_PU,
+               PTD6_FN, PTD6_OUT, PTD6_IN, PTD6_IN_PU,
+               PTD5_FN, PTD5_OUT, PTD5_IN, PTD5_IN_PU,
+               PTD4_FN, PTD4_OUT, PTD4_IN, PTD4_IN_PU,
+               PTD3_FN, PTD3_OUT, PTD3_IN, PTD3_IN_PU,
+               PTD2_FN, PTD2_OUT, PTD2_IN, PTD2_IN_PU,
+               PTD1_FN, PTD1_OUT, PTD1_IN, PTD1_IN_PU,
+               PTD0_FN, PTD0_OUT, PTD0_IN, PTD0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PECR", 0xffec0008, 16, 2) {
+               PTE7_FN, PTE7_OUT, PTE7_IN, PTE7_IN_PU,
+               PTE6_FN, PTE6_OUT, PTE6_IN, PTE6_IN_PU,
+               PTE5_FN, PTE5_OUT, PTE5_IN, PTE5_IN_PU,
+               PTE4_FN, PTE4_OUT, PTE4_IN, PTE4_IN_PU,
+               PTE3_FN, PTE3_OUT, PTE3_IN, PTE3_IN_PU,
+               PTE2_FN, PTE2_OUT, PTE2_IN, PTE2_IN_PU,
+               PTE1_FN, PTE1_OUT, PTE1_IN, PTE1_IN_PU,
+               PTE0_FN, PTE0_OUT, PTE0_IN, PTE0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PFCR", 0xffec000a, 16, 2) {
+               PTF7_FN, PTF7_OUT, PTF7_IN, PTF7_IN_PU,
+               PTF6_FN, PTF6_OUT, PTF6_IN, PTF6_IN_PU,
+               PTF5_FN, PTF5_OUT, PTF5_IN, PTF5_IN_PU,
+               PTF4_FN, PTF4_OUT, PTF4_IN, PTF4_IN_PU,
+               PTF3_FN, PTF3_OUT, PTF3_IN, PTF3_IN_PU,
+               PTF2_FN, PTF2_OUT, PTF2_IN, PTF2_IN_PU,
+               PTF1_FN, PTF1_OUT, PTF1_IN, PTF1_IN_PU,
+               PTF0_FN, PTF0_OUT, PTF0_IN, PTF0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PGCR", 0xffec000c, 16, 2) {
+               PTG7_FN, PTG7_OUT, PTG7_IN, PTG7_IN_PU ,
+               PTG6_FN, PTG6_OUT, PTG6_IN, PTG6_IN_PU ,
+               PTG5_FN, PTG5_OUT, PTG5_IN, 0,
+               PTG4_FN, PTG4_OUT, PTG4_IN, PTG4_IN_PU ,
+               PTG3_FN, PTG3_OUT, PTG3_IN, 0,
+               PTG2_FN, PTG2_OUT, PTG2_IN, 0,
+               PTG1_FN, PTG1_OUT, PTG1_IN, 0,
+               PTG0_FN, PTG0_OUT, PTG0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PHCR", 0xffec000e, 16, 2) {
+               PTH7_FN, PTH7_OUT, PTH7_IN, PTH7_IN_PU,
+               PTH6_FN, PTH6_OUT, PTH6_IN, PTH6_IN_PU,
+               PTH5_FN, PTH5_OUT, PTH5_IN, PTH5_IN_PU,
+               PTH4_FN, PTH4_OUT, PTH4_IN, PTH4_IN_PU,
+               PTH3_FN, PTH3_OUT, PTH3_IN, PTH3_IN_PU,
+               PTH2_FN, PTH2_OUT, PTH2_IN, PTH2_IN_PU,
+               PTH1_FN, PTH1_OUT, PTH1_IN, PTH1_IN_PU,
+               PTH0_FN, PTH0_OUT, PTH0_IN, PTH0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PICR", 0xffec0010, 16, 2) {
+               PTI7_FN, PTI7_OUT, PTI7_IN, PTI7_IN_PU,
+               PTI6_FN, PTI6_OUT, PTI6_IN, PTI6_IN_PU,
+               PTI5_FN, PTI5_OUT, PTI5_IN, 0,
+               PTI4_FN, PTI4_OUT, PTI4_IN, PTI4_IN_PU,
+               PTI3_FN, PTI3_OUT, PTI3_IN, PTI3_IN_PU,
+               PTI2_FN, PTI2_OUT, PTI2_IN, PTI2_IN_PU,
+               PTI1_FN, PTI1_OUT, PTI1_IN, PTI1_IN_PU,
+               PTI0_FN, PTI0_OUT, PTI0_IN, PTI0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PJCR", 0xffec0012, 16, 2) {
+               0, 0, 0, 0,     /* reserved: always set 1 */
+               PTJ6_FN, PTJ6_OUT, PTJ6_IN, PTJ6_IN_PU,
+               PTJ5_FN, PTJ5_OUT, PTJ5_IN, PTJ5_IN_PU,
+               PTJ4_FN, PTJ4_OUT, PTJ4_IN, PTJ4_IN_PU,
+               PTJ3_FN, PTJ3_OUT, PTJ3_IN, PTJ3_IN_PU,
+               PTJ2_FN, PTJ2_OUT, PTJ2_IN, PTJ2_IN_PU,
+               PTJ1_FN, PTJ1_OUT, PTJ1_IN, PTJ1_IN_PU,
+               PTJ0_FN, PTJ0_OUT, PTJ0_IN, PTJ0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PKCR", 0xffec0014, 16, 2) {
+               PTK7_FN, PTK7_OUT, PTK7_IN, PTK7_IN_PU,
+               PTK6_FN, PTK6_OUT, PTK6_IN, PTK6_IN_PU,
+               PTK5_FN, PTK5_OUT, PTK5_IN, PTK5_IN_PU,
+               PTK4_FN, PTK4_OUT, PTK4_IN, PTK4_IN_PU,
+               PTK3_FN, PTK3_OUT, PTK3_IN, PTK3_IN_PU,
+               PTK2_FN, PTK2_OUT, PTK2_IN, PTK2_IN_PU,
+               PTK1_FN, PTK1_OUT, PTK1_IN, PTK1_IN_PU,
+               PTK0_FN, PTK0_OUT, PTK0_IN, PTK0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PLCR", 0xffec0016, 16, 2) {
+               0, 0, 0, 0,     /* reserved: always set 1 */
+               PTL6_FN, PTL6_OUT, PTL6_IN, PTL6_IN_PU,
+               PTL5_FN, PTL5_OUT, PTL5_IN, PTL5_IN_PU,
+               PTL4_FN, PTL4_OUT, PTL4_IN, PTL4_IN_PU,
+               PTL3_FN, PTL3_OUT, PTL3_IN, PTL3_IN_PU,
+               PTL2_FN, PTL2_OUT, PTL2_IN, PTL2_IN_PU,
+               PTL1_FN, PTL1_OUT, PTL1_IN, PTL1_IN_PU,
+               PTL0_FN, PTL0_OUT, PTL0_IN, PTL0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PMCR", 0xffec0018, 16, 2) {
+               PTM7_FN, PTM7_OUT, PTM7_IN, PTM7_IN_PU,
+               PTM6_FN, PTM6_OUT, PTM6_IN, PTM6_IN_PU,
+               PTM5_FN, PTM5_OUT, PTM5_IN, PTM5_IN_PU,
+               PTM4_FN, PTM4_OUT, PTM4_IN, PTM4_IN_PU,
+               PTM3_FN, PTM3_OUT, PTM3_IN, 0,
+               PTM2_FN, PTM2_OUT, PTM2_IN, 0,
+               PTM1_FN, PTM1_OUT, PTM1_IN, 0,
+               PTM0_FN, PTM0_OUT, PTM0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PNCR", 0xffec001a, 16, 2) {
+               0, 0, 0, 0,     /* reserved: always set 1 */
+               PTN6_FN, PTN6_OUT, PTN6_IN, 0,
+               PTN5_FN, PTN5_OUT, PTN5_IN, 0,
+               PTN4_FN, PTN4_OUT, PTN4_IN, PTN4_IN_PU,
+               PTN3_FN, PTN3_OUT, PTN3_IN, PTN3_IN_PU,
+               PTN2_FN, PTN2_OUT, PTN2_IN, PTN2_IN_PU,
+               PTN1_FN, PTN1_OUT, PTN1_IN, PTN1_IN_PU,
+               PTN0_FN, PTN0_OUT, PTN0_IN, PTN0_IN_PU }
+       },
+       { PINMUX_CFG_REG("POCR", 0xffec001c, 16, 2) {
+               PTO7_FN, PTO7_OUT, PTO7_IN, PTO7_IN_PU,
+               PTO6_FN, PTO6_OUT, PTO6_IN, PTO6_IN_PU,
+               PTO5_FN, PTO5_OUT, PTO5_IN, PTO5_IN_PU,
+               PTO4_FN, PTO4_OUT, PTO4_IN, PTO4_IN_PU,
+               PTO3_FN, PTO3_OUT, PTO3_IN, PTO3_IN_PU,
+               PTO2_FN, PTO2_OUT, PTO2_IN, PTO2_IN_PU,
+               PTO1_FN, PTO1_OUT, PTO1_IN, PTO1_IN_PU,
+               PTO0_FN, PTO0_OUT, PTO0_IN, PTO0_IN_PU }
+       },
+#if 0  /* FIXME: Remove it? */
+       { PINMUX_CFG_REG("PPCR", 0xffec001e, 16, 2) {
+               0, 0, 0, 0,     /* reserved: always set 1 */
+               PTP6_FN, PTP6_OUT, PTP6_IN, 0,
+               PTP5_FN, PTP5_OUT, PTP5_IN, 0,
+               PTP4_FN, PTP4_OUT, PTP4_IN, 0,
+               PTP3_FN, PTP3_OUT, PTP3_IN, 0,
+               PTP2_FN, PTP2_OUT, PTP2_IN, 0,
+               PTP1_FN, PTP1_OUT, PTP1_IN, 0,
+               PTP0_FN, PTP0_OUT, PTP0_IN, 0 }
+       },
+#endif
+       { PINMUX_CFG_REG("PQCR", 0xffec0020, 16, 2) {
+               0, 0, 0, 0,     /* reserved: always set 1 */
+               PTQ6_FN, PTQ6_OUT, PTQ6_IN, 0,
+               PTQ5_FN, PTQ5_OUT, PTQ5_IN, 0,
+               PTQ4_FN, PTQ4_OUT, PTQ4_IN, 0,
+               PTQ3_FN, PTQ3_OUT, PTQ3_IN, 0,
+               PTQ2_FN, PTQ2_OUT, PTQ2_IN, 0,
+               PTQ1_FN, PTQ1_OUT, PTQ1_IN, 0,
+               PTQ0_FN, PTQ0_OUT, PTQ0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PRCR", 0xffec0022, 16, 2) {
+               PTR7_FN, PTR7_OUT, PTR7_IN, 0,
+               PTR6_FN, PTR6_OUT, PTR6_IN, 0,
+               PTR5_FN, PTR5_OUT, PTR5_IN, 0,
+               PTR4_FN, PTR4_OUT, PTR4_IN, 0,
+               PTR3_FN, PTR3_OUT, PTR3_IN, 0,
+               PTR2_FN, PTR2_OUT, PTR2_IN, 0,
+               PTR1_FN, PTR1_OUT, PTR1_IN, 0,
+               PTR0_FN, PTR0_OUT, PTR0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PSCR", 0xffec0024, 16, 2) {
+               PTS7_FN, PTS7_OUT, PTS7_IN, 0,
+               PTS6_FN, PTS6_OUT, PTS6_IN, 0,
+               PTS5_FN, PTS5_OUT, PTS5_IN, 0,
+               PTS4_FN, PTS4_OUT, PTS4_IN, 0,
+               PTS3_FN, PTS3_OUT, PTS3_IN, 0,
+               PTS2_FN, PTS2_OUT, PTS2_IN, 0,
+               PTS1_FN, PTS1_OUT, PTS1_IN, 0,
+               PTS0_FN, PTS0_OUT, PTS0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PTCR", 0xffec0026, 16, 2) {
+               PTT7_FN, PTT7_OUT, PTT7_IN, PTO7_IN_PU,
+               PTT6_FN, PTT6_OUT, PTT6_IN, PTO6_IN_PU,
+               PTT5_FN, PTT5_OUT, PTT5_IN, PTO5_IN_PU,
+               PTT4_FN, PTT4_OUT, PTT4_IN, PTO4_IN_PU,
+               PTT3_FN, PTT3_OUT, PTT3_IN, PTO3_IN_PU,
+               PTT2_FN, PTT2_OUT, PTT2_IN, PTO2_IN_PU,
+               PTT1_FN, PTT1_OUT, PTT1_IN, PTO1_IN_PU,
+               PTT0_FN, PTT0_OUT, PTT0_IN, PTO0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PUCR", 0xffec0028, 16, 2) {
+               PTU7_FN, PTU7_OUT, PTU7_IN, PTU7_IN_PU,
+               PTU6_FN, PTU6_OUT, PTU6_IN, PTU6_IN_PU,
+               PTU5_FN, PTU5_OUT, PTU5_IN, PTU5_IN_PU,
+               PTU4_FN, PTU4_OUT, PTU4_IN, PTU4_IN_PU,
+               PTU3_FN, PTU3_OUT, PTU3_IN, PTU3_IN_PU,
+               PTU2_FN, PTU2_OUT, PTU2_IN, PTU2_IN_PU,
+               PTU1_FN, PTU1_OUT, PTU1_IN, PTU1_IN_PU,
+               PTU0_FN, PTU0_OUT, PTU0_IN, PTU0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PVCR", 0xffec002a, 16, 2) {
+               PTV7_FN, PTV7_OUT, PTV7_IN, PTV7_IN_PU,
+               PTV6_FN, PTV6_OUT, PTV6_IN, PTV6_IN_PU,
+               PTV5_FN, PTV5_OUT, PTV5_IN, PTV5_IN_PU,
+               PTV4_FN, PTV4_OUT, PTV4_IN, PTV4_IN_PU,
+               PTV3_FN, PTV3_OUT, PTV3_IN, PTV3_IN_PU,
+               PTV2_FN, PTV2_OUT, PTV2_IN, PTV2_IN_PU,
+               PTV1_FN, PTV1_OUT, PTV1_IN, 0,
+               PTV0_FN, PTV0_OUT, PTV0_IN, 0 }
+       },
+       { PINMUX_CFG_REG("PWCR", 0xffec002c, 16, 2) {
+               PTW7_FN, PTW7_OUT, PTW7_IN, 0,
+               PTW6_FN, PTW6_OUT, PTW6_IN, 0,
+               PTW5_FN, PTW5_OUT, PTW5_IN, 0,
+               PTW4_FN, PTW4_OUT, PTW4_IN, 0,
+               PTW3_FN, PTW3_OUT, PTW3_IN, 0,
+               PTW2_FN, PTW2_OUT, PTW2_IN, 0,
+               PTW1_FN, PTW1_OUT, PTW1_IN, PTW1_IN_PU,
+               PTW0_FN, PTW0_OUT, PTW0_IN, PTW0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PXCR", 0xffec002e, 16, 2) {
+               PTX7_FN, PTX7_OUT, PTX7_IN, PTX7_IN_PU,
+               PTX6_FN, PTX6_OUT, PTX6_IN, PTX6_IN_PU,
+               PTX5_FN, PTX5_OUT, PTX5_IN, PTX5_IN_PU,
+               PTX4_FN, PTX4_OUT, PTX4_IN, PTX4_IN_PU,
+               PTX3_FN, PTX3_OUT, PTX3_IN, PTX3_IN_PU,
+               PTX2_FN, PTX2_OUT, PTX2_IN, PTX2_IN_PU,
+               PTX1_FN, PTX1_OUT, PTX1_IN, PTX1_IN_PU,
+               PTX0_FN, PTX0_OUT, PTX0_IN, PTX0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PYCR", 0xffec0030, 16, 2) {
+               PTY7_FN, PTY7_OUT, PTY7_IN, PTY7_IN_PU,
+               PTY6_FN, PTY6_OUT, PTY6_IN, PTY6_IN_PU,
+               PTY5_FN, PTY5_OUT, PTY5_IN, PTY5_IN_PU,
+               PTY4_FN, PTY4_OUT, PTY4_IN, PTY4_IN_PU,
+               PTY3_FN, PTY3_OUT, PTY3_IN, PTY3_IN_PU,
+               PTY2_FN, PTY2_OUT, PTY2_IN, PTY2_IN_PU,
+               PTY1_FN, PTY1_OUT, PTY1_IN, PTY1_IN_PU,
+               PTY0_FN, PTY0_OUT, PTY0_IN, PTY0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PZCR", 0xffec0032, 16, 2) {
+               PTZ7_FN, PTZ7_OUT, PTZ7_IN, 0,
+               PTZ6_FN, PTZ6_OUT, PTZ6_IN, 0,
+               PTZ5_FN, PTZ5_OUT, PTZ5_IN, 0,
+               PTZ4_FN, PTZ4_OUT, PTZ4_IN, 0,
+               PTZ3_FN, PTZ3_OUT, PTZ3_IN, 0,
+               PTZ2_FN, PTZ2_OUT, PTZ2_IN, 0,
+               PTZ1_FN, PTZ1_OUT, PTZ1_IN, 0,
+               PTZ0_FN, PTZ0_OUT, PTZ0_IN, 0 }
+       },
+
+       { PINMUX_CFG_REG("PSEL0", 0xffec0070, 16, 1) {
+               PS0_15_FN1, PS0_15_FN2,
+               PS0_14_FN1, PS0_14_FN2,
+               PS0_13_FN1, PS0_13_FN2,
+               PS0_12_FN1, PS0_12_FN2,
+               PS0_11_FN1, PS0_11_FN2,
+               PS0_10_FN1, PS0_10_FN2,
+               PS0_9_FN1, PS0_9_FN2,
+               PS0_8_FN1, PS0_8_FN2,
+               PS0_7_FN1, PS0_7_FN2,
+               PS0_6_FN1, PS0_6_FN2,
+               PS0_5_FN1, PS0_5_FN2,
+               PS0_4_FN1, PS0_4_FN2,
+               PS0_3_FN1, PS0_3_FN2,
+               PS0_2_FN1, PS0_2_FN2,
+               0, 0,
+               0, 0, }
+       },
+       { PINMUX_CFG_REG("PSEL1", 0xffec0072, 16, 1) {
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PS1_10_FN1, PS1_10_FN2,
+               PS1_9_FN1, PS1_9_FN2,
+               PS1_8_FN1, PS1_8_FN2,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PS1_2_FN1, PS1_2_FN2,
+               0, 0,
+               0, 0, }
+       },
+       { PINMUX_CFG_REG("PSEL2", 0xffec0074, 16, 1) {
+               0, 0,
+               0, 0,
+               PS2_13_FN1, PS2_13_FN2,
+               PS2_12_FN1, PS2_12_FN2,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PS2_7_FN1, PS2_7_FN2,
+               PS2_6_FN1, PS2_6_FN2,
+               PS2_5_FN1, PS2_5_FN2,
+               PS2_4_FN1, PS2_4_FN2,
+               0, 0,
+               PS2_2_FN1, PS2_2_FN2,
+               0, 0,
+               0, 0, }
+       },
+       { PINMUX_CFG_REG("PSEL3", 0xffec0076, 16, 1) {
+               PS3_15_FN1, PS3_15_FN2,
+               PS3_14_FN1, PS3_14_FN2,
+               PS3_13_FN1, PS3_13_FN2,
+               PS3_12_FN1, PS3_12_FN2,
+               PS3_11_FN1, PS3_11_FN2,
+               PS3_10_FN1, PS3_10_FN2,
+               PS3_9_FN1, PS3_9_FN2,
+               PS3_8_FN1, PS3_8_FN2,
+               PS3_7_FN1, PS3_7_FN2,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PS3_2_FN1, PS3_2_FN2,
+               PS3_1_FN1, PS3_1_FN2,
+               0, 0, }
+       },
+
+       { PINMUX_CFG_REG("PSEL4", 0xffec0078, 16, 1) {
+               0, 0,
+               PS4_14_FN1, PS4_14_FN2,
+               PS4_13_FN1, PS4_13_FN2,
+               PS4_12_FN1, PS4_12_FN2,
+               0, 0,
+               PS4_10_FN1, PS4_10_FN2,
+               PS4_9_FN1, PS4_9_FN2,
+               PS4_8_FN1, PS4_8_FN2,
+               0, 0,
+               0, 0,
+               0, 0,
+               PS4_4_FN1, PS4_4_FN2,
+               PS4_3_FN1, PS4_3_FN2,
+               PS4_2_FN1, PS4_2_FN2,
+               PS4_1_FN1, PS4_1_FN2,
+               PS4_0_FN1, PS4_0_FN2, }
+       },
+       { PINMUX_CFG_REG("PSEL5", 0xffec007a, 16, 1) {
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               PS5_11_FN1, PS5_11_FN2,
+               PS5_10_FN1, PS5_10_FN2,
+               PS5_9_FN1, PS5_9_FN2,
+               PS5_8_FN1, PS5_8_FN2,
+               PS5_7_FN1, PS5_7_FN2,
+               PS5_6_FN1, PS5_6_FN2,
+               PS5_5_FN1, PS5_5_FN2,
+               PS5_4_FN1, PS5_4_FN2,
+               PS5_3_FN1, PS5_3_FN2,
+               PS5_2_FN1, PS5_2_FN2,
+               0, 0,
+               0, 0, }
+       },
+       { PINMUX_CFG_REG("PSEL6", 0xffec007c, 16, 1) {
+               PS6_15_FN1, PS6_15_FN2,
+               PS6_14_FN1, PS6_14_FN2,
+               PS6_13_FN1, PS6_13_FN2,
+               PS6_12_FN1, PS6_12_FN2,
+               PS6_11_FN1, PS6_11_FN2,
+               PS6_10_FN1, PS6_10_FN2,
+               PS6_9_FN1, PS6_9_FN2,
+               PS6_8_FN1, PS6_8_FN2,
+               PS6_7_FN1, PS6_7_FN2,
+               PS6_6_FN1, PS6_6_FN2,
+               PS6_5_FN1, PS6_5_FN2,
+               PS6_4_FN1, PS6_4_FN2,
+               PS6_3_FN1, PS6_3_FN2,
+               PS6_2_FN1, PS6_2_FN2,
+               PS6_1_FN1, PS6_1_FN2,
+               PS6_0_FN1, PS6_0_FN2, }
+       },
+       { PINMUX_CFG_REG("PSEL7", 0xffec0082, 16, 1) {
+               PS7_15_FN1, PS7_15_FN2,
+               PS7_14_FN1, PS7_14_FN2,
+               PS7_13_FN1, PS7_13_FN2,
+               PS7_12_FN1, PS7_12_FN2,
+               PS7_11_FN1, PS7_11_FN2,
+               PS7_10_FN1, PS7_10_FN2,
+               PS7_9_FN1, PS7_9_FN2,
+               PS7_8_FN1, PS7_8_FN2,
+               PS7_7_FN1, PS7_7_FN2,
+               PS7_6_FN1, PS7_6_FN2,
+               PS7_5_FN1, PS7_5_FN2,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0, }
+       },
+       { PINMUX_CFG_REG("PSEL8", 0xffec0084, 16, 1) {
+               PS8_15_FN1, PS8_15_FN2,
+               PS8_14_FN1, PS8_14_FN2,
+               PS8_13_FN1, PS8_13_FN2,
+               PS8_12_FN1, PS8_12_FN2,
+               PS8_11_FN1, PS8_11_FN2,
+               PS8_10_FN1, PS8_10_FN2,
+               PS8_9_FN1, PS8_9_FN2,
+               PS8_8_FN1, PS8_8_FN2,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0, }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR", 0xffec0034, 8) {
+               PTA7_DATA, PTA6_DATA, PTA5_DATA, PTA4_DATA,
+               PTA3_DATA, PTA2_DATA, PTA1_DATA, PTA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR", 0xffec0036, 8) {
+               PTB7_DATA, PTB6_DATA, PTB5_DATA, PTB4_DATA,
+               PTB3_DATA, PTB2_DATA, PTB1_DATA, PTB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDR", 0xffec0038, 8) {
+               PTC7_DATA, PTC6_DATA, PTC5_DATA, PTC4_DATA,
+               PTC3_DATA, PTC2_DATA, PTC1_DATA, PTC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDR", 0xffec003a, 8) {
+               PTD7_DATA, PTD6_DATA, PTD5_DATA, PTD4_DATA,
+               PTD3_DATA, PTD2_DATA, PTD1_DATA, PTD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDR", 0xffec003c, 8) {
+               PTE7_DATA, PTE6_DATA, PTE5_DATA, PTE4_DATA,
+               PTE3_DATA, PTE2_DATA, PTE1_DATA, PTE0_DATA }
+       },
+       { PINMUX_DATA_REG("PFDR", 0xffec003e, 8) {
+               PTF7_DATA, PTF6_DATA, PTF5_DATA, PTF4_DATA,
+               PTF3_DATA, PTF2_DATA, PTF1_DATA, PTF0_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR", 0xffec0040, 8) {
+               PTG7_DATA, PTG6_DATA, PTG5_DATA, PTG4_DATA,
+               PTG3_DATA, PTG2_DATA, PTG1_DATA, PTG0_DATA }
+       },
+       { PINMUX_DATA_REG("PHDR", 0xffec0042, 8) {
+               PTH7_DATA, PTH6_DATA, PTH5_DATA, PTH4_DATA,
+               PTH3_DATA, PTH2_DATA, PTH1_DATA, PTH0_DATA }
+       },
+       { PINMUX_DATA_REG("PIDR", 0xffec0044, 8) {
+               PTI7_DATA, PTI6_DATA, PTI5_DATA, PTI4_DATA,
+               PTI3_DATA, PTI2_DATA, PTI1_DATA, PTI0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR", 0xffec0046, 8) {
+               0, PTJ6_DATA, PTJ5_DATA, PTJ4_DATA,
+               PTJ3_DATA, PTJ2_DATA, PTJ1_DATA, PTJ0_DATA }
+       },
+       { PINMUX_DATA_REG("PKDR", 0xffec0048, 8) {
+               PTK7_DATA, PTK6_DATA, PTK5_DATA, PTK4_DATA,
+               PTK3_DATA, PTK2_DATA, PTK1_DATA, PTK0_DATA }
+       },
+       { PINMUX_DATA_REG("PLDR", 0xffec004a, 8) {
+               0, PTL6_DATA, PTL5_DATA, PTL4_DATA,
+               PTL3_DATA, PTL2_DATA, PTL1_DATA, PTL0_DATA }
+       },
+       { PINMUX_DATA_REG("PMDR", 0xffec004c, 8) {
+               PTM7_DATA, PTM6_DATA, PTM5_DATA, PTM4_DATA,
+               PTM3_DATA, PTM2_DATA, PTM1_DATA, PTM0_DATA }
+       },
+       { PINMUX_DATA_REG("PNDR", 0xffec004e, 8) {
+               0, PTN6_DATA, PTN5_DATA, PTN4_DATA,
+               PTN3_DATA, PTN2_DATA, PTN1_DATA, PTN0_DATA }
+       },
+       { PINMUX_DATA_REG("PODR", 0xffec0050, 8) {
+               PTO7_DATA, PTO6_DATA, PTO5_DATA, PTO4_DATA,
+               PTO3_DATA, PTO2_DATA, PTO1_DATA, PTO0_DATA }
+       },
+       { PINMUX_DATA_REG("PPDR", 0xffec0052, 8) {
+               PTP7_DATA, PTP6_DATA, PTP5_DATA, PTP4_DATA,
+               PTP3_DATA, PTP2_DATA, PTP1_DATA, PTP0_DATA }
+       },
+       { PINMUX_DATA_REG("PQDR", 0xffec0054, 8) {
+               0, PTQ6_DATA, PTQ5_DATA, PTQ4_DATA,
+               PTQ3_DATA, PTQ2_DATA, PTQ1_DATA, PTQ0_DATA }
+       },
+       { PINMUX_DATA_REG("PRDR", 0xffec0056, 8) {
+               PTR7_DATA, PTR6_DATA, PTR5_DATA, PTR4_DATA,
+               PTR3_DATA, PTR2_DATA, PTR1_DATA, PTR0_DATA }
+       },
+       { PINMUX_DATA_REG("PSDR", 0xffec0058, 8) {
+               PTS7_DATA, PTS6_DATA, PTS5_DATA, PTS4_DATA,
+               PTS3_DATA, PTS2_DATA, PTS1_DATA, PTS0_DATA }
+       },
+       { PINMUX_DATA_REG("PTDR", 0xffec005a, 8) {
+               PTT7_DATA, PTT6_DATA, PTT5_DATA, PTT4_DATA,
+               PTT3_DATA, PTT2_DATA, PTT1_DATA, PTT0_DATA }
+       },
+       { PINMUX_DATA_REG("PUDR", 0xffec005c, 8) {
+               PTU7_DATA, PTU6_DATA, PTU5_DATA, PTU4_DATA,
+               PTU3_DATA, PTU2_DATA, PTU1_DATA, PTU0_DATA }
+       },
+       { PINMUX_DATA_REG("PVDR", 0xffec005e, 8) {
+               PTV7_DATA, PTV6_DATA, PTV5_DATA, PTV4_DATA,
+               PTV3_DATA, PTV2_DATA, PTV1_DATA, PTV0_DATA }
+       },
+       { PINMUX_DATA_REG("PWDR", 0xffec0060, 8) {
+               PTW7_DATA, PTW6_DATA, PTW5_DATA, PTW4_DATA,
+               PTW3_DATA, PTW2_DATA, PTW1_DATA, PTW0_DATA }
+       },
+       { PINMUX_DATA_REG("PXDR", 0xffec0062, 8) {
+               PTX7_DATA, PTX6_DATA, PTX5_DATA, PTX4_DATA,
+               PTX3_DATA, PTX2_DATA, PTX1_DATA, PTX0_DATA }
+       },
+       { PINMUX_DATA_REG("PYDR", 0xffec0064, 8) {
+               PTY7_DATA, PTY6_DATA, PTY5_DATA, PTY4_DATA,
+               PTY3_DATA, PTY2_DATA, PTY1_DATA, PTY0_DATA }
+       },
+       { PINMUX_DATA_REG("PZDR", 0xffec0066, 8) {
+               PTZ7_DATA, PTZ6_DATA, PTZ5_DATA, PTZ4_DATA,
+               PTZ3_DATA, PTZ2_DATA, PTZ1_DATA, PTZ0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7757_pinmux_info = {
+       .name = "sh7757_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PTA0,
+       .last_gpio = GPIO_FN_ON_DQ0,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7785.c b/drivers/pinctrl/sh-pfc/pfc-sh7785.c
new file mode 100644 (file)
index 0000000..3b1825d
--- /dev/null
@@ -0,0 +1,1304 @@
+/*
+ * SH7785 Pinmux
+ *
+ *  Copyright (C) 2008  Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <cpu/sh7785.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
+       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
+       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
+       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
+       PE5_DATA, PE4_DATA, PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
+       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
+       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
+       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
+       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
+       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+       PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA,
+       PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
+       PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA,
+       PL7_DATA, PL6_DATA, PL5_DATA, PL4_DATA,
+       PL3_DATA, PL2_DATA, PL1_DATA, PL0_DATA,
+       PM1_DATA, PM0_DATA,
+       PN7_DATA, PN6_DATA, PN5_DATA, PN4_DATA,
+       PN3_DATA, PN2_DATA, PN1_DATA, PN0_DATA,
+       PP5_DATA, PP4_DATA, PP3_DATA, PP2_DATA, PP1_DATA, PP0_DATA,
+       PQ4_DATA, PQ3_DATA, PQ2_DATA, PQ1_DATA, PQ0_DATA,
+       PR3_DATA, PR2_DATA, PR1_DATA, PR0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
+       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
+       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
+       PB3_IN, PB2_IN, PB1_IN, PB0_IN,
+       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
+       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
+       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
+       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
+       PE5_IN, PE4_IN, PE3_IN, PE2_IN, PE1_IN, PE0_IN,
+       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
+       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
+       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
+       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
+       PH7_IN, PH6_IN, PH5_IN, PH4_IN,
+       PH3_IN, PH2_IN, PH1_IN, PH0_IN,
+       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
+       PJ3_IN, PJ2_IN, PJ1_IN, PJ0_IN,
+       PK7_IN, PK6_IN, PK5_IN, PK4_IN,
+       PK3_IN, PK2_IN, PK1_IN, PK0_IN,
+       PL7_IN, PL6_IN, PL5_IN, PL4_IN,
+       PL3_IN, PL2_IN, PL1_IN, PL0_IN,
+       PM1_IN, PM0_IN,
+       PN7_IN, PN6_IN, PN5_IN, PN4_IN,
+       PN3_IN, PN2_IN, PN1_IN, PN0_IN,
+       PP5_IN, PP4_IN, PP3_IN, PP2_IN, PP1_IN, PP0_IN,
+       PQ4_IN, PQ3_IN, PQ2_IN, PQ1_IN, PQ0_IN,
+       PR3_IN, PR2_IN, PR1_IN, PR0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PA7_IN_PU, PA6_IN_PU, PA5_IN_PU, PA4_IN_PU,
+       PA3_IN_PU, PA2_IN_PU, PA1_IN_PU, PA0_IN_PU,
+       PB7_IN_PU, PB6_IN_PU, PB5_IN_PU, PB4_IN_PU,
+       PB3_IN_PU, PB2_IN_PU, PB1_IN_PU, PB0_IN_PU,
+       PC7_IN_PU, PC6_IN_PU, PC5_IN_PU, PC4_IN_PU,
+       PC3_IN_PU, PC2_IN_PU, PC1_IN_PU, PC0_IN_PU,
+       PD7_IN_PU, PD6_IN_PU, PD5_IN_PU, PD4_IN_PU,
+       PD3_IN_PU, PD2_IN_PU, PD1_IN_PU, PD0_IN_PU,
+       PE5_IN_PU, PE4_IN_PU, PE3_IN_PU, PE2_IN_PU, PE1_IN_PU, PE0_IN_PU,
+       PF7_IN_PU, PF6_IN_PU, PF5_IN_PU, PF4_IN_PU,
+       PF3_IN_PU, PF2_IN_PU, PF1_IN_PU, PF0_IN_PU,
+       PG7_IN_PU, PG6_IN_PU, PG5_IN_PU, PG4_IN_PU,
+       PG3_IN_PU, PG2_IN_PU, PG1_IN_PU, PG0_IN_PU,
+       PH7_IN_PU, PH6_IN_PU, PH5_IN_PU, PH4_IN_PU,
+       PH3_IN_PU, PH2_IN_PU, PH1_IN_PU, PH0_IN_PU,
+       PJ7_IN_PU, PJ6_IN_PU, PJ5_IN_PU, PJ4_IN_PU,
+       PJ3_IN_PU, PJ2_IN_PU, PJ1_IN_PU, PJ0_IN_PU,
+       PK7_IN_PU, PK6_IN_PU, PK5_IN_PU, PK4_IN_PU,
+       PK3_IN_PU, PK2_IN_PU, PK1_IN_PU, PK0_IN_PU,
+       PL7_IN_PU, PL6_IN_PU, PL5_IN_PU, PL4_IN_PU,
+       PL3_IN_PU, PL2_IN_PU, PL1_IN_PU, PL0_IN_PU,
+       PM1_IN_PU, PM0_IN_PU,
+       PN7_IN_PU, PN6_IN_PU, PN5_IN_PU, PN4_IN_PU,
+       PN3_IN_PU, PN2_IN_PU, PN1_IN_PU, PN0_IN_PU,
+       PP5_IN_PU, PP4_IN_PU, PP3_IN_PU, PP2_IN_PU, PP1_IN_PU, PP0_IN_PU,
+       PQ4_IN_PU, PQ3_IN_PU, PQ2_IN_PU, PQ1_IN_PU, PQ0_IN_PU,
+       PR3_IN_PU, PR2_IN_PU, PR1_IN_PU, PR0_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PA7_OUT, PA6_OUT, PA5_OUT, PA4_OUT,
+       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
+       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
+       PB3_OUT, PB2_OUT, PB1_OUT, PB0_OUT,
+       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
+       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
+       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
+       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
+       PE5_OUT, PE4_OUT, PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
+       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
+       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
+       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
+       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
+       PH7_OUT, PH6_OUT, PH5_OUT, PH4_OUT,
+       PH3_OUT, PH2_OUT, PH1_OUT, PH0_OUT,
+       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
+       PJ3_OUT, PJ2_OUT, PJ1_OUT, PJ0_OUT,
+       PK7_OUT, PK6_OUT, PK5_OUT, PK4_OUT,
+       PK3_OUT, PK2_OUT, PK1_OUT, PK0_OUT,
+       PL7_OUT, PL6_OUT, PL5_OUT, PL4_OUT,
+       PL3_OUT, PL2_OUT, PL1_OUT, PL0_OUT,
+       PM1_OUT, PM0_OUT,
+       PN7_OUT, PN6_OUT, PN5_OUT, PN4_OUT,
+       PN3_OUT, PN2_OUT, PN1_OUT, PN0_OUT,
+       PP5_OUT, PP4_OUT, PP3_OUT, PP2_OUT, PP1_OUT, PP0_OUT,
+       PQ4_OUT, PQ3_OUT, PQ2_OUT, PQ1_OUT, PQ0_OUT,
+       PR3_OUT, PR2_OUT, PR1_OUT, PR0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PA7_FN, PA6_FN, PA5_FN, PA4_FN,
+       PA3_FN, PA2_FN, PA1_FN, PA0_FN,
+       PB7_FN, PB6_FN, PB5_FN, PB4_FN,
+       PB3_FN, PB2_FN, PB1_FN, PB0_FN,
+       PC7_FN, PC6_FN, PC5_FN, PC4_FN,
+       PC3_FN, PC2_FN, PC1_FN, PC0_FN,
+       PD7_FN, PD6_FN, PD5_FN, PD4_FN,
+       PD3_FN, PD2_FN, PD1_FN, PD0_FN,
+       PE5_FN, PE4_FN, PE3_FN, PE2_FN, PE1_FN, PE0_FN,
+       PF7_FN, PF6_FN, PF5_FN, PF4_FN,
+       PF3_FN, PF2_FN, PF1_FN, PF0_FN,
+       PG7_FN, PG6_FN, PG5_FN, PG4_FN,
+       PG3_FN, PG2_FN, PG1_FN, PG0_FN,
+       PH7_FN, PH6_FN, PH5_FN, PH4_FN,
+       PH3_FN, PH2_FN, PH1_FN, PH0_FN,
+       PJ7_FN, PJ6_FN, PJ5_FN, PJ4_FN,
+       PJ3_FN, PJ2_FN, PJ1_FN, PJ0_FN,
+       PK7_FN, PK6_FN, PK5_FN, PK4_FN,
+       PK3_FN, PK2_FN, PK1_FN, PK0_FN,
+       PL7_FN, PL6_FN, PL5_FN, PL4_FN,
+       PL3_FN, PL2_FN, PL1_FN, PL0_FN,
+       PM1_FN, PM0_FN,
+       PN7_FN, PN6_FN, PN5_FN, PN4_FN,
+       PN3_FN, PN2_FN, PN1_FN, PN0_FN,
+       PP5_FN, PP4_FN, PP3_FN, PP2_FN, PP1_FN, PP0_FN,
+       PQ4_FN, PQ3_FN, PQ2_FN, PQ1_FN, PQ0_FN,
+       PR3_FN, PR2_FN, PR1_FN, PR0_FN,
+       P1MSEL15_0, P1MSEL15_1,
+       P1MSEL14_0, P1MSEL14_1,
+       P1MSEL13_0, P1MSEL13_1,
+       P1MSEL12_0, P1MSEL12_1,
+       P1MSEL11_0, P1MSEL11_1,
+       P1MSEL10_0, P1MSEL10_1,
+       P1MSEL9_0, P1MSEL9_1,
+       P1MSEL8_0, P1MSEL8_1,
+       P1MSEL7_0, P1MSEL7_1,
+       P1MSEL6_0, P1MSEL6_1,
+       P1MSEL5_0,
+       P1MSEL4_0, P1MSEL4_1,
+       P1MSEL3_0, P1MSEL3_1,
+       P1MSEL2_0, P1MSEL2_1,
+       P1MSEL1_0, P1MSEL1_1,
+       P1MSEL0_0, P1MSEL0_1,
+       P2MSEL2_0, P2MSEL2_1,
+       P2MSEL1_0, P2MSEL1_1,
+       P2MSEL0_0, P2MSEL0_1,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       D63_AD31_MARK,
+       D62_AD30_MARK,
+       D61_AD29_MARK,
+       D60_AD28_MARK,
+       D59_AD27_MARK,
+       D58_AD26_MARK,
+       D57_AD25_MARK,
+       D56_AD24_MARK,
+       D55_AD23_MARK,
+       D54_AD22_MARK,
+       D53_AD21_MARK,
+       D52_AD20_MARK,
+       D51_AD19_MARK,
+       D50_AD18_MARK,
+       D49_AD17_DB5_MARK,
+       D48_AD16_DB4_MARK,
+       D47_AD15_DB3_MARK,
+       D46_AD14_DB2_MARK,
+       D45_AD13_DB1_MARK,
+       D44_AD12_DB0_MARK,
+       D43_AD11_DG5_MARK,
+       D42_AD10_DG4_MARK,
+       D41_AD9_DG3_MARK,
+       D40_AD8_DG2_MARK,
+       D39_AD7_DG1_MARK,
+       D38_AD6_DG0_MARK,
+       D37_AD5_DR5_MARK,
+       D36_AD4_DR4_MARK,
+       D35_AD3_DR3_MARK,
+       D34_AD2_DR2_MARK,
+       D33_AD1_DR1_MARK,
+       D32_AD0_DR0_MARK,
+       REQ1_MARK,
+       REQ2_MARK,
+       REQ3_MARK,
+       GNT1_MARK,
+       GNT2_MARK,
+       GNT3_MARK,
+       MMCCLK_MARK,
+       D31_MARK,
+       D30_MARK,
+       D29_MARK,
+       D28_MARK,
+       D27_MARK,
+       D26_MARK,
+       D25_MARK,
+       D24_MARK,
+       D23_MARK,
+       D22_MARK,
+       D21_MARK,
+       D20_MARK,
+       D19_MARK,
+       D18_MARK,
+       D17_MARK,
+       D16_MARK,
+       SCIF1_SCK_MARK,
+       SCIF1_RXD_MARK,
+       SCIF1_TXD_MARK,
+       SCIF0_CTS_MARK,
+       INTD_MARK,
+       FCE_MARK,
+       SCIF0_RTS_MARK,
+       HSPI_CS_MARK,
+       FSE_MARK,
+       SCIF0_SCK_MARK,
+       HSPI_CLK_MARK,
+       FRE_MARK,
+       SCIF0_RXD_MARK,
+       HSPI_RX_MARK,
+       FRB_MARK,
+       SCIF0_TXD_MARK,
+       HSPI_TX_MARK,
+       FWE_MARK,
+       SCIF5_TXD_MARK,
+       HAC1_SYNC_MARK,
+       SSI1_WS_MARK,
+       SIOF_TXD_PJ_MARK,
+       HAC0_SDOUT_MARK,
+       SSI0_SDATA_MARK,
+       SIOF_RXD_PJ_MARK,
+       HAC0_SDIN_MARK,
+       SSI0_SCK_MARK,
+       SIOF_SYNC_PJ_MARK,
+       HAC0_SYNC_MARK,
+       SSI0_WS_MARK,
+       SIOF_MCLK_PJ_MARK,
+       HAC_RES_MARK,
+       SIOF_SCK_PJ_MARK,
+       HAC0_BITCLK_MARK,
+       SSI0_CLK_MARK,
+       HAC1_BITCLK_MARK,
+       SSI1_CLK_MARK,
+       TCLK_MARK,
+       IOIS16_MARK,
+       STATUS0_MARK,
+       DRAK0_PK3_MARK,
+       STATUS1_MARK,
+       DRAK1_PK2_MARK,
+       DACK2_MARK,
+       SCIF2_TXD_MARK,
+       MMCCMD_MARK,
+       SIOF_TXD_PK_MARK,
+       DACK3_MARK,
+       SCIF2_SCK_MARK,
+       MMCDAT_MARK,
+       SIOF_SCK_PK_MARK,
+       DREQ0_MARK,
+       DREQ1_MARK,
+       DRAK0_PK1_MARK,
+       DRAK1_PK0_MARK,
+       DREQ2_MARK,
+       INTB_MARK,
+       DREQ3_MARK,
+       INTC_MARK,
+       DRAK2_MARK,
+       CE2A_MARK,
+       IRL4_MARK,
+       FD4_MARK,
+       IRL5_MARK,
+       FD5_MARK,
+       IRL6_MARK,
+       FD6_MARK,
+       IRL7_MARK,
+       FD7_MARK,
+       DRAK3_MARK,
+       CE2B_MARK,
+       BREQ_BSACK_MARK,
+       BACK_BSREQ_MARK,
+       SCIF5_RXD_MARK,
+       HAC1_SDIN_MARK,
+       SSI1_SCK_MARK,
+       SCIF5_SCK_MARK,
+       HAC1_SDOUT_MARK,
+       SSI1_SDATA_MARK,
+       SCIF3_TXD_MARK,
+       FCLE_MARK,
+       SCIF3_RXD_MARK,
+       FALE_MARK,
+       SCIF3_SCK_MARK,
+       FD0_MARK,
+       SCIF4_TXD_MARK,
+       FD1_MARK,
+       SCIF4_RXD_MARK,
+       FD2_MARK,
+       SCIF4_SCK_MARK,
+       FD3_MARK,
+       DEVSEL_DCLKOUT_MARK,
+       STOP_CDE_MARK,
+       LOCK_ODDF_MARK,
+       TRDY_DISPL_MARK,
+       IRDY_HSYNC_MARK,
+       PCIFRAME_VSYNC_MARK,
+       INTA_MARK,
+       GNT0_GNTIN_MARK,
+       REQ0_REQOUT_MARK,
+       PERR_MARK,
+       SERR_MARK,
+       WE7_CBE3_MARK,
+       WE6_CBE2_MARK,
+       WE5_CBE1_MARK,
+       WE4_CBE0_MARK,
+       SCIF2_RXD_MARK,
+       SIOF_RXD_MARK,
+       MRESETOUT_MARK,
+       IRQOUT_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+
+       /* PA GPIO */
+       PINMUX_DATA(PA7_DATA, PA7_IN, PA7_OUT, PA7_IN_PU),
+       PINMUX_DATA(PA6_DATA, PA6_IN, PA6_OUT, PA6_IN_PU),
+       PINMUX_DATA(PA5_DATA, PA5_IN, PA5_OUT, PA5_IN_PU),
+       PINMUX_DATA(PA4_DATA, PA4_IN, PA4_OUT, PA4_IN_PU),
+       PINMUX_DATA(PA3_DATA, PA3_IN, PA3_OUT, PA3_IN_PU),
+       PINMUX_DATA(PA2_DATA, PA2_IN, PA2_OUT, PA2_IN_PU),
+       PINMUX_DATA(PA1_DATA, PA1_IN, PA1_OUT, PA1_IN_PU),
+       PINMUX_DATA(PA0_DATA, PA0_IN, PA0_OUT, PA0_IN_PU),
+
+       /* PB GPIO */
+       PINMUX_DATA(PB7_DATA, PB7_IN, PB7_OUT, PB7_IN_PU),
+       PINMUX_DATA(PB6_DATA, PB6_IN, PB6_OUT, PB6_IN_PU),
+       PINMUX_DATA(PB5_DATA, PB5_IN, PB5_OUT, PB5_IN_PU),
+       PINMUX_DATA(PB4_DATA, PB4_IN, PB4_OUT, PB4_IN_PU),
+       PINMUX_DATA(PB3_DATA, PB3_IN, PB3_OUT, PB3_IN_PU),
+       PINMUX_DATA(PB2_DATA, PB2_IN, PB2_OUT, PB2_IN_PU),
+       PINMUX_DATA(PB1_DATA, PB1_IN, PB1_OUT, PB1_IN_PU),
+       PINMUX_DATA(PB0_DATA, PB0_IN, PB0_OUT, PB0_IN_PU),
+
+       /* PC GPIO */
+       PINMUX_DATA(PC7_DATA, PC7_IN, PC7_OUT, PC7_IN_PU),
+       PINMUX_DATA(PC6_DATA, PC6_IN, PC6_OUT, PC6_IN_PU),
+       PINMUX_DATA(PC5_DATA, PC5_IN, PC5_OUT, PC5_IN_PU),
+       PINMUX_DATA(PC4_DATA, PC4_IN, PC4_OUT, PC4_IN_PU),
+       PINMUX_DATA(PC3_DATA, PC3_IN, PC3_OUT, PC3_IN_PU),
+       PINMUX_DATA(PC2_DATA, PC2_IN, PC2_OUT, PC2_IN_PU),
+       PINMUX_DATA(PC1_DATA, PC1_IN, PC1_OUT, PC1_IN_PU),
+       PINMUX_DATA(PC0_DATA, PC0_IN, PC0_OUT, PC0_IN_PU),
+
+       /* PD GPIO */
+       PINMUX_DATA(PD7_DATA, PD7_IN, PD7_OUT, PD7_IN_PU),
+       PINMUX_DATA(PD6_DATA, PD6_IN, PD6_OUT, PD6_IN_PU),
+       PINMUX_DATA(PD5_DATA, PD5_IN, PD5_OUT, PD5_IN_PU),
+       PINMUX_DATA(PD4_DATA, PD4_IN, PD4_OUT, PD4_IN_PU),
+       PINMUX_DATA(PD3_DATA, PD3_IN, PD3_OUT, PD3_IN_PU),
+       PINMUX_DATA(PD2_DATA, PD2_IN, PD2_OUT, PD2_IN_PU),
+       PINMUX_DATA(PD1_DATA, PD1_IN, PD1_OUT, PD1_IN_PU),
+       PINMUX_DATA(PD0_DATA, PD0_IN, PD0_OUT, PD0_IN_PU),
+
+       /* PE GPIO */
+       PINMUX_DATA(PE5_DATA, PE5_IN, PE5_OUT, PE5_IN_PU),
+       PINMUX_DATA(PE4_DATA, PE4_IN, PE4_OUT, PE4_IN_PU),
+       PINMUX_DATA(PE3_DATA, PE3_IN, PE3_OUT, PE3_IN_PU),
+       PINMUX_DATA(PE2_DATA, PE2_IN, PE2_OUT, PE2_IN_PU),
+       PINMUX_DATA(PE1_DATA, PE1_IN, PE1_OUT, PE1_IN_PU),
+       PINMUX_DATA(PE0_DATA, PE0_IN, PE0_OUT, PE0_IN_PU),
+
+       /* PF GPIO */
+       PINMUX_DATA(PF7_DATA, PF7_IN, PF7_OUT, PF7_IN_PU),
+       PINMUX_DATA(PF6_DATA, PF6_IN, PF6_OUT, PF6_IN_PU),
+       PINMUX_DATA(PF5_DATA, PF5_IN, PF5_OUT, PF5_IN_PU),
+       PINMUX_DATA(PF4_DATA, PF4_IN, PF4_OUT, PF4_IN_PU),
+       PINMUX_DATA(PF3_DATA, PF3_IN, PF3_OUT, PF3_IN_PU),
+       PINMUX_DATA(PF2_DATA, PF2_IN, PF2_OUT, PF2_IN_PU),
+       PINMUX_DATA(PF1_DATA, PF1_IN, PF1_OUT, PF1_IN_PU),
+       PINMUX_DATA(PF0_DATA, PF0_IN, PF0_OUT, PF0_IN_PU),
+
+       /* PG GPIO */
+       PINMUX_DATA(PG7_DATA, PG7_IN, PG7_OUT, PG7_IN_PU),
+       PINMUX_DATA(PG6_DATA, PG6_IN, PG6_OUT, PG6_IN_PU),
+       PINMUX_DATA(PG5_DATA, PG5_IN, PG5_OUT, PG5_IN_PU),
+       PINMUX_DATA(PG4_DATA, PG4_IN, PG4_OUT, PG4_IN_PU),
+       PINMUX_DATA(PG3_DATA, PG3_IN, PG3_OUT, PG3_IN_PU),
+       PINMUX_DATA(PG2_DATA, PG2_IN, PG2_OUT, PG2_IN_PU),
+       PINMUX_DATA(PG1_DATA, PG1_IN, PG1_OUT, PG1_IN_PU),
+       PINMUX_DATA(PG0_DATA, PG0_IN, PG0_OUT, PG0_IN_PU),
+
+       /* PH GPIO */
+       PINMUX_DATA(PH7_DATA, PH7_IN, PH7_OUT, PH7_IN_PU),
+       PINMUX_DATA(PH6_DATA, PH6_IN, PH6_OUT, PH6_IN_PU),
+       PINMUX_DATA(PH5_DATA, PH5_IN, PH5_OUT, PH5_IN_PU),
+       PINMUX_DATA(PH4_DATA, PH4_IN, PH4_OUT, PH4_IN_PU),
+       PINMUX_DATA(PH3_DATA, PH3_IN, PH3_OUT, PH3_IN_PU),
+       PINMUX_DATA(PH2_DATA, PH2_IN, PH2_OUT, PH2_IN_PU),
+       PINMUX_DATA(PH1_DATA, PH1_IN, PH1_OUT, PH1_IN_PU),
+       PINMUX_DATA(PH0_DATA, PH0_IN, PH0_OUT, PH0_IN_PU),
+
+       /* PJ GPIO */
+       PINMUX_DATA(PJ7_DATA, PJ7_IN, PJ7_OUT, PJ7_IN_PU),
+       PINMUX_DATA(PJ6_DATA, PJ6_IN, PJ6_OUT, PJ6_IN_PU),
+       PINMUX_DATA(PJ5_DATA, PJ5_IN, PJ5_OUT, PJ5_IN_PU),
+       PINMUX_DATA(PJ4_DATA, PJ4_IN, PJ4_OUT, PJ4_IN_PU),
+       PINMUX_DATA(PJ3_DATA, PJ3_IN, PJ3_OUT, PJ3_IN_PU),
+       PINMUX_DATA(PJ2_DATA, PJ2_IN, PJ2_OUT, PJ2_IN_PU),
+       PINMUX_DATA(PJ1_DATA, PJ1_IN, PJ1_OUT, PJ1_IN_PU),
+       PINMUX_DATA(PJ0_DATA, PJ0_IN, PJ0_OUT, PJ0_IN_PU),
+
+       /* PK GPIO */
+       PINMUX_DATA(PK7_DATA, PK7_IN, PK7_OUT, PK7_IN_PU),
+       PINMUX_DATA(PK6_DATA, PK6_IN, PK6_OUT, PK6_IN_PU),
+       PINMUX_DATA(PK5_DATA, PK5_IN, PK5_OUT, PK5_IN_PU),
+       PINMUX_DATA(PK4_DATA, PK4_IN, PK4_OUT, PK4_IN_PU),
+       PINMUX_DATA(PK3_DATA, PK3_IN, PK3_OUT, PK3_IN_PU),
+       PINMUX_DATA(PK2_DATA, PK2_IN, PK2_OUT, PK2_IN_PU),
+       PINMUX_DATA(PK1_DATA, PK1_IN, PK1_OUT, PK1_IN_PU),
+       PINMUX_DATA(PK0_DATA, PK0_IN, PK0_OUT, PK0_IN_PU),
+
+       /* PL GPIO */
+       PINMUX_DATA(PL7_DATA, PL7_IN, PL7_OUT, PL7_IN_PU),
+       PINMUX_DATA(PL6_DATA, PL6_IN, PL6_OUT, PL6_IN_PU),
+       PINMUX_DATA(PL5_DATA, PL5_IN, PL5_OUT, PL5_IN_PU),
+       PINMUX_DATA(PL4_DATA, PL4_IN, PL4_OUT, PL4_IN_PU),
+       PINMUX_DATA(PL3_DATA, PL3_IN, PL3_OUT, PL3_IN_PU),
+       PINMUX_DATA(PL2_DATA, PL2_IN, PL2_OUT, PL2_IN_PU),
+       PINMUX_DATA(PL1_DATA, PL1_IN, PL1_OUT, PL1_IN_PU),
+       PINMUX_DATA(PL0_DATA, PL0_IN, PL0_OUT, PL0_IN_PU),
+
+       /* PM GPIO */
+       PINMUX_DATA(PM1_DATA, PM1_IN, PM1_OUT, PM1_IN_PU),
+       PINMUX_DATA(PM0_DATA, PM0_IN, PM0_OUT, PM0_IN_PU),
+
+       /* PN GPIO */
+       PINMUX_DATA(PN7_DATA, PN7_IN, PN7_OUT, PN7_IN_PU),
+       PINMUX_DATA(PN6_DATA, PN6_IN, PN6_OUT, PN6_IN_PU),
+       PINMUX_DATA(PN5_DATA, PN5_IN, PN5_OUT, PN5_IN_PU),
+       PINMUX_DATA(PN4_DATA, PN4_IN, PN4_OUT, PN4_IN_PU),
+       PINMUX_DATA(PN3_DATA, PN3_IN, PN3_OUT, PN3_IN_PU),
+       PINMUX_DATA(PN2_DATA, PN2_IN, PN2_OUT, PN2_IN_PU),
+       PINMUX_DATA(PN1_DATA, PN1_IN, PN1_OUT, PN1_IN_PU),
+       PINMUX_DATA(PN0_DATA, PN0_IN, PN0_OUT, PN0_IN_PU),
+
+       /* PP GPIO */
+       PINMUX_DATA(PP5_DATA, PP5_IN, PP5_OUT, PP5_IN_PU),
+       PINMUX_DATA(PP4_DATA, PP4_IN, PP4_OUT, PP4_IN_PU),
+       PINMUX_DATA(PP3_DATA, PP3_IN, PP3_OUT, PP3_IN_PU),
+       PINMUX_DATA(PP2_DATA, PP2_IN, PP2_OUT, PP2_IN_PU),
+       PINMUX_DATA(PP1_DATA, PP1_IN, PP1_OUT, PP1_IN_PU),
+       PINMUX_DATA(PP0_DATA, PP0_IN, PP0_OUT, PP0_IN_PU),
+
+       /* PQ GPIO */
+       PINMUX_DATA(PQ4_DATA, PQ4_IN, PQ4_OUT, PQ4_IN_PU),
+       PINMUX_DATA(PQ3_DATA, PQ3_IN, PQ3_OUT, PQ3_IN_PU),
+       PINMUX_DATA(PQ2_DATA, PQ2_IN, PQ2_OUT, PQ2_IN_PU),
+       PINMUX_DATA(PQ1_DATA, PQ1_IN, PQ1_OUT, PQ1_IN_PU),
+       PINMUX_DATA(PQ0_DATA, PQ0_IN, PQ0_OUT, PQ0_IN_PU),
+
+       /* PR GPIO */
+       PINMUX_DATA(PR3_DATA, PR3_IN, PR3_OUT, PR3_IN_PU),
+       PINMUX_DATA(PR2_DATA, PR2_IN, PR2_OUT, PR2_IN_PU),
+       PINMUX_DATA(PR1_DATA, PR1_IN, PR1_OUT, PR1_IN_PU),
+       PINMUX_DATA(PR0_DATA, PR0_IN, PR0_OUT, PR0_IN_PU),
+
+       /* PA FN */
+       PINMUX_DATA(D63_AD31_MARK, PA7_FN),
+       PINMUX_DATA(D62_AD30_MARK, PA6_FN),
+       PINMUX_DATA(D61_AD29_MARK, PA5_FN),
+       PINMUX_DATA(D60_AD28_MARK, PA4_FN),
+       PINMUX_DATA(D59_AD27_MARK, PA3_FN),
+       PINMUX_DATA(D58_AD26_MARK, PA2_FN),
+       PINMUX_DATA(D57_AD25_MARK, PA1_FN),
+       PINMUX_DATA(D56_AD24_MARK, PA0_FN),
+
+       /* PB FN */
+       PINMUX_DATA(D55_AD23_MARK, PB7_FN),
+       PINMUX_DATA(D54_AD22_MARK, PB6_FN),
+       PINMUX_DATA(D53_AD21_MARK, PB5_FN),
+       PINMUX_DATA(D52_AD20_MARK, PB4_FN),
+       PINMUX_DATA(D51_AD19_MARK, PB3_FN),
+       PINMUX_DATA(D50_AD18_MARK, PB2_FN),
+       PINMUX_DATA(D49_AD17_DB5_MARK, PB1_FN),
+       PINMUX_DATA(D48_AD16_DB4_MARK, PB0_FN),
+
+       /* PC FN */
+       PINMUX_DATA(D47_AD15_DB3_MARK, PC7_FN),
+       PINMUX_DATA(D46_AD14_DB2_MARK, PC6_FN),
+       PINMUX_DATA(D45_AD13_DB1_MARK, PC5_FN),
+       PINMUX_DATA(D44_AD12_DB0_MARK, PC4_FN),
+       PINMUX_DATA(D43_AD11_DG5_MARK, PC3_FN),
+       PINMUX_DATA(D42_AD10_DG4_MARK, PC2_FN),
+       PINMUX_DATA(D41_AD9_DG3_MARK, PC1_FN),
+       PINMUX_DATA(D40_AD8_DG2_MARK, PC0_FN),
+
+       /* PD FN */
+       PINMUX_DATA(D39_AD7_DG1_MARK, PD7_FN),
+       PINMUX_DATA(D38_AD6_DG0_MARK, PD6_FN),
+       PINMUX_DATA(D37_AD5_DR5_MARK, PD5_FN),
+       PINMUX_DATA(D36_AD4_DR4_MARK, PD4_FN),
+       PINMUX_DATA(D35_AD3_DR3_MARK, PD3_FN),
+       PINMUX_DATA(D34_AD2_DR2_MARK, PD2_FN),
+       PINMUX_DATA(D33_AD1_DR1_MARK, PD1_FN),
+       PINMUX_DATA(D32_AD0_DR0_MARK, PD0_FN),
+
+       /* PE FN */
+       PINMUX_DATA(REQ1_MARK, PE5_FN),
+       PINMUX_DATA(REQ2_MARK, PE4_FN),
+       PINMUX_DATA(REQ3_MARK, P2MSEL0_0, PE3_FN),
+       PINMUX_DATA(GNT1_MARK, PE2_FN),
+       PINMUX_DATA(GNT2_MARK, PE1_FN),
+       PINMUX_DATA(GNT3_MARK, P2MSEL0_0, PE0_FN),
+       PINMUX_DATA(MMCCLK_MARK, P2MSEL0_1, PE0_FN),
+
+       /* PF FN */
+       PINMUX_DATA(D31_MARK, PF7_FN),
+       PINMUX_DATA(D30_MARK, PF6_FN),
+       PINMUX_DATA(D29_MARK, PF5_FN),
+       PINMUX_DATA(D28_MARK, PF4_FN),
+       PINMUX_DATA(D27_MARK, PF3_FN),
+       PINMUX_DATA(D26_MARK, PF2_FN),
+       PINMUX_DATA(D25_MARK, PF1_FN),
+       PINMUX_DATA(D24_MARK, PF0_FN),
+
+       /* PF FN */
+       PINMUX_DATA(D23_MARK, PG7_FN),
+       PINMUX_DATA(D22_MARK, PG6_FN),
+       PINMUX_DATA(D21_MARK, PG5_FN),
+       PINMUX_DATA(D20_MARK, PG4_FN),
+       PINMUX_DATA(D19_MARK, PG3_FN),
+       PINMUX_DATA(D18_MARK, PG2_FN),
+       PINMUX_DATA(D17_MARK, PG1_FN),
+       PINMUX_DATA(D16_MARK, PG0_FN),
+
+       /* PH FN */
+       PINMUX_DATA(SCIF1_SCK_MARK, PH7_FN),
+       PINMUX_DATA(SCIF1_RXD_MARK, PH6_FN),
+       PINMUX_DATA(SCIF1_TXD_MARK, PH5_FN),
+       PINMUX_DATA(SCIF0_CTS_MARK, PH4_FN),
+       PINMUX_DATA(INTD_MARK, P1MSEL7_1, PH4_FN),
+       PINMUX_DATA(FCE_MARK, P1MSEL8_1, P1MSEL7_0, PH4_FN),
+       PINMUX_DATA(SCIF0_RTS_MARK, P1MSEL8_0, P1MSEL7_0, PH3_FN),
+       PINMUX_DATA(HSPI_CS_MARK, P1MSEL8_0, P1MSEL7_1, PH3_FN),
+       PINMUX_DATA(FSE_MARK, P1MSEL8_1, P1MSEL7_0, PH3_FN),
+       PINMUX_DATA(SCIF0_SCK_MARK, P1MSEL8_0, P1MSEL7_0, PH2_FN),
+       PINMUX_DATA(HSPI_CLK_MARK, P1MSEL8_0, P1MSEL7_1, PH2_FN),
+       PINMUX_DATA(FRE_MARK, P1MSEL8_1, P1MSEL7_0, PH2_FN),
+       PINMUX_DATA(SCIF0_RXD_MARK, P1MSEL8_0, P1MSEL7_0, PH1_FN),
+       PINMUX_DATA(HSPI_RX_MARK, P1MSEL8_0, P1MSEL7_1, PH1_FN),
+       PINMUX_DATA(FRB_MARK, P1MSEL8_1, P1MSEL7_0, PH1_FN),
+       PINMUX_DATA(SCIF0_TXD_MARK, P1MSEL8_0, P1MSEL7_0, PH0_FN),
+       PINMUX_DATA(HSPI_TX_MARK, P1MSEL8_0, P1MSEL7_1, PH0_FN),
+       PINMUX_DATA(FWE_MARK, P1MSEL8_1, P1MSEL7_0, PH0_FN),
+
+       /* PJ FN */
+       PINMUX_DATA(SCIF5_TXD_MARK, P1MSEL2_0, P1MSEL1_0, PJ7_FN),
+       PINMUX_DATA(HAC1_SYNC_MARK, P1MSEL2_0, P1MSEL1_1, PJ7_FN),
+       PINMUX_DATA(SSI1_WS_MARK, P1MSEL2_1, P1MSEL1_0, PJ7_FN),
+       PINMUX_DATA(SIOF_TXD_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ6_FN),
+       PINMUX_DATA(HAC0_SDOUT_MARK, P1MSEL4_0, P1MSEL3_1, PJ6_FN),
+       PINMUX_DATA(SSI0_SDATA_MARK, P1MSEL4_1, P1MSEL3_0, PJ6_FN),
+       PINMUX_DATA(SIOF_RXD_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ5_FN),
+       PINMUX_DATA(HAC0_SDIN_MARK, P1MSEL4_0, P1MSEL3_1, PJ5_FN),
+       PINMUX_DATA(SSI0_SCK_MARK, P1MSEL4_1, P1MSEL3_0, PJ5_FN),
+       PINMUX_DATA(SIOF_SYNC_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ4_FN),
+       PINMUX_DATA(HAC0_SYNC_MARK, P1MSEL4_0, P1MSEL3_1, PJ4_FN),
+       PINMUX_DATA(SSI0_WS_MARK, P1MSEL4_1, P1MSEL3_0, PJ4_FN),
+       PINMUX_DATA(SIOF_MCLK_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ3_FN),
+       PINMUX_DATA(HAC_RES_MARK, P1MSEL4_0, P1MSEL3_1, PJ3_FN),
+       PINMUX_DATA(SIOF_SCK_PJ_MARK, P2MSEL1_0, P1MSEL4_0, P1MSEL3_0, PJ2_FN),
+       PINMUX_DATA(HAC0_BITCLK_MARK, P1MSEL4_0, P1MSEL3_1, PJ2_FN),
+       PINMUX_DATA(SSI0_CLK_MARK, P1MSEL4_1, P1MSEL3_0, PJ2_FN),
+       PINMUX_DATA(HAC1_BITCLK_MARK, P1MSEL2_0, PJ1_FN),
+       PINMUX_DATA(SSI1_CLK_MARK, P1MSEL2_1, P1MSEL1_0, PJ1_FN),
+       PINMUX_DATA(TCLK_MARK, P1MSEL9_0, PJ0_FN),
+       PINMUX_DATA(IOIS16_MARK, P1MSEL9_1, PJ0_FN),
+
+       /* PK FN */
+       PINMUX_DATA(STATUS0_MARK, P1MSEL15_0, PK7_FN),
+       PINMUX_DATA(DRAK0_PK3_MARK, P1MSEL15_1, PK7_FN),
+       PINMUX_DATA(STATUS1_MARK, P1MSEL15_0, PK6_FN),
+       PINMUX_DATA(DRAK1_PK2_MARK, P1MSEL15_1, PK6_FN),
+       PINMUX_DATA(DACK2_MARK, P1MSEL12_0, P1MSEL11_0, PK5_FN),
+       PINMUX_DATA(SCIF2_TXD_MARK, P1MSEL12_1, P1MSEL11_0, PK5_FN),
+       PINMUX_DATA(MMCCMD_MARK, P1MSEL12_1, P1MSEL11_1, PK5_FN),
+       PINMUX_DATA(SIOF_TXD_PK_MARK, P2MSEL1_1,
+                   P1MSEL12_0, P1MSEL11_1, PK5_FN),
+       PINMUX_DATA(DACK3_MARK, P1MSEL12_0, P1MSEL11_0, PK4_FN),
+       PINMUX_DATA(SCIF2_SCK_MARK, P1MSEL12_1, P1MSEL11_0, PK4_FN),
+       PINMUX_DATA(MMCDAT_MARK, P1MSEL12_1, P1MSEL11_1, PK4_FN),
+       PINMUX_DATA(SIOF_SCK_PK_MARK, P2MSEL1_1,
+                   P1MSEL12_0, P1MSEL11_1, PK4_FN),
+       PINMUX_DATA(DREQ0_MARK, PK3_FN),
+       PINMUX_DATA(DREQ1_MARK, PK2_FN),
+       PINMUX_DATA(DRAK0_PK1_MARK, PK1_FN),
+       PINMUX_DATA(DRAK1_PK0_MARK, PK0_FN),
+
+       /* PL FN */
+       PINMUX_DATA(DREQ2_MARK, P1MSEL13_0, PL7_FN),
+       PINMUX_DATA(INTB_MARK, P1MSEL13_1, PL7_FN),
+       PINMUX_DATA(DREQ3_MARK, P1MSEL13_0, PL6_FN),
+       PINMUX_DATA(INTC_MARK, P1MSEL13_1, PL6_FN),
+       PINMUX_DATA(DRAK2_MARK, P1MSEL10_0, PL5_FN),
+       PINMUX_DATA(CE2A_MARK, P1MSEL10_1, PL5_FN),
+       PINMUX_DATA(IRL4_MARK, P1MSEL14_0, PL4_FN),
+       PINMUX_DATA(FD4_MARK, P1MSEL14_1, PL4_FN),
+       PINMUX_DATA(IRL5_MARK, P1MSEL14_0, PL3_FN),
+       PINMUX_DATA(FD5_MARK, P1MSEL14_1, PL3_FN),
+       PINMUX_DATA(IRL6_MARK, P1MSEL14_0, PL2_FN),
+       PINMUX_DATA(FD6_MARK, P1MSEL14_1, PL2_FN),
+       PINMUX_DATA(IRL7_MARK, P1MSEL14_0, PL1_FN),
+       PINMUX_DATA(FD7_MARK, P1MSEL14_1, PL1_FN),
+       PINMUX_DATA(DRAK3_MARK, P1MSEL10_0, PL0_FN),
+       PINMUX_DATA(CE2B_MARK, P1MSEL10_1, PL0_FN),
+
+       /* PM FN */
+       PINMUX_DATA(BREQ_BSACK_MARK, PM1_FN),
+       PINMUX_DATA(BACK_BSREQ_MARK, PM0_FN),
+
+       /* PN FN */
+       PINMUX_DATA(SCIF5_RXD_MARK, P1MSEL2_0, P1MSEL1_0, PN7_FN),
+       PINMUX_DATA(HAC1_SDIN_MARK, P1MSEL2_0, P1MSEL1_1, PN7_FN),
+       PINMUX_DATA(SSI1_SCK_MARK, P1MSEL2_1, P1MSEL1_0, PN7_FN),
+       PINMUX_DATA(SCIF5_SCK_MARK, P1MSEL2_0, P1MSEL1_0, PN6_FN),
+       PINMUX_DATA(HAC1_SDOUT_MARK, P1MSEL2_0, P1MSEL1_1, PN6_FN),
+       PINMUX_DATA(SSI1_SDATA_MARK, P1MSEL2_1, P1MSEL1_0, PN6_FN),
+       PINMUX_DATA(SCIF3_TXD_MARK, P1MSEL0_0, PN5_FN),
+       PINMUX_DATA(FCLE_MARK, P1MSEL0_1, PN5_FN),
+       PINMUX_DATA(SCIF3_RXD_MARK, P1MSEL0_0, PN4_FN),
+       PINMUX_DATA(FALE_MARK, P1MSEL0_1, PN4_FN),
+       PINMUX_DATA(SCIF3_SCK_MARK, P1MSEL0_0, PN3_FN),
+       PINMUX_DATA(FD0_MARK, P1MSEL0_1, PN3_FN),
+       PINMUX_DATA(SCIF4_TXD_MARK, P1MSEL0_0, PN2_FN),
+       PINMUX_DATA(FD1_MARK, P1MSEL0_1, PN2_FN),
+       PINMUX_DATA(SCIF4_RXD_MARK, P1MSEL0_0, PN1_FN),
+       PINMUX_DATA(FD2_MARK, P1MSEL0_1, PN1_FN),
+       PINMUX_DATA(SCIF4_SCK_MARK, P1MSEL0_0, PN0_FN),
+       PINMUX_DATA(FD3_MARK, P1MSEL0_1, PN0_FN),
+
+       /* PP FN */
+       PINMUX_DATA(DEVSEL_DCLKOUT_MARK, PP5_FN),
+       PINMUX_DATA(STOP_CDE_MARK, PP4_FN),
+       PINMUX_DATA(LOCK_ODDF_MARK, PP3_FN),
+       PINMUX_DATA(TRDY_DISPL_MARK, PP2_FN),
+       PINMUX_DATA(IRDY_HSYNC_MARK, PP1_FN),
+       PINMUX_DATA(PCIFRAME_VSYNC_MARK, PP0_FN),
+
+       /* PQ FN */
+       PINMUX_DATA(INTA_MARK, PQ4_FN),
+       PINMUX_DATA(GNT0_GNTIN_MARK, PQ3_FN),
+       PINMUX_DATA(REQ0_REQOUT_MARK, PQ2_FN),
+       PINMUX_DATA(PERR_MARK, PQ1_FN),
+       PINMUX_DATA(SERR_MARK, PQ0_FN),
+
+       /* PR FN */
+       PINMUX_DATA(WE7_CBE3_MARK, PR3_FN),
+       PINMUX_DATA(WE6_CBE2_MARK, PR2_FN),
+       PINMUX_DATA(WE5_CBE1_MARK, PR1_FN),
+       PINMUX_DATA(WE4_CBE0_MARK, PR0_FN),
+
+       /* MISC FN */
+       PINMUX_DATA(SCIF2_RXD_MARK, P1MSEL6_0, P1MSEL5_0),
+       PINMUX_DATA(SIOF_RXD_MARK, P2MSEL1_1, P1MSEL6_1, P1MSEL5_0),
+       PINMUX_DATA(MRESETOUT_MARK, P2MSEL2_0),
+       PINMUX_DATA(IRQOUT_MARK, P2MSEL2_1),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* PA */
+       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
+       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
+       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
+       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
+       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
+       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
+       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
+       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
+
+       /* PB */
+       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
+       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
+       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
+       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
+       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
+       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
+       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
+       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
+
+       /* PC */
+       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
+       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
+       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
+       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
+       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
+       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
+       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
+       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
+
+       /* PD */
+       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
+       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
+       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
+       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
+       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
+       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
+       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
+       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
+
+       /* PE */
+       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
+       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
+       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
+       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
+       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
+       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
+
+       /* PF */
+       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
+       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
+       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
+       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
+       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
+       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
+       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
+       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
+
+       /* PG */
+       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
+       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
+       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
+       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
+       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
+       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
+       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
+       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
+
+       /* PH */
+       PINMUX_GPIO(GPIO_PH7, PH7_DATA),
+       PINMUX_GPIO(GPIO_PH6, PH6_DATA),
+       PINMUX_GPIO(GPIO_PH5, PH5_DATA),
+       PINMUX_GPIO(GPIO_PH4, PH4_DATA),
+       PINMUX_GPIO(GPIO_PH3, PH3_DATA),
+       PINMUX_GPIO(GPIO_PH2, PH2_DATA),
+       PINMUX_GPIO(GPIO_PH1, PH1_DATA),
+       PINMUX_GPIO(GPIO_PH0, PH0_DATA),
+
+       /* PJ */
+       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
+       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
+       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
+       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
+       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
+       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
+       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
+       PINMUX_GPIO(GPIO_PJ0, PJ0_DATA),
+
+       /* PK */
+       PINMUX_GPIO(GPIO_PK7, PK7_DATA),
+       PINMUX_GPIO(GPIO_PK6, PK6_DATA),
+       PINMUX_GPIO(GPIO_PK5, PK5_DATA),
+       PINMUX_GPIO(GPIO_PK4, PK4_DATA),
+       PINMUX_GPIO(GPIO_PK3, PK3_DATA),
+       PINMUX_GPIO(GPIO_PK2, PK2_DATA),
+       PINMUX_GPIO(GPIO_PK1, PK1_DATA),
+       PINMUX_GPIO(GPIO_PK0, PK0_DATA),
+
+       /* PL */
+       PINMUX_GPIO(GPIO_PL7, PL7_DATA),
+       PINMUX_GPIO(GPIO_PL6, PL6_DATA),
+       PINMUX_GPIO(GPIO_PL5, PL5_DATA),
+       PINMUX_GPIO(GPIO_PL4, PL4_DATA),
+       PINMUX_GPIO(GPIO_PL3, PL3_DATA),
+       PINMUX_GPIO(GPIO_PL2, PL2_DATA),
+       PINMUX_GPIO(GPIO_PL1, PL1_DATA),
+       PINMUX_GPIO(GPIO_PL0, PL0_DATA),
+
+       /* PM */
+       PINMUX_GPIO(GPIO_PM1, PM1_DATA),
+       PINMUX_GPIO(GPIO_PM0, PM0_DATA),
+
+       /* PN */
+       PINMUX_GPIO(GPIO_PN7, PN7_DATA),
+       PINMUX_GPIO(GPIO_PN6, PN6_DATA),
+       PINMUX_GPIO(GPIO_PN5, PN5_DATA),
+       PINMUX_GPIO(GPIO_PN4, PN4_DATA),
+       PINMUX_GPIO(GPIO_PN3, PN3_DATA),
+       PINMUX_GPIO(GPIO_PN2, PN2_DATA),
+       PINMUX_GPIO(GPIO_PN1, PN1_DATA),
+       PINMUX_GPIO(GPIO_PN0, PN0_DATA),
+
+       /* PP */
+       PINMUX_GPIO(GPIO_PP5, PP5_DATA),
+       PINMUX_GPIO(GPIO_PP4, PP4_DATA),
+       PINMUX_GPIO(GPIO_PP3, PP3_DATA),
+       PINMUX_GPIO(GPIO_PP2, PP2_DATA),
+       PINMUX_GPIO(GPIO_PP1, PP1_DATA),
+       PINMUX_GPIO(GPIO_PP0, PP0_DATA),
+
+       /* PQ */
+       PINMUX_GPIO(GPIO_PQ4, PQ4_DATA),
+       PINMUX_GPIO(GPIO_PQ3, PQ3_DATA),
+       PINMUX_GPIO(GPIO_PQ2, PQ2_DATA),
+       PINMUX_GPIO(GPIO_PQ1, PQ1_DATA),
+       PINMUX_GPIO(GPIO_PQ0, PQ0_DATA),
+
+       /* PR */
+       PINMUX_GPIO(GPIO_PR3, PR3_DATA),
+       PINMUX_GPIO(GPIO_PR2, PR2_DATA),
+       PINMUX_GPIO(GPIO_PR1, PR1_DATA),
+       PINMUX_GPIO(GPIO_PR0, PR0_DATA),
+
+       /* FN */
+       PINMUX_GPIO(GPIO_FN_D63_AD31, D63_AD31_MARK),
+       PINMUX_GPIO(GPIO_FN_D62_AD30, D62_AD30_MARK),
+       PINMUX_GPIO(GPIO_FN_D61_AD29, D61_AD29_MARK),
+       PINMUX_GPIO(GPIO_FN_D60_AD28, D60_AD28_MARK),
+       PINMUX_GPIO(GPIO_FN_D59_AD27, D59_AD27_MARK),
+       PINMUX_GPIO(GPIO_FN_D58_AD26, D58_AD26_MARK),
+       PINMUX_GPIO(GPIO_FN_D57_AD25, D57_AD25_MARK),
+       PINMUX_GPIO(GPIO_FN_D56_AD24, D56_AD24_MARK),
+       PINMUX_GPIO(GPIO_FN_D55_AD23, D55_AD23_MARK),
+       PINMUX_GPIO(GPIO_FN_D54_AD22, D54_AD22_MARK),
+       PINMUX_GPIO(GPIO_FN_D53_AD21, D53_AD21_MARK),
+       PINMUX_GPIO(GPIO_FN_D52_AD20, D52_AD20_MARK),
+       PINMUX_GPIO(GPIO_FN_D51_AD19, D51_AD19_MARK),
+       PINMUX_GPIO(GPIO_FN_D50_AD18, D50_AD18_MARK),
+       PINMUX_GPIO(GPIO_FN_D49_AD17_DB5, D49_AD17_DB5_MARK),
+       PINMUX_GPIO(GPIO_FN_D48_AD16_DB4, D48_AD16_DB4_MARK),
+       PINMUX_GPIO(GPIO_FN_D47_AD15_DB3, D47_AD15_DB3_MARK),
+       PINMUX_GPIO(GPIO_FN_D46_AD14_DB2, D46_AD14_DB2_MARK),
+       PINMUX_GPIO(GPIO_FN_D45_AD13_DB1, D45_AD13_DB1_MARK),
+       PINMUX_GPIO(GPIO_FN_D44_AD12_DB0, D44_AD12_DB0_MARK),
+       PINMUX_GPIO(GPIO_FN_D43_AD11_DG5, D43_AD11_DG5_MARK),
+       PINMUX_GPIO(GPIO_FN_D42_AD10_DG4, D42_AD10_DG4_MARK),
+       PINMUX_GPIO(GPIO_FN_D41_AD9_DG3, D41_AD9_DG3_MARK),
+       PINMUX_GPIO(GPIO_FN_D40_AD8_DG2, D40_AD8_DG2_MARK),
+       PINMUX_GPIO(GPIO_FN_D39_AD7_DG1, D39_AD7_DG1_MARK),
+       PINMUX_GPIO(GPIO_FN_D38_AD6_DG0, D38_AD6_DG0_MARK),
+       PINMUX_GPIO(GPIO_FN_D37_AD5_DR5, D37_AD5_DR5_MARK),
+       PINMUX_GPIO(GPIO_FN_D36_AD4_DR4, D36_AD4_DR4_MARK),
+       PINMUX_GPIO(GPIO_FN_D35_AD3_DR3, D35_AD3_DR3_MARK),
+       PINMUX_GPIO(GPIO_FN_D34_AD2_DR2, D34_AD2_DR2_MARK),
+       PINMUX_GPIO(GPIO_FN_D33_AD1_DR1, D33_AD1_DR1_MARK),
+       PINMUX_GPIO(GPIO_FN_D32_AD0_DR0, D32_AD0_DR0_MARK),
+       PINMUX_GPIO(GPIO_FN_REQ1, REQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_REQ2, REQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_REQ3, REQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_GNT1, GNT1_MARK),
+       PINMUX_GPIO(GPIO_FN_GNT2, GNT2_MARK),
+       PINMUX_GPIO(GPIO_FN_GNT3, GNT3_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCCLK, MMCCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_D31, D31_MARK),
+       PINMUX_GPIO(GPIO_FN_D30, D30_MARK),
+       PINMUX_GPIO(GPIO_FN_D29, D29_MARK),
+       PINMUX_GPIO(GPIO_FN_D28, D28_MARK),
+       PINMUX_GPIO(GPIO_FN_D27, D27_MARK),
+       PINMUX_GPIO(GPIO_FN_D26, D26_MARK),
+       PINMUX_GPIO(GPIO_FN_D25, D25_MARK),
+       PINMUX_GPIO(GPIO_FN_D24, D24_MARK),
+       PINMUX_GPIO(GPIO_FN_D23, D23_MARK),
+       PINMUX_GPIO(GPIO_FN_D22, D22_MARK),
+       PINMUX_GPIO(GPIO_FN_D21, D21_MARK),
+       PINMUX_GPIO(GPIO_FN_D20, D20_MARK),
+       PINMUX_GPIO(GPIO_FN_D19, D19_MARK),
+       PINMUX_GPIO(GPIO_FN_D18, D18_MARK),
+       PINMUX_GPIO(GPIO_FN_D17, D17_MARK),
+       PINMUX_GPIO(GPIO_FN_D16, D16_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_SCK, SCIF1_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_RXD, SCIF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_TXD, SCIF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_CTS, SCIF0_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_INTD, INTD_MARK),
+       PINMUX_GPIO(GPIO_FN_FCE, FCE_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RTS, SCIF0_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_CS, HSPI_CS_MARK),
+       PINMUX_GPIO(GPIO_FN_FSE, FSE_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_SCK, SCIF0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_CLK, HSPI_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_FRE, FRE_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RXD, SCIF0_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_RX, HSPI_RX_MARK),
+       PINMUX_GPIO(GPIO_FN_FRB, FRB_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_TXD, SCIF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_TX, HSPI_TX_MARK),
+       PINMUX_GPIO(GPIO_FN_FWE, FWE_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_TXD, SCIF5_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_SYNC, HAC1_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_WS, SSI1_WS_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_TXD_PJ, SIOF_TXD_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_SDOUT, HAC0_SDOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_SDATA, SSI0_SDATA_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_RXD_PJ, SIOF_RXD_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_SDIN, HAC0_SDIN_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_SCK, SSI0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_SYNC_PJ, SIOF_SYNC_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_SYNC, HAC0_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_WS, SSI0_WS_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_MCLK_PJ, SIOF_MCLK_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC_RES, HAC_RES_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_SCK_PJ, SIOF_SCK_PJ_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_BITCLK, HAC0_BITCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_CLK, SSI0_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_BITCLK, HAC1_BITCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_CLK, SSI1_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLK, TCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16, IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS0, STATUS0_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK0_PK3, DRAK0_PK3_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS1, STATUS1_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK1_PK2, DRAK1_PK2_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK2, DACK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_TXD, SCIF2_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCCMD, MMCCMD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_TXD_PK, SIOF_TXD_PK_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK3, DACK3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_SCK, SCIF2_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_MMCDAT, MMCDAT_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_SCK_PK, SIOF_SCK_PK_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0, DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1, DREQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK0_PK1, DRAK0_PK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK1_PK0, DRAK1_PK0_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ2, DREQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_INTB, INTB_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ3, DREQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_INTC, INTC_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK2, DRAK2_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2A, CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL4, IRL4_MARK),
+       PINMUX_GPIO(GPIO_FN_FD4, FD4_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL5, IRL5_MARK),
+       PINMUX_GPIO(GPIO_FN_FD5, FD5_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL6, IRL6_MARK),
+       PINMUX_GPIO(GPIO_FN_FD6, FD6_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL7, IRL7_MARK),
+       PINMUX_GPIO(GPIO_FN_FD7, FD7_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK3, DRAK3_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2B, CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_BREQ_BSACK, BREQ_BSACK_MARK),
+       PINMUX_GPIO(GPIO_FN_BACK_BSREQ, BACK_BSREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_RXD, SCIF5_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_SDIN, HAC1_SDIN_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_SCK, SSI1_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_SCK, SCIF5_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_SDOUT, HAC1_SDOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_SDATA, SSI1_SDATA_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_TXD, SCIF3_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_FCLE, FCLE_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_RXD, SCIF3_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_FALE, FALE_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_SCK, SCIF3_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FD0, FD0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_TXD, SCIF4_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_FD1, FD1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_RXD, SCIF4_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_FD2, FD2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_SCK, SCIF4_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FD3, FD3_MARK),
+       PINMUX_GPIO(GPIO_FN_DEVSEL_DCLKOUT, DEVSEL_DCLKOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_STOP_CDE, STOP_CDE_MARK),
+       PINMUX_GPIO(GPIO_FN_LOCK_ODDF, LOCK_ODDF_MARK),
+       PINMUX_GPIO(GPIO_FN_TRDY_DISPL, TRDY_DISPL_MARK),
+       PINMUX_GPIO(GPIO_FN_IRDY_HSYNC, IRDY_HSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_PCIFRAME_VSYNC, PCIFRAME_VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_INTA, INTA_MARK),
+       PINMUX_GPIO(GPIO_FN_GNT0_GNTIN, GNT0_GNTIN_MARK),
+       PINMUX_GPIO(GPIO_FN_REQ0_REQOUT, REQ0_REQOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_PERR, PERR_MARK),
+       PINMUX_GPIO(GPIO_FN_SERR, SERR_MARK),
+       PINMUX_GPIO(GPIO_FN_WE7_CBE3, WE7_CBE3_MARK),
+       PINMUX_GPIO(GPIO_FN_WE6_CBE2, WE6_CBE2_MARK),
+       PINMUX_GPIO(GPIO_FN_WE5_CBE1, WE5_CBE1_MARK),
+       PINMUX_GPIO(GPIO_FN_WE4_CBE0, WE4_CBE0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF2_RXD, SCIF2_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SIOF_RXD, SIOF_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_MRESETOUT, MRESETOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQOUT, IRQOUT_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PACR", 0xffe70000, 16, 2) {
+               PA7_FN, PA7_OUT, PA7_IN, PA7_IN_PU,
+               PA6_FN, PA6_OUT, PA6_IN, PA6_IN_PU,
+               PA5_FN, PA5_OUT, PA5_IN, PA5_IN_PU,
+               PA4_FN, PA4_OUT, PA4_IN, PA4_IN_PU,
+               PA3_FN, PA3_OUT, PA3_IN, PA3_IN_PU,
+               PA2_FN, PA2_OUT, PA2_IN, PA2_IN_PU,
+               PA1_FN, PA1_OUT, PA1_IN, PA1_IN_PU,
+               PA0_FN, PA0_OUT, PA0_IN, PA0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PBCR", 0xffe70002, 16, 2) {
+               PB7_FN, PB7_OUT, PB7_IN, PB7_IN_PU,
+               PB6_FN, PB6_OUT, PB6_IN, PB6_IN_PU,
+               PB5_FN, PB5_OUT, PB5_IN, PB5_IN_PU,
+               PB4_FN, PB4_OUT, PB4_IN, PB4_IN_PU,
+               PB3_FN, PB3_OUT, PB3_IN, PB3_IN_PU,
+               PB2_FN, PB2_OUT, PB2_IN, PB2_IN_PU,
+               PB1_FN, PB1_OUT, PB1_IN, PB1_IN_PU,
+               PB0_FN, PB0_OUT, PB0_IN, PB0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PCCR", 0xffe70004, 16, 2) {
+               PC7_FN, PC7_OUT, PC7_IN, PC7_IN_PU,
+               PC6_FN, PC6_OUT, PC6_IN, PC6_IN_PU,
+               PC5_FN, PC5_OUT, PC5_IN, PC5_IN_PU,
+               PC4_FN, PC4_OUT, PC4_IN, PC4_IN_PU,
+               PC3_FN, PC3_OUT, PC3_IN, PC3_IN_PU,
+               PC2_FN, PC2_OUT, PC2_IN, PC2_IN_PU,
+               PC1_FN, PC1_OUT, PC1_IN, PC1_IN_PU,
+               PC0_FN, PC0_OUT, PC0_IN, PC0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PDCR", 0xffe70006, 16, 2) {
+               PD7_FN, PD7_OUT, PD7_IN, PD7_IN_PU,
+               PD6_FN, PD6_OUT, PD6_IN, PD6_IN_PU,
+               PD5_FN, PD5_OUT, PD5_IN, PD5_IN_PU,
+               PD4_FN, PD4_OUT, PD4_IN, PD4_IN_PU,
+               PD3_FN, PD3_OUT, PD3_IN, PD3_IN_PU,
+               PD2_FN, PD2_OUT, PD2_IN, PD2_IN_PU,
+               PD1_FN, PD1_OUT, PD1_IN, PD1_IN_PU,
+               PD0_FN, PD0_OUT, PD0_IN, PD0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PECR", 0xffe70008, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PE5_FN, PE5_OUT, PE5_IN, PE5_IN_PU,
+               PE4_FN, PE4_OUT, PE4_IN, PE4_IN_PU,
+               PE3_FN, PE3_OUT, PE3_IN, PE3_IN_PU,
+               PE2_FN, PE2_OUT, PE2_IN, PE2_IN_PU,
+               PE1_FN, PE1_OUT, PE1_IN, PE1_IN_PU,
+               PE0_FN, PE0_OUT, PE0_IN, PE0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PFCR", 0xffe7000a, 16, 2) {
+               PF7_FN, PF7_OUT, PF7_IN, PF7_IN_PU,
+               PF6_FN, PF6_OUT, PF6_IN, PF6_IN_PU,
+               PF5_FN, PF5_OUT, PF5_IN, PF5_IN_PU,
+               PF4_FN, PF4_OUT, PF4_IN, PF4_IN_PU,
+               PF3_FN, PF3_OUT, PF3_IN, PF3_IN_PU,
+               PF2_FN, PF2_OUT, PF2_IN, PF2_IN_PU,
+               PF1_FN, PF1_OUT, PF1_IN, PF1_IN_PU,
+               PF0_FN, PF0_OUT, PF0_IN, PF0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PGCR", 0xffe7000c, 16, 2) {
+               PG7_FN, PG7_OUT, PG7_IN, PG7_IN_PU,
+               PG6_FN, PG6_OUT, PG6_IN, PG6_IN_PU,
+               PG5_FN, PG5_OUT, PG5_IN, PG5_IN_PU,
+               PG4_FN, PG4_OUT, PG4_IN, PG4_IN_PU,
+               PG3_FN, PG3_OUT, PG3_IN, PG3_IN_PU,
+               PG2_FN, PG2_OUT, PG2_IN, PG2_IN_PU,
+               PG1_FN, PG1_OUT, PG1_IN, PG1_IN_PU,
+               PG0_FN, PG0_OUT, PG0_IN, PG0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PHCR", 0xffe7000e, 16, 2) {
+               PH7_FN, PH7_OUT, PH7_IN, PH7_IN_PU,
+               PH6_FN, PH6_OUT, PH6_IN, PH6_IN_PU,
+               PH5_FN, PH5_OUT, PH5_IN, PH5_IN_PU,
+               PH4_FN, PH4_OUT, PH4_IN, PH4_IN_PU,
+               PH3_FN, PH3_OUT, PH3_IN, PH3_IN_PU,
+               PH2_FN, PH2_OUT, PH2_IN, PH2_IN_PU,
+               PH1_FN, PH1_OUT, PH1_IN, PH1_IN_PU,
+               PH0_FN, PH0_OUT, PH0_IN, PH0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PJCR", 0xffe70010, 16, 2) {
+               PJ7_FN, PJ7_OUT, PJ7_IN, PJ7_IN_PU,
+               PJ6_FN, PJ6_OUT, PJ6_IN, PJ6_IN_PU,
+               PJ5_FN, PJ5_OUT, PJ5_IN, PJ5_IN_PU,
+               PJ4_FN, PJ4_OUT, PJ4_IN, PJ4_IN_PU,
+               PJ3_FN, PJ3_OUT, PJ3_IN, PJ3_IN_PU,
+               PJ2_FN, PJ2_OUT, PJ2_IN, PJ2_IN_PU,
+               PJ1_FN, PJ1_OUT, PJ1_IN, PJ1_IN_PU,
+               PJ0_FN, PJ0_OUT, PJ0_IN, PJ0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PKCR", 0xffe70012, 16, 2) {
+               PK7_FN, PK7_OUT, PK7_IN, PK7_IN_PU,
+               PK6_FN, PK6_OUT, PK6_IN, PK6_IN_PU,
+               PK5_FN, PK5_OUT, PK5_IN, PK5_IN_PU,
+               PK4_FN, PK4_OUT, PK4_IN, PK4_IN_PU,
+               PK3_FN, PK3_OUT, PK3_IN, PK3_IN_PU,
+               PK2_FN, PK2_OUT, PK2_IN, PK2_IN_PU,
+               PK1_FN, PK1_OUT, PK1_IN, PK1_IN_PU,
+               PK0_FN, PK0_OUT, PK0_IN, PK0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PLCR", 0xffe70014, 16, 2) {
+               PL7_FN, PL7_OUT, PL7_IN, PL7_IN_PU,
+               PL6_FN, PL6_OUT, PL6_IN, PL6_IN_PU,
+               PL5_FN, PL5_OUT, PL5_IN, PL5_IN_PU,
+               PL4_FN, PL4_OUT, PL4_IN, PL4_IN_PU,
+               PL3_FN, PL3_OUT, PL3_IN, PL3_IN_PU,
+               PL2_FN, PL2_OUT, PL2_IN, PL2_IN_PU,
+               PL1_FN, PL1_OUT, PL1_IN, PL1_IN_PU,
+               PL0_FN, PL0_OUT, PL0_IN, PL0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PMCR", 0xffe70016, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PM1_FN, PM1_OUT, PM1_IN, PM1_IN_PU,
+               PM0_FN, PM0_OUT, PM0_IN, PM0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PNCR", 0xffe70018, 16, 2) {
+               PN7_FN, PN7_OUT, PN7_IN, PN7_IN_PU,
+               PN6_FN, PN6_OUT, PN6_IN, PN6_IN_PU,
+               PN5_FN, PN5_OUT, PN5_IN, PN5_IN_PU,
+               PN4_FN, PN4_OUT, PN4_IN, PN4_IN_PU,
+               PN3_FN, PN3_OUT, PN3_IN, PN3_IN_PU,
+               PN2_FN, PN2_OUT, PN2_IN, PN2_IN_PU,
+               PN1_FN, PN1_OUT, PN1_IN, PN1_IN_PU,
+               PN0_FN, PN0_OUT, PN0_IN, PN0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PPCR", 0xffe7001a, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PP5_FN, PP5_OUT, PP5_IN, PP5_IN_PU,
+               PP4_FN, PP4_OUT, PP4_IN, PP4_IN_PU,
+               PP3_FN, PP3_OUT, PP3_IN, PP3_IN_PU,
+               PP2_FN, PP2_OUT, PP2_IN, PP2_IN_PU,
+               PP1_FN, PP1_OUT, PP1_IN, PP1_IN_PU,
+               PP0_FN, PP0_OUT, PP0_IN, PP0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PQCR", 0xffe7001c, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PQ4_FN, PQ4_OUT, PQ4_IN, PQ4_IN_PU,
+               PQ3_FN, PQ3_OUT, PQ3_IN, PQ3_IN_PU,
+               PQ2_FN, PQ2_OUT, PQ2_IN, PQ2_IN_PU,
+               PQ1_FN, PQ1_OUT, PQ1_IN, PQ1_IN_PU,
+               PQ0_FN, PQ0_OUT, PQ0_IN, PQ0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PRCR", 0xffe7001e, 16, 2) {
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PR3_FN, PR3_OUT, PR3_IN, PR3_IN_PU,
+               PR2_FN, PR2_OUT, PR2_IN, PR2_IN_PU,
+               PR1_FN, PR1_OUT, PR1_IN, PR1_IN_PU,
+               PR0_FN, PR0_OUT, PR0_IN, PR0_IN_PU }
+       },
+       { PINMUX_CFG_REG("P1MSELR", 0xffe70080, 16, 1) {
+               P1MSEL15_0, P1MSEL15_1,
+               P1MSEL14_0, P1MSEL14_1,
+               P1MSEL13_0, P1MSEL13_1,
+               P1MSEL12_0, P1MSEL12_1,
+               P1MSEL11_0, P1MSEL11_1,
+               P1MSEL10_0, P1MSEL10_1,
+               P1MSEL9_0, P1MSEL9_1,
+               P1MSEL8_0, P1MSEL8_1,
+               P1MSEL7_0, P1MSEL7_1,
+               P1MSEL6_0, P1MSEL6_1,
+               P1MSEL5_0, 0,
+               P1MSEL4_0, P1MSEL4_1,
+               P1MSEL3_0, P1MSEL3_1,
+               P1MSEL2_0, P1MSEL2_1,
+               P1MSEL1_0, P1MSEL1_1,
+               P1MSEL0_0, P1MSEL0_1 }
+       },
+       { PINMUX_CFG_REG("P2MSELR", 0xffe70082, 16, 1) {
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               0, 0,
+               P2MSEL2_0, P2MSEL2_1,
+               P2MSEL1_0, P2MSEL1_1,
+               P2MSEL0_0, P2MSEL0_1 }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR", 0xffe70020, 8) {
+               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR", 0xffe70022, 8) {
+               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDR", 0xffe70024, 8) {
+               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDR", 0xffe70026, 8) {
+               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDR", 0xffe70028, 8) {
+               0, 0, PE5_DATA, PE4_DATA,
+               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA }
+       },
+       { PINMUX_DATA_REG("PFDR", 0xffe7002a, 8) {
+               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR", 0xffe7002c, 8) {
+               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA }
+       },
+       { PINMUX_DATA_REG("PHDR", 0xffe7002e, 8) {
+               PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
+               PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR", 0xffe70030, 8) {
+               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+               PJ3_DATA, PJ2_DATA, PJ1_DATA, PJ0_DATA }
+       },
+       { PINMUX_DATA_REG("PKDR", 0xffe70032, 8) {
+               PK7_DATA, PK6_DATA, PK5_DATA, PK4_DATA,
+               PK3_DATA, PK2_DATA, PK1_DATA, PK0_DATA }
+       },
+       { PINMUX_DATA_REG("PLDR", 0xffe70034, 8) {
+               PL7_DATA, PL6_DATA, PL5_DATA, PL4_DATA,
+               PL3_DATA, PL2_DATA, PL1_DATA, PL0_DATA }
+       },
+       { PINMUX_DATA_REG("PMDR", 0xffe70036, 8) {
+               0, 0, 0, 0,
+               0, 0, PM1_DATA, PM0_DATA }
+       },
+       { PINMUX_DATA_REG("PNDR", 0xffe70038, 8) {
+               PN7_DATA, PN6_DATA, PN5_DATA, PN4_DATA,
+               PN3_DATA, PN2_DATA, PN1_DATA, PN0_DATA }
+       },
+       { PINMUX_DATA_REG("PPDR", 0xffe7003a, 8) {
+               0, 0, PP5_DATA, PP4_DATA,
+               PP3_DATA, PP2_DATA, PP1_DATA, PP0_DATA }
+       },
+       { PINMUX_DATA_REG("PQDR", 0xffe7003c, 8) {
+               0, 0, 0, PQ4_DATA,
+               PQ3_DATA, PQ2_DATA, PQ1_DATA, PQ0_DATA }
+       },
+       { PINMUX_DATA_REG("PRDR", 0xffe7003e, 8) {
+               0, 0, 0, 0,
+               PR3_DATA, PR2_DATA, PR1_DATA, PR0_DATA }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7785_pinmux_info = {
+       .name = "sh7785_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PA7,
+       .last_gpio = GPIO_FN_IRQOUT,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-sh7786.c b/drivers/pinctrl/sh-pfc/pfc-sh7786.c
new file mode 100644 (file)
index 0000000..1e18b58
--- /dev/null
@@ -0,0 +1,837 @@
+/*
+ * SH7786 Pinmux
+ *
+ * Copyright (C) 2008, 2009  Renesas Solutions Corp.
+ * Kuninori Morimoto <morimoto.kuninori@renesas.com>
+ *
+ *  Based on SH7785 pinmux
+ *
+ *  Copyright (C) 2008  Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <cpu/sh7786.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
+       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
+       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
+       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
+       PE7_DATA, PE6_DATA,
+       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
+       PG7_DATA, PG6_DATA, PG5_DATA,
+       PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
+       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
+       PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+       PJ3_DATA, PJ2_DATA, PJ1_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
+       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
+       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
+       PB3_IN, PB2_IN, PB1_IN, PB0_IN,
+       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
+       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
+       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
+       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
+       PE7_IN, PE6_IN,
+       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
+       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
+       PG7_IN, PG6_IN, PG5_IN,
+       PH7_IN, PH6_IN, PH5_IN, PH4_IN,
+       PH3_IN, PH2_IN, PH1_IN, PH0_IN,
+       PJ7_IN, PJ6_IN, PJ5_IN, PJ4_IN,
+       PJ3_IN, PJ2_IN, PJ1_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PA7_IN_PU, PA6_IN_PU, PA5_IN_PU, PA4_IN_PU,
+       PA3_IN_PU, PA2_IN_PU, PA1_IN_PU, PA0_IN_PU,
+       PB7_IN_PU, PB6_IN_PU, PB5_IN_PU, PB4_IN_PU,
+       PB3_IN_PU, PB2_IN_PU, PB1_IN_PU, PB0_IN_PU,
+       PC7_IN_PU, PC6_IN_PU, PC5_IN_PU, PC4_IN_PU,
+       PC3_IN_PU, PC2_IN_PU, PC1_IN_PU, PC0_IN_PU,
+       PD7_IN_PU, PD6_IN_PU, PD5_IN_PU, PD4_IN_PU,
+       PD3_IN_PU, PD2_IN_PU, PD1_IN_PU, PD0_IN_PU,
+       PE7_IN_PU, PE6_IN_PU,
+       PF7_IN_PU, PF6_IN_PU, PF5_IN_PU, PF4_IN_PU,
+       PF3_IN_PU, PF2_IN_PU, PF1_IN_PU, PF0_IN_PU,
+       PG7_IN_PU, PG6_IN_PU, PG5_IN_PU,
+       PH7_IN_PU, PH6_IN_PU, PH5_IN_PU, PH4_IN_PU,
+       PH3_IN_PU, PH2_IN_PU, PH1_IN_PU, PH0_IN_PU,
+       PJ7_IN_PU, PJ6_IN_PU, PJ5_IN_PU, PJ4_IN_PU,
+       PJ3_IN_PU, PJ2_IN_PU, PJ1_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PA7_OUT, PA6_OUT, PA5_OUT, PA4_OUT,
+       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
+       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
+       PB3_OUT, PB2_OUT, PB1_OUT, PB0_OUT,
+       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
+       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
+       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
+       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
+       PE7_OUT, PE6_OUT,
+       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
+       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
+       PG7_OUT, PG6_OUT, PG5_OUT,
+       PH7_OUT, PH6_OUT, PH5_OUT, PH4_OUT,
+       PH3_OUT, PH2_OUT, PH1_OUT, PH0_OUT,
+       PJ7_OUT, PJ6_OUT, PJ5_OUT, PJ4_OUT,
+       PJ3_OUT, PJ2_OUT, PJ1_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PA7_FN, PA6_FN, PA5_FN, PA4_FN,
+       PA3_FN, PA2_FN, PA1_FN, PA0_FN,
+       PB7_FN, PB6_FN, PB5_FN, PB4_FN,
+       PB3_FN, PB2_FN, PB1_FN, PB0_FN,
+       PC7_FN, PC6_FN, PC5_FN, PC4_FN,
+       PC3_FN, PC2_FN, PC1_FN, PC0_FN,
+       PD7_FN, PD6_FN, PD5_FN, PD4_FN,
+       PD3_FN, PD2_FN, PD1_FN, PD0_FN,
+       PE7_FN, PE6_FN,
+       PF7_FN, PF6_FN, PF5_FN, PF4_FN,
+       PF3_FN, PF2_FN, PF1_FN, PF0_FN,
+       PG7_FN, PG6_FN, PG5_FN,
+       PH7_FN, PH6_FN, PH5_FN, PH4_FN,
+       PH3_FN, PH2_FN, PH1_FN, PH0_FN,
+       PJ7_FN, PJ6_FN, PJ5_FN, PJ4_FN,
+       PJ3_FN, PJ2_FN, PJ1_FN,
+       P1MSEL14_0, P1MSEL14_1,
+       P1MSEL13_0, P1MSEL13_1,
+       P1MSEL12_0, P1MSEL12_1,
+       P1MSEL11_0, P1MSEL11_1,
+       P1MSEL10_0, P1MSEL10_1,
+       P1MSEL9_0, P1MSEL9_1,
+       P1MSEL8_0, P1MSEL8_1,
+       P1MSEL7_0, P1MSEL7_1,
+       P1MSEL6_0, P1MSEL6_1,
+       P1MSEL5_0, P1MSEL5_1,
+       P1MSEL4_0, P1MSEL4_1,
+       P1MSEL3_0, P1MSEL3_1,
+       P1MSEL2_0, P1MSEL2_1,
+       P1MSEL1_0, P1MSEL1_1,
+       P1MSEL0_0, P1MSEL0_1,
+
+       P2MSEL15_0, P2MSEL15_1,
+       P2MSEL14_0, P2MSEL14_1,
+       P2MSEL13_0, P2MSEL13_1,
+       P2MSEL12_0, P2MSEL12_1,
+       P2MSEL11_0, P2MSEL11_1,
+       P2MSEL10_0, P2MSEL10_1,
+       P2MSEL9_0, P2MSEL9_1,
+       P2MSEL8_0, P2MSEL8_1,
+       P2MSEL7_0, P2MSEL7_1,
+       P2MSEL6_0, P2MSEL6_1,
+       P2MSEL5_0, P2MSEL5_1,
+       P2MSEL4_0, P2MSEL4_1,
+       P2MSEL3_0, P2MSEL3_1,
+       P2MSEL2_0, P2MSEL2_1,
+       P2MSEL1_0, P2MSEL1_1,
+       P2MSEL0_0, P2MSEL0_1,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+       DCLKIN_MARK, DCLKOUT_MARK, ODDF_MARK,
+       VSYNC_MARK, HSYNC_MARK, CDE_MARK, DISP_MARK,
+       DR0_MARK, DR1_MARK, DR2_MARK, DR3_MARK, DR4_MARK, DR5_MARK,
+       DG0_MARK, DG1_MARK, DG2_MARK, DG3_MARK, DG4_MARK, DG5_MARK,
+       DB0_MARK, DB1_MARK, DB2_MARK, DB3_MARK, DB4_MARK, DB5_MARK,
+       ETH_MAGIC_MARK, ETH_LINK_MARK, ETH_TX_ER_MARK, ETH_TX_EN_MARK,
+       ETH_MDIO_MARK, ETH_RX_CLK_MARK, ETH_MDC_MARK, ETH_COL_MARK,
+       ETH_TX_CLK_MARK, ETH_CRS_MARK, ETH_RX_DV_MARK, ETH_RX_ER_MARK,
+       ETH_TXD3_MARK, ETH_TXD2_MARK, ETH_TXD1_MARK, ETH_TXD0_MARK,
+       ETH_RXD3_MARK, ETH_RXD2_MARK, ETH_RXD1_MARK, ETH_RXD0_MARK,
+       HSPI_CLK_MARK, HSPI_CS_MARK, HSPI_RX_MARK, HSPI_TX_MARK,
+       SCIF0_CTS_MARK, SCIF0_RTS_MARK,
+       SCIF0_SCK_MARK, SCIF0_RXD_MARK, SCIF0_TXD_MARK,
+       SCIF1_SCK_MARK, SCIF1_RXD_MARK, SCIF1_TXD_MARK,
+       SCIF3_SCK_MARK, SCIF3_RXD_MARK, SCIF3_TXD_MARK,
+       SCIF4_SCK_MARK, SCIF4_RXD_MARK, SCIF4_TXD_MARK,
+       SCIF5_SCK_MARK, SCIF5_RXD_MARK, SCIF5_TXD_MARK,
+       BREQ_MARK, IOIS16_MARK, CE2B_MARK, CE2A_MARK, BACK_MARK,
+       FALE_MARK, FRB_MARK, FSTATUS_MARK,
+       FSE_MARK, FCLE_MARK,
+       DACK0_MARK, DACK1_MARK, DACK2_MARK, DACK3_MARK,
+       DREQ0_MARK, DREQ1_MARK, DREQ2_MARK, DREQ3_MARK,
+       DRAK0_MARK, DRAK1_MARK, DRAK2_MARK, DRAK3_MARK,
+       USB_OVC1_MARK, USB_OVC0_MARK,
+       USB_PENC1_MARK, USB_PENC0_MARK,
+       HAC_RES_MARK,
+       HAC1_SDOUT_MARK, HAC1_SDIN_MARK, HAC1_SYNC_MARK, HAC1_BITCLK_MARK,
+       HAC0_SDOUT_MARK, HAC0_SDIN_MARK, HAC0_SYNC_MARK, HAC0_BITCLK_MARK,
+       SSI0_SDATA_MARK, SSI0_SCK_MARK, SSI0_WS_MARK, SSI0_CLK_MARK,
+       SSI1_SDATA_MARK, SSI1_SCK_MARK, SSI1_WS_MARK, SSI1_CLK_MARK,
+       SSI2_SDATA_MARK, SSI2_SCK_MARK, SSI2_WS_MARK,
+       SSI3_SDATA_MARK, SSI3_SCK_MARK, SSI3_WS_MARK,
+       SDIF1CMD_MARK, SDIF1CD_MARK, SDIF1WP_MARK, SDIF1CLK_MARK,
+       SDIF1D3_MARK, SDIF1D2_MARK, SDIF1D1_MARK, SDIF1D0_MARK,
+       SDIF0CMD_MARK, SDIF0CD_MARK, SDIF0WP_MARK, SDIF0CLK_MARK,
+       SDIF0D3_MARK, SDIF0D2_MARK, SDIF0D1_MARK, SDIF0D0_MARK,
+       TCLK_MARK,
+       IRL7_MARK, IRL6_MARK, IRL5_MARK, IRL4_MARK,
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t pinmux_data[] = {
+
+       /* PA GPIO */
+       PINMUX_DATA(PA7_DATA, PA7_IN, PA7_OUT, PA7_IN_PU),
+       PINMUX_DATA(PA6_DATA, PA6_IN, PA6_OUT, PA6_IN_PU),
+       PINMUX_DATA(PA5_DATA, PA5_IN, PA5_OUT, PA5_IN_PU),
+       PINMUX_DATA(PA4_DATA, PA4_IN, PA4_OUT, PA4_IN_PU),
+       PINMUX_DATA(PA3_DATA, PA3_IN, PA3_OUT, PA3_IN_PU),
+       PINMUX_DATA(PA2_DATA, PA2_IN, PA2_OUT, PA2_IN_PU),
+       PINMUX_DATA(PA1_DATA, PA1_IN, PA1_OUT, PA1_IN_PU),
+       PINMUX_DATA(PA0_DATA, PA0_IN, PA0_OUT, PA0_IN_PU),
+
+       /* PB GPIO */
+       PINMUX_DATA(PB7_DATA, PB7_IN, PB7_OUT, PB7_IN_PU),
+       PINMUX_DATA(PB6_DATA, PB6_IN, PB6_OUT, PB6_IN_PU),
+       PINMUX_DATA(PB5_DATA, PB5_IN, PB5_OUT, PB5_IN_PU),
+       PINMUX_DATA(PB4_DATA, PB4_IN, PB4_OUT, PB4_IN_PU),
+       PINMUX_DATA(PB3_DATA, PB3_IN, PB3_OUT, PB3_IN_PU),
+       PINMUX_DATA(PB2_DATA, PB2_IN, PB2_OUT, PB2_IN_PU),
+       PINMUX_DATA(PB1_DATA, PB1_IN, PB1_OUT, PB1_IN_PU),
+       PINMUX_DATA(PB0_DATA, PB0_IN, PB0_OUT, PB0_IN_PU),
+
+       /* PC GPIO */
+       PINMUX_DATA(PC7_DATA, PC7_IN, PC7_OUT, PC7_IN_PU),
+       PINMUX_DATA(PC6_DATA, PC6_IN, PC6_OUT, PC6_IN_PU),
+       PINMUX_DATA(PC5_DATA, PC5_IN, PC5_OUT, PC5_IN_PU),
+       PINMUX_DATA(PC4_DATA, PC4_IN, PC4_OUT, PC4_IN_PU),
+       PINMUX_DATA(PC3_DATA, PC3_IN, PC3_OUT, PC3_IN_PU),
+       PINMUX_DATA(PC2_DATA, PC2_IN, PC2_OUT, PC2_IN_PU),
+       PINMUX_DATA(PC1_DATA, PC1_IN, PC1_OUT, PC1_IN_PU),
+       PINMUX_DATA(PC0_DATA, PC0_IN, PC0_OUT, PC0_IN_PU),
+
+       /* PD GPIO */
+       PINMUX_DATA(PD7_DATA, PD7_IN, PD7_OUT, PD7_IN_PU),
+       PINMUX_DATA(PD6_DATA, PD6_IN, PD6_OUT, PD6_IN_PU),
+       PINMUX_DATA(PD5_DATA, PD5_IN, PD5_OUT, PD5_IN_PU),
+       PINMUX_DATA(PD4_DATA, PD4_IN, PD4_OUT, PD4_IN_PU),
+       PINMUX_DATA(PD3_DATA, PD3_IN, PD3_OUT, PD3_IN_PU),
+       PINMUX_DATA(PD2_DATA, PD2_IN, PD2_OUT, PD2_IN_PU),
+       PINMUX_DATA(PD1_DATA, PD1_IN, PD1_OUT, PD1_IN_PU),
+       PINMUX_DATA(PD0_DATA, PD0_IN, PD0_OUT, PD0_IN_PU),
+
+       /* PE GPIO */
+       PINMUX_DATA(PE7_DATA, PE7_IN, PE7_OUT, PE7_IN_PU),
+       PINMUX_DATA(PE6_DATA, PE6_IN, PE6_OUT, PE6_IN_PU),
+
+       /* PF GPIO */
+       PINMUX_DATA(PF7_DATA, PF7_IN, PF7_OUT, PF7_IN_PU),
+       PINMUX_DATA(PF6_DATA, PF6_IN, PF6_OUT, PF6_IN_PU),
+       PINMUX_DATA(PF5_DATA, PF5_IN, PF5_OUT, PF5_IN_PU),
+       PINMUX_DATA(PF4_DATA, PF4_IN, PF4_OUT, PF4_IN_PU),
+       PINMUX_DATA(PF3_DATA, PF3_IN, PF3_OUT, PF3_IN_PU),
+       PINMUX_DATA(PF2_DATA, PF2_IN, PF2_OUT, PF2_IN_PU),
+       PINMUX_DATA(PF1_DATA, PF1_IN, PF1_OUT, PF1_IN_PU),
+       PINMUX_DATA(PF0_DATA, PF0_IN, PF0_OUT, PF0_IN_PU),
+
+       /* PG GPIO */
+       PINMUX_DATA(PG7_DATA, PG7_IN, PG7_OUT, PG7_IN_PU),
+       PINMUX_DATA(PG6_DATA, PG6_IN, PG6_OUT, PG6_IN_PU),
+       PINMUX_DATA(PG5_DATA, PG5_IN, PG5_OUT, PG5_IN_PU),
+
+       /* PH GPIO */
+       PINMUX_DATA(PH7_DATA, PH7_IN, PH7_OUT, PH7_IN_PU),
+       PINMUX_DATA(PH6_DATA, PH6_IN, PH6_OUT, PH6_IN_PU),
+       PINMUX_DATA(PH5_DATA, PH5_IN, PH5_OUT, PH5_IN_PU),
+       PINMUX_DATA(PH4_DATA, PH4_IN, PH4_OUT, PH4_IN_PU),
+       PINMUX_DATA(PH3_DATA, PH3_IN, PH3_OUT, PH3_IN_PU),
+       PINMUX_DATA(PH2_DATA, PH2_IN, PH2_OUT, PH2_IN_PU),
+       PINMUX_DATA(PH1_DATA, PH1_IN, PH1_OUT, PH1_IN_PU),
+       PINMUX_DATA(PH0_DATA, PH0_IN, PH0_OUT, PH0_IN_PU),
+
+       /* PJ GPIO */
+       PINMUX_DATA(PJ7_DATA, PJ7_IN, PJ7_OUT, PJ7_IN_PU),
+       PINMUX_DATA(PJ6_DATA, PJ6_IN, PJ6_OUT, PJ6_IN_PU),
+       PINMUX_DATA(PJ5_DATA, PJ5_IN, PJ5_OUT, PJ5_IN_PU),
+       PINMUX_DATA(PJ4_DATA, PJ4_IN, PJ4_OUT, PJ4_IN_PU),
+       PINMUX_DATA(PJ3_DATA, PJ3_IN, PJ3_OUT, PJ3_IN_PU),
+       PINMUX_DATA(PJ2_DATA, PJ2_IN, PJ2_OUT, PJ2_IN_PU),
+       PINMUX_DATA(PJ1_DATA, PJ1_IN, PJ1_OUT, PJ1_IN_PU),
+
+       /* PA FN */
+       PINMUX_DATA(CDE_MARK,           P1MSEL2_0, PA7_FN),
+       PINMUX_DATA(DISP_MARK,          P1MSEL2_0, PA6_FN),
+       PINMUX_DATA(DR5_MARK,           P1MSEL2_0, PA5_FN),
+       PINMUX_DATA(DR4_MARK,           P1MSEL2_0, PA4_FN),
+       PINMUX_DATA(DR3_MARK,           P1MSEL2_0, PA3_FN),
+       PINMUX_DATA(DR2_MARK,           P1MSEL2_0, PA2_FN),
+       PINMUX_DATA(DR1_MARK,           P1MSEL2_0, PA1_FN),
+       PINMUX_DATA(DR0_MARK,           P1MSEL2_0, PA0_FN),
+       PINMUX_DATA(ETH_MAGIC_MARK,     P1MSEL2_1, PA7_FN),
+       PINMUX_DATA(ETH_LINK_MARK,      P1MSEL2_1, PA6_FN),
+       PINMUX_DATA(ETH_TX_ER_MARK,     P1MSEL2_1, PA5_FN),
+       PINMUX_DATA(ETH_TX_EN_MARK,     P1MSEL2_1, PA4_FN),
+       PINMUX_DATA(ETH_TXD3_MARK,      P1MSEL2_1, PA3_FN),
+       PINMUX_DATA(ETH_TXD2_MARK,      P1MSEL2_1, PA2_FN),
+       PINMUX_DATA(ETH_TXD1_MARK,      P1MSEL2_1, PA1_FN),
+       PINMUX_DATA(ETH_TXD0_MARK,      P1MSEL2_1, PA0_FN),
+
+       /* PB FN */
+       PINMUX_DATA(VSYNC_MARK,         P1MSEL3_0, PB7_FN),
+       PINMUX_DATA(ODDF_MARK,          P1MSEL3_0, PB6_FN),
+       PINMUX_DATA(DG5_MARK,           P1MSEL2_0, PB5_FN),
+       PINMUX_DATA(DG4_MARK,           P1MSEL2_0, PB4_FN),
+       PINMUX_DATA(DG3_MARK,           P1MSEL2_0, PB3_FN),
+       PINMUX_DATA(DG2_MARK,           P1MSEL2_0, PB2_FN),
+       PINMUX_DATA(DG1_MARK,           P1MSEL2_0, PB1_FN),
+       PINMUX_DATA(DG0_MARK,           P1MSEL2_0, PB0_FN),
+       PINMUX_DATA(HSPI_CLK_MARK,      P1MSEL3_1, PB7_FN),
+       PINMUX_DATA(HSPI_CS_MARK,       P1MSEL3_1, PB6_FN),
+       PINMUX_DATA(ETH_MDIO_MARK,      P1MSEL2_1, PB5_FN),
+       PINMUX_DATA(ETH_RX_CLK_MARK,    P1MSEL2_1, PB4_FN),
+       PINMUX_DATA(ETH_MDC_MARK,       P1MSEL2_1, PB3_FN),
+       PINMUX_DATA(ETH_COL_MARK,       P1MSEL2_1, PB2_FN),
+       PINMUX_DATA(ETH_TX_CLK_MARK,    P1MSEL2_1, PB1_FN),
+       PINMUX_DATA(ETH_CRS_MARK,       P1MSEL2_1, PB0_FN),
+
+       /* PC FN */
+       PINMUX_DATA(DCLKIN_MARK,        P1MSEL3_0, PC7_FN),
+       PINMUX_DATA(HSYNC_MARK,         P1MSEL3_0, PC6_FN),
+       PINMUX_DATA(DB5_MARK,           P1MSEL2_0, PC5_FN),
+       PINMUX_DATA(DB4_MARK,           P1MSEL2_0, PC4_FN),
+       PINMUX_DATA(DB3_MARK,           P1MSEL2_0, PC3_FN),
+       PINMUX_DATA(DB2_MARK,           P1MSEL2_0, PC2_FN),
+       PINMUX_DATA(DB1_MARK,           P1MSEL2_0, PC1_FN),
+       PINMUX_DATA(DB0_MARK,           P1MSEL2_0, PC0_FN),
+
+       PINMUX_DATA(HSPI_RX_MARK,       P1MSEL3_1, PC7_FN),
+       PINMUX_DATA(HSPI_TX_MARK,       P1MSEL3_1, PC6_FN),
+       PINMUX_DATA(ETH_RXD3_MARK,      P1MSEL2_1, PC5_FN),
+       PINMUX_DATA(ETH_RXD2_MARK,      P1MSEL2_1, PC4_FN),
+       PINMUX_DATA(ETH_RXD1_MARK,      P1MSEL2_1, PC3_FN),
+       PINMUX_DATA(ETH_RXD0_MARK,      P1MSEL2_1, PC2_FN),
+       PINMUX_DATA(ETH_RX_DV_MARK,     P1MSEL2_1, PC1_FN),
+       PINMUX_DATA(ETH_RX_ER_MARK,     P1MSEL2_1, PC0_FN),
+
+       /* PD FN */
+       PINMUX_DATA(DCLKOUT_MARK,       PD7_FN),
+       PINMUX_DATA(SCIF1_SCK_MARK,     PD6_FN),
+       PINMUX_DATA(SCIF1_RXD_MARK,     PD5_FN),
+       PINMUX_DATA(SCIF1_TXD_MARK,     PD4_FN),
+       PINMUX_DATA(DACK1_MARK,         P1MSEL13_1, P1MSEL12_0, PD3_FN),
+       PINMUX_DATA(BACK_MARK,          P1MSEL13_0, P1MSEL12_1, PD3_FN),
+       PINMUX_DATA(FALE_MARK,          P1MSEL13_0, P1MSEL12_0, PD3_FN),
+       PINMUX_DATA(DACK0_MARK,         P1MSEL14_1, PD2_FN),
+       PINMUX_DATA(FCLE_MARK,          P1MSEL14_0, PD2_FN),
+       PINMUX_DATA(DREQ1_MARK,         P1MSEL10_0, P1MSEL9_1, PD1_FN),
+       PINMUX_DATA(BREQ_MARK,          P1MSEL10_1, P1MSEL9_0, PD1_FN),
+       PINMUX_DATA(USB_OVC1_MARK,      P1MSEL10_0, P1MSEL9_0, PD1_FN),
+       PINMUX_DATA(DREQ0_MARK,         P1MSEL11_1, PD0_FN),
+       PINMUX_DATA(USB_OVC0_MARK,      P1MSEL11_0, PD0_FN),
+
+       /* PE FN */
+       PINMUX_DATA(USB_PENC1_MARK,     PE7_FN),
+       PINMUX_DATA(USB_PENC0_MARK,     PE6_FN),
+
+       /* PF FN */
+       PINMUX_DATA(HAC1_SDOUT_MARK,    P2MSEL15_0, P2MSEL14_0, PF7_FN),
+       PINMUX_DATA(HAC1_SDIN_MARK,     P2MSEL15_0, P2MSEL14_0, PF6_FN),
+       PINMUX_DATA(HAC1_SYNC_MARK,     P2MSEL15_0, P2MSEL14_0, PF5_FN),
+       PINMUX_DATA(HAC1_BITCLK_MARK,   P2MSEL15_0, P2MSEL14_0, PF4_FN),
+       PINMUX_DATA(HAC0_SDOUT_MARK,    P2MSEL13_0, P2MSEL12_0, PF3_FN),
+       PINMUX_DATA(HAC0_SDIN_MARK,     P2MSEL13_0, P2MSEL12_0, PF2_FN),
+       PINMUX_DATA(HAC0_SYNC_MARK,     P2MSEL13_0, P2MSEL12_0, PF1_FN),
+       PINMUX_DATA(HAC0_BITCLK_MARK,   P2MSEL13_0, P2MSEL12_0, PF0_FN),
+       PINMUX_DATA(SSI1_SDATA_MARK,    P2MSEL15_0, P2MSEL14_1, PF7_FN),
+       PINMUX_DATA(SSI1_SCK_MARK,      P2MSEL15_0, P2MSEL14_1, PF6_FN),
+       PINMUX_DATA(SSI1_WS_MARK,       P2MSEL15_0, P2MSEL14_1, PF5_FN),
+       PINMUX_DATA(SSI1_CLK_MARK,      P2MSEL15_0, P2MSEL14_1, PF4_FN),
+       PINMUX_DATA(SSI0_SDATA_MARK,    P2MSEL13_0, P2MSEL12_1, PF3_FN),
+       PINMUX_DATA(SSI0_SCK_MARK,      P2MSEL13_0, P2MSEL12_1, PF2_FN),
+       PINMUX_DATA(SSI0_WS_MARK,       P2MSEL13_0, P2MSEL12_1, PF1_FN),
+       PINMUX_DATA(SSI0_CLK_MARK,      P2MSEL13_0, P2MSEL12_1, PF0_FN),
+       PINMUX_DATA(SDIF1CMD_MARK,      P2MSEL15_1, P2MSEL14_0, PF7_FN),
+       PINMUX_DATA(SDIF1CD_MARK,       P2MSEL15_1, P2MSEL14_0, PF6_FN),
+       PINMUX_DATA(SDIF1WP_MARK,       P2MSEL15_1, P2MSEL14_0, PF5_FN),
+       PINMUX_DATA(SDIF1CLK_MARK,      P2MSEL15_1, P2MSEL14_0, PF4_FN),
+       PINMUX_DATA(SDIF1D3_MARK,       P2MSEL13_1, P2MSEL12_0, PF3_FN),
+       PINMUX_DATA(SDIF1D2_MARK,       P2MSEL13_1, P2MSEL12_0, PF2_FN),
+       PINMUX_DATA(SDIF1D1_MARK,       P2MSEL13_1, P2MSEL12_0, PF1_FN),
+       PINMUX_DATA(SDIF1D0_MARK,       P2MSEL13_1, P2MSEL12_0, PF0_FN),
+
+       /* PG FN */
+       PINMUX_DATA(SCIF3_SCK_MARK,     P1MSEL8_0, PG7_FN),
+       PINMUX_DATA(SSI2_SDATA_MARK,    P1MSEL8_1, PG7_FN),
+       PINMUX_DATA(SCIF3_RXD_MARK,     P1MSEL7_0, P1MSEL6_0, PG6_FN),
+       PINMUX_DATA(SSI2_SCK_MARK,      P1MSEL7_1, P1MSEL6_0, PG6_FN),
+       PINMUX_DATA(TCLK_MARK,          P1MSEL7_0, P1MSEL6_1, PG6_FN),
+       PINMUX_DATA(SCIF3_TXD_MARK,     P1MSEL5_0, P1MSEL4_0, PG5_FN),
+       PINMUX_DATA(SSI2_WS_MARK,       P1MSEL5_1, P1MSEL4_0, PG5_FN),
+       PINMUX_DATA(HAC_RES_MARK,       P1MSEL5_0, P1MSEL4_1, PG5_FN),
+
+       /* PH FN */
+       PINMUX_DATA(DACK3_MARK,         P2MSEL4_0, PH7_FN),
+       PINMUX_DATA(SDIF0CMD_MARK,      P2MSEL4_1, PH7_FN),
+       PINMUX_DATA(DACK2_MARK,         P2MSEL4_0, PH6_FN),
+       PINMUX_DATA(SDIF0CD_MARK,       P2MSEL4_1, PH6_FN),
+       PINMUX_DATA(DREQ3_MARK,         P2MSEL4_0, PH5_FN),
+       PINMUX_DATA(SDIF0WP_MARK,       P2MSEL4_1, PH5_FN),
+       PINMUX_DATA(DREQ2_MARK,         P2MSEL3_0, P2MSEL2_1, PH4_FN),
+       PINMUX_DATA(SDIF0CLK_MARK,      P2MSEL3_1, P2MSEL2_0, PH4_FN),
+       PINMUX_DATA(SCIF0_CTS_MARK,     P2MSEL3_0, P2MSEL2_0, PH4_FN),
+       PINMUX_DATA(SDIF0D3_MARK,       P2MSEL1_1, P2MSEL0_0, PH3_FN),
+       PINMUX_DATA(SCIF0_RTS_MARK,     P2MSEL1_0, P2MSEL0_0, PH3_FN),
+       PINMUX_DATA(IRL7_MARK,          P2MSEL1_0, P2MSEL0_1, PH3_FN),
+       PINMUX_DATA(SDIF0D2_MARK,       P2MSEL1_1, P2MSEL0_0, PH2_FN),
+       PINMUX_DATA(SCIF0_SCK_MARK,     P2MSEL1_0, P2MSEL0_0, PH2_FN),
+       PINMUX_DATA(IRL6_MARK,          P2MSEL1_0, P2MSEL0_1, PH2_FN),
+       PINMUX_DATA(SDIF0D1_MARK,       P2MSEL1_1, P2MSEL0_0, PH1_FN),
+       PINMUX_DATA(SCIF0_RXD_MARK,     P2MSEL1_0, P2MSEL0_0, PH1_FN),
+       PINMUX_DATA(IRL5_MARK,          P2MSEL1_0, P2MSEL0_1, PH1_FN),
+       PINMUX_DATA(SDIF0D0_MARK,       P2MSEL1_1, P2MSEL0_0, PH0_FN),
+       PINMUX_DATA(SCIF0_TXD_MARK,     P2MSEL1_0, P2MSEL0_0, PH0_FN),
+       PINMUX_DATA(IRL4_MARK,          P2MSEL1_0, P2MSEL0_1, PH0_FN),
+
+       /* PJ FN */
+       PINMUX_DATA(SCIF5_SCK_MARK,     P2MSEL11_1, PJ7_FN),
+       PINMUX_DATA(FRB_MARK,           P2MSEL11_0, PJ7_FN),
+       PINMUX_DATA(SCIF5_RXD_MARK,     P2MSEL10_0, PJ6_FN),
+       PINMUX_DATA(IOIS16_MARK,        P2MSEL10_1, PJ6_FN),
+       PINMUX_DATA(SCIF5_TXD_MARK,     P2MSEL10_0, PJ5_FN),
+       PINMUX_DATA(CE2B_MARK,          P2MSEL10_1, PJ5_FN),
+       PINMUX_DATA(DRAK3_MARK,         P2MSEL7_0, PJ4_FN),
+       PINMUX_DATA(CE2A_MARK,          P2MSEL7_1, PJ4_FN),
+       PINMUX_DATA(SCIF4_SCK_MARK,     P2MSEL9_0, P2MSEL8_0, PJ3_FN),
+       PINMUX_DATA(DRAK2_MARK,         P2MSEL9_0, P2MSEL8_1, PJ3_FN),
+       PINMUX_DATA(SSI3_WS_MARK,       P2MSEL9_1, P2MSEL8_0, PJ3_FN),
+       PINMUX_DATA(SCIF4_RXD_MARK,     P2MSEL6_1, P2MSEL5_0, PJ2_FN),
+       PINMUX_DATA(DRAK1_MARK,         P2MSEL6_0, P2MSEL5_1, PJ2_FN),
+       PINMUX_DATA(FSTATUS_MARK,       P2MSEL6_0, P2MSEL5_0, PJ2_FN),
+       PINMUX_DATA(SSI3_SDATA_MARK,    P2MSEL6_1, P2MSEL5_1, PJ2_FN),
+       PINMUX_DATA(SCIF4_TXD_MARK,     P2MSEL6_1, P2MSEL5_0, PJ1_FN),
+       PINMUX_DATA(DRAK0_MARK,         P2MSEL6_0, P2MSEL5_1, PJ1_FN),
+       PINMUX_DATA(FSE_MARK,           P2MSEL6_0, P2MSEL5_0, PJ1_FN),
+       PINMUX_DATA(SSI3_SCK_MARK,      P2MSEL6_1, P2MSEL5_1, PJ1_FN),
+};
+
+static struct pinmux_gpio pinmux_gpios[] = {
+       /* PA */
+       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
+       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
+       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
+       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
+       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
+       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
+       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
+       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
+
+       /* PB */
+       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
+       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
+       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
+       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
+       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
+       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
+       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
+       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
+
+       /* PC */
+       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
+       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
+       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
+       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
+       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
+       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
+       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
+       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
+
+       /* PD */
+       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
+       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
+       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
+       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
+       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
+       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
+       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
+       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
+
+       /* PE */
+       PINMUX_GPIO(GPIO_PE7, PE7_DATA),
+       PINMUX_GPIO(GPIO_PE6, PE6_DATA),
+
+       /* PF */
+       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
+       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
+       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
+       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
+       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
+       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
+       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
+       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
+
+       /* PG */
+       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
+       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
+       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
+
+       /* PH */
+       PINMUX_GPIO(GPIO_PH7, PH7_DATA),
+       PINMUX_GPIO(GPIO_PH6, PH6_DATA),
+       PINMUX_GPIO(GPIO_PH5, PH5_DATA),
+       PINMUX_GPIO(GPIO_PH4, PH4_DATA),
+       PINMUX_GPIO(GPIO_PH3, PH3_DATA),
+       PINMUX_GPIO(GPIO_PH2, PH2_DATA),
+       PINMUX_GPIO(GPIO_PH1, PH1_DATA),
+       PINMUX_GPIO(GPIO_PH0, PH0_DATA),
+
+       /* PJ */
+       PINMUX_GPIO(GPIO_PJ7, PJ7_DATA),
+       PINMUX_GPIO(GPIO_PJ6, PJ6_DATA),
+       PINMUX_GPIO(GPIO_PJ5, PJ5_DATA),
+       PINMUX_GPIO(GPIO_PJ4, PJ4_DATA),
+       PINMUX_GPIO(GPIO_PJ3, PJ3_DATA),
+       PINMUX_GPIO(GPIO_PJ2, PJ2_DATA),
+       PINMUX_GPIO(GPIO_PJ1, PJ1_DATA),
+
+       /* FN */
+       PINMUX_GPIO(GPIO_FN_CDE,                CDE_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_MAGIC,          ETH_MAGIC_MARK),
+       PINMUX_GPIO(GPIO_FN_DISP,               DISP_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_LINK,           ETH_LINK_MARK),
+       PINMUX_GPIO(GPIO_FN_DR5,                DR5_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_TX_ER,          ETH_TX_ER_MARK),
+       PINMUX_GPIO(GPIO_FN_DR4,                DR4_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_TX_EN,          ETH_TX_EN_MARK),
+       PINMUX_GPIO(GPIO_FN_DR3,                DR3_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_TXD3,           ETH_TXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_DR2,                DR2_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_TXD2,           ETH_TXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_DR1,                DR1_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_TXD1,           ETH_TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_DR0,                DR0_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_TXD0,           ETH_TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_VSYNC,              VSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_CLK,           HSPI_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_ODDF,               ODDF_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_CS,            HSPI_CS_MARK),
+       PINMUX_GPIO(GPIO_FN_DG5,                DG5_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_MDIO,           ETH_MDIO_MARK),
+       PINMUX_GPIO(GPIO_FN_DG4,                DG4_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_RX_CLK,         ETH_RX_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_DG3,                DG3_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_MDC,            ETH_MDC_MARK),
+       PINMUX_GPIO(GPIO_FN_DG2,                DG2_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_COL,            ETH_COL_MARK),
+       PINMUX_GPIO(GPIO_FN_DG1,                DG1_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_TX_CLK,         ETH_TX_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_DG0,                DG0_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_CRS,            ETH_CRS_MARK),
+       PINMUX_GPIO(GPIO_FN_DCLKIN,             DCLKIN_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_RX,            HSPI_RX_MARK),
+       PINMUX_GPIO(GPIO_FN_HSYNC,              HSYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_HSPI_TX,            HSPI_TX_MARK),
+       PINMUX_GPIO(GPIO_FN_DB5,                DB5_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_RXD3,           ETH_RXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_DB4,                DB4_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_RXD2,           ETH_RXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_DB3,                DB3_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_RXD1,           ETH_RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_DB2,                DB2_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_RXD0,           ETH_RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_DB1,                DB1_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_RX_DV,          ETH_RX_DV_MARK),
+       PINMUX_GPIO(GPIO_FN_DB0,                DB0_MARK),
+       PINMUX_GPIO(GPIO_FN_ETH_RX_ER,          ETH_RX_ER_MARK),
+       PINMUX_GPIO(GPIO_FN_DCLKOUT,            DCLKOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_SCK,          SCIF1_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_RXD,          SCIF1_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF1_TXD,          SCIF1_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK1,              DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_BACK,               BACK_MARK),
+       PINMUX_GPIO(GPIO_FN_FALE,               FALE_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0,              DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_FCLE,               FCLE_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1,              DREQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_BREQ,               BREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_USB_OVC1,           USB_OVC1_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0,              DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_USB_OVC0,           USB_OVC0_MARK),
+       PINMUX_GPIO(GPIO_FN_USB_PENC1,          USB_PENC1_MARK),
+       PINMUX_GPIO(GPIO_FN_USB_PENC0,          USB_PENC0_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_SDOUT,         HAC1_SDOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_SDATA,         SSI1_SDATA_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1CMD,           SDIF1CMD_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_SDIN,          HAC1_SDIN_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_SCK,           SSI1_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1CD,            SDIF1CD_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_SYNC,          HAC1_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_WS,            SSI1_WS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1WP,            SDIF1WP_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC1_BITCLK,        HAC1_BITCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI1_CLK,           SSI1_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1CLK,           SDIF1CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_SDOUT,         HAC0_SDOUT_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_SDATA,         SSI0_SDATA_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1D3,            SDIF1D3_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_SDIN,          HAC0_SDIN_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_SCK,           SSI0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1D2,            SDIF1D2_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_SYNC,          HAC0_SYNC_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_WS,            SSI0_WS_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1D1,            SDIF1D1_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC0_BITCLK,        HAC0_BITCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI0_CLK,           SSI0_CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF1D0,            SDIF1D0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_SCK,          SCIF3_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI2_SDATA,         SSI2_SDATA_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_RXD,          SCIF3_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_TCLK,               TCLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI2_SCK,           SSI2_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF3_TXD,          SCIF3_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_HAC_RES,            HAC_RES_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI2_WS,            SSI2_WS_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK3,              DACK3_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0CMD,           SDIF0CMD_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK2,              DACK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0CD,            SDIF0CD_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ3,              DREQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0WP,            SDIF0WP_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_CTS,          SCIF0_CTS_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ2,              DREQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0CLK,           SDIF0CLK_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RTS,          SCIF0_RTS_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL7,               IRL7_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0D3,            SDIF0D3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_SCK,          SCIF0_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL6,               IRL6_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0D2,            SDIF0D2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_RXD,          SCIF0_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL5,               IRL5_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0D1,            SDIF0D1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF0_TXD,          SCIF0_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL4,               IRL4_MARK),
+       PINMUX_GPIO(GPIO_FN_SDIF0D0,            SDIF0D0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_SCK,          SCIF5_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FRB,                FRB_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_RXD,          SCIF5_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16,             IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF5_TXD,          SCIF5_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2B,               CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK3,              DRAK3_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2A,               CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_SCK,          SCIF4_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK2,              DRAK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI3_WS,            SSI3_WS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_RXD,          SCIF4_RXD_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK1,              DRAK1_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI3_SDATA,         SSI3_SDATA_MARK),
+       PINMUX_GPIO(GPIO_FN_FSTATUS,            FSTATUS_MARK),
+       PINMUX_GPIO(GPIO_FN_SCIF4_TXD,          SCIF4_TXD_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK0,              DRAK0_MARK),
+       PINMUX_GPIO(GPIO_FN_SSI3_SCK,           SSI3_SCK_MARK),
+       PINMUX_GPIO(GPIO_FN_FSE,                FSE_MARK),
+};
+
+static struct pinmux_cfg_reg pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PACR", 0xffcc0000, 16, 2) {
+               PA7_FN, PA7_OUT, PA7_IN, PA7_IN_PU,
+               PA6_FN, PA6_OUT, PA6_IN, PA6_IN_PU,
+               PA5_FN, PA5_OUT, PA5_IN, PA5_IN_PU,
+               PA4_FN, PA4_OUT, PA4_IN, PA4_IN_PU,
+               PA3_FN, PA3_OUT, PA3_IN, PA3_IN_PU,
+               PA2_FN, PA2_OUT, PA2_IN, PA2_IN_PU,
+               PA1_FN, PA1_OUT, PA1_IN, PA1_IN_PU,
+               PA0_FN, PA0_OUT, PA0_IN, PA0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PBCR", 0xffcc0002, 16, 2) {
+               PB7_FN, PB7_OUT, PB7_IN, PB7_IN_PU,
+               PB6_FN, PB6_OUT, PB6_IN, PB6_IN_PU,
+               PB5_FN, PB5_OUT, PB5_IN, PB5_IN_PU,
+               PB4_FN, PB4_OUT, PB4_IN, PB4_IN_PU,
+               PB3_FN, PB3_OUT, PB3_IN, PB3_IN_PU,
+               PB2_FN, PB2_OUT, PB2_IN, PB2_IN_PU,
+               PB1_FN, PB1_OUT, PB1_IN, PB1_IN_PU,
+               PB0_FN, PB0_OUT, PB0_IN, PB0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PCCR", 0xffcc0004, 16, 2) {
+               PC7_FN, PC7_OUT, PC7_IN, PC7_IN_PU,
+               PC6_FN, PC6_OUT, PC6_IN, PC6_IN_PU,
+               PC5_FN, PC5_OUT, PC5_IN, PC5_IN_PU,
+               PC4_FN, PC4_OUT, PC4_IN, PC4_IN_PU,
+               PC3_FN, PC3_OUT, PC3_IN, PC3_IN_PU,
+               PC2_FN, PC2_OUT, PC2_IN, PC2_IN_PU,
+               PC1_FN, PC1_OUT, PC1_IN, PC1_IN_PU,
+               PC0_FN, PC0_OUT, PC0_IN, PC0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PDCR", 0xffcc0006, 16, 2) {
+               PD7_FN, PD7_OUT, PD7_IN, PD7_IN_PU,
+               PD6_FN, PD6_OUT, PD6_IN, PD6_IN_PU,
+               PD5_FN, PD5_OUT, PD5_IN, PD5_IN_PU,
+               PD4_FN, PD4_OUT, PD4_IN, PD4_IN_PU,
+               PD3_FN, PD3_OUT, PD3_IN, PD3_IN_PU,
+               PD2_FN, PD2_OUT, PD2_IN, PD2_IN_PU,
+               PD1_FN, PD1_OUT, PD1_IN, PD1_IN_PU,
+               PD0_FN, PD0_OUT, PD0_IN, PD0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PECR", 0xffcc0008, 16, 2) {
+               PE7_FN, PE7_OUT, PE7_IN, PE7_IN_PU,
+               PE6_FN, PE6_OUT, PE6_IN, PE6_IN_PU,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0, }
+       },
+       { PINMUX_CFG_REG("PFCR", 0xffcc000a, 16, 2) {
+               PF7_FN, PF7_OUT, PF7_IN, PF7_IN_PU,
+               PF6_FN, PF6_OUT, PF6_IN, PF6_IN_PU,
+               PF5_FN, PF5_OUT, PF5_IN, PF5_IN_PU,
+               PF4_FN, PF4_OUT, PF4_IN, PF4_IN_PU,
+               PF3_FN, PF3_OUT, PF3_IN, PF3_IN_PU,
+               PF2_FN, PF2_OUT, PF2_IN, PF2_IN_PU,
+               PF1_FN, PF1_OUT, PF1_IN, PF1_IN_PU,
+               PF0_FN, PF0_OUT, PF0_IN, PF0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PGCR", 0xffcc000c, 16, 2) {
+               PG7_FN, PG7_OUT, PG7_IN, PG7_IN_PU,
+               PG6_FN, PG6_OUT, PG6_IN, PG6_IN_PU,
+               PG5_FN, PG5_OUT, PG5_IN, PG5_IN_PU,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               0, 0, 0, 0, }
+       },
+       { PINMUX_CFG_REG("PHCR", 0xffcc000e, 16, 2) {
+               PH7_FN, PH7_OUT, PH7_IN, PH7_IN_PU,
+               PH6_FN, PH6_OUT, PH6_IN, PH6_IN_PU,
+               PH5_FN, PH5_OUT, PH5_IN, PH5_IN_PU,
+               PH4_FN, PH4_OUT, PH4_IN, PH4_IN_PU,
+               PH3_FN, PH3_OUT, PH3_IN, PH3_IN_PU,
+               PH2_FN, PH2_OUT, PH2_IN, PH2_IN_PU,
+               PH1_FN, PH1_OUT, PH1_IN, PH1_IN_PU,
+               PH0_FN, PH0_OUT, PH0_IN, PH0_IN_PU }
+       },
+       { PINMUX_CFG_REG("PJCR", 0xffcc0010, 16, 2) {
+               PJ7_FN, PJ7_OUT, PJ7_IN, PJ7_IN_PU,
+               PJ6_FN, PJ6_OUT, PJ6_IN, PJ6_IN_PU,
+               PJ5_FN, PJ5_OUT, PJ5_IN, PJ5_IN_PU,
+               PJ4_FN, PJ4_OUT, PJ4_IN, PJ4_IN_PU,
+               PJ3_FN, PJ3_OUT, PJ3_IN, PJ3_IN_PU,
+               PJ2_FN, PJ2_OUT, PJ2_IN, PJ2_IN_PU,
+               PJ1_FN, PJ1_OUT, PJ1_IN, PJ1_IN_PU,
+               0, 0, 0, 0, }
+       },
+       { PINMUX_CFG_REG("P1MSELR", 0xffcc0080, 16, 1) {
+               0, 0,
+               P1MSEL14_0, P1MSEL14_1,
+               P1MSEL13_0, P1MSEL13_1,
+               P1MSEL12_0, P1MSEL12_1,
+               P1MSEL11_0, P1MSEL11_1,
+               P1MSEL10_0, P1MSEL10_1,
+               P1MSEL9_0,  P1MSEL9_1,
+               P1MSEL8_0,  P1MSEL8_1,
+               P1MSEL7_0,  P1MSEL7_1,
+               P1MSEL6_0,  P1MSEL6_1,
+               P1MSEL5_0,  P1MSEL5_1,
+               P1MSEL4_0,  P1MSEL4_1,
+               P1MSEL3_0,  P1MSEL3_1,
+               P1MSEL2_0,  P1MSEL2_1,
+               P1MSEL1_0,  P1MSEL1_1,
+               P1MSEL0_0,  P1MSEL0_1 }
+       },
+       { PINMUX_CFG_REG("P2MSELR", 0xffcc0082, 16, 1) {
+               P2MSEL15_0, P2MSEL15_1,
+               P2MSEL14_0, P2MSEL14_1,
+               P2MSEL13_0, P2MSEL13_1,
+               P2MSEL12_0, P2MSEL12_1,
+               P2MSEL11_0, P2MSEL11_1,
+               P2MSEL10_0, P2MSEL10_1,
+               P2MSEL9_0,  P2MSEL9_1,
+               P2MSEL8_0,  P2MSEL8_1,
+               P2MSEL7_0,  P2MSEL7_1,
+               P2MSEL6_0,  P2MSEL6_1,
+               P2MSEL5_0,  P2MSEL5_1,
+               P2MSEL4_0,  P2MSEL4_1,
+               P2MSEL3_0,  P2MSEL3_1,
+               P2MSEL2_0,  P2MSEL2_1,
+               P2MSEL1_0,  P2MSEL1_1,
+               P2MSEL0_0,  P2MSEL0_1 }
+       },
+       {}
+};
+
+static struct pinmux_data_reg pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PADR", 0xffcc0020, 8) {
+               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA }
+       },
+       { PINMUX_DATA_REG("PBDR", 0xffcc0022, 8) {
+               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA }
+       },
+       { PINMUX_DATA_REG("PCDR", 0xffcc0024, 8) {
+               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA }
+       },
+       { PINMUX_DATA_REG("PDDR", 0xffcc0026, 8) {
+               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA }
+       },
+       { PINMUX_DATA_REG("PEDR", 0xffcc0028, 8) {
+               PE7_DATA, PE6_DATA,
+               0, 0, 0, 0, 0, 0 }
+       },
+       { PINMUX_DATA_REG("PFDR", 0xffcc002a, 8) {
+               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA }
+       },
+       { PINMUX_DATA_REG("PGDR", 0xffcc002c, 8) {
+               PG7_DATA, PG6_DATA, PG5_DATA, 0,
+               0, 0, 0, 0 }
+       },
+       { PINMUX_DATA_REG("PHDR", 0xffcc002e, 8) {
+               PH7_DATA, PH6_DATA, PH5_DATA, PH4_DATA,
+               PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA }
+       },
+       { PINMUX_DATA_REG("PJDR", 0xffcc0030, 8) {
+               PJ7_DATA, PJ6_DATA, PJ5_DATA, PJ4_DATA,
+               PJ3_DATA, PJ2_DATA, PJ1_DATA, 0 }
+       },
+       { },
+};
+
+struct sh_pfc_soc_info sh7786_pinmux_info = {
+       .name = "sh7786_pfc",
+       .reserved_id = PINMUX_RESERVED,
+       .data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
+       .input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
+       .input_pu = { PINMUX_INPUT_PULLUP_BEGIN, PINMUX_INPUT_PULLUP_END },
+       .output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
+       .mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
+       .function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+
+       .first_gpio = GPIO_PA7,
+       .last_gpio = GPIO_FN_IRL4,
+
+       .gpios = pinmux_gpios,
+       .cfg_regs = pinmux_config_regs,
+       .data_regs = pinmux_data_regs,
+
+       .gpio_data = pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(pinmux_data),
+};
diff --git a/drivers/pinctrl/sh-pfc/pfc-shx3.c b/drivers/pinctrl/sh-pfc/pfc-shx3.c
new file mode 100644 (file)
index 0000000..ccf6918
--- /dev/null
@@ -0,0 +1,582 @@
+/*
+ * SH-X3 prototype CPU pinmux
+ *
+ * Copyright (C) 2010  Paul Mundt
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+#include <linux/init.h>
+#include <linux/kernel.h>
+#include <cpu/shx3.h>
+
+#include "sh_pfc.h"
+
+enum {
+       PINMUX_RESERVED = 0,
+
+       PINMUX_DATA_BEGIN,
+       PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+       PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
+       PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+       PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA,
+       PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+       PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
+       PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+       PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA,
+       PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
+       PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
+       PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+       PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA,
+       PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+       PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
+
+       PH5_DATA, PH4_DATA,
+       PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA,
+       PINMUX_DATA_END,
+
+       PINMUX_INPUT_BEGIN,
+       PA7_IN, PA6_IN, PA5_IN, PA4_IN,
+       PA3_IN, PA2_IN, PA1_IN, PA0_IN,
+       PB7_IN, PB6_IN, PB5_IN, PB4_IN,
+       PB3_IN, PB2_IN, PB1_IN, PB0_IN,
+       PC7_IN, PC6_IN, PC5_IN, PC4_IN,
+       PC3_IN, PC2_IN, PC1_IN, PC0_IN,
+       PD7_IN, PD6_IN, PD5_IN, PD4_IN,
+       PD3_IN, PD2_IN, PD1_IN, PD0_IN,
+       PE7_IN, PE6_IN, PE5_IN, PE4_IN,
+       PE3_IN, PE2_IN, PE1_IN, PE0_IN,
+       PF7_IN, PF6_IN, PF5_IN, PF4_IN,
+       PF3_IN, PF2_IN, PF1_IN, PF0_IN,
+       PG7_IN, PG6_IN, PG5_IN, PG4_IN,
+       PG3_IN, PG2_IN, PG1_IN, PG0_IN,
+
+       PH5_IN, PH4_IN,
+       PH3_IN, PH2_IN, PH1_IN, PH0_IN,
+       PINMUX_INPUT_END,
+
+       PINMUX_INPUT_PULLUP_BEGIN,
+       PA7_IN_PU, PA6_IN_PU, PA5_IN_PU, PA4_IN_PU,
+       PA3_IN_PU, PA2_IN_PU, PA1_IN_PU, PA0_IN_PU,
+       PB7_IN_PU, PB6_IN_PU, PB5_IN_PU, PB4_IN_PU,
+       PB3_IN_PU, PB2_IN_PU, PB1_IN_PU, PB0_IN_PU,
+       PC7_IN_PU, PC6_IN_PU, PC5_IN_PU, PC4_IN_PU,
+       PC3_IN_PU, PC2_IN_PU, PC1_IN_PU, PC0_IN_PU,
+       PD7_IN_PU, PD6_IN_PU, PD5_IN_PU, PD4_IN_PU,
+       PD3_IN_PU, PD2_IN_PU, PD1_IN_PU, PD0_IN_PU,
+       PE7_IN_PU, PE6_IN_PU, PE5_IN_PU, PE4_IN_PU,
+       PE3_IN_PU, PE2_IN_PU, PE1_IN_PU, PE0_IN_PU,
+       PF7_IN_PU, PF6_IN_PU, PF5_IN_PU, PF4_IN_PU,
+       PF3_IN_PU, PF2_IN_PU, PF1_IN_PU, PF0_IN_PU,
+       PG7_IN_PU, PG6_IN_PU, PG5_IN_PU, PG4_IN_PU,
+       PG3_IN_PU, PG2_IN_PU, PG1_IN_PU, PG0_IN_PU,
+
+       PH5_IN_PU, PH4_IN_PU,
+       PH3_IN_PU, PH2_IN_PU, PH1_IN_PU, PH0_IN_PU,
+       PINMUX_INPUT_PULLUP_END,
+
+       PINMUX_OUTPUT_BEGIN,
+       PA7_OUT, PA6_OUT, PA5_OUT, PA4_OUT,
+       PA3_OUT, PA2_OUT, PA1_OUT, PA0_OUT,
+       PB7_OUT, PB6_OUT, PB5_OUT, PB4_OUT,
+       PB3_OUT, PB2_OUT, PB1_OUT, PB0_OUT,
+       PC7_OUT, PC6_OUT, PC5_OUT, PC4_OUT,
+       PC3_OUT, PC2_OUT, PC1_OUT, PC0_OUT,
+       PD7_OUT, PD6_OUT, PD5_OUT, PD4_OUT,
+       PD3_OUT, PD2_OUT, PD1_OUT, PD0_OUT,
+       PE7_OUT, PE6_OUT, PE5_OUT, PE4_OUT,
+       PE3_OUT, PE2_OUT, PE1_OUT, PE0_OUT,
+       PF7_OUT, PF6_OUT, PF5_OUT, PF4_OUT,
+       PF3_OUT, PF2_OUT, PF1_OUT, PF0_OUT,
+       PG7_OUT, PG6_OUT, PG5_OUT, PG4_OUT,
+       PG3_OUT, PG2_OUT, PG1_OUT, PG0_OUT,
+
+       PH5_OUT, PH4_OUT,
+       PH3_OUT, PH2_OUT, PH1_OUT, PH0_OUT,
+       PINMUX_OUTPUT_END,
+
+       PINMUX_FUNCTION_BEGIN,
+       PA7_FN, PA6_FN, PA5_FN, PA4_FN,
+       PA3_FN, PA2_FN, PA1_FN, PA0_FN,
+       PB7_FN, PB6_FN, PB5_FN, PB4_FN,
+       PB3_FN, PB2_FN, PB1_FN, PB0_FN,
+       PC7_FN, PC6_FN, PC5_FN, PC4_FN,
+       PC3_FN, PC2_FN, PC1_FN, PC0_FN,
+       PD7_FN, PD6_FN, PD5_FN, PD4_FN,
+       PD3_FN, PD2_FN, PD1_FN, PD0_FN,
+       PE7_FN, PE6_FN, PE5_FN, PE4_FN,
+       PE3_FN, PE2_FN, PE1_FN, PE0_FN,
+       PF7_FN, PF6_FN, PF5_FN, PF4_FN,
+       PF3_FN, PF2_FN, PF1_FN, PF0_FN,
+       PG7_FN, PG6_FN, PG5_FN, PG4_FN,
+       PG3_FN, PG2_FN, PG1_FN, PG0_FN,
+
+       PH5_FN, PH4_FN,
+       PH3_FN, PH2_FN, PH1_FN, PH0_FN,
+       PINMUX_FUNCTION_END,
+
+       PINMUX_MARK_BEGIN,
+
+       D31_MARK, D30_MARK, D29_MARK, D28_MARK, D27_MARK, D26_MARK,
+       D25_MARK, D24_MARK, D23_MARK, D22_MARK, D21_MARK, D20_MARK,
+       D19_MARK, D18_MARK, D17_MARK, D16_MARK,
+
+       BACK_MARK, BREQ_MARK,
+       WE3_MARK, WE2_MARK,
+       CS6_MARK, CS5_MARK, CS4_MARK,
+       CLKOUTENB_MARK,
+
+       DACK3_MARK, DACK2_MARK, DACK1_MARK, DACK0_MARK,
+       DREQ3_MARK, DREQ2_MARK, DREQ1_MARK, DREQ0_MARK,
+
+       IRQ3_MARK, IRQ2_MARK, IRQ1_MARK, IRQ0_MARK,
+
+       DRAK3_MARK, DRAK2_MARK, DRAK1_MARK, DRAK0_MARK,
+
+       SCK3_MARK, SCK2_MARK, SCK1_MARK, SCK0_MARK,
+       IRL3_MARK, IRL2_MARK, IRL1_MARK, IRL0_MARK,
+       TXD3_MARK, TXD2_MARK, TXD1_MARK, TXD0_MARK,
+       RXD3_MARK, RXD2_MARK, RXD1_MARK, RXD0_MARK,
+
+       CE2B_MARK, CE2A_MARK, IOIS16_MARK,
+       STATUS1_MARK, STATUS0_MARK,
+
+       IRQOUT_MARK,
+
+       PINMUX_MARK_END,
+};
+
+static pinmux_enum_t shx3_pinmux_data[] = {
+
+       /* PA GPIO */
+       PINMUX_DATA(PA7_DATA, PA7_IN, PA7_OUT, PA7_IN_PU),
+       PINMUX_DATA(PA6_DATA, PA6_IN, PA6_OUT, PA6_IN_PU),
+       PINMUX_DATA(PA5_DATA, PA5_IN, PA5_OUT, PA5_IN_PU),
+       PINMUX_DATA(PA4_DATA, PA4_IN, PA4_OUT, PA4_IN_PU),
+       PINMUX_DATA(PA3_DATA, PA3_IN, PA3_OUT, PA3_IN_PU),
+       PINMUX_DATA(PA2_DATA, PA2_IN, PA2_OUT, PA2_IN_PU),
+       PINMUX_DATA(PA1_DATA, PA1_IN, PA1_OUT, PA1_IN_PU),
+       PINMUX_DATA(PA0_DATA, PA0_IN, PA0_OUT, PA0_IN_PU),
+
+       /* PB GPIO */
+       PINMUX_DATA(PB7_DATA, PB7_IN, PB7_OUT, PB7_IN_PU),
+       PINMUX_DATA(PB6_DATA, PB6_IN, PB6_OUT, PB6_IN_PU),
+       PINMUX_DATA(PB5_DATA, PB5_IN, PB5_OUT, PB5_IN_PU),
+       PINMUX_DATA(PB4_DATA, PB4_IN, PB4_OUT, PB4_IN_PU),
+       PINMUX_DATA(PB3_DATA, PB3_IN, PB3_OUT, PB3_IN_PU),
+       PINMUX_DATA(PB2_DATA, PB2_IN, PB2_OUT, PB2_IN_PU),
+       PINMUX_DATA(PB1_DATA, PB1_IN, PB1_OUT, PB1_IN_PU),
+       PINMUX_DATA(PB0_DATA, PB0_IN, PB0_OUT, PB0_IN_PU),
+
+       /* PC GPIO */
+       PINMUX_DATA(PC7_DATA, PC7_IN, PC7_OUT, PC7_IN_PU),
+       PINMUX_DATA(PC6_DATA, PC6_IN, PC6_OUT, PC6_IN_PU),
+       PINMUX_DATA(PC5_DATA, PC5_IN, PC5_OUT, PC5_IN_PU),
+       PINMUX_DATA(PC4_DATA, PC4_IN, PC4_OUT, PC4_IN_PU),
+       PINMUX_DATA(PC3_DATA, PC3_IN, PC3_OUT, PC3_IN_PU),
+       PINMUX_DATA(PC2_DATA, PC2_IN, PC2_OUT, PC2_IN_PU),
+       PINMUX_DATA(PC1_DATA, PC1_IN, PC1_OUT, PC1_IN_PU),
+       PINMUX_DATA(PC0_DATA, PC0_IN, PC0_OUT, PC0_IN_PU),
+
+       /* PD GPIO */
+       PINMUX_DATA(PD7_DATA, PD7_IN, PD7_OUT, PD7_IN_PU),
+       PINMUX_DATA(PD6_DATA, PD6_IN, PD6_OUT, PD6_IN_PU),
+       PINMUX_DATA(PD5_DATA, PD5_IN, PD5_OUT, PD5_IN_PU),
+       PINMUX_DATA(PD4_DATA, PD4_IN, PD4_OUT, PD4_IN_PU),
+       PINMUX_DATA(PD3_DATA, PD3_IN, PD3_OUT, PD3_IN_PU),
+       PINMUX_DATA(PD2_DATA, PD2_IN, PD2_OUT, PD2_IN_PU),
+       PINMUX_DATA(PD1_DATA, PD1_IN, PD1_OUT, PD1_IN_PU),
+       PINMUX_DATA(PD0_DATA, PD0_IN, PD0_OUT, PD0_IN_PU),
+
+       /* PE GPIO */
+       PINMUX_DATA(PE7_DATA, PE7_IN, PE7_OUT, PE7_IN_PU),
+       PINMUX_DATA(PE6_DATA, PE6_IN, PE6_OUT, PE6_IN_PU),
+       PINMUX_DATA(PE5_DATA, PE5_IN, PE5_OUT, PE5_IN_PU),
+       PINMUX_DATA(PE4_DATA, PE4_IN, PE4_OUT, PE4_IN_PU),
+       PINMUX_DATA(PE3_DATA, PE3_IN, PE3_OUT, PE3_IN_PU),
+       PINMUX_DATA(PE2_DATA, PE2_IN, PE2_OUT, PE2_IN_PU),
+       PINMUX_DATA(PE1_DATA, PE1_IN, PE1_OUT, PE1_IN_PU),
+       PINMUX_DATA(PE0_DATA, PE0_IN, PE0_OUT, PE0_IN_PU),
+
+       /* PF GPIO */
+       PINMUX_DATA(PF7_DATA, PF7_IN, PF7_OUT, PF7_IN_PU),
+       PINMUX_DATA(PF6_DATA, PF6_IN, PF6_OUT, PF6_IN_PU),
+       PINMUX_DATA(PF5_DATA, PF5_IN, PF5_OUT, PF5_IN_PU),
+       PINMUX_DATA(PF4_DATA, PF4_IN, PF4_OUT, PF4_IN_PU),
+       PINMUX_DATA(PF3_DATA, PF3_IN, PF3_OUT, PF3_IN_PU),
+       PINMUX_DATA(PF2_DATA, PF2_IN, PF2_OUT, PF2_IN_PU),
+       PINMUX_DATA(PF1_DATA, PF1_IN, PF1_OUT, PF1_IN_PU),
+       PINMUX_DATA(PF0_DATA, PF0_IN, PF0_OUT, PF0_IN_PU),
+
+       /* PG GPIO */
+       PINMUX_DATA(PG7_DATA, PG7_IN, PG7_OUT, PG7_IN_PU),
+       PINMUX_DATA(PG6_DATA, PG6_IN, PG6_OUT, PG6_IN_PU),
+       PINMUX_DATA(PG5_DATA, PG5_IN, PG5_OUT, PG5_IN_PU),
+       PINMUX_DATA(PG4_DATA, PG4_IN, PG4_OUT, PG4_IN_PU),
+       PINMUX_DATA(PG3_DATA, PG3_IN, PG3_OUT, PG3_IN_PU),
+       PINMUX_DATA(PG2_DATA, PG2_IN, PG2_OUT, PG2_IN_PU),
+       PINMUX_DATA(PG1_DATA, PG1_IN, PG1_OUT, PG1_IN_PU),
+       PINMUX_DATA(PG0_DATA, PG0_IN, PG0_OUT, PG0_IN_PU),
+
+       /* PH GPIO */
+       PINMUX_DATA(PH5_DATA, PH5_IN, PH5_OUT, PH5_IN_PU),
+       PINMUX_DATA(PH4_DATA, PH4_IN, PH4_OUT, PH4_IN_PU),
+       PINMUX_DATA(PH3_DATA, PH3_IN, PH3_OUT, PH3_IN_PU),
+       PINMUX_DATA(PH2_DATA, PH2_IN, PH2_OUT, PH2_IN_PU),
+       PINMUX_DATA(PH1_DATA, PH1_IN, PH1_OUT, PH1_IN_PU),
+       PINMUX_DATA(PH0_DATA, PH0_IN, PH0_OUT, PH0_IN_PU),
+
+       /* PA FN */
+       PINMUX_DATA(D31_MARK, PA7_FN),
+       PINMUX_DATA(D30_MARK, PA6_FN),
+       PINMUX_DATA(D29_MARK, PA5_FN),
+       PINMUX_DATA(D28_MARK, PA4_FN),
+       PINMUX_DATA(D27_MARK, PA3_FN),
+       PINMUX_DATA(D26_MARK, PA2_FN),
+       PINMUX_DATA(D25_MARK, PA1_FN),
+       PINMUX_DATA(D24_MARK, PA0_FN),
+
+       /* PB FN */
+       PINMUX_DATA(D23_MARK, PB7_FN),
+       PINMUX_DATA(D22_MARK, PB6_FN),
+       PINMUX_DATA(D21_MARK, PB5_FN),
+       PINMUX_DATA(D20_MARK, PB4_FN),
+       PINMUX_DATA(D19_MARK, PB3_FN),
+       PINMUX_DATA(D18_MARK, PB2_FN),
+       PINMUX_DATA(D17_MARK, PB1_FN),
+       PINMUX_DATA(D16_MARK, PB0_FN),
+
+       /* PC FN */
+       PINMUX_DATA(BACK_MARK,          PC7_FN),
+       PINMUX_DATA(BREQ_MARK,          PC6_FN),
+       PINMUX_DATA(WE3_MARK,           PC5_FN),
+       PINMUX_DATA(WE2_MARK,           PC4_FN),
+       PINMUX_DATA(CS6_MARK,           PC3_FN),
+       PINMUX_DATA(CS5_MARK,           PC2_FN),
+       PINMUX_DATA(CS4_MARK,           PC1_FN),
+       PINMUX_DATA(CLKOUTENB_MARK,     PC0_FN),
+
+       /* PD FN */
+       PINMUX_DATA(DACK3_MARK, PD7_FN),
+       PINMUX_DATA(DACK2_MARK, PD6_FN),
+       PINMUX_DATA(DACK1_MARK, PD5_FN),
+       PINMUX_DATA(DACK0_MARK, PD4_FN),
+       PINMUX_DATA(DREQ3_MARK, PD3_FN),
+       PINMUX_DATA(DREQ2_MARK, PD2_FN),
+       PINMUX_DATA(DREQ1_MARK, PD1_FN),
+       PINMUX_DATA(DREQ0_MARK, PD0_FN),
+
+       /* PE FN */
+       PINMUX_DATA(IRQ3_MARK,  PE7_FN),
+       PINMUX_DATA(IRQ2_MARK,  PE6_FN),
+       PINMUX_DATA(IRQ1_MARK,  PE5_FN),
+       PINMUX_DATA(IRQ0_MARK,  PE4_FN),
+       PINMUX_DATA(DRAK3_MARK, PE3_FN),
+       PINMUX_DATA(DRAK2_MARK, PE2_FN),
+       PINMUX_DATA(DRAK1_MARK, PE1_FN),
+       PINMUX_DATA(DRAK0_MARK, PE0_FN),
+
+       /* PF FN */
+       PINMUX_DATA(SCK3_MARK, PF7_FN),
+       PINMUX_DATA(SCK2_MARK, PF6_FN),
+       PINMUX_DATA(SCK1_MARK, PF5_FN),
+       PINMUX_DATA(SCK0_MARK, PF4_FN),
+       PINMUX_DATA(IRL3_MARK, PF3_FN),
+       PINMUX_DATA(IRL2_MARK, PF2_FN),
+       PINMUX_DATA(IRL1_MARK, PF1_FN),
+       PINMUX_DATA(IRL0_MARK, PF0_FN),
+
+       /* PG FN */
+       PINMUX_DATA(TXD3_MARK, PG7_FN),
+       PINMUX_DATA(TXD2_MARK, PG6_FN),
+       PINMUX_DATA(TXD1_MARK, PG5_FN),
+       PINMUX_DATA(TXD0_MARK, PG4_FN),
+       PINMUX_DATA(RXD3_MARK, PG3_FN),
+       PINMUX_DATA(RXD2_MARK, PG2_FN),
+       PINMUX_DATA(RXD1_MARK, PG1_FN),
+       PINMUX_DATA(RXD0_MARK, PG0_FN),
+
+       /* PH FN */
+       PINMUX_DATA(CE2B_MARK,          PH5_FN),
+       PINMUX_DATA(CE2A_MARK,          PH4_FN),
+       PINMUX_DATA(IOIS16_MARK,        PH3_FN),
+       PINMUX_DATA(STATUS1_MARK,       PH2_FN),
+       PINMUX_DATA(STATUS0_MARK,       PH1_FN),
+       PINMUX_DATA(IRQOUT_MARK,        PH0_FN),
+};
+
+static struct pinmux_gpio shx3_pinmux_gpios[] = {
+       /* PA */
+       PINMUX_GPIO(GPIO_PA7, PA7_DATA),
+       PINMUX_GPIO(GPIO_PA6, PA6_DATA),
+       PINMUX_GPIO(GPIO_PA5, PA5_DATA),
+       PINMUX_GPIO(GPIO_PA4, PA4_DATA),
+       PINMUX_GPIO(GPIO_PA3, PA3_DATA),
+       PINMUX_GPIO(GPIO_PA2, PA2_DATA),
+       PINMUX_GPIO(GPIO_PA1, PA1_DATA),
+       PINMUX_GPIO(GPIO_PA0, PA0_DATA),
+
+       /* PB */
+       PINMUX_GPIO(GPIO_PB7, PB7_DATA),
+       PINMUX_GPIO(GPIO_PB6, PB6_DATA),
+       PINMUX_GPIO(GPIO_PB5, PB5_DATA),
+       PINMUX_GPIO(GPIO_PB4, PB4_DATA),
+       PINMUX_GPIO(GPIO_PB3, PB3_DATA),
+       PINMUX_GPIO(GPIO_PB2, PB2_DATA),
+       PINMUX_GPIO(GPIO_PB1, PB1_DATA),
+       PINMUX_GPIO(GPIO_PB0, PB0_DATA),
+
+       /* PC */
+       PINMUX_GPIO(GPIO_PC7, PC7_DATA),
+       PINMUX_GPIO(GPIO_PC6, PC6_DATA),
+       PINMUX_GPIO(GPIO_PC5, PC5_DATA),
+       PINMUX_GPIO(GPIO_PC4, PC4_DATA),
+       PINMUX_GPIO(GPIO_PC3, PC3_DATA),
+       PINMUX_GPIO(GPIO_PC2, PC2_DATA),
+       PINMUX_GPIO(GPIO_PC1, PC1_DATA),
+       PINMUX_GPIO(GPIO_PC0, PC0_DATA),
+
+       /* PD */
+       PINMUX_GPIO(GPIO_PD7, PD7_DATA),
+       PINMUX_GPIO(GPIO_PD6, PD6_DATA),
+       PINMUX_GPIO(GPIO_PD5, PD5_DATA),
+       PINMUX_GPIO(GPIO_PD4, PD4_DATA),
+       PINMUX_GPIO(GPIO_PD3, PD3_DATA),
+       PINMUX_GPIO(GPIO_PD2, PD2_DATA),
+       PINMUX_GPIO(GPIO_PD1, PD1_DATA),
+       PINMUX_GPIO(GPIO_PD0, PD0_DATA),
+
+       /* PE */
+       PINMUX_GPIO(GPIO_PE7, PE7_DATA),
+       PINMUX_GPIO(GPIO_PE6, PE6_DATA),
+       PINMUX_GPIO(GPIO_PE5, PE5_DATA),
+       PINMUX_GPIO(GPIO_PE4, PE4_DATA),
+       PINMUX_GPIO(GPIO_PE3, PE3_DATA),
+       PINMUX_GPIO(GPIO_PE2, PE2_DATA),
+       PINMUX_GPIO(GPIO_PE1, PE1_DATA),
+       PINMUX_GPIO(GPIO_PE0, PE0_DATA),
+
+       /* PF */
+       PINMUX_GPIO(GPIO_PF7, PF7_DATA),
+       PINMUX_GPIO(GPIO_PF6, PF6_DATA),
+       PINMUX_GPIO(GPIO_PF5, PF5_DATA),
+       PINMUX_GPIO(GPIO_PF4, PF4_DATA),
+       PINMUX_GPIO(GPIO_PF3, PF3_DATA),
+       PINMUX_GPIO(GPIO_PF2, PF2_DATA),
+       PINMUX_GPIO(GPIO_PF1, PF1_DATA),
+       PINMUX_GPIO(GPIO_PF0, PF0_DATA),
+
+       /* PG */
+       PINMUX_GPIO(GPIO_PG7, PG7_DATA),
+       PINMUX_GPIO(GPIO_PG6, PG6_DATA),
+       PINMUX_GPIO(GPIO_PG5, PG5_DATA),
+       PINMUX_GPIO(GPIO_PG4, PG4_DATA),
+       PINMUX_GPIO(GPIO_PG3, PG3_DATA),
+       PINMUX_GPIO(GPIO_PG2, PG2_DATA),
+       PINMUX_GPIO(GPIO_PG1, PG1_DATA),
+       PINMUX_GPIO(GPIO_PG0, PG0_DATA),
+
+       /* PH */
+       PINMUX_GPIO(GPIO_PH5, PH5_DATA),
+       PINMUX_GPIO(GPIO_PH4, PH4_DATA),
+       PINMUX_GPIO(GPIO_PH3, PH3_DATA),
+       PINMUX_GPIO(GPIO_PH2, PH2_DATA),
+       PINMUX_GPIO(GPIO_PH1, PH1_DATA),
+       PINMUX_GPIO(GPIO_PH0, PH0_DATA),
+
+       /* FN */
+       PINMUX_GPIO(GPIO_FN_D31,        D31_MARK),
+       PINMUX_GPIO(GPIO_FN_D30,        D30_MARK),
+       PINMUX_GPIO(GPIO_FN_D29,        D29_MARK),
+       PINMUX_GPIO(GPIO_FN_D28,        D28_MARK),
+       PINMUX_GPIO(GPIO_FN_D27,        D27_MARK),
+       PINMUX_GPIO(GPIO_FN_D26,        D26_MARK),
+       PINMUX_GPIO(GPIO_FN_D25,        D25_MARK),
+       PINMUX_GPIO(GPIO_FN_D24,        D24_MARK),
+       PINMUX_GPIO(GPIO_FN_D23,        D23_MARK),
+       PINMUX_GPIO(GPIO_FN_D22,        D22_MARK),
+       PINMUX_GPIO(GPIO_FN_D21,        D21_MARK),
+       PINMUX_GPIO(GPIO_FN_D20,        D20_MARK),
+       PINMUX_GPIO(GPIO_FN_D19,        D19_MARK),
+       PINMUX_GPIO(GPIO_FN_D18,        D18_MARK),
+       PINMUX_GPIO(GPIO_FN_D17,        D17_MARK),
+       PINMUX_GPIO(GPIO_FN_D16,        D16_MARK),
+       PINMUX_GPIO(GPIO_FN_BACK,       BACK_MARK),
+       PINMUX_GPIO(GPIO_FN_BREQ,       BREQ_MARK),
+       PINMUX_GPIO(GPIO_FN_WE3,        WE3_MARK),
+       PINMUX_GPIO(GPIO_FN_WE2,        WE2_MARK),
+       PINMUX_GPIO(GPIO_FN_CS6,        CS6_MARK),
+       PINMUX_GPIO(GPIO_FN_CS5,        CS5_MARK),
+       PINMUX_GPIO(GPIO_FN_CS4,        CS4_MARK),
+       PINMUX_GPIO(GPIO_FN_CLKOUTENB,  CLKOUTENB_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK3,      DACK3_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK2,      DACK2_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK1,      DACK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DACK0,      DACK0_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ3,      DREQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ2,      DREQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ1,      DREQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_DREQ0,      DREQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ3,       IRQ3_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ2,       IRQ2_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ1,       IRQ1_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQ0,       IRQ0_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK3,      DRAK3_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK2,      DRAK2_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK1,      DRAK1_MARK),
+       PINMUX_GPIO(GPIO_FN_DRAK0,      DRAK0_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK3,       SCK3_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK2,       SCK2_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK1,       SCK1_MARK),
+       PINMUX_GPIO(GPIO_FN_SCK0,       SCK0_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL3,       IRL3_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL2,       IRL2_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL1,       IRL1_MARK),
+       PINMUX_GPIO(GPIO_FN_IRL0,       IRL0_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD3,       TXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD2,       TXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD1,       TXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_TXD0,       TXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD3,       RXD3_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD2,       RXD2_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD1,       RXD1_MARK),
+       PINMUX_GPIO(GPIO_FN_RXD0,       RXD0_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2B,       CE2B_MARK),
+       PINMUX_GPIO(GPIO_FN_CE2A,       CE2A_MARK),
+       PINMUX_GPIO(GPIO_FN_IOIS16,     IOIS16_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS1,    STATUS1_MARK),
+       PINMUX_GPIO(GPIO_FN_STATUS0,    STATUS0_MARK),
+       PINMUX_GPIO(GPIO_FN_IRQOUT,     IRQOUT_MARK),
+};
+
+static struct pinmux_cfg_reg shx3_pinmux_config_regs[] = {
+       { PINMUX_CFG_REG("PABCR", 0xffc70000, 32, 2) {
+               PA7_FN, PA7_OUT, PA7_IN, PA7_IN_PU,
+               PA6_FN, PA6_OUT, PA6_IN, PA6_IN_PU,
+               PA5_FN, PA5_OUT, PA5_IN, PA5_IN_PU,
+               PA4_FN, PA4_OUT, PA4_IN, PA4_IN_PU,
+               PA3_FN, PA3_OUT, PA3_IN, PA3_IN_PU,
+               PA2_FN, PA2_OUT, PA2_IN, PA2_IN_PU,
+               PA1_FN, PA1_OUT, PA1_IN, PA1_IN_PU,
+               PA0_FN, PA0_OUT, PA0_IN, PA0_IN_PU,
+               PB7_FN, PB7_OUT, PB7_IN, PB7_IN_PU,
+               PB6_FN, PB6_OUT, PB6_IN, PB6_IN_PU,
+               PB5_FN, PB5_OUT, PB5_IN, PB5_IN_PU,
+               PB4_FN, PB4_OUT, PB4_IN, PB4_IN_PU,
+               PB3_FN, PB3_OUT, PB3_IN, PB3_IN_PU,
+               PB2_FN, PB2_OUT, PB2_IN, PB2_IN_PU,
+               PB1_FN, PB1_OUT, PB1_IN, PB1_IN_PU,
+               PB0_FN, PB0_OUT, PB0_IN, PB0_IN_PU, },
+       },
+       { PINMUX_CFG_REG("PCDCR", 0xffc70004, 32, 2) {
+               PC7_FN, PC7_OUT, PC7_IN, PC7_IN_PU,
+               PC6_FN, PC6_OUT, PC6_IN, PC6_IN_PU,
+               PC5_FN, PC5_OUT, PC5_IN, PC5_IN_PU,
+               PC4_FN, PC4_OUT, PC4_IN, PC4_IN_PU,
+               PC3_FN, PC3_OUT, PC3_IN, PC3_IN_PU,
+               PC2_FN, PC2_OUT, PC2_IN, PC2_IN_PU,
+               PC1_FN, PC1_OUT, PC1_IN, PC1_IN_PU,
+               PC0_FN, PC0_OUT, PC0_IN, PC0_IN_PU,
+               PD7_FN, PD7_OUT, PD7_IN, PD7_IN_PU,
+               PD6_FN, PD6_OUT, PD6_IN, PD6_IN_PU,
+               PD5_FN, PD5_OUT, PD5_IN, PD5_IN_PU,
+               PD4_FN, PD4_OUT, PD4_IN, PD4_IN_PU,
+               PD3_FN, PD3_OUT, PD3_IN, PD3_IN_PU,
+               PD2_FN, PD2_OUT, PD2_IN, PD2_IN_PU,
+               PD1_FN, PD1_OUT, PD1_IN, PD1_IN_PU,
+               PD0_FN, PD0_OUT, PD0_IN, PD0_IN_PU, },
+       },
+       { PINMUX_CFG_REG("PEFCR", 0xffc70008, 32, 2) {
+               PE7_FN, PE7_OUT, PE7_IN, PE7_IN_PU,
+               PE6_FN, PE6_OUT, PE6_IN, PE6_IN_PU,
+               PE5_FN, PE5_OUT, PE5_IN, PE5_IN_PU,
+               PE4_FN, PE4_OUT, PE4_IN, PE4_IN_PU,
+               PE3_FN, PE3_OUT, PE3_IN, PE3_IN_PU,
+               PE2_FN, PE2_OUT, PE2_IN, PE2_IN_PU,
+               PE1_FN, PE1_OUT, PE1_IN, PE1_IN_PU,
+               PE0_FN, PE0_OUT, PE0_IN, PE0_IN_PU,
+               PF7_FN, PF7_OUT, PF7_IN, PF7_IN_PU,
+               PF6_FN, PF6_OUT, PF6_IN, PF6_IN_PU,
+               PF5_FN, PF5_OUT, PF5_IN, PF5_IN_PU,
+               PF4_FN, PF4_OUT, PF4_IN, PF4_IN_PU,
+               PF3_FN, PF3_OUT, PF3_IN, PF3_IN_PU,
+               PF2_FN, PF2_OUT, PF2_IN, PF2_IN_PU,
+               PF1_FN, PF1_OUT, PF1_IN, PF1_IN_PU,
+               PF0_FN, PF0_OUT, PF0_IN, PF0_IN_PU, },
+       },
+       { PINMUX_CFG_REG("PGHCR", 0xffc7000c, 32, 2) {
+               PG7_FN, PG7_OUT, PG7_IN, PG7_IN_PU,
+               PG6_FN, PG6_OUT, PG6_IN, PG6_IN_PU,
+               PG5_FN, PG5_OUT, PG5_IN, PG5_IN_PU,
+               PG4_FN, PG4_OUT, PG4_IN, PG4_IN_PU,
+               PG3_FN, PG3_OUT, PG3_IN, PG3_IN_PU,
+               PG2_FN, PG2_OUT, PG2_IN, PG2_IN_PU,
+               PG1_FN, PG1_OUT, PG1_IN, PG1_IN_PU,
+               PG0_FN, PG0_OUT, PG0_IN, PG0_IN_PU,
+               0, 0, 0, 0,
+               0, 0, 0, 0,
+               PH5_FN, PH5_OUT, PH5_IN, PH5_IN_PU,
+               PH4_FN, PH4_OUT, PH4_IN, PH4_IN_PU,
+               PH3_FN, PH3_OUT, PH3_IN, PH3_IN_PU,
+               PH2_FN, PH2_OUT, PH2_IN, PH2_IN_PU,
+               PH1_FN, PH1_OUT, PH1_IN, PH1_IN_PU,
+               PH0_FN, PH0_OUT, PH0_IN, PH0_IN_PU, },
+       },
+       { },
+};
+
+static struct pinmux_data_reg shx3_pinmux_data_regs[] = {
+       { PINMUX_DATA_REG("PABDR", 0xffc70010, 32) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PA7_DATA, PA6_DATA, PA5_DATA, PA4_DATA,
+               PA3_DATA, PA2_DATA, PA1_DATA, PA0_DATA,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PB7_DATA, PB6_DATA, PB5_DATA, PB4_DATA,
+               PB3_DATA, PB2_DATA, PB1_DATA, PB0_DATA, },
+       },
+       { PINMUX_DATA_REG("PCDDR", 0xffc70014, 32) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PC7_DATA, PC6_DATA, PC5_DATA, PC4_DATA,
+               PC3_DATA, PC2_DATA, PC1_DATA, PC0_DATA,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PD7_DATA, PD6_DATA, PD5_DATA, PD4_DATA,
+               PD3_DATA, PD2_DATA, PD1_DATA, PD0_DATA, },
+       },
+       { PINMUX_DATA_REG("PEFDR", 0xffc70018, 32) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PE7_DATA, PE6_DATA, PE5_DATA, PE4_DATA,
+               PE3_DATA, PE2_DATA, PE1_DATA, PE0_DATA,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PF7_DATA, PF6_DATA, PF5_DATA, PF4_DATA,
+               PF3_DATA, PF2_DATA, PF1_DATA, PF0_DATA, },
+       },
+       { PINMUX_DATA_REG("PGHDR", 0xffc7001c, 32) {
+               0, 0, 0, 0, 0, 0, 0, 0,
+               PG7_DATA, PG6_DATA, PG5_DATA, PG4_DATA,
+               PG3_DATA, PG2_DATA, PG1_DATA, PG0_DATA,
+               0, 0, 0, 0, 0, 0, 0, 0,
+               0, 0, PH5_DATA, PH4_DATA,
+               PH3_DATA, PH2_DATA, PH1_DATA, PH0_DATA, },
+       },
+       { },
+};
+
+struct sh_pfc_soc_info shx3_pinmux_info = {
+       .name           = "shx3_pfc",
+       .reserved_id    = PINMUX_RESERVED,
+       .data           = { PINMUX_DATA_BEGIN,     PINMUX_DATA_END },
+       .input          = { PINMUX_INPUT_BEGIN,    PINMUX_INPUT_END },
+       .input_pu       = { PINMUX_INPUT_PULLUP_BEGIN,
+                           PINMUX_INPUT_PULLUP_END },
+       .output         = { PINMUX_OUTPUT_BEGIN,   PINMUX_OUTPUT_END },
+       .mark           = { PINMUX_MARK_BEGIN,     PINMUX_MARK_END },
+       .function       = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
+       .first_gpio     = GPIO_PA7,
+       .last_gpio      = GPIO_FN_STATUS0,
+       .gpios          = shx3_pinmux_gpios,
+       .gpio_data      = shx3_pinmux_data,
+       .gpio_data_size = ARRAY_SIZE(shx3_pinmux_data),
+       .cfg_regs       = shx3_pinmux_config_regs,
+       .data_regs      = shx3_pinmux_data_regs,
+};
diff --git a/drivers/pinctrl/sh-pfc/pinctrl.c b/drivers/pinctrl/sh-pfc/pinctrl.c
new file mode 100644 (file)
index 0000000..11e0e13
--- /dev/null
@@ -0,0 +1,463 @@
+/*
+ * SuperH Pin Function Controller pinmux support.
+ *
+ * Copyright (C) 2012  Paul Mundt
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#define DRV_NAME "sh-pfc"
+#define pr_fmt(fmt) KBUILD_MODNAME " pinctrl: " fmt
+
+#include <linux/device.h>
+#include <linux/err.h>
+#include <linux/init.h>
+#include <linux/module.h>
+#include <linux/pinctrl/consumer.h>
+#include <linux/pinctrl/pinconf.h>
+#include <linux/pinctrl/pinconf-generic.h>
+#include <linux/pinctrl/pinctrl.h>
+#include <linux/pinctrl/pinmux.h>
+#include <linux/slab.h>
+#include <linux/spinlock.h>
+
+#include "core.h"
+
+struct sh_pfc_pinctrl {
+       struct pinctrl_dev *pctl;
+       struct sh_pfc *pfc;
+
+       struct pinmux_gpio **functions;
+       unsigned int nr_functions;
+
+       struct pinctrl_pin_desc *pads;
+       unsigned int nr_pads;
+
+       spinlock_t lock;
+};
+
+static int sh_pfc_get_groups_count(struct pinctrl_dev *pctldev)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+
+       return pmx->nr_pads;
+}
+
+static const char *sh_pfc_get_group_name(struct pinctrl_dev *pctldev,
+                                        unsigned selector)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+
+       return pmx->pads[selector].name;
+}
+
+static int sh_pfc_get_group_pins(struct pinctrl_dev *pctldev, unsigned group,
+                                const unsigned **pins, unsigned *num_pins)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+
+       *pins = &pmx->pads[group].number;
+       *num_pins = 1;
+
+       return 0;
+}
+
+static void sh_pfc_pin_dbg_show(struct pinctrl_dev *pctldev, struct seq_file *s,
+                               unsigned offset)
+{
+       seq_printf(s, "%s", DRV_NAME);
+}
+
+static struct pinctrl_ops sh_pfc_pinctrl_ops = {
+       .get_groups_count       = sh_pfc_get_groups_count,
+       .get_group_name         = sh_pfc_get_group_name,
+       .get_group_pins         = sh_pfc_get_group_pins,
+       .pin_dbg_show           = sh_pfc_pin_dbg_show,
+};
+
+static int sh_pfc_get_functions_count(struct pinctrl_dev *pctldev)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+
+       return pmx->nr_functions;
+}
+
+static const char *sh_pfc_get_function_name(struct pinctrl_dev *pctldev,
+                                           unsigned selector)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+
+       return pmx->functions[selector]->name;
+}
+
+static int sh_pfc_get_function_groups(struct pinctrl_dev *pctldev, unsigned func,
+                                     const char * const **groups,
+                                     unsigned * const num_groups)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+
+       *groups = &pmx->functions[func]->name;
+       *num_groups = 1;
+
+       return 0;
+}
+
+static int sh_pfc_noop_enable(struct pinctrl_dev *pctldev, unsigned func,
+                             unsigned group)
+{
+       return 0;
+}
+
+static void sh_pfc_noop_disable(struct pinctrl_dev *pctldev, unsigned func,
+                               unsigned group)
+{
+}
+
+static int sh_pfc_config_function(struct sh_pfc *pfc, unsigned offset)
+{
+       if (sh_pfc_config_gpio(pfc, offset,
+                              PINMUX_TYPE_FUNCTION,
+                              GPIO_CFG_DRYRUN) != 0)
+               return -EINVAL;
+
+       if (sh_pfc_config_gpio(pfc, offset,
+                              PINMUX_TYPE_FUNCTION,
+                              GPIO_CFG_REQ) != 0)
+               return -EINVAL;
+
+       return 0;
+}
+
+static int sh_pfc_reconfig_pin(struct sh_pfc *pfc, unsigned offset,
+                              int new_type)
+{
+       unsigned long flags;
+       int pinmux_type;
+       int ret = -EINVAL;
+
+       spin_lock_irqsave(&pfc->lock, flags);
+
+       pinmux_type = pfc->info->gpios[offset].flags & PINMUX_FLAG_TYPE;
+
+       /*
+        * See if the present config needs to first be de-configured.
+        */
+       switch (pinmux_type) {
+       case PINMUX_TYPE_GPIO:
+               break;
+       case PINMUX_TYPE_OUTPUT:
+       case PINMUX_TYPE_INPUT:
+       case PINMUX_TYPE_INPUT_PULLUP:
+       case PINMUX_TYPE_INPUT_PULLDOWN:
+               sh_pfc_config_gpio(pfc, offset, pinmux_type, GPIO_CFG_FREE);
+               break;
+       default:
+               goto err;
+       }
+
+       /*
+        * Dry run
+        */
+       if (sh_pfc_config_gpio(pfc, offset, new_type,
+                              GPIO_CFG_DRYRUN) != 0)
+               goto err;
+
+       /*
+        * Request
+        */
+       if (sh_pfc_config_gpio(pfc, offset, new_type,
+                              GPIO_CFG_REQ) != 0)
+               goto err;
+
+       pfc->info->gpios[offset].flags &= ~PINMUX_FLAG_TYPE;
+       pfc->info->gpios[offset].flags |= new_type;
+
+       ret = 0;
+
+err:
+       spin_unlock_irqrestore(&pfc->lock, flags);
+
+       return ret;
+}
+
+
+static int sh_pfc_gpio_request_enable(struct pinctrl_dev *pctldev,
+                                     struct pinctrl_gpio_range *range,
+                                     unsigned offset)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+       struct sh_pfc *pfc = pmx->pfc;
+       unsigned long flags;
+       int ret, pinmux_type;
+
+       spin_lock_irqsave(&pfc->lock, flags);
+
+       pinmux_type = pfc->info->gpios[offset].flags & PINMUX_FLAG_TYPE;
+
+       switch (pinmux_type) {
+       case PINMUX_TYPE_FUNCTION:
+               pr_notice_once("Use of GPIO API for function requests is "
+                              "deprecated, convert to pinctrl\n");
+               /* handle for now */
+               ret = sh_pfc_config_function(pfc, offset);
+               if (unlikely(ret < 0))
+                       goto err;
+
+               break;
+       case PINMUX_TYPE_GPIO:
+       case PINMUX_TYPE_INPUT:
+       case PINMUX_TYPE_OUTPUT:
+               break;
+       default:
+               pr_err("Unsupported mux type (%d), bailing...\n", pinmux_type);
+               ret = -ENOTSUPP;
+               goto err;
+       }
+
+       ret = 0;
+
+err:
+       spin_unlock_irqrestore(&pfc->lock, flags);
+
+       return ret;
+}
+
+static void sh_pfc_gpio_disable_free(struct pinctrl_dev *pctldev,
+                                    struct pinctrl_gpio_range *range,
+                                    unsigned offset)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+       struct sh_pfc *pfc = pmx->pfc;
+       unsigned long flags;
+       int pinmux_type;
+
+       spin_lock_irqsave(&pfc->lock, flags);
+
+       pinmux_type = pfc->info->gpios[offset].flags & PINMUX_FLAG_TYPE;
+
+       sh_pfc_config_gpio(pfc, offset, pinmux_type, GPIO_CFG_FREE);
+
+       spin_unlock_irqrestore(&pfc->lock, flags);
+}
+
+static int sh_pfc_gpio_set_direction(struct pinctrl_dev *pctldev,
+                                    struct pinctrl_gpio_range *range,
+                                    unsigned offset, bool input)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+       int type = input ? PINMUX_TYPE_INPUT : PINMUX_TYPE_OUTPUT;
+
+       return sh_pfc_reconfig_pin(pmx->pfc, offset, type);
+}
+
+static struct pinmux_ops sh_pfc_pinmux_ops = {
+       .get_functions_count    = sh_pfc_get_functions_count,
+       .get_function_name      = sh_pfc_get_function_name,
+       .get_function_groups    = sh_pfc_get_function_groups,
+       .enable                 = sh_pfc_noop_enable,
+       .disable                = sh_pfc_noop_disable,
+       .gpio_request_enable    = sh_pfc_gpio_request_enable,
+       .gpio_disable_free      = sh_pfc_gpio_disable_free,
+       .gpio_set_direction     = sh_pfc_gpio_set_direction,
+};
+
+static int sh_pfc_pinconf_get(struct pinctrl_dev *pctldev, unsigned pin,
+                             unsigned long *config)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+       struct sh_pfc *pfc = pmx->pfc;
+
+       *config = pfc->info->gpios[pin].flags & PINMUX_FLAG_TYPE;
+
+       return 0;
+}
+
+static int sh_pfc_pinconf_set(struct pinctrl_dev *pctldev, unsigned pin,
+                             unsigned long config)
+{
+       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
+
+       /* Validate the new type */
+       if (config >= PINMUX_FLAG_TYPE)
+               return -EINVAL;
+
+       return sh_pfc_reconfig_pin(pmx->pfc, pin, config);
+}
+
+static void sh_pfc_pinconf_dbg_show(struct pinctrl_dev *pctldev,
+                                   struct seq_file *s, unsigned pin)
+{
+       const char *pinmux_type_str[] = {
+               [PINMUX_TYPE_NONE]              = "none",
+               [PINMUX_TYPE_FUNCTION]          = "function",
+               [PINMUX_TYPE_GPIO]              = "gpio",
+               [PINMUX_TYPE_OUTPUT]            = "output",
+               [PINMUX_TYPE_INPUT]             = "input",
+               [PINMUX_TYPE_INPUT_PULLUP]      = "input bias pull up",
+               [PINMUX_TYPE_INPUT_PULLDOWN]    = "input bias pull down",
+       };
+       unsigned long config;
+       int rc;
+
+       rc = sh_pfc_pinconf_get(pctldev, pin, &config);
+       if (unlikely(rc != 0))
+               return;
+
+       seq_printf(s, " %s", pinmux_type_str[config]);
+}
+
+static struct pinconf_ops sh_pfc_pinconf_ops = {
+       .pin_config_get         = sh_pfc_pinconf_get,
+       .pin_config_set         = sh_pfc_pinconf_set,
+       .pin_config_dbg_show    = sh_pfc_pinconf_dbg_show,
+};
+
+static struct pinctrl_gpio_range sh_pfc_gpio_range = {
+       .name           = DRV_NAME,
+       .id             = 0,
+};
+
+static struct pinctrl_desc sh_pfc_pinctrl_desc = {
+       .name           = DRV_NAME,
+       .owner          = THIS_MODULE,
+       .pctlops        = &sh_pfc_pinctrl_ops,
+       .pmxops         = &sh_pfc_pinmux_ops,
+       .confops        = &sh_pfc_pinconf_ops,
+};
+
+static void sh_pfc_map_one_gpio(struct sh_pfc *pfc, struct sh_pfc_pinctrl *pmx,
+                               struct pinmux_gpio *gpio, unsigned offset)
+{
+       struct pinmux_data_reg *dummy;
+       unsigned long flags;
+       int bit;
+
+       gpio->flags &= ~PINMUX_FLAG_TYPE;
+
+       if (sh_pfc_get_data_reg(pfc, offset, &dummy, &bit) == 0)
+               gpio->flags |= PINMUX_TYPE_GPIO;
+       else {
+               gpio->flags |= PINMUX_TYPE_FUNCTION;
+
+               spin_lock_irqsave(&pmx->lock, flags);
+               pmx->nr_functions++;
+               spin_unlock_irqrestore(&pmx->lock, flags);
+       }
+}
+
+/* pinmux ranges -> pinctrl pin descs */
+static int sh_pfc_map_gpios(struct sh_pfc *pfc, struct sh_pfc_pinctrl *pmx)
+{
+       unsigned long flags;
+       int i;
+
+       pmx->nr_pads = pfc->info->last_gpio - pfc->info->first_gpio + 1;
+
+       pmx->pads = devm_kzalloc(pfc->dev, sizeof(*pmx->pads) * pmx->nr_pads,
+                                GFP_KERNEL);
+       if (unlikely(!pmx->pads)) {
+               pmx->nr_pads = 0;
+               return -ENOMEM;
+       }
+
+       spin_lock_irqsave(&pfc->lock, flags);
+
+       /*
+        * We don't necessarily have a 1:1 mapping between pin and linux
+        * GPIO number, as the latter maps to the associated enum_id.
+        * Care needs to be taken to translate back to pin space when
+        * dealing with any pin configurations.
+        */
+       for (i = 0; i < pmx->nr_pads; i++) {
+               struct pinctrl_pin_desc *pin = pmx->pads + i;
+               struct pinmux_gpio *gpio = pfc->info->gpios + i;
+
+               pin->number = pfc->info->first_gpio + i;
+               pin->name = gpio->name;
+
+               /* XXX */
+               if (unlikely(!gpio->enum_id))
+                       continue;
+
+               sh_pfc_map_one_gpio(pfc, pmx, gpio, i);
+       }
+
+       spin_unlock_irqrestore(&pfc->lock, flags);
+
+       sh_pfc_pinctrl_desc.pins = pmx->pads;
+       sh_pfc_pinctrl_desc.npins = pmx->nr_pads;
+
+       return 0;
+}
+
+static int sh_pfc_map_functions(struct sh_pfc *pfc, struct sh_pfc_pinctrl *pmx)
+{
+       unsigned long flags;
+       int i, fn;
+
+       pmx->functions = devm_kzalloc(pfc->dev, pmx->nr_functions *
+                                     sizeof(*pmx->functions), GFP_KERNEL);
+       if (unlikely(!pmx->functions))
+               return -ENOMEM;
+
+       spin_lock_irqsave(&pmx->lock, flags);
+
+       for (i = fn = 0; i < pmx->nr_pads; i++) {
+               struct pinmux_gpio *gpio = pfc->info->gpios + i;
+
+               if ((gpio->flags & PINMUX_FLAG_TYPE) == PINMUX_TYPE_FUNCTION)
+                       pmx->functions[fn++] = gpio;
+       }
+
+       spin_unlock_irqrestore(&pmx->lock, flags);
+
+       return 0;
+}
+
+int sh_pfc_register_pinctrl(struct sh_pfc *pfc)
+{
+       struct sh_pfc_pinctrl *pmx;
+       int ret;
+
+       pmx = devm_kzalloc(pfc->dev, sizeof(*pmx), GFP_KERNEL);
+       if (unlikely(!pmx))
+               return -ENOMEM;
+
+       spin_lock_init(&pmx->lock);
+
+       pmx->pfc = pfc;
+       pfc->pinctrl = pmx;
+
+       ret = sh_pfc_map_gpios(pfc, pmx);
+       if (unlikely(ret != 0))
+               return ret;
+
+       ret = sh_pfc_map_functions(pfc, pmx);
+       if (unlikely(ret != 0))
+               return ret;
+
+       pmx->pctl = pinctrl_register(&sh_pfc_pinctrl_desc, pfc->dev, pmx);
+       if (IS_ERR(pmx->pctl))
+               return PTR_ERR(pmx->pctl);
+
+       sh_pfc_gpio_range.npins = pfc->info->last_gpio
+                               - pfc->info->first_gpio + 1;
+       sh_pfc_gpio_range.base = pfc->info->first_gpio;
+       sh_pfc_gpio_range.pin_base = pfc->info->first_gpio;
+
+       pinctrl_add_gpio_range(pmx->pctl, &sh_pfc_gpio_range);
+
+       return 0;
+}
+
+int sh_pfc_unregister_pinctrl(struct sh_pfc *pfc)
+{
+       struct sh_pfc_pinctrl *pmx = pfc->pinctrl;
+
+       pinctrl_unregister(pmx->pctl);
+
+       pfc->pinctrl = NULL;
+       return 0;
+}
diff --git a/drivers/pinctrl/sh-pfc/sh_pfc.h b/drivers/pinctrl/sh-pfc/sh_pfc.h
new file mode 100644 (file)
index 0000000..13049c4
--- /dev/null
@@ -0,0 +1,195 @@
+/*
+ * SuperH Pin Function Controller Support
+ *
+ * Copyright (c) 2008 Magnus Damm
+ *
+ * This file is subject to the terms and conditions of the GNU General Public
+ * License.  See the file "COPYING" in the main directory of this archive
+ * for more details.
+ */
+
+#ifndef __SH_PFC_H
+#define __SH_PFC_H
+
+#include <linux/stringify.h>
+#include <asm-generic/gpio.h>
+
+typedef unsigned short pinmux_enum_t;
+typedef unsigned short pinmux_flag_t;
+
+enum {
+       PINMUX_TYPE_NONE,
+
+       PINMUX_TYPE_FUNCTION,
+       PINMUX_TYPE_GPIO,
+       PINMUX_TYPE_OUTPUT,
+       PINMUX_TYPE_INPUT,
+       PINMUX_TYPE_INPUT_PULLUP,
+       PINMUX_TYPE_INPUT_PULLDOWN,
+
+       PINMUX_FLAG_TYPE,       /* must be last */
+};
+
+#define PINMUX_FLAG_DBIT_SHIFT      5
+#define PINMUX_FLAG_DBIT            (0x1f << PINMUX_FLAG_DBIT_SHIFT)
+#define PINMUX_FLAG_DREG_SHIFT      10
+#define PINMUX_FLAG_DREG            (0x3f << PINMUX_FLAG_DREG_SHIFT)
+
+struct pinmux_gpio {
+       pinmux_enum_t enum_id;
+       pinmux_flag_t flags;
+       const char *name;
+};
+
+#define PINMUX_GPIO(gpio, data_or_mark) \
+       [gpio] = { .name = __stringify(gpio), .enum_id = data_or_mark, .flags = PINMUX_TYPE_NONE }
+
+#define PINMUX_DATA(data_or_mark, ids...) data_or_mark, ids, 0
+
+struct pinmux_cfg_reg {
+       unsigned long reg, reg_width, field_width;
+       unsigned long *cnt;
+       pinmux_enum_t *enum_ids;
+       unsigned long *var_field_width;
+};
+
+#define PINMUX_CFG_REG(name, r, r_width, f_width) \
+       .reg = r, .reg_width = r_width, .field_width = f_width,         \
+       .cnt = (unsigned long [r_width / f_width]) {}, \
+       .enum_ids = (pinmux_enum_t [(r_width / f_width) * (1 << f_width)])
+
+#define PINMUX_CFG_REG_VAR(name, r, r_width, var_fw0, var_fwn...) \
+       .reg = r, .reg_width = r_width, \
+       .cnt = (unsigned long [r_width]) {}, \
+       .var_field_width = (unsigned long [r_width]) { var_fw0, var_fwn, 0 }, \
+       .enum_ids = (pinmux_enum_t [])
+
+struct pinmux_data_reg {
+       unsigned long reg, reg_width, reg_shadow;
+       pinmux_enum_t *enum_ids;
+       void __iomem *mapped_reg;
+};
+
+#define PINMUX_DATA_REG(name, r, r_width) \
+       .reg = r, .reg_width = r_width, \
+       .enum_ids = (pinmux_enum_t [r_width]) \
+
+struct pinmux_irq {
+       int irq;
+       pinmux_enum_t *enum_ids;
+};
+
+#define PINMUX_IRQ(irq_nr, ids...)                        \
+       { .irq = irq_nr, .enum_ids = (pinmux_enum_t []) { ids, 0 } }    \
+
+struct pinmux_range {
+       pinmux_enum_t begin;
+       pinmux_enum_t end;
+       pinmux_enum_t force;
+};
+
+struct sh_pfc_soc_info {
+       char *name;
+       pinmux_enum_t reserved_id;
+       struct pinmux_range data;
+       struct pinmux_range input;
+       struct pinmux_range input_pd;
+       struct pinmux_range input_pu;
+       struct pinmux_range output;
+       struct pinmux_range mark;
+       struct pinmux_range function;
+
+       unsigned first_gpio, last_gpio;
+
+       struct pinmux_gpio *gpios;
+       struct pinmux_cfg_reg *cfg_regs;
+       struct pinmux_data_reg *data_regs;
+
+       pinmux_enum_t *gpio_data;
+       unsigned int gpio_data_size;
+
+       struct pinmux_irq *gpio_irq;
+       unsigned int gpio_irq_size;
+
+       unsigned long unlock_reg;
+};
+
+enum { GPIO_CFG_DRYRUN, GPIO_CFG_REQ, GPIO_CFG_FREE };
+
+/* helper macro for port */
+#define PORT_1(fn, pfx, sfx) fn(pfx, sfx)
+
+#define PORT_10(fn, pfx, sfx) \
+       PORT_1(fn, pfx##0, sfx), PORT_1(fn, pfx##1, sfx),       \
+       PORT_1(fn, pfx##2, sfx), PORT_1(fn, pfx##3, sfx),       \
+       PORT_1(fn, pfx##4, sfx), PORT_1(fn, pfx##5, sfx),       \
+       PORT_1(fn, pfx##6, sfx), PORT_1(fn, pfx##7, sfx),       \
+       PORT_1(fn, pfx##8, sfx), PORT_1(fn, pfx##9, sfx)
+
+#define PORT_90(fn, pfx, sfx) \
+       PORT_10(fn, pfx##1, sfx), PORT_10(fn, pfx##2, sfx),     \
+       PORT_10(fn, pfx##3, sfx), PORT_10(fn, pfx##4, sfx),     \
+       PORT_10(fn, pfx##5, sfx), PORT_10(fn, pfx##6, sfx),     \
+       PORT_10(fn, pfx##7, sfx), PORT_10(fn, pfx##8, sfx),     \
+       PORT_10(fn, pfx##9, sfx)
+
+#define _PORT_ALL(pfx, sfx) pfx##_##sfx
+#define _GPIO_PORT(pfx, sfx) PINMUX_GPIO(GPIO_PORT##pfx, PORT##pfx##_DATA)
+#define PORT_ALL(str)  CPU_ALL_PORT(_PORT_ALL, PORT, str)
+#define GPIO_PORT_ALL()        CPU_ALL_PORT(_GPIO_PORT, , unused)
+#define GPIO_FN(str) PINMUX_GPIO(GPIO_FN_##str, str##_MARK)
+
+/* helper macro for pinmux_enum_t */
+#define PORT_DATA_I(nr)        \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_IN)
+
+#define PORT_DATA_I_PD(nr)     \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0,    \
+                   PORT##nr##_IN, PORT##nr##_IN_PD)
+
+#define PORT_DATA_I_PU(nr)     \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0,    \
+                   PORT##nr##_IN, PORT##nr##_IN_PU)
+
+#define PORT_DATA_I_PU_PD(nr)  \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0,                    \
+                   PORT##nr##_IN, PORT##nr##_IN_PD, PORT##nr##_IN_PU)
+
+#define PORT_DATA_O(nr)                \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT)
+
+#define PORT_DATA_IO(nr)       \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
+                   PORT##nr##_IN)
+
+#define PORT_DATA_IO_PD(nr)    \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
+                   PORT##nr##_IN, PORT##nr##_IN_PD)
+
+#define PORT_DATA_IO_PU(nr)    \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
+                   PORT##nr##_IN, PORT##nr##_IN_PU)
+
+#define PORT_DATA_IO_PU_PD(nr) \
+       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
+                   PORT##nr##_IN, PORT##nr##_IN_PD, PORT##nr##_IN_PU)
+
+/* helper macro for top 4 bits in PORTnCR */
+#define _PCRH(in, in_pd, in_pu, out)   \
+       0, (out), (in), 0,              \
+       0, 0, 0, 0,                     \
+       0, 0, (in_pd), 0,               \
+       0, 0, (in_pu), 0
+
+#define PORTCR(nr, reg)                                                        \
+       {                                                               \
+               PINMUX_CFG_REG("PORT" nr "CR", reg, 8, 4) {             \
+                       _PCRH(PORT##nr##_IN, PORT##nr##_IN_PD,          \
+                             PORT##nr##_IN_PU, PORT##nr##_OUT),        \
+                               PORT##nr##_FN0, PORT##nr##_FN1,         \
+                               PORT##nr##_FN2, PORT##nr##_FN3,         \
+                               PORT##nr##_FN4, PORT##nr##_FN5,         \
+                               PORT##nr##_FN6, PORT##nr##_FN7 }        \
+       }
+
+#endif /* __SH_PFC_H */
index d860ef7435681adbbd0954d9415d989f592728e5..f168a6159961f621631a7af9a78d0099be61cbc3 100644 (file)
@@ -1,6 +1,5 @@
 menu "SuperH / SH-Mobile Driver Options"
 
 source "drivers/sh/intc/Kconfig"
-source "drivers/sh/pfc/Kconfig"
 
 endmenu
index e57895b1a425ca7e5b8d14e587204fdd5ef70ef2..fc67f564f02cf77eec2350f4435836d409020314 100644 (file)
@@ -5,7 +5,6 @@ obj-y   := intc/
 
 obj-$(CONFIG_HAVE_CLK)         += clk/
 obj-$(CONFIG_MAPLE)            += maple/
-obj-$(CONFIG_SH_PFC)           += pfc/
 obj-$(CONFIG_SUPERHYWAY)       += superhyway/
 
 obj-y                          += pm_runtime.o
diff --git a/drivers/sh/pfc/Kconfig b/drivers/sh/pfc/Kconfig
deleted file mode 100644 (file)
index 804f9ad..0000000
+++ /dev/null
@@ -1,26 +0,0 @@
-comment "Pin function controller options"
-
-config SH_PFC
-       # XXX move off the gpio dependency
-       depends on GENERIC_GPIO
-       select GPIO_SH_PFC if ARCH_REQUIRE_GPIOLIB
-       select PINCTRL_SH_PFC
-       def_bool y
-
-#
-# Placeholder for now, rehome to drivers/pinctrl once the PFC APIs
-# have settled.
-#
-config PINCTRL_SH_PFC
-       tristate "SuperH PFC pin controller driver"
-       depends on SH_PFC
-       select PINCTRL
-       select PINMUX
-       select PINCONF
-
-config GPIO_SH_PFC
-       tristate "SuperH PFC GPIO support"
-       depends on SH_PFC && GPIOLIB
-       help
-         This enables support for GPIOs within the SoC's pin function
-         controller.
diff --git a/drivers/sh/pfc/Makefile b/drivers/sh/pfc/Makefile
deleted file mode 100644 (file)
index 7916027..0000000
+++ /dev/null
@@ -1,3 +0,0 @@
-obj-y                          += core.o
-obj-$(CONFIG_PINCTRL_SH_PFC)   += pinctrl.o
-obj-$(CONFIG_GPIO_SH_PFC)      += gpio.o
diff --git a/drivers/sh/pfc/core.c b/drivers/sh/pfc/core.c
deleted file mode 100644 (file)
index 6816937..0000000
+++ /dev/null
@@ -1,572 +0,0 @@
-/*
- * SuperH Pin Function Controller support.
- *
- * Copyright (C) 2008 Magnus Damm
- * Copyright (C) 2009 - 2012 Paul Mundt
- *
- * This file is subject to the terms and conditions of the GNU General Public
- * License.  See the file "COPYING" in the main directory of this archive
- * for more details.
- */
-#define pr_fmt(fmt) "sh_pfc " KBUILD_MODNAME ": " fmt
-
-#include <linux/errno.h>
-#include <linux/kernel.h>
-#include <linux/sh_pfc.h>
-#include <linux/module.h>
-#include <linux/err.h>
-#include <linux/io.h>
-#include <linux/bitops.h>
-#include <linux/slab.h>
-#include <linux/ioport.h>
-#include <linux/pinctrl/machine.h>
-
-static struct sh_pfc *sh_pfc __read_mostly;
-
-static inline bool sh_pfc_initialized(void)
-{
-       return !!sh_pfc;
-}
-
-static void pfc_iounmap(struct sh_pfc *pfc)
-{
-       int k;
-
-       for (k = 0; k < pfc->num_resources; k++)
-               if (pfc->window[k].virt)
-                       iounmap(pfc->window[k].virt);
-
-       kfree(pfc->window);
-       pfc->window = NULL;
-}
-
-static int pfc_ioremap(struct sh_pfc *pfc)
-{
-       struct resource *res;
-       int k;
-
-       if (!pfc->num_resources)
-               return 0;
-
-       pfc->window = kzalloc(pfc->num_resources * sizeof(*pfc->window),
-                             GFP_NOWAIT);
-       if (!pfc->window)
-               goto err1;
-
-       for (k = 0; k < pfc->num_resources; k++) {
-               res = pfc->resource + k;
-               WARN_ON(resource_type(res) != IORESOURCE_MEM);
-               pfc->window[k].phys = res->start;
-               pfc->window[k].size = resource_size(res);
-               pfc->window[k].virt = ioremap_nocache(res->start,
-                                                        resource_size(res));
-               if (!pfc->window[k].virt)
-                       goto err2;
-       }
-
-       return 0;
-
-err2:
-       pfc_iounmap(pfc);
-err1:
-       return -1;
-}
-
-static void __iomem *pfc_phys_to_virt(struct sh_pfc *pfc,
-                                     unsigned long address)
-{
-       struct pfc_window *window;
-       int k;
-
-       /* scan through physical windows and convert address */
-       for (k = 0; k < pfc->num_resources; k++) {
-               window = pfc->window + k;
-
-               if (address < window->phys)
-                       continue;
-
-               if (address >= (window->phys + window->size))
-                       continue;
-
-               return window->virt + (address - window->phys);
-       }
-
-       /* no windows defined, register must be 1:1 mapped virt:phys */
-       return (void __iomem *)address;
-}
-
-static int enum_in_range(pinmux_enum_t enum_id, struct pinmux_range *r)
-{
-       if (enum_id < r->begin)
-               return 0;
-
-       if (enum_id > r->end)
-               return 0;
-
-       return 1;
-}
-
-static unsigned long gpio_read_raw_reg(void __iomem *mapped_reg,
-                                      unsigned long reg_width)
-{
-       switch (reg_width) {
-       case 8:
-               return ioread8(mapped_reg);
-       case 16:
-               return ioread16(mapped_reg);
-       case 32:
-               return ioread32(mapped_reg);
-       }
-
-       BUG();
-       return 0;
-}
-
-static void gpio_write_raw_reg(void __iomem *mapped_reg,
-                              unsigned long reg_width,
-                              unsigned long data)
-{
-       switch (reg_width) {
-       case 8:
-               iowrite8(data, mapped_reg);
-               return;
-       case 16:
-               iowrite16(data, mapped_reg);
-               return;
-       case 32:
-               iowrite32(data, mapped_reg);
-               return;
-       }
-
-       BUG();
-}
-
-int sh_pfc_read_bit(struct pinmux_data_reg *dr, unsigned long in_pos)
-{
-       unsigned long pos;
-
-       pos = dr->reg_width - (in_pos + 1);
-
-       pr_debug("read_bit: addr = %lx, pos = %ld, "
-                "r_width = %ld\n", dr->reg, pos, dr->reg_width);
-
-       return (gpio_read_raw_reg(dr->mapped_reg, dr->reg_width) >> pos) & 1;
-}
-EXPORT_SYMBOL_GPL(sh_pfc_read_bit);
-
-void sh_pfc_write_bit(struct pinmux_data_reg *dr, unsigned long in_pos,
-                     unsigned long value)
-{
-       unsigned long pos;
-
-       pos = dr->reg_width - (in_pos + 1);
-
-       pr_debug("write_bit addr = %lx, value = %d, pos = %ld, "
-                "r_width = %ld\n",
-                dr->reg, !!value, pos, dr->reg_width);
-
-       if (value)
-               set_bit(pos, &dr->reg_shadow);
-       else
-               clear_bit(pos, &dr->reg_shadow);
-
-       gpio_write_raw_reg(dr->mapped_reg, dr->reg_width, dr->reg_shadow);
-}
-EXPORT_SYMBOL_GPL(sh_pfc_write_bit);
-
-static void config_reg_helper(struct sh_pfc *pfc,
-                             struct pinmux_cfg_reg *crp,
-                             unsigned long in_pos,
-                             void __iomem **mapped_regp,
-                             unsigned long *maskp,
-                             unsigned long *posp)
-{
-       int k;
-
-       *mapped_regp = pfc_phys_to_virt(pfc, crp->reg);
-
-       if (crp->field_width) {
-               *maskp = (1 << crp->field_width) - 1;
-               *posp = crp->reg_width - ((in_pos + 1) * crp->field_width);
-       } else {
-               *maskp = (1 << crp->var_field_width[in_pos]) - 1;
-               *posp = crp->reg_width;
-               for (k = 0; k <= in_pos; k++)
-                       *posp -= crp->var_field_width[k];
-       }
-}
-
-static int read_config_reg(struct sh_pfc *pfc,
-                          struct pinmux_cfg_reg *crp,
-                          unsigned long field)
-{
-       void __iomem *mapped_reg;
-       unsigned long mask, pos;
-
-       config_reg_helper(pfc, crp, field, &mapped_reg, &mask, &pos);
-
-       pr_debug("read_reg: addr = %lx, field = %ld, "
-                "r_width = %ld, f_width = %ld\n",
-                crp->reg, field, crp->reg_width, crp->field_width);
-
-       return (gpio_read_raw_reg(mapped_reg, crp->reg_width) >> pos) & mask;
-}
-
-static void write_config_reg(struct sh_pfc *pfc,
-                            struct pinmux_cfg_reg *crp,
-                            unsigned long field, unsigned long value)
-{
-       void __iomem *mapped_reg;
-       unsigned long mask, pos, data;
-
-       config_reg_helper(pfc, crp, field, &mapped_reg, &mask, &pos);
-
-       pr_debug("write_reg addr = %lx, value = %ld, field = %ld, "
-                "r_width = %ld, f_width = %ld\n",
-                crp->reg, value, field, crp->reg_width, crp->field_width);
-
-       mask = ~(mask << pos);
-       value = value << pos;
-
-       data = gpio_read_raw_reg(mapped_reg, crp->reg_width);
-       data &= mask;
-       data |= value;
-
-       if (pfc->unlock_reg)
-               gpio_write_raw_reg(pfc_phys_to_virt(pfc, pfc->unlock_reg),
-                                  32, ~data);
-
-       gpio_write_raw_reg(mapped_reg, crp->reg_width, data);
-}
-
-static int setup_data_reg(struct sh_pfc *pfc, unsigned gpio)
-{
-       struct pinmux_gpio *gpiop = &pfc->gpios[gpio];
-       struct pinmux_data_reg *data_reg;
-       int k, n;
-
-       if (!enum_in_range(gpiop->enum_id, &pfc->data))
-               return -1;
-
-       k = 0;
-       while (1) {
-               data_reg = pfc->data_regs + k;
-
-               if (!data_reg->reg_width)
-                       break;
-
-               data_reg->mapped_reg = pfc_phys_to_virt(pfc, data_reg->reg);
-
-               for (n = 0; n < data_reg->reg_width; n++) {
-                       if (data_reg->enum_ids[n] == gpiop->enum_id) {
-                               gpiop->flags &= ~PINMUX_FLAG_DREG;
-                               gpiop->flags |= (k << PINMUX_FLAG_DREG_SHIFT);
-                               gpiop->flags &= ~PINMUX_FLAG_DBIT;
-                               gpiop->flags |= (n << PINMUX_FLAG_DBIT_SHIFT);
-                               return 0;
-                       }
-               }
-               k++;
-       }
-
-       BUG();
-
-       return -1;
-}
-
-static void setup_data_regs(struct sh_pfc *pfc)
-{
-       struct pinmux_data_reg *drp;
-       int k;
-
-       for (k = pfc->first_gpio; k <= pfc->last_gpio; k++)
-               setup_data_reg(pfc, k);
-
-       k = 0;
-       while (1) {
-               drp = pfc->data_regs + k;
-
-               if (!drp->reg_width)
-                       break;
-
-               drp->reg_shadow = gpio_read_raw_reg(drp->mapped_reg,
-                                                   drp->reg_width);
-               k++;
-       }
-}
-
-int sh_pfc_get_data_reg(struct sh_pfc *pfc, unsigned gpio,
-                       struct pinmux_data_reg **drp, int *bitp)
-{
-       struct pinmux_gpio *gpiop = &pfc->gpios[gpio];
-       int k, n;
-
-       if (!enum_in_range(gpiop->enum_id, &pfc->data))
-               return -1;
-
-       k = (gpiop->flags & PINMUX_FLAG_DREG) >> PINMUX_FLAG_DREG_SHIFT;
-       n = (gpiop->flags & PINMUX_FLAG_DBIT) >> PINMUX_FLAG_DBIT_SHIFT;
-       *drp = pfc->data_regs + k;
-       *bitp = n;
-       return 0;
-}
-EXPORT_SYMBOL_GPL(sh_pfc_get_data_reg);
-
-static int get_config_reg(struct sh_pfc *pfc, pinmux_enum_t enum_id,
-                         struct pinmux_cfg_reg **crp,
-                         int *fieldp, int *valuep,
-                         unsigned long **cntp)
-{
-       struct pinmux_cfg_reg *config_reg;
-       unsigned long r_width, f_width, curr_width, ncomb;
-       int k, m, n, pos, bit_pos;
-
-       k = 0;
-       while (1) {
-               config_reg = pfc->cfg_regs + k;
-
-               r_width = config_reg->reg_width;
-               f_width = config_reg->field_width;
-
-               if (!r_width)
-                       break;
-
-               pos = 0;
-               m = 0;
-               for (bit_pos = 0; bit_pos < r_width; bit_pos += curr_width) {
-                       if (f_width)
-                               curr_width = f_width;
-                       else
-                               curr_width = config_reg->var_field_width[m];
-
-                       ncomb = 1 << curr_width;
-                       for (n = 0; n < ncomb; n++) {
-                               if (config_reg->enum_ids[pos + n] == enum_id) {
-                                       *crp = config_reg;
-                                       *fieldp = m;
-                                       *valuep = n;
-                                       *cntp = &config_reg->cnt[m];
-                                       return 0;
-                               }
-                       }
-                       pos += ncomb;
-                       m++;
-               }
-               k++;
-       }
-
-       return -1;
-}
-
-int sh_pfc_gpio_to_enum(struct sh_pfc *pfc, unsigned gpio, int pos,
-                       pinmux_enum_t *enum_idp)
-{
-       pinmux_enum_t enum_id = pfc->gpios[gpio].enum_id;
-       pinmux_enum_t *data = pfc->gpio_data;
-       int k;
-
-       if (!enum_in_range(enum_id, &pfc->data)) {
-               if (!enum_in_range(enum_id, &pfc->mark)) {
-                       pr_err("non data/mark enum_id for gpio %d\n", gpio);
-                       return -1;
-               }
-       }
-
-       if (pos) {
-               *enum_idp = data[pos + 1];
-               return pos + 1;
-       }
-
-       for (k = 0; k < pfc->gpio_data_size; k++) {
-               if (data[k] == enum_id) {
-                       *enum_idp = data[k + 1];
-                       return k + 1;
-               }
-       }
-
-       pr_err("cannot locate data/mark enum_id for gpio %d\n", gpio);
-       return -1;
-}
-EXPORT_SYMBOL_GPL(sh_pfc_gpio_to_enum);
-
-int sh_pfc_config_gpio(struct sh_pfc *pfc, unsigned gpio, int pinmux_type,
-                      int cfg_mode)
-{
-       struct pinmux_cfg_reg *cr = NULL;
-       pinmux_enum_t enum_id;
-       struct pinmux_range *range;
-       int in_range, pos, field, value;
-       unsigned long *cntp;
-
-       switch (pinmux_type) {
-
-       case PINMUX_TYPE_FUNCTION:
-               range = NULL;
-               break;
-
-       case PINMUX_TYPE_OUTPUT:
-               range = &pfc->output;
-               break;
-
-       case PINMUX_TYPE_INPUT:
-               range = &pfc->input;
-               break;
-
-       case PINMUX_TYPE_INPUT_PULLUP:
-               range = &pfc->input_pu;
-               break;
-
-       case PINMUX_TYPE_INPUT_PULLDOWN:
-               range = &pfc->input_pd;
-               break;
-
-       default:
-               goto out_err;
-       }
-
-       pos = 0;
-       enum_id = 0;
-       field = 0;
-       value = 0;
-       while (1) {
-               pos = sh_pfc_gpio_to_enum(pfc, gpio, pos, &enum_id);
-               if (pos <= 0)
-                       goto out_err;
-
-               if (!enum_id)
-                       break;
-
-               /* first check if this is a function enum */
-               in_range = enum_in_range(enum_id, &pfc->function);
-               if (!in_range) {
-                       /* not a function enum */
-                       if (range) {
-                               /*
-                                * other range exists, so this pin is
-                                * a regular GPIO pin that now is being
-                                * bound to a specific direction.
-                                *
-                                * for this case we only allow function enums
-                                * and the enums that match the other range.
-                                */
-                               in_range = enum_in_range(enum_id, range);
-
-                               /*
-                                * special case pass through for fixed
-                                * input-only or output-only pins without
-                                * function enum register association.
-                                */
-                               if (in_range && enum_id == range->force)
-                                       continue;
-                       } else {
-                               /*
-                                * no other range exists, so this pin
-                                * must then be of the function type.
-                                *
-                                * allow function type pins to select
-                                * any combination of function/in/out
-                                * in their MARK lists.
-                                */
-                               in_range = 1;
-                       }
-               }
-
-               if (!in_range)
-                       continue;
-
-               if (get_config_reg(pfc, enum_id, &cr,
-                                  &field, &value, &cntp) != 0)
-                       goto out_err;
-
-               switch (cfg_mode) {
-               case GPIO_CFG_DRYRUN:
-                       if (!*cntp ||
-                           (read_config_reg(pfc, cr, field) != value))
-                               continue;
-                       break;
-
-               case GPIO_CFG_REQ:
-                       write_config_reg(pfc, cr, field, value);
-                       *cntp = *cntp + 1;
-                       break;
-
-               case GPIO_CFG_FREE:
-                       *cntp = *cntp - 1;
-                       break;
-               }
-       }
-
-       return 0;
- out_err:
-       return -1;
-}
-EXPORT_SYMBOL_GPL(sh_pfc_config_gpio);
-
-int register_sh_pfc(struct sh_pfc *pfc)
-{
-       int (*initroutine)(struct sh_pfc *) = NULL;
-       int ret;
-
-       /*
-        * Ensure that the type encoding fits
-        */
-       BUILD_BUG_ON(PINMUX_FLAG_TYPE > ((1 << PINMUX_FLAG_DBIT_SHIFT) - 1));
-
-       if (sh_pfc)
-               return -EBUSY;
-
-       ret = pfc_ioremap(pfc);
-       if (unlikely(ret < 0))
-               return ret;
-
-       spin_lock_init(&pfc->lock);
-
-       pinctrl_provide_dummies();
-       setup_data_regs(pfc);
-
-       sh_pfc = pfc;
-
-       /*
-        * Initialize pinctrl bindings first
-        */
-       initroutine = symbol_request(sh_pfc_register_pinctrl);
-       if (initroutine) {
-               ret = (*initroutine)(pfc);
-               symbol_put_addr(initroutine);
-
-               if (unlikely(ret != 0))
-                       goto err;
-       } else {
-               pr_err("failed to initialize pinctrl bindings\n");
-               goto err;
-       }
-
-       /*
-        * Then the GPIO chip
-        */
-       initroutine = symbol_request(sh_pfc_register_gpiochip);
-       if (initroutine) {
-               ret = (*initroutine)(pfc);
-               symbol_put_addr(initroutine);
-
-               /*
-                * If the GPIO chip fails to come up we still leave the
-                * PFC state as it is, given that there are already
-                * extant users of it that have succeeded by this point.
-                */
-               if (unlikely(ret != 0)) {
-                       pr_notice("failed to init GPIO chip, ignoring...\n");
-                       ret = 0;
-               }
-       }
-
-       pr_info("%s support registered\n", pfc->name);
-
-       return 0;
-
-err:
-       pfc_iounmap(pfc);
-       sh_pfc = NULL;
-
-       return ret;
-}
diff --git a/drivers/sh/pfc/gpio.c b/drivers/sh/pfc/gpio.c
deleted file mode 100644 (file)
index 6a24f07..0000000
+++ /dev/null
@@ -1,240 +0,0 @@
-/*
- * SuperH Pin Function Controller GPIO driver.
- *
- * Copyright (C) 2008 Magnus Damm
- * Copyright (C) 2009 - 2012 Paul Mundt
- *
- * This file is subject to the terms and conditions of the GNU General Public
- * License.  See the file "COPYING" in the main directory of this archive
- * for more details.
- */
-#define pr_fmt(fmt) "sh_pfc " KBUILD_MODNAME ": " fmt
-
-#include <linux/init.h>
-#include <linux/gpio.h>
-#include <linux/slab.h>
-#include <linux/spinlock.h>
-#include <linux/module.h>
-#include <linux/platform_device.h>
-#include <linux/pinctrl/consumer.h>
-#include <linux/sh_pfc.h>
-
-struct sh_pfc_chip {
-       struct sh_pfc           *pfc;
-       struct gpio_chip        gpio_chip;
-};
-
-static struct sh_pfc_chip *gpio_to_pfc_chip(struct gpio_chip *gc)
-{
-       return container_of(gc, struct sh_pfc_chip, gpio_chip);
-}
-
-static struct sh_pfc *gpio_to_pfc(struct gpio_chip *gc)
-{
-       return gpio_to_pfc_chip(gc)->pfc;
-}
-
-static int sh_gpio_request(struct gpio_chip *gc, unsigned offset)
-{
-       return pinctrl_request_gpio(offset);
-}
-
-static void sh_gpio_free(struct gpio_chip *gc, unsigned offset)
-{
-       pinctrl_free_gpio(offset);
-}
-
-static void sh_gpio_set_value(struct sh_pfc *pfc, unsigned gpio, int value)
-{
-       struct pinmux_data_reg *dr = NULL;
-       int bit = 0;
-
-       if (!pfc || sh_pfc_get_data_reg(pfc, gpio, &dr, &bit) != 0)
-               BUG();
-       else
-               sh_pfc_write_bit(dr, bit, value);
-}
-
-static int sh_gpio_get_value(struct sh_pfc *pfc, unsigned gpio)
-{
-       struct pinmux_data_reg *dr = NULL;
-       int bit = 0;
-
-       if (!pfc || sh_pfc_get_data_reg(pfc, gpio, &dr, &bit) != 0)
-               return -EINVAL;
-
-       return sh_pfc_read_bit(dr, bit);
-}
-
-static int sh_gpio_direction_input(struct gpio_chip *gc, unsigned offset)
-{
-       return pinctrl_gpio_direction_input(offset);
-}
-
-static int sh_gpio_direction_output(struct gpio_chip *gc, unsigned offset,
-                                   int value)
-{
-       sh_gpio_set_value(gpio_to_pfc(gc), offset, value);
-
-       return pinctrl_gpio_direction_output(offset);
-}
-
-static int sh_gpio_get(struct gpio_chip *gc, unsigned offset)
-{
-       return sh_gpio_get_value(gpio_to_pfc(gc), offset);
-}
-
-static void sh_gpio_set(struct gpio_chip *gc, unsigned offset, int value)
-{
-       sh_gpio_set_value(gpio_to_pfc(gc), offset, value);
-}
-
-static int sh_gpio_to_irq(struct gpio_chip *gc, unsigned offset)
-{
-       struct sh_pfc *pfc = gpio_to_pfc(gc);
-       pinmux_enum_t enum_id;
-       pinmux_enum_t *enum_ids;
-       int i, k, pos;
-
-       pos = 0;
-       enum_id = 0;
-       while (1) {
-               pos = sh_pfc_gpio_to_enum(pfc, offset, pos, &enum_id);
-               if (pos <= 0 || !enum_id)
-                       break;
-
-               for (i = 0; i < pfc->gpio_irq_size; i++) {
-                       enum_ids = pfc->gpio_irq[i].enum_ids;
-                       for (k = 0; enum_ids[k]; k++) {
-                               if (enum_ids[k] == enum_id)
-                                       return pfc->gpio_irq[i].irq;
-                       }
-               }
-       }
-
-       return -ENOSYS;
-}
-
-static void sh_pfc_gpio_setup(struct sh_pfc_chip *chip)
-{
-       struct sh_pfc *pfc = chip->pfc;
-       struct gpio_chip *gc = &chip->gpio_chip;
-
-       gc->request = sh_gpio_request;
-       gc->free = sh_gpio_free;
-       gc->direction_input = sh_gpio_direction_input;
-       gc->get = sh_gpio_get;
-       gc->direction_output = sh_gpio_direction_output;
-       gc->set = sh_gpio_set;
-       gc->to_irq = sh_gpio_to_irq;
-
-       WARN_ON(pfc->first_gpio != 0); /* needs testing */
-
-       gc->label = pfc->name;
-       gc->owner = THIS_MODULE;
-       gc->base = pfc->first_gpio;
-       gc->ngpio = (pfc->last_gpio - pfc->first_gpio) + 1;
-}
-
-int sh_pfc_register_gpiochip(struct sh_pfc *pfc)
-{
-       struct sh_pfc_chip *chip;
-       int ret;
-
-       chip = kzalloc(sizeof(struct sh_pfc_chip), GFP_KERNEL);
-       if (unlikely(!chip))
-               return -ENOMEM;
-
-       chip->pfc = pfc;
-
-       sh_pfc_gpio_setup(chip);
-
-       ret = gpiochip_add(&chip->gpio_chip);
-       if (unlikely(ret < 0))
-               kfree(chip);
-
-       pr_info("%s handling gpio %d -> %d\n",
-               pfc->name, pfc->first_gpio, pfc->last_gpio);
-
-       return ret;
-}
-EXPORT_SYMBOL_GPL(sh_pfc_register_gpiochip);
-
-static int sh_pfc_gpio_match(struct gpio_chip *gc, void *data)
-{
-       return !!strstr(gc->label, data);
-}
-
-static int sh_pfc_gpio_probe(struct platform_device *pdev)
-{
-       struct sh_pfc_chip *chip;
-       struct gpio_chip *gc;
-
-       gc = gpiochip_find("_pfc", sh_pfc_gpio_match);
-       if (unlikely(!gc)) {
-               pr_err("Cant find gpio chip\n");
-               return -ENODEV;
-       }
-
-       chip = gpio_to_pfc_chip(gc);
-       platform_set_drvdata(pdev, chip);
-
-       pr_info("attaching to GPIO chip %s\n", chip->pfc->name);
-
-       return 0;
-}
-
-static int sh_pfc_gpio_remove(struct platform_device *pdev)
-{
-       struct sh_pfc_chip *chip = platform_get_drvdata(pdev);
-       int ret;
-
-       ret = gpiochip_remove(&chip->gpio_chip);
-       if (unlikely(ret < 0))
-               return ret;
-
-       kfree(chip);
-       return 0;
-}
-
-static struct platform_driver sh_pfc_gpio_driver = {
-       .probe          = sh_pfc_gpio_probe,
-       .remove         = sh_pfc_gpio_remove,
-       .driver         = {
-               .name   = KBUILD_MODNAME,
-               .owner  = THIS_MODULE,
-       },
-};
-
-static struct platform_device sh_pfc_gpio_device = {
-       .name           = KBUILD_MODNAME,
-       .id             = -1,
-};
-
-static int __init sh_pfc_gpio_init(void)
-{
-       int rc;
-
-       rc = platform_driver_register(&sh_pfc_gpio_driver);
-       if (likely(!rc)) {
-               rc = platform_device_register(&sh_pfc_gpio_device);
-               if (unlikely(rc))
-                       platform_driver_unregister(&sh_pfc_gpio_driver);
-       }
-
-       return rc;
-}
-
-static void __exit sh_pfc_gpio_exit(void)
-{
-       platform_device_unregister(&sh_pfc_gpio_device);
-       platform_driver_unregister(&sh_pfc_gpio_driver);
-}
-
-module_init(sh_pfc_gpio_init);
-module_exit(sh_pfc_gpio_exit);
-
-MODULE_AUTHOR("Magnus Damm, Paul Mundt");
-MODULE_DESCRIPTION("GPIO driver for SuperH pin function controller");
-MODULE_LICENSE("GPL v2");
-MODULE_ALIAS("platform:pfc-gpio");
diff --git a/drivers/sh/pfc/pinctrl.c b/drivers/sh/pfc/pinctrl.c
deleted file mode 100644 (file)
index 4109b76..0000000
+++ /dev/null
@@ -1,527 +0,0 @@
-/*
- * SuperH Pin Function Controller pinmux support.
- *
- * Copyright (C) 2012  Paul Mundt
- *
- * This file is subject to the terms and conditions of the GNU General Public
- * License.  See the file "COPYING" in the main directory of this archive
- * for more details.
- */
-#define DRV_NAME "pinctrl-sh_pfc"
-
-#define pr_fmt(fmt) DRV_NAME " " KBUILD_MODNAME ": " fmt
-
-#include <linux/init.h>
-#include <linux/module.h>
-#include <linux/sh_pfc.h>
-#include <linux/err.h>
-#include <linux/slab.h>
-#include <linux/spinlock.h>
-#include <linux/platform_device.h>
-#include <linux/pinctrl/consumer.h>
-#include <linux/pinctrl/pinctrl.h>
-#include <linux/pinctrl/pinconf.h>
-#include <linux/pinctrl/pinmux.h>
-#include <linux/pinctrl/pinconf-generic.h>
-
-struct sh_pfc_pinctrl {
-       struct pinctrl_dev *pctl;
-       struct sh_pfc *pfc;
-
-       struct pinmux_gpio **functions;
-       unsigned int nr_functions;
-
-       struct pinctrl_pin_desc *pads;
-       unsigned int nr_pads;
-
-       spinlock_t lock;
-};
-
-static struct sh_pfc_pinctrl *sh_pfc_pmx;
-
-static int sh_pfc_get_groups_count(struct pinctrl_dev *pctldev)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-
-       return pmx->nr_pads;
-}
-
-static const char *sh_pfc_get_group_name(struct pinctrl_dev *pctldev,
-                                        unsigned selector)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-
-       return pmx->pads[selector].name;
-}
-
-static int sh_pfc_get_group_pins(struct pinctrl_dev *pctldev, unsigned group,
-                                const unsigned **pins, unsigned *num_pins)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-
-       *pins = &pmx->pads[group].number;
-       *num_pins = 1;
-
-       return 0;
-}
-
-static void sh_pfc_pin_dbg_show(struct pinctrl_dev *pctldev, struct seq_file *s,
-                               unsigned offset)
-{
-       seq_printf(s, "%s", DRV_NAME);
-}
-
-static struct pinctrl_ops sh_pfc_pinctrl_ops = {
-       .get_groups_count       = sh_pfc_get_groups_count,
-       .get_group_name         = sh_pfc_get_group_name,
-       .get_group_pins         = sh_pfc_get_group_pins,
-       .pin_dbg_show           = sh_pfc_pin_dbg_show,
-};
-
-static int sh_pfc_get_functions_count(struct pinctrl_dev *pctldev)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-
-       return pmx->nr_functions;
-}
-
-static const char *sh_pfc_get_function_name(struct pinctrl_dev *pctldev,
-                                           unsigned selector)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-
-       return pmx->functions[selector]->name;
-}
-
-static int sh_pfc_get_function_groups(struct pinctrl_dev *pctldev, unsigned func,
-                                     const char * const **groups,
-                                     unsigned * const num_groups)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-
-       *groups = &pmx->functions[func]->name;
-       *num_groups = 1;
-
-       return 0;
-}
-
-static int sh_pfc_noop_enable(struct pinctrl_dev *pctldev, unsigned func,
-                             unsigned group)
-{
-       return 0;
-}
-
-static void sh_pfc_noop_disable(struct pinctrl_dev *pctldev, unsigned func,
-                               unsigned group)
-{
-}
-
-static inline int sh_pfc_config_function(struct sh_pfc *pfc, unsigned offset)
-{
-       if (sh_pfc_config_gpio(pfc, offset,
-                              PINMUX_TYPE_FUNCTION,
-                              GPIO_CFG_DRYRUN) != 0)
-               return -EINVAL;
-
-       if (sh_pfc_config_gpio(pfc, offset,
-                              PINMUX_TYPE_FUNCTION,
-                              GPIO_CFG_REQ) != 0)
-               return -EINVAL;
-
-       return 0;
-}
-
-static int sh_pfc_reconfig_pin(struct sh_pfc *pfc, unsigned offset,
-                              int new_type)
-{
-       unsigned long flags;
-       int pinmux_type;
-       int ret = -EINVAL;
-
-       spin_lock_irqsave(&pfc->lock, flags);
-
-       pinmux_type = pfc->gpios[offset].flags & PINMUX_FLAG_TYPE;
-
-       /*
-        * See if the present config needs to first be de-configured.
-        */
-       switch (pinmux_type) {
-       case PINMUX_TYPE_GPIO:
-               break;
-       case PINMUX_TYPE_OUTPUT:
-       case PINMUX_TYPE_INPUT:
-       case PINMUX_TYPE_INPUT_PULLUP:
-       case PINMUX_TYPE_INPUT_PULLDOWN:
-               sh_pfc_config_gpio(pfc, offset, pinmux_type, GPIO_CFG_FREE);
-               break;
-       default:
-               goto err;
-       }
-
-       /*
-        * Dry run
-        */
-       if (sh_pfc_config_gpio(pfc, offset, new_type,
-                              GPIO_CFG_DRYRUN) != 0)
-               goto err;
-
-       /*
-        * Request
-        */
-       if (sh_pfc_config_gpio(pfc, offset, new_type,
-                              GPIO_CFG_REQ) != 0)
-               goto err;
-
-       pfc->gpios[offset].flags &= ~PINMUX_FLAG_TYPE;
-       pfc->gpios[offset].flags |= new_type;
-
-       ret = 0;
-
-err:
-       spin_unlock_irqrestore(&pfc->lock, flags);
-
-       return ret;
-}
-
-
-static int sh_pfc_gpio_request_enable(struct pinctrl_dev *pctldev,
-                                     struct pinctrl_gpio_range *range,
-                                     unsigned offset)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-       struct sh_pfc *pfc = pmx->pfc;
-       unsigned long flags;
-       int ret, pinmux_type;
-
-       spin_lock_irqsave(&pfc->lock, flags);
-
-       pinmux_type = pfc->gpios[offset].flags & PINMUX_FLAG_TYPE;
-
-       switch (pinmux_type) {
-       case PINMUX_TYPE_FUNCTION:
-               pr_notice_once("Use of GPIO API for function requests is "
-                              "deprecated, convert to pinctrl\n");
-               /* handle for now */
-               ret = sh_pfc_config_function(pfc, offset);
-               if (unlikely(ret < 0))
-                       goto err;
-
-               break;
-       case PINMUX_TYPE_GPIO:
-       case PINMUX_TYPE_INPUT:
-       case PINMUX_TYPE_OUTPUT:
-               break;
-       default:
-               pr_err("Unsupported mux type (%d), bailing...\n", pinmux_type);
-               ret = -ENOTSUPP;
-               goto err;
-       }
-
-       ret = 0;
-
-err:
-       spin_unlock_irqrestore(&pfc->lock, flags);
-
-       return ret;
-}
-
-static void sh_pfc_gpio_disable_free(struct pinctrl_dev *pctldev,
-                                    struct pinctrl_gpio_range *range,
-                                    unsigned offset)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-       struct sh_pfc *pfc = pmx->pfc;
-       unsigned long flags;
-       int pinmux_type;
-
-       spin_lock_irqsave(&pfc->lock, flags);
-
-       pinmux_type = pfc->gpios[offset].flags & PINMUX_FLAG_TYPE;
-
-       sh_pfc_config_gpio(pfc, offset, pinmux_type, GPIO_CFG_FREE);
-
-       spin_unlock_irqrestore(&pfc->lock, flags);
-}
-
-static int sh_pfc_gpio_set_direction(struct pinctrl_dev *pctldev,
-                                    struct pinctrl_gpio_range *range,
-                                    unsigned offset, bool input)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-       int type = input ? PINMUX_TYPE_INPUT : PINMUX_TYPE_OUTPUT;
-
-       return sh_pfc_reconfig_pin(pmx->pfc, offset, type);
-}
-
-static struct pinmux_ops sh_pfc_pinmux_ops = {
-       .get_functions_count    = sh_pfc_get_functions_count,
-       .get_function_name      = sh_pfc_get_function_name,
-       .get_function_groups    = sh_pfc_get_function_groups,
-       .enable                 = sh_pfc_noop_enable,
-       .disable                = sh_pfc_noop_disable,
-       .gpio_request_enable    = sh_pfc_gpio_request_enable,
-       .gpio_disable_free      = sh_pfc_gpio_disable_free,
-       .gpio_set_direction     = sh_pfc_gpio_set_direction,
-};
-
-static int sh_pfc_pinconf_get(struct pinctrl_dev *pctldev, unsigned pin,
-                             unsigned long *config)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-       struct sh_pfc *pfc = pmx->pfc;
-
-       *config = pfc->gpios[pin].flags & PINMUX_FLAG_TYPE;
-
-       return 0;
-}
-
-static int sh_pfc_pinconf_set(struct pinctrl_dev *pctldev, unsigned pin,
-                             unsigned long config)
-{
-       struct sh_pfc_pinctrl *pmx = pinctrl_dev_get_drvdata(pctldev);
-
-       /* Validate the new type */
-       if (config >= PINMUX_FLAG_TYPE)
-               return -EINVAL;
-
-       return sh_pfc_reconfig_pin(pmx->pfc, pin, config);
-}
-
-static void sh_pfc_pinconf_dbg_show(struct pinctrl_dev *pctldev,
-                                   struct seq_file *s, unsigned pin)
-{
-       const char *pinmux_type_str[] = {
-               [PINMUX_TYPE_NONE]              = "none",
-               [PINMUX_TYPE_FUNCTION]          = "function",
-               [PINMUX_TYPE_GPIO]              = "gpio",
-               [PINMUX_TYPE_OUTPUT]            = "output",
-               [PINMUX_TYPE_INPUT]             = "input",
-               [PINMUX_TYPE_INPUT_PULLUP]      = "input bias pull up",
-               [PINMUX_TYPE_INPUT_PULLDOWN]    = "input bias pull down",
-       };
-       unsigned long config;
-       int rc;
-
-       rc = sh_pfc_pinconf_get(pctldev, pin, &config);
-       if (unlikely(rc != 0))
-               return;
-
-       seq_printf(s, " %s", pinmux_type_str[config]);
-}
-
-static struct pinconf_ops sh_pfc_pinconf_ops = {
-       .pin_config_get         = sh_pfc_pinconf_get,
-       .pin_config_set         = sh_pfc_pinconf_set,
-       .pin_config_dbg_show    = sh_pfc_pinconf_dbg_show,
-};
-
-static struct pinctrl_gpio_range sh_pfc_gpio_range = {
-       .name           = DRV_NAME,
-       .id             = 0,
-};
-
-static struct pinctrl_desc sh_pfc_pinctrl_desc = {
-       .name           = DRV_NAME,
-       .owner          = THIS_MODULE,
-       .pctlops        = &sh_pfc_pinctrl_ops,
-       .pmxops         = &sh_pfc_pinmux_ops,
-       .confops        = &sh_pfc_pinconf_ops,
-};
-
-static inline void sh_pfc_map_one_gpio(struct sh_pfc *pfc,
-                                      struct sh_pfc_pinctrl *pmx,
-                                      struct pinmux_gpio *gpio,
-                                      unsigned offset)
-{
-       struct pinmux_data_reg *dummy;
-       unsigned long flags;
-       int bit;
-
-       gpio->flags &= ~PINMUX_FLAG_TYPE;
-
-       if (sh_pfc_get_data_reg(pfc, offset, &dummy, &bit) == 0)
-               gpio->flags |= PINMUX_TYPE_GPIO;
-       else {
-               gpio->flags |= PINMUX_TYPE_FUNCTION;
-
-               spin_lock_irqsave(&pmx->lock, flags);
-               pmx->nr_functions++;
-               spin_unlock_irqrestore(&pmx->lock, flags);
-       }
-}
-
-/* pinmux ranges -> pinctrl pin descs */
-static int sh_pfc_map_gpios(struct sh_pfc *pfc, struct sh_pfc_pinctrl *pmx)
-{
-       unsigned long flags;
-       int i;
-
-       pmx->nr_pads = pfc->last_gpio - pfc->first_gpio + 1;
-
-       pmx->pads = kmalloc(sizeof(struct pinctrl_pin_desc) * pmx->nr_pads,
-                           GFP_KERNEL);
-       if (unlikely(!pmx->pads)) {
-               pmx->nr_pads = 0;
-               return -ENOMEM;
-       }
-
-       spin_lock_irqsave(&pfc->lock, flags);
-
-       /*
-        * We don't necessarily have a 1:1 mapping between pin and linux
-        * GPIO number, as the latter maps to the associated enum_id.
-        * Care needs to be taken to translate back to pin space when
-        * dealing with any pin configurations.
-        */
-       for (i = 0; i < pmx->nr_pads; i++) {
-               struct pinctrl_pin_desc *pin = pmx->pads + i;
-               struct pinmux_gpio *gpio = pfc->gpios + i;
-
-               pin->number = pfc->first_gpio + i;
-               pin->name = gpio->name;
-
-               /* XXX */
-               if (unlikely(!gpio->enum_id))
-                       continue;
-
-               sh_pfc_map_one_gpio(pfc, pmx, gpio, i);
-       }
-
-       spin_unlock_irqrestore(&pfc->lock, flags);
-
-       sh_pfc_pinctrl_desc.pins = pmx->pads;
-       sh_pfc_pinctrl_desc.npins = pmx->nr_pads;
-
-       return 0;
-}
-
-static int sh_pfc_map_functions(struct sh_pfc *pfc, struct sh_pfc_pinctrl *pmx)
-{
-       unsigned long flags;
-       int i, fn;
-
-       pmx->functions = kzalloc(pmx->nr_functions * sizeof(void *),
-                                GFP_KERNEL);
-       if (unlikely(!pmx->functions))
-               return -ENOMEM;
-
-       spin_lock_irqsave(&pmx->lock, flags);
-
-       for (i = fn = 0; i < pmx->nr_pads; i++) {
-               struct pinmux_gpio *gpio = pfc->gpios + i;
-
-               if ((gpio->flags & PINMUX_FLAG_TYPE) == PINMUX_TYPE_FUNCTION)
-                       pmx->functions[fn++] = gpio;
-       }
-
-       spin_unlock_irqrestore(&pmx->lock, flags);
-
-       return 0;
-}
-
-static int sh_pfc_pinctrl_probe(struct platform_device *pdev)
-{
-       struct sh_pfc *pfc;
-       int ret;
-
-       if (unlikely(!sh_pfc_pmx))
-               return -ENODEV;
-
-       pfc = sh_pfc_pmx->pfc;
-
-       ret = sh_pfc_map_gpios(pfc, sh_pfc_pmx);
-       if (unlikely(ret != 0))
-               return ret;
-
-       ret = sh_pfc_map_functions(pfc, sh_pfc_pmx);
-       if (unlikely(ret != 0))
-               goto free_pads;
-
-       sh_pfc_pmx->pctl = pinctrl_register(&sh_pfc_pinctrl_desc, &pdev->dev,
-                                           sh_pfc_pmx);
-       if (IS_ERR(sh_pfc_pmx->pctl)) {
-               ret = PTR_ERR(sh_pfc_pmx->pctl);
-               goto free_functions;
-       }
-
-       sh_pfc_gpio_range.npins = pfc->last_gpio - pfc->first_gpio + 1;
-       sh_pfc_gpio_range.base = pfc->first_gpio;
-       sh_pfc_gpio_range.pin_base = pfc->first_gpio;
-
-       pinctrl_add_gpio_range(sh_pfc_pmx->pctl, &sh_pfc_gpio_range);
-
-       platform_set_drvdata(pdev, sh_pfc_pmx);
-
-       return 0;
-
-free_functions:
-       kfree(sh_pfc_pmx->functions);
-free_pads:
-       kfree(sh_pfc_pmx->pads);
-       kfree(sh_pfc_pmx);
-
-       return ret;
-}
-
-static int sh_pfc_pinctrl_remove(struct platform_device *pdev)
-{
-       struct sh_pfc_pinctrl *pmx = platform_get_drvdata(pdev);
-
-       pinctrl_unregister(pmx->pctl);
-
-       platform_set_drvdata(pdev, NULL);
-
-       kfree(sh_pfc_pmx->functions);
-       kfree(sh_pfc_pmx->pads);
-       kfree(sh_pfc_pmx);
-
-       return 0;
-}
-
-static struct platform_driver sh_pfc_pinctrl_driver = {
-       .probe          = sh_pfc_pinctrl_probe,
-       .remove         = sh_pfc_pinctrl_remove,
-       .driver         = {
-               .name   = DRV_NAME,
-               .owner  = THIS_MODULE,
-       },
-};
-
-static struct platform_device sh_pfc_pinctrl_device = {
-       .name           = DRV_NAME,
-       .id             = -1,
-};
-
-static int sh_pfc_pinctrl_init(void)
-{
-       int rc;
-
-       rc = platform_driver_register(&sh_pfc_pinctrl_driver);
-       if (likely(!rc)) {
-               rc = platform_device_register(&sh_pfc_pinctrl_device);
-               if (unlikely(rc))
-                       platform_driver_unregister(&sh_pfc_pinctrl_driver);
-       }
-
-       return rc;
-}
-
-int sh_pfc_register_pinctrl(struct sh_pfc *pfc)
-{
-       sh_pfc_pmx = kzalloc(sizeof(struct sh_pfc_pinctrl), GFP_KERNEL);
-       if (unlikely(!sh_pfc_pmx))
-               return -ENOMEM;
-
-       spin_lock_init(&sh_pfc_pmx->lock);
-
-       sh_pfc_pmx->pfc = pfc;
-
-       return sh_pfc_pinctrl_init();
-}
-EXPORT_SYMBOL_GPL(sh_pfc_register_pinctrl);
-
-static void __exit sh_pfc_pinctrl_exit(void)
-{
-       platform_driver_unregister(&sh_pfc_pinctrl_driver);
-}
-module_exit(sh_pfc_pinctrl_exit);
diff --git a/include/linux/sh_pfc.h b/include/linux/sh_pfc.h
deleted file mode 100644 (file)
index c19a092..0000000
+++ /dev/null
@@ -1,236 +0,0 @@
-/*
- * SuperH Pin Function Controller Support
- *
- * Copyright (c) 2008 Magnus Damm
- *
- * This file is subject to the terms and conditions of the GNU General Public
- * License.  See the file "COPYING" in the main directory of this archive
- * for more details.
- */
-
-#ifndef __SH_PFC_H
-#define __SH_PFC_H
-
-#include <linux/stringify.h>
-#include <asm-generic/gpio.h>
-
-typedef unsigned short pinmux_enum_t;
-typedef unsigned short pinmux_flag_t;
-
-enum {
-       PINMUX_TYPE_NONE,
-
-       PINMUX_TYPE_FUNCTION,
-       PINMUX_TYPE_GPIO,
-       PINMUX_TYPE_OUTPUT,
-       PINMUX_TYPE_INPUT,
-       PINMUX_TYPE_INPUT_PULLUP,
-       PINMUX_TYPE_INPUT_PULLDOWN,
-
-       PINMUX_FLAG_TYPE,       /* must be last */
-};
-
-#define PINMUX_FLAG_DBIT_SHIFT      5
-#define PINMUX_FLAG_DBIT            (0x1f << PINMUX_FLAG_DBIT_SHIFT)
-#define PINMUX_FLAG_DREG_SHIFT      10
-#define PINMUX_FLAG_DREG            (0x3f << PINMUX_FLAG_DREG_SHIFT)
-
-struct pinmux_gpio {
-       pinmux_enum_t enum_id;
-       pinmux_flag_t flags;
-       const char *name;
-};
-
-#define PINMUX_GPIO(gpio, data_or_mark) \
-       [gpio] = { .name = __stringify(gpio), .enum_id = data_or_mark, .flags = PINMUX_TYPE_NONE }
-
-#define PINMUX_DATA(data_or_mark, ids...) data_or_mark, ids, 0
-
-struct pinmux_cfg_reg {
-       unsigned long reg, reg_width, field_width;
-       unsigned long *cnt;
-       pinmux_enum_t *enum_ids;
-       unsigned long *var_field_width;
-};
-
-#define PINMUX_CFG_REG(name, r, r_width, f_width) \
-       .reg = r, .reg_width = r_width, .field_width = f_width,         \
-       .cnt = (unsigned long [r_width / f_width]) {}, \
-       .enum_ids = (pinmux_enum_t [(r_width / f_width) * (1 << f_width)])
-
-#define PINMUX_CFG_REG_VAR(name, r, r_width, var_fw0, var_fwn...) \
-       .reg = r, .reg_width = r_width, \
-       .cnt = (unsigned long [r_width]) {}, \
-       .var_field_width = (unsigned long [r_width]) { var_fw0, var_fwn, 0 }, \
-       .enum_ids = (pinmux_enum_t [])
-
-struct pinmux_data_reg {
-       unsigned long reg, reg_width, reg_shadow;
-       pinmux_enum_t *enum_ids;
-       void __iomem *mapped_reg;
-};
-
-#define PINMUX_DATA_REG(name, r, r_width) \
-       .reg = r, .reg_width = r_width, \
-       .enum_ids = (pinmux_enum_t [r_width]) \
-
-struct pinmux_irq {
-       int irq;
-       pinmux_enum_t *enum_ids;
-};
-
-#define PINMUX_IRQ(irq_nr, ids...)                        \
-       { .irq = irq_nr, .enum_ids = (pinmux_enum_t []) { ids, 0 } }    \
-
-struct pinmux_range {
-       pinmux_enum_t begin;
-       pinmux_enum_t end;
-       pinmux_enum_t force;
-};
-
-struct pfc_window {
-       phys_addr_t phys;
-       void __iomem *virt;
-       unsigned long size;
-};
-
-struct sh_pfc {
-       char *name;
-       pinmux_enum_t reserved_id;
-       struct pinmux_range data;
-       struct pinmux_range input;
-       struct pinmux_range input_pd;
-       struct pinmux_range input_pu;
-       struct pinmux_range output;
-       struct pinmux_range mark;
-       struct pinmux_range function;
-
-       unsigned first_gpio, last_gpio;
-
-       struct pinmux_gpio *gpios;
-       struct pinmux_cfg_reg *cfg_regs;
-       struct pinmux_data_reg *data_regs;
-
-       pinmux_enum_t *gpio_data;
-       unsigned int gpio_data_size;
-
-       struct pinmux_irq *gpio_irq;
-       unsigned int gpio_irq_size;
-
-       spinlock_t lock;
-
-       struct resource *resource;
-       unsigned int num_resources;
-       struct pfc_window *window;
-
-       unsigned long unlock_reg;
-};
-
-/* XXX compat for now */
-#define pinmux_info sh_pfc
-
-/* drivers/sh/pfc/gpio.c */
-int sh_pfc_register_gpiochip(struct sh_pfc *pfc);
-
-/* drivers/sh/pfc/pinctrl.c */
-int sh_pfc_register_pinctrl(struct sh_pfc *pfc);
-
-/* drivers/sh/pfc/core.c */
-int register_sh_pfc(struct sh_pfc *pfc);
-
-int sh_pfc_read_bit(struct pinmux_data_reg *dr, unsigned long in_pos);
-void sh_pfc_write_bit(struct pinmux_data_reg *dr, unsigned long in_pos,
-                     unsigned long value);
-int sh_pfc_get_data_reg(struct sh_pfc *pfc, unsigned gpio,
-                       struct pinmux_data_reg **drp, int *bitp);
-int sh_pfc_gpio_to_enum(struct sh_pfc *pfc, unsigned gpio, int pos,
-                       pinmux_enum_t *enum_idp);
-int sh_pfc_config_gpio(struct sh_pfc *pfc, unsigned gpio, int pinmux_type,
-                      int cfg_mode);
-
-/* xxx */
-static inline int register_pinmux(struct pinmux_info *pip)
-{
-       struct sh_pfc *pfc = pip;
-       return register_sh_pfc(pfc);
-}
-
-enum { GPIO_CFG_DRYRUN, GPIO_CFG_REQ, GPIO_CFG_FREE };
-
-/* helper macro for port */
-#define PORT_1(fn, pfx, sfx) fn(pfx, sfx)
-
-#define PORT_10(fn, pfx, sfx) \
-       PORT_1(fn, pfx##0, sfx), PORT_1(fn, pfx##1, sfx),       \
-       PORT_1(fn, pfx##2, sfx), PORT_1(fn, pfx##3, sfx),       \
-       PORT_1(fn, pfx##4, sfx), PORT_1(fn, pfx##5, sfx),       \
-       PORT_1(fn, pfx##6, sfx), PORT_1(fn, pfx##7, sfx),       \
-       PORT_1(fn, pfx##8, sfx), PORT_1(fn, pfx##9, sfx)
-
-#define PORT_90(fn, pfx, sfx) \
-       PORT_10(fn, pfx##1, sfx), PORT_10(fn, pfx##2, sfx),     \
-       PORT_10(fn, pfx##3, sfx), PORT_10(fn, pfx##4, sfx),     \
-       PORT_10(fn, pfx##5, sfx), PORT_10(fn, pfx##6, sfx),     \
-       PORT_10(fn, pfx##7, sfx), PORT_10(fn, pfx##8, sfx),     \
-       PORT_10(fn, pfx##9, sfx)
-
-#define _PORT_ALL(pfx, sfx) pfx##_##sfx
-#define _GPIO_PORT(pfx, sfx) PINMUX_GPIO(GPIO_PORT##pfx, PORT##pfx##_DATA)
-#define PORT_ALL(str)  CPU_ALL_PORT(_PORT_ALL, PORT, str)
-#define GPIO_PORT_ALL()        CPU_ALL_PORT(_GPIO_PORT, , unused)
-#define GPIO_FN(str) PINMUX_GPIO(GPIO_FN_##str, str##_MARK)
-
-/* helper macro for pinmux_enum_t */
-#define PORT_DATA_I(nr)        \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_IN)
-
-#define PORT_DATA_I_PD(nr)     \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0,    \
-                   PORT##nr##_IN, PORT##nr##_IN_PD)
-
-#define PORT_DATA_I_PU(nr)     \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0,    \
-                   PORT##nr##_IN, PORT##nr##_IN_PU)
-
-#define PORT_DATA_I_PU_PD(nr)  \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0,                    \
-                   PORT##nr##_IN, PORT##nr##_IN_PD, PORT##nr##_IN_PU)
-
-#define PORT_DATA_O(nr)                \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT)
-
-#define PORT_DATA_IO(nr)       \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
-                   PORT##nr##_IN)
-
-#define PORT_DATA_IO_PD(nr)    \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
-                   PORT##nr##_IN, PORT##nr##_IN_PD)
-
-#define PORT_DATA_IO_PU(nr)    \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
-                   PORT##nr##_IN, PORT##nr##_IN_PU)
-
-#define PORT_DATA_IO_PU_PD(nr) \
-       PINMUX_DATA(PORT##nr##_DATA, PORT##nr##_FN0, PORT##nr##_OUT,    \
-                   PORT##nr##_IN, PORT##nr##_IN_PD, PORT##nr##_IN_PU)
-
-/* helper macro for top 4 bits in PORTnCR */
-#define _PCRH(in, in_pd, in_pu, out)   \
-       0, (out), (in), 0,              \
-       0, 0, 0, 0,                     \
-       0, 0, (in_pd), 0,               \
-       0, 0, (in_pu), 0
-
-#define PORTCR(nr, reg)                                                        \
-       {                                                               \
-               PINMUX_CFG_REG("PORT" nr "CR", reg, 8, 4) {             \
-                       _PCRH(PORT##nr##_IN, PORT##nr##_IN_PD,          \
-                             PORT##nr##_IN_PU, PORT##nr##_OUT),        \
-                               PORT##nr##_FN0, PORT##nr##_FN1,         \
-                               PORT##nr##_FN2, PORT##nr##_FN3,         \
-                               PORT##nr##_FN4, PORT##nr##_FN5,         \
-                               PORT##nr##_FN6, PORT##nr##_FN7 }        \
-       }
-
-#endif /* __SH_PFC_H */