]> git.proxmox.com Git - mirror_ubuntu-kernels.git/commitdiff
drm/amd/display: Add DCN reg offsets to DC
authorHarry Wentland <harry.wentland@amd.com>
Tue, 1 Feb 2022 20:37:37 +0000 (15:37 -0500)
committerAlex Deucher <alexander.deucher@amd.com>
Wed, 13 Jul 2022 15:25:17 +0000 (11:25 -0400)
[Why&How]
Add a field to store the DCN IP offset for use with runtime offset
calculation

This offset is indexed using reg*_BASE_IDX for the corresponding
group of registers. For example, address of DIG_BE_CNTL instance 0 is
calculated like: dcn_reg_offsets[regDIG0_DIG_BE_CNTL_BASE_IDX] +
regDIG0_DIG_BE_CNTL.

{dcn,nbio}_reg_offsets are used only for the ASICs for which runtime
initializaion of offsets are enabled through the modified SR* macros
that contain an additional REG_STRUCT element in the macro definition.

DCN3.5+ will fail dc_create() if {dcn,nbio}_reg_offsets are null. They
are applicable starting with DCN32/321 and are not used for ASICs
upstreamed before them. ASICs before DCN32/321 will not contain any
computation that involves {dcn,nbio}_reg_offsets. For them, the
address/offset computation is done during compile time.

This is evident from the BASE_INNER definition for compile time vs run
time initialization:

Compile time init: #define BASE_INNER(seg) DCN_BASE__INST0_SEG ## seg
Run time init:     #define BASE_INNER(seg) ctx->dcn_reg_offsets[seg]

BASE_INNER macro is local to each dcnxx_resource.c and hence different
ASICs can have either runtime or compile time initialization of offsets.

The computation of offset is done for registers all at once during
driver load and hence it does not introduce any performance overhead
during normal operation.

Reviewed-by: Rodrigo Siqueira <Rodrigo.Siqueira@amd.com>
Acked-by: Solomon Chiu <solomon.chiu@amd.com>
Signed-off-by: Harry Wentland <harry.wentland@amd.com>
Signed-off-by: Aurabindo Pillai <aurabindo.pillai@amd.com>
Tested-by: Daniel Wheeler <daniel.wheeler@amd.com>
Signed-off-by: Alex Deucher <alexander.deucher@amd.com>
drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c
drivers/gpu/drm/amd/display/dc/core/dc.c
drivers/gpu/drm/amd/display/dc/dc.h
drivers/gpu/drm/amd/display/dc/dc_types.h

index 081d28a92bbe069bdf1e251d150f0cef0d43cbcd..917bd5ad3932677fe80c3a39211bf4e9798326b7 100644 (file)
@@ -1564,6 +1564,8 @@ static int amdgpu_dm_init(struct amdgpu_device *adev)
 
        init_data.flags.enable_mipi_converter_optimization = true;
 
+       init_data.dcn_reg_offsets = adev->reg_offset[DCE_HWIP][0];
+
        INIT_LIST_HEAD(&adev->dm.da_list);
 
        retrieve_dmi_info(&adev->dm);
index 03bf4be81ea33ffda82c7d8cbb4375a134bef9a4..6039b3487d4fda7aa121c429153c38026b710908 100644 (file)
@@ -862,6 +862,7 @@ static bool dc_construct_ctx(struct dc *dc,
        dc_ctx->dc_sink_id_count = 0;
        dc_ctx->dc_stream_id_count = 0;
        dc_ctx->dce_environment = init_params->dce_environment;
+       dc_ctx->dcn_reg_offsets = init_params->dcn_reg_offsets;
 
        /* Create logger */
 
@@ -1241,6 +1242,8 @@ struct dc *dc_create(const struct dc_init_data *init_params)
                        dc->versions.dmcu_version = dc->res_pool->dmcu->dmcu_version;
        }
 
+       dc->dcn_reg_offsets = init_params->dcn_reg_offsets;
+
        /* Populate versioning information */
        dc->versions.dc_ver = DC_VER;
 
index 1dca016b57825a55078384d57a7d18b8a8105f58..faa22580852b77f6d3acfed353f241d60cb28ce0 100644 (file)
@@ -808,6 +808,8 @@ struct dc {
 
        const char *build_id;
        struct vm_helper *vm_helper;
+
+       uint32_t *dcn_reg_offsets;
 };
 
 enum frame_buffer_mode {
@@ -847,6 +849,14 @@ struct dc_init_data {
 
        struct dpcd_vendor_signature vendor_signature;
        bool force_smu_not_present;
+       /*
+        * IP offset for run time initializaion of register addresses
+        *
+        * DCN3.5+ will fail dc_create() if these fields are null for them. They are
+        * applicable starting with DCN32/321 and are not used for ASICs upstreamed
+        * before them.
+        */
+       uint32_t *dcn_reg_offsets;
 };
 
 struct dc_callback_init {
index 7e595310a4b8f444b2fdacf4857596fa06b57225..077a93e815611337687a2ad52571e64c2bcd14b9 100644 (file)
@@ -876,7 +876,7 @@ struct dc_context {
 #ifdef CONFIG_DRM_AMD_DC_HDCP
        struct cp_psp cp_psp;
 #endif
-
+       uint32_t *dcn_reg_offsets;
 };
 
 /* DSC DPCD capabilities */