]> git.proxmox.com Git - mirror_ubuntu-zesty-kernel.git/commit
ARM: 7321/1: cache-v7: Disable preemption when reading CCSIDR
authorStephen Boyd <sboyd@codeaurora.org>
Tue, 7 Feb 2012 18:42:07 +0000 (19:42 +0100)
committerRussell King <rmk+kernel@arm.linux.org.uk>
Thu, 9 Feb 2012 16:25:37 +0000 (16:25 +0000)
commitb46c0f74657d1fe1c1b0c1452631cc38a9e6987f
treeb6004a9408492488526c7c5cfdbb43b28c3d814a
parentb8b9987ffdc2ab9c5e2c1edad556b23ccb38249b
ARM: 7321/1: cache-v7: Disable preemption when reading CCSIDR

armv7's flush_cache_all() flushes caches via set/way. To
determine the cache attributes (line size, number of sets,
etc.) the assembly first writes the CSSELR register to select a
cache level and then reads the CCSIDR register. The CSSELR register
is banked per-cpu and is used to determine which cache level CCSIDR
reads. If the task is migrated between when the CSSELR is written and
the CCSIDR is read the CCSIDR value may be for an unexpected cache
level (for example L1 instead of L2) and incorrect cache flushing
could occur.

Disable interrupts across the write and read so that the correct
cache attributes are read and used for the cache flushing
routine. We disable interrupts instead of disabling preemption
because the critical section is only 3 instructions and we want
to call v7_dcache_flush_all from __v7_setup which doesn't have a
full kernel stack with a struct thread_info.

This fixes a problem we see in scm_call() when flush_cache_all()
is called from preemptible context and sometimes the L2 cache is
not properly flushed out.

Signed-off-by: Stephen Boyd <sboyd@codeaurora.org>
Acked-by: Catalin Marinas <catalin.marinas@arm.com>
Reviewed-by: Nicolas Pitre <nico@linaro.org>
Cc: stable@vger.kernel.org
Signed-off-by: Russell King <rmk+kernel@arm.linux.org.uk>
arch/arm/mm/cache-v7.S