]> git.proxmox.com Git - mirror_qemu.git/commit
target/arm: Set IL bit for pauth, SVE access, BTI trap syndromes
authorPeter Maydell <peter.maydell@linaro.org>
Mon, 20 Nov 2023 15:01:21 +0000 (15:01 +0000)
committerPeter Maydell <peter.maydell@linaro.org>
Mon, 27 Nov 2023 14:50:13 +0000 (14:50 +0000)
commit11a3c4a286d5dc603582ea0a1fca62c2ec0a1aee
treea5722bfd1fd76a7a7667036812895bab6136eb13
parent4705fc0c8511d073bee4751c3c974aab2b10a970
target/arm: Set IL bit for pauth, SVE access, BTI trap syndromes

The syndrome register value always has an IL field at bit 25, which
is 0 for a trap on a 16 bit instruction, and 1 for a trap on a 32
bit instruction (or for exceptions which aren't traps on a known
instruction, like PC alignment faults). This means that our
syn_*() functions should always either take an is_16bit argument to
determine whether to set the IL bit, or else unconditionally set it.

We missed setting the IL bit for the syndrome for three kinds of trap:
 * an SVE access exception
 * a pointer authentication check failure
 * a BTI (branch target identification) check failure

All of these traps are AArch64 only, and so the instruction causing
the trap is always 64 bit. This means we can unconditionally set
the IL bit in the syn_*() function.

Signed-off-by: Peter Maydell <peter.maydell@linaro.org>
Reviewed-by: Richard Henderson <richard.henderson@linaro.org>
Message-id: 20231120150121.3458408-1-peter.maydell@linaro.org
Cc: qemu-stable@nongnu.org
Reviewed-by: Peter Maydell <peter.maydell@linaro.org>
target/arm/syndrome.h