]> git.proxmox.com Git - ceph.git/blobdiff - ceph/src/spdk/dpdk/drivers/bus/fslmc/portal/dpaa2_hw_dpio.c
import 15.2.0 Octopus source
[ceph.git] / ceph / src / spdk / dpdk / drivers / bus / fslmc / portal / dpaa2_hw_dpio.c
index 99f70be1cf03ba77ff0564e8350e5bd46f338bd8..7bcbde840e63de17d9676631f6e15590ccf4cd20 100644 (file)
@@ -1,7 +1,7 @@
 /* SPDX-License-Identifier: BSD-3-Clause
  *
  *   Copyright (c) 2016 Freescale Semiconductor, Inc. All rights reserved.
- *   Copyright 2016 NXP
+ *   Copyright 2016-2018 NXP
  *
  */
 #include <unistd.h>
@@ -53,6 +53,15 @@ static uint32_t io_space_count;
 /* Variable to store DPAA2 platform type */
 uint32_t dpaa2_svr_family;
 
+/* Physical core id for lcores running on dpaa2. */
+/* DPAA2 only support 1 lcore to 1 phy cpu mapping */
+static unsigned int dpaa2_cpu[RTE_MAX_LCORE];
+
+/* Variable to store DPAA2 DQRR size */
+uint8_t dpaa2_dqrr_size;
+/* Variable to store DPAA2 EQCR size */
+uint8_t dpaa2_eqcr_size;
+
 /*Stashing Macros default for LS208x*/
 static int dpaa2_core_cluster_base = 0x04;
 static int dpaa2_cluster_sz = 2;
@@ -87,7 +96,8 @@ dpaa2_core_cluster_sdest(int cpu_id)
 }
 
 #ifdef RTE_LIBRTE_PMD_DPAA2_EVENTDEV
-static void dpaa2_affine_dpio_intr_to_respective_core(int32_t dpio_id)
+static void
+dpaa2_affine_dpio_intr_to_respective_core(int32_t dpio_id, int lcoreid)
 {
 #define STRING_LEN     28
 #define COMMAND_LEN    50
@@ -120,12 +130,12 @@ static void dpaa2_affine_dpio_intr_to_respective_core(int32_t dpio_id)
                return;
        }
 
-       cpu_mask = cpu_mask << rte_lcore_id();
+       cpu_mask = cpu_mask << dpaa2_cpu[lcoreid];
        snprintf(command, COMMAND_LEN, "echo %X > /proc/irq/%s/smp_affinity",
                 cpu_mask, token);
        ret = system(command);
        if (ret < 0)
-               DPAA2_BUS_WARN(
+               DPAA2_BUS_DEBUG(
                        "Failed to affine interrupts on respective core");
        else
                DPAA2_BUS_DEBUG(" %s command is executed", command);
@@ -134,7 +144,7 @@ static void dpaa2_affine_dpio_intr_to_respective_core(int32_t dpio_id)
        fclose(file);
 }
 
-static int dpaa2_dpio_intr_init(struct dpaa2_dpio_dev *dpio_dev)
+static int dpaa2_dpio_intr_init(struct dpaa2_dpio_dev *dpio_dev, int lcoreid)
 {
        struct epoll_event epoll_ev;
        int eventfd, dpio_epoll_fd, ret;
@@ -171,94 +181,36 @@ static int dpaa2_dpio_intr_init(struct dpaa2_dpio_dev *dpio_dev)
        }
        dpio_dev->epoll_fd = dpio_epoll_fd;
 
-       dpaa2_affine_dpio_intr_to_respective_core(dpio_dev->hw_id);
+       dpaa2_affine_dpio_intr_to_respective_core(dpio_dev->hw_id, lcoreid);
 
        return 0;
 }
 #endif
 
 static int
-configure_dpio_qbman_swp(struct dpaa2_dpio_dev *dpio_dev)
-{
-       struct qbman_swp_desc p_des;
-       struct dpio_attr attr;
-
-       dpio_dev->dpio = malloc(sizeof(struct fsl_mc_io));
-       if (!dpio_dev->dpio) {
-               DPAA2_BUS_ERR("Memory allocation failure");
-               return -1;
-       }
-
-       dpio_dev->dpio->regs = dpio_dev->mc_portal;
-       if (dpio_open(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->hw_id,
-                     &dpio_dev->token)) {
-               DPAA2_BUS_ERR("Failed to allocate IO space");
-               free(dpio_dev->dpio);
-               return -1;
-       }
-
-       if (dpio_reset(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token)) {
-               DPAA2_BUS_ERR("Failed to reset dpio");
-               dpio_close(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
-               free(dpio_dev->dpio);
-               return -1;
-       }
-
-       if (dpio_enable(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token)) {
-               DPAA2_BUS_ERR("Failed to Enable dpio");
-               dpio_close(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
-               free(dpio_dev->dpio);
-               return -1;
-       }
-
-       if (dpio_get_attributes(dpio_dev->dpio, CMD_PRI_LOW,
-                               dpio_dev->token, &attr)) {
-               DPAA2_BUS_ERR("DPIO Get attribute failed");
-               dpio_disable(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
-               dpio_close(dpio_dev->dpio, CMD_PRI_LOW,  dpio_dev->token);
-               free(dpio_dev->dpio);
-               return -1;
-       }
-
-       /* Configure & setup SW portal */
-       p_des.block = NULL;
-       p_des.idx = attr.qbman_portal_id;
-       p_des.cena_bar = (void *)(dpio_dev->qbman_portal_ce_paddr);
-       p_des.cinh_bar = (void *)(dpio_dev->qbman_portal_ci_paddr);
-       p_des.irq = -1;
-       p_des.qman_version = attr.qbman_version;
-
-       dpio_dev->sw_portal = qbman_swp_init(&p_des);
-       if (dpio_dev->sw_portal == NULL) {
-               DPAA2_BUS_ERR("QBMan SW Portal Init failed");
-               dpio_close(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
-               free(dpio_dev->dpio);
-               return -1;
-       }
-
-       return 0;
-}
-
-static int
-dpaa2_configure_stashing(struct dpaa2_dpio_dev *dpio_dev, int cpu_id)
+dpaa2_configure_stashing(struct dpaa2_dpio_dev *dpio_dev, int lcoreid)
 {
        int sdest, ret;
+       int cpu_id;
 
        /* Set the Stashing Destination */
-       if (cpu_id < 0) {
-               cpu_id = rte_get_master_lcore();
-               if (cpu_id < 0) {
+       if (lcoreid < 0) {
+               lcoreid = rte_get_master_lcore();
+               if (lcoreid < 0) {
                        DPAA2_BUS_ERR("Getting CPU Index failed");
                        return -1;
                }
        }
+
+       cpu_id = dpaa2_cpu[lcoreid];
+
        /* Set the STASH Destination depending on Current CPU ID.
         * Valid values of SDEST are 4,5,6,7. Where,
         */
 
        sdest = dpaa2_core_cluster_sdest(cpu_id);
-       DPAA2_BUS_DEBUG("Portal= %d  CPU= %u SDEST= %d",
-                       dpio_dev->index, cpu_id, sdest);
+       DPAA2_BUS_DEBUG("Portal= %d  CPU= %u lcore id =%u SDEST= %d",
+                       dpio_dev->index, cpu_id, lcoreid, sdest);
 
        ret = dpio_set_stashing_destination(dpio_dev->dpio, CMD_PRI_LOW,
                                            dpio_dev->token, sdest);
@@ -268,7 +220,7 @@ dpaa2_configure_stashing(struct dpaa2_dpio_dev *dpio_dev, int cpu_id)
        }
 
 #ifdef RTE_LIBRTE_PMD_DPAA2_EVENTDEV
-       if (dpaa2_dpio_intr_init(dpio_dev)) {
+       if (dpaa2_dpio_intr_init(dpio_dev, lcoreid)) {
                DPAA2_BUS_ERR("Interrupt registration failed for dpio");
                return -1;
        }
@@ -277,7 +229,7 @@ dpaa2_configure_stashing(struct dpaa2_dpio_dev *dpio_dev, int cpu_id)
        return 0;
 }
 
-struct dpaa2_dpio_dev *dpaa2_get_qbman_swp(int cpu_id)
+static struct dpaa2_dpio_dev *dpaa2_get_qbman_swp(int lcoreid)
 {
        struct dpaa2_dpio_dev *dpio_dev = NULL;
        int ret;
@@ -293,7 +245,7 @@ struct dpaa2_dpio_dev *dpaa2_get_qbman_swp(int cpu_id)
        DPAA2_BUS_DEBUG("New Portal %p (%d) affined thread - %lu",
                        dpio_dev, dpio_dev->index, syscall(SYS_gettid));
 
-       ret = dpaa2_configure_stashing(dpio_dev, cpu_id);
+       ret = dpaa2_configure_stashing(dpio_dev, lcoreid);
        if (ret)
                DPAA2_BUS_ERR("dpaa2_configure_stashing failed");
 
@@ -397,20 +349,56 @@ dpaa2_affine_qbman_ethrx_swp(void)
        }
 }
 
+/*
+ * This checks for not supported lcore mappings as well as get the physical
+ * cpuid for the lcore.
+ * one lcore can only map to 1 cpu i.e. 1@10-14 not supported.
+ * one cpu can be mapped to more than one lcores.
+ */
+static int
+dpaa2_check_lcore_cpuset(void)
+{
+       unsigned int lcore_id, i;
+       int ret = 0;
+
+       for (lcore_id = 0; lcore_id < RTE_MAX_LCORE; lcore_id++)
+               dpaa2_cpu[lcore_id] = 0xffffffff;
+
+       for (lcore_id = 0; lcore_id < RTE_MAX_LCORE; lcore_id++) {
+               for (i = 0; i < RTE_MAX_LCORE; i++) {
+                       if (CPU_ISSET(i, &lcore_config[lcore_id].cpuset)) {
+                               RTE_LOG(DEBUG, EAL, "lcore id = %u cpu=%u\n",
+                                       lcore_id, i);
+                               if (dpaa2_cpu[lcore_id] != 0xffffffff) {
+                                       DPAA2_BUS_ERR(
+                                   "ERR:lcore map to multi-cpu not supported");
+                                       ret = -1;
+                               } else  {
+                                       dpaa2_cpu[lcore_id] = i;
+                               }
+                       }
+               }
+       }
+       return ret;
+}
+
 static int
 dpaa2_create_dpio_device(int vdev_fd,
                         struct vfio_device_info *obj_info,
                         int object_id)
 {
-       struct dpaa2_dpio_dev *dpio_dev;
+       struct dpaa2_dpio_dev *dpio_dev = NULL;
        struct vfio_region_info reg_info = { .argsz = sizeof(reg_info)};
+       struct qbman_swp_desc p_des;
+       struct dpio_attr attr;
+       static int check_lcore_cpuset;
 
        if (obj_info->num_regions < NUM_DPIO_REGIONS) {
                DPAA2_BUS_ERR("Not sufficient number of DPIO regions");
                return -1;
        }
 
-       dpio_dev = rte_malloc(NULL, sizeof(struct dpaa2_dpio_dev),
+       dpio_dev = rte_zmalloc(NULL, sizeof(struct dpaa2_dpio_dev),
                              RTE_CACHE_LINE_SIZE);
        if (!dpio_dev) {
                DPAA2_BUS_ERR("Memory allocation failed for DPIO Device");
@@ -423,11 +411,78 @@ dpaa2_create_dpio_device(int vdev_fd,
        /* Using single portal  for all devices */
        dpio_dev->mc_portal = rte_mcp_ptr_list[MC_PORTAL_INDEX];
 
-       reg_info.index = 0;
+       if (!check_lcore_cpuset) {
+               check_lcore_cpuset = 1;
+
+               if (dpaa2_check_lcore_cpuset() < 0)
+                       goto err;
+       }
+
+       dpio_dev->dpio = rte_zmalloc(NULL, sizeof(struct fsl_mc_io),
+                                    RTE_CACHE_LINE_SIZE);
+       if (!dpio_dev->dpio) {
+               DPAA2_BUS_ERR("Memory allocation failure");
+               goto err;
+       }
+
+       dpio_dev->dpio->regs = dpio_dev->mc_portal;
+       if (dpio_open(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->hw_id,
+                     &dpio_dev->token)) {
+               DPAA2_BUS_ERR("Failed to allocate IO space");
+               goto err;
+       }
+
+       if (dpio_reset(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token)) {
+               DPAA2_BUS_ERR("Failed to reset dpio");
+               goto err;
+       }
+
+       if (dpio_enable(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token)) {
+               DPAA2_BUS_ERR("Failed to Enable dpio");
+               goto err;
+       }
+
+       if (dpio_get_attributes(dpio_dev->dpio, CMD_PRI_LOW,
+                               dpio_dev->token, &attr)) {
+               DPAA2_BUS_ERR("DPIO Get attribute failed");
+               goto err;
+       }
+
+       /* find the SoC type for the first time */
+       if (!dpaa2_svr_family) {
+               struct mc_soc_version mc_plat_info = {0};
+
+               if (mc_get_soc_version(dpio_dev->dpio,
+                                      CMD_PRI_LOW, &mc_plat_info)) {
+                       DPAA2_BUS_ERR("Unable to get SoC version information");
+               } else if ((mc_plat_info.svr & 0xffff0000) == SVR_LS1080A) {
+                       dpaa2_core_cluster_base = 0x02;
+                       dpaa2_cluster_sz = 4;
+                       DPAA2_BUS_DEBUG("LS108x (A53) Platform Detected");
+               } else if ((mc_plat_info.svr & 0xffff0000) == SVR_LX2160A) {
+                       dpaa2_core_cluster_base = 0x00;
+                       dpaa2_cluster_sz = 2;
+                       DPAA2_BUS_DEBUG("LX2160 Platform Detected");
+               }
+               dpaa2_svr_family = (mc_plat_info.svr & 0xffff0000);
+
+               if (dpaa2_svr_family == SVR_LX2160A) {
+                       dpaa2_dqrr_size = DPAA2_LX2_DQRR_RING_SIZE;
+                       dpaa2_eqcr_size = DPAA2_LX2_EQCR_RING_SIZE;
+               } else {
+                       dpaa2_dqrr_size = DPAA2_DQRR_RING_SIZE;
+                       dpaa2_eqcr_size = DPAA2_EQCR_RING_SIZE;
+               }
+       }
+
+       if (dpaa2_svr_family == SVR_LX2160A)
+               reg_info.index = DPAA2_SWP_CENA_MEM_REGION;
+       else
+               reg_info.index = DPAA2_SWP_CENA_REGION;
+
        if (ioctl(vdev_fd, VFIO_DEVICE_GET_REGION_INFO, &reg_info)) {
                DPAA2_BUS_ERR("vfio: error getting region info");
-               rte_free(dpio_dev);
-               return -1;
+               goto err;
        }
 
        dpio_dev->ce_size = reg_info.size;
@@ -435,11 +490,10 @@ dpaa2_create_dpio_device(int vdev_fd,
                                PROT_WRITE | PROT_READ, MAP_SHARED,
                                vdev_fd, reg_info.offset);
 
-       reg_info.index = 1;
+       reg_info.index = DPAA2_SWP_CINH_REGION;
        if (ioctl(vdev_fd, VFIO_DEVICE_GET_REGION_INFO, &reg_info)) {
                DPAA2_BUS_ERR("vfio: error getting region info");
-               rte_free(dpio_dev);
-               return -1;
+               goto err;
        }
 
        dpio_dev->ci_size = reg_info.size;
@@ -447,12 +501,20 @@ dpaa2_create_dpio_device(int vdev_fd,
                                PROT_WRITE | PROT_READ, MAP_SHARED,
                                vdev_fd, reg_info.offset);
 
-       if (configure_dpio_qbman_swp(dpio_dev)) {
-               DPAA2_BUS_ERR(
-                            "Fail to configure the dpio qbman portal for %d",
-                            dpio_dev->hw_id);
-               rte_free(dpio_dev);
-               return -1;
+       /* Configure & setup SW portal */
+       p_des.block = NULL;
+       p_des.idx = attr.qbman_portal_id;
+       p_des.cena_bar = (void *)(dpio_dev->qbman_portal_ce_paddr);
+       p_des.cinh_bar = (void *)(dpio_dev->qbman_portal_ci_paddr);
+       p_des.irq = -1;
+       p_des.qman_version = attr.qbman_version;
+       p_des.eqcr_mode = qman_eqcr_vb_ring;
+       p_des.cena_access_mode = qman_cena_fastest_access;
+
+       dpio_dev->sw_portal = qbman_swp_init(&p_des);
+       if (dpio_dev->sw_portal == NULL) {
+               DPAA2_BUS_ERR("QBMan SW Portal Init failed");
+               goto err;
        }
 
        io_space_count++;
@@ -461,31 +523,50 @@ dpaa2_create_dpio_device(int vdev_fd,
        if (rte_dpaa2_vfio_setup_intr(&dpio_dev->intr_handle, vdev_fd, 1)) {
                DPAA2_BUS_ERR("Fail to setup interrupt for %d",
                              dpio_dev->hw_id);
-               rte_free(dpio_dev);
+               goto err;
        }
 
-       /* find the SoC type for the first time */
-       if (!dpaa2_svr_family) {
-               struct mc_soc_version mc_plat_info = {0};
-
-               if (mc_get_soc_version(dpio_dev->dpio,
-                                      CMD_PRI_LOW, &mc_plat_info)) {
-                       DPAA2_BUS_ERR("Unable to get SoC version information");
-               } else if ((mc_plat_info.svr & 0xffff0000) == SVR_LS1080A) {
-                       dpaa2_core_cluster_base = 0x02;
-                       dpaa2_cluster_sz = 4;
-                       DPAA2_BUS_DEBUG("LS108x (A53) Platform Detected");
-               } else if ((mc_plat_info.svr & 0xffff0000) == SVR_LX2160A) {
-                       dpaa2_core_cluster_base = 0x00;
-                       dpaa2_cluster_sz = 2;
-                       DPAA2_BUS_DEBUG("LX2160 Platform Detected");
-               }
-               dpaa2_svr_family = (mc_plat_info.svr & 0xffff0000);
+       dpio_dev->eqresp = rte_zmalloc(NULL, MAX_EQ_RESP_ENTRIES *
+                                    (sizeof(struct qbman_result) +
+                                    sizeof(struct eqresp_metadata)),
+                                    RTE_CACHE_LINE_SIZE);
+       if (!dpio_dev->eqresp) {
+               DPAA2_BUS_ERR("Memory allocation failed for eqresp");
+               goto err;
        }
+       dpio_dev->eqresp_meta = (struct eqresp_metadata *)(dpio_dev->eqresp +
+                               MAX_EQ_RESP_ENTRIES);
+
 
        TAILQ_INSERT_TAIL(&dpio_dev_list, dpio_dev, next);
 
        return 0;
+
+err:
+       if (dpio_dev->dpio) {
+               dpio_disable(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
+               dpio_close(dpio_dev->dpio, CMD_PRI_LOW,  dpio_dev->token);
+               rte_free(dpio_dev->dpio);
+       }
+
+       rte_free(dpio_dev);
+
+       /* For each element in the list, cleanup */
+       TAILQ_FOREACH(dpio_dev, &dpio_dev_list, next) {
+               if (dpio_dev->dpio) {
+                       dpio_disable(dpio_dev->dpio, CMD_PRI_LOW,
+                               dpio_dev->token);
+                       dpio_close(dpio_dev->dpio, CMD_PRI_LOW,
+                               dpio_dev->token);
+                       rte_free(dpio_dev->dpio);
+               }
+               rte_free(dpio_dev);
+       }
+
+       /* Preventing re-use of the list with old entries */
+       TAILQ_INIT(&dpio_dev_list);
+
+       return -1;
 }
 
 void
@@ -506,7 +587,7 @@ dpaa2_alloc_dq_storage(struct queue_storage_info_t *q_storage)
 
        for (i = 0; i < NUM_DQS_PER_QUEUE; i++) {
                q_storage->dq_storage[i] = rte_malloc(NULL,
-                       DPAA2_DQRR_RING_SIZE * sizeof(struct qbman_result),
+                       dpaa2_dqrr_size * sizeof(struct qbman_result),
                        RTE_CACHE_LINE_SIZE);
                if (!q_storage->dq_storage[i])
                        goto fail;
@@ -519,6 +600,41 @@ fail:
        return -1;
 }
 
+uint32_t
+dpaa2_free_eq_descriptors(void)
+{
+       struct dpaa2_dpio_dev *dpio_dev = DPAA2_PER_LCORE_DPIO;
+       struct qbman_result *eqresp;
+       struct eqresp_metadata *eqresp_meta;
+       struct dpaa2_queue *txq;
+
+       while (dpio_dev->eqresp_ci != dpio_dev->eqresp_pi) {
+               eqresp = &dpio_dev->eqresp[dpio_dev->eqresp_ci];
+               eqresp_meta = &dpio_dev->eqresp_meta[dpio_dev->eqresp_ci];
+
+               if (!qbman_result_eqresp_rspid(eqresp))
+                       break;
+
+               if (qbman_result_eqresp_rc(eqresp)) {
+                       txq = eqresp_meta->dpaa2_q;
+                       txq->cb_eqresp_free(dpio_dev->eqresp_ci);
+               }
+               qbman_result_eqresp_set_rspid(eqresp, 0);
+
+               dpio_dev->eqresp_ci + 1 < MAX_EQ_RESP_ENTRIES ?
+                       dpio_dev->eqresp_ci++ : (dpio_dev->eqresp_ci = 0);
+       }
+
+       /* Return 1 less entry so that PI and CI are never same in a
+        * case there all the EQ responses are in use.
+        */
+       if (dpio_dev->eqresp_ci > dpio_dev->eqresp_pi)
+               return dpio_dev->eqresp_ci - dpio_dev->eqresp_pi - 1;
+       else
+               return dpio_dev->eqresp_ci - dpio_dev->eqresp_pi +
+                       MAX_EQ_RESP_ENTRIES - 1;
+}
+
 static struct rte_dpaa2_object rte_dpaa2_dpio_obj = {
        .dev_type = DPAA2_IO,
        .create = dpaa2_create_dpio_device,