]> git.proxmox.com Git - mirror_edk2.git/blobdiff - ArmPkg/Library/ArmLib/ArmV7/ArmV7Support.asm
ArmPkg/ArmBaseLib: remove MemoryAllocationLib.h includes
[mirror_edk2.git] / ArmPkg / Library / ArmLib / ArmV7 / ArmV7Support.asm
index 8fedcdba97180beb6d4167bf379942bda26a4ddb..342d8970dc81943eae78b5a28b05c83db2681d21 100644 (file)
@@ -1,7 +1,7 @@
-//------------------------------------------------------------------------------ \r
+//------------------------------------------------------------------------------\r
 //\r
 // Copyright (c) 2008 - 2010, Apple Inc. All rights reserved.<BR>\r
-// Copyright (c) 2011, ARM Limited. All rights reserved.\r
+// Copyright (c) 2011 - 2014, ARM Limited. All rights reserved.\r
 //\r
 // This program and the accompanying materials\r
 // are licensed and made available under the terms and conditions of the BSD License\r
 //\r
 //------------------------------------------------------------------------------\r
 \r
-    EXPORT  ArmInvalidateInstructionCache\r
-    EXPORT  ArmInvalidateDataCacheEntryByMVA\r
-    EXPORT  ArmCleanDataCacheEntryByMVA\r
-    EXPORT  ArmCleanInvalidateDataCacheEntryByMVA\r
-    EXPORT  ArmInvalidateDataCacheEntryBySetWay\r
-    EXPORT  ArmCleanDataCacheEntryBySetWay\r
-    EXPORT  ArmCleanInvalidateDataCacheEntryBySetWay\r
-    EXPORT  ArmDrainWriteBuffer\r
-    EXPORT  ArmEnableMmu\r
-    EXPORT  ArmDisableMmu\r
-    EXPORT  ArmDisableCachesAndMmu\r
-    EXPORT  ArmMmuEnabled\r
-    EXPORT  ArmEnableDataCache\r
-    EXPORT  ArmDisableDataCache\r
-    EXPORT  ArmEnableInstructionCache\r
-    EXPORT  ArmDisableInstructionCache\r
-    EXPORT  ArmEnableSWPInstruction\r
-    EXPORT  ArmEnableBranchPrediction\r
-    EXPORT  ArmDisableBranchPrediction\r
-    EXPORT  ArmSetLowVectors\r
-    EXPORT  ArmSetHighVectors\r
-    EXPORT  ArmV7AllDataCachesOperation\r
-    EXPORT  ArmV7PerformPoUDataCacheOperation\r
-    EXPORT  ArmDataMemoryBarrier\r
-    EXPORT  ArmDataSyncronizationBarrier\r
-    EXPORT  ArmInstructionSynchronizationBarrier\r
-    EXPORT  ArmWriteVBar\r
-    EXPORT  ArmEnableVFP\r
-    EXPORT  ArmCallWFI\r
-    EXPORT  ArmReadCbar\r
-    EXPORT  ArmInvalidateInstructionAndDataTlb\r
-    EXPORT  ArmReadMpidr\r
-    EXPORT  ArmReadTpidrurw\r
-    EXPORT  ArmWriteTpidrurw\r
-    EXPORT  ArmIsArchTimerImplemented\r
-    EXPORT  ArmReadIdPfr1\r
-\r
-    AREA    ArmV7Support, CODE, READONLY\r
+\r
+    INCLUDE AsmMacroExport.inc\r
     PRESERVE8\r
 \r
 DC_ON           EQU     ( 0x1:SHL:2 )\r
@@ -61,53 +25,52 @@ CTRL_B_BIT      EQU     (1 << 7)
 CTRL_I_BIT      EQU     (1 << 12)\r
 \r
 \r
-ArmInvalidateDataCacheEntryByMVA\r
-  mcr     p15, 0, r0, c7, c6, 1   ; invalidate single data cache line       \r
-  dsb\r
-  isb\r
+ RVCT_ASM_EXPORT ArmInvalidateDataCacheEntryByMVA\r
+  mcr     p15, 0, r0, c7, c6, 1   ; invalidate single data cache line\r
   bx      lr\r
 \r
-ArmCleanDataCacheEntryByMVA\r
-  mcr     p15, 0, r0, c7, c10, 1  ; clean single data cache line     \r
-  dsb\r
-  isb\r
+ RVCT_ASM_EXPORT ArmCleanDataCacheEntryByMVA\r
+  mcr     p15, 0, r0, c7, c10, 1  ; clean single data cache line\r
+  bx      lr\r
+\r
+\r
+ RVCT_ASM_EXPORT ArmInvalidateInstructionCacheEntryToPoUByMVA\r
+  mcr     p15, 0, r0, c7, c5, 1   ; invalidate single instruction cache line to PoU\r
+  mcr     p15, 0, r0, c7, c5, 7   ; invalidate branch predictor\r
+  bx      lr\r
+\r
+\r
+ RVCT_ASM_EXPORT ArmCleanDataCacheEntryToPoUByMVA\r
+  mcr     p15, 0, r0, c7, c11, 1  ; clean single data cache line to PoU\r
   bx      lr\r
 \r
 \r
-ArmCleanInvalidateDataCacheEntryByMVA\r
+ RVCT_ASM_EXPORT ArmCleanInvalidateDataCacheEntryByMVA\r
   mcr     p15, 0, r0, c7, c14, 1  ; clean and invalidate single data cache line\r
-  dsb\r
-  isb\r
   bx      lr\r
 \r
 \r
-ArmInvalidateDataCacheEntryBySetWay\r
-  mcr     p15, 0, r0, c7, c6, 2        ; Invalidate this line    \r
-  dsb\r
-  isb\r
+ RVCT_ASM_EXPORT ArmInvalidateDataCacheEntryBySetWay\r
+  mcr     p15, 0, r0, c7, c6, 2        ; Invalidate this line\r
   bx      lr\r
 \r
 \r
-ArmCleanInvalidateDataCacheEntryBySetWay\r
-  mcr     p15, 0, r0, c7, c14, 2       ; Clean and Invalidate this line    \r
-  dsb\r
-  isb\r
+ RVCT_ASM_EXPORT ArmCleanInvalidateDataCacheEntryBySetWay\r
+  mcr     p15, 0, r0, c7, c14, 2       ; Clean and Invalidate this line\r
   bx      lr\r
 \r
 \r
-ArmCleanDataCacheEntryBySetWay\r
-  mcr     p15, 0, r0, c7, c10, 2       ; Clean this line    \r
-  dsb\r
-  isb\r
+ RVCT_ASM_EXPORT ArmCleanDataCacheEntryBySetWay\r
+  mcr     p15, 0, r0, c7, c10, 2       ; Clean this line\r
   bx      lr\r
 \r
 \r
-ArmInvalidateInstructionCache\r
+ RVCT_ASM_EXPORT ArmInvalidateInstructionCache\r
   mcr     p15,0,R0,c7,c5,0      ;Invalidate entire instruction cache\r
   isb\r
   bx      LR\r
 \r
-ArmEnableMmu\r
+ RVCT_ASM_EXPORT ArmEnableMmu\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
   orr     R0,R0,#1              ; Set SCTLR.M bit : Enable MMU\r
   mcr     p15,0,R0,c1,c0,0      ; Write R0 into SCTLR (Write control register configuration data)\r
@@ -115,7 +78,7 @@ ArmEnableMmu
   isb\r
   bx      LR\r
 \r
-ArmDisableMmu\r
+ RVCT_ASM_EXPORT ArmDisableMmu\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
   bic     R0,R0,#1              ; Clear SCTLR.M bit : Disable MMU\r
   mcr     p15,0,R0,c1,c0,0      ; Write R0 into SCTLR (Write control register configuration data)\r
@@ -126,7 +89,7 @@ ArmDisableMmu
   isb\r
   bx      LR\r
 \r
-ArmDisableCachesAndMmu\r
+ RVCT_ASM_EXPORT ArmDisableCachesAndMmu\r
   mrc   p15, 0, r0, c1, c0, 0           ; Get control register\r
   bic   r0, r0, #CTRL_M_BIT             ; Disable MMU\r
   bic   r0, r0, #CTRL_C_BIT             ; Disable D Cache\r
@@ -136,12 +99,12 @@ ArmDisableCachesAndMmu
   isb\r
   bx      LR\r
 \r
-ArmMmuEnabled\r
+ RVCT_ASM_EXPORT ArmMmuEnabled\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
   and     R0,R0,#1\r
   bx      LR\r
 \r
-ArmEnableDataCache\r
+ RVCT_ASM_EXPORT ArmEnableDataCache\r
   ldr     R1,=DC_ON             ; Specify SCTLR.C bit : (Data) Cache enable bit\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
   orr     R0,R0,R1              ; Set SCTLR.C bit : Data and unified caches enabled\r
@@ -149,8 +112,8 @@ ArmEnableDataCache
   dsb\r
   isb\r
   bx      LR\r
-    \r
-ArmDisableDataCache\r
+\r
+ RVCT_ASM_EXPORT ArmDisableDataCache\r
   ldr     R1,=DC_ON             ; Specify SCTLR.C bit : (Data) Cache enable bit\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
   bic     R0,R0,R1              ; Clear SCTLR.C bit : Data and unified caches disabled\r
@@ -159,7 +122,7 @@ ArmDisableDataCache
   isb\r
   bx      LR\r
 \r
-ArmEnableInstructionCache\r
+ RVCT_ASM_EXPORT ArmEnableInstructionCache\r
   ldr     R1,=IC_ON             ; Specify SCTLR.I bit : Instruction cache enable bit\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
   orr     R0,R0,R1              ; Set SCTLR.I bit : Instruction caches enabled\r
@@ -167,8 +130,8 @@ ArmEnableInstructionCache
   dsb\r
   isb\r
   bx      LR\r
-  \r
-ArmDisableInstructionCache\r
+\r
+ RVCT_ASM_EXPORT ArmDisableInstructionCache\r
   ldr     R1,=IC_ON             ; Specify SCTLR.I bit : Instruction cache enable bit\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
   BIC     R0,R0,R1              ; Clear SCTLR.I bit : Instruction caches disabled\r
@@ -176,14 +139,14 @@ ArmDisableInstructionCache
   isb\r
   bx      LR\r
 \r
-ArmEnableSWPInstruction\r
+ RVCT_ASM_EXPORT ArmEnableSWPInstruction\r
   mrc     p15, 0, r0, c1, c0, 0\r
   orr     r0, r0, #0x00000400\r
   mcr     p15, 0, r0, c1, c0, 0\r
   isb\r
   bx      LR\r
 \r
-ArmEnableBranchPrediction\r
+ RVCT_ASM_EXPORT ArmEnableBranchPrediction\r
   mrc     p15, 0, r0, c1, c0, 0 ; Read SCTLR into R0 (Read control register configuration data)\r
   orr     r0, r0, #0x00000800   ;\r
   mcr     p15, 0, r0, c1, c0, 0 ; Write R0 into SCTLR (Write control register configuration data)\r
@@ -191,7 +154,7 @@ ArmEnableBranchPrediction
   isb\r
   bx      LR\r
 \r
-ArmDisableBranchPrediction\r
+ RVCT_ASM_EXPORT ArmDisableBranchPrediction\r
   mrc     p15, 0, r0, c1, c0, 0 ; Read SCTLR into R0 (Read control register configuration data)\r
   bic     r0, r0, #0x00000800   ;\r
   mcr     p15, 0, r0, c1, c0, 0 ; Write R0 into SCTLR (Write control register configuration data)\r
@@ -199,21 +162,21 @@ ArmDisableBranchPrediction
   isb\r
   bx      LR\r
 \r
-ArmSetLowVectors\r
+ RVCT_ASM_EXPORT ArmSetLowVectors\r
   mrc     p15, 0, r0, c1, c0, 0 ; Read SCTLR into R0 (Read control register configuration data)\r
   bic     r0, r0, #0x00002000   ; clear V bit\r
   mcr     p15, 0, r0, c1, c0, 0 ; Write R0 into SCTLR (Write control register configuration data)\r
   isb\r
   bx      LR\r
 \r
-ArmSetHighVectors\r
+ RVCT_ASM_EXPORT ArmSetHighVectors\r
   mrc     p15, 0, r0, c1, c0, 0 ; Read SCTLR into R0 (Read control register configuration data)\r
-  orr     r0, r0, #0x00002000   ; clear V bit\r
+  orr     r0, r0, #0x00002000   ; Set V bit\r
   mcr     p15, 0, r0, c1, c0, 0 ; Write R0 into SCTLR (Write control register configuration data)\r
   isb\r
   bx      LR\r
 \r
-ArmV7AllDataCachesOperation\r
+ RVCT_ASM_EXPORT ArmV7AllDataCachesOperation\r
   stmfd SP!,{r4-r12, LR}\r
   mov   R1, R0                ; Save Function call in R1\r
   mrc   p15, 1, R6, c0, c0, 1 ; Read CLIDR\r
@@ -222,14 +185,14 @@ ArmV7AllDataCachesOperation
   beq   Finished\r
   mov   R10, #0\r
 \r
-Loop1   \r
+Loop1\r
   add   R2, R10, R10, LSR #1    ; Work out 3xcachelevel\r
   mov   R12, R6, LSR R2         ; bottom 3 bits are the Cache type for this level\r
   and   R12, R12, #7            ; get those 3 bits alone\r
   cmp   R12, #2\r
   blt   Skip                    ; no cache or only instruction cache at this level\r
   mcr   p15, 2, R10, c0, c0, 0  ; write the Cache Size selection register (CSSELR) // OR in 1 for Instruction\r
-  isb                           ; isb to sync the change to the CacheSizeID reg \r
+  isb                           ; isb to sync the change to the CacheSizeID reg\r
   mrc   p15, 1, R12, c0, c0, 0  ; reads current Cache Size ID register (CCSIDR)\r
   and   R2, R12, #&7            ; extract the line length field\r
   add   R2, R2, #4              ; add 4 for the line length offset (log2 16 bytes)\r
@@ -239,10 +202,10 @@ Loop1
   ldr   R7, =0x00007FFF\r
   ands  R7, R7, R12, LSR #13    ; R7 is the max number of the index size (right aligned)\r
 \r
-Loop2   \r
+Loop2\r
   mov   R9, R4                  ; R9 working copy of the max way size (right aligned)\r
 \r
-Loop3   \r
+Loop3\r
   orr   R0, R10, R9, LSL R5     ; factor in the way number and cache number into R11\r
   orr   R0, R0, R7, LSL R2      ; factor in the index number\r
 \r
@@ -252,81 +215,36 @@ Loop3
   bge   Loop3\r
   subs  R7, R7, #1              ; decrement the index\r
   bge   Loop2\r
-Skip  \r
+Skip\r
   add   R10, R10, #2            ; increment the cache number\r
   cmp   R3, R10\r
   bgt   Loop1\r
-  \r
-Finished\r
-  dsb\r
-  ldmfd SP!, {r4-r12, lr}\r
-  bx    LR\r
-\r
-ArmV7PerformPoUDataCacheOperation\r
-  stmfd SP!,{r4-r12, LR}\r
-  mov   R1, R0                ; Save Function call in R1\r
-  mrc   p15, 1, R6, c0, c0, 1 ; Read CLIDR\r
-  ands  R3, R6, #&38000000    ; Mask out all but Level of Unification (LoU)\r
-  mov   R3, R3, LSR #26       ; Cache level value (naturally aligned)\r
-  beq   Finished2\r
-  mov   R10, #0\r
-\r
-Loop4   \r
-  add   R2, R10, R10, LSR #1    ; Work out 3xcachelevel\r
-  mov   R12, R6, LSR R2         ; bottom 3 bits are the Cache type for this level\r
-  and   R12, R12, #7            ; get those 3 bits alone\r
-  cmp   R12, #2\r
-  blt   Skip2                   ; no cache or only instruction cache at this level\r
-  mcr   p15, 2, R10, c0, c0, 0  ; write the Cache Size selection register (CSSELR) // OR in 1 for Instruction\r
-  isb                           ; isb to sync the change to the CacheSizeID reg \r
-  mrc   p15, 1, R12, c0, c0, 0  ; reads current Cache Size ID register (CCSIDR)\r
-  and   R2, R12, #&7            ; extract the line length field\r
-  add   R2, R2, #4              ; add 4 for the line length offset (log2 16 bytes)\r
-  ldr   R4, =0x3FF\r
-  ands  R4, R4, R12, LSR #3     ; R4 is the max number on the way size (right aligned)\r
-  clz   R5, R4                  ; R5 is the bit position of the way size increment\r
-  ldr   R7, =0x00007FFF\r
-  ands  R7, R7, R12, LSR #13    ; R7 is the max number of the index size (right aligned)\r
-\r
-Loop5   \r
-  mov   R9, R4                  ; R9 working copy of the max way size (right aligned)\r
-\r
-Loop6   \r
-  orr   R0, R10, R9, LSL R5     ; factor in the way number and cache number into R11\r
-  orr   R0, R0, R7, LSL R2      ; factor in the index number\r
-\r
-  blx   R1\r
 \r
-  subs  R9, R9, #1              ; decrement the way number\r
-  bge   Loop6\r
-  subs  R7, R7, #1              ; decrement the index\r
-  bge   Loop5\r
-Skip2  \r
-  add   R10, R10, #2            ; increment the cache number\r
-  cmp   R3, R10\r
-  bgt   Loop4\r
-  \r
-Finished2\r
+Finished\r
   dsb\r
   ldmfd SP!, {r4-r12, lr}\r
   bx    LR\r
 \r
-ArmDataMemoryBarrier\r
+ RVCT_ASM_EXPORT ArmDataMemoryBarrier\r
   dmb\r
   bx      LR\r
-  \r
-ArmDataSyncronizationBarrier\r
-ArmDrainWriteBuffer\r
+\r
+ RVCT_ASM_EXPORT ArmDataSynchronizationBarrier\r
   dsb\r
   bx      LR\r
-  \r
-ArmInstructionSynchronizationBarrier\r
+\r
+ RVCT_ASM_EXPORT ArmInstructionSynchronizationBarrier\r
   isb\r
   bx      LR\r
 \r
-ArmWriteVBar\r
+ RVCT_ASM_EXPORT ArmReadVBar\r
+  // Set the Address of the Vector Table in the VBAR register\r
+  mrc     p15, 0, r0, c12, c0, 0\r
+  bx      lr\r
+\r
+ RVCT_ASM_EXPORT ArmWriteVBar\r
   // Set the Address of the Vector Table in the VBAR register\r
-  mcr     p15, 0, r0, c12, c0, 0 \r
+  mcr     p15, 0, r0, c12, c0, 0\r
   // Ensure the SCTLR.V bit is clear\r
   mrc     p15, 0, r0, c1, c0, 0 ; Read SCTLR into R0 (Read control register configuration data)\r
   bic     r0, r0, #0x00002000   ; clear V bit\r
@@ -334,7 +252,7 @@ ArmWriteVBar
   isb\r
   bx      lr\r
 \r
-ArmEnableVFP\r
+ RVCT_ASM_EXPORT ArmEnableVFP\r
   // Read CPACR (Coprocessor Access Control Register)\r
   mrc     p15, 0, r0, c1, c0, 2\r
   // Enable VPF access (Full Access to CP10, CP11) (V* instructions)\r
@@ -347,38 +265,33 @@ ArmEnableVFP
   mcr     p10,#0x7,r0,c8,c0,#0\r
   bx      lr\r
 \r
-ArmCallWFI\r
+ RVCT_ASM_EXPORT ArmCallWFI\r
   wfi\r
   bx      lr\r
 \r
 //Note: Return 0 in Uniprocessor implementation\r
-ArmReadCbar\r
+ RVCT_ASM_EXPORT ArmReadCbar\r
   mrc     p15, 4, r0, c15, c0, 0  //Read Configuration Base Address Register\r
   bx      lr\r
 \r
-ArmInvalidateInstructionAndDataTlb\r
-  mcr     p15, 0, r0, c8, c7, 0      ; Invalidate Inst TLB and Data TLB\r
-  dsb\r
-  bx lr\r
-\r
-ArmReadMpidr\r
+ RVCT_ASM_EXPORT ArmReadMpidr\r
   mrc     p15, 0, r0, c0, c0, 5     ; read MPIDR\r
   bx      lr\r
 \r
-ArmReadTpidrurw\r
+ RVCT_ASM_EXPORT ArmReadTpidrurw\r
   mrc     p15, 0, r0, c13, c0, 2    ; read TPIDRURW\r
   bx      lr\r
 \r
-ArmWriteTpidrurw\r
+ RVCT_ASM_EXPORT ArmWriteTpidrurw\r
   mcr     p15, 0, r0, c13, c0, 2   ; write TPIDRURW\r
   bx      lr\r
 \r
-ArmIsArchTimerImplemented\r
+ RVCT_ASM_EXPORT ArmIsArchTimerImplemented\r
   mrc    p15, 0, r0, c0, c1, 1     ; Read ID_PFR1\r
   and    r0, r0, #0x000F0000\r
   bx     lr\r
 \r
-ArmReadIdPfr1\r
+ RVCT_ASM_EXPORT ArmReadIdPfr1\r
   mrc    p15, 0, r0, c0, c1, 1     ; Read ID_PFR1 Register\r
   bx     lr\r
 \r