]> git.proxmox.com Git - mirror_edk2.git/blobdiff - ArmPkg/Library/ArmLib/ArmV7/ArmV7Support.asm
ArmPkg: ArmLib: purge incorrect ArmDrainWriteBuffer () alias
[mirror_edk2.git] / ArmPkg / Library / ArmLib / ArmV7 / ArmV7Support.asm
index fc28b0d922a02ea8f383bb5096b20f1d0bff960e..542157bef7ae848904226c81266d22e3c617a22b 100644 (file)
@@ -1,7 +1,7 @@
-//------------------------------------------------------------------------------ \r
+//------------------------------------------------------------------------------\r
 //\r
 // Copyright (c) 2008 - 2010, Apple Inc. All rights reserved.<BR>\r
-// Copyright (c) 2011, ARM Limited. All rights reserved.\r
+// Copyright (c) 2011 - 2014, ARM Limited. All rights reserved.\r
 //\r
 // This program and the accompanying materials\r
 // are licensed and made available under the terms and conditions of the BSD License\r
@@ -20,7 +20,6 @@
     EXPORT  ArmInvalidateDataCacheEntryBySetWay\r
     EXPORT  ArmCleanDataCacheEntryBySetWay\r
     EXPORT  ArmCleanInvalidateDataCacheEntryBySetWay\r
-    EXPORT  ArmDrainWriteBuffer\r
     EXPORT  ArmEnableMmu\r
     EXPORT  ArmDisableMmu\r
     EXPORT  ArmDisableCachesAndMmu\r
     EXPORT  ArmSetHighVectors\r
     EXPORT  ArmV7AllDataCachesOperation\r
     EXPORT  ArmDataMemoryBarrier\r
-    EXPORT  ArmDataSyncronizationBarrier\r
+    EXPORT  ArmDataSynchronizationBarrier\r
     EXPORT  ArmInstructionSynchronizationBarrier\r
+    EXPORT  ArmReadVBar\r
     EXPORT  ArmWriteVBar\r
     EXPORT  ArmEnableVFP\r
     EXPORT  ArmCallWFI\r
     EXPORT  ArmReadCbar\r
-    EXPORT  ArmInvalidateInstructionAndDataTlb\r
     EXPORT  ArmReadMpidr\r
     EXPORT  ArmReadTpidrurw\r
     EXPORT  ArmWriteTpidrurw\r
     EXPORT  ArmIsArchTimerImplemented\r
     EXPORT  ArmReadIdPfr1\r
+    EXPORT  ArmReadIdMmfr0\r
 \r
     AREA    ArmV7Support, CODE, READONLY\r
     PRESERVE8\r
@@ -61,43 +61,31 @@ CTRL_I_BIT      EQU     (1 << 12)
 \r
 \r
 ArmInvalidateDataCacheEntryByMVA\r
-  mcr     p15, 0, r0, c7, c6, 1   ; invalidate single data cache line       \r
-  dsb\r
-  isb\r
+  mcr     p15, 0, r0, c7, c6, 1   ; invalidate single data cache line\r
   bx      lr\r
 \r
 ArmCleanDataCacheEntryByMVA\r
-  mcr     p15, 0, r0, c7, c10, 1  ; clean single data cache line     \r
-  dsb\r
-  isb\r
+  mcr     p15, 0, r0, c7, c10, 1  ; clean single data cache line\r
   bx      lr\r
 \r
 \r
 ArmCleanInvalidateDataCacheEntryByMVA\r
   mcr     p15, 0, r0, c7, c14, 1  ; clean and invalidate single data cache line\r
-  dsb\r
-  isb\r
   bx      lr\r
 \r
 \r
 ArmInvalidateDataCacheEntryBySetWay\r
-  mcr     p15, 0, r0, c7, c6, 2        ; Invalidate this line    \r
-  dsb\r
-  isb\r
+  mcr     p15, 0, r0, c7, c6, 2        ; Invalidate this line\r
   bx      lr\r
 \r
 \r
 ArmCleanInvalidateDataCacheEntryBySetWay\r
-  mcr     p15, 0, r0, c7, c14, 2       ; Clean and Invalidate this line    \r
-  dsb\r
-  isb\r
+  mcr     p15, 0, r0, c7, c14, 2       ; Clean and Invalidate this line\r
   bx      lr\r
 \r
 \r
 ArmCleanDataCacheEntryBySetWay\r
-  mcr     p15, 0, r0, c7, c10, 2       ; Clean this line    \r
-  dsb\r
-  isb\r
+  mcr     p15, 0, r0, c7, c10, 2       ; Clean this line\r
   bx      lr\r
 \r
 \r
@@ -148,7 +136,7 @@ ArmEnableDataCache
   dsb\r
   isb\r
   bx      LR\r
-    \r
+\r
 ArmDisableDataCache\r
   ldr     R1,=DC_ON             ; Specify SCTLR.C bit : (Data) Cache enable bit\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
@@ -166,7 +154,7 @@ ArmEnableInstructionCache
   dsb\r
   isb\r
   bx      LR\r
-  \r
+\r
 ArmDisableInstructionCache\r
   ldr     R1,=IC_ON             ; Specify SCTLR.I bit : Instruction cache enable bit\r
   mrc     p15,0,R0,c1,c0,0      ; Read SCTLR into R0 (Read control register configuration data)\r
@@ -207,7 +195,7 @@ ArmSetLowVectors
 \r
 ArmSetHighVectors\r
   mrc     p15, 0, r0, c1, c0, 0 ; Read SCTLR into R0 (Read control register configuration data)\r
-  orr     r0, r0, #0x00002000   ; clear V bit\r
+  orr     r0, r0, #0x00002000   ; Set V bit\r
   mcr     p15, 0, r0, c1, c0, 0 ; Write R0 into SCTLR (Write control register configuration data)\r
   isb\r
   bx      LR\r
@@ -221,14 +209,14 @@ ArmV7AllDataCachesOperation
   beq   Finished\r
   mov   R10, #0\r
 \r
-Loop1   \r
+Loop1\r
   add   R2, R10, R10, LSR #1    ; Work out 3xcachelevel\r
   mov   R12, R6, LSR R2         ; bottom 3 bits are the Cache type for this level\r
   and   R12, R12, #7            ; get those 3 bits alone\r
   cmp   R12, #2\r
   blt   Skip                    ; no cache or only instruction cache at this level\r
   mcr   p15, 2, R10, c0, c0, 0  ; write the Cache Size selection register (CSSELR) // OR in 1 for Instruction\r
-  isb                           ; isb to sync the change to the CacheSizeID reg \r
+  isb                           ; isb to sync the change to the CacheSizeID reg\r
   mrc   p15, 1, R12, c0, c0, 0  ; reads current Cache Size ID register (CCSIDR)\r
   and   R2, R12, #&7            ; extract the line length field\r
   add   R2, R2, #4              ; add 4 for the line length offset (log2 16 bytes)\r
@@ -238,10 +226,10 @@ Loop1
   ldr   R7, =0x00007FFF\r
   ands  R7, R7, R12, LSR #13    ; R7 is the max number of the index size (right aligned)\r
 \r
-Loop2   \r
+Loop2\r
   mov   R9, R4                  ; R9 working copy of the max way size (right aligned)\r
 \r
-Loop3   \r
+Loop3\r
   orr   R0, R10, R9, LSL R5     ; factor in the way number and cache number into R11\r
   orr   R0, R0, R7, LSL R2      ; factor in the index number\r
 \r
@@ -251,11 +239,11 @@ Loop3
   bge   Loop3\r
   subs  R7, R7, #1              ; decrement the index\r
   bge   Loop2\r
-Skip  \r
+Skip\r
   add   R10, R10, #2            ; increment the cache number\r
   cmp   R3, R10\r
   bgt   Loop1\r
-  \r
+\r
 Finished\r
   dsb\r
   ldmfd SP!, {r4-r12, lr}\r
@@ -264,19 +252,23 @@ Finished
 ArmDataMemoryBarrier\r
   dmb\r
   bx      LR\r
-  \r
-ArmDataSyncronizationBarrier\r
-ArmDrainWriteBuffer\r
+\r
+ArmDataSynchronizationBarrier\r
   dsb\r
   bx      LR\r
-  \r
+\r
 ArmInstructionSynchronizationBarrier\r
   isb\r
   bx      LR\r
 \r
+ArmReadVBar\r
+  // Set the Address of the Vector Table in the VBAR register\r
+  mrc     p15, 0, r0, c12, c0, 0\r
+  bx      lr\r
+\r
 ArmWriteVBar\r
   // Set the Address of the Vector Table in the VBAR register\r
-  mcr     p15, 0, r0, c12, c0, 0 \r
+  mcr     p15, 0, r0, c12, c0, 0\r
   // Ensure the SCTLR.V bit is clear\r
   mrc     p15, 0, r0, c1, c0, 0 ; Read SCTLR into R0 (Read control register configuration data)\r
   bic     r0, r0, #0x00002000   ; clear V bit\r
@@ -291,6 +283,7 @@ ArmEnableVFP
   orr     r0, r0, #0x00f00000\r
   // Write back CPACR (Coprocessor Access Control Register)\r
   mcr     p15, 0, r0, c1, c0, 2\r
+  isb\r
   // Set EN bit in FPEXC. The Advanced SIMD and VFP extensions are enabled and operate normally.\r
   mov     r0, #0x40000000\r
   mcr     p10,#0x7,r0,c8,c0,#0\r
@@ -305,11 +298,6 @@ ArmReadCbar
   mrc     p15, 4, r0, c15, c0, 0  //Read Configuration Base Address Register\r
   bx      lr\r
 \r
-ArmInvalidateInstructionAndDataTlb\r
-  mcr     p15, 0, r0, c8, c7, 0      ; Invalidate Inst TLB and Data TLB\r
-  dsb\r
-  bx lr\r
-\r
 ArmReadMpidr\r
   mrc     p15, 0, r0, c0, c0, 5     ; read MPIDR\r
   bx      lr\r
@@ -331,4 +319,8 @@ ArmReadIdPfr1
   mrc    p15, 0, r0, c0, c1, 1     ; Read ID_PFR1 Register\r
   bx     lr\r
 \r
+ArmReadIdMmfr0\r
+  mrc    p15, 0, r0, c0, c1, 4     ; Read ID_MMFR0 Register\r
+  bx     lr\r
+\r
  END\r