]> git.proxmox.com Git - mirror_edk2.git/blobdiff - ArmPkg/Library/CompilerIntrinsicsLib/Arm/ucmpdi2.S
UefiCpuPkg: Move AsmRelocateApLoopStart from Mpfuncs.nasm to AmdSev.nasm
[mirror_edk2.git] / ArmPkg / Library / CompilerIntrinsicsLib / Arm / ucmpdi2.S
index 18fccc6a0e7091ea7f5583f12484679fe40ab1a0..681e3cf6e9c5bf64f14142f216d0272ee7f66276 100644 (file)
@@ -1,38 +1,30 @@
-#------------------------------------------------------------------------------ 
-#
-# Copyright (c) 2008 - 2010, Apple Inc. All rights reserved.<BR>
-#
-# This program and the accompanying materials
-# are licensed and made available under the terms and conditions of the BSD License
-# which accompanies this distribution.  The full text of the license may be found at
-# http://opensource.org/licenses/bsd-license.php
-#
-# THE PROGRAM IS DISTRIBUTED UNDER THE BSD LICENSE ON AN "AS IS" BASIS,
-# WITHOUT WARRANTIES OR REPRESENTATIONS OF ANY KIND, EITHER EXPRESS OR IMPLIED.
-#
-#------------------------------------------------------------------------------
-
-       .text
-       .align 2
-       .globl ASM_PFX(__ucmpdi2)
-       
-ASM_PFX(__ucmpdi2):
-       stmfd   sp!, {r4, r5, r8, lr}
-       cmp     r1, r3
-       mov     r8, r0
-       mov     r4, r2
-       mov     r5, r3
-       bcc     L2
-       bhi     L4
-       cmp     r0, r2
-       bcc     L2
-       movls   r0, #1
-       bls     L8
-       b       L4
-L2:
-       mov     r0, #0
-       b       L8
-L4:
-       mov     r0, #2
-L8:
-       ldmfd   sp!, {r4, r5, r8, pc}
+#------------------------------------------------------------------------------\r
+#\r
+# Copyright (c) 2008 - 2010, Apple Inc. All rights reserved.<BR>\r
+#\r
+# SPDX-License-Identifier: BSD-2-Clause-Patent\r
+#\r
+#------------------------------------------------------------------------------\r
+\r
+#include <AsmMacroIoLib.h>\r
+\r
+ASM_FUNC(__ucmpdi2)\r
+  stmfd  sp!, {r4, r5, r8, lr}\r
+  cmp  r1, r3\r
+  mov  r8, r0\r
+  mov  r4, r2\r
+  mov  r5, r3\r
+  bcc  L2\r
+  bhi  L4\r
+  cmp  r0, r2\r
+  bcc  L2\r
+  movls  r0, #1\r
+  bls  L8\r
+  b  L4\r
+L2:\r
+  mov  r0, #0\r
+  b  L8\r
+L4:\r
+  mov  r0, #2\r
+L8:\r
+  ldmfd  sp!, {r4, r5, r8, pc}\r