]> git.proxmox.com Git - mirror_edk2.git/blobdiff - MdePkg/Library/BaseLib/Arm/EnableInterrupts.S
MdePkg: Replace BSD License with BSD+Patent License
[mirror_edk2.git] / MdePkg / Library / BaseLib / Arm / EnableInterrupts.S
index b4115e802b3e7bdb14c6582020bf80494572e4f0..5de3b09459c15fa4cbd661e2ab0c79dce2d395d1 100644 (file)
@@ -1,36 +1,30 @@
-#------------------------------------------------------------------------------ 
-#
-# EnableInterrupts() for ARM
-#
-# Copyright (c) 2006 - 2009, Intel Corporation<BR>
-# Portions copyright (c) 2008-2009 Apple Inc.<BR>
-# All rights reserved. This program and the accompanying materials
-# are licensed and made available under the terms and conditions of the BSD License
-# which accompanies this distribution.  The full text of the license may be found at
-# http://opensource.org/licenses/bsd-license.php
-#
-# THE PROGRAM IS DISTRIBUTED UNDER THE BSD LICENSE ON AN "AS IS" BASIS,
-# WITHOUT WARRANTIES OR REPRESENTATIONS OF ANY KIND, EITHER EXPRESS OR IMPLIED.
-#
-#------------------------------------------------------------------------------
-
-.text
-.p2align 2
-.globl ASM_PFX(EnableInterrupts)
-
-
-#/**
-#  Enables CPU interrupts.
-#
-#**/
-#VOID
-#EFIAPI
-#EnableInterrupts (
-#  VOID
-#  );
-#
-ASM_PFX(EnableInterrupts):
-    mrs  R0,CPSR
-    bic  R0,R0,#0x80           @Enable IRQ interrupts
-    msr  CPSR_c,R0
-    bx   LR
+#------------------------------------------------------------------------------\r
+#\r
+# EnableInterrupts() for ARM\r
+#\r
+# Copyright (c) 2006 - 2018, Intel Corporation. All rights reserved.<BR>\r
+# Portions copyright (c) 2008 - 2009, Apple Inc. All rights reserved.<BR>\r
+# SPDX-License-Identifier: BSD-2-Clause-Patent\r
+#\r
+#------------------------------------------------------------------------------\r
+\r
+.text\r
+.p2align 2\r
+GCC_ASM_EXPORT(EnableInterrupts)\r
+\r
+\r
+#/**\r
+#  Enables CPU interrupts.\r
+#\r
+#**/\r
+#VOID\r
+#EFIAPI\r
+#EnableInterrupts (\r
+#  VOID\r
+#  );\r
+#\r
+ASM_PFX(EnableInterrupts):\r
+    mrs  R0,CPSR\r
+    bic  R0,R0,#0x80    @Enable IRQ interrupts\r
+    msr  CPSR_c,R0\r
+    bx   LR\r